TWI462098B - 用於實作相變隨機存取記憶體(pcram)裝置之自我參考讀取操作的方法與設備 - Google Patents

用於實作相變隨機存取記憶體(pcram)裝置之自我參考讀取操作的方法與設備 Download PDF

Info

Publication number
TWI462098B
TWI462098B TW098113933A TW98113933A TWI462098B TW I462098 B TWI462098 B TW I462098B TW 098113933 A TW098113933 A TW 098113933A TW 98113933 A TW98113933 A TW 98113933A TW I462098 B TWI462098 B TW I462098B
Authority
TW
Taiwan
Prior art keywords
voltage
pce
bit line
read
delay
Prior art date
Application number
TW098113933A
Other languages
English (en)
Other versions
TW201003654A (en
Inventor
Mark C Lamorey
Thomas M Maffitt
Original Assignee
Ibm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibm filed Critical Ibm
Publication of TW201003654A publication Critical patent/TW201003654A/zh
Application granted granted Critical
Publication of TWI462098B publication Critical patent/TWI462098B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • G11C2013/0057Read done in two steps, e.g. wherein the cell is read twice and one of the two read values serving as a reference value

Description

用於實作相變隨機存取記憶體(PCRAM)裝置之自我參考續取操作的方法與設備
本發明概略關於積體電路記憶體裝置,並且尤其是有關一種用於實作相變隨機存取記憶體(PCRAM)裝置之自我參考讀取操作的方法及設備。
「動態隨機存取記憶體(DRAM)」積體電路陣列既已存在多年,而透過半導體製造技術與電路設計技術上的進展,既已其在儲存容量方面獲致動態性的提升。而在這兩項技術上的顯著進步亦既已獲得更高的整合層級,如此可供以動態性地降低記憶體陣列的尺寸和成本並且增加製程產量。
一DRAM記憶體晶格通常,即如作為基本組件,含有一存取電晶體(開關),以及一電容器俾按一電荷之形式儲存一二進位資料位元。一般說來,一第一電壓係經儲存於該電容器上以表示一邏輯高位(HIGH)或二進位「1」值(即如VDD ),而該儲存電容器上的一第二電壓則表示一邏輯低位(LOW)或二進位「0」值(即如接地)。DRAM的基本缺點就在於電容器上的電荷最終會漏離,且因而必須進行供電以「刷新」電容器電荷,否則會漏失由記憶體晶格所儲存的資料位元。
另一方面,一傳統「靜態隨機存取記憶體(SRAM)」的記憶體晶格含有一或多個存取電晶體,以及一記憶體構件,此者係按兩個或更多積體電路裝置而經互連以運作如一雙穩態鎖存器之形式,作為基本組件。此雙穩態鎖存器之一範例係一對經交跨耦接的反相器。雙穩態鎖存器並不需如DRAM記憶體晶格的情況般地被「刷新」,並且將能無限地可靠儲存一資料位元,只要該等持續接收供應電壓即可。不過,此一記憶體晶格比起簡單的DRAM晶格需要數量較多的電晶體,並因而較多數量的矽基域,且比起一DRAM晶格汲取較多電力。即如一DRAM陣列般,一SRAM陣列亦為一種形式的揮發性記憶體,這是因為一旦移除電力就會漏失資料。
從而,業界持續地致力於找尋具有其他類型,能夠儲存資料狀態而無須廣泛地刷新並在本質上為非揮發性的記憶體構件。晚近研究既已聚焦於可予程式化以展現出高或低歐姆狀態的電阻材料。此一材料的一種可程式化電阻構件可予程式化(設定)為一高電阻狀態以儲存例如一二進位「1」資料位元,或經程式化為一低電阻狀態以儲存一二進位「0」資料位元。然後可藉由偵測一讀取電壓之規模以擷取所儲存的資料位元,其中該電壓供應一電流,而該電流係由一存取裝置透過該電阻記憶體構件所切換,如此來表示該構件先前既經程式化於此的穩定電阻狀態。
「相變隨機存取記憶體(PCRAM)」(又稱為「PRAM」)是一種新興的非揮發性記憶體技術,此技術是利用隨溫度而改變的相位電阻來儲存資料。亦可利用其他的組成成份,像是GeSb4 (包含替代/另增其他構件在內),以做為該相變材料。因而可利用個別的相變構件(PCE)來作為一記憶體裝置的儲存晶格。一個別PCE的狀態係透過一加熱及冷卻處理所程式化,該處理係藉由將一電流傳通經過該PCE(或一位於該PCE鄰近處的離散加熱構件),以及出現的所獲歐姆加熱,來進行電性控制。根據施加於該PCE構件之加熱處理的特定溫度與時段長度而定,該結構可經「設定」為一較低電阻的結晶狀態或被「重設」為一非晶態、較高電阻的狀態。基本上,對於一PCE構件自該結晶狀態至該非晶狀態進行程式化處理的數量或次數並無實際限制,且反之亦然。
一PCE之相位的變化通常會需要高溫(即如根據材料性質而定為高於200℃至900℃),即如可自流經該相變材料或離散電阻器之電流的焦耳加熱處理所獲得者。當將該相變材料加熱至高於其熔化溫度而之後予以快速冷卻時,該相變材料會變成非晶態以儲存一資料位元「1」。或另者,當將該相變材料加熱至高於其結晶溫度,並在予以冷卻之前先維持於該溫度一段預定時間時,該相變材料會變成結晶以儲存一資料位元「0」。
更詳細地說,第1圖係一其中說明一經運用作為一PCE儲存晶格之相變材料的示範性熱循環操作圖。即如圖示,一第一熱循環操作包含一用以將該PCE自結晶轉換為非晶形式的「重設(RESET)」脈衝,並且一第二熱循環操作包含一用以將該PCE自非晶轉換為結晶的「設定(SET)」脈衝。在RESET脈衝過程中,該PCM的溫度被提升至高於其熔化溫度(Tm ),而隨後在一微短時間t1 上快速冷卻。由於此快速冷卻之故,即因而保留PCM原子因熔化所產生的無序排列。因此,該PCM在RESET脈衝之後即獲留在非晶態、高電阻的狀態下。在SET脈衝過程中,該PCM係按一相對於該熔化溫度而為較低的溫度,且依一相對於t1 而為較長的時間t2 ,所退火。此處理可供以將該非晶形式結晶成為一較低電阻的狀態。
PCM記憶體技術之實用性的一項關鍵特點是在於設計大型陣列的能力以利隨機存取達數百萬的位元。這可例如透過一多個PCE之陣列所完成,各者是利用一字組線路(WL)(即如由一多晶矽閘極材料所構成)以及位元線路(BL)(即如藉金屬互連材料所構成)之矩陣而由相關的存取電晶體加以閘控。可透過該位元線路(BL)及/或字組線路(WL)來控制通過該PCE的電流。不過,由於位元線路的寄生電容、位元線路內的電阻變異性、存取電晶體內的變異性以及其他製程變異性之故,在該寫入處理中所使用的晶格電流(且因而電力)可能會產生變化,因此對於低及高電阻狀態兩者而言皆導致電阻值的扭曲。
然晶片的操作溫度範圍又會將設計事務進一步地複雜化。例如,若一PCE晶格是在當週遭溫度為-25℃時所寫入,而另一晶格是在當週遭溫度為+85℃時所寫入,則對於相同邏輯狀態的所獲電阻可能會顯著地不同於另一者。相對地,對於相反狀態的電阻則實際上可能是在數值上大致接近於另一者。即使是對寫入及讀取操作兩者皆運用溫度補償電路,顯著的扭曲情況都將擴寬且信號邊際將會縮小。
在以前,讀取一PCE記憶體晶格是藉由分別地施加一電流或電壓並測量一所獲電壓或電流,然後再將所測得的電流/電壓與一已知參考數值相比較,而實作。該已知參考數值可為透過平均化一高及低值,或是將一低或高值乘以一因數,而在該晶片上按數位方式所設定或產生。無論如何,這些技術各者基本上皆為相同,即在於將一待自該晶格所讀取的信號與一固定參考位準相比較。再度地,若該溫度或處理條件改變,使得對於結晶與非晶狀態兩者而言皆在晶格電阻值上出現大幅度變化,則會變得難以保證單一的固定參考值確能適用於適當的晶格狀態偵測。
一種避免運用單一參考位準的方式是運用所謂的「雙子晶格」設計,其中是使用每位元兩個PCE裝置。根據邏輯狀態而定,對該等晶格之其一者寫入低位而另一者為高位。在一比較過程中,若晶格A為高而B為低,則一感測放大器的輸出(且因而該晶格的邏輯狀態)為1,而相對地若A為低而B為高,則該感測放大器的輸出為0。如此雖可減輕具備一符合於所有位元之參考適配位準的需要,然其代價為該陣列效率(每位元須使用兩個PCE)約為一非雙子晶格晶片的一半。因此,會希望能夠按一不致負面地影響該陣列效率之方式實作出一種更加改善、強固的PCE讀取技術。
在一示範性具體實施例,可藉由一種用於實作一相變隨機存取記憶體(PCRAM)陣列之自我參考讀取操作的方法來克服或改善前文所討論的先前技藝弱點與缺陷,其中包含將一刺激施加於一與一待予讀取之經選定相變構件(PCE)相關聯的位元線路;將該位元線路之一節點上的第一電壓與一延遲節點上的第二電壓相比較,其中該延遲節點上的第二電壓代表一因與其相關聯的電阻/電容時間常數之故而相對於該第一電壓的經延遲電壓;以及在該讀取操作過程中,決定該第一電壓是否降至低於該第二電壓值;其中若在該讀取操作過程中該第一電壓並未降至低於該第二電壓值,則決定該PCE係經程式化為一結晶狀態。
在另一示範性具體實施例,一種用於實作一相變隨機存取記憶體(PCRAM)陣列之自我參考讀取操作的設備,其中包含一裝置,此者係用以將一刺激施加於一與一待予讀取之經選定相變構件(PCE)相關聯的位元線路;以及一比較器,此者係用以將該位元線路之一節點上的第一電壓與一延遲節點上的第二電壓相比較,其中該延遲節點上的第二電壓代表一因與其相關聯的電阻/電容時間常數之故而相對於該第一電壓的經延遲電壓,該比較器係經組態設定以,在該讀取操作過程中,決定該第一電壓是否降至低於該第二電壓值;其中若在該讀取操作過程中確出現該第一電壓降至低於該第二電壓值,則決定該PCE係經程式化為一非晶狀態,並且若在該讀取操作過程中該第一電壓並未降至低於該第二電壓值,則決定該PCE係經程式化為一結晶狀態。
在此揭示一種用於實作相變隨機存取記憶體(PCRAM)裝置之自我參考讀取操作的方法及設備。簡言之,本揭具體實施例是藉由將該位元線路節點電壓值與該位元線路節點值的些略延遲值相比較以檢核出一僅為非晶狀態(而不為結晶狀態)之特徵的電阻崩潰條件。若該PCE是在結晶狀態下,則這些節點之間的電壓差在經由該PCE所施加之電流的一漸增值上將為大致連續。亦即,該位元線路節點電壓值將總是高於該延遲位元線路節點電壓值。
另一方面,若該PCE是在非晶狀態下,則該PCE將隨對其所施加之讀取電流/電壓的漸增量而在某一點處崩潰。詳細地說,當跨於該PCE之電壓大於一非晶狀態PCE之特徵的崩潰電壓(Vb )時將會出現此一崩潰。一旦發生,則該位元線路節點上的電壓將會驟降,即如該非晶PCE電阻自例如約100 KΩ切換至1 KΩ。利用此一範例,先前既經充電達Vb 的位元線路現將突然放電至約1/100 Vb 。更明顯地,此放電將首先出現在該位元線路上,然後是該延遲位元線路節點上的電壓。對於一簡短時段(即如0.5 ns至-5 ns)來說,該位元線路節點上的電壓將因此在規模上低於該延遲位元線路節點上的電壓。故一用於該位元線路及該延遲位元線路電壓之比較機制(即如一感測放大器)的狀態將能夠偵測出並鎖栓此一移轉,而如此表示該晶格是在非晶狀態下。再度地,若該感測放大器因一電阻崩潰而並未偵測到此一移轉,則可知曉該晶格是在結晶狀態下。即如後文中所進一步詳述,一種產生該自我參考延遲位元線路節點的方式為透過一經耦接至與該PCE相關聯之位元線路的適當RC網路。
現參照第2圖,其中顯示一根據本發明之一具體實施例而為適用的示範性PCRAM陣列200略圖。即如圖示,該陣列200含有複數個個別記憶體晶格202,各者具備一存取電晶體204及一可程式化PCE 206(即如像是前文所述的GST構件)。該等個別晶格202係經排置成橫列及縱行,而該存取電晶體204的閘極終端係耦接於複數個經耦接至一字組線路控制電路210之字組線路208的其中一者,即如業界已知者。此外,當啟動後,各個存取電晶體204將其相對應PCE 206耦接至一相關位元(資料)線路212,此等線路係經耦接於位元線路控制電路214(即如感測放大器、橫列位址解碼器等等),即如業界已知者。該位元線路控制電路將一所存取位元線路(組對)耦接至一主位元線路(組對)216,而後者係與讀取選定電路218和寫入選定電路220兩者相通訊。由於寫入電路並非本揭示的焦點所在,因而在此將不對該者進行詳細討論。
現參照第3圖,其中顯示一描繪一PCE之IV特徵的圖式300。曲線302代表非晶狀態的高電阻,而曲線304則代表結晶狀態的低電阻。注意到鄰近於兩者曲線的虛線是表示,根據在一些例如處理、程式化或溫度條件中的變化,對於該狀態之可能電阻曲線的一範圍或扭曲性。進一步從第3圖中注意到該高電阻曲線304僅延伸達一崩潰電壓(Vb ),而高於此者時該特徵電阻曲線即「叩返」並且擬似該結晶狀態者,即如由該虛線箭頭所表。然而,此電性崩潰並不會實際地改變該PCE的晶體狀態。
第4圖係另一圖式400,其中說明,對於一所施加之斜升電流,跨於該PCE晶格而對於在非晶及結晶兩者狀態下的所獲電壓回應。跨於一結晶相態PCE的電壓雖平滑地循行該斜升電流值,然將可觀察到,對於一非晶相態PCE而言,最終會來到一點處,而在此該斜升電流造成跨於該PCE上的電壓觸抵該崩潰電壓。在此一點處,跨於該PCE的電壓會先突然減少(即如PCE電阻降),然後再度地隨著較高斜升電流而穩定地增加。無論在該非晶狀態下此崩潰電壓的特定值為何,若可藉由一所施加斜升電流來偵測該崩潰本身,則可讀取該晶格以決定此者究係為非晶態或晶態。換言之,若可偵得該崩潰點,則該PCE係經程式化為該非晶狀態;然若否,則該PCE係經程式化為該結晶狀態。
從而,第5圖係一略圖,其中說明,根據本發明之一具體實施例,用於實作PCRAM裝置之自我參考讀取操作的設備500。即如圖示,該設備500含有一斜升電流來源502、一感測放大器(Op-amp)504、一感測放大器延遲區塊506、一資料鎖存器508,以及一縱行開關與位元線路系統510,而具有一透過一相關之存取FET 514的選定PCE 512。在第5圖中,該縱行開關與位元線路系統510既經簡化以利顯示操作點,其中一字組線路(WL)及一位元線路(BL)既經選定,同時該系統正將要感測一PCE的狀態。
該感測放大器504的多個輸入(+)其中之一係經耦接於,當透過FET 514所選定後,與待予讀取之PCE 512相關聯的位元線路節點516。而該感測放大器504的其他輸入(-)則為耦接至該位元線路節點516的一延遲版本,在此又稱為延遲節點518。此延遲是透過選定含有電阻器RSA及電容器CSA之延遲區塊506的適當電阻及電容(RC)值所達成。因此,該位元線路節點516上之電壓的變化可獲致該延遲節點518上之電壓的一延遲變化。因而,藉由比較該位元線路節點516及該延遲節點518上的電壓值即可偵測出該位元線路節點516之電壓落低於該延遲節點518之電壓值的一點處。若如此發生,則該感測放大器504之輸出內的變化可獲儲存於該資料鎖存器508裡,這反映出是在非晶狀態下讀取該PCE。將能瞭解可將對於該感測放大器504之輸入的極性加以逆轉(亦即該位元線路節點516為耦接於「-」並且該延遲節點518為耦接於「+」),只要該輸出資料鎖存器508係經組態設定以偵測狀態上的變化即可(即如該感測放大器504的一正常高輸出簡短地移轉至低位,或者該感測放大器的一正常低輸出簡短地移轉至高位)。
在所示之具體實施例,該延遲區塊506的RC構件(亦即RSA、CSA)可為離散組件。然即如後文所述,可由一現有結構,像是一來自該裝置之一非經存取、鄰近陣列的位元線路,以運用該電容組件(CSA)。
第6圖係一圖式,其中說明,當該PCE係經程式化為非晶狀態時,對於一所施加之斜升電流在第5圖設備的位元線路和延遲位元線路節點處之所獲電壓回應。在時間t1 處,該斜升電流來源502係經啟動以令讀取電流流過該PCE 512,而該PCE 512是透過FET 514的字組線路啟動而獲選定於進行一讀取操作。當該電流的規模加大時,跨於該PCE 512的電壓亦昇高,因而增加該位元線路節點516上的電壓。由於該延遲區塊506內出現RSA及CSA,因此於該延遲節點518處會在電壓上出現一相對應增加,然相對於該位元線路節點516而經延遲。該位元線路節點電壓曲線可如第6圖中的實線602所繪,而該延遲節點電壓曲線則如第6圖中的虛線604所繪。在一讀取操作之前,因為最初跨於該感測放大器輸入上並無電壓差,因此會初始地將該輸出資料鎖存器508保持為非作用中一極微短的時間量,直到斜升電流啟動之後在電壓上出現跨於該感測放大器輸入所建立的差值(延遲)為止。故在時間t2 處,該輸出鎖存器508啟動,而此刻可自第6圖觀察到該位元線路節點516與該延遲節點518之間在電壓上即建立有一差值。
於時間t2 與t3 之間將能觀察到,因該延遲區塊電阻與電容器之故,該漸增延遲節點電壓是保持為低於該漸增位元線路節點電壓。但是,在時間t3 處,該斜升電流現令該PCE電壓觸抵其非晶崩潰值,從而造成該位元線路節點516上的電壓突然降。由於該延遲區塊之故,該延遲節點518上的電壓並不會立即地依隨此降,並因而會出現一時間窗口(於t3 與t4 之間),而在此期間該延遲節點電壓超過該位元線路節點電壓。這又會獲以在該感測放大器的輸出電壓(VSA )裡產生一相對應變化。在時間t4 之後,該PCE此刻即展現出類似於該結晶相態的電性特徵,並且該延遲節點電壓又會再度地落在該位元線路節點電壓之後。然再度地又由該感測放大器/鎖存器組合偵測並捕捉該崩潰條件,而這表示該PCE是在非晶狀態下。
即如前述,為致力於最佳化該陣列效率,故而考量到該延遲區塊506的電容組件(CSA),而非將一經增置於該陣列設計的離散電容器,即可代表來自一陣列的一未經選定位元線路。此為有利者,其原因在於(1)無需由一離散CSA元件自該陣列佔用額外區域,並且(2)CSA的電容將緊密地循行於與該所予感測之PCE晶格相關聯的選定位元線路之電容。例如,在第7圖裡,出現在該陣列局部702內之晶格是被經設置於中央處的感測放大器電路704所感測。從而,可自亦位在該感測放大器電路鄰近處之陣列局部706裡一未經選定位元線路取得該自我參考電路中所使用之延遲區塊的電容組件。第8圖說明該所獲感測設備的一替代性具體實施例。
即如第8圖所示,第5圖中的離散電容器CSA是被來自於一鄰近陣列局部706的另一未經選定位元線路系統所取代。連同於該延遲區塊506內的RSA,來自該未經選定位元線路的電容可在該延遲節點518之上提供一適當信號延遲,因而該感測放大器504能夠偵測出該待予讀取的PCE是否在非晶狀態下。同樣地,藉由利用該鄰近陣列局部706,該未經選定位元線路的電容將會非常緊密地循行與該所待感測之PCE晶格相關聯的選定位元線路之電容。
設計考量
按接近於Rlow (在結晶狀態下的PCE電阻)及Rhigh (在非晶狀態下的PCE電阻)的RSA數值,模擬結果可支持前文所述之自我參考感測放大器的功能性。這些數值可為個別地高於或低於該Rhigh 及Rlow 值達某一邊際。為進一步供以提高該感測放大器系統對該PCE陣列的循行情況,可考量亦令該RSA構件本身為自PCE所構成。在此一情況下,該RSA應為由低電阻狀態之下的PCE所組成,原因是結晶狀態代表較穩定的電阻值。例如,若該RSA的值係經選定為2*Rlow ,則可利用兩個經串聯的結晶PCE作為RSA。此外,該RSA亦可具備一些平均化PCE電阻的效果以利解決製程變異性,使得能夠運用例如總共四個PCE構件的兩個平行支腳(或者是總共8個PCE構件的4個平行支腳)。此PCE電阻的平均化可為按幾乎任何組織方式所達成,並且僅受限於該PCE串鏈所將佔用的面積。然給定該感測放大器的面積,任何陣列尺寸的PCE電阻皆應忽略不計。
而對於該斜升電流來源來說,該電流的斜升率應為讓其能夠較該位元線路系統的充電/放電時間緩慢,使得能夠偵測到其中(對於該非晶狀態)該位元線路節點上之電壓暫時地降至低於該延遲節點上之電壓的移轉條件。如此,在一示範性具體實施例裡,該延遲區塊506的RC時間常數係經選擇以為大致等於該位元線路以及所讀取之(非晶態)PCE的RC時間常數。
不以該電流斜升來源502,可另利用一電流開關或脈衝。在又另一替代性範例裡,亦可利用一斜升電壓來源,而該偵測電路則會尋找與一整合感測放大器的一不連續性。在任何情況下,該刺激及感測控制系統的設計應經最佳化,俾藉由無需退火一重設(非晶態)位元以確保該讀取為非摧毀性。不過,對於該位元係於結晶(設定)狀態下的情況,對該位元進行退火可獲考量為較能接受。這為在使用一電壓刺激之情況下較需關注的課題。
雖既已參照於一或多項較佳具體實施例以描述本發明,然熟諳本項技藝之人士將能瞭解到確可進行各種變化,並可對其構件代之以等同項目,而不致悖離本發明範圍。此外,確可對本發明教示進行眾多修改以調適一特定狀況或材料而不致悖離其基本範疇。因此,所欲者係不受限於本揭特定具體實施例之本發明作為用以實作本發明的最佳模式,而本發明將涵蓋歸屬於後載申請專利範圍之內的所有具體實施例。
200...PCRAM陣列
202...記憶體晶格
204...存取電晶體
206...可程式化PCE
208...字組線路
210...字組線路控制電路
212...位元(資料)線路
214...位元線路控制電路
216...主位元線路(組對)
218...讀取選定電路
220...寫入選定電路
224...感測放大器線路
300...PCE之IV特徵圖
302...非晶狀態高電阻曲線
304...結晶狀態低電阻曲線
500...設備
502...斜升電流來源
504...感測放大器
506...感測放大器延遲區塊
508...資料鎖存器
510...縱行開關與位元線路(BL)系統
512...PCE
514...存取FET
516...位元線路節點
518...延遲節點
700...系統區塊佈置
702...陣列局部
704...感測放大器電路
706...陣列局部
800...設備
現參照示範性圖式,其中在多篇圖式裡類似構件係經標註以相仿編號:
第1圖係一其中說明一經運用作為一PCE儲存晶格之相變材料的示範性熱循環操作圖;第2圖為一根據本發明之一具體實施例而為適用的示範性PCRAM陣列略圖;第3圖係一圖式,其中描繪一PCE晶格,在該較低電阻結晶狀態之下和在該較高電阻非晶狀態之下的電阻特徵,作為一經施加於該處之電壓的函數;第4圖係另一圖式,其中說明,對於一所施加之斜升電流,跨於該PCE晶格而在非晶及結晶兩者狀態下的所獲電壓回應;第5圖係一略圖,其中說明,根據本發明之一具體實施例之用於實作PCRAM裝置之自我參考讀取操作的設備;第6圖係一圖式,其中說明,對於一所施加之斜升電流,在第5圖設備的位元線路和延遲位元線路節點處之所獲電壓回應;第7圖係一區塊略圖,其中說明一可併入一自我參考讀取設備之PCRAM系統的佈置;以及第8圖係一略圖,其中說明,根據本發明之一替代性具體實施例之用於實作PCRAM裝置之自我參考讀取操作的設備。
500...設備
502...斜升電流來源
504...感測放大器
506...感測放大器延遲區塊
508...資料鎖存器
510...縱行開關與位元線路(BL)系統
512...PCE
514...存取FET
516...位元線路節點
518...延遲節點

Claims (20)

  1. 一種用於實作一相變隨機存取記憶體(PCRAM)陣列之自我參考讀取操作的方法,該方法包含下列步驟:將一刺激施加於一與一待予讀取之選定相變構件(PCE)相關聯的位元線路;將該位元線路之一節點上的第一電壓與一延遲節點上的第二電壓相比較,其中該延遲節點上的第二電壓代表一因與其相關聯的電阻/電容時間常數之故而相對於該第一電壓的經延遲電壓;以及在該讀取操作過程中,決定該第一電壓是否降至低於該第二電壓值;其中若在該讀取操作過程中該第一電壓降至低於該第二電壓值,則決定該PCE係經程式化為一非晶狀態,同時若在該讀取操作過程中該第一電壓並未降至低於該第二電壓值,則決定該PCE係經程式化為一結晶狀態。
  2. 如申請專利範圍第1項所述之方法,其中將該刺激施加於與待予讀取之PCE相關聯的位元線路的步驟包含:啟動一斜升電流來源之步驟,此者在跨於該PCE上之電壓中產生一增加。
  3. 如申請專利範圍第2項所述之方法,其中,對於一該PCE係經程式化為非晶狀態的條件,該第一電壓降至低於該第二電壓係對應於該非晶狀態PCE的一電壓崩潰而使得其電性阻抗減少。
  4. 如申請專利範圍第1項所述之方法,其中該延遲節點及該位元線路係經耦接於一感測放大器。
  5. 如申請專利範圍第4項所述之方法,進一步包含:捕捉在一資料鎖存器內之感測放大器的輸出裡之一變化的步驟,這是對應於在非晶狀態下讀取該PCE。
  6. 如申請專利範圍第4項所述之方法,其中該延遲節點係經耦接至一延遲區塊,此區塊含有一電阻構件及一電容構件。
  7. 如申請專利範圍第6項所述之方法,其中該電容構件包含一關於該PCRAM陣列的離散組件。
  8. 如申請專利範圍第7項所述之方法,其中該電容構件包含一與一對於該所續取陣列之鄰近陣列相關聯的未經選定位元線路。
  9. 如申請專利範圍第6項所述之方法,其中該電阻構件包含一或更多個結晶狀態PCE。
  10. 如申請專利範圍第6項所述之方法,其中該延遲區塊的一RC時間常數係經選擇以為大致等於該位元線路以及所讀取之PCE的RC時間常數。
  11. 一種用於實作一相變隨機存取記憶體(PCRAM)陣列之自我參考讀取操作的設備,包含:一裝置,此者係用以將一刺激施加於一與一待予讀取之選定相變構件(PCE)相關聯的位元線路;以及一比較器,此者係用以將該位元線路之一節點上的第一電壓與一延遲節點上的第二電壓相比較,其中該延遲節點上的第二電壓代表一因與其相關聯的電阻/電容時間常數之故而相對於該第一電壓的經延遲電壓,該比較器係經組態設定以,在該讀取操作過程中,決定該第一電壓是否降至低於該第二電壓值;其中若在該讀取操作過程中該第一電壓降至低於該第二電壓值,則決定該PCE係經程式化為一非晶狀態,同時若在該讀取操作過程中該第一電壓並未降至低於該第二電壓值,則決定該PCE係經程式化為一結晶狀態。
  12. 如申請專利範圍第11項所述之設備,其中該用以將該刺激施加於與待予讀取之PCE相關聯的位元線路之裝置包含:一斜升電流來源,此者在跨於該PCE上之電壓中產生一增加。
  13. 如申請專利範圍第12項所述之設備,其中,對於一該PCE係經程式化為非晶狀態的條件,該第一電壓降至低於該第二電壓係對應於該非晶狀態PCE的一電壓崩潰而使得其電性阻抗減少。
  14. 如申請專利範圍第11項所述之設備,其中該延遲節點及該位元線路係經耦接於一感測放大器。
  15. 如申請專利範圍第14項所述之設備,進一步包含:一資料鎖存器,此者係經組態設定以捕捉該感測放大器之輸出裡的一變化,這是對應於在非晶狀態下讀取該PCE。
  16. 如申請專利範圍第14項所述之設備,其中該延遲節點係經耦接至一延遲區塊,此區塊含有一電阻構件及一電容構件。
  17. 如申請專利範圍第16項所述之設備,其中該電容構件包含一關於該PCRAM陣列的離散組件。
  18. 如申請專利範圍第17項所述之設備,其中該電容構件包含:一與一對於該所讀取陣列之鄰近陣列相關聯的未經選定位元線路。
  19. 如申請專利範圍第16項所述之設備,其中該電阻構件包含一或更多個結晶狀態PCE。
  20. 如申請專利範圍第16項所述之設備,其中該延遲區塊的一RC時間常數係經選擇以為大致等於該位元線路以及所讀取之PCE的RC時間常數。
TW098113933A 2008-04-30 2009-04-27 用於實作相變隨機存取記憶體(pcram)裝置之自我參考讀取操作的方法與設備 TWI462098B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/112,454 US7660152B2 (en) 2008-04-30 2008-04-30 Method and apparatus for implementing self-referencing read operation for PCRAM devices

Publications (2)

Publication Number Publication Date
TW201003654A TW201003654A (en) 2010-01-16
TWI462098B true TWI462098B (zh) 2014-11-21

Family

ID=41255693

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098113933A TWI462098B (zh) 2008-04-30 2009-04-27 用於實作相變隨機存取記憶體(pcram)裝置之自我參考讀取操作的方法與設備

Country Status (4)

Country Link
US (1) US7660152B2 (zh)
CN (1) CN102016811B (zh)
TW (1) TWI462098B (zh)
WO (1) WO2009134664A2 (zh)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7903447B2 (en) 2006-12-13 2011-03-08 Macronix International Co., Ltd. Method, apparatus and computer program product for read before programming process on programmable resistive memory cell
US7701759B2 (en) 2007-02-05 2010-04-20 Macronix International Co., Ltd. Memory cell device and programming methods
US8077505B2 (en) 2008-05-07 2011-12-13 Macronix International Co., Ltd. Bipolar switching of phase change device
JP2010009669A (ja) * 2008-06-26 2010-01-14 Toshiba Corp 半導体記憶装置
US8134857B2 (en) 2008-06-27 2012-03-13 Macronix International Co., Ltd. Methods for high speed reading operation of phase change memory and device employing same
US7719913B2 (en) * 2008-09-12 2010-05-18 Macronix International Co., Ltd. Sensing circuit for PCRAM applications
US8036014B2 (en) 2008-11-06 2011-10-11 Macronix International Co., Ltd. Phase change memory program method without over-reset
US7869270B2 (en) * 2008-12-29 2011-01-11 Macronix International Co., Ltd. Set algorithm for phase change memory cell
US8093661B2 (en) * 2009-01-07 2012-01-10 Macronix International Co., Ltd. Integrated circuit device with single crystal silicon on silicide and manufacturing method
US8107283B2 (en) 2009-01-12 2012-01-31 Macronix International Co., Ltd. Method for setting PCRAM devices
US8064247B2 (en) 2009-01-14 2011-11-22 Macronix International Co., Ltd. Rewritable memory device based on segregation/re-absorption
US8406033B2 (en) 2009-06-22 2013-03-26 Macronix International Co., Ltd. Memory device and method for sensing and fixing margin cells
US7894254B2 (en) * 2009-07-15 2011-02-22 Macronix International Co., Ltd. Refresh circuitry for phase change memory
US8953360B2 (en) 2009-12-10 2015-02-10 Micron Technology, Inc. Apparatus and method for reading a phase-change memory cell
US8634235B2 (en) 2010-06-25 2014-01-21 Macronix International Co., Ltd. Phase change memory coding
US8233345B2 (en) 2010-09-08 2012-07-31 International Business Machines Corporation Phase change memory cycle timer and method
US8467238B2 (en) 2010-11-15 2013-06-18 Macronix International Co., Ltd. Dynamic pulse operation for phase change memory
US8374019B2 (en) 2011-01-05 2013-02-12 Macronix International Co., Ltd. Phase change memory with fast write characteristics
US8891293B2 (en) 2011-06-23 2014-11-18 Macronix International Co., Ltd. High-endurance phase change memory devices and methods for operating the same
US8681540B2 (en) * 2011-08-29 2014-03-25 Intel Corporation Tile-level snapback detection through coupling capacitor in a cross point array
US8687398B2 (en) 2012-02-29 2014-04-01 International Business Machines Corporation Sense scheme for phase change material content addressable memory
US9001550B2 (en) 2012-04-27 2015-04-07 Macronix International Co., Ltd. Blocking current leakage in a memory array
US20150187414A1 (en) * 2012-07-27 2015-07-02 Hewlett-Packard Development Company, L.P. Dynamic sense circuitry
US9082509B2 (en) * 2012-12-19 2015-07-14 Intel Corporation Method and apparatus for reading variable resistance memory elements
US8964442B2 (en) 2013-01-14 2015-02-24 Macronix International Co., Ltd. Integrated circuit 3D phase change memory array and manufacturing method
WO2014109771A1 (en) * 2013-01-14 2014-07-17 Hewlett-Packard Development Company, L.P. Nonvolatile memory array logic
US9025364B2 (en) 2013-03-14 2015-05-05 Micron Technology, Inc. Selective self-reference read
US9299430B1 (en) * 2015-01-22 2016-03-29 Nantero Inc. Methods for reading and programming 1-R resistive change element arrays
US9779810B2 (en) 2015-09-11 2017-10-03 Macronix International Co., Ltd. Adjustable writing circuit
US10566052B2 (en) * 2017-12-22 2020-02-18 Micron Technology, Inc. Auto-referenced memory cell read techniques
CN112967740A (zh) * 2021-02-02 2021-06-15 中国科学院上海微系统与信息技术研究所 非易失存储器超高速读出电路及读出方法
CN115527586B (zh) * 2022-09-22 2023-03-10 中国科学院微电子研究所 一种rram的读取电路及读取方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6590807B2 (en) * 2001-08-02 2003-07-08 Intel Corporation Method for reading a structural phase-change memory
US20050047193A1 (en) * 2003-08-27 2005-03-03 Ferdinando Bedeschi Phase -change memory device with biasing of deselected bit lines
US7042760B2 (en) * 2003-03-27 2006-05-09 Samsung Electronics Co., Ltd. Phase-change memory and method having restore function
US20060146600A1 (en) * 2005-01-05 2006-07-06 Johnson Brian G Reading phase change memories to reduce read disturbs
US20060164898A1 (en) * 2004-12-23 2006-07-27 Stmicroelectronics S.R.I. Exploiting a statistical distribution of the values of an electrical characteristic in a population of auxiliary memory cells for obtaining reference cells
US20060227592A1 (en) * 2005-03-30 2006-10-12 Parkinson Ward D Reading phase change memories
US20060233019A1 (en) * 2005-04-14 2006-10-19 Kostylev Sergey A Reading phase change memories without triggering reset cell threshold devices
US7315469B2 (en) * 2004-05-08 2008-01-01 Samsung Electronics Co., Ltd. Control of set/reset pulse in response to peripheral temperature in PRAM device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4421995A (en) * 1981-07-30 1983-12-20 The United States Of America As Represented By The United States Department Of Energy Timing discriminator using leading-edge extrapolation
US4421996A (en) * 1981-10-09 1983-12-20 Advanced Micro Devices, Inc. Sense amplification scheme for random access memory
US7656682B1 (en) * 2000-11-21 2010-02-02 Intel Corporation Electromagnetic noise reduction device
JP4273087B2 (ja) * 2005-02-08 2009-06-03 エルピーダメモリ株式会社 半導体記憶装置およびその書込み方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6590807B2 (en) * 2001-08-02 2003-07-08 Intel Corporation Method for reading a structural phase-change memory
US7042760B2 (en) * 2003-03-27 2006-05-09 Samsung Electronics Co., Ltd. Phase-change memory and method having restore function
US20050047193A1 (en) * 2003-08-27 2005-03-03 Ferdinando Bedeschi Phase -change memory device with biasing of deselected bit lines
US7315469B2 (en) * 2004-05-08 2008-01-01 Samsung Electronics Co., Ltd. Control of set/reset pulse in response to peripheral temperature in PRAM device
US20060164898A1 (en) * 2004-12-23 2006-07-27 Stmicroelectronics S.R.I. Exploiting a statistical distribution of the values of an electrical characteristic in a population of auxiliary memory cells for obtaining reference cells
US20060146600A1 (en) * 2005-01-05 2006-07-06 Johnson Brian G Reading phase change memories to reduce read disturbs
US20060227592A1 (en) * 2005-03-30 2006-10-12 Parkinson Ward D Reading phase change memories
US20060233019A1 (en) * 2005-04-14 2006-10-19 Kostylev Sergey A Reading phase change memories without triggering reset cell threshold devices

Also Published As

Publication number Publication date
US20090273968A1 (en) 2009-11-05
WO2009134664A2 (en) 2009-11-05
TW201003654A (en) 2010-01-16
WO2009134664A3 (en) 2009-12-30
US7660152B2 (en) 2010-02-09
CN102016811B (zh) 2014-08-06
CN102016811A (zh) 2011-04-13

Similar Documents

Publication Publication Date Title
TWI462098B (zh) 用於實作相變隨機存取記憶體(pcram)裝置之自我參考讀取操作的方法與設備
JP5539610B2 (ja) 相変化メモリのプログラム方法と読み出し方法
KR100587694B1 (ko) 리키지 전류 보상 가능한 반도체 메모리 장치
KR100875352B1 (ko) 상변화 메모리 및 그 상변화 메모리를 판독하는 방법
US7471557B2 (en) Reading phase change memories to reduce read disturbs
US7405964B2 (en) Integrated circuit to identify read disturb condition in memory cell
JP5052805B2 (ja) メモリを読み出すためのビット特定基準レベルの使用
US7570507B2 (en) Quasi-differential read operation
US20080291719A1 (en) Streaming mode programming in phase change memories
KR20170068559A (ko) 메모리 셀 애플리케이션들을 위한 선택 디바이스
US7751226B2 (en) Reading phase change memories with select devices
US20070279975A1 (en) Refreshing a phase change memory
US20090196092A1 (en) Programming bit alterable memories
US7889546B2 (en) Phase-change random access memory device, system having the same, and associated methods
US8520458B2 (en) Phase change memory cycle timer and method
US20060056251A1 (en) Using a phase change memory as a replacement for a dynamic random access memory
KR20090016189A (ko) 상 변화 메모리 장치
US20080247216A1 (en) Method and apparatus for implementing improved write performance for pcram devices
US20090257264A1 (en) Memory and method of evaluating a memory state of a resistive memory cell
JP5655169B2 (ja) 複数のセンスアンプ及びこれを備える半導体装置
Ramaswamy et al. Progress on design and demonstration of the 4Mb chalcogenide-based random access memory