TWI430395B - 電漿反應器腔室中具有晶圓邊緣氣體注入之陰極襯墊 - Google Patents

電漿反應器腔室中具有晶圓邊緣氣體注入之陰極襯墊 Download PDF

Info

Publication number
TWI430395B
TWI430395B TW102120964A TW102120964A TWI430395B TW I430395 B TWI430395 B TW I430395B TW 102120964 A TW102120964 A TW 102120964A TW 102120964 A TW102120964 A TW 102120964A TW I430395 B TWI430395 B TW I430395B
Authority
TW
Taiwan
Prior art keywords
gas
workpiece
wafer
edge
polymerization
Prior art date
Application number
TW102120964A
Other languages
English (en)
Other versions
TW201344842A (zh
Inventor
Dan Katz
David Palagashvili
Michael D Willwerth
Valentin N Todorow
Alexander M Paterson
Original Assignee
Applied Materials Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US11/899,614 external-priority patent/US7832354B2/en
Priority claimed from US11/899,613 external-priority patent/US7879250B2/en
Application filed by Applied Materials Inc filed Critical Applied Materials Inc
Publication of TW201344842A publication Critical patent/TW201344842A/zh
Application granted granted Critical
Publication of TWI430395B publication Critical patent/TWI430395B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • H01L21/32136Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
    • H01L21/32137Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas of silicon-containing layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19042Component type being an inductor

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Analytical Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Drying Of Semiconductors (AREA)
  • Plasma Technology (AREA)

Description

電漿反應器腔室中具有晶圓邊緣氣體注入之陰極襯墊
本文關於一電漿反應器腔室,其用於處理一工件,例如,一半導體晶圓,以生產積體電路。具體說來,本揭示係關於在這一類反應器腔室中於頂板及晶圓邊緣之獨立的製程氣體注入。
在用於蝕刻半導體晶圓上之矽或多晶矽薄膜之電漿反應器腔室中,在晶圓各處之蝕刻速度之均勻分佈是必須的。晶圓各處之蝕刻速度之不均勻分佈由臨界尺寸(CD)中之不均勻性指示。臨界尺寸可為薄膜電路圖案中之一典型線之寬度。臨界尺寸在晶圓表面上遭受較高蝕刻速度之區域中較小,而在較低蝕刻速度之區域中較大。
在製程氣體由頂板注入之矽蝕刻腔室中,吾人已發現與其他晶圓表面上之區域相比,在晶圓邊緣之臨界尺寸非常小。小臨界尺寸之效應典型侷限於晶圓表面之外部或周邊的1%。此問題使用習用技術並未解決。具體說來,蝕刻均勻性可藉由在頂板將氣體分配劃分為獨立的內部及外部氣體注入區域,並藉由調整至內部及外部區域之氣體流速以最大化 均勻性來改善。不過,內部及外部氣體注入區域之流速調整並未解決在晶圓表面之外部1%之小臨界尺寸之問題。具體說來,在頂板之內部及外部氣體注入區域之流速調整可產生遍及晶圓各處之相當均勻的臨界尺寸,偕同在晶圓邊緣之一寬度約為晶圓直徑的1%之區域之例外。
因此,存在有獨立控制晶圓邊緣之外部1%之臨界尺寸而不降低對晶圓之其他區域所達成之蝕刻速度分佈均勻性之需要。
一工件支撐係設置用於在一電漿反應器之處理期間支撐一工件,例如,一半導體晶圓。工件支撐包含一基座,其具有一工件支撐表面。一處理環疊加在基座之周邊上。處理環鄰接工件支撐表面之周邊邊界。一晶圓邊緣氣體注入器係由處理環形成,並具有通常面對一疊加在工件支撐表面上之工件位置之注入開口。一製程氣體供應器係耦合至晶圓邊緣氣體注入器。
在一實施例中,晶圓邊緣氣體注入器包含一環形狹縫開口。在一進一步的實施例中,一襯墊圍繞基座之一側,並具有一位於處理環下方之頂表面。襯墊內部之複數個軸向通道延伸通過襯墊至襯墊之頂表面。一環形饋送通道係定義在處理環及襯墊間。複數個軸向通道各自耦合至環形饋送通道,且晶圓邊緣氣體注入器係耦合至環形饋送通道。
在尚有一進一步的實施例中,襯墊進一步包含一底表面及一位於底表面下方之基底,基底包含一環形氣室。複 數個軸向通道係耦合至環形氣室。
此申請案主張對2007年9月5日由Dan Katz等人提出申請之發明名稱為「電漿反應器腔室中具有晶圓邊緣氣體注入之陰極襯墊」之美國專利申請案第11/899,614號;及2007年9月5日由Dan Katz等人提出申請之發明名稱為「在具有獨立的晶圓邊緣製程氣體注入之電漿反應器中處理一工件之方法」之美國專利申請案第11/899,613號之優先權。
100‧‧‧真空腔室
101‧‧‧氣體供應器
102‧‧‧氣體供應器
103‧‧‧氣體供應器
104‧‧‧氣體供應器
105‧‧‧氣體供應器
108‧‧‧側壁
110‧‧‧頂板
115‧‧‧地板
125‧‧‧晶圓支撐
126‧‧‧襯墊
130‧‧‧晶圓
130a‧‧‧晶圓邊緣區域
135‧‧‧陰極電極
137‧‧‧絕緣層
137a‧‧‧晶圓支撐表面
139‧‧‧絕緣層
140‧‧‧線圈天線
145‧‧‧功率產生器
150‧‧‧阻抗匹配
155‧‧‧偏壓功率產生器
160‧‧‧阻抗匹配
161‧‧‧電壓供應器
162‧‧‧控制開關
163‧‧‧絕緣電容
165‧‧‧氣體分配注入器
170‧‧‧內部區域注入器
175‧‧‧外部區域注入器
180‧‧‧閥
185‧‧‧氣體分配面板
190‧‧‧閥
195‧‧‧閥
200‧‧‧陰極襯墊
201‧‧‧圓柱形壁
201a‧‧‧元件201之頂表面
205‧‧‧處理環
205a‧‧‧徑向內部邊緣
210‧‧‧上部處理環
210a‧‧‧環形突出
210b‧‧‧內部環形凹部
212‧‧‧下部處理環
212a‧‧‧環形凹部
212b‧‧‧凸起的肩部
215‧‧‧環形基底
220‧‧‧窄狹縫
225‧‧‧氣室
227‧‧‧閥
229‧‧‧導管
230‧‧‧入口
232‧‧‧通道
235‧‧‧肩部
240‧‧‧垂直通道
400‧‧‧圖8之步驟1
405‧‧‧圖8之步驟2
410‧‧‧圖8之步驟3
415‧‧‧圖8之步驟4
420‧‧‧圖9之步驟1
425‧‧‧圖9之步驟2
430‧‧‧圖9之步驟3
435‧‧‧圖9之步驟4
因此,上文敘述之本發明之實施例可達成並可詳細了解,在上文簡短總結之本發明之更具體的敘述,可藉由參照其在附加圖式中說明之實施例而獲得。然而,須注意附加圖式僅說明本發明之典型實施例,且因此不能視為對其範圍之限制,因為本發明可及於其他等效之實施例。
圖1描畫根據一實施例之一電漿反應器。
圖2說明圖1反應器之陰極襯墊之內部結構特徵。
圖3為沿著圖2之線3-3取得之一橫剖面圖。
圖4為沿著圖2之線4-4取得之一橫剖面圖。
圖5為一實施例之一部分的處理環及陰極襯墊之詳圖。
圖6為對應圖5之一側視圖。
圖7為一圖,其描畫在有及無氣流通過晶圓邊緣注入器槽的情況下,圖1之反應器中之二氯化矽之徑向分佈。
圖8說明根據一實施例之一方法。
圖9說明根據另一實施例之一方法。
為利於了解,已在可行處使用相同的參考號碼來標示圖中共有的相同元件。圖中之圖式皆為概要且未依照比例繪製。
參照圖1,一電漿反應器包含真空腔室100,其係以圓柱形側壁108、頂板110、及地板115圍住。晶圓支撐125在晶圓處理期間支撐半導體晶圓130。晶圓支撐125包含陰極電極135,其亦充當一靜電吸盤(ESC)電極。支撐125包含絕緣層137,其分隔電極135與晶圓130;及絕緣層139,其分隔電極135與下方之晶圓支撐125之部件。上部絕緣層137具有頂部晶圓支撐表面137a。反應器進一步包含電感耦合電源施用器或線圈天線140,其位於頂板110上方。射頻電漿電源產生器145係通過射頻阻抗匹配150耦合至線圈天線140。射頻電漿偏壓功率產生器155係通過射頻阻抗匹配160耦合至陰極電極135。直流吸盤電壓供應器161係通過控制開關162連接至ESC電極135。絕緣電容163阻擋直流電流由供應器161至射頻偏壓功率產生器155。
製程氣體係由頂板110上之氣體分配注入器165傳送至腔室內部空間之內部。注入器165由內部區域注入器170及外部區域注入器175組成。內部區域注入器170及外部區域注入器175之各一可以複數個注入孔或,替代地,以一狹縫實施。內部區域注入器170係定向以將製程氣體導向腔室之中心區域。外部區域注入器175係定向以將製程氣體導向腔室之周邊區域。內部區域注入器170係通過閥180耦合至 氣體分配面板185。外部區域注入器175係通過閥190耦合至氣體分配面板185。不同的製程氣體供應器101、102、103、104、105供應不同的製程氣體給氣體分配面板185。如同在圖1之圖式中所指示,在一實施例中,各氣體供應器可通過獨立閥195個別連接至不同一個的內部及外部閥180、190。在圖1之實施例中,氣體供應器101包含氟代烴氣體,例如,CH2 F2 、或CHF3 ;氣體供應器102包含溴化氫氣體;氣體供應器103包含氯氣;氣體供應器104包含氬氣;且氣體供應器105包含氧氣。此處所提到之氣體為範例。可使用任何適當的製程氣體。
晶圓支撐125由環形陰極襯墊200圍繞。陰極襯墊200可由製程相容材料構成,例如,舉例來說,石英。處理環205覆蓋陰極襯墊200之頂部並覆蓋晶圓支撐表面137a之周邊部分。處理環205由製程相容材料構成,例如,石英。晶圓支撐125可包含材料,例如,金屬,其與電漿處理不相容,且襯墊200及環205隔離晶圓支撐125與電漿。處理環205之徑向內部邊緣205a鄰接晶圓130之邊緣。在一實施例中,處理環可提供改善的射頻電場分佈。
一矽或多晶矽蝕刻製程利用矽蝕刻氣體,例如,溴化氫(HBr)及氯(Cl2 ),以蝕刻矽材料,並利用聚合物種,例如,二氟甲烷(CH2 F2 )、或三氟甲烷(CHF3 ),以改善蝕刻輪廓。聚合物在與蝕刻反應競爭之聚合物沈積反應中沈積在具有深的深寬比開口之側壁上。
圖1之反應器在晶圓邊緣可具有貧乏的臨界尺寸 (CD)控制之問題。典型地,臨界尺寸為電路圖案中一所選線之寬度。臨界尺寸傾向於在晶圓邊緣小於晶圓130上之別處。小臨界尺寸之問題傾向於發生在晶圓130邊緣之一環形區域中,該區域之寬度(由晶圓邊緣向內延伸)約為晶圓直徑的1%。(此窄區域此後將指為圖5所示之晶圓邊緣區域130a,其在此專利說明書中稍後討論。)在剩餘的晶圓130上方,這類問題係藉由調整閥180及190以獲得製程氣體流速與內部及外部氣體頂板注入器170、175之最佳比例而最小化或預防。不過,這一類最佳調整並未解決晶圓邊緣區域130a之貧乏的臨界尺寸控制問題。晶圓邊緣區域130a之小臨界尺寸指示在晶圓邊緣區域較別處更高的蝕刻速度。
吾人已發現相對於多數其他部分的晶圓,在晶圓邊緣區域130a上方之氣體流速極低。舉例來說,在某些應用中,當在大多數晶圓表面上方之氣體流速介於約每秒10及20米間時,晶圓邊緣區域上方之氣流近乎零。如果晶圓邊緣區域上方之氣流因而停滯,則在晶圓邊緣上方之氣體駐留時間極高,產生相對高的製程氣體物種之解離。這類高解離可在晶圓邊緣區域增加高反應物種之總數。這類高反應物種可包含自由基或中性粒子,其(a)蝕刻極端迅速或(b)抑制聚合物沈積。舉例來說,由這類解離產生之一高反應蝕刻物種可包含原子HBr及/或原子Cl2 。結果為一較高的蝕刻速度及一相對較小的臨界尺寸。
在一實施例中,一新氣體係在晶圓邊緣注入以對付晶圓邊緣之不均勻的蝕刻速度。新氣體可為一惰性氣體,例 如,氬。在一實施例中,新氣體之注入增加晶圓邊緣區域上方之氣體流速,並減少晶圓邊緣區域上方之製程氣體之駐留時間。駐留時間之減少降低晶圓邊緣區域上方之高反應物種,例如,自由基或中性粒子,之總數。新氣體在晶圓邊緣之速度或流速可足夠低以避免影響超出窄晶圓邊緣區域之蝕刻速度。典型地,晶圓邊緣區域約為3 mm寬。
在一實施例中,一聚合氣體係在晶圓邊緣注入以對付晶圓邊緣之不均勻的蝕刻速度。舉例來說,聚合氣體可為CH2 F2 或CHF3 。添加聚合物種增加晶圓邊緣區域之聚合物沈積速度,其降低蝕刻速度。聚合物種氣體注入晶圓邊緣之速度或流速可足夠低以避免影響超出窄晶圓邊緣區域之蝕刻速度。典型地,晶圓邊緣區域約為3 mm寬。
在一實施例中,處理環205係劃分為上部處理環210及下部處理環212,並在其間遺留面對(幾乎接觸)晶圓130邊緣之窄環形狹縫220。環形狹縫220以位於0.6 mm至3 mm,例如,約為1%的晶圓直徑,之範圍中之非常小的距離與晶圓邊緣分隔。一所需氣體(例如,一惰性氣體或一聚合物種氣體)係供應以便由環形狹縫220徑向向內並直接在晶圓邊緣注入。此新氣體或聚合物種氣體可由氣體分配面板185供應。
在一實施例中,環形氣體氣室225係設置在陰極襯墊200之底部。陰極氣流控制閥227通過導管229來控制由氣體分配面板185至氣室225之氣流。氣體係藉由陰極襯墊200內部之垂直通道240由氣室225傳導至晶圓邊緣之環形狹縫220。
圖2說明陰極襯墊200之一示範的內部結構。陰極襯墊200係參照圖1如由一絕緣體,例如,石英,構成而敘述。在圖2之實施例中,陰極襯墊200係由金屬構成,且如圖5所示,石英襯墊126分隔金屬陰極襯墊200與晶圓支撐125。陰極襯墊200包含圓柱形壁201,其具有環形頂表面201a。環形基底215支撐圓柱形壁201。肩部235以徑向朝外方向由基底215延伸並容納氣體供應入口230。圖1所示之氣室225係形成在圖2之陰極環之環形基底215內部,如在圖3之橫剖面圖中所描畫。內部通道232徑向延伸通過肩部235,並在一端耦合至氣體供應入口230,且在一相對端耦合至氣室225,如在圖4之橫剖面圖中所描畫。如圖2所示,垂直通道240軸向延伸通過圓柱形壁201,並圍繞圓柱形壁201方位角地隔開。各垂直通道240之底部端係耦合至氣室225,且各垂直通道240之頂部端在圓柱形壁201之環形頂部表面201a處開口。在一實施例中,圓柱形壁201約為0.25英吋厚,且各垂直通道240為圓柱形壁201內部之軸向0.05英吋的孔。
在圖1之實施例中,圓柱形壁201支撐下部處理環212,且上部處理環210係支撐在下部處理環212上。
如圖5所示,內側石英襯墊126圍繞工件支撐125,並由陰極襯墊之圓柱形壁201圍繞。如圖5所示,內側襯墊126支撐下部處理環212,而陰極襯墊之圓柱形壁201支撐上部處理環210。環形氣體饋送腔室260係由圓柱形壁之頂表面201a、上部處理環、及下部處理環212界定。環形饋送通道262係形成如同介於上部及下部處理環210及212間之一間 隙。上部處理環210之底表面中之外部環形突出210a面對下部處理環212之頂表面中之外部環形凹部212a。內部環形凹部210b係設置在上部處理環210之底表面中。內部環形凹部210b面對下部處理環212之凸起的肩部212b以形成氣體注入狹縫220。突出210a、凹部212a、凹部210b、及肩部212b提供一曲折路徑給饋送通道262,如圖5所示。通過圖1之閥227供應之氣體流至陰極或晶圓支撐125並進入圖4所示之入口230,接著流過內部通道232至氣室225。從氣室225起,氣體向上流過垂直通道240進入圖5之饋送腔室260,接著流過饋送通道262進入注入狹縫220。
如圖6之側視圖所示,注入狹縫220之端或出口埠係位於晶圓130邊緣之非常短的距離D之內,其中D係介於0.6 mm至3 mm之等級間。給定這一短距離,來自注入狹縫220之氣流效應可高度局部化以便不要影響超出3 mm寬之晶圓邊緣區域130a之處理。這類局部化可藉由在注入狹縫220內部建立一非常低的氣體流速來實現。舉例來說,通過閥227(至晶圓邊緣注入狹縫220)之氣體流速可介於通過閥180及190之氣體流速之1%及10%間。以此方式,流出注入狹縫220之氣體僅影響窄晶圓邊緣區域130a中之處理(例如,蝕刻速度),而不影響在晶圓130之剩餘部份上之處理。
圖7為一圖,其描畫晶圓表面上作為一製程中之徑向位置之二氯化矽(SiCl2 )之密度,在該製程中,一聚合氣體(例如,CH2 F2 或CHF3 )係通過圖1至6之晶圓邊緣注入狹縫220引入,而一蝕刻製程氣體(例如,Hbr及Cl2 )係通過頂板注入 器170、175引入。SiCl2 之密度為在這一類製程中聚合作用之程度之指示器。圖7之圖顯示在缺乏任何來自注入狹縫220之氣流的情況下,聚合作用在晶圓邊緣相對降低(曲線A)。在聚合氣體通過注入狹縫220供應的情況下,聚合作用在晶圓邊緣之程度顯著增加(曲線B)。通過晶圓邊緣注入狹縫220之聚合作用氣流係限制在低速。此注入狹縫之流速限制將聚合作用之增加侷限在晶圓直徑之外部1%之晶圓邊緣區域。在一範例中,通過頂板注入器170、175之蝕刻製程氣體流速約為150 sccm,而聚合作用氣體流過晶圓邊緣注入器狹縫220約為5 sccm。
圖8說明操作圖1至6之電漿反應器以便增加晶圓邊緣區域之臨界尺寸之一示範方法。一矽蝕刻劑物種氣體,例如,Hbr及Cl2 ,係通過內部區域之頂板注入器170以一第一氣體流速(圖8之方塊400),及通過外部區域之頂板注入器175以一第二氣體流速(圖8之方塊405)注入。通過內部及外部區域之頂板注入器170、175之氣流足以達到在晶圓表面各處所需的平均蝕刻速度。蝕刻速度分佈係藉由獨立調整通過內部及外部之頂板注入器170、175之氣體流速來調整整個除了周邊1%外之晶圓表面,直到蝕刻速度分佈均勻性最佳化為止(圖8之方塊410)。此典型使晶圓邊緣區域或晶圓表面之外部1%處之蝕刻速度太高(或臨界尺寸太小)。晶圓邊緣區域之蝕刻速度係(專門)藉由降低晶圓邊緣區域上之氣體駐留時間以減少晶圓邊緣區域上之解離而向下調整(或臨界尺寸係向上調整)。在一實施例中,降低晶圓邊緣區域上之氣體駐留時間 係藉由使一適當氣體,例如,一惰性氣體或氧,流過晶圓邊緣注入狹縫220以激起晶圓邊緣上方之氣流而完成(圖8之方塊415)。氣流增加或氣體駐留時間降低係藉由限制通過晶圓邊緣注入器狹縫之氣體流速為一小流速而將之侷限在晶圓邊緣區域。此小流速係選擇以達到最均勻的臨界尺寸分佈,其可受製程氣體物種之選擇所影響,並可,舉例來說,位於1至20 sccm之範圍內。
圖9說明操作圖1至6之電漿反應器以便增加晶圓邊緣區域之臨界尺寸之另一示範方法。一矽蝕刻劑物種氣體,例如,Hbr及Cl2 ,係通過內部區域之頂板注入器170以一第一氣體流速(圖9之方塊420),及通過外部區域之頂板注入器175以一第二氣體流速(圖9之方塊425)注入。通過內部及外部區域之頂板注入器170、175之氣流足以達到在晶圓表面各處所需的平均蝕刻速度。蝕刻速度分佈係藉由獨立調整通過內部及外部之頂板注入器170、175之氣體流速來調整整個除了周邊1%外之晶圓表面,直到蝕刻速度分佈均勻性最佳化為止(圖9之方塊430)。此典型使晶圓邊緣區域或晶圓表面之外部1%處之蝕刻速度太高(或臨界尺寸太小)。晶圓邊緣區域之蝕刻速度係(專門)藉由增加晶圓邊緣區域上之聚合作用以降低晶圓邊緣區域上之蝕刻速度而向下調整(或臨界尺寸係向上調整)。在一實施例中,增加晶圓邊緣區域上之聚合作用係藉由使一聚合作用氣體,例如,CH2 F2 或CHF3 ,流過晶圓邊緣注入狹縫220而完成(圖9之方塊435)。結果的聚合物沈積速度之增加增加臨界尺寸。此增加係藉由限制通過晶圓邊 緣注入器狹縫之氣體流速為一小流速而將之侷限在晶圓邊緣區域。此小流速係選擇以達到最均勻的臨界尺寸分佈,其可受製程氣體物種之選擇所影響,並可,舉例來說,位於1至20 sccm之範圍內。
在圖8或9之方法之任一者中,進一步的最佳化係藉由調整通過頂板注入器170及175及/或調整通過晶圓邊緣狹縫220之氣體流速來達成。舉例來說,通過頂板注入器170、175之蝕刻劑氣流可減少,同時增加通過晶圓邊緣狹縫220之惰性或聚合作用氣流,以進一步增加晶圓邊緣區域之臨界尺寸。不過,通過晶圓邊緣狹縫之流速可足夠低以將效應侷限在晶圓邊緣區域。然而,通過頂板注入器170、175之蝕刻劑氣體流速可如所需般降低(例如,至零)。相反地,通過頂板注入器170、175之蝕刻劑氣流可增加,同時減少通過晶圓邊緣狹縫220之惰性或聚合作用氣體,以縮小晶圓邊緣區域之臨界尺寸。
雖然本發明已參照實施例敘述,其中一所選氣體係緊鄰晶圓邊緣通過一連續狹縫注入器注入,位於晶圓邊緣之注入器可採用其他形式,例如,許多圍繞晶圓邊緣之一陣列的或一連串的氣體注入孔口。
雖然前文係針對本發明之實施例,本發明之其他及進一步的實施例可在不偏離其基本範圍的情況下思及,且其範圍係由下附之申請專利範圍決定。
100‧‧‧真空腔室
101‧‧‧氣體供應器
102‧‧‧氣體供應器
103‧‧‧氣體供應器
104‧‧‧氣體供應器
105‧‧‧氣體供應器
162‧‧‧控制開關
163‧‧‧絕緣電容
165‧‧‧氣體分配注入器
170‧‧‧內部區域注入器
175‧‧‧外部區域注入器
180‧‧‧閥
108‧‧‧側壁
110‧‧‧頂板
115‧‧‧地板
125‧‧‧晶圓支撐
130‧‧‧晶圓
135‧‧‧陰極電極
137‧‧‧絕緣層
137a‧‧‧晶圓支撐表面
139‧‧‧絕緣層
140‧‧‧線圈天線
145‧‧‧功率產生器
150‧‧‧阻抗匹配
155‧‧‧偏壓功率產生器
160‧‧‧阻抗匹配
161‧‧‧電壓供應器
185‧‧‧氣體分配面板
190‧‧‧閥
195‧‧‧閥
200‧‧‧陰極襯墊
205‧‧‧處理環
205a‧‧‧徑向內部邊緣
210‧‧‧上部處理環
212‧‧‧下部處理環
215‧‧‧環形基底
220‧‧‧窄狹縫
225‧‧‧氣室
227‧‧‧閥
229‧‧‧導管
235‧‧‧肩部
240‧‧‧垂直通道

Claims (6)

  1. 一種在一工件之一工件表面上執行一電漿蝕刻製程的方法,該工件包括待蝕刻之一表面材料,該方法包括以下步驟:將該工件放置於一工件支撐件上,該工件支撐件位於該電漿反應器之一腔室中;經過一頂板氣體分散器將一第一製程氣體引入,該第一製程氣體包括一蝕刻劑物種,該蝕刻劑物種可以造成在一電漿中之該表面材料的蝕刻;藉由將射頻功率耦接至該腔室中而於該腔室中產生一電漿;藉由調整該第一製程氣體經過該頂板氣體分散器的流速而控制越過該工件表面的蝕刻速度分佈;相對於越過該工件表面之一剩餘部分的蝕刻速度,藉由經過設置於該工件支撐件上並面向一邊緣周圍之一工件支撐件氣體分散器注入一聚合氣體,而於該工件表面之該邊緣周圍減少蝕刻速度,該工件支撐件氣體分散器界定導向該工件表面之該邊緣周圍並大體侷限於該邊緣周圍的一聚合氣體注入圖案;提供一狹縫注入器,該狹縫注入器包括一薄開口,該薄開口繞該工件表面之該邊緣周圍而圓周地延伸,並自與該工件表面共平面之一下邊界延伸至該工件表面之一平面上的一上邊界;及 其中該注入一聚合氣體之步驟包括:將該聚合氣體自支撐於該工件支撐件上之一氣體供應通道流出,並將該聚合氣體經過該狹縫注入器沿平行該工件表面之一徑向方向而排出。
  2. 如請求項第1項所述之方法,其中待蝕刻之該表面材料包括矽或多晶矽之一者,該第一製程氣體包括溴化氫(HBr)及氯(Cl2 )之一者,且該聚合氣體包括二氟甲烷(CH2 F2 )或三氟甲烷(CHF3 )之一者。
  3. 如請求項第1項所述之方法,其中該邊緣周圍係限制為該工件表面之一直徑的一外部的1%之等級。
  4. 如請求項第3項所述之方法,更包括限制經過該工件支撐件氣體分散器之氣體流速,以限制該聚合氣體對該工件表面之該邊緣周圍的影響。
  5. 如請求項第1項所述之方法,其中經過一工作支撐件氣體分散器而注入一聚合氣體之步驟包括:經過多個氣流通道而供應該聚合氣體,該等氣流通道係位於該工件支撐件之一部分內。
  6. 如請求項第5項所述之方法,其中注入一聚合氣體之步驟更包括:將接收自該等氣流通道的聚合氣體傳導經過一處理 環,該處理環係位於環繞該工件表面之該邊緣周圍的該工件支撐件上。
TW102120964A 2007-09-05 2008-09-05 電漿反應器腔室中具有晶圓邊緣氣體注入之陰極襯墊 TWI430395B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/899,614 US7832354B2 (en) 2007-09-05 2007-09-05 Cathode liner with wafer edge gas injection in a plasma reactor chamber
US11/899,613 US7879250B2 (en) 2007-09-05 2007-09-05 Method of processing a workpiece in a plasma reactor with independent wafer edge process gas injection

Publications (2)

Publication Number Publication Date
TW201344842A TW201344842A (zh) 2013-11-01
TWI430395B true TWI430395B (zh) 2014-03-11

Family

ID=40559414

Family Applications (2)

Application Number Title Priority Date Filing Date
TW102120964A TWI430395B (zh) 2007-09-05 2008-09-05 電漿反應器腔室中具有晶圓邊緣氣體注入之陰極襯墊
TW097134230A TWI452649B (zh) 2007-09-05 2008-09-05 電漿反應器腔室中具有晶圓邊緣氣體注入之陰極襯墊

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW097134230A TWI452649B (zh) 2007-09-05 2008-09-05 電漿反應器腔室中具有晶圓邊緣氣體注入之陰極襯墊

Country Status (3)

Country Link
JP (1) JP5570712B2 (zh)
KR (2) KR101437522B1 (zh)
TW (2) TWI430395B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101048193B1 (ko) * 2009-08-28 2011-07-08 주식회사 디엠에스 에칭가스 제어시스템
JP2012049376A (ja) * 2010-08-27 2012-03-08 Hitachi High-Technologies Corp プラズマ処理装置およびプラズマ処理方法
KR101239163B1 (ko) * 2011-08-26 2013-03-05 (주) 라미나 반응기용 실린더
WO2013036619A2 (en) * 2011-09-07 2013-03-14 Applied Materials, Inc. Method and apparatus for gas distribution and plasma application in a linear deposition chamber
TWI661746B (zh) 2011-10-05 2019-06-01 應用材料股份有限公司 電漿處理設備及其蓋組件(一)
JP5806095B2 (ja) * 2011-11-29 2015-11-10 株式会社日立ハイテクノロジーズ プラズマ処理装置
US10163606B2 (en) * 2013-03-15 2018-12-25 Applied Materials, Inc. Plasma reactor with highly symmetrical four-fold gas injection
KR101598465B1 (ko) 2014-09-30 2016-03-02 세메스 주식회사 기판 처리 장치 및 방법
TW201634738A (zh) * 2015-01-22 2016-10-01 應用材料股份有限公司 用於在空間上分離之原子層沉積腔室的經改良注射器
US9966270B2 (en) * 2015-03-31 2018-05-08 Lam Research Corporation Gas reaction trajectory control through tunable plasma dissociation for wafer by-product distribution and etch feature profile uniformity
US10410832B2 (en) * 2016-08-19 2019-09-10 Lam Research Corporation Control of on-wafer CD uniformity with movable edge ring and gas injection adjustment
KR102179754B1 (ko) * 2016-12-23 2020-11-17 주식회사 원익아이피에스 Ald 박막 증착 장치
JP7035581B2 (ja) * 2017-03-29 2022-03-15 東京エレクトロン株式会社 基板処理装置及び基板処理方法。
WO2019231614A1 (en) * 2018-05-31 2019-12-05 Applied Materials, Inc. Extreme uniformity heated substrate support assembly

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2763222B2 (ja) * 1991-12-13 1998-06-11 三菱電機株式会社 化学気相成長方法ならびにそのための化学気相成長処理システムおよび化学気相成長装置
US5665640A (en) * 1994-06-03 1997-09-09 Sony Corporation Method for producing titanium-containing thin films by low temperature plasma-enhanced chemical vapor deposition using a rotating susceptor reactor
JPH1116888A (ja) * 1997-06-24 1999-01-22 Hitachi Ltd エッチング装置及びその運転方法
US6179924B1 (en) * 1998-04-28 2001-01-30 Applied Materials, Inc. Heater for use in substrate processing apparatus to deposit tungsten
US6263829B1 (en) * 1999-01-22 2001-07-24 Applied Materials, Inc. Process chamber having improved gas distributor and method of manufacture
US6589352B1 (en) * 1999-12-10 2003-07-08 Applied Materials, Inc. Self aligning non contact shadow ring process kit
JP4433614B2 (ja) * 2001-01-17 2010-03-17 ソニー株式会社 エッチング装置
US20040025791A1 (en) * 2002-08-09 2004-02-12 Applied Materials, Inc. Etch chamber with dual frequency biasing sources and a single frequency plasma generating source
JP2006524914A (ja) * 2003-03-31 2006-11-02 東京エレクトロン株式会社 プラズマ処理システム及び方法
US6829056B1 (en) * 2003-08-21 2004-12-07 Michael Barnes Monitoring dimensions of features at different locations in the processing of substrates
US8097120B2 (en) * 2006-02-21 2012-01-17 Lam Research Corporation Process tuning gas injection from the substrate edge

Also Published As

Publication number Publication date
TW201344842A (zh) 2013-11-01
TWI452649B (zh) 2014-09-11
JP2009065153A (ja) 2009-03-26
KR101384279B1 (ko) 2014-04-11
KR101437522B1 (ko) 2014-09-03
KR20130081266A (ko) 2013-07-16
TW200917414A (en) 2009-04-16
KR20090025153A (ko) 2009-03-10
JP5570712B2 (ja) 2014-08-13

Similar Documents

Publication Publication Date Title
TWI430395B (zh) 電漿反應器腔室中具有晶圓邊緣氣體注入之陰極襯墊
US7879250B2 (en) Method of processing a workpiece in a plasma reactor with independent wafer edge process gas injection
US7832354B2 (en) Cathode liner with wafer edge gas injection in a plasma reactor chamber
US8066895B2 (en) Method to control uniformity using tri-zone showerhead
KR100938635B1 (ko) 반경 방향 플라즈마 분포에 대한 개선된 자기 제어를 위한플라즈마 제한 배플 및 유동비 이퀄라이저
KR101336446B1 (ko) 기판 에지로부터의 가스 주입을 튜닝하는 프로세스
KR101092122B1 (ko) 에칭 프로파일 제어를 위한 가스 인젝션 시스템
KR101094982B1 (ko) 플라즈마 에칭 처리 장치 및 플라즈마 에칭 처리 방법
US20090206058A1 (en) Plasma processing apparatus and method, and storage medium
US20090275206A1 (en) Plasma process employing multiple zone gas distribution for improved uniformity of critical dimension bias
TWI782002B (zh) 具有靈活的晶圓溫度控制之靜電夾頭
JP2013042160A (ja) 半導体基板を均一にエッチングするためのガス噴射
JP2010153680A (ja) プラズマ処理装置
KR20170132096A (ko) 플라즈마 처리 방법
CN114664622A (zh) 一种等离子体处理装置及调节方法
US20080194112A1 (en) Method and system for plasma etching having improved across-wafer etch uniformity
JP3411240B2 (ja) 半導体試料の処理装置及び処理方法
JP2023002461A (ja) 基板処理装置及び静電チャック
KR20110077951A (ko) 플라즈마 식각 장치 및 식각 방법
JPH07263411A (ja) プラズマエッチング装置
KR20100001652A (ko) 건식 식각 장치의 포커스링

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees