TWI412820B - 主動元件陣列基板及其修補方法 - Google Patents
主動元件陣列基板及其修補方法 Download PDFInfo
- Publication number
- TWI412820B TWI412820B TW98134802A TW98134802A TWI412820B TW I412820 B TWI412820 B TW I412820B TW 98134802 A TW98134802 A TW 98134802A TW 98134802 A TW98134802 A TW 98134802A TW I412820 B TWI412820 B TW I412820B
- Authority
- TW
- Taiwan
- Prior art keywords
- line
- point
- segment
- bridge
- repairing
- Prior art date
Links
Landscapes
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Description
本發明是有關於一種具有修補機制的主動元件陣列基板,且特別是有關於一種可降低因修補所產生之電容效應的主動元件陣列基板。
平面顯示器的運作方式係以兩組相互垂直的定址線來控制排列成陣列的各畫素(pixel),而達成顯像之目的。在各種顯像控制模式中,最常使用的是掃描線(scan line)與資料線(data line)的設計,這些掃描線與資料線彼此垂直,且定義出複數畫素。各掃描線依序地被導通以開啟或關閉對應的開關元件,以使各資料線所傳送之訊號能夠寫入畫素中,從而改變對應之畫素的狀態,並達成控制顯示畫面之目的。
雖然平面顯示器技術已趨成熟,但顯示面板的組成元件,如主動元件陣列基板,在製造過程之中難免會產生一些瑕疵(defect)。例如,主動元件陣列基板上的掃描線與資料線因其長度很長,故容易發生斷線的情形。當掃描線與資料線發生斷線時,會導致一部分的畫素無法動作(線缺陷),故必須設法修補斷線。此外,若僅依賴改善製程技術來實現零瑕疵率是非常困難的,因此,顯示面板的瑕疵修補技術就變得相當重要。在習知技術中,顯示面板的瑕疵修補通常採用雷射熔接(laser welding)及/或雷射切割(laser cutting)等方式進行。
圖1繪示習知一種主動元件陣列基板上的資料線的修補方法。如圖1所示,主動元件陣列基板100會預留有一條以上的修補線112以及備用線114,在正常情況下,修補線112以及備用線114分別與前述資料線120交錯,以形成預修補點124a及124b。當資料線120具有斷點122而產生斷線時,可將此受損之資料線120的兩端分別經由預修補點124a及124b,而與修補線112以及備用線114熔接,使受損的資料線120經由修補線112以及備用線114維持電導通的狀態,並此畫素正常運作。
圖2繪示習知另一種主動元件陣列基板上的資料線的修補方法。如圖2所示,每一個源極驅動晶片210對應至少一條修補線220,並且每一條修補線220會跨越其所對應的該源極驅動晶片210所連接的所有資料線230,而形成預修補點232a。此外,連接線路240會連接多個源極驅動晶片210所對應的修補線220,使該些修補線220共用同一個放大器250,並連接到同一條備用線260。備用線260與資料線230交錯,以形成預修補點232b。當資料線230具有斷點234而產生斷線時,可將此受損之資料線230的兩端分別經由預修補點232a及232b,而與修補線220以及備用線260熔接,使受損的資料線230經由修補線220以及備用線260維持電導通的狀態,並使畫素正常運作。
然而,需注意的是,前述修補架構的修補線必定會跨越一或多個源極驅動晶片所連接的所有資料線,因此當受損的資料線經由預修補點而與修補線連接之後,對應於同一修補線的其他所有資料線會與該修補線產生電容效應,而影響資料線上的訊號傳遞以及畫素的充電效果。特別是,隨著顯示面板的尺寸以及解析度的提高,畫素的充電時間相對縮短。前述因修補產生的電容效應將嚴重影響畫素的正常運作,使得顯示面板的顯示品質變差。
本發明提供一種主動元件陣列基板,其可有效降低對資料線進行修補後所產生的電容效應,以降低電容效應對畫素充電效果造成的不良影響,維持顯示面板的正常顯示。
本發明更提供一種適用於前述之主動元件陣列基板的修補方法,以對受損的資料線進行修補,使畫素維持正常運作。
為具體描述本發明之內容,在此提出一種主動元件陣列基板,其主要包括一基板、一畫素陣列、多條掃描線與多條資料線、至少一第一源極驅動電路、至少一第一修補線、至少一第一備用線以及一第一連接線路。基板具有一顯示區與一週邊電路區,而畫素陣列配置於基板上之顯示區內。掃描線與資料線配置於基板上,並分別連接到畫素陣列,且掃描線與資料線相互交錯,其中資料線至少包含一第一群組以及一第二群組。第一源極驅動電路配置於週邊電路區內,並且連接第一群組及第二群組之資料線。第一源極驅動電路具有至少一第一訊號通路、至少一第二訊號通路以及至少一第一放大器,而第一放大器連接至第一訊號通路或第二訊號通路。第一修補線配置於第一源極驅動電路與畫素陣列之間,且第一修補線至少包括一第一修補線段與一第二修補線段。第一修補線段包含一第一部份及一第二部份,其中第一部份連接至第一訊號通路,第二部份跨越過第一群組中之至少部份資料線以形成至少一第一預修補點,且第一部份之一端覆蓋鄰近第二部份之一端以形成至少一第二預修補點。第二修補線段包含一第三部份及一第四部份,其中第三部份連接至第二訊號通路與第一放大器,第四部份跨越過第二群組中之至少部份資料線以形成至少一第三預修補點,且第三部份之一端覆蓋鄰近第四部份之一端以形成至少一第四預修補點。此外,第一備用線繞行於畫素陣列外圍,且第一備用線連接至第一放大器,並且跨越第一群組及第二群組之至少部份資料線,而在第一備用線與第一群組及第二群組之至少部份資料線的跨越處形成至少一個第五預修補點。另外,第一連接線路位於第一源極驅動電路之外圍,並且連接第一訊號通路與第二訊號通路。
前述主動元件陣列基板更包含至少一第二修補線,配置於第一源極驅動電路與畫素陣列之間。第二修補線至少包括一第三修補線段與一第四修補線段。第三修補線段包含一第五部份及一第六部份,且第四修補線段包含一第七部份及一第八部份。資料線另包含一第三群組及一第四群組,且第一源極驅動電路另包含至少一第三訊號通路、至少一第四訊號通路以及至少一第二放大器。第二放大器連接至第三訊號通路或第四訊號通路。第五部份連接至第三訊號通路,第六部份跨越過第三群組中之至少部份資料線以形成至少一第六預修補點。第五部份之一端覆蓋鄰近第六部份之一端以形成至少一第七預修補點。第七部份連接至第四訊號通路,第八部份跨越過第四群組中之至少部份資料線以形成至少一第八預修補點。第七部份之一端覆蓋鄰近第八部份之一端以形成至少一第九預修補點。
前述主動元件陣列基板更包含至少一第二備用線以及一第二連接線路。第二備用線繞行於畫素陣列外圍,連接至第二放大器。並且,第二備用線跨越第三群組及第四群組之至少部份資料線,而在第二備用線與第三群組及第四群組之至少部份資料線的跨越處形成至少一個第十預修補點。第二連接線路位於第一源極驅動電路之外圍,且第二連接線路連接第三訊號通路與第四訊號通路。
在此另提出一種適用於本發明之主動元件陣列基板的修補方法。應用本發明之主動元件陣列基板,當第一群組及第二群組的資料線其中至少一條具有斷點而發生斷線時,熔接對應此具有斷點之資料線的各個預修補點,以形成完整的資料傳遞線路。
前述熔接預修補點的步驟,例如是熔接第一預修補點、第二預修補點以及第五預修補點,或是熔接第三預修補點、第四預修補點以及第五預修補點。
在此更提出一種適用於本發明之主動元件陣列基板的修補方法。應用本發明之主動元件陣列基板,當第三群組及第四群組之資料線其中另一條具有斷點而產生斷線時,熔接對應此具有斷點之資料線的預修補點,以形成完整的資料傳遞線路。
前述熔接預修補點的步驟,例如是熔接第六預修補點、第七預修補點以及第十預修補點,或是熔接第八預修補點、第九預修補點以及第十預修補點。
前述主動元件陣列基板更包括第一橋接線段以及第二橋接線段。第二修補線段的第四部份與第四修補線段的第八部份相鄰,且第一橋接線段位於第四部份與第八部份之間。第一橋接線段與第四部份分別屬於不同的膜層,且第一橋接線段的一端與第四部份重疊且相互電性絕緣,以形成一第一橋接點。第一橋接線段與第八部份分別屬於不同的膜層,且第一橋接線段的另一端與第八部份重疊且相互電性絕緣,以形成一第二橋接點。第二橋接線段位於第一備用線與第二備用線之間,其中,第二橋接線段與第一備用線分別屬於不同的膜層,且第二橋接線段的一端與第一備用線重疊且相互電性絕緣,以形成一第三橋接點。第二橋接線段與第二備用線分別屬於不同的膜層,且第二橋接線段的另一端與第二備用線重疊且相互電性絕緣,以形成一第四橋接點。
在此又提出一種適用於本發明之主動元件陣列基板的修補方法。應用本發明之主動元件陣列基板,當第一群組之多條資料線中的一條第一資料線具有一斷點而發生斷線,以及第二群組之多條資料線中的一條第二資料線具有一斷點而發生斷線時,熔接對應第一資料線以及第二資料線的預修補點。熔接第一橋接點、第二橋接點、第三橋接點以及第四橋接點。切斷第一資料線與第二資料線之間的第一備用線,以形成分別對應於第一資料線與第二資料線的兩個獨立且完整的資料傳遞線路。
前述熔接對應第一資料線以及第二資料線的預修補點,例如是熔接對應於第一資料線的第一預修補點、第二預修補點以及第五預修補點,以及熔接對應於第二資料線的第三預修補點、第五預修補點以及第九預修補點。
前述主動元件陣列基板更包括第三橋接線段以及第四橋接線段。第三橋接線段位於第一修補線段的第二部份與第二修補線段的第四部份之間。第三橋接線段與第二部份分別屬於不同的膜層,且第三橋接線段的一端與第二部份重疊且相互電性絕緣,以形成一第五橋接點。第三橋接線段與第四部份分別屬於不同的膜層,且第三橋接線段的另一端與第四部份重疊且相互電性絕緣,以形成一第六橋接點。第四橋接線段位於第三修補線段的第六部份與第四修補線段的第八部份之間。第四橋接線段與第六部份分別屬於不同的膜層,且第四橋接線段的一端與第六部份重疊且相互電性絕緣,以形成一第七橋接點。第四橋接線段與第八部份分別屬於不同的膜層,且第四橋接線段的另一端與第八部份重疊且相互電性絕緣,以形成一第八橋接點。
在此還提出一種適用於本發明之主動元件陣列基板的修補方法。應用本發明之主動元件陣列基板,當第一群組之多條資料線中的一條第一資料線以及一條第二資料線分別具有一斷點而發生斷線時,熔接對應第一資料線以及第二資料線的預修補點。熔接第一橋接點、第二橋接點、第三橋接點、第四橋接點、第五橋接點以及第六橋接點。切斷第一資料線與第二資料線之間的第一備用線以及第一修補線段的第二部份,以形成分別對應於第一資料線與第二資料線的兩個獨立且完整的資料傳遞線路。
前述熔接對應第一資料線以及第二資料線的預修補點,例如是熔接對應於第一資料線的第一預修補點、第二預修補點以及第五預修補點,以及熔接對應於第二資料線的第一預修補點、第五預修補點以及第九預修補點。
基於上述,本發明的主動元件陣列基板及其修補方法,係對同一源極驅動電路所對應的多條資料線進行分組,並採用相互獨立的修補線段來對各組資料線提供修補的機制,以降低修補後資料線與修補線段之間產生的電容效應,並儘可能消弭該電容效應對畫素充電效果造成的不良影響,進而改善顯示面板的顯示品質。此外,本發明的主動元件陣列基板及其修補方法還可利用橋接線段橋接的方式來修補資料線,因此可針對多種資料線斷線的情況加以修補。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖3繪示依據本發明之一實施例的一種主動元件陣列基板。如圖3所示,主動元件陣列基板300包括基板302,其上具有顯示區302a與週邊電路區302b。顯示區302a內配置有由多個畫素單元312組成的畫素陣列310,而週邊電路區302b內配置有閘極驅動電路320以及源極驅動電路330。多條掃描線322與多條資料線340配置於基板302上,並相互交錯。閘極驅動電路320以及源極驅動電路330分別經由掃描線322以及資料線340連接到所對應的畫素單元312內的主動元件,例如是薄膜電晶體,以驅動畫素陣列310。
請再參考圖3,本實施例係對同一源極驅動電路330所對應的多條資料線340進行分組,並對各組資料線340提供獨立的修補機制。如圖3所示,連接源極驅動電路330的資料線340例如是被分為第一群組的資料線342以及第二群組的資料線344,且源極驅動電路330內具有一第一訊號通路332、一第二訊號通路334以及一放大器710。此外,本實施例在源極驅動電路330與畫素陣列310之間配置修補線,其包括一第一修補線段352與一第二修補線段354,分別對應於前述之第一群組以及第二群組至少部份的資料線342與344,但較佳實施方式為分別對應於前述之第一群組以及第二群組全部的資料線342與344。
承上述,第一修補線段352包含一第一部份352a及一第二部份352b,其中第一部份352a連接至第一訊號通路332,而第二部份352b跨越過第一群組至少部份的資料線342,但較佳實施方式為第二部份352b跨越過第一群組全部的資料線342,以形成多個第一預修補點382。此外,第一修補線段352的第一部份352a的一端會覆蓋鄰近第一修補線段352的第二部份352b的一端以形成一第二預修補點384。本實施例之較佳實施方式為第一修補線段352的第一部份352a以及第二部份352b分別屬於不同的膜層,而其中一者會置於另一者的上方且相互電性絕緣,而在兩者的重疊區域形成一第二預修補點384。
類似地,第二修補線段354包含一第三部份354a及一第四部份354b,其中第三部份354a連接至第二訊號通路334以及放大器710,而第四部份354b跨越過第二群組至少部份的資料線344,但較佳實施方式為第四部份354b跨越過第二群組全部的資料線344,以形成多個第三預修補點386。此外,第二修補線段354的第三部份354a的一端會覆蓋鄰近第二修補線段354的第四部份354b的一端,以形成一第四預修補點388。本實施例之較佳實施方式為第二修補線段354的第三部份354a以及第四部份354b分別屬於不同的膜層,而其中一者會置於另一者的上方且相互電性絕緣,而在兩者的重疊區域形成一第四預修補點388。
為形成修補用的訊號迴路,本實施例更在畫素陣列310外圍設置一備用線362。此備用線362繞行於畫素陣列310的外圍,其中備用線362的一端連接至放大器710,而備用線362的另一端跨越第一群組以及第二群組至少部份的資料線342與344,但較佳實施方式為跨越第一群組以及第二群組全部的資料線342與344,而在備用線362與第一群組的資料線342的跨越處以及備用線362與第二群組的資料線344的跨越處形成多個第五預修補點910。
另外,由於源極驅動電路330內僅設置一個放大器710,因此本實施例更在源極驅動電路330的外圍配置一連接線路372,以藉由連接線路372來連接第一訊號通路332與第二訊號通路334,使得第一修補線段352與一第二修補線段354可以共用同一個放大器710。
須注意的是,本實施例的閘極驅動電路320與源極驅動電路330,尤其指第一訊號通路332、第二訊號通路334以及放大器710等,可以是直接形成在基板302上的線路,或是接合於基板302上的積體電路晶片內的線路。換言之,本實施例並不限定閘極驅動電路320與源極驅動電路330的形成方式與位置。
應用前述的主動元件陣列基板300,針對受損之資料線340的修補方法舉例說明如下。圖4A與4B分別繪示圖3之主動元件陣列基板300面臨各種不同資料線受損情況下的修補方式。
首先,如圖4A所示,當第二群組中的一條資料線344’具有斷點982而發生斷線時,則需熔接該條資料線344’所對應的第三預修補點386、第四預修補點388以及對應的第五預修補點910。如此,便可以形成完整的資料傳遞線路。更詳細而言,資料線344’會藉由熔接後的第三預修補點386而電連接至第二修補線段354的第四部份354b,第二修補線段354的第四部份354b會藉由熔接後的第四預修補點388而電連接至第二修補線段354的第三部份354a。此外,第二修補線段354的第三部份354a經由放大器710電連接到備用線362的一端,而備用線362的另一端藉由熔接後的第五預修補點910電連接到資料線344’。如此一來,訊號可沿圖4A中所示的傳遞路徑(如粗線箭頭所示)傳遞到資料線344’所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
另外,如圖4B所示,當第一群組中的一條資料線342’具有斷點984而發生斷線時,則需熔接該條資料線342’所對應的第一預修補點382、第二預修補點384以及對應的第五預修補點910,以形成完整的資料傳遞線路。其中,資料線342’會藉由熔接後的第一預修補點382而電連接至第一修補線段352的第二部份352b,第一修補線段352的第二部份352b會藉由熔接後的第二預修補點384而電連接至第一修補線段352的第一部份352a。此外,第一修補線段352的第一部份352a會再經由第一訊號通路332、連接線路372、第二訊號通路334而電連接至放大器710。另外,放大器710電連接到備用線362的一端,而備用線362的另一端藉由熔接後的第五預修補點910電連接到資料線342’。如此一來,訊號可沿圖4B中所示的傳遞路徑(如粗線箭頭所示)傳遞到資料線342’所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
基於上述,本實施例採用相互獨立的第一修補線段352以及第二修補線段354來對各組資料線提供修補的機制。當受損的資料線340經由預修補點而與修補線連接之後,只有少部分的資料線340會與作用的修補線段產生電容效應,可大幅降低因修補所產生的電容效應對畫素充電效果造成的不良影響,進而改善顯示面板的顯示品質。
在前述實施例中,由於源極驅動電路330僅具有一個放大器710,因此需藉由連接線路372來連接第一訊號通路332與第二訊號通路334,使得第一修補線段352與第二修補線段354可以共用同一個放大器710。然而,實際應用上,並不限定源極驅動電路330中的訊號通路以及放大器的數量,相應地,修補線的數量及其與相關元件的連接方式也可以依實際需求作調整。以下將再列舉多個實施例進行說明。
圖5繪示依據本發明之另一實施例的一種主動元件陣列基板的線路架構。沿用前述實施例對於各元件的定義,本實施例儘可能採用與前述實施例相同的元件符號來表示相同或近似的元件,並省略重複的敘述。此外,為了清楚表達相關線路的配置關係,本實施例僅繪出必要的元件,其他未繪示的元件可參照圖3及其相關說明。
如圖5所示,本實施例同時配置了兩組修補線以及相應的訊號通路與放大器,並且將源極驅動電路330所連接的資料線340對應此兩組修補線做了分組。
首先,一部份的資料線340被分為第一群組的資料線342以及第二群組的資料線344,且源極驅動電路330內具有一第一訊號通路332、一第二訊號通路334以及一第一放大器710。此外,第一修補線段352與第二修補線段354配置在源極驅動電路330與畫素陣列310之間,並分別對應於第一群組以及第二群組至少部份的資料線342與344。
第一修補線段352包含第一部份352a及第二部份352b,其中第一部份352a連接至第一訊號通路332,而第二部份352b跨越過第一群組至少部份的資料線342,以形成多個第一預修補點382。此外,第一修補線段352的第一部份352a的一端會覆蓋鄰近第一修補線段352的第二部份352b的一端以形成一第二預修補點384。類似地,第二修補線段354包含第三部份354a及第四部份354b,其中第三部份354a連接至第二訊號通路334以及第一放大器710,而第四部份354b跨越過第二群組至少部份的資料線344,以形成多個第三預修補點386。此外,第二修補線段354的第三部份354a的一端會覆蓋鄰近第二修補線段354的第四部份354b的一端,以形成一第四預修補點388。
為形成修補用的訊號迴路,本實施例在畫素陣列(未繪示)外圍設置一第一備用線362。此第一備用線362繞行於畫素陣列的外圍,其中第一備用線362的一端連接至第一放大器710,而第一備用線362的另一端跨越第一群組以及第二群組至少部份的資料線342與344,而在第一備用線362與第一群組至少部份的資料線342的跨越處以及第一備用線362與第二群組至少部份的資料線344的跨越處形成多個第五預修補點910。另外,第一連接線路372連接第一訊號通路332與第二訊號通路334,使得第一修補線段352與一第二修補線段354可以共用同一個第一放大器710。
再者,另一部份的資料線340被分為第三群組的資料線346以及第四群組的資料線348,且源極驅動電路330內還另外具有一第三訊號通路336、一第四訊號通路338以及一第二放大器720。此外,另一組修補線,包括第三修補線段356與第四修補線段358配置在源極驅動電路330與畫素陣列310之間,並分別對應於第三群組以及第四群組至少部份的資料線346與348。
第三修補線段356包含第五部份356a及第六部份356b,其中第五部份356a連接至第三訊號通路336,而第六部份356b跨越過第三群組至少部份的資料線346,以形成多個第六預修補點392。此外,第三修補線段356的第五部份356a的一端會覆蓋鄰近第三修補線段356的第六部份356b的一端以形成一第七預修補點394。類似地,第四修補線段358包含第七部份358a及第八部份358b,其中第七部份358a連接至第四訊號通路338以及第二放大器720,而第八部份358b跨越過第四群組至少部份的資料線348,以形成多個第八預修補點396。此外,第四修補線段358的第七部份358a的一端會覆蓋鄰近第四修補線段358的第八部份358b的一端,以形成一第九預修補點398。
為形成另一個修補用的訊號迴路,本實施例更在畫素陣列(未繪示)外圍設置一第二備用線364。此第二備用線364繞行於畫素陣列的外圍,其中第二備用線364的一端連接至第二放大器720,而第二備用線364的另一端跨越第三群組以及第四群組至少部份的資料線346與348,而在第二備用線364與第三群組的資料線346的跨越處以及第二備用線364與第四群組至少部份的資料線348的跨越處形成多個第十預修補點920。另外,第二連接線路374連接第三訊號通路336與第四訊號通路338,使得第三修補線段356與第四修補線段358可以共用同一個第二放大器720。
須注意的是,本實施例的源極驅動電路330,尤其指第一訊號通路332、第二訊號通路334、第三訊號通路336、第四訊號通路338、第一放大器710、以及第二放大器720等,可以是直接形成在基板上的線路,或是接合於基板上的積體電路晶片內的線路。換言之,本實施例並不限定源極驅動電路330的形成方式與位置。
圖6繪示圖5之線路架構面臨資料線受損情況下的修補方式。須先說明的是,圖5所繪示的線路架構與圖3所繪示者相較,係增加了一組修補線以及相應的訊號通路與放大器,並且將源極驅動電路330所連接的資料線340對應兩組修補線做了分組。因此,針對個別的修補線作提供的修補方式,皆可參照圖4A與4B所繪示的內容,在此不再重複贅述。圖6僅繪示同時採用兩組修補線對兩條資料線進行修補的情形。
如圖6所示,當第二群組中的一條資料線344’具有斷點982而發生斷線時,則需熔接該條資料線344’所對應的第三預修補點386、第四預修補點388以及第五預修補點910。如此,便可以形成完整的資料傳遞線路。更詳細而言,資料線344’會藉由熔接後的第三預修補點386而電連接至第二修補線段354的第四部份354b,第二修補線段354的第四部份354b會藉由熔接後的第四預修補點388而電連接至第二修補線段354的第三部份354a。此外,第二修補線段354的第三部份354a經由第一放大器710電連接到第一備用線362的一端,而第一備用線362的另一端藉由熔接後的第五預修補點910電連接到資料線344’。如此一來,訊號可沿圖6中所示的傳遞路徑(如粗線箭頭所示)傳遞到資料線344’所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
此外,當第三群組中的一條資料線346’具有斷點986而產生斷線時,則需熔接該條資料線346’所對應的第六預修補點392、第七預修補點394以及第十預修補點920,以形成完整的資料傳遞線路。其中,資料線346’會藉由熔接後的第六預修補點392而電連接至第三修補線段356的第六部份356b,第三修補線段356的第六部份356b會藉由熔接後的第七預修補點394而電連接至第三修補線段356的第五部份356a。此外,第三修補線段356的第五部份356a會再經由第三訊號通路336、第二連接線路374、第四訊號通路338而電連接至第二放大器720。另外,第二放大器720電連接到第二備用線364的一端,而第二備用線364的另一端藉由熔接後的第十預修補點920電連接到資料線346’。如此一來,訊號可沿圖6中所示的傳遞路徑(如粗線箭頭所示)傳遞到資料線346’所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
基於上述,本實施例採用相互獨立的第一修補線段352、第二修補線段354、第三修補線段356以及第四修補線段358來對各組資料線提供修補的機制。其中,由於源極驅動電路330中有兩個放大器710與720,並且設置了兩條對應的備用線362與364,因此可以同時對兩條受損的資料線340進行修補。
圖7繪示依據本發明之另一實施例的一種主動元件陣列基板的線路架構。沿用前述實施例對於各元件的定義,本實施例儘可能採用與前述實施例相同的元件符號來表示相同或近似的元件,並省略重複的敘述。此外,為了清楚表達相關線路的配置關係,本實施例僅繪出必要的元件,其他未繪示的元件可參照圖3及其相關說明。
如圖7所示,本實施例繪示了兩個源極驅動電路330a與330b共用同一個放大器710以及同一條備用線362的線路架構。
首先,第一源極驅動電路330a所連接的資料線340被分為第一群組的資料線342以及第二群組的資料線344,且第一源極驅動電路330a內具有一第一訊號通路332、一第二訊號通路334以及一放大器710。此外,第一修補線段352與第二修補線段354配置在第一源極驅動電路330a與畫素陣列310之間,並分別對應於第一群組以及第二群組至少部份的資料線342與344。
第一修補線段352包含第一部份352a及第二部份352b,其中第一部份352a連接至第一訊號通路332,而第二部份352b跨越過第一群組至少部份的資料線342,以形成多個第一預修補點382。此外,第一修補線段352的第一部份352a的一端會覆蓋鄰近第一修補線段352的第二部份352b的一端以形成一第二預修補點384。類似地,第二修補線段354包含第三部份354a及第四部份354b,其中第三部份354a連接至第二訊號通路334以及放大器710,而第四部份354b跨越過第二群組至少部份的資料線344,以形成多個第三預修補點386。此外,第二修補線段354的第三部份354a的一端會覆蓋鄰近第二修補線段354的第四部份354b的一端,以形成一第四預修補點388。
為形成修補用的訊號迴路,本實施例在畫素陣列(未繪示)外圍設置一備用線362。此備用線362繞行於畫素陣列的外圍,其中備用線362的一端連接至放大器710,而備用線362的另一端跨越第一群組以及第二群組至少部份的資料線342與344,而在第一備用線362與第一群組至少部份的資料線342的跨越處以及第一備用線362與第二群組至少部份的資料線344的跨越處形成多個第五預修補點910。另外,第一連接線路372連接第一訊號通路332與第二訊號通路334,使得第一修補線段352與一第二修補線段354可以共用同一個放大器710。
再者,第二源極驅動電路330b所連接的資料線340被分為第三群組的資料線346以及第四群組的資料線348,且第二源極驅動電路330b內具有一第三訊號通路336以及一第四訊號通路338。此外,另一組修補線,包括第三修補線段356與第四修補線段358配置在第二源極驅動電路330b與畫素陣列310之間,並分別對應於第三群組以及第四群組至少部份的資料線346與348。
第三修補線段356包含第五部份356a及第六部份356b,其中第五部份356a連接至第三訊號通路336,而第六部份356b跨越過第三群組至少部份的資料線346,以形成多個第六預修補點392。此外,第三修補線段356的第五部份356a的一端會覆蓋鄰近第三修補線段356的第六部份356b的一端以形成一第七預修補點394。類似地,第四修補線段358包含第七部份358a及第八部份358b,其中第七部份358a連接至第四訊號通路338,而第八部份358b跨越過第四群組至少部份的資料線348,以形成多個第八預修補點396。此外,第四修補線段358的第七部份358a的一端會覆蓋鄰近第四修補線段358的第八部份358b的一端,以形成一第九預修補點398。
為了使第二源極驅動電路330b所連接的資料線340可以使用放大器710以及備用線362,本實施例更在畫素陣列(未繪示)外圍設置一第二連接線路374,使其連接第三訊號通路336與第四訊號通路338,並且第二連接線路374會連接至第一連接線路372。此外,備用線362的另一端還會跨越第三群組以及第四群組至少部份的資料線346與348,而在備用線362與第三群組至少部份的資料線346的跨越處以及第一備用線362與第四群組至少部份的資料線348的跨越處形成多個第十預修補點920。
須注意的是,本實施例的源極驅動電路330a與330b,尤其指第一訊號通路332、第二訊號通路334、第三訊號通路336、第四訊號通路338以及放大器710等,可以是直接形成在基板上的線路,或是接合於基板上的積體電路晶片內的線路。換言之,本實施例並不限定源極驅動電路330a與330b的形成方式與位置。
圖8繪示圖7之線路架構面臨資料線受損情況下的修補方式。須先說明的是,圖8所繪示的線路架構與圖3所繪示者相較,係增加了一個第二源極驅動電路330b及其相應的資料線340等元件。因此,針對已經介紹過的第一源極驅動電路330a所連接的資料線340的修補方式,皆可參照圖4A與4B所繪示的內容,在此不再重複贅述。圖8僅繪示第二源極驅動電路330b所連接的資料線346’藉由第一源極驅動電路330a中的放大器710及其相應的備用線362來進行修補的情形。
如圖8所示,當第三群組中的一條資料線346’發生斷線982時,則需熔接該條資料線346’所對應的第六預修補點392、第七預修補點394以及第十預修補點920。如此,便可以形成完整的資料傳遞線路。更詳細而言,資料線346’會藉由熔接後的第六預修補點392而電連接至第三修補線段356的第六部份356b,第三修補線段356的第六部份356b會藉由熔接後的第七預修補點394而電連接至第三修補線段356的第五部份356a。此外,第三修補線段356的第五部份356a經由第三訊號通路336連接至第二連接線路374,再經由第二連接線路374、第一連接線路372以及第二訊號通路334連接至放大器710。放大器710電連接到備用線362的一端,而備用線362的另一端藉由熔接後的第十預修補點920電連接到資料線346’。如此一來,訊號可沿圖8中所示的傳遞路徑(如粗線箭頭所示)傳遞到資料線346’所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
圖9再繪示依據本發明之又一實施例的一種主動元件陣列基板的線路架構。沿用前述實施例對於各元件的定義,本實施例儘可能採用與前述實施例相同的元件符號來表示相同或近似的元件,並省略重複的敘述。此外,為了清楚表達相關線路的配置關係,本實施例僅繪出必要的元件,其他未繪示的元件可參照圖3及其相關說明。
如圖9所示,本實施例繪示了兩個源極驅動電路330a與330b分別採用個別對應的放大器710與720以及備用線362與364的線路架構。
首先,第一源極驅動電路330a所連接的資料線340被分為第一群組的資料線342以及第二群組的資料線344,且第一源極驅動電路330a內具有一第一訊號通路332、一第二訊號通路334以及一第一放大器710。此外,第一修補線段352與第二修補線段354配置在第一源極驅動電路330a與畫素陣列310之間,並分別對應於第一群組以及第二群組至少部份的資料線342與344。
第一修補線段352包含第一部份352a及第二部份352b,其中第一部份352a連接至第一訊號通路332,而第二部份352b跨越過第一群組至少部份的資料線342,以形成多個第一預修補點382。此外,第一修補線段352的第一部份352a的一端會覆蓋鄰近第一修補線段352的第二部份352b的一端以形成一第二預修補點384。類似地,第二修補線段354包含第三部份354a及第四部份354b,其中第三部份354a連接至第二訊號通路334以及第一放大器710,而第四部份354b跨越過第二群組至少部份的資料線344,以形成多個第三預修補點386。此外,第二修補線段354的第三部份354a的一端會覆蓋鄰近第二修補線段354的第四部份354b的一端,以形成一第四預修補點388。
為形成修補用的訊號迴路,本實施例在畫素陣列(未繪示)外圍設置一第一備用線362。此第一備用線362繞行於畫素陣列的外圍,其中第一備用線362的一端連接至第一放大器710,而第一備用線362的另一端跨越第一群組以及第二群組至少部份的資料線342與344,而在第一備用線362與第一群組至少部份的資料線342的跨越處以及第一備用線362與第二群組至少部份的資料線344的跨越處形成多個第五預修補點910。另外,第一連接線路372連接第一訊號通路332與第二訊號通路334,使得第一修補線段352與一第二修補線段354可以共用同一個第一放大器710。
再者,第二源極驅動電路330b的資料線340被分為第三群組的資料線346以及第四群組的資料線348,且第二源極驅動電路330b內具有一第三訊號通路336、一第四訊號通路338以及一第二放大器720。此外,另一組修補線,包括第三修補線段356與第四修補線段358配置在第二源極驅動電路330b與畫素陣列310之間,並分別對應於第三群組以及第四群組至少部份的資料線346與348。
第三修補線段356包含第五部份356a及第六部份356b,其中第五部份356a連接至第三訊號通路336,而第六部份356b跨越過第三群組至少部份的資料線346,以形成多個第六預修補點392。此外,第三修補線段356的第五部份356a的一端會覆蓋鄰近第三修補線段356的第六部份356b的一端以形成一第七預修補點394。類似地,第四修補線段358包含第七部份358a及第八部份358b,其中第七部份358a連接至第四訊號通路338以及放大器720,而第八部份358b跨越過第四群組至少部份的資料線348,以形成多個第八預修補點396。此外,第四修補線段358的第七部份358a的一端會覆蓋鄰近第四修補線段358的第八部份358b的一端,以形成一第九預修補點398。
為形成另一個修補用的訊號迴路,本實施例更在畫素陣列(未繪示)外圍設置一第二備用線364。此第二備用線364繞行於畫素陣列的外圍,其中第二備用線364的一端連接至第二放大器720,而第二備用線364的另一端跨越第三群組以及第四群組至少部份的資料線346與348,而在第二備用線364與第三群組至少部份的資料線346的跨越處以及第二備用線364與第四群組至少部份的資料線348的跨越處形成多個第十預修補點920。另外,第二連接線路374連接第三訊號通路336與第四訊號通路338,使得第三修補線段356與第四修補線段358可以共用同一個第二放大器720。
須注意的是,本實施例的第一源極驅動電路330a以及第二源極驅動電路330b,尤其指第一訊號通路332、第二訊號通路334、第三訊號通路336、第四訊號通路338、第一放大器710、以及第二放大器720等,可以是直接形成在基板上的線路,或是接合於基板上的積體電路晶片內的線路。換言之,本實施例並不限定第一源極驅動電路330a以及第二源極驅動電路330b的形成方式與位置。
圖10繪示圖9之線路架構面臨資料線受損情況下的修補方式。須先說明的是,圖9所繪示的線路架構與圖3所繪示者相較,係增加了另外一個第二源極驅動電路330b及其相應的修補線、訊號通路以及放大器等元件。同時,也對源極驅動電路330所連接的資料線340對應做了分組。因此,針對個別的修補線作提供的修補方式,皆可參照圖4A與4B所繪示的內容,在此不再重複贅述。圖10僅繪示同時採用兩組修補線對兩條資料線進行修補的情形。
如圖10所示,當第二群組中的一條資料線344’具有斷點982而發生斷線時,則需熔接該條資料線344’所對應的第三預修補點386、第四預修補點388以及第五預修補點910。如此,便可以形成完整的資料傳遞線路。更詳細而言,資料線344’會藉由熔接後的第三預修補點386而電連接至第二修補線段354的第四部份354b,第二修補線段354的第四部份354b會藉由熔接後的第四預修補點388而電連接至第二修補線段354的第三部份354a。此外,第二修補線段354的第三部份354a經由第一放大器710電連接到第一備用線362的一端,而第一備用線362的另一端藉由熔接後的第五預修補點910電連接到資料線344’。如此一來,訊號可沿圖10中所示的傳遞路徑(如粗線箭頭所示)傳遞到資料線344’所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
此外,當第三群組中的一條資料線346’具有斷點986而產生斷線時,則需熔接該條資料線346’所對應的第六預修補點392、第七預修補點394以及第十預修補點920,以形成完整的資料傳遞線路。其中,資料線346’會藉由熔接後的第六預修補點392而電連接至第三修補線段356的第六部份356b,第三修補線段356的第六部份356b會藉由熔接後的第七預修補點394而電連接至第三修補線段356的第五部份356a。此外,第三修補線段356的第五部份356a會再經由第三訊號通路336、第二連接線路374、第四訊號通路338而電連接至第二放大器720。另外,第二放大器720電連接到第二備用線364的一端,而第二備用線364的另一端藉由熔接後的第十預修補點920電連接到資料線346’。如此一來,訊號可沿圖10中所示的傳遞路徑(如粗線箭頭所示)傳遞到資料線346’所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
基於上述,本實施例採用相互獨立的第一修補線段352、第二修補線段354、第三修補線段356以及第四修補線段358來對各組資料線提供修補的機制。其中,由於兩個源極驅動電路330a與330b分別提供了放大器710與720,並且設置了兩條對應的備用線362與364,因此可以同時對兩條受損的資料線340進行修補。
上述實施例中採用兩組修補線對兩條資料線進行修補時,其中一條資料線例如是位於第一或第二群組中,而另一條資料線例如是位於第三或第四群組中。然而,本發明並不限制需要進行修補的兩條資料線的位置,實際上,更可以藉由對修補線的進一步設計來提供更廣大的修補效果。以下將再列舉多個實施例來說明本發明對修補線的進一步設計。
圖11繪示依據本發明一實施例的一種主動元件陣列基板的線路架構。其中,由於圖11所繪示的實施例乃是根據圖5所繪示的實施例作進一步的變化,因此,相同的構件可參考前述的說明。沿用前述實施例對於各元件的定義,本實施例儘可能採用與前述實施例相同的元件符號來表示相同或近似的元件,並省略重複的敘述。此外,為了清楚表達相關線路的配置關係,本實施例僅繪出必要的元件,其他未繪示的元件可參照圖3及其相關說明。
如圖11所示,本實施例係利用第一橋接線段810的配置來連接兩組修補線段354、358,以及利用第二橋接線段820來連接兩條備用線362、364,藉以同時對兩條受損的資料線340進行修補。
首先,第二修補線段354的第四部份354b與第四修補線段358的第八部份358b相鄰,且第一橋接線段810位於第四部份354b與第八部份358b之間。第一橋接線段810與第四部份354b分別屬於不同的膜層,且第一橋接線段810的一端與第四部份354b重疊且相互電性絕緣,以形成一第一橋接點812。第一橋接線段810與第八部份358b分別屬於不同的膜層,且第一橋接線段810的另一端與第八部份358b重疊且相互電性絕緣,以形成一第二橋接點814。
第二橋接線段820位於第一備用線362與第二備用線364之間,其中,第二橋接線段820與第一備用線362分別屬於不同的膜層,且第二橋接線段820的一端與第一備用線362重疊且相互電性絕緣,以形成一第三橋接點822。第二橋接線段820與第二備用線364分別屬於不同的膜層,且第二橋接線段820的另一端與第二備用線364重疊且相互電性絕緣,以形成一第四橋接點824。
圖12繪示圖11之線路架構面臨資料線受損情況下的修補方式。如圖12所示,當第一群組之多條資料線342中的一條第一資料線342’具有斷點984而發生斷線,以及第二群組之多條資料線344中的一條第二資料線344’具有一斷點982而發生斷線時,則需熔接該條第一資料線342’所對應的第一預修補點382、第二預修補點384以及第五預修補點910,以及熔接該條第二資料線344’所對應的第三預修補點386、第五預修補點910以及第九預修補點398。
此外,熔接第一橋接點812、第二橋接點814、第三橋接點822以及第四橋接點824。並且,切斷第一資料線342’與第二資料線344’之間的第一備用線362(如圖中虛線所示),以形成分別對應於第一資料線342’與第二資料線344’的兩個獨立且完整的資料傳遞線路。
詳細而言,第一資料線342’會藉由熔接後的第一預修補點382而電連接至第一修補線段352的第二部份352b,第一修補線段352的第二部份352b會藉由熔接後的第二預修補點384而電連接至第一修補線段352的第一部份352a。此外,第一修補線段352的第一部份352a會再經由第一訊號通路332、第一連接線路372、第二訊號通路334而電連接至第一放大器710。另外,第一放大器710電連接到第一備用線362的一端,而第一備用線362的另一端藉由熔接後的第五預修補點910電連接到第一資料線342’。如此一來,訊號可沿圖12中所示的傳遞路徑(如粗線箭頭所示)傳遞到第一資料線342’所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
另一方面,第二資料線344’會藉由熔接後的第三預修補點386而電連接至第二修補線段354的第四部份354b,第二修補線段354的第四部份354b會藉由熔接後的第一橋接點812而電連接至第一橋接線段810。此外,第一橋接線段810會藉由熔接後的第二橋接點814而電連接至第四修補線段358的第八部份358b,第四修補線段358的第八部份358b會藉由熔接後的第九預修補點398而電連接至第四修補線段358的第七部份358a。另外,第四修補線段358的第七部份358a會電連接至第二放大器720,而第二放大器720電連接到第二備用線364的一端,並且第二備用線364的另一端會藉由熔接後的第四橋接點824而電連接至第二橋接線段820。第二橋接線段820會藉由熔接後的第三橋接點822而電連接至第一備用線362的一端,而第一備用線362的另一端會藉由熔接後的第五預修補點910電連接到第二資料線344’。如此一來,訊號可沿圖12中所示的傳遞路徑(如粗線箭頭所示)傳遞到第二資料線344’所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
基於上述,本實施例的修補方式係使用第一橋接線段810連接兩組修補線段354、358、第二橋接線段820連接兩條備用線362、364,並且切斷受損的兩條資料線340之間的第一備用線362,因此可以同時對第一群組中的其中一條資料線340以及第二群組中的其中一條資料線340進行修補。
圖13繪示依據本發明一實施例的一種主動元件陣列基板的線路架構。其中,圖13所繪示的實施例乃是根據圖11所繪示的實施例作進一步的變化。沿用前述實施例對於各元件的定義,本實施例儘可能採用與前述實施例相同的元件符號來表示相同或近似的元件,並省略重複的敘述。此外,為了清楚表達相關線路的配置關係,本實施例僅繪出必要的元件,其他未繪示的元件可參照圖3及其相關說明。
如圖13所示,本實施例更包括可利用第三橋接線段830的配置來連接第一修補線段352與第二修補線段354,或是可利用第四橋接線段840的配置來連接第三修補線段356與第四修補線段358。
首先,第三橋接線段830位於第一修補線段352的第二部份352b與第二修補線段354的第四部份354b之間。第三橋接線段830與第二部份352b分別屬於不同的膜層,且第三橋接線段830的一端與第二部份352b重疊且相互電性絕緣,以形成一第五橋接點832。第三橋接線段830與第四部份354b分別屬於不同的膜層,且第三橋接線段830的另一端與第四部份354b重疊且相互電性絕緣,以形成一第六橋接點834。
第四橋接線段840位於第三修補線段356的第六部份356b與第四修補線段358的第八部份358b之間。第四橋接線段840與第六部份356b分別屬於不同的膜層,且第四橋接線段840的一端與第六部份356b重疊且相互電性絕緣,以形成一第七橋接點842。第四橋接線段840與第八部份358b分別屬於不同的膜層,且第四橋接線段840的另一端與第八部份358b重疊且相互電性絕緣,以形成一第八橋接點844。
圖14繪示圖13之線路架構面臨資料線受損情況下的修補方式。如圖14所示,當第一群組之多條資料線342中的一條第一資料線342a以及一條第二資料線342b分別具有一斷點984而發生斷線時,則需熔接該條第一資料線342a所對應的第一預修補點382、第二預修補點384以及第五預修補點910,以及熔接該條第二資料線342b所對應的第一預修補點382、第五預修補點910以及第九預修補點398。
此外,熔接第一橋接點812、第二橋接點814、第三橋接點822、第四橋接點824、第五橋接點832以及第六橋接點834。並且,切斷第一資料線342a與第二資料線342b之間的第一備用線362以及第一修補線段352的第二部份352b(如圖中虛線所示),以形成分別對應於第一資料線342a與第二資料線342b的兩個獨立且完整的資料傳遞線路。
詳細而言,第一資料線342a會藉由熔接後的第一預修補點382而電連接至第一修補線段352的第二部份352b,第一修補線段352的第二部份352b會藉由熔接後的第二預修補點384而電連接至第一修補線段352的第一部份352a。此外,第一修補線段352的第一部份352a會再經由第一訊號通路332、第一連接線路372、第二訊號通路334而電連接至第一放大器710。另外,第一放大器710電連接到第一備用線362的一端,而第一備用線362的另一端藉由熔接後的第五預修補點910電連接到第一資料線342a。如此一來,訊號可沿圖14中所示的傳遞路徑(如粗線箭頭所示)傳遞到第一資料線342a所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
另一方面,第二資料線342b會藉由熔接後的第一預修補點382而電連接至第一修補線段352的第二部份352b,第一修補線段352的第二部份352b會藉由熔接後的第五橋接點832而電連接至第三橋接線段830。此外,第三橋接線段830會藉由熔接後的第六橋接點834而電連接至第二修補線段354的第四部份354b,第二修補線段354的第四部份354b會藉由熔接後的第一橋接點812而電連接至第一橋接線段810。第一橋接線段810會藉由熔接後的第二橋接點814而電連接至第四修補線段358的第八部份358b,第四修補線段358的第八部份358b會藉由熔接後的第九預修補點398而電連接至第四修補線段358的第七部份358a。另外,第四修補線段358的第七部份358a會電連接至第二放大器720,而第二放大器720電連接到第二備用線364的一端,並且第二備用線364的另一端會藉由熔接後的第四橋接點824而電連接至第二橋接線段820。第二橋接線段820會藉由熔接後的第三橋接點822而電連接至第一備用線362的一端,而第一備用線362的另一端會藉由熔接後的第五預修補點910電連接到第二資料線342b。如此一來,訊號可沿圖14中所示的傳遞路徑(如粗線箭頭所示)傳遞到第二資料線342b所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
基於上述,本實施例更利用第三橋接線段830來連接兩組修補線段352b、354b,並且切斷第一資料線342a與第二資料線342b之間的第一備用線362以及第一修補線段352的第二部份352b,因此,本實施例可以同時對第一群組中的其中兩條資料線340進行修補。
圖15繪示依據本發明一實施例的一種主動元件陣列基板的線路架構。其中,圖15所繪示的實施例乃是根據圖9所繪示的實施例作進一步的變化。沿用前述實施例對於各元件的定義,本實施例儘可能採用與前述實施例相同的元件符號來表示相同或近似的元件,並省略重複的敘述。此外,為了清楚表達相關線路的配置關係,本實施例僅繪出必要的元件,其他未繪示的元件可參照圖3及其相關說明。
如圖15所示,本實施例繪示了兩個源極驅動電路330a與330b分別採用個別對應的放大器710與720以及備用線362與364的線路架構。此外,本實施例還利用第一橋接線段810的配置來連接兩組修補線段354、358,以及利用第二橋接線段820來連接兩條備用線362、364,此部份可參考圖11之說明,此處不再重述。
圖16繪示圖15之線路架構面臨資料線受損情況下的修補方式。如圖16所示,當第三群組之多條資料線346中的一條第三資料線346’具有斷點986而發生斷線,以及第四群組之多條資料線348中的一條第四資料線348’具有一斷點988而發生斷線時,則需熔接該條第三資料線346’所對應的第六預修補點392、第七預修補點394以及第十預修補點920,以及熔接該條第四資料線348’所對應的第八預修補點396、第十預修補點920以及第四預修補點388。
此外,熔接第一橋接點812、第二橋接點814、第三橋接點822以及第四橋接點824。並且,切斷第三資料線346’與第四資料線348’之間的第二備用線364(如圖中虛線所示),以形成分別對應於第三資料線346’與第四資料線348’的兩個獨立且完整的資料傳遞線路。
詳細而言,第三資料線346’會藉由熔接後的第六預修補點392而電連接至第三修補線段356的第六部份356b,第三修補線段356的第六部份356b會藉由熔接後的第七預修補點394而電連接至第三修補線段356的第五部份356a。此外,第三修補線段356的第五部份356a會再經由第三訊號通路336、第二連接線路374、第四訊號通路338而電連接至第二放大器720。另外,第二放大器720電連接到第二備用線364的一端,而第二備用線364的另一端藉由熔接後的第十預修補點920電連接到第三資料線346’。如此一來,訊號可沿圖16中所示的傳遞路徑(如粗線箭頭所示)傳遞到第三資料線346,所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
另一方面,第四資料線348’會藉由熔接後的第八預修補點396而電連接至第四修補線段358的第八部份358b,第四修補線段358的第八部份358b會藉由熔接後的第二橋接點814而電連接至第一橋接線段810。此外,第一橋接線段810會藉由熔接後的第一橋接點812而電連接至第二修補線段354的第四部份354b,第二修補線段354的第四部份354b會藉由熔接後的第四預修補點388而電連接至第二修補線段354的第三部份354a。另外,第二修補線段354的第三部份354a會電連接至第一放大器710,而第一放大器710電連接到第一備用線362的一端,並且第一備用線362的另一端會藉由熔接後的第三橋接點822而電連接至第二橋接線段820。第二橋接線段820會藉由熔接後的第四橋接點824而電連接至第二備用線364的一端,而第二備用線364的另一端會藉由熔接後的第十預修補點920電連接到第四資料線348’。如此一來,訊號可沿圖16中所示的傳遞路徑(如粗線箭頭所示)傳遞到第四資料線348’所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
基於上述,本實施例的修補方式係使用第一橋接線段810連接兩組修補線段354、358、第二橋接線段820連接兩條備用線362、364,並且切斷受損的兩條資料線340之間的第二備用線364,因此可以同時對第三群組中的其中一條資料線340以及第四群組中的其中一條資料線340進行修補。
圖17繪示依據本發明一實施例的一種主動元件陣列基板的線路架構。其中,圖17所繪示的實施例乃是根據圖15所繪示的實施例作進一步的變化。沿用前述實施例對於各元件的定義,本實施例儘可能採用與前述實施例相同的元件符號來表示相同或近似的元件,並省略重複的敘述。此外,為了清楚表達相關線路的配置關係,本實施例僅繪出必要的元件,其他未繪示的元件可參照圖3及其相關說明。
如圖17所示,本實施例更包括利用第三橋接線段830的配置來連接第一修補線段352與第二修補線段354,或是利用第四橋接線段840的配置來連接第三修補線段356與第四修補線段358。
圖18繪示圖17之線路架構面臨資料線受損情況下的修補方式。如圖18所示,當第三群組之多條資料線346中的一條第三資料線346a以及一條第四資料線346b分別具有一斷點986而發生斷線時,則需熔接該條第三資料線346a所對應的第六預修補點392、第七預修補點394以及第十預修補點920,以及熔接該條第四資料線346b所對應的第六預修補點392、第十預修補點920以及第四預修補點388。
此外,熔接第一橋接點812、第二橋接點814、第三橋接點822、第四橋接點824、第七橋接點842以及第八橋接點844。並且,切斷第三資料線346a與第四資料線346b之間的第二備用線364以及第三修補線段356的第六部份356b(如圖中虛線所示),以形成分別對應於第三資料線346a與第四資料線346b的兩個獨立且完整的資料傳遞線路。
詳細而言,第三資料線346a會藉由熔接後的第六預修補點392而電連接至第三修補線段356的第六部份356b,第三修補線段356的第六部份356b會藉由熔接後的第七預修補點394而電連接至第三修補線段356的第五部份356a。此外,第三修補線段356的第五部份356a會再經由第三訊號通路336、第二連接線路374、第四訊號通路338而電連接至第二放大器720。另外,第二放大器720電連接到第二備用線364的一端,而第二備用線364的另一端藉由熔接後的第十預修補點920電連接到第三資料線346’。如此一來,訊號可沿圖18中所示的傳遞路徑(如粗線箭頭所示)傳遞到第三資料線346a所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
另一方面,第四資料線346b會藉由熔接後的第六預修補點392而電連接至第三修補線段356的第六部份356b,第三修補線段356的第六部份356b會藉由熔接後的第七橋接點842而電連接至第四橋接線段840。此外,第四橋接線段840會藉由熔接後的第八橋接點844而電連接至第四修補線段358的第八部份358b,第四修補線段358的第八部份358b會藉由熔接後的第二橋接點812而電連接至第一橋接線段810。第一橋接線段810會藉由熔接後的第一橋接點812而電連接至第二修補線段354的第四部份354b,第二修補線段354的第四部份354b會藉由熔接後的第四預修補點388而電連接至第二修補線段354的第三部份354a。另外,第二修補線段354的第三部份354a會電連接至第一放大器710,而第一放大器710電連接到第一備用線362的一端,並且第一備用線362的另一端會藉由熔接後的第三橋接點822而電連接至第二橋接線段820。第二橋接線段820會藉由熔接後的第四橋接點824而電連接至第二備用線364的一端,而第二備用線364的另一端會藉由熔接後的第十預修補點920電連接到第四資料線346b。如此一來,訊號可沿圖18中所示的傳遞路徑(如粗線箭頭所示)傳遞到第四資料線346b所對應的畫素單元(未繪示),以驅動畫素單元正常作動。
基於上述,本實施例更利用第四橋接線段840來連接兩組修補線段356b、358b,並且切斷第三資料線346a與第四資料線346b之間的第二備用線364以及第三修補線段356的第六部份356b,因此,本實施例可以同時對第三群組中的其中兩條資料線340進行修補。
由上述圖11~圖18的實施例說明可知,本發明可利用橋接線段來連接修補線段或備用線,因此可同時對一群組中的其中一條資料線340以及另一群組中的其中一條資料線340進行修補。或者是,本發明可同時對同一群組中的兩條資料線340進行修補。簡言之,本發明的主動元件陣列基板及其修補方式能夠針對多種資料線斷線的情況加以修補。
前述多個實施例僅繪示了主動元件陣列基板上的局部線路架構及其修補方式,然而本領域的技術人員在參照前述多個實施例之後,理應能在可能的情況下對前述的線路架構加以組合、變更,並可將前述線路架構及其修補方式擴及整個主動元件陣列基板,以符合實際需求。
雖然本發明已以實施方式揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100...主動元件陣列基板
112...修補線
114...備用線
120...資料線
124a、124b...預修補點
122...斷點
210...源極驅動晶片
220...修補線
230...資料線
232a、232b...預修補點
234...斷點
240...連接線路
250...放大器
260...備用線
300...主動元件陣列基板
302...基板
302a...顯示區
302b...週邊電路區
312...畫素單元
310...畫素陣列
320...閘極驅動電路
322...掃描線
330、330a、330b...源極驅動電路
332、334、336、338...訊號通路
340、342、344、346、348...資料線
342’、344’、346’、342a、342b、346a、346b...受損的資料線
352、354、356、358...修補線段
352a、352b、354a、354b、356a、356b、358a、358b...修補線段的一部分
362、364...備用線
372、374...連接線路
382、384、386、388、392、394、396、398、910、920...預修補點
710、720...放大器
810、820、830、840...橋接線段
812、814、822、824、832、834、842、844...橋接點
982、984、986、988...斷點
圖1繪示習知一種主動元件陣列基板上的資料線的修補方法。
圖2繪示習知另一種主動元件陣列基板上的資料線的修補方法。
圖3繪示依據本發明之一實施例的一種主動元件陣列基板。
圖4A與4B分別繪示圖3之主動元件陣列基板面臨各種不同資料線受損情況下的修補方式。
圖5繪示依據本發明之另一實施例的一種主動元件陣列基板的線路架構。
圖6繪示圖5之線路架構面臨資料線受損情況下的修補方式。
圖7繪示依據本發明之另一實施例的一種主動元件陣列基板的線路架構。
圖8繪示圖7之線路架構面臨資料線受損情況下的修補方式。
圖9再繪示依據本發明之又一實施例的一種主動元件陣列基板的線路架構。
圖10繪示圖9之線路架構面臨資料線受損情況下的修補方式。
圖11繪示依據本發明一實施例的一種主動元件陣列基板的線路架構。
圖12繪示圖11之線路架構面臨資料線受損情況下的修補方式。
圖13繪示依據本發明一實施例的一種主動元件陣列基板的線路架構。
圖14繪示圖13之線路架構面臨資料線受損情況下的修補方式。
圖15繪示依據本發明一實施例的一種主動元件陣列基板的線路架構。
圖16繪示圖15之線路架構面臨資料線受損情況下的修補方式。
圖17繪示依據本發明一實施例的一種主動元件陣列基板的線路架構。
圖18繪示圖17之線路架構面臨資料線受損情況下的修補方式。
300...主動元件陣列基板
302...基板
302a...顯示區
302b...週邊電路區
312...畫素單元
310...畫素陣列
320...閘極驅動電路
322...掃描線
330...源極驅動電路
332、334...訊號通路
340、342、344...資料線
352、354...修補線段
352a、352b、354a、354b...修補線段的一部分
362...備用線
372...連接線路
382、384、386、388、910...預修補點
710...放大器
Claims (23)
- 一種主動元件陣列基板,包括:一基板,具有一顯示區與一週邊電路區;一畫素陣列,配置於該基板上之該顯示區內;多條掃描線與多條資料線,配置於該基板上,並分別連接到該畫素陣列,且該些掃描線與該些資料線相互交錯,其中該些資料線至少包含一第一群組以及一第二群組;至少一第一源極驅動電路,配置於該週邊電路區內並且連接該第一群組及該第二群組之該些資料線,其中該第一源極驅動電路具有至少一第一訊號通路、至少一第二訊號通路以及至少一第一放大器,該第一放大器連接至該第一訊號通路或該第二訊號通路;至少一第一修補線,配置於該至少一第一源極驅動電路與該畫素陣列之間,該第一修補線至少包括一第一修補線段與一第二修補線段,其中該第一修補線段包含一第一部份及一第二部份,該第一部份連接至該第一訊號通路,該第二部份跨越過該第一群組中之至少部份該些資料線以形成至少一第一預修補點,且該第一部份之一端覆蓋鄰近該第二部份之一端以形成至少一第二預修補點,其中該第二修補線段包含一第三部份及一第四部份,該第三部份連接至該第二訊號通路,該第四部份跨越過該第二群組中之至少部份該些資料線以形成至少一第三預修補點,且該第三部份之一端覆蓋鄰近該第四部份之一端以形成至少一第四預修補點;至少一第一備用線,繞行於該畫素陣列外圍,該第一備用線連接至該第一放大器,並且跨越該第一群組及該第二群組之至少部份該些資料線,而在該第一備用線與該第一群組及該第二群組之至少部份該些資料線的跨越處形成至少一個第五預修補點;以及一第一連接線路,位於該第一源極驅動電路之外圍且連接該第一訊號通路與該第二訊號通路。
- 如申請專利範圍第1項所述之主動元件陣列基板,更包含至少一第二修補線,配置於該至少一第一源極驅動電路與該畫素陣列之間,該第二修補線至少包括一第三修補線段與一第四修補線段,其中該第三修補線段包含一第五部份及一第六部份,該第四修補線段包含一第七部份及一第八部份,該些資料線另包含一第三群組及一第四群組,且該第一源極驅動電路另包含至少一第三訊號通路、至少一第四訊號通路以及至少一第二放大器,該第二放大器連接至該第三訊號通路或該第四訊號通路,其中,該第五部份連接至該第三訊號通路,該第六部份跨越過該第三群組中之至少部份該些資料線以形成至少一第六預修補點,且該第五部份之一端覆蓋鄰近該第六部份之一端以形成至少一第七預修補點,其中該第七部份連接至該第四訊號通路,該第八部份跨越過該第四群組中之至少部份該些資料線以形成至少一第八預修補點,且該第七部份之一端覆蓋鄰近該第八部份之一端以形成至少一第九預修補點。
- 如申請專利範圍第2項所述之主動元件陣列基板,更包含至少一第二備用線,繞行於該畫素陣列外圍,該第二備用線連接至該第二放大器,並且跨越該第三群組及該第四群組之至少部份該些資料線,而在該第二備用線與該第三群組及該第四群組之至少部份該些資料線的跨越處形成至少一個第十預修補點;以及一第二連接線路,位於該第一源極驅動電路之外圍且連接該第三訊號通路與該第四訊號通路。
- 如申請專利範圍第3項所述之主動元件陣列基板,更包括:一第一橋接線段,該第二修補線段的該第四部份與該第四修補線段的該第八部份相鄰,且該第一橋接線段位於該第四部份與該第八部份之間,該第一橋接線段與該第四部份分別屬於不同的膜層,且該第一橋接線段的一端與該第四部份重疊且相互電性絕緣,以形成一第一橋接點,該第一橋接線段與該第八部份分別屬於不同的膜層,且該第一橋接線段的另一端與該第八部份重疊且相互電性絕緣,以形成一第二橋接點;以及一第二橋接線段,位於該第一備用線與該第二備用線之間,該第二橋接線段與該第一備用線分別屬於不同的膜層,且該第二橋接線段的一端與該第一備用線重疊且相互電性絕緣,以形成一第三橋接點,該第二橋接線段與該第二備用線分別屬於不同的膜層,且該第二橋接線段的另一端與該第二備用線重疊且相互電性絕緣,以形成一第四橋接點。
- 如申請專利範圍第4項所述之主動元件陣列基板,更包括:一第三橋接線段,位於該第一修補線段的該第二部份與該第二修補線段的該第四部份之間,該第三橋接線段與該第二部份分別屬於不同的膜層,且該第三橋接線段的一端與該第二部份重疊且相互電性絕緣,以形成一第五橋接點,該第三橋接線段與該第四部份分別屬於不同的膜層,且該第三橋接線段的另一端與該第四部份重疊且相互電性絕緣,以形成一第六橋接點。
- 如申請專利範圍第5項所述之主動元件陣列基板,更包括:一第四橋接線段,位於該第三修補線段的該第六部份與該第四修補線段的該第八部份之間,該第四橋接線段與該第六部份分別屬於不同的膜層,且該第四橋接線段的一端與該第六部份重疊且相互電性絕緣,以形成一第七橋接點,該第四橋接線段與該第八部份分別屬於不同的膜層,且該第四橋接線段的另一端與該第八部份重疊且相互電性絕緣,以形成一第八橋接點。
- 如申請專利範圍第1項所述之主動元件陣列基板,更包含至少一第二源極驅動電路,配置於該週邊電路區內,該些資料線另包含一第三群組及一第四群組,該第二源極驅動電路連接該第三群組及該第四群組之該些資料線,其中該第二源極驅動電路具有至少一第三訊號通路以及至少一第四訊號通路。
- 如申請專利範圍第7項所述之主動元件陣列基板,更包含至少一第二修補線,配置於該至少一第二源極驅動電路與該畫素陣列之間,該第二修補線至少包括一第三修補線段與一第四修補線段,其中該第三修補線段包含一第五部份及一第六部份,該第四修補線段包含一第七部份及一第八部份,其中,該第五部份連接至該第三訊號通路,該第六部份跨越過該第三群組中之至少部份該些資料線以形成至少一第六預修補點,且該第五部份之一端覆蓋鄰近該第六部份之一端以形成至少一第七預修補點,其中該第七部份連接至該第四訊號通路,該第八部份跨越過該第四群組中之至少部份該些資料線以形成至少一第八預修補點,且該第七部份之一端覆蓋鄰近該第八部份之一端以形成至少一第九預修補點。
- 如申請專利範圍第8項所述之主動元件陣列基板,更包含一第二連接線路,位於該第二源極驅動電路之外圍且連接該第三訊號通路與該第四訊號通路,並連接該第一連接線路,且該第一備用線延伸跨越該第三群組及該第四群組之至少部份該些資料線。
- 如申請專利範圍第1項所述之主動元件陣列基板,更包含至少一第二源極驅動電路,配置於該週邊電路區內,該些資料線另包含一第三群組及一第四群組,則第二源極驅動電路連接該第三群組及該第四群組之該些資料線,其中該第二源極驅動電路具有至少一第三訊號通路、至少一第四訊號通路以及至少一第二放大器,該第二放大器連接至該第三訊號通路以及該第四訊號通路。
- 如申請專利範圍第10項所述之主動元件陣列基板,更包含至少一第二修補線,配置於該至少一第二源極驅動電路與該畫素陣列之間,該第二修補線至少包括一第三修補線段與一第四修補線段,其中該第三修補線段包含一第五部份及一第六部份,該第四修補線段包含一第七部份及一第八部份,其中,該第五部份連接至該第三訊號通路,該第六部份跨越過該第三群組中之至少部份該些資料線以形成至少一第六預修補點,且該第五部份之一端覆蓋鄰近該第六部份之一端以形成至少一第七預修補點,其中該第七部份連接至該第四訊號通路,該第八部份跨越過該第四群組中之至少部份該些資料線以形成至少一第八預修補點,且該第七部份之一端覆蓋鄰近該第八部份之一端以形成至少一第九預修補點。
- 如申請專利範圍第11項所述之主動元件陣列基板,更包含至少一第二備用線,繞行於該畫素陣列外圍,該第二備用線連接至該第二放大器,並且跨越該第三群組及該第四群組之至少部份該些資料線,而在該第二備用線與該第三群組及該第四群組之至少部份該些資料線的跨越處形成至少一個第十預修補點;以及一第二連接線路,位於該第二源極驅動電路之外圍且連接該第三訊號通路與該第四訊號通路。
- 如申請專利範圍第12項所述之主動元件陣列基板,更包括:一第一橋接線段,該第二修補線段的該第四部份與該第四修補線段的該第八部份相鄰,且該第一橋接線段位於該第四部份與該第八部份之間,該第一橋接線段與該第四部份分別屬於不同的膜層,且該第一橋接線段的一端與該第四部份重疊且相互電性絕緣,以形成一第一橋接點,該第一橋接線段與該第八部份分別屬於不同的膜層,且該第一橋接線段的另一端與該第八部份重疊且相互電性絕緣,以形成一第二橋接點;以及一第二橋接線段,位於該第一備用線與該第二備用線之間,該第二橋接線段與該第一備用線分別屬於不同的膜層,且該第二橋接線段的一端與該第一備用線重疊且相互電性絕緣,以形成一第三橋接點,該第二橋接線段與該第二備用線分別屬於不同的膜層,且該第二橋接線段的另一端與該第二備用線重疊且相互電性絕緣,以形成一第四橋接點。
- 如申請專利範圍第13項所述之主動元件陣列基板,更包括:一第三橋接線段,位於該第一修補線段的該第二部份與該第二修補線段的該第四部份之間,該第三橋接線段與該第二部份分別屬於不同的膜層,且該第三橋接線段的一端與該第二部份重疊且相互電性絕緣,以形成一第五橋接點,該第三橋接線段與該第四部份分別屬於不同的膜層,且該第三橋接線段的另一端與該第四部份重疊且相互電性絕緣,以形成一第六橋接點。
- 如申請專利範圍第14項所述之主動元件陣列基板,更包括:一第四橋接線段,位於該第三修補線段的該第六部份與該第四修補線段的該第八部份之間,該第四橋接線段與該第六部份分別屬於不同的膜層,且該第四橋接線段的一端與該第六部份重疊且相互電性絕緣,以形成一第七橋接點,該第四橋接線段與該第八部份分別屬於不同的膜層,且該第四橋接線段的另一端與該第八部份重疊且相互電性絕緣,以形成一第八橋接點。
- 一種主動元件陣列基板之修補方法,該方法包含:提供如申請專利範圍第1、3、9或12項所述之主動元件陣列基板;以及當該第一群組及該第二群組之該些資料線其中至少一條具有一斷點而發生斷線時,熔接對應該具有該斷點之資料線的該些預修補點,以形成完整的資料傳遞線路。
- 如申請專利範圍第16項所述之主動元件陣列基板之修補方法,其中,熔接該些預修補點係包含熔接該第一預修補點、該第二預修補點以及該第五預修補點,或熔接該第三預修補點、該第四預修補點以及該第五預修補點。
- 一種主動元件陣列基板之修補方法,該方法包含:提供如申請專利範圍第3、9或12項所述之主動元件陣列基板;以及當該第三群組及該第四群組之該些資料線其中至少一條具有一斷點而發生斷線時,熔接對應該具有該斷點之資料線的該些預修補點,以形成完整的資料傳遞線路。
- 如申請專利範圍第18項所述之主動元件陣列基板之修補方法,其中,熔接該些預修補點係包含熔接該第六預修補點、該第七預修補點以及該第十預修補點,或熔接該第八預修補點、該第九預修補點以及該第十預修補點。
- 一種主動元件陣列基板之修補方法,該方法包含:提供如申請專利範圍第4或13項所述之主動元件陣列基板;當該第一群組之該些資料線中的一條第一資料線具有一斷點而發生斷線,以及該第二群組之該些資料線中的一條第二資料線具有一斷點而發生斷線時,熔接對應該第一資料線以及該第二資料線的該些預修補點;熔接該第一橋接點、該第二橋接點、該第三橋接點以及該第四橋接點;以及切斷該第一資料線與該第二資料線之間的該第一備用線,以形成分別對應於該第一資料線與該第二資料線的兩個獨立且完整的資料傳遞線路。
- 如申請專利範圍第20項所述之主動元件陣列基板之修補方法,其中,熔接對應該第一資料線以及該第二資料線的該些預修補點係包含:熔接對應於該第一資料線的該第一預修補點、該第二預修補點以及該第五預修補點,以及熔接對應於該第二資料線的該第三預修補點、該第五預修補點以及該第九預修補點。
- 一種主動元件陣列基板之修補方法,該方法包含:提供如申請專利範圍第5、6、14或15項所述之主動元件陣列基板;當該第一群組之該些資料線中的一條第一資料線以及一條第二資料線分別具有一斷點而發生斷線時,熔接對應該第一資料線以及該第二資料線的該些預修補點;熔接該第一橋接點、該第二橋接點、該第三橋接點、該第四橋接點、該第五橋接點以及該第六橋接點;以及切斷該第一資料線與該第二資料線之間的該第一備用線以及該第一修補線段的該第二部份,以形成分別對應於該第一資料線與該第二資料線的兩個獨立且完整的資料傳遞線路。
- 如申請專利範圍第22項所述之主動元件陣列基板之修補方法,其中,熔接對應該第一資料線以及該第二資料線的該些預修補點係包含:熔接對應於該第一資料線的該第一預修補點、該第二預修補點以及該第五預修補點,以及熔接對應於該第二資料線的該第一預修補點、該第五預修補點以及該第九預修補點。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW98134802A TWI412820B (zh) | 2009-04-10 | 2009-10-14 | 主動元件陣列基板及其修補方法 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW98112016 | 2009-04-10 | ||
TW98134802A TWI412820B (zh) | 2009-04-10 | 2009-10-14 | 主動元件陣列基板及其修補方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201037394A TW201037394A (en) | 2010-10-16 |
TWI412820B true TWI412820B (zh) | 2013-10-21 |
Family
ID=44856658
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW98134802A TWI412820B (zh) | 2009-04-10 | 2009-10-14 | 主動元件陣列基板及其修補方法 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI412820B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200627030A (en) * | 2004-12-10 | 2006-08-01 | Samsung Electronics Co Ltd | Array substrate, display apparatus having the same and method of repairing the same |
US20070052878A1 (en) * | 2005-09-07 | 2007-03-08 | Samsung Electronics Co., Ltd. | Thin film transistor arrray panel and a repairing method thereof |
TW200905342A (en) * | 2007-07-16 | 2009-02-01 | Au Optronics Corp | Lower substrate for an FPD |
-
2009
- 2009-10-14 TW TW98134802A patent/TWI412820B/zh not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200627030A (en) * | 2004-12-10 | 2006-08-01 | Samsung Electronics Co Ltd | Array substrate, display apparatus having the same and method of repairing the same |
US20070052878A1 (en) * | 2005-09-07 | 2007-03-08 | Samsung Electronics Co., Ltd. | Thin film transistor arrray panel and a repairing method thereof |
TW200905342A (en) * | 2007-07-16 | 2009-02-01 | Au Optronics Corp | Lower substrate for an FPD |
Also Published As
Publication number | Publication date |
---|---|
TW201037394A (en) | 2010-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI409558B (zh) | 顯示面板及其訊號線修補方法 | |
JP4583052B2 (ja) | アクティブマトリクス型表示装置 | |
JP4498489B2 (ja) | 液晶表示装置とその製造方法 | |
TWI335560B (en) | Circuit structure of a display | |
TWI421812B (zh) | 顯示面板之陣列基板及其修補方法 | |
JP2009020477A (ja) | フラットパネルディスプレイ用下部基板 | |
CN110416270B (zh) | Oled显示面板及其检测方法、显示装置 | |
CN107479290A (zh) | 一种阵列基板及其断线修复方法、显示装置 | |
TW201917822A (zh) | 元件基板 | |
TWI391730B (zh) | 平面顯示器 | |
TWI567951B (zh) | 主動元件陣列基板 | |
CN102074503B (zh) | 显示面板的阵列基板及其修补方法 | |
JP2007219046A (ja) | 液晶表示パネル | |
CN101699551B (zh) | 主动元件阵列基板及其修补方法 | |
TWI564645B (zh) | 畫素陣列及畫素單元的修補方法 | |
TWI401492B (zh) | 主動元件陣列基板及其修補方法 | |
TW201209494A (en) | Liquid crystal display (LCD) panel and repairing method thereof | |
CN110908200B (zh) | 显示面板 | |
TWI412820B (zh) | 主動元件陣列基板及其修補方法 | |
TWI387810B (zh) | 液晶顯示器修補結構與方法 | |
JP2009093023A (ja) | 表示装置 | |
US7692753B2 (en) | Flat panel display device | |
JPH0713197A (ja) | マトリックス型配線基板およびそれを用いた液晶表示装置 | |
TWI352842B (en) | Rescue structure and method for laser welding | |
JP4658172B2 (ja) | 液晶表示装置とその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |