CN101699551B - 主动元件阵列基板及其修补方法 - Google Patents
主动元件阵列基板及其修补方法 Download PDFInfo
- Publication number
- CN101699551B CN101699551B CN2009102112161A CN200910211216A CN101699551B CN 101699551 B CN101699551 B CN 101699551B CN 2009102112161 A CN2009102112161 A CN 2009102112161A CN 200910211216 A CN200910211216 A CN 200910211216A CN 101699551 B CN101699551 B CN 101699551B
- Authority
- CN
- China
- Prior art keywords
- repairing
- line segment
- group
- point
- active component
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Manufacturing Of Printed Wiring (AREA)
Abstract
一种主动元件阵列基板及其修补方法,是对同一源极驱动电路所对应的多条数据线进行分组,并采用相互独立的修补线段来对各组数据线提供修补的机制,以降低修补后数据线与修补线段之间产生的电容效应,并尽可能消弭该电容效应对像素充电效果造成的不良影响,进而改善显示面板的显示品质。
Description
技术领域
本发明是有关于一种具有修补机制的主动元件阵列基板,且特别是有关于一种可降低因修补所产生的电容效应的主动元件阵列基板及其修补方法。
背景技术
平面显示器的运作方式是以两组相互垂直的定址线来控制排列成阵列的各像素(pixel),而达成显像的目的。在各种显像控制模式中,最常使用的是扫描线(scan line)与数据线(data line)的设计,这些扫描线与数据线彼此垂直,且定义出多个像素。各扫描线依序地被导通以开启或关闭对应的开关元件,以使各数据线所传送的信号能够写入像素中,从而改变对应的像素的状态,并达成控制显示画面的目的。
虽然平面显示器技术已趋成熟,但显示面板的组成元件,如主动元件阵列基板,在制造过程之中难免会产生一些瑕疵(defect)。例如,主动元件阵列基板上的扫描线与数据线因其长度很长,故容易发生断线的情形。当扫描线与数据线发生断线时,会导致一部分的像素无法动作(线缺陷),故必须设法修补断线。此外,若仅依赖改善工艺技术来实现零瑕疵率是非常困难的,因此,显示面板的瑕疵修补技术就变得相当重要。在已知技术中,显示面板的瑕疵修补通常采用激光熔接(laser welding)及/或激光切割(laser cutting)等方式进行。
图1绘示已知一种主动元件阵列基板上的数据线的修补方法。如图1所示,主动元件阵列基板100会预留有一条以上的修补线112以及备用线114,在正常情况下,修补线112以及备用线114分别与前述数据线120交错,以形成预修补点124a及124b。当数据线120具有断点122而产生断线时,可将此受损的数据线120的两端分别通过预修补点124a及124b,而与修补线112以及备用线114熔接,使受损的数据线120通过修补线112以及备用线114维持电导通的状态,并此像素正常运作。
图2绘示已知另一种主动元件阵列基板上的数据线的修补方法。如图2所示,每一个源极驱动芯片210对应至少一条修补线220,并且每一条修补线220会跨越其所对应的该源极驱动芯片210所连接的所有数据线230,而形成预修补点232a。此外,连接线路240会连接多个源极驱动芯片210所对应的修补线220,使该些修补线220共用同一个放大器250,并连接到同一条备用线260。备用线260与数据线230交错,以形成预修补点232b。当数据线230具有断点234而产生断线时,可将此受损的数据线230的两端分别通过预修补点232a及232b,而与修补线220以及备用线260熔接,使受损的数据线230通过修补线220以及备用线260维持电导通的状态,并使像素正常运作。
然而,需注意的是,前述修补架构的修补线必定会跨越一或多个源极驱动芯片所连接的所有数据线,因此当受损的数据线通过预修补点而与修补线连接之后,对应于同一修补线的其他所有数据线会与该修补线产生电容效应,而影响数据线上的信号传递以及像素的充电效果。特别是,随着显示面板的尺寸以及解析度的提高,像素的充电时间相对缩短。前述因修补产生的电容效应将严重影响像素的正常运作,使得显示面板的显示品质变差。
发明内容
本发明提供一种主动元件阵列基板,其可有效降低对数据线进行修补后所产生的电容效应,以降低电容效应对像素充电效果造成的不良影响,维持显示面板的正常显示。
本发明更提供一种适用于前述的主动元件阵列基板的修补方法,以对受损的数据线进行修补,使像素维持正常运作。
为具体描述本发明的内容,在此提出一种主动元件阵列基板,其主要包括一基板、一像素阵列、多条扫描线与多条数据线、至少一第一源极驱动电路、至少一第一修补线、至少一第一备用线以及一第一连接线路。基板具有一显示区与一周边电路区,而像素阵列配置于基板上的显示区内。扫描线与数据线配置于基板上,并分别连接到像素阵列,且扫描线与数据线相互交错,其中数据线至少包括一第一群组以及一第二群组。第一源极驱动电路配置于周边电路区内,并且连接第一群组及第二群组的数据线。第一源极驱动电路具有至少一第一信号通路、至少一第二信号通路以及至少一第一放大器,而第一放大器连接至第一信号通路或第二信号通路。第一修补线配置于第一源极驱动电路与像素阵列之间,且第一修补线至少包括一第一修补线段与一第二修补线段。第一修补线段包括一第一部分及一第二部分,其中第一部分连接至第一信号通路,第二部分跨越过第一群组中的至少部分数据线以形成至少一第一预修补点,且第一部分的一端覆盖邻近第二部分之一端以形成至少一第二预修补点。第二修补线段包括一第三部分及一第四部分,其中第三部分连接至第二信号通路与第一放大器,第四部分跨越过第二群组中的至少部分数据线以形成至少一第三预修补点,且第三部分的一端覆盖邻近第四部分的一端以形成至少一第四预修补点。此外,第一备用线绕行于像素阵列外围,且第一备用线连接至第一放大器,并且跨越第一群组及第二群组的至少部分数据线,而在第一备用线与第一群组及第二群组的至少部分数据线的跨越处形成至少一个第五预修补点。另外,第一连接线路位于第一源极驱动电路的外围,并且连接第一信号通路与第二信号通路。
前述主动元件阵列基板更包括至少一第二修补线,配置于第一源极驱动电路与像素阵列之间。第二修补线至少包括一第三修补线段与一第四修补线段。第三修补线段包括一第五部分及一第六部分,且第四修补线段包括一第七部分及一第八部分。数据线另包括一第三群组及一第四群组,且第一源极驱动电路另包括至少一第三信号通路、至少一第四信号通路以及至少一第二放大器。第二放大器连接至第三信号通路或第四信号通路。第五部分连接至第三信号通路,第六部分跨越过第三群组中的至少部分数据线以形成至少一第六预修补点。第五部分的一端覆盖邻近第六部分的一端以形成至少一第七预修补点。第七部分连接至第四信号通路,第八部分跨越过第四群组中的至少部分数据线以形成至少一第八预修补点。第七部分的一端覆盖邻近第八部分的一端以形成至少一第九预修补点。
前述主动元件阵列基板更包括至少一第二备用线以及一第二连接线路。第二备用线绕行于像素阵列外围,连接至第二放大器。并且,第二备用线跨越第三群组及第四群组的至少部分数据线,而在第二备用线与第三群组及第四群组的至少部分数据线的跨越处形成至少一个第十预修补点。第二连接线路位于第一源极驱动电路的外围,且第二连接线路连接第三信号通路与第四信号通路。
在此另提出一种适用于本发明的主动元件阵列基板的修补方法。应用本发明的主动元件阵列基板,当第一群组及第二群组的数据线其中至少一条具有断点而发生断线时,熔接对应此具有断点的数据线的各个预修补点,以形成完整的数据传递线路。
前述熔接预修补点的步骤,例如是熔接第一预修补点、第二预修补点以及第五预修补点,或是熔接第三预修补点、第四预修补点以及第五预修补点。
在此更提出一种适用于本发明的主动元件阵列基板的修补方法。应用本发明的主动元件阵列基板,当第三群组及第四群组的数据线其中另一条具有断点而产生断线时,熔接对应此具有断点的数据线的预修补点,以形成完整的数据传递线路。
前述熔接预修补点的步骤,例如是熔接第六预修补点、第七预修补点以及第十预修补点,或是熔接第八预修补点、第九预修补点以及第十预修补点。
前述主动元件阵列基板更包括第一桥接线段以及第二桥接线段。第二修补线段的第四部分与第四修补线段的第八部分相邻,且第一桥接线段位于第四部分与第八部分之间。第一桥接线段与第四部分分别属于不同的膜层,且第一桥接线段的一端与第四部分重叠且相互电性绝缘,以形成一第一桥接点。第一桥接线段与第八部分分别属于不同的膜层,且第一桥接线段的另一端与第八部分重叠且相互电性绝缘,以形成一第二桥接点。第二桥接线段位于第一备用线与第二备用线之间,其中,第二桥接线段与第一备用线分别属于不同的膜层,且第二桥接线段的一端与第一备用线重叠且相互电性绝缘,以形成一第三桥接点。第二桥接线段与第二备用线分别属于不同的膜层,且第二桥接线段的另一端与第二备用线重叠且相互电性绝缘,以形成一第四桥接点。
在此又提出一种适用于本发明的主动元件阵列基板的修补方法。应用本发明的主动元件阵列基板,当第一群组的多条数据线中的一条第一数据线具有一断点而发生断线,以及第二群组的多条数据线中的一条第二数据线具有一断点而发生断线时,熔接对应第一数据线以及第二数据线的预修补点。熔接第一桥接点、第二桥接点、第三桥接点以及第四桥接点。切断第一数据线与第二数据线之间的第一备用线,以形成分别对应于第一数据线与第二数据线的两个独立且完整的数据传递线路。
前述熔接对应第一数据线以及第二数据线的预修补点,例如是熔接对应于第一数据线的第一预修补点、第二预修补点以及第五预修补点,以及熔接对应于第二数据线的第三预修补点、第五预修补点以及第九预修补点。
前述主动元件阵列基板更包括第三桥接线段以及第四桥接线段。第三桥接线段位于第一修补线段的第二部分与第二修补线段的第四部分之间。第三桥接线段与第二部分分别属于不同的膜层,且第三桥接线段的一端与第二部分重叠且相互电性绝缘,以形成一第五桥接点。第三桥接线段与第四部分分别属于不同的膜层,且第三桥接线段的另一端与第四部分重叠且相互电性绝缘,以形成一第六桥接点。第四桥接线段位于第三修补线段的第六部分与第四修补线段的第八部分之间。第四桥接线段与第六部分分别属于不同的膜层,且第四桥接线段的一端与第六部分重叠且相互电性绝缘,以形成一第七桥接点。第四桥接线段与第八部分分别属于不同的膜层,且第四桥接线段的另一端与第八部分重叠且相互电性绝缘,以形成一第八桥接点。
在此还提出一种适用于本发明的主动元件阵列基板的修补方法。应用本发明的主动元件阵列基板,当第一群组的多条数据线中的一条第一数据线以及一条第二数据线分别具有一断点而发生断线时,熔接对应第一数据线以及第二数据线的预修补点。熔接第一桥接点、第二桥接点、第三桥接点、第四桥接点、第五桥接点以及第六桥接点。切断第一数据线与第二数据线之间的第一备用线以及第一修补线段的第二部分,以形成分别对应于第一数据线与第二数据线的两个独立且完整的数据传递线路。
前述熔接对应第一数据线以及第二数据线的预修补点,例如是熔接对应于第一数据线的第一预修补点、第二预修补点以及第五预修补点,以及熔接对应于第二数据线的第一预修补点、第五预修补点以及第九预修补点。
基于上述,本发明的主动元件阵列基板及其修补方法,是对同一源极驱动电路所对应的多条数据线进行分组,并采用相互独立的修补线段来对各组数据线提供修补的机制,以降低修补后数据线与修补线段之间产生的电容效应,并尽可能消弭该电容效应对像素充电效果造成的不良影响,进而改善显示面板的显示品质。此外,本发明的主动元件阵列基板及其修补方法还可利用桥接线段桥接的方式来修补数据线,因此可针对多种数据线断线的情况加以修补。
附图说明
图1绘示已知一种主动元件阵列基板上的数据线的修补方法;
图2绘示已知另一种主动元件阵列基板上的数据线的修补方法;
图3绘示依据本发明的一实施例的一种主动元件阵列基板;
图4A与4B分别绘示图3的主动元件阵列基板面临各种不同数据线受损情况下的修补方式;
图5绘示依据本发明的另一实施例的一种主动元件阵列基板的线路架构;
图6绘示图5的线路架构面临数据线受损情况下的修补方式;
图7绘示依据本发明的另一实施例的一种主动元件阵列基板的线路架构;
图8绘示图7的线路架构面临数据线受损情况下的修补方式;
图9再绘示依据本发明的又一实施例的一种主动元件阵列基板的线路架构;
图10绘示图9的线路架构面临数据线受损情况下的修补方式;
图11绘示依据本发明一实施例的一种主动元件阵列基板的线路架构;
图12绘示图11的线路架构面临数据线受损情况下的修补方式;
图13绘示依据本发明一实施例的一种主动元件阵列基板的线路架构;
图14绘示图13的线路架构面临数据线受损情况下的修补方式;
图15绘示依据本发明一实施例的一种主动元件阵列基板的线路架构;
图16绘示图15的线路架构面临数据线受损情况下的修补方式;
图17绘示依据本发明一实施例的一种主动元件阵列基板的线路架构;
图18绘示图17的线路架构面临数据线受损情况下的修补方式。
附图标号
100:主动元件阵列基板
112:修补线
114:备用线
120:数据线
124a、124b:预修补点
122:断点
210:源极驱动芯片
220:修补线
230:数据线
232a、232b:预修补点
234:断点
240:连接线路
250:放大器
260:备用线
300:主动元件阵列基板
302:基板
302a:显示区
302b:周边电路区
312:像素单元
310:像素阵列
320:栅极驱动电路
322:扫描线
330、330a、330b:源极驱动电路
332、334、336、338:信号通路
340、342、344、346、348:数据线
342’、344’、346’、342a、342b、346a、346b:受损的数据线
352、354、356、358:修补线段
352a、352b、354a、354b、356a、356b、358a、358b:修补线段的一部分
362、364:备用线
372、374:连接线路
382、384、386、388、392、394、396、398、910、920:预修补点
710、720:放大器
810、820、830、840:桥接线段
812、814、822、824、832、834、842、844:桥接点
982、984、986、988:断点
具体实施方式
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附附图作详细说明如下。
图3绘示依据本发明的一实施例的一种主动元件阵列基板。如图3所示,主动元件阵列基板300包括基板302,其上具有显示区302a与周边电路区302b。显示区302a内配置有由多个像素单元312组成的像素阵列310,而周边电路区302b内配置有栅极驱动电路320以及源极驱动电路330。多条扫描线322与多条数据线340配置于基板302上,并相互交错。栅极驱动电路320以及源极驱动电路330分别通过扫描线322以及数据线340连接到所对应的像素单元312内的主动元件,例如是薄膜晶体管,以驱动像素阵列310。
请再参考图3,本实施例是对同一源极驱动电路330所对应的多条数据线340进行分组,并对各组数据线340提供独立的修补机制。如图3所示,连接源极驱动电路330的数据线340例如是被分为第一群组的数据线342以及第二群组的数据线344,且源极驱动电路330内具有一第一信号通路332、一第二信号通路334以及一放大器710。此外,本实施例在源极驱动电路330与像素阵列310之间配置修补线,其包括一第一修补线段352与一第二修补线段354,分别对应于前述的第一群组以及第二群组至少部分的数据线342与344,但较佳实施方式为分别对应于前述的第一群组以及第二群组全部的数据线342与344。
承上述,第一修补线段352包括一第一部分352a及一第二部分352b,其中第一部分352a连接至第一信号通路332,而第二部分352b跨越过第一群组至少部分的数据线342,但较佳实施方式为第二部分352b跨越过第一群组全部的数据线342,以形成多个第一预修补点382。此外,第一修补线段352的第一部分352a的一端会覆盖邻近第一修补线段352的第二部分352b的一端以形成一第二预修补点384。本实施例之较佳实施方式为第一修补线段352的第一部分352a以及第二部分352b分别属于不同的膜层,而其中一者会置于另一者的上方且相互电性绝缘,而在两者的重叠区域形成一第二预修补点384。
类似地,第二修补线段354包括一第三部分354a及一第四部分354b,其中第三部分354a连接至第二信号通路334以及放大器710,而第四部分354b跨越过第二群组至少部分的数据线344,但较佳实施方式为第四部分354b跨越过第二群组全部的数据线344,以形成多个第三预修补点386。此外,第二修补线段354的第三部分354a的一端会覆盖邻近第二修补线段354的第四部分354b的一端,以形成一第四预修补点388。本实施例的较佳实施方式为第二修补线段354的第三部分354a以及第四部分354b分别属于不同的膜层,而其中一者会置于另一者的上方且相互电性绝缘,而在两者的重叠区域形成一第四预修补点388。
为形成修补用的信号回路,本实施例还在像素阵列310外围设置一备用线362。此备用线362绕行于像素阵列310的外围,其中备用线362的一端连接至放大器710,而备用线362的另一端跨越第一群组以及第二群组至少部分的数据线342与344,但较佳实施方式为跨越第一群组以及第二群组全部的数据线342与344,而在备用线362与第一群组的数据线342的跨越处以及备用线362与第二群组的数据线344的跨越处形成多个第五预修补点910。
另外,由于源极驱动电路330内仅设置一个放大器710,因此本实施例还在源极驱动电路330的外围配置一连接线路372,以通过连接线路372来连接第一信号通路332与第二信号通路334,使得第一修补线段352与一第二修补线段354可以共用同一个放大器710。
须注意的是,本实施例的栅极驱动电路320与源极驱动电路330,尤其指第一信号通路332、第二信号通路334以及放大器710等,可以是直接形成在基板302上的线路,或是接合于基板302上的集成电路芯片内的线路。换言之,本实施例并不限定栅极驱动电路320与源极驱动电路330的形成方式与位置。
应用前述的主动元件阵列基板300,针对受损的数据线340的修补方法举例说明如下。图4A与4B分别绘示图3的主动元件阵列基板300面临各种不同数据线受损情况下的修补方式。
首先,如图4A所示,当第二群组中的一条数据线344’具有断点982而发生断线时,则需熔接该条数据线344’所对应的第三预修补点386、第四预修补点388以及对应的第五预修补点910。如此,便可以形成完整的数据传递线路。更详细而言,数据线344’会通过熔接后的第三预修补点386而电连接至第二修补线段354的第四部分354b,第二修补线段354的第四部分354b会通过熔接后的第四预修补点388而电连接至第二修补线段354的第三部分354a。此外,第二修补线段354的第三部分354a通过放大器710电连接到备用线362的一端,而备用线362的另一端通过熔接后的第五预修补点910电连接到数据线344’。如此一来,信号可沿图4A中所示的传递路径(如粗线箭头所示)传递到数据线344’所对应的像素单元(未绘示),以驱动像素单元正常作动。
另外,如图4B所示,当第一群组中的一条数据线342’具有断点984而发生断线时,则需熔接该条数据线342’所对应的第一预修补点382、第二预修补点384以及对应的第五预修补点910,以形成完整的数据传递线路。其中,数据线342’会通过熔接后的第一预修补点382而电连接至第一修补线段352的第二部分352b,第一修补线段352的第二部分352b会通过熔接后的第二预修补点384而电连接至第一修补线段352的第一部分352a。此外,第一修补线段352的第一部分352a会再通过第一信号通路332、连接线路372、第二信号通路334而电连接至放大器710。另外,放大器710电连接到备用线362的一端,而备用线362的另一端通过熔接后的第五预修补点910电连接到数据线342’。如此一来,信号可沿图4B中所示的传递路径(如粗线箭头所示)传递到数据线342’所对应的像素单元(未绘示),以驱动像素单元正常作动。
基于上述,本实施例采用相互独立的第一修补线段352以及第二修补线段354来对各组数据线提供修补的机制。当受损的数据线340通过预修补点而与修补线连接之后,只有少部分的数据线340会与作用的修补线段产生电容效应,可大幅降低因修补所产生的电容效应对像素充电效果造成的不良影响,进而改善显示面板的显示品质。
在前述实施例中,由于源极驱动电路330仅具有一个放大器710,因此需通过连接线路372来连接第一信号通路332与第二信号通路334,使得第一修补线段352与第二修补线段354可以共用同一个放大器710。然而,实际应用上,并不限定源极驱动电路330中的信号通路以及放大器的数量,相应地,修补线的数量及其与相关元件的连接方式也可以依实际需求作调整。以下将再列举多个实施例进行说明。
图5绘示依据本发明的另一实施例的一种主动元件阵列基板的线路架构。沿用前述实施例对于各元件的定义,本实施例尽可能采用与前述实施例相同的元件符号来表示相同或近似的元件,并省略重复的叙述。此外,为了清楚表达相关线路的配置关系,本实施例仅绘出必要的元件,其他未绘示的元件可参照图3及其相关说明。
如图5所示,本实施例同时配置了两组修补线以及相应的信号通路与放大器,并且将源极驱动电路330所连接的数据线340对应此两组修补线做了分组。
首先,一部分的数据线340被分为第一群组的数据线342以及第二群组的数据线344,且源极驱动电路330内具有一第一信号通路332、一第二信号通路334以及一第一放大器710。此外,第一修补线段352与第二修补线段354配置在源极驱动电路330与像素阵列310之间,并分别对应于第一群组以及第二群组至少部分的数据线342与344。
第一修补线段352包括第一部分352a及第二部分352b,其中第一部分352a连接至第一信号通路332,而第二部分352b跨越过第一群组至少部分的数据线342,以形成多个第一预修补点382。此外,第一修补线段352的第一部分352a的一端会覆盖邻近第一修补线段352的第二部分352b的一端以形成一第二预修补点384。类似地,第二修补线段354包括第三部分354a及第四部分354b,其中第三部分354a连接至第二信号通路334以及第一放大器710,而第四部分354b跨越过第二群组至少部分的数据线344,以形成多个第三预修补点386。此外,第二修补线段354的第三部分354a的一端会覆盖邻近第二修补线段354的第四部分354b的一端,以形成一第四预修补点388。
为形成修补用的信号回路,本实施例在像素阵列(未绘示)外围设置一第一备用线362。此第一备用线362绕行于像素阵列的外围,其中第一备用线362的一端连接至第一放大器710,而第一备用线362的另一端跨越第一群组以及第二群组至少部分的数据线342与344,而在第一备用线362与第一群组至少部分的数据线342的跨越处以及第一备用线362与第二群组至少部分的数据线344的跨越处形成多个第五预修补点910。另外,第一连接线路372连接第一信号通路332与第二信号通路334,使得第一修补线段352与一第二修补线段354可以共用同一个第一放大器710。
再者,另一部分的数据线340被分为第三群组的数据线346以及第四群组的数据线348,且源极驱动电路330内还另外具有一第三信号通路336、一第四信号通路338以及一第二放大器720。此外,另一组修补线,包括第三修补线段356与第四修补线段358配置在源极驱动电路330与像素阵列310之间,并分别对应于第三群组以及第四群组至少部分的数据线346与348。
第三修补线段356包括第五部分356a及第六部分356b,其中第五部分356a连接至第三信号通路336,而第六部分356b跨越过第三群组至少部分的数据线346,以形成多个第六预修补点392。此外,第三修补线段356的第五部分356a的一端会覆盖邻近第三修补线段356的第六部分356b的一端以形成一第七预修补点394。类似地,第四修补线段358包括第七部分358a及第八部分358b,其中第七部分358a连接至第四信号通路338以及第二放大器720,而第八部分358b跨越过第四群组至少部分的数据线348,以形成多个第八预修补点396。此外,第四修补线段358的第七部分358a的一端会覆盖邻近第四修补线段358的第八部分358b的一端,以形成一第九预修补点398。
为形成另一个修补用的信号回路,本实施例还在像素阵列(未绘示)外围设置一第二备用线364。此第二备用线364绕行于像素阵列的外围,其中第二备用线364的一端连接至第二放大器720,而第二备用线364的另一端跨越第三群组以及第四群组至少部分的数据线346与348,而在第二备用线364与第三群组的数据线346的跨越处以及第二备用线364与第四群组至少部分的数据线348的跨越处形成多个第十预修补点920。另外,第二连接线路374连接第三信号通路336与第四信号通路338,使得第三修补线段356与第四修补线段358可以共用同一个第二放大器720。
须注意的是,本实施例的源极驱动电路330,尤其指第一信号通路332、第二信号通路334、第三信号通路336、第四信号通路338、第一放大器710、以及第二放大器720等,可以是直接形成在基板上的线路,或是接合于基板上的集成电路芯片内的线路。换言之,本实施例并不限定源极驱动电路330的形成方式与位置。
图6绘示图5的线路架构面临数据线受损情况下的修补方式。须先说明的是,图5所绘示的线路架构与图3所绘示者相比,是增加了一组修补线以及相应的信号通路与放大器,并且将源极驱动电路330所连接的数据线340对应两组修补线做了分组。因此,针对个别的修补线作提供的修补方式,皆可参照图4A与4B所绘示的内容,在此不再重复赘述。图6仅绘示同时采用两组修补线对两条数据线进行修补的情形。
如图6所示,当第二群组中的一条数据线344’具有断点982而发生断线时,则需熔接该条数据线344’所对应的第三预修补点386、第四预修补点388以及第五预修补点910。如此,便可以形成完整的数据传递线路。更详细而言,数据线344’会通过熔接后的第三预修补点386而电连接至第二修补线段354的第四部分354b,第二修补线段354的第四部分354b会通过熔接后的第四预修补点388而电连接至第二修补线段354的第三部分354a。此外,第二修补线段354的第三部分354a通过第一放大器710电连接到第一备用线362的一端,而第一备用线362的另一端通过熔接后的第五预修补点910电连接到数据线344’。如此一来,信号可沿图6中所示的传递路径(如粗线箭头所示)传递到数据线344’所对应的像素单元(未绘示),以驱动像素单元正常作动。
此外,当第三群组中的一条数据线346’具有断点986而产生断线时,则需熔接该条数据线346’所对应的第六预修补点392、第七预修补点394以及第十预修补点920,以形成完整的数据传递线路。其中,数据线346’会通过熔接后的第六预修补点392而电连接至第三修补线段356的第六部分356b,第三修补线段356的第六部分356b会通过熔接后的第七预修补点394而电连接至第三修补线段356的第五部分356a。此外,第三修补线段356的第五部分356a会再通过第三信号通路336、第二连接线路374、第四信号通路338而电连接至第二放大器720。另外,第二放大器720电连接到第二备用线364的一端,而第二备用线364的另一端通过熔接后的第十预修补点920电连接到数据线346’。如此一来,信号可沿图6中所示的传递路径(如粗线箭头所示)传递到数据线346’所对应的像素单元(未绘示),以驱动像素单元正常作动。
基于上述,本实施例采用相互独立的第一修补线段352、第二修补线段354、第三修补线段356以及第四修补线段358来对各组数据线提供修补的机制。其中,由于源极驱动电路330中有两个放大器710与720,并且设置了两条对应的备用线362与364,因此可以同时对两条受损的数据线340进行修补。
图7绘示依据本发明的另一实施例的一种主动元件阵列基板的线路架构。沿用前述实施例对于各元件的定义,本实施例尽可能采用与前述实施例相同的元件符号来表示相同或近似的元件,并省略重复的叙述。此外,为了清楚表达相关线路的配置关系,本实施例仅绘出必要的元件,其他未绘示的元件可参照图3及其相关说明。
如图7所示,本实施例绘示了两个源极驱动电路330a与330b共用同一个放大器710以及同一条备用线362的线路架构。
首先,第一源极驱动电路330a所连接的数据线340被分为第一群组的数据线342以及第二群组的数据线344,且第一源极驱动电路330a内具有一第一信号通路332、一第二信号通路334以及一放大器710。此外,第一修补线段352与第二修补线段354配置在第一源极驱动电路330a与像素阵列310之间,并分别对应于第一群组以及第二群组至少部分的数据线342与344。
第一修补线段352包括第一部分352a及第二部分352b,其中第一部分352a连接至第一信号通路332,而第二部分352b跨越过第一群组至少部分的数据线342,以形成多个第一预修补点382。此外,第一修补线段352的第一部分352a的一端会覆盖邻近第一修补线段352的第二部分352b的一端以形成一第二预修补点384。类似地,第二修补线段354包括第三部分354a及第四部分354b,其中第三部分354a连接至第二信号通路334以及放大器710,而第四部分354b跨越过第二群组至少部分的数据线344,以形成多个第三预修补点386。此外,第二修补线段354的第三部分354a的一端会覆盖邻近第二修补线段354的第四部分354b的一端,以形成一第四预修补点388。
为形成修补用的信号回路,本实施例在像素阵列(未绘示)外围设置一备用线362。此备用线362绕行于像素阵列的外围,其中备用线362的一端连接至放大器710,而备用线362的另一端跨越第一群组以及第二群组至少部分的数据线342与344,而在第一备用线362与第一群组至少部分的数据线342的跨越处以及第一备用线362与第二群组至少部分的数据线344的跨越处形成多个第五预修补点910。另外,第一连接线路372连接第一信号通路332与第二信号通路334,使得第一修补线段352与一第二修补线段354可以共用同一个放大器710。
再者,第二源极驱动电路330b所连接的数据线340被分为第三群组的数据线346以及第四群组的数据线348,且第二源极驱动电路330b内具有一第三信号通路336以及一第四信号通路338。此外,另一组修补线,包括第三修补线段356与第四修补线段358配置在第二源极驱动电路330b与像素阵列310之间,并分别对应于第三群组以及第四群组至少部分的数据线346与348。
第三修补线段356包括第五部分356a及第六部分356b,其中第五部分356a连接至第三信号通路336,而第六部分356b跨越过第三群组至少部分的数据线346,以形成多个第六预修补点392。此外,第三修补线段356的第五部分356a的一端会覆盖邻近第三修补线段356的第六部分356b的一端以形成一第七预修补点394。类似地,第四修补线段358包括第七部分358a及第八部分358b,其中第七部分358a连接至第四信号通路338,而第八部分358b跨越过第四群组至少部分的数据线348,以形成多个第八预修补点396。此外,第四修补线段358的第七部分358a的一端会覆盖邻近第四修补线段358的第八部分358b的一端,以形成一第九预修补点398。
为了使第二源极驱动电路330b所连接的数据线340可以使用放大器710以及备用线362,本实施例更在像素阵列(未绘示)外围设置一第二连接线路374,使其连接第三信号通路336与第四信号通路338,并且第二连接线路374会连接至第一连接线路372。此外,备用线362的另一端还会跨越第三群组以及第四群组至少部分的数据线346与348,而在备用线362与第三群组至少部分的数据线346的跨越处以及第一备用线362与第四群组至少部分的数据线348的跨越处形成多个第十预修补点920。
须注意的是,本实施例的源极驱动电路330a与330b,尤其指第一信号通路332、第二信号通路334、第三信号通路336、第四信号通路338以及放大器710等,可以是直接形成在基板上的线路,或是接合于基板上的集成电路芯片内的线路。换言之,本实施例并不限定源极驱动电路330a与330b的形成方式与位置。
图8绘示图7的线路架构面临数据线受损情况下的修补方式。须先说明的是,图8所绘示的线路架构与图3所绘示者相比,是增加了一个第二源极驱动电路330b及其相应的数据线340等元件。因此,针对已经介绍过的第一源极驱动电路330a所连接的数据线340的修补方式,皆可参照图4A与4B所绘示的内容,在此不再重复赘述。图8仅绘示第二源极驱动电路330b所连接的数据线346’通过第一源极驱动电路330a中的放大器710及其相应的备用线362来进行修补的情形。
如图8所示,当第三群组中的一条数据线346’发生断线982时,则需熔接该条数据线346’所对应的第六预修补点392、第七预修补点394以及第十预修补点920。如此,便可以形成完整的数据传递线路。更详细而言,数据线346’会通过熔接后的第六预修补点392而电连接至第三修补线段356的第六部分356b,第三修补线段356的第六部分356b会通过熔接后的第七预修补点394而电连接至第三修补线段356的第五部分356a。此外,第三修补线段356的第五部分356a通过第三信号通路336连接至第二连接线路374,再通过第二连接线路374、第一连接线路372以及第二信号通路334连接至放大器710。放大器710电连接到备用线362的一端,而备用线362的另一端通过熔接后的第十预修补点920电连接到数据线346’。如此一来,信号可沿图8中所示的传递路径(如粗线箭头所示)传递到数据线346’所对应的像素单元(未绘示),以驱动像素单元正常作动。
图9再绘示依据本发明的又一实施例的一种主动元件阵列基板的线路架构。沿用前述实施例对于各元件的定义,本实施例尽可能采用与前述实施例相同的元件符号来表示相同或近似的元件,并省略重复的叙述。此外,为了清楚表达相关线路的配置关系,本实施例仅绘出必要的元件,其他未绘示的元件可参照图3及其相关说明。
如图9所示,本实施例绘示了两个源极驱动电路330a与330b分别采用个别对应的放大器710与720以及备用线362与364的线路架构。
首先,第一源极驱动电路330a所连接的数据线340被分为第一群组的数据线342以及第二群组的数据线344,且第一源极驱动电路330a内具有一第一信号通路332、一第二信号通路334以及一第一放大器710。此外,第一修补线段352与第二修补线段354配置在第一源极驱动电路330a与像素阵列310之间,并分别对应于第一群组以及第二群组至少部分的数据线342与344。
第一修补线段352包括第一部分352a及第二部分352b,其中第一部分352a连接至第一信号通路332,而第二部分352b跨越过第一群组至少部分的数据线342,以形成多个第一预修补点382。此外,第一修补线段352的第一部分352a的一端会覆盖邻近第一修补线段352的第二部分352b的一端以形成一第二预修补点384。类似地,第二修补线段354包括第三部分354a及第四部分354b,其中第三部分354a连接至第二信号通路334以及第一放大器710,而第四部分354b跨越过第二群组至少部分的数据线344,以形成多个第三预修补点386。此外,第二修补线段354的第三部分354a的一端会覆盖邻近第二修补线段354的第四部分354b的一端,以形成一第四预修补点388。
为形成修补用的信号回路,本实施例在像素阵列(未绘示)外围设置一第一备用线362。此第一备用线362绕行于像素阵列的外围,其中第一备用线362的一端连接至第一放大器710,而第一备用线362的另一端跨越第一群组以及第二群组至少部分的数据线342与344,而在第一备用线362与第一群组至少部分的数据线342的跨越处以及第一备用线362与第二群组至少部分的数据线344的跨越处形成多个第五预修补点910。另外,第一连接线路372连接第一信号通路332与第二信号通路334,使得第一修补线段352与一第二修补线段354可以共用同一个第一放大器710。
再者,第二源极驱动电路330b的数据线340被分为第三群组的数据线346以及第四群组的数据线348,且第二源极驱动电路330b内具有一第三信号通路336、一第四信号通路338以及一第二放大器720。此外,另一组修补线,包括第三修补线段356与第四修补线段358配置在第二源极驱动电路330b与像素阵列310之间,并分别对应于第三群组以及第四群组至少部分的数据线346与348。
第三修补线段356包括第五部分356a及第六部分356b,其中第五部分356a连接至第三信号通路336,而第六部分356b跨越过第三群组至少部分的数据线346,以形成多个第六预修补点392。此外,第三修补线段356的第五部分356a的一端会覆盖邻近第三修补线段356的第六部分356b的一端以形成一第七预修补点394。类似地,第四修补线段358包括第七部分358a及第八部分358b,其中第七部分358a连接至第四信号通路338以及放大器720,而第八部分358b跨越过第四群组至少部分的数据线348,以形成多个第八预修补点396。此外,第四修补线段358的第七部分358a的一端会覆盖邻近第四修补线段358的第八部分358b的一端,以形成一第九预修补点398。
为形成另一个修补用的信号回路,本实施例更在像素阵列(未绘示)外围设置一第二备用线364。此第二备用线364绕行于像素阵列的外围,其中第二备用线364的一端连接至第二放大器720,而第二备用线364的另一端跨越第三群组以及第四群组至少部分的数据线346与348,而在第二备用线364与第三群组至少部分的数据线346的跨越处以及第二备用线364与第四群组至少部分的数据线348的跨越处形成多个第十预修补点920。另外,第二连接线路374连接第三信号通路336与第四信号通路338,使得第三修补线段356与第四修补线段358可以共用同一个第二放大器720。
须注意的是,本实施例的第一源极驱动电路330a以及第二源极驱动电路330b,尤其指第一信号通路332、第二信号通路334、第三信号通路336、第四信号通路338、第一放大器710、以及第二放大器720等,可以是直接形成在基板上的线路,或是接合于基板上的集成电路芯片内的线路。换言之,本实施例并不限定第一源极驱动电路330a以及第二源极驱动电路330b的形成方式与位置。
图10绘示图9的线路架构面临数据线受损情况下的修补方式。须先说明的是,图9所绘示的线路架构与图3所绘示者相比,是增加了另外一个第二源极驱动电路330b及其相应的修补线、信号通路以及放大器等元件。同时,也对源极驱动电路330所连接的数据线340对应做了分组。因此,针对个别的修补线作提供的修补方式,皆可参照图4A与4B所绘示的内容,在此不再重复赘述。图10仅绘示同时采用两组修补线对两条数据线进行修补的情形。
如图10所示,当第二群组中的一条数据线344’具有断点982而发生断线时,则需熔接该条数据线344’所对应的第三预修补点386、第四预修补点388以及第五预修补点910。如此,便可以形成完整的数据传递线路。更详细而言,数据线344’会通过熔接后的第三预修补点386而电连接至第二修补线段354的第四部分354b,第二修补线段354的第四部分354b会通过熔接后的第四预修补点388而电连接至第二修补线段354的第三部分354a。此外,第二修补线段354的第三部分354a通过第一放大器710电连接到第一备用线362的一端,而第一备用线362的另一端通过熔接后的第五预修补点910电连接到数据线344’。如此一来,信号可沿图10中所示的传递路径(如粗线箭头所示)传递到数据线344’所对应的像素单元(未绘示),以驱动像素单元正常作动。
此外,当第三群组中的一条数据线346’具有断点986而产生断线时,则需熔接该条数据线346’所对应的第六预修补点392、第七预修补点394以及第十预修补点920,以形成完整的数据传递线路。其中,数据线346’会通过熔接后的第六预修补点392而电连接至第三修补线段356的第六部分356b,第三修补线段356的第六部分356b会通过熔接后的第七预修补点394而电连接至第三修补线段356的第五部分356a。此外,第三修补线段356的第五部分356a会再通过第三信号通路336、第二连接线路374、第四信号通路338而电连接至第二放大器720。另外,第二放大器720电连接到第二备用线364的一端,而第二备用线364的另一端通过熔接后的第十预修补点920电连接到数据线346’。如此一来,信号可沿图10中所示的传递路径(如粗线箭头所示)传递到数据线346’所对应的像素单元(未绘示),以驱动像素单元正常作动。
基于上述,本实施例采用相互独立的第一修补线段352、第二修补线段354、第三修补线段356以及第四修补线段358来对各组数据线提供修补的机制。其中,由于两个源极驱动电路330a与330b分别提供了放大器710与720,并且设置了两条对应的备用线362与364,因此可以同时对两条受损的数据线340进行修补。
上述实施例中采用两组修补线对两条数据线进行修补时,其中一条数据线例如是位于第一或第二群组中,而另一条数据线例如是位于第三或第四群组中。然而,本发明并不限制需要进行修补的两条数据线的位置,实际上,更可以通过对修补线的进一步设计来提供更广大的修补效果。以下将再列举多个实施例来说明本发明对修补线的进一步设计。
图11绘示依据本发明一实施例的一种主动元件阵列基板的线路架构。其中,由于图11所绘示的实施例乃是根据图5所绘示的实施例作进一步的变化,因此,相同的构件可参考前述的说明。沿用前述实施例对于各元件的定义,本实施例尽可能采用与前述实施例相同的元件符号来表示相同或近似的元件,并省略重复的叙述。此外,为了清楚表达相关线路的配置关系,本实施例仅绘出必要的元件,其他未绘示的元件可参照图3及其相关说明。
如图11所示,本实施例是利用第一桥接线段810的配置来连接两组修补线段354、358,以及利用第二桥接线段820来连接两条备用线362、364,用以同时对两条受损的数据线340进行修补。
首先,第二修补线段354的第四部分354b与第四修补线段358的第八部分358b相邻,且第一桥接线段810位于第四部分354b与第八部分358b之间。第一桥接线段810与第四部分354b分别属于不同的膜层,且第一桥接线段810的一端与第四部分354b重叠且相互电性绝缘,以形成一第一桥接点812。第一桥接线段810与第八部分358b分别属于不同的膜层,且第一桥接线段810的另一端与第八部分358b重叠且相互电性绝缘,以形成一第二桥接点814。
第二桥接线段820位于第一备用线362与第二备用线364之间,其中,第二桥接线段820与第一备用线362分别属于不同的膜层,且第二桥接线段820的一端与第一备用线362重叠且相互电性绝缘,以形成一第三桥接点822。第二桥接线段820与第二备用线364分别属于不同的膜层,且第二桥接线段820的另一端与第二备用线364重叠且相互电性绝缘,以形成一第四桥接点824。
图12绘示图11的线路架构面临数据线受损情况下的修补方式。如图12所示,当第一群组的多条数据线342中的一条第一数据线342’具有断点984而发生断线,以及第二群组的多条数据线344中的一条第二数据线344’具有一断点982而发生断线时,则需熔接该条第一数据线342’所对应的第一预修补点382、第二预修补点384以及第五预修补点910,以及熔接该条第二数据线344’所对应的第三预修补点386、第五预修补点910以及第九预修补点398。
此外,熔接第一桥接点812、第二桥接点814、第三桥接点822以及第四桥接点824。并且,切断第一数据线342’与第二数据线344’之间的第一备用线362(如图中虚线901所示),以形成分别对应于第一数据线342’与第二数据线344’的两个独立且完整的数据传递线路。
详细而言,第一数据线342’会通过熔接后的第一预修补点382而电连接至第一修补线段352的第二部分352b,第一修补线段352的第二部分352b会通过熔接后的第二预修补点384而电连接至第一修补线段352的第一部分352a。此外,第一修补线段352的第一部分352a会再通过第一信号通路332、第一连接线路372、第二信号通路334而电连接至第一放大器710。另外,第一放大器710电连接到第一备用线362的一端,而第一备用线362的另一端通过熔接后的第五预修补点910电连接到第一数据线342’。如此一来,信号可沿图12中所示的传递路径(如粗线箭头所示)传递到第一数据线342’所对应的像素单元(未绘示),以驱动像素单元正常作动。
另一方面,第二数据线344’会通过熔接后的第三预修补点386而电连接至第二修补线段354的第四部分354b,第二修补线段354的第四部分354b会通过熔接后的第一桥接点812而电连接至第一桥接线段810。此外,第一桥接线段810会通过熔接后的第二桥接点814而电连接至第四修补线段358的第八部分358b,第四修补线段358的第八部分358b会通过熔接后的第九预修补点398而电连接至第四修补线段358的第七部分358a。另外,第四修补线段358的第七部分358a会电连接至第二放大器720,而第二放大器720电连接到第二备用线364的一端,并且第二备用线364的另一端会通过熔接后的第四桥接点824而电连接至第二桥接线段820。第二桥接线段820会通过熔接后的第三桥接点822而电连接至第一备用线362的一端,而第一备用线362的另一端会通过熔接后的第五预修补点910电连接到第二数据线344’。如此一来,信号可沿图12中所示的传递路径(如粗线箭头所示)传递到第二数据线344’所对应的像素单元(未绘示),以驱动像素单元正常作动。
基于上述,本实施例的修补方式是使用第一桥接线段810连接两组修补线段354、358、第二桥接线段820连接两条备用线362、364,并且切断受损的两条数据线340之间的第一备用线362,因此可以同时对第一群组中的其中一条数据线340以及第二群组中的其中一条数据线340进行修补。
图13绘示依据本发明一实施例的一种主动元件阵列基板的线路架构。其中,图13所绘示的实施例乃是根据图11所绘示的实施例作进一步的变化。沿用前述实施例对于各元件的定义,本实施例尽可能采用与前述实施例相同的元件符号来表示相同或近似的元件,并省略重复的叙述。此外,为了清楚表达相关线路的配置关系,本实施例仅绘出必要的元件,其他未绘示的元件可参照图3及其相关说明。
如图13所示,本实施例还包括可利用第三桥接线段830的配置来连接第一修补线段352与第二修补线段354,或是可利用第四桥接线段840的配置来连接第三修补线段356与第四修补线段358。
首先,第三桥接线段830位于第一修补线段352的第二部分352b与第二修补线段354的第四部分354b之间。第三桥接线段830与第二部分352b分别属于不同的膜层,且第三桥接线段830的一端与第二部分352b重叠且相互电性绝缘,以形成一第五桥接点832。第三桥接线段830与第四部分354b分别属于不同的膜层,且第三桥接线段830的另一端与第四部分354b重叠且相互电性绝缘,以形成一第六桥接点834。
第四桥接线段840位于第三修补线段356的第六部分356b与第四修补线段358的第八部分358b之间。第四桥接线段840与第六部分356b分别属于不同的膜层,且第四桥接线段840的一端与第六部分356b重叠且相互电性绝缘,以形成一第七桥接点842。第四桥接线段840与第八部分358b分别属于不同的膜层,且第四桥接线段840的另一端与第八部分358b重叠且相互电性绝缘,以形成一第八桥接点844。
图14绘示图13的线路架构面临数据线受损情况下的修补方式。如图14所示,当第一群组的多条数据线342中的一条第一数据线342a以及一条第二数据线342b分别具有一断点984而发生断线时,则需熔接该条第一数据线342a所对应的第一预修补点382、第二预修补点384以及第五预修补点910,以及熔接该条第二数据线342b所对应的第一预修补点382、第五预修补点910以及第九预修补点398。
此外,熔接第一桥接点812、第二桥接点814、第三桥接点822、第四桥接点824、第五桥接点832以及第六桥接点834。并且,切断第一数据线342a与第二数据线342b之间的第一备用线362以及第一修补线段352的第二部分352b(如图中虚线902所示),以形成分别对应于第一数据线342a与第二数据线342b的两个独立且完整的数据传递线路。
详细而言,第一数据线342a会通过熔接后的第一预修补点382而电连接至第一修补线段352的第二部分352b,第一修补线段352的第二部分352b会通过熔接后的第二预修补点384而电连接至第一修补线段352的第一部分352a。此外,第一修补线段352的第一部分352a会再通过第一信号通路332、第一连接线路372、第二信号通路334而电连接至第一放大器710。另外,第一放大器710电连接到第一备用线362的一端,而第一备用线362的另一端通过熔接后的第五预修补点910电连接到第一数据线342a。如此一来,信号可沿图14中所示的传递路径(如粗线箭头所示)传递到第一数据线342a所对应的像素单元(未绘示),以驱动像素单元正常作动。
另一方面,第二数据线342b会通过熔接后的第一预修补点382而电连接至第一修补线段352的第二部分352b,第一修补线段352的第二部分352b会通过熔接后的第五桥接点832而电连接至第三桥接线段830。此外,第三桥接线段830会通过熔接后的第六桥接点834而电连接至第二修补线段354的第四部分354b,第二修补线段354的第四部分354b会通过熔接后的第一桥接点812而电连接至第一桥接线段810。第一桥接线段810会通过熔接后的第二桥接点814而电连接至第四修补线段358的第八部分358b,第四修补线段358的第八部分358b会通过熔接后的第九预修补点398而电连接至第四修补线段358的第七部分358a。另外,第四修补线段358的第七部分358a会电连接至第二放大器720,而第二放大器720电连接到第二备用线364的一端,并且第二备用线364的另一端会通过熔接后的第四桥接点824而电连接至第二桥接线段820。第二桥接线段820会通过熔接后的第三桥接点822而电连接至第一备用线362的一端,而第一备用线362的另一端会通过熔接后的第五预修补点910电连接到第二数据线342b。如此一来,信号可沿图14中所示的传递路径(如粗线箭头所示)传递到第二数据线342b所对应的像素单元(未绘示),以驱动像素单元正常作动。
基于上述,本实施例更利用第三桥接线段830来连接两组修补线段352b、354b,并且切断第一数据线342a与第二数据线342b之间的第一备用线362以及第一修补线段352的第二部分352b,因此,本实施例可以同时对第一群组中的其中两条数据线340进行修补。
图15绘示依据本发明一实施例的一种主动元件阵列基板的线路架构。其中,图15所绘示的实施例乃是根据图9所绘示的实施例作进一步的变化。沿用前述实施例对于各元件的定义,本实施例尽可能采用与前述实施例相同的元件符号来表示相同或近似的元件,并省略重复的叙述。此外,为了清楚表达相关线路的配置关系,本实施例仅绘出必要的元件,其他未绘示的元件可参照图3及其相关说明。
如图15所示,本实施例绘示了两个源极驱动电路330a与330b分别采用个别对应的放大器710与720以及备用线362与364的线路架构。此外,本实施例还利用第一桥接线段810的配置来连接两组修补线段354、358,以及利用第二桥接线段820来连接两条备用线362、364,此部分可参考图11的说明,此处不再重述。
图16绘示图15的线路架构面临数据线受损情况下的修补方式。如图16所示,当第三群组的多条数据线346中的一条第三数据线346’具有断点986而发生断线,以及第四群组的多条数据线348中的一条第四数据线348’具有一断点988而发生断线时,则需熔接该条第三数据线346’所对应的第六预修补点392、第七预修补点394以及第十预修补点920,以及熔接该条第四数据线348’所对应的第八预修补点396、第十预修补点920以及第四预修补点388。
此外,熔接第一桥接点812、第二桥接点814、第三桥接点822以及第四桥接点824。并且,切断第三数据线346’与第四数据线348’之间的第二备用线364(如图中虚线903所示),以形成分别对应于第三数据线346’与第四数据线348’的两个独立且完整的数据传递线路。
详细而言,第三数据线346’会通过熔接后的第六预修补点392而电连接至第三修补线段356的第六部分356b,第三修补线段356的第六部分356b会通过熔接后的第七预修补点394而电连接至第三修补线段356的第五部分356a。此外,第三修补线段356的第五部分356a会再通过第三信号通路336、第二连接线路374、第四信号通路338而电连接至第二放大器720。另外,第二放大器720电连接到第二备用线364的一端,而第二备用线364的另一端通过熔接后的第十预修补点920电连接到第三数据线346’。如此一来,信号可沿图16中所示的传递路径(如粗线箭头所示)传递到第三数据线346’所对应的像素单元(未绘示),以驱动像素单元正常作动。
另一方面,第四数据线348’会通过熔接后的第八预修补点396而电连接至第四修补线段358的第八部分358b,第四修补线段358的第八部分358b会通过熔接后的第二桥接点814而电连接至第一桥接线段810。此外,第一桥接线段810会通过熔接后的第一桥接点812而电连接至第二修补线段354的第四部分354b,第二修补线段354的第四部分354b会通过熔接后的第四预修补点388而电连接至第二修补线段354的第三部分354a。另外,第二修补线段354的第三部分354a会电连接至第一放大器710,而第一放大器710电连接到第一备用线362的一端,并且第一备用线362的另一端会通过熔接后的第三桥接点822而电连接至第二桥接线段820。第二桥接线段820会通过熔接后的第四桥接点824而电连接至第二备用线364的一端,而第二备用线364的另一端会通过熔接后的第十预修补点920电连接到第四数据线348’。如此一来,信号可沿图16中所示的传递路径(如粗线箭头所示)传递到第四数据线348’所对应的像素单元(未绘示),以驱动像素单元正常作动。
基于上述,本实施例的修补方式是使用第一桥接线段810连接两组修补线段354、358、第二桥接线段820连接两条备用线362、364,并且切断受损的两条数据线340之间的第二备用线364,因此可以同时对第三群组中的其中一条数据线340以及第四群组中的其中一条数据线340进行修补。
图17绘示依据本发明一实施例的一种主动元件阵列基板的线路架构。其中,图17所绘示的实施例乃是根据图15所绘示的实施例作进一步的变化。沿用前述实施例对于各元件的定义,本实施例尽可能采用与前述实施例相同的元件符号来表示相同或近似的元件,并省略重复的叙述。此外,为了清楚表达相关线路的配置关系,本实施例仅绘出必要的元件,其他未绘示的元件可参照图3及其相关说明。
如图17所示,本实施例还包括利用第三桥接线段830的配置来连接第一修补线段352与第二修补线段354,或是利用第四桥接线段840的配置来连接第三修补线段356与第四修补线段358。
图18绘示图17的线路架构面临数据线受损情况下的修补方式。如图18所示,当第三群组的多条数据线346中的一条第三数据线346a以及一条第四数据线346b分别具有一断点986而发生断线时,则需熔接该条第三数据线346a所对应的第六预修补点392、第七预修补点394以及第十预修补点920,以及熔接该条第四数据线346b所对应的第六预修补点392、第十预修补点920以及第四预修补点388。
此外,熔接第一桥接点812、第二桥接点814、第三桥接点822、第四桥接点824、第七桥接点842以及第八桥接点844。并且,切断第三数据线346a与第四数据线346b之间的第二备用线364以及第三修补线段356的第六部分356b(如图中虚线904所示),以形成分别对应于第三数据线346a与第四数据线346b的两个独立且完整的数据传递线路。
详细而言,第三数据线346a会通过熔接后的第六预修补点392而电连接至第三修补线段356的第六部分356b,第三修补线段356的第六部分356b会通过熔接后的第七预修补点394而电连接至第三修补线段356的第五部分356a。此外,第三修补线段356的第五部分356a会再通过第三信号通路336、第二连接线路374、第四信号通路338而电连接至第二放大器720。另外,第二放大器720电连接到第二备用线364的一端,而第二备用线364的另一端通过熔接后的第十预修补点920电连接到第三数据线346’。如此一来,信号可沿图18中所示的传递路径(如粗线箭头所示)传递到第三数据线346a所对应的像素单元(未绘示),以驱动像素单元正常作动。
另一方面,第四数据线346b会通过熔接后的第六预修补点392而电连接至第三修补线段356的第六部分356b,第三修补线段356的第六部分356b会通过熔接后的第七桥接点842而电连接至第四桥接线段840。此外,第四桥接线段840会通过熔接后的第八桥接点844而电连接至第四修补线段358的第八部分358b,第四修补线段358的第八部分358b会通过熔接后的第二桥接点812而电连接至第一桥接线段810。第一桥接线段810会通过熔接后的第一桥接点812而电连接至第二修补线段354的第四部分354b,第二修补线段354的第四部分354b会通过熔接后的第四预修补点388而电连接至第二修补线段354的第三部分354a。另外,第二修补线段354的第三部分354a会电连接至第一放大器710,而第一放大器710电连接到第一备用线362的一端,并且第一备用线362的另一端会通过熔接后的第三桥接点822而电连接至第二桥接线段820。第二桥接线段820会通过熔接后的第四桥接点824而电连接至第二备用线364的一端,而第二备用线364的另一端会通过熔接后的第十预修补点920电连接到第四数据线346b。如此一来,信号可沿图18中所示的传递路径(如粗线箭头所示)传递到第四数据线346b所对应的像素单元(未绘示),以驱动像素单元正常作动。
基于上述,本实施例更利用第四桥接线段840来连接两组修补线段356b、358b,并且切断第三数据线346a与第四数据线346b之间的第二备用线364以及第三修补线段356的第六部分356b,因此,本实施例可以同时对第三群组中的其中两条数据线340进行修补。
由上述图11~图18的实施例说明可知,本发明可利用桥接线段来连接修补线段或备用线,因此可同时对一群组中的其中一条数据线340以及另一群组中的其中一条数据线340进行修补。或者是,本发明可同时对同一群组中的两条数据线340进行修补。简言之,本发明的主动元件阵列基板及其修补方式能够针对多种数据线断线的情况加以修补。
前述多个实施例仅绘示了主动元件阵列基板上的局部线路架构及其修补方式,然而本领域的技术人员在参照前述多个实施例之后,理应能在可能的情况下对前述的线路架构加以组合、变更,并可将前述线路架构及其修补方式扩及整个主动元件阵列基板,以符合实际需求。
虽然本发明已以实施方式揭露如上,然其并非用以限定本发明,任何所属技术领域的普通技术人员,在不脱离本发明的精神和范围内,当可作些许之更动与润饰,故本发明的保护范围当视前附的权利要求范围所界定为准。
Claims (23)
1.一种主动元件阵列基板,其特征在于,所述主动元件阵列基板包括:
一基板,具有一显示区与一周边电路区;
一像素阵列,配置于所述基板上的所述显示区内;
多条扫描线与多条数据线,配置于所述基板上,并分别连接到所述像素阵列,且所述多条扫描线与所述多条数据线相互交错,其中所述多条数据线至少包括一第一群组以及一第二群组;
至少一第一源极驱动电路,配置于所述周边电路区内并且连接所述第一群组及所述第二群组的所述多条数据线,其中所述第一源极驱动电路具有至少一第一信号通路、至少一第二信号通路以及至少一第一放大器,所述第一放大器连接至所述第一信号通路或所述第二信号通路;至少一第一修补线,配置于所述至少一第一源极驱动电路与所述像素阵列之间,所述第一修补线至少包括一第一修补线段与一第二修补线段,其中所述第一修补线段包括一第一部分及一第二部分,所述第一部分连接至所述第一信号通路,所述第二部分跨越过所述第一群组中的至少部分所述多条数据线以形成至少一第一预修补点,且所述第一部分的一端覆盖邻近所述第二部分的一端以形成至少一第二预修补点,其中所述第二修补线段包括一第三部分及一第四部分,所述第三部分连接至所述第二信号通路,所述第四部分跨越过所述第二群组中的至少部分所述多条数据线以形成至少一第三预修补点,且所述第三部分的一端覆盖邻近所述第四部分的一端以形成至少一第四预修补点;
至少一第一备用线,绕行于所述像素阵列外围,所述第一备用线连接至所述第一放大器,并且跨越所述第一群组及所述第二群组的至少部分所述多条数据线,而在所述第一备用线与所述第一群组及所述第二群组的至少部分所述多条数据线的跨越处形成至少一个第五预修补点;以及
一第一连接线路,位于所述第一源极驱动电路的外围且连接所述第一信号通路与所述第二信号通路。
2.如权利要求1所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括至少一第二修补线,配置于所述至少一第一源极驱动电路与所述像素阵列之间,所述第二修补线至少包括一第三修补线段与一第四修补线段,其中所述第三修补线段包括一第五部分及一第六部分,所述第四修补线段包括一第七部分及一第八部分,所述多条数据线还包括一第三群组及一第四群组,且所述第一源极驱动电路还包括至少一第三信号通路、至少一第四信号通路以及至少一第二放大器,所述第二放大器连接至所述第三信号通路或所述第四信号通路,其中,所述第五部分连接至所述第三信号通路,所述第六部分跨越过所述第三群组中的至少部分所述多条数据线以形成至少一第六预修补点,且所述第五部分的一端覆盖邻近所述第六部分的一端以形成至少一第七预修补点,其中所述第七部分连接至所述第四信号通路,所述第八部分跨越过所述第四群组中的至少部分所述多条数据线以形成至少一第八预修补点,且所述第七部分的一端覆盖邻近所述第八部分的一端以形成至少一第九预修补点。
3.如权利要求2所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括至少一第二备用线,绕行于所述像素阵列外围,所述第二备用线连接至所述第二放大器,并且跨越所述第三群组及所述第四群组的至少部分所述多条数据线,而在所述第二备用线与所述第三群组及所述第四群组的至少部分所述多条数据线的跨越处形成至少一个第十预修补点;以及
一第二连接线路,位于所述第一源极驱动电路的外围且连接所述第三信号通路与所述第四信号通路。
4.如权利要求3所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括:
一第一桥接线段,所述第二修补线段的所述第四部分与所述第四修补线段的所述第八部分相邻,且所述第一桥接线段位于所述第四部分与所述第八部分之间,所述第一桥接线段与所述第四部分分别属于不同的膜层,且所述第一桥接线段的一端与所述第四部分重叠且相互电性绝缘,以形成一第一桥接点,所述第一桥接线段与所述第八部分分别属于不同的膜层,且所述第一桥接线段的另一端与所述第八部分重叠且相互电性绝缘,以形成一第二桥接点;以及
一第二桥接线段,位于所述第一备用线与所述第二备用线之间,所述第二桥接线段与所述第一备用线分别属于不同的膜层,且所述第二桥接线段的一端与所述第一备用线重叠且相互电性绝缘,以形成一第三桥接点,所述第二桥接线段与所述第二备用线分别属于不同的膜层,且所述第二桥接线段的另一端与所述第二备用线重叠且相互电性绝缘,以形成一第四桥接点。
5.如权利要求4所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括:
一第三桥接线段,位于所述第一修补线段的所述第二部分与所述第二修补线段的所述第四部分之间,所述第三桥接线段与所述第二部分分别属于不同的膜层,且所述第三桥接线段的一端与所述第二部分重叠且相互电性绝缘,以形成一第五桥接点,所述第三桥接线段与所述第四部分分别属于不同的膜层,且所述第三桥接线段的另一端与所述第四部分重叠且相互电性绝缘,以形成一第六桥接点。
6.如权利要求5所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括:
一第四桥接线段,位于所述第三修补线段的所述第六部分与所述第四修补线段的所述第八部分之间,所述第四桥接线段与所述第六部分分别属于不同的膜层,且所述第四桥接线段的一端与所述第六部分重叠且相互电性绝缘,以形成一第七桥接点,所述第四桥接线段与所述第八部分分别属于不同的膜层,且所述第四桥接线段的另一端与所述第八部分重叠且相互电性绝缘,以形成一第八桥接点。
7.如权利要求1所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括至少一第二源极驱动电路,配置于所述周边电路区内,所述多条数据线还包括一第三群组及一第四群组,所述第二源极驱动电路连接所述第三群组及所述第四群组的所述多条数据线,其中所述第二源极驱动电路具有至少一第三信号通路以及至少一第四信号通路。
8.如权利要求7所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括至少一第二修补线,配置于所述至少一第二源极驱动电路与所述像素阵列之间,所述第二修补线至少包括一第三修补线段与一第四修补线段,其中所述第三修补线段包括一第五部分及一第六部分,所述第四修补线段包括一第七部分及一第八部分,其中,所述第五部分连接至所述第三信号通路,所述第六部分跨越过所述第三群组中的至少部分所述多条数据线以形成至少一第六预修补点,且所述第五部分的一端覆盖邻近所述第六部分之一端以形成至少一第七预修补点,其中所述第七部分连接至所述第四信号通路,所述第八部分跨越过所述第四群组中的至少部分所述多条数据线以形成至少一第八预修补点,且所述第七部分的一端覆盖邻近所述第八部分的一端以形成至少一第九预修补点。
9.如权利要求8所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括一第二连接线路,位于所述第二源极驱动电路的外围且连接所述第三信号通路与所述第四信号通路,并连接所述第一连接线路,且所述第一备用线延伸跨越所述第三群组及所述第四群组的至少部分所述多条数据线。
10.如权利要求1所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括至少一第二源极驱动电路,配置于所述周边电路区内,所述多条数据线还包括一第三群组及一第四群组,则第二源极驱动电路连接所述第三群组及所述第四群组的所述多条数据线,其中所述第二源极驱动电路具有至少一第三信号通路、至少一第四信号通路以及至少一第二放大器,所述 第二放大器连接至所述第三信号通路以及所述第四信号通路。
11.如权利要求10所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括至少一第二修补线,配置于所述至少一第二源极驱动电路与所述像素阵列之间,所述第二修补线至少包括一第三修补线段与一第四修补线段,其中所述第三修补线段包括一第五部分及一第六部分,所述第四修补线段包括一第七部分及一第八部分,其中,所述第五部分连接至所述第三信号通路,所述第六部分跨越过所述第三群组中的至少部分所述多条数据线以形成至少一第六预修补点,且所述第五部分的一端覆盖邻近所述第六部分的一端以形成至少一第七预修补点,其中所述第七部分连接至所述第四信号通路,所述第八部分跨越过所述第四群组中的至少部分所述多条数据线以形成至少一第八预修补点,且所述第七部分的一端覆盖邻近所述第八部分的一端以形成至少一第九预修补点。
12.如权利要求11所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括至少一第二备用线,绕行于所述像素阵列外围,所述第二备用线连接至所述第二放大器,并且跨越所述第三群组及所述第四群组的至少部分所述多条数据线,而在所述第二备用线与所述第三群组及所述第四群组的至少部分所述多条数据线的跨越处形成至少一个第十预修补点;以及
一第二连接线路,位于所述第二源极驱动电路的外围且连接所述第三信号通路与所述第四信号通路。
13.如权利要求12所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括:
一第一桥接线段,所述第二修补线段的所述第四部分与所述第四修补线段的所述第八部分相邻,且所述第一桥接线段位于所述第四部分与所述第八部分之间,所述第一桥接线段与所述第四部分分别属于不同的膜层,且所述第一桥接线段的一端与所述第四部分重叠且相互电性绝缘,以形成一第一桥接点,所述第一桥接线段与所述第八部分分别属于不同的膜层,且所述第一 桥接线段的另一端与所述第八部分重叠且相互电性绝缘,以形成一第二桥接点;以及
一第二桥接线段,位于所述第一备用线与所述第二备用线之间,所述第二桥接线段与所述第一备用线分别属于不同的膜层,且所述第二桥接线段的一端与所述第一备用线重叠且相互电性绝缘,以形成一第三桥接点,所述第二桥接线段与所述第二备用线分别属于不同的膜层,且所述第二桥接线段的另一端与所述第二备用线重叠且相互电性绝缘,以形成一第四桥接点。
14.如权利要求13所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括:
一第三桥接线段,位于所述第一修补线段的所述第二部分与所述第二修补线段的所述第四部分之间,所述第三桥接线段与所述第二部分分别属于不同的膜层,且所述第三桥接线段的一端与所述第二部分重叠且相互电性绝缘,以形成一第五桥接点,所述第三桥接线段与所述第四部分分别属于不同的膜层,且所述第三桥接线段的另一端与所述第四部分重叠且相互电性绝缘,以形成一第六桥接点。
15.如权利要求14所述的主动元件阵列基板,其特征在于,所述主动元件阵列基板还包括:
一第四桥接线段,位于所述第三修补线段的所述第六部分与所述第四修补线段的所述第八部分之间,所述第四桥接线段与所述第六部分分别属于不同的膜层,且所述第四桥接线段的一端与所述第六部分重叠且相互电性绝缘,以形成一第七桥接点,所述第四桥接线段与所述第八部分分别属于不同的膜层,且所述第四桥接线段的另一端与所述第八部分重叠且相互电性绝缘,以形成一第八桥接点。
16.一种主动元件阵列基板的修补方法,其特征在于,所述方法包括:
提供如权利要求1、3、9或12项所述的主动元件阵列基板;以及
当所述第一群组及所述第二群组的所述多条数据线其中至少一条具有一断点而发生断线时,熔接对应所述具有所述断点的数据线的多个预修补点,以形成完整的数据传递线路。
17.如权利要求16所述的主动元件阵列基板的修补方法,其特征在于,熔接多个预修补点是包括熔接所述第一预修补点、所述第二预修补点以及所述第五预修补点,或熔接所述第三预修补点、所述第四预修补点以及所述第五预修补点。
18.一种主动元件阵列基板的修补方法,其特征在于,所述方法包括:
提供如权利要求3或12项所述的主动元件阵列基板;以及
当所述第三群组及所述第四群组的所述多条数据线其中至少一条具有一断点而发生断线时,熔接对应所述具有所述断点的数据线的多个预修补点,以形成完整的数据传递线路。
19.如权利要求18所述的主动元件阵列基板的修补方法,其特征在于,熔接多个预修补点是包括熔接所述第六预修补点、所述第七预修补点以及所述第十预修补点,或熔接所述第八预修补点、所述第九预修补点以及所述第十预修补点。
20.一种主动元件阵列基板的修补方法,其特征在于,所述方法包括:
提供如权利要求4或13项所述的主动元件阵列基板;
当所述第一群组的所述多条数据线中的一条第一数据线具有一断点而发生断线,以及所述第二群组的所述多条数据线中的一条第二数据线具有一断点而发生断线时,熔接对应所述第一数据线以及所述第二数据线的多个预修补点;
熔接所述第一桥接点、所述第二桥接点、所述第三桥接点以及所述第四桥接点;以及
切断所述第一数据线与所述第二数据线之间的所述第一备用线,以形成分别对应于所述第一数据线与所述第二数据线的两个独立且完整的数据传递线路。
21.如权利要求20所述的主动元件阵列基板的修补方法,其特征在于,熔接对应所述第一数据线以及所述第二数据线的多个预修补点是包括:
熔接对应于所述第一数据线的所述第一预修补点、所述第二预修补点以及所述第五预修补点,以及熔接对应于所述第二数据线的所述第三预修补点、所述第五预修补点以及所述第九预修补点。
22.一种主动元件阵列基板的修补方法,其特征在于,所述方法包括:
提供如权利要求5、6、14或15项所述的主动元件阵列基板;
当所述第一群组的所述多条数据线中的一条第一数据线以及一条第二数据线分别具有一断点而发生断线时,熔接对应所述第一数据线以及所述第二数据线的多个预修补点;
熔接所述第一桥接点、所述第二桥接点、所述第三桥接点、所述第四桥接点、所述第五桥接点以及所述第六桥接点;以及
切断所述第一数据线与所述第二数据线之间的所述第一备用线以及所述第一修补线段的所述第二部分,以形成分别对应于所述第一数据线与所述第二数据线的两个独立且完整的数据传递线路。
23.如权利要求22所述的主动元件阵列基板的修补方法,其特征在于,熔接对应所述第一数据线以及所述第二数据线的多个预修补点是包括:
熔接对应于所述第一数据线的所述第一预修补点、所述第二预修补点以及所述第五预修补点,以及熔接对应于所述第二数据线的所述第一预修补点、所述第五预修补点以及所述第九预修补点。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009102112161A CN101699551B (zh) | 2009-04-21 | 2009-11-02 | 主动元件阵列基板及其修补方法 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200910134575A CN101520561A (zh) | 2009-04-21 | 2009-04-21 | 主动元件阵列基板及其修补方法 |
CN200910134575.1 | 2009-04-21 | ||
CN2009102112161A CN101699551B (zh) | 2009-04-21 | 2009-11-02 | 主动元件阵列基板及其修补方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101699551A CN101699551A (zh) | 2010-04-28 |
CN101699551B true CN101699551B (zh) | 2011-04-13 |
Family
ID=42148009
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009102112161A Expired - Fee Related CN101699551B (zh) | 2009-04-21 | 2009-11-02 | 主动元件阵列基板及其修补方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101699551B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI405016B (zh) | 2010-08-25 | 2013-08-11 | Au Optronics Corp | 顯示面板 |
CN101950110B (zh) * | 2010-09-03 | 2013-03-27 | 友达光电股份有限公司 | 显示面板 |
CN102073159B (zh) * | 2010-12-10 | 2012-07-11 | 深圳市华星光电技术有限公司 | 显示面板的修补线路及其修补方法 |
TWI481941B (zh) * | 2012-09-03 | 2015-04-21 | Au Optronics Corp | 顯示面板及其修補方法 |
CN103151016B (zh) * | 2013-03-14 | 2015-07-15 | 京东方科技集团股份有限公司 | 一种显示面板维修电路 |
-
2009
- 2009-11-02 CN CN2009102112161A patent/CN101699551B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN101699551A (zh) | 2010-04-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5405726B2 (ja) | 駆動チップ、それを具備した表示装置及びリペア方法 | |
JP4583052B2 (ja) | アクティブマトリクス型表示装置 | |
US7038484B2 (en) | Display device | |
CN101408681B (zh) | 显示面板 | |
KR100372300B1 (ko) | 수리선을 가지는 액정 표시 장치용 박막 트랜지스터 기판 | |
TWI409558B (zh) | 顯示面板及其訊號線修補方法 | |
CN101699551B (zh) | 主动元件阵列基板及其修补方法 | |
CN101446724B (zh) | 液晶显示装置、阵列基板及其缺陷修补方法 | |
JP2006309161A (ja) | 電気光学装置及び電子機器 | |
US8284377B2 (en) | Display device and repairing method therefor | |
KR20070110166A (ko) | 어레이 기판 및 이를 갖는 액정표시장치 | |
CN105378553A (zh) | 显示面板以及显示装置 | |
CN100444006C (zh) | 用于显示器的薄膜晶体管阵列面板 | |
CN112086049A (zh) | 显示面板以及电子设备 | |
CN101520561A (zh) | 主动元件阵列基板及其修补方法 | |
CN108267878B (zh) | 液晶显示装置 | |
WO2015096238A1 (zh) | 一种液晶显示阵列基板、源极驱动电路及断线修复方法 | |
CN101487935B (zh) | 显示面板 | |
CN101424793A (zh) | 液晶显示装置及其修复方法 | |
WO2008047495A1 (fr) | Dispositif d'affichage | |
US20070091249A1 (en) | Flat panel display device | |
CN201740952U (zh) | 画素阵列基板 | |
CN114333580B (zh) | 显示面板及显示装置 | |
CN101788739A (zh) | 一种显示面板维修方法及显示面板 | |
JP2021135340A (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110413 Termination date: 20201102 |