TWI410922B - 光電裝置、光電裝置之驅動方法及電壓監視方法 - Google Patents
光電裝置、光電裝置之驅動方法及電壓監視方法 Download PDFInfo
- Publication number
- TWI410922B TWI410922B TW095140585A TW95140585A TWI410922B TW I410922 B TWI410922 B TW I410922B TW 095140585 A TW095140585 A TW 095140585A TW 95140585 A TW95140585 A TW 95140585A TW I410922 B TWI410922 B TW I410922B
- Authority
- TW
- Taiwan
- Prior art keywords
- lines
- data
- line
- signal
- voltage
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0221—Addressing of scan or signal lines with use of split matrices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0626—Adjustment of display parameters for control of overall brightness
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0435—Change or adaptation of the frame rate of the video stream
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2352/00—Parallel handling of streams of display data
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/10—Intensity circuits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
本發明是關於改善所謂區域掃描驅動的顯示品質。
近年來,使用液晶等之光電特性形成畫像,並藉由光學系統放大投射該畫像之投影機為普及。形成如此畫像之小型顯示面板,因畫素間非常窄小,故有所謂向錯(disclination,配向不良)之問題。針對該向錯雖然可以使用使相鄰接畫素彼此設為相同極性之面反轉(也稱圖框反轉)方式,但是面反轉方式有顯示畫面例如在上部和下部失去顯示均勻性之問題。
為了謀求該顯示之均勻性,提案有所謂的區域掃描區域,該是將圖框期間分割成例如第1及第2期間,並且將顯示區域分割成上區域(第1區域)和下區域(第2區域),另外交互選擇上區域和下區域,並且在所選擇之各區域由上朝下方向選擇掃描線,在第1期間中,將上區域設為正極性,將下區域設為負極性,另外在第2期間中,將上區域設為負極性,將下區域設為正極性(參照專利文獻1)。
〔專利文獻〕 日本特開2004-177930號公報
但是,上述投影機非為以該本身作成畫像之功能,自電腦或電視調諧器等之上位裝置接受畫像資料(或是畫像訊號)之供給。該畫像資料為每畫素指定畫素之灰階(亮度)的資料,以垂直及水平掃描之形式供給矩陣狀配置之畫素。
但是,在區域掃描驅動中,因上及下區域持續被交互選擇,故在顯示面板之垂直掃描中不存在所謂空白期間。因此,在區域掃描驅動中,有難以實現使用空白期間之處理,例如用以改善顯示品質之處理之問題。
本發明是鑑於上述情形而所創作出,其目的是提供在所謂的區域掃描驅動中產生相當於空白期間之期間,在該期間可實行所需之處理的光電裝置、光電裝置之驅動方法、電壓監視方法及電子機器。
為了達成上述目的,本發明是屬於在畫素區域具有複數行之掃描線和複數列之資料線,和對應於上述複數行之掃描線和複數列之資料線之交叉而被設置之複數之畫素的光電裝置,其特徵為具備:掃描線驅動電路,其具有順序移位傳送起始脈衝之移位暫存器,將上述畫素區域沿著上述複數行之掃描線之配線方向假想性地至少分割成第1區域及第2區域,並於選擇上述複數行之掃描線之被包含在上述第1區域或是第2區域之一方的一掃描線之後,選擇被包含在上述第1區域或是第2區域之另一方的另一掃描
線;區塊選擇電路,其是於上述一掃描線或上述另一掃描線被選擇之時,順序選擇上述複數列之資料線中支由m(m為比上述複數列之資料線之列數少的2以上之整數)列之資料線所構成之區塊;資料訊號供給電路,其是將因應畫素之灰階的電壓之資料訊號,各供給至m條之畫像訊號線,該畫素是對應於被選擇的上述一掃描線或上述另一掃描線和屬於被選擇的區塊之m列之資料線;取樣開關,其是被設置在上述上述複數列之資料線之各個上,將被供給至上述m條之畫像訊號線之上述資料訊號,取樣至屬於藉由上述區塊選擇電路所選擇出之區塊的上述m列之資料線;和電壓測量電路,其是從上述傳送起始脈衝上升至對應於上述複數行之掃描線中之第一行之掃描線之畫像訊號被供給之期間,測量上述m條之畫像訊號線中,至少被供給至1條之資料訊號之電壓。若藉由本發明,可在第2情形,將不選擇多數掃描線中之任一者之期間,當作相當於區域掃描驅動中之空白期間的期間,實行所需之處理,具體而言測量資料訊號之電壓的處理。
在此,在本發明中,上述電壓測量電路即使以所測量出之資料訊號之電壓成為事先所預定之目標值之方式,調整藉由上述資料訊號供給電路之資料訊號的電壓亦可。
再者,在本發明中,上述掃描線驅動電路之構成即使具有移位暫存器,其是以時脈訊號CLY順序移位傳送起始脈衝DY;和邏輯電路,其是對應於上述複數之掃描線之各個而被設置,並且被供給著第1或第2致能訊號中之
任一者,將自上述移位暫存器所輸出之移位訊號之脈衝寬,縮窄成上述第1或第2致能訊號中之任一者的脈衝寬,而以掃描訊號供給至上述被選擇的上述一掃描線或上述另一掃描線,被供給著上述第1致能訊號之邏輯電路,和被供給著上述第2致能訊號之邏輯電路是被交互配列,上述區塊選擇電路是具有以時脈訊號CLX順序移位傳送起始脈衝DX之移位暫存器,又具有檢測出上述傳送起始脈衝DY、上述第1或是第2致能訊號中之任一者和上述傳送起始脈衝DX滿足特定條件,而准許對上述電壓測量電路測量上述電壓的檢測電路亦可。
在該構成中,上述檢測電路即使當作可切換上述傳送起始脈衝DY和上述第1或第2致能訊號中之任一者,而檢測出上述特定之條件亦可。
再者,本發明是一種光電裝置,是在畫素區域具有複數之畫素,該些畫素是對應於複數行之掃描線和複數列之資料線之交叉而被設置,當上述掃描線被選擇之時,成為因應被供給至上述資料線之資料訊號之電壓的灰階,沿著上述複數行之掃描線之配線方向,將上述畫素區域假設性地至少分割成第1區域及第2區域之光電裝置,其特徵為具備:掃描線驅動電路,其是以在朝向特定方向之方式隔著一定間隔排他性地選擇上述複數行之掃描線,分成於選擇上述複數行之掃描線中之被包含在上述第1區域或是第2區域之一方的一掃描線之後,選擇被包含在上述第1區域或是第2區域之另一方之另一掃描線的第1情形,和選
擇被包含在上述第1區域或是第2區域之一方之一掃描線之後,選擇對所選擇之一掃描線在上述特定方向上相鄰接之一掃描線的第2情形,而選擇上述複數之掃描線;區塊選擇驅動電路,其是於上述一掃描線被選擇之時,順序選擇上述複數列之資料線中之由m(m為比上述複數列之資料線之列數少的2以上之整數)列之資料線所構成之區塊的區塊選擇電路;資料訊號供給電路,其是將因應畫素之灰階的電壓之資料訊號,各供給至m條之畫像訊號線,該畫素是對應於被選擇的上述一掃描線或上述另一掃描線和屬於被選擇的區塊之上述m列之資料線;取樣開關,其是被設置在上述複數列之資料線之各個上,將被供給至上述m條之畫像訊號線之上述資料訊號,取樣至屬於藉由上述區塊選擇電路所選擇出之區塊的上述m列之資料線;和電壓測量電路,其是在上述第2情形中,當上述複數行之掃描線中之任一者不被選擇時,測量上述m條之畫像訊號線中,至少被供給至1條之資料訊號的電壓。
並且,本發明不僅光電裝置,即使該光電裝置之驅動方法、該光電裝置中之資料訊號之電壓監視方法,還有具有該光電裝置之電子機器亦可有相同概念。
以下,針對本發明之實施型態參照圖面予以說明。第1圖是表示本實施型態所涉及之光電裝置之全體構成之方塊圖。
如第1圖所示般,該光電裝置10是大致區分為處理電路50和顯示面板100。其中,處理電路50是被形成在印刷基板之電路模組,顯示面板100是藉由FPC(Flexible Print Circuit)基板等連接。
處理電路50是具有記憶體300、S/P變換電路310、D/A變換電路群320、反轉電路330、放大電路群340、掃描控制電路52、檢測電路60及電壓測量電路群70。
記憶體300是隨著掃描控制電路52之控制,一旦儲存(寫入)自被省略圖式之上位裝置所供給之畫像資料Vin之後,當作畫像Vout而予以讀出亦可。在此,畫像資料Vin及Vout是每畫素指定畫素之灰階(亮度)的資料。
於本實施型態中,以畫像資料Vin指定灰階之畫素,是如第2圖所示般,配列成縱20行×橫24列之矩陣狀。
對應於該些畫素之各個的畫像資料Vin是與垂直掃描訊號Vs及水平掃描訊號Hs及像點時脈訊號Dclk同步,如第3圖(a)所示般被供給。詳細而言,畫像資料Vin是在圖框期間以如1行1列至1行24列、2行1列至2行24列、3行1列至3行24列、…20行1列至20行24列之順序被供給。
以如此順序被供給之畫像資料Vin是如第3圖(b)所示般,僅在1行份之一半被儲存至記憶體300之時點,儲存動作並行,並且當作以儲存速度之兩倍速度所讀出之畫像資料Vout而被輸出。因此,1行份之畫像資料Vin
是在供給該1行份之畫像資料Vin之期間的後半,變換成兩倍之速度而當作畫像資料Vout被輸出。並且,如同圖所示般,對應於與以兩倍速度被讀出之畫像資料Vout相同之畫素者,是在供給10行後畫像資料Vin之1行份之期間的前半段,以兩倍速度再次被讀出。
因此,例如第2行之畫像資料Vout是在供給該兩行之畫像資料Vin之期間的後半段,和供給第12行之畫像資料Vout之期間的前半段,各以兩倍速度被輸出。
並且,在本實施型態中,在圖框期間中,將自第1行至第10行為止供給畫像資料Vin之期間設為第1期間,將自第11行至第20行為止供給畫像資料Vin之期間設為第2期間。
再者,畫像資料Vin(Vout)雖然是從第1行至第20行被供給,但是實際上被顯示的是在第2圖中以粗線區域100a所表示之第5行至16行,除此之外,為非顯示之虛擬畫素。因此,從第1行至第4行及從第17行至第20行為止的畫像資料Vin(Vout),是成為指定屬於畫素之最低灰階之黑色的虛擬資料。
再者,於本實施形態中,為了方便,將畫素之配列沿著X方向予以2分割,將自1(5)至第10行為止之區域設為上區域(第1區域),將自第11行至第20行(15)行之區域設為下區域(第2區域)。
於第1圖中,S/P變換電路310是將自記憶體300讀出之畫像資料Vout分配成6通道,並且在各時間軸上延
伸6倍(也稱為相展開或是串列平行變換),當作畫像資料Vd1d至Vd6d而予以輸出者。在此,為了便於說明,將畫像資料Vd1d至Vd6d各稱為通道1至6。
D/A變換電路群320是被設置在每通道之D/A變換器之集合體,將畫像資料Vd1d至Vd6d各個變換成因應灰階值之電壓類比訊號者。
反轉電路330是以後述之電壓Vc為基準將類比變換之訊號予以正轉或反轉,當作資料訊號Vid1a至Vid6a而予以輸出。在此,電壓Vc是如後述第10圖所述般,為資料訊號之振幅基準(中心)。本實施型態中,為了方便,針對資料訊號Vid1至Vid6,各將相較於電壓Vc為高位側者稱為正極性,將相較於電壓Vc為低位側稱為負極性。
放大電路群340是屬於被設置每通道之電壓放電電路342之集合體,為以Vc為基準針對正負兩極性之各個,以所設定之電壓放大率,各放大正轉或反轉後之資料訊號Vid1a至Vid6a之電壓,當作資料訊號Vid1至Vid6而供給至顯示面板100之畫像訊號線者。
接著,為了方便,針對藉由光電變化而形成畫像之顯示面板100之構成予以說明。顯示面板100是成為將形成有資料線、掃描線、TFT或畫素電極等之元件基板,和形成有共通電極之對向基板持有一定間隙,以電極形成面互相相向之方式予以貼合,並且在該間隙密封液晶之構成。第4圖是表示該顯示面板100之電性構成的方塊圖,第5
圖是表示顯示面板100中之畫素之構成圖。
如第4圖所示般,在顯示面板100中,相當於實際被顯示之區域100a之第5行至第16行的12行之掃描線112在圖中是延伸於X(水平方向)。另外24(=6×4)列之資料線114在圖中是延伸於Y(垂直)方向。然後,以對應於該些掃描線112和資料線114之交叉部分之各個的方式,設置有畫素110。
並且,如上述般,因畫素之配列被2分割,故在區域110a中相當於5至10行之掃描線112(在第4圖中從上數起第1至6行之掃描線112)是屬於上區域,在區域100a中相當於第11行至第16行之掃描線112(在第4圖中自上數起第7行至第12行之掃描線112)是屬於下區域。
再者,在本實施型態中。24列之資料線114是每6列被區塊化。因此為了便於說明,將自左數起第1、2、3、4之區塊,各表記為B1、B2、B3、B4。
針對畫素110之詳細構成,如第5圖所示般,n通道行之薄膜電晶體(Thin Film Transistor:以下單稱為「TFT」)116之源極是被連接於資料線114,並且汲極是被連接於畫素電極118,另外閘極是被連接於掃描線112。
再者,以對向於畫素電極118之方式,對全畫素共通設置共通電極108,時間性維持一定之電壓LCcom。然後,在該些畫素電極118和共通電極108之間挾持液晶層105。因此,在每畫素構成由畫素電極118、共通電極108
及液晶層105所構成之液晶電容。
並且,在本實施型態中,被施加於共通電極108之電壓LCcom雖然是與資料訊號之振幅基準電壓Vc相同,但是藉由後述之理由,有兩者電壓不同之情形。
雖然不特別圖示,但是在兩基板之各對向面,各設置有以液晶分子之長軸方向在兩基板間例如大約90度連續性扭轉之方式被摩擦處理之配向膜,另外在兩基板之各背面各設置有因應配向方向之偏光子。
通過畫素電極118和共通電極108之間的光,隨著被施加於液晶電容之電壓有效值變大,液晶分子傾斜至電場方向,強結果該旋光性消失。因此,例如在透過型中,當在射入側和背面側各配置偏光軸配合配向方向而互相正交之偏光子時,若該電壓有效值幾乎接近零,光之透過率則成為最大而成為白色顯示,另外隨著電壓有效值變大而透過之光量減少,最終成為透過率為最小之黑色顯示(正常白色模式)。
再者,為了減少來自經TFT116之液晶電容的電荷洩漏之影響,在每畫素形成儲存電容109。該積蓄電容109之一端是連接於畫素電極118(TFT116之汲極),另外該另一端是在全畫素被共通連接於電容線107,例如電源之低位側,被共通接地於電壓基準之電位Gnd。
接著,在畫素區域100a之週邊,設置有掃描線驅動電路130或區塊選擇電路140等之週邊電路。
其中,掃描線驅動電路130雖然詳細是如後述般,對
第5、6、7、8、…16行之掃描線112,各供給掃描訊號G5、G6、G7、G8、…G16。接著,區塊選擇電路140是各輸出用以順序選擇區塊B1、B2、B3、B4之取樣訊號S1、S2、S3、S4。
當作取樣開關發生功能之TFT151是對應於資料線114之各個而設置,其汲極是被連接於所對應之資料線之一端。在此,在對應於屬相同區塊之資料線114的6個TFT151之閘極,被共通供給對應於區塊之取樣訊號。例如,在對應於屬區塊B2之第7至12列資料線114的6個TFT151之閘極,被共通供給對應於該區塊B2之取樣訊號S2。
另外,顯示面板100中,藉由處理電路50所產生之資料訊號Vid1至Vid6是被供給至6條畫像訊號線171。然後,該些6條畫像訊號線171是如以下所說明般被連接著TFT151之源極。
即是,第4圖中從左數起在第j列之資料線114之一端連接汲極的TFT若6除j的餘數為「1」時,其源極則被連接於供給資料訊號Vid1之畫像訊號線171,同樣的,汲極被連接於6除j之餘數為「2」、「3」、「4」、「5」、「0」之資料線114的TFT151,其源極是各被連接於供給資料訊號Vid2至Vid6的畫像訊號線171上。
例如,在第4圖中,於第11列之資料線114連接有汲極之TFT151之源極,由於6除「11」之餘數為「5」,故被連接於供給資料訊號Vid5的畫像訊號線171。並
且,j是針對資料線114以不特定列號一般性說明之時的記號,在本實施型態中為滿足1≦j≦24之整數中之任一者。
當再返回第1圖予以說明時,掃描控制電路52主要是執行下述之控制。即是,掃描控制電路52第1是根據自上位裝置所供給之像點區塊訊號Dclk、垂直掃描訊號Vs及水平掃描訊號Hs(針對任一波形皆省略圖式),控制記憶體300中之儲存(寫入)及讀出,第2,與對記憶體300之讀出同步,控制上述S/P變換電路310之相展開,第3,與上述讀出同步,生成傳送起始脈衝DX及時脈訊號CLX而控制區塊選擇電路140之水平掃描,另外生成傳送起始脈衝DY、時脈訊號CLY、致能訊號Enb1、Enb2,控制掃描線驅動電路130之垂直掃描,第4,對反轉電路330,在第1期間中,於讀出第11行至第20行之畫像資料Vout之時,指定負極寫入,於讀出第1行至第10行之畫像資料Vout之時,指定正極性寫入,另外在第2期間,於讀出第1行至第10行之畫像資料Vout之時,指定負極性寫入,於讀出第11行至第20行之畫像資料Vout之時,指定正極性寫入。
另外,檢測電路(det)60是後述之傳送起始脈衝DX、DY及致能訊號Enb1滿足特定條件之時,將表示電壓監視動作許可之訊號Me當作H位準而予以輸出。
電壓測量電路群70是每通道所設置之電壓測量電路(mon)72之集合體。各電壓測量電路72是訊號Me成
為H位準之時,資料訊號Vid1至Vid6之中,測量所對應之通道資料訊號之電壓時,所測量之電壓已成為當作目標之電壓的方式,設定變更所對應之通道電壓放大電路342之電壓放大率。
並且,針對檢測電路60及電壓測量電路群70之詳細動作於之後予以敘述。
接著,針對掃描線驅動電路130之構成參照第6圖予以說明。
在第6圖中,移位暫存器132是每次時脈訊號CLY之邏輯位準遷移時(上昇及下降)順序移位傳送起始脈衝DY,輸出該移位訊號Y4、Y5、Y6、Y7…、Y6。
AND電路134是輸出相鄰接的移位訊號彼此之邏輯積訊號。AND電路136是輸出AND電路134之輸出訊號(邏輯積訊號)和致能訊號Enb1和Enb2中之任一者的邏輯積訊號。
在此,輸入移位暫存器132之移位訊號(Y4及Y5)之邏輯積訊號的AND電路136之輸出成為掃描訊號G5,以下同樣,根據(Y5及Y6)、(Y6及Y7)、…、(Y14及Y15)、(Y15及Y16)之邏輯積訊號的AND電路136之輸出各個成為掃描訊號G6、G7、…、G15、G16,各個被供給至各5、6、7、…、15、16行之掃描線112。
再者,針對AND電路136、致能訊號Enb1、Enb2之關係,則如下述般。詳細而言,上區域中,在供給掃描訊號至第奇數之5、7、9號掃描線112的AND電路136,
是被供給致能訊號Enb2,在供給掃描訊號至第偶數之6、8、10行之掃描線112的AND電路136,是被供給致能訊號Enb1,另外,在下區域中,在供給掃描訊號至第奇數11、13、15行之掃描線112的AND電路136,是被供給致能訊號Enb1,在供給掃描訊號至第偶數12、14、16行之掃描線112之AND電路136,是被供給致能訊號Enb2。即是,針對對AND電路136供給致能訊號Enb1、Enb2之關係,在上區域和下區域是呈互相對稱之關係。
另外,針對區塊選擇電路140之構成,是如第8圖所示般,基本上與掃描線驅動電路130相同,具有移位暫存器142和AND電路144。但是,區塊選擇電路140在自掃描控制電路52所供給之控制不同之點及移位暫存器142之段數中,是與掃描線驅動電路130之移位暫存器132及AND電路134不同。
詳細而言,在區塊選擇電路140中,取代被供給至掃描線驅動電路130之傳送起始脈衝DY、時脈訊號CLY,以供給傳送開啟脈衝DX、時脈訊號CLX至移位暫存器142,並且移位暫存器142之段數成為5段,供給時脈訊號CLX,並且移位暫存器142之段數成為5段,相鄰接之移位訊號彼此之邏輯積訊號成為當作取樣訊號S1、S2、S3、S4而被輸出之構成。
接著,針對光電裝置之動作予以說明。
首先,畫像資料Vin是如第3圖(a)所示般,在圖框期間,以如1行1列至1行24列、2行1列至2行24
列、3行1列至3行24列、…20行1列至20行24列之畫素順序被供給。
該畫像資料Vin是藉由記憶體300之寫入、讀出,如上述第3圖(b)所示般,當作畫像資料Vout被輸出。因此,畫像資料Vout是如同圖或是第11圖所示般,在圖框期間之第1期間,下區域在先,上區域在後,以如第11、1、12、2、13、3、14、4、…20、10行之順序被供給,在第2期間,相反地上區域在先,下區域在後,以第1、11、2、12、3、13、4、14、…10、20行之順序被讀出而輸出。
在此,掃描控制電路52是如第11圖所示般,在第1期間讀出11及第1行之畫像資料Vout之期間將時脈訊號CLY之邏輯位準當作L位準,以後每讀出2行份之畫像資料Vout使反轉。並且,掃描控制電路52是如同圖所示般,傳送起始脈衝DY之脈衝寬(H位準)設為時脈訊號CLY之1週期,並且將該供給開始時序在第1期間中,當作讀出第14行之畫像資料Vout之時序,在第2期間當作第4行之畫像資料Vout之時序。
因此,傳送起始脈衝DY是在第1期間,於讀出第14、1、15、5行之畫像資料Vout之畫像資料Vout之期間成為H位準。再者,在第2期間,於讀出1、14、5、15行之畫像資料Vout之期間成為H位準。再者,傳送起始脈衝DY是每時脈訊號CLY之5週期份被輸出。
如此傳送起始脈衝DY及時脈訊號CLY當供給至掃
描線驅動電路130之時,移位暫存器132之移位訊號Y4,是如第7圖所示般,成為與傳送起始脈衝DY幾乎相同之波形,以後移位訊號Y5、Y6、Y7、…、Y16是每時脈訊號CLY之半週期移位傳送起始脈衝DY(移位訊號Y4)。因此,藉由AND電路134求出之鄰接的移位訊號彼此之邏輯積訊號,是在第7圖中,成為以移位訊號之陰影區域所示者,所對應之段的前段,和所對應之段的重複部分。
並且,傳送起始脈衝DY因是如上述般每時脈訊號CLY之5週期被輸出,故移位訊號Y4及Y14是同時成為H位準。同樣移位訊號Y5及Y15和Y6和Y16同時成為H位準。
另外,掃描控制電路52是與對記憶體300之寫入、讀出同步,輸出下述般之致能訊號Enb1、Enb2。更詳細而言,掃描控制電路52設為如第7圖或是第11圖所示般,與時脈訊號CLY同步,並且於將時脈訊號CLY之頻率予以2倍化之訊號FRP時,當作致能訊號Enb1,在第1期間是包夾著時脈訊號CLY之下降時序而連續雙射輸出比時脈訊號CLY之1週期的1/4(訊號FRP之1週期的1/2)稍微窄之寬度的脈衝,另外,在第2期間是包夾著時脈訊號CLY之上昇時序而連續輸出同脈衝之雙射。此時,掃描控制電路52是在訊號FRP之邏輯位準為一定之期間輸出單射之脈衝。
再者,掃描控制電路52在第1期間是將使致能訊號
Enb1之相位予以180度延遲者當作致能訊號Enb2。並且,掃描控制電路52是在第2期間切換第1期間中之致能訊號Enb1、Enb2。即是,掃描控制電路52是將第1期間之致能訊號Enb1、Enb2當作第2期間中之致能訊號Enb2、Enb1。
並且,時脈訊號CLY之邏輯位準因每讀出2行份之畫像資料Vout予以反轉,故該時脈訊號CLY之兩倍頻率的訊號FRP之邏輯位準,是於每讀出1行份之畫像資料Vout予以反轉。
在第1及第2期間之最初,訊號FPR為H位準。因此,訊號FPR在供給1行份之畫像資料Vin之期間的前半期間中成為H位準,在該期間之後半期間中成為L位準。
致能訊號Enb1、Enb2當被供給至掃描線驅動電路130中之AND電路136之時,如第7圖所示般,藉由AND電路134所求出之邏輯積訊號之脈衝寬,藉由該致能訊號Enb1或是Enb2被縮窄,當作掃描訊號被輸出。
在此,針對各掃描訊號,以第7圖及第11圖所示之致能訊號Enb1、Enb2或第3圖(a)中之畫像資料Vin,第3圖(b)中之畫像資料Vout之關係予以說明時,則在自外部裝置供給第5行之畫像資料Vin之期間之前半及後半期間,各個掃描訊號G15、G5成為H位準,在供給第6行之畫像資料Vin之期間的前半及後半期間,各個掃描訊號G16、G6成為H位準。因在第17行之後不存在掃描
線112,故在供給第7行畫像資料Vin之期間,僅在該後半期間掃描訊號G7成為H位準。同樣在供給第8行至第14行之畫像資料Vin之期間,僅在該後半期間掃描訊號G8至G14各自成為H位準。
並且,在供給第15行之畫像資料Vin之期間的前半及後半期間,各個掃描訊號G5、G15成為H位準,在供給第16行之畫像資料Vin之期間的前半及後半期間中掃描訊號G6、G16各自成為H位準。如上述般在第17行之後不存在掃描線112,故在供給第17行至第20行之畫像資料Vin之期間,僅在該前半期間掃描訊號G7至G10各自成為H位準。
因第1行至第4行之掃描線112不存在,故在供給第1行至第4行之畫像資料Vin之期間,僅在該前半期間,僅有G11至G14各成為H位準。
如此掃描訊號之供給,換言之,掃描訊號G5、G6、G7…、G16是以將掃描線112從上朝向下之方式,隔著一定間隔順序成為H位準。此時,在第1期間中在下區域之掃描訊號G15(G16)成為H位準之後,各個上區域之掃描訊號G5(G6)馬上成為H位準,在第2期間中上區域之掃描訊號G5(G6)成為H位準之後,各個下區域之掃描訊號G15(G16)馬上成為H位準(第1情形)。
另外,在第1期間中,掃描訊號G6(G17至G13)成為H位準之後的下一個,是鄰接於下方向之掃描訊號
G7(G8至G14)成為H位準,在第2期間中,掃描訊號G7(G8至G13)成為H位準之後的下一個,是鄰接於下方向之掃描訊號G8(G9至G15)成為H位準(第2情形)。
在此,在自外部裝置供給第5行之畫像資料Vin之期間的前半期間,自記憶體300讀出第15行之畫像資料Vout,並且掃描訊號G15成為H位準。
第15行之畫像資料Vout詳細而言,從15行1列至15行24列之畫像資料Vout,第1是如第9圖所示般,藉由S/P變換電路310被分配至6通道,並且對時間軸伸長6倍,第2,藉由D/A變換電路群320各被變換成類比訊號,第3因又為在第1期間供給1行份之畫像資料Vin之期間的前半期間,故指定負極性寫入,其結果,藉由反轉電路330以電壓Vc為基準反轉之負極性之資料訊號Vid1a至Vid6a而被輸出,第4,以電壓Vc為基準之電壓被放大,當作資料訊號Vid1至Vid6而被輸出。
另外,如上述般,區塊選擇電路140是與掃描線驅動電路130中之移位暫存器132和AND電路134相同之構成(參照第8圖)。因此,相當於邏輯積訊號之取樣訊號S1,是自傳送起始脈衝DX之供給,以僅延遲時脈訊號CLX之半週期的時序被輸出,並且將該取樣訊號順序僅移位時脈訊號CLX之半週期者,是成為取樣訊號S2、S3、S4。
為了配合該時序,掃描控制電路52是如第9圖所示般,以將時脈訊號CLX之半週期成為供給6畫素份之畫像資料Vout之期間的方式,使S/P變換電路310實行相展開處理,並且以比輸出第1至第6列之資料訊號Vid1至Vid6之時序先行6畫素份之時序,將傳送起始脈衝DX設為H位準,並且於讀出第12列之畫像資料Vout之前設為L位準。
依此,在輸出第1至第6列之資料訊號Vid1至Vid6之期間,取樣訊號S1成為H位準,在輸出第7至第12列、第13至第18列及第19至第24列之資料訊號Vid1至Vid6之期間,取樣訊號S2、S3及S4各成為H位準。
現在,在掃描訊號G15成為H位準之期間,當取樣訊號S1成為H位準之時,在第4圖中,屬於自左起第1區塊之第1至第6列之資料線114,是各取樣資料訊號Vid1至Vid6。當掃描訊號G15為H位準之時,被該6列資料線取樣之資料訊號Vid1至Vid6之電壓,是在第4圖中,各被施加至第15行之掃描線112,和第1列至第6列之資料線交叉之畫素110之畫素電極118。
之後,當取樣訊號S2成為H位準之時,這一次在屬於第2號區塊B2的第7至第11列之資料線114各取樣各個資料訊號Vid1至Vid6之電壓,該些資料訊號Vid1至Vid6之電壓各被施加至第i行之掃描線112和該6列之資料線114交叉之畫素之畫素電極118。
當取樣訊號S3、S4順序成為H位準之時,在屬於區
塊B3、B4之6列之資料線114各被取樣資料訊號Vid1至Vid6,該些資料訊號Vid1至Vid6是各被施加至第15行之掃描線112和被選擇之6列資料線114交叉的畫素之畫素電極118。
依此,實行對自15行1列至15行24列的畫素寫入負極性之電壓。並且,即使掃描訊號G15成為L位準而TFT116呈斷開,被寫入之電壓藉由液晶電容或積蓄電容109保持。
接著,在自外部裝置供給第5行之畫像資料Vin之期間的後半期間,自記憶體300讀出第5行之畫像資料Vout,並且掃描訊號G5成為H位準。
基本之動作因在於畫像資料Vout為第5行之點,及在第1期間供給1行份之畫像資料Vin之期間的後半期間,故除指定正極性寫入之點外,與掃描訊號G5成為H位準之前半期間相同。
因此,自外部裝置供給第5行之畫像資料Vin之期間的後半期間,掃描訊號G5成為H位準,實行對自5行1列至5行24列之畫像寫入正極性之電壓。
在此,供給第5行之畫像資料Vin之期間,是在其前半期間讀出第15行之畫像資料Vout,在其後半期間讀出第5行之畫像資料Vout。此時之資料訊號Vid1之電壓波形,是如同第10圖所示般。
如上述般,訊號FRP是在供給1行份之畫像資料Vin之期間的前半期間成為H位準,在該期間之後半期間成
為L位準。再者,寫入極性是在第1期間讀出第11至第20行之畫像資料Vout之時,為負極性,於讀出第1至第10行之畫像資料Vout之時為正極性,另外,在第2期間讀出第1至第10行之畫像資料Vout之時為負極性,於第11行至第20行之畫像資料Vout之時為正極性。因此,即使在第1及第2期間中之任一者,資料訊號Vid1是若訊號FPR為H位準時,則成為負極性,對電壓Vc,僅以畫像資料Vout指定之電壓(在第10圖以↓表示)成為低位側電壓,另外若訊號FRP為L位準之時,成為正極性,對電壓Vc,僅以畫像資料Vout所指定之電壓(在圖10中以↑表示)成為高位側電壓。
在此,在不對應於畫像資料Vout之期間,資料訊號Vid1之電壓若為正極性,則成為相當於黑色之電壓Vb(+),若為負極性則成為相當於黑色之電壓Vb(-)。
再者,在第10圖中,電壓Vw(+)、Vw(-)各為相當於正極性、負極性之白色的電壓。即是,資料訊號Vid1若為正極性則在電壓Vw(+)以上電壓Vb(+)以下之範圍,若為負極性則在電壓Vb(-)以上電壓Vw(-)以下之範圍,各成為因應灰階之值。
電壓Vc因為資料訊號之振幅基準,故電壓Vb(+)、Vw(+)和電壓Vb(-)、Vw(+)是成為以電壓Vc為基準之對稱關係。再者,在此,雖然例示資料訊號Vid1,但是即使針對其他通道之資料訊號Vid2至Vid6,也相同為以畫像資料Vout所指定之電壓,成為正或是負極性
之電壓。
並且,接地電位Gnd是相當於取樣訊號或掃描訊號等之邏輯訊號之L位準,電壓Vdd是相當於邏輯訊號之H位準。
其次,即使針對自外部裝置供給第6行之畫像資料Vin之期間的動作,也和供給第5行之畫像資料Vin之期間之動作相同,在該期間之前半期間,自記憶體300讀出第16行之畫像資料Vout,並且掃描訊號G16成為H位準,實行對第16行之畫素寫入負極性之電壓,在後半期間,自記憶體300讀出第6行之畫像資料Vout,並且掃描訊號G6成為L位準,實行對第6行之畫素寫入正極性之電壓。
在供給第7行至第14行之畫像資料Vin之期間,掃描訊號G7至G14僅在該後半期間各成為H位準,實行對第7至第14行之畫素寫入正極性之電壓。
供給第15行、第16行之畫像資料Vin之期間中,在前半期間,自記憶體300讀出第5、6行之畫像資料Vout,並且掃描訊號G5、G6成為H位準,實行對第5、6行寫入負極性之電壓,另外,在後半期間,讀出第15、16行之畫像資料Vout,並且,掃描訊號G15、G16成為H位準,實行對第15、16行之畫素寫入正極性之電壓。
在供給第17行至20行之畫像資料Vin之期間,在其前半期間,掃描訊號G7至G10各自成為H位準,實行對第7至第10行之畫素寫入負極性之電壓。
在供給第1行至5行之畫像資料Vin之期間,在其後半期間,掃描訊號G1至G5各自成為H位準,實行對第1至第5行之畫素寫入正極性之電壓。
若藉由如此之驅動,當注目於某畫素時,自選擇所對應於該注目的畫素之掃描線,至下一次選擇所對應於該注目的畫素之掃描線之期間中,資料線114因被交互施加正極性和負極性之電壓,故資料線之電壓對該畫素之液晶電容之保持電壓的影響(尤其,TFT116之洩漏量)在顯示區域之上下並無差異。
再者,於本實施型態中,在選擇某行之時序中,位於該行之畫素和位於該行之上一行的畫素,寫入極性雖然為相反,但是除此以外之畫素彼此,是寫入極性相同。因此,可以防止由於向錯(配向不良)所造成之顯示品質下降。
但是,如上述般本實施型態中,將資料訊號Vout分配成6通道,並且實行於時間軸伸長6倍之相展開處理。無相展開處理之構成中,為了每1畫素於資料線取樣資料訊號,則無法充分確保供給資料訊號至資料線之時間,有可能對畫素之寫入並不充分之故。
但是,在實行該相展開處理之構成中,於資料訊號Vid1至Vid6中,當藉由某種理由在通道間之特性產生差時,例如即使設為將所有畫素當作相同灰階之顯示,被資料線114取樣之電壓亦產生差。因此,所顯示之灰階稍微不同,依此使顯示品質下降。
若可以實行以消除該差異為方針之處理即可,但是實行如此處理之時序則有問題。即是,區域掃描驅動中,因不斷地讀出資料訊號Vout,故在顯示面板之垂直掃描中不存在單純之空白期間。
在此,首先在本實施型態中,將第1至第4行及第17至第20行當作虛擬畫素。依此,雖然讀出第1至第4行及第17至第20行之畫像資料Vout,但不存在所對應之掃描線。因此,若為虛擬畫素,在任何掃描訊號成為H位準之期間,設置虛擬畫素,可以設置任何掃描訊號成為L位準之期間。本實施型態中,是將該期間當作虛擬性之空白期間使用。
但是,在供給第1至第4行及第17至第20行之畫像資料Vin之期間的前半或是後半期間之一方期間,雖然讀出相同第1至第4行及第17至第20行之畫像資料Vout,但是在另一方期間,讀出離開10行之畫像資料Vout,實行電壓之寫入。並且,在供給第1至第4行及第17至第20行之畫像資料Vin之期間中,讀出第1至第4行及第17至第20行之畫像資料Vout之期間的前半或是後半之關係,是在第1期間及第2期間交換。
在此,雖然亦可以考慮計數垂直掃描訊號或水平掃描訊號等,檢測出供給第1至第4行及第17至第20行之畫像資料Vin之期間,並且,判別是在第1及第2期間中之那一期間,因應該些檢測結果,特定讀出第1至第4行及第17至第20行之畫像資料Vout之期間的構成,但是需
擔心電路構成會複雜化。
在此,於本實施型態中,讀出第1至第4行及第17至第20行之畫像資料Vout之期間中,是於藉由掃描控制電路52而所輸出之傳送起始脈衝DX、DY及致能訊號Enb1滿足特定條件之時,以實行以消除上述通道之差為方針的處理。
詳細而言,檢測電路60是輸入傳送起始脈衝DX、DY及致能訊號Enb1,在下一個期間將訊號Me設為H位準。即是,檢測電路60是在輸入傳送起始脈衝DY(成為H位準)期間,致能訊號Enb1成為H位準之期間的第1發,自傳送起始脈衝DX下降之時序,至訊號FRP之邏輯位準遷移的時序為止之期間,將訊號Me當作H位準,對電壓測量電路群70許可電壓監視動作。
並且,檢測電路60是在輸出傳送起始脈衝DY之期間,必須僅注目緊接於致能訊號Enb1最初成為H位準之期間後的傳送開始DX(之下降),但是就以如此之構成而言,由於所注目之傳送起始脈衝DX之下降,遮蔽傳送起始脈衝DX,無視之後的傳送起始脈衝DX,並藉由傳送起始脈衝DY自H位準下降至L位準,解除該遮罩之構成。
如上所述般,在第1期間,傳送起始脈衝DY成為H位準,是讀出第14、4、15、5行之畫像資料Vout之期間,其中,致能訊號Enb1成為H位準之期間,是讀出第4行之畫像資料Vout之期間。並且,傳送起始脈衝DX下
降之時序,是緊接於讀出第12列之畫像資料Vout之前。
另外,在第2期間,傳送起始脈衝DY成為H位準,是讀出第4、14、5、15行之畫像資料Vout之期間,其中,致能訊號Enb1成為H位準之期間,是讀出第4行之畫像資料Vout之期間。並且,傳送起始脈衝DX之時序,是緊接於讀出第11列之畫像資料Vout之後。
因此,無論在第1及第2期間中之任一者,訊號Me詳細而言,在自位在屬於區域100a之行之跟前的虛擬之第4行的畫像資料Vout之途中,至讀出屬於區域100a之行的畫像資料Vout之跟前,成為H位準。
當藉由檢測電路60訊號Me成為H位準之時,電壓測量電路群70中之各通道之電壓測量電路72,是測量各個所對應之通道之資料訊號之電壓,並且以所測量之電壓成為當作目標之電壓的方式,設定變更所對應之通道之電壓放大電路342之電壓放大率。
在此,第4行之畫像資料Vout因為虛擬,故對應於該畫像資料Vout之電壓,在第1期間指定正極性寫入之關係上,應成為相當於黑色之正極性的電壓Vb(+)。因此,在第1期間中,通道1至6之目標電壓為Vb(+)。
因此,例如對應於通道1之電壓測量電路72是如第12圖所示般,所測量之資料訊號Vid1之電壓,若從目標電壓之Vb(+)偏離時,則以對應於通道1之資料訊號Vid1成為電壓Vb(+)之方式,變更電壓放大電路342之電壓放大率。並且,所測量之資料訊號Vid1之電壓,
若與為目標電壓之Vb(+)一致時,則結束電壓放大電路342中之電壓放大率之變更。針對其他通道2至6,也實行相同動作。
再者,在第2期間中指定負極性寫入之關係上,對應於第4行之畫像資料Vout之電壓,是成為相當於黑色之負極性的電壓Vb(-)。即是,在第2期間中,成為通道1至6之目標電壓成為Vb(-),於訊號Me成為H位準之時,則實行相同之動作。
並且,從如此的電壓測量至變更電壓放大率之動作,是如第11圖中陰影線所示般,以比訊號Me成為H位準之期間更短之期間來完成。因此,訊號Me是成為該H位準之時序為重要,成為L位準之時序並沒有那樣重要。
本實施型態中,即使在區域掃描驅動中予以相展開處理之時,虛擬性創作出空白期間,在該期間中,實行以消除各通道之特性差為方針之處理。此時,虛擬性之空白期間之開始時序,因使用於區域掃描驅動之傳送起始脈衝DX、DY及致能訊號Enb1之邏輯位準滿足特定之條件,故不需要判斷該計數之構成,可謀求構成之簡易化。
並且,在上述實施型態中,為了便於說明,將區域100a中之畫素配列設為縱12行×橫24列之矩陣配列,並且雖然上下4行設為虛擬,但是當然不限於此。
如此,當變更矩陣配列,尤其有關虛擬之配列時,讀出虛擬行之畫像資料Vut之期間,也有對應於致能訊號Enb2成為H位準之期間的情形。因此,檢測電路60是以
適當切換致能訊號Enb1或是Enb2中之任一者的構成為佳。
並且,於上述實施型態中,在讀出第4行之畫像資料Vut之期間的一部份,雖然將訊號Me設為H位準,但是該構成主要是依存於供給傳送起始脈衝DY之時序,和供給傳送起始脈衝DY後,掃描訊號最初成為H位準之行的關係(即是,掃描線驅動電路130之構成)。因此,若使用掃描控制電路52輸出之訊號而可予以特定時,在讀出第4行以外中之任一行之虛擬的畫性資料Vout之期間中,即使當訊號Me當作H位準亦可。
再者,當訊號Me成為H位準之時,雖然於6通道份同時並行開始從電壓測量至變更電壓放大率為止的動作,但是即使為一面在每通道使實行時序予以移位,一面順序實行的構成亦可。
另外,在上述實施型態中,將S/P變換電路310中之相展開數m設為「6」,將畫像訊號線171之條數也設為「6」,但是針對表示該相展開數極畫像訊號線之條數的m,若為2條以上之整數亦可。
再者,處理電路50雖然是輸入數位之畫像資料Vin而予以相展開,但是即使為輸入類比之畫像訊號而予以相展開處理之構成亦可。並且,於上述實施型態中,雖然是以於共通電極108和畫素電極118之電壓有效值為小之時,執行白色顯示的正常白色模式予以說明,但是即使為執行黑色顯示之正常黑色模式亦可。
在區塊選擇電路140中,雖然取樣互相鄰接之移位訊號彼此之邏輯積訊號S1、S2、S3、S4,但是即使為掃描線驅動電路130般,使用致能訊號使該邏輯積訊號之脈衝寬更窄亦可。
並且,於實施型態中,如第10圖所示般被施加於共通電極108之電壓LCcom設為予資料訊號之振幅基準相同之電壓Vc。
但是,由於TFT116之閘極、汲極間之寄生電容,於接通至斷開時則有汲極(畫素電極118)之電位下降之現象(被稱為下推、穿越、場位凸起等)之情形。因防止液晶層105之惡化,故對於液晶電容原則上則為交流驅動,但是當將電壓LCcom和極性反轉之基準電壓Vc當作相同而予以交流驅動時,為了下推,液晶電容之電壓有效值,是負極性之一側變的比正極性寫入稍微大。在此,於無法忽視下推之影響時,則以成為即使以相同灰階執行正極性、負極性寫入,液晶電容之電壓有效值亦互相成為相等之方式,使共通電極108之電壓LCcom設為比極性反轉之基準電壓Vc稍微低位之構成為佳。
於上述實施型態中,雖然使用TN型當作液晶,但是即使使用具有BTN(Bi-stable Twisted Nematic)型、強介電型等之記憶性之雙安定型,或高分子分散型,還有在分子之長軸方向和短軸方向可視光之吸收具有各向異性之染料(客)溶解於一定分子配列之液晶(客),使染料分子予液晶分子平行配列之GH(客主)型等之液晶亦可。
再者,即使為於無施加電壓時液晶分子對兩基板是配列於垂直方向,另外於施加電壓時液晶分子對兩基板是配列於水平方向之垂直配向(homeotropic alignment)的構成亦可,即使為於無施加實液晶分子對兩基板是配列於水平方向,於施加電壓時,液晶分子對兩基板是配列於垂直方向的平行(水平)配向(homogeneous alignment)之構成亦可。如此一來,本發明中,可以適用於各種液晶或配向方式。
接著,作為使用與上述實施型態有關之光電裝置之電子機器之一例,針對將上述顯示面板100當作光閥使用之投影機予以說明。第13圖是表示該投影機之構成的平面圖。如該圖所示般,在投影機2100內部,設置有由鹵素燈等之白色光源所構成之燈單元2102。自該燈單元2102所射出之投射光是藉由被配置在內部之3片鏡2106及兩片分色鏡2108而被分離成R(紅)、G(綠)、B(藍)之3原色,各被引導至對應於各原色之光閥100R、100G及100B。並且,當B色之光與其他之R色或G色比較時,因光路為長,為了防止該損失,經由射入透鏡2122、中繼透鏡2123及射出透鏡2124所構成之中繼透鏡系統2121而被導入。
在此,光閥100R、100G及100B之構成是與上述實施型態中之顯示面板100相同,以對應於自處理電路(第13圖中省略)所供給之R、G、B之各顏色的畫像訊號各自被驅動。即是,該投影機2100中,包含顯示面板100
之光電裝置是對應於R、G、B之各顏色而被設置3組的構成。
藉由光閥100R、100G、100B而各被調變之光,是自3方向射入至分色稜鏡2112。然後,在該分色稜鏡2112中,R色及B色之光90度折射,另外G色之光則直線前進。因此,各色之畫像被合成後,螢幕2120是藉由投射透鏡2114被投射彩色畫像。
並且,光閥100R、100G及100B是藉由分色鏡2108射入對應於R、G、B之光,故如上述般,不需要設置彩色濾光片。再者,光閥100R、100B之透射像是藉由分色鏡2112反射後被投射,對此光閥100G之透射像因在不變之狀態下被投射,故光閥100R、100B之水平掃描方向是與光閥100G之水平掃描方向呈相反方向,成為顯示使左右反轉之影像的構成。
作為電子機器,除參照第13圖說明之外,可舉出適用電視、取景型螢幕直視型之錄影機、汽車導航裝置、呼叫器、電子記事本、電子計算機、文字處理器、工作台、視訊電話、POS終端機、數位相機、行動電話、具備觸控面板之機器等。然後,對於該些各種電子機器,當然可適用本發明所涉及之光電裝置。
10‧‧‧光電裝置
50‧‧‧處理電路
52‧‧‧掃描控制電路
60‧‧‧檢測電路
70‧‧‧電壓測量電路群
100‧‧‧顯示面板
110‧‧‧畫素
112‧‧‧掃描線
114‧‧‧資料線
116‧‧‧TFT
118‧‧‧畫素電極
130‧‧‧掃描線驅動電路
140‧‧‧區塊選擇電路
151‧‧‧TFT
171‧‧‧畫像訊號線
310‧‧‧S/P變換電路
340‧‧‧放大電路
2100‧‧‧投影機
第1圖是表示本發明之實施型態所涉及之光電裝置之全體構成之方塊圖。
第2圖是表示同光電裝置之顯示面板之構成的圖式。
第3圖是表示同光電裝置之畫面資料和顯示區域之關係的圖式。
第4圖是表示同顯示面板之畫素構成的圖式。
第5圖是表示在同光電裝置之記憶體被輸入輸出之畫像資料之圖式。
第6圖是表示同光電裝置之掃描線驅動電路之構成的圖式。
第7圖是表示同掃描線驅動電路之動作之圖式。
第8圖是表示同光電裝置之區塊選擇電路之構成的圖式。
第9圖是表示同光電裝置之水平掃描之圖式。
第10圖是表示同光電裝置之資料訊號之電壓波形的圖式。
第11圖是表示同光電裝置之電壓監視之時序的圖式。
第12圖是表示同光電裝置之電壓調整之圖式。
第13圖是表示作為適用同光電裝置之電子機器之投影機之構成的圖式。
DY‧‧‧傳送起始脈衝
CLY‧‧‧時脈訊號
FRP‧‧‧訊號
Enb1‧‧‧致能訊號
Enb2‧‧‧致能訊號
DX‧‧‧傳送起始脈衝
Vout‧‧‧畫像資料
Me‧‧‧訊號
Claims (6)
- 一種光電裝置,在畫素區域具有複數行之掃描線和複數列之資料線,和對應於上述複數行之掃描線和複數列之資料線之交叉而被設置之複數之畫素,該光電裝置之特徵為具備:掃描線驅動電路,其具有順序移位傳送起始脈衝之移位暫存器,將上述畫素區域沿著上述複數行之掃描線之配線方向假想性地至少分割成第1區域及第2區域,於選擇上述複數行之掃描線中之被包含在上述第1區域或是第2區域之一方的一掃描線之後,選擇被包含在上述第1區域或是第2區域之另一方的另一掃描線;區塊選擇電路,其是於上述一掃描線或上述另一掃描線被選擇之時,順序選擇上述複數列之資料線中之由m(m為比上述複數列之資料線之列數少的2以上之整數)列之資料線所構成之區塊;資料訊號供給電路,其是將因應畫素之灰階的電壓之資料訊號,各供給至m條之畫像訊號線,該畫素是對應於被選擇的上述一掃描線或上述另一掃描線和屬於被選擇的區塊之上述m列之資料線;取樣開關,其是被設置在上述複數列之資料線之各個上,將被供給至上述m條之畫像訊號線之上述資料訊號,取樣至屬於藉由上述區塊選擇電路所選擇出之區塊的上述m列之資料線;和電壓測量電路,其是從上述傳送起始脈衝上升至對應 於上述複數行之掃描線中之第一行之掃描線之畫像訊號被供給之期間,測量上述m條之畫像訊號線中,至少被供給至1條之資料訊號之電壓,上述電壓測量電路是以所測量出之資料訊號之電壓成為事先所預定之目標值之方式,調整藉由上述資料訊號供給電路之資料訊號的電壓。
- 如申請專利範圍第1項所記載之光電裝置,其中,上述掃描線驅動電路是具有移位暫存器,其是以時脈訊號CLY順序移位傳送起始脈衝DY;和邏輯電路,其是對應於上述複數之掃描線之各個而被設置,並且被供給著第1或第2致能訊號中之任一者,將自上述移位暫存器所輸出之移位訊號之脈衝寬,縮窄成上述第1或第2致能訊號中之任一者的脈衝寬,而以掃描訊號供給至上述被選擇的上述一掃描線或上述另一掃描線,被供給著上述第1致能訊號之邏輯電路,和被供給著上述第2致能訊號之邏輯電路是被交互配列,上述區塊選擇電路是具有以時脈訊號CLX順序移位傳送起始脈衝DX之移位暫存器,又具有檢測出上述傳送起始脈衝DY、上述第1或是第2致能訊號中之任一者和上述傳送起始脈衝DX滿足特定條件,而准許對上述電壓測量電路測量上述電壓的檢測電路。
- 如申請專利範圍第2項所記載之光電裝置,其中, 上述檢測電路是當作可切換上述傳送起始脈衝DY和上述第1或第2致能訊號中之任一者,而檢測出上述特定之條件。
- 一種光電裝置,在畫素區域具有複數之畫素,該些畫素是對應於複數行之掃描線和複數列之資料線之交叉而被設置,當上述掃描線被選擇之時,成為因應被供給至上述資料線之資料訊號之電壓的灰階,沿著上述複數行之掃描線之配線方向,將上述畫素區域假設性地至少分割成第1區域及第2區域,該光電裝置特徵為具備:掃描線驅動電路,其是以在朝向特定方向之方式隔著一定間隔排他性地選擇上述複數行之掃描線,分成於選擇上述複數行之掃描線中之被包含在上述第1區域或是第2區域之一方的一掃描線之後,選擇被包含在上述第1區域或是第2區域之另一方之另一掃描線的第1情形,和選擇被包含在上述第1區域或是第2區域之一方之一掃描線之後,選擇對上述所選擇之一掃描線在上述特定方向上相鄰接之一掃描線的第2情形,而選擇上述複數之掃描線;區塊選擇驅動電路,其是於上述一掃描線或上述另一掃描線被選擇之時,順序選擇上述複數列之資料線中之由m(m為比上述複數列之資料線之列數少的2以上之整數)列之資料線所構成之區塊的區塊選擇電路;資料訊號供給電路,其是將因應畫素之灰階的電壓之資料訊號,各供給至m條之畫像訊號線,該畫素是對應 於被選擇的上述一掃描線或上述另一掃描線和屬於被選擇的區塊之上述m列之資料線;取樣開關,其是被設置在上述複數列之資料線之各個上,將被供給至上述m條之畫像訊號線之上述資料訊號,取樣至屬於藉由上述區塊選擇電路所選擇出之區塊的上述m列之資料線;和電壓測量電路,其是在上述第2情形中,當上述複數行之掃描線中之任一者不被選擇時,測量上述m條之畫像訊號線中,至少被供給至1條之資料訊號的電壓,上述電壓測量電路是以所測量出之資料訊號之電壓成為事先所預定之目標值之方式,調整藉由上述資料訊號供給電路之資料訊號的電壓。
- 一種資料訊號之電壓監視方法,在畫素區域具有複數之畫素,該些畫素是對應於複數行之掃描線和複數列之資料線之交叉而被設置,當上述掃描線被選擇之時,成為因應被供給至上述資料線之資料訊號之電壓的灰階,沿著上述複數行之掃描線之配線方向,將上述畫素區域假設性地至少分割成第1區域及第2區域,該光電裝置中的資料訊號之電壓監視方法之特徵為:藉由順序移位傳送起始脈衝,選擇上述複數行之掃描線中之被包含在上述第1區域或第2區域之一方的一掃描線之後,選擇被包含在上述第1區域或第2區域之另一方的另一掃描線,於選擇上述一掃描線或上述另一掃描線之時,順序選 擇上述複數列之資料線中之由m(m為比上述複數列之資料線之列數少的2以上之整數)列之資料線所構成之區塊,將因應畫素之灰階的電壓之資料訊號,各供給至m條之畫像訊號線,該畫素是對應於所選擇的上述一掃描線或上述另一掃描線和屬於所選擇的區塊之上述m列之資料線,將供給至上述m條之畫像訊號線之上述資料訊號,取樣至屬於所選擇之區塊之上述m列之資料線,從上述傳送起始脈衝上升至對應於上述複數行之掃描線中之第一行之掃描線之畫像訊號被供給之期間,測量上述m條之畫像訊號線中,至少被供給至1條之資料訊號之電壓,以所測量出之資料訊號之電壓成為事先所預定之目標值之方式,調整藉由上述資料訊號供給電路之資料訊號的電壓。
- 一種光電裝置之驅動方法,在畫素區域具有複數畫素,該些畫素是對應於複數行之掃描線和複數列之資料線之交叉而被設置,當上述掃描線被選擇之時,成為因應被供給至上述資料線之資料訊號之電壓的灰階,沿著上述複數行之掃描線之配線方向,將上述畫素區域假設性地至少分割成第1區域及第2區域,該光電裝置之驅動方法之特徵為:藉由順序移位傳送起始脈衝,選擇上述複數行之掃描 線中之被包含在上述第1區域或第2區域之一方的一掃描線之後,選擇被包含在上述第1區域或第2區域之另一方的另一掃描線,於選擇上述一掃描線或另一掃描線之時,順序選擇上述複數列之資料線中之由m(m為比上述複數列之資料線之列數少的2以上之整數)列之資料線所構成之區塊,將因應畫素之灰階的電壓之資料訊號,各供給至m條之畫像訊號線,該畫素是對應於所選擇的上述一掃描線或上述另一掃描線和屬於所選擇的區塊之上述m列之資料線,將供給至上述m條之畫像訊號線之上述資料訊號,取樣至屬於所選擇之區塊之上述m列之資料線,從上述傳送起始脈衝上升至對應於上述複數行之掃描線中之第一行之上述掃描線之畫像訊號被供給之期間,測量上述m條之畫像訊號線中,至少被供給至1條之資料訊號之電壓,以所測量出之資料訊號的電壓成為事先所預定之目標值之方式,調整所測量出之被供給至畫像訊號線之資料訊號的電壓。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005336130 | 2005-11-21 | ||
JP2006231065A JP4887977B2 (ja) | 2005-11-21 | 2006-08-28 | 電気光学装置、電気光学装置の駆動方法、電圧モニタ方法および電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200721099A TW200721099A (en) | 2007-06-01 |
TWI410922B true TWI410922B (zh) | 2013-10-01 |
Family
ID=38052995
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW095140585A TWI410922B (zh) | 2005-11-21 | 2006-11-02 | 光電裝置、光電裝置之驅動方法及電壓監視方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7898534B2 (zh) |
JP (1) | JP4887977B2 (zh) |
KR (1) | KR100838143B1 (zh) |
TW (1) | TWI410922B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5481791B2 (ja) * | 2008-03-12 | 2014-04-23 | セイコーエプソン株式会社 | 駆動回路及び駆動方法、並びに電気光学装置及び電子機器 |
JP5471090B2 (ja) * | 2008-09-03 | 2014-04-16 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP2010281993A (ja) * | 2009-06-04 | 2010-12-16 | Sony Corp | 表示装置、表示装置の駆動方法および電子機器 |
TWI423240B (zh) * | 2010-10-27 | 2014-01-11 | Au Optronics Corp | 控制閘極訊號之方法及相關裝置 |
CN112542145B (zh) * | 2019-09-18 | 2021-12-31 | 友达光电股份有限公司 | 显示面板 |
CN113838398B (zh) | 2020-06-24 | 2023-07-18 | 京东方科技集团股份有限公司 | 显示面板、显示装置 |
TWI756969B (zh) * | 2020-12-07 | 2022-03-01 | 友達光電股份有限公司 | 移位暫存器電路 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020140650A1 (en) * | 2001-03-30 | 2002-10-03 | Fujitsu Limited | Liquid crystal display device |
US20030043097A1 (en) * | 2001-06-15 | 2003-03-06 | Hitachi, Ltd. | Liquid crystal display device |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03259219A (ja) * | 1990-03-09 | 1991-11-19 | Fujitsu Ltd | 液晶表示装置の駆動制御方式 |
US5113134A (en) * | 1991-02-28 | 1992-05-12 | Thomson, S.A. | Integrated test circuit for display devices such as LCD's |
JP3213472B2 (ja) * | 1994-04-26 | 2001-10-02 | シャープ株式会社 | アクティブマトリクス基板又はアクティブマトリクス液晶パネルの欠陥検出検査方法、欠陥検出検査装置 |
JP3219970B2 (ja) * | 1995-06-27 | 2001-10-15 | シャープ株式会社 | 液晶駆動回路 |
GB9705703D0 (en) * | 1996-05-17 | 1997-05-07 | Philips Electronics Nv | Active matrix liquid crystal display device |
JP3364114B2 (ja) * | 1997-06-27 | 2003-01-08 | シャープ株式会社 | アクティブマトリクス型画像表示装置及びその駆動方法 |
US6265889B1 (en) * | 1997-09-30 | 2001-07-24 | Kabushiki Kaisha Toshiba | Semiconductor test circuit and a method for testing a semiconductor liquid crystal display circuit |
JP3620246B2 (ja) * | 1997-11-07 | 2005-02-16 | セイコーエプソン株式会社 | 液晶駆動回路および液晶表示装置 |
JP2001005429A (ja) * | 1999-06-18 | 2001-01-12 | Matsushita Electric Ind Co Ltd | 液晶表示装置の駆動回路 |
JP2001022316A (ja) * | 1999-07-09 | 2001-01-26 | Matsushita Electronics Industry Corp | 映像表示装置用駆動回路 |
US6590553B1 (en) * | 1999-07-23 | 2003-07-08 | Nec Corporation | Liquid crystal display device and method for driving the same |
JP3800912B2 (ja) * | 2000-03-13 | 2006-07-26 | セイコーエプソン株式会社 | 電気光学装置および電子機器 |
JP3804853B2 (ja) * | 2000-06-02 | 2006-08-02 | カシオ計算機株式会社 | 液晶駆動装置およびその駆動方法 |
JP3473600B2 (ja) * | 2000-12-01 | 2003-12-08 | セイコーエプソン株式会社 | 液晶表示装置、画像データ補正回路、画像データ補正方法および電子機器 |
US7079161B2 (en) * | 2001-06-14 | 2006-07-18 | Canon Kabushiki Kaisha | Image display apparatus |
JP3606270B2 (ja) * | 2001-07-09 | 2005-01-05 | セイコーエプソン株式会社 | 電気光学装置の駆動方法、画像処理回路、電子機器、および補正データ生成方法 |
JP4701589B2 (ja) * | 2002-09-30 | 2011-06-15 | セイコーエプソン株式会社 | 液晶装置と投射型表示装置 |
TW594655B (en) * | 2003-07-11 | 2004-06-21 | Toppoly Optoelectronics Corp | Testing circuit and method thereof for a flat panel display |
JP4239892B2 (ja) * | 2003-07-14 | 2009-03-18 | セイコーエプソン株式会社 | 電気光学装置とその駆動方法ならびに投射型表示装置、電子機器 |
JP4543632B2 (ja) * | 2003-08-07 | 2010-09-15 | 日本電気株式会社 | 液晶表示装置及び液晶表示装置駆動方法 |
US7602359B2 (en) * | 2004-02-02 | 2009-10-13 | Seiko Epson Corporation | Image signal correcting method, correcting circuit, electro-optical device, and electronic apparatus |
JP4525152B2 (ja) * | 2004-04-16 | 2010-08-18 | セイコーエプソン株式会社 | 電気光学装置用駆動回路及び電気光学装置用駆動方法、並びにこれを備えた電気光学装置及び電子機器 |
JP4466185B2 (ja) * | 2004-04-27 | 2010-05-26 | セイコーエプソン株式会社 | 電気光学装置及び電子機器 |
JP4142028B2 (ja) * | 2004-07-09 | 2008-08-27 | セイコーエプソン株式会社 | 電気光学装置、電気光学装置の信号処理回路、処理方法および電子機器 |
-
2006
- 2006-08-28 JP JP2006231065A patent/JP4887977B2/ja not_active Expired - Fee Related
- 2006-11-01 US US11/555,514 patent/US7898534B2/en not_active Expired - Fee Related
- 2006-11-02 TW TW095140585A patent/TWI410922B/zh not_active IP Right Cessation
- 2006-11-20 KR KR1020060114556A patent/KR100838143B1/ko active IP Right Grant
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020140650A1 (en) * | 2001-03-30 | 2002-10-03 | Fujitsu Limited | Liquid crystal display device |
US20030043097A1 (en) * | 2001-06-15 | 2003-03-06 | Hitachi, Ltd. | Liquid crystal display device |
Also Published As
Publication number | Publication date |
---|---|
KR20070053630A (ko) | 2007-05-25 |
JP4887977B2 (ja) | 2012-02-29 |
KR100838143B1 (ko) | 2008-06-13 |
TW200721099A (en) | 2007-06-01 |
JP2007164142A (ja) | 2007-06-28 |
US20070115239A1 (en) | 2007-05-24 |
US7898534B2 (en) | 2011-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9070341B2 (en) | Liquid crystal display device and driving method thereof | |
US7932885B2 (en) | Electro-optical device and electronic apparatus with dummy data lines operated substantially simultaneously | |
KR101303533B1 (ko) | 액정표시장치와 그 구동방법 | |
KR100770506B1 (ko) | 액정 표시 장치의 구동 회로, 액정 표시 장치, 액정 표시장치의 구동 방법, 및 전자기기 | |
KR100653143B1 (ko) | 전기광학장치, 전기광학장치의 구동회로, 전기광학장치의구동방법 및 전자기기 | |
US7495650B2 (en) | Electro-optical device and electronic apparatus | |
US7808467B2 (en) | Electro-optical device, method of driving electro-optical device, driving circuit, and electronic apparatus | |
US7573449B2 (en) | Method of correcting unevenness of brightness, correction circuit for correcting unevenness of brightness, electro-optical device, and electronic apparatus | |
TWI410922B (zh) | 光電裝置、光電裝置之驅動方法及電壓監視方法 | |
KR20060107805A (ko) | 전기 광학 장치, 전기 광학 장치의 구동 방법, 구동 회로및 전자 기기 | |
US20050270282A1 (en) | Flat display panel driving method and flat display device | |
US8184205B2 (en) | Electro-optical device and electronic apparatus | |
JP4501952B2 (ja) | 電気光学装置、その駆動方法および電子機器 | |
US7956840B2 (en) | Electro-optical device, driving method, and electronic apparatus | |
US20070285383A1 (en) | Electro-optical device, method for driving electro-optical device, and electronic apparatus | |
KR101615765B1 (ko) | 액정표시장치와 그 구동 방법 | |
US7684092B2 (en) | Electro-optical device and writing circuit of electro-optical device | |
CN100524401C (zh) | 电光装置及其驱动方法、电压监视方法以及电子设备 | |
JP2007017564A (ja) | 電気光学装置、駆動方法および電子機器 | |
JP2006227468A (ja) | 電気光学装置および電子機器 | |
JP2006330510A (ja) | 電気光学装置、駆動方法および電子機器 | |
JP2006267359A (ja) | 電気光学装置および電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |