TWI396238B - 形成奈米叢集電荷儲存裝置之方法 - Google Patents

形成奈米叢集電荷儲存裝置之方法 Download PDF

Info

Publication number
TWI396238B
TWI396238B TW094118848A TW94118848A TWI396238B TW I396238 B TWI396238 B TW I396238B TW 094118848 A TW094118848 A TW 094118848A TW 94118848 A TW94118848 A TW 94118848A TW I396238 B TWI396238 B TW I396238B
Authority
TW
Taiwan
Prior art keywords
region
layer
semiconductor device
charge storage
forming
Prior art date
Application number
TW094118848A
Other languages
English (en)
Other versions
TW200616096A (en
Inventor
Robert F Steimle
Original Assignee
Freescale Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Freescale Semiconductor Inc filed Critical Freescale Semiconductor Inc
Publication of TW200616096A publication Critical patent/TW200616096A/zh
Application granted granted Critical
Publication of TWI396238B publication Critical patent/TWI396238B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/42Simultaneous manufacture of periphery and memory cells
    • H10B41/49Simultaneous manufacture of periphery and memory cells comprising different types of peripheral transistor
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/962Quantum dots and lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Thin Film Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

形成奈米叢集電荷儲存裝置之方法
本發明係關於半導體裝置,且更特定言之,係關於具有奈米叢集之此等裝置。
諸如記憶體(例如非揮發性記憶體)之一些裝置利用稱為奈米叢集(例如矽、鋁、金或鍺之奈米叢集)之離散電荷儲存元件來將電荷儲存在一電晶體之電荷儲存位置中。在一些實例中,該等奈米叢集係定位於兩個電介質層(一底部電介質層與一控制電介質層)之間。該等電晶體之實例包括薄膜儲存電晶體。一記憶體通常包括一陣列之該等電晶體。奈米叢集類型之實例包括摻雜及未摻雜之半導體奈米叢集,諸如矽奈米叢集、鍺奈米叢集及其合金。奈米叢集類型之其它實例包括各種導電結構,諸如金屬奈米叢集(例如,金奈米叢集及鋁奈米叢集)及金屬合金奈米叢集。在一些實例中,奈米叢集大小為10至100埃。
具有帶有奈米叢集之電荷儲存電晶體的一些記憶體係建構在積體電路上,該等積體電路亦包括電路中用於使該等電荷儲存電晶體之電荷儲存位置充電及放電之高壓電晶體。使電荷儲存位置充電或放電係用以儲存一或多位資訊且可稱為程式化或抹除。此等高壓電晶體通常包括一相對較厚之閘極氧化物層。用以生長該閘極氧化物層之氧化過程可穿透該等電荷儲存電晶體之控制電介質層,從而不當地氧化該等奈米叢集並不當地增加該底部電介質層之厚度。因此,需要一種用於製造一帶有奈米叢集之裝置的經改良之方法。
本發明係關於一種形成一奈米叢集電荷儲存裝置之方法,其包含:識別一半導體裝置之一第一區域來定位一或多個非電荷儲存裝置;識別該半導體裝置之一第二區域來定位一或多個電荷儲存裝置;在該半導體裝置之該第一區域中形成一用作該或該等非電荷儲存裝置之一閘極絕緣層的閘極氧化物層;及隨後在該半導體裝置之該第二區域中形成一奈米叢集電荷儲存層。
以下論述意欲提供本發明之至少一實例之一詳細描述且不應認為係本發明自身之限制。相反地,任何數目之變體可屬於在此描述後之專利申請範圍中所嚴格界定之本發明之範疇。
圖1至14展示根據本發明之一第一實施例的一包括奈米叢集之記憶體之製造中的各階段期間之一半導體晶圓的部分側視圖。如稍後將描述的,目前所揭示之實施例在形成記憶體裝置之奈米叢集之前形成高壓電晶體之相對較厚的閘極氧化物層。以此方式,奈米叢集在一高壓電晶體閘極氧化物層之形成中不受影響。該技術可防止該等奈米叢集之氧化,同時保持下方穿隧電介質層之厚度。
圖1展示一根據本發明之一實施例之半導體裝置10。半導體裝置10可為一積體電路晶粒(integrated circuit die)之一部分。半導體裝置10包括為當前所說明之製造階段中之整個晶圓之一部分的基板12。基板12可為任何類型之半導體基板,諸如矽基板、矽鍺基板、鍺基板、神化鎵基板或其類似物。半導體裝置10亦包括各種摻雜物阱14、18及20,該等摻雜物阱形成半導體裝置10之功能電路之部分。基板亦包括各種預成形淺渠溝隔離結構(未圖示)以分離不同裝置並橫向分離本文中所論述之該等阱。半導體裝置10可包括各種不同的裝置區域,諸如一高壓區域26,高壓電晶體可在其中形成;一記憶體區域28,記憶電晶體(諸如,非揮發性記憶體(NVM)電晶體)可在其中形成;及一輸入/輸出(I/O)邏輯區域30,I/O電晶體(其可用於執行一I/O功能)及/或邏輯電晶體(其可用於執行一邏輯功能)可在其中形成。注意,在替代實施例中,裝置10可包括任何數目及類型之裝置區域,其中該等不同區域中之該等裝置可包括不同的電特性。
在所說明之實施例中,摻雜物阱14位於高壓區域26中,摻雜物阱18位於記憶體區域28中,且摻雜物阱20位於I/O/邏輯區域30中。注意,摻雜物阱14、18及20可具有不同形式。在一實施例中,阱18形成一諸如非揮發性記憶體(NVM)陣列之記憶體陣列之儲存單元電路之部分,且阱14及20形成包括各種類型之周邊裝置(諸如高壓裝置、I/O裝置及/或邏輯裝置)之周邊電路之部分。在所說明之實施例中,阱18係一P阱,一陣列之儲存單元可駐留在該阱中。雖然在一些上下文中,周邊裝置僅包括高壓(HV)裝置(例如,單元充電/放電裝置),但是在本文中所論述之實施例中,周邊裝置包括該記憶體陣列外的各種裝置且可包括HV裝置、積體電路晶粒輸入/輸出(I/O)裝置及低壓(LV)裝置(例如,邏輯裝置)。在所說明之實施例中,該等周邊裝置可駐留在區域26及/或區域30中。因此,在一實施例中,區域28係用於形成電荷儲存裝置,且區域26及30係用於形成非電荷儲存裝置。高壓區域26中之阱14可形成用於程式化及抹除該記憶體陣列之單元的電路(例如,高壓電晶體)之部分。在所說明之實施例中,阱14係一n阱。半導體裝置10可另外或額外包括一在一深n型隔離阱內之HVp阱。在所說明之實施例中,阱20形成半導體裝置10之I/O/邏輯電路之部分。所說明之阱20係一n阱。半導體裝置可另外或額外包括一在一深n型隔離阱內之p阱。在一實施例中,阱20係一雙閘極氧化物層(DGO)阱。
半導體裝置10亦包括一覆於區域26及28中之基板12上的HV電晶體閘極氧化物層22及一覆於區域30內之基板12上的I/O電晶體閘極氧化物層24。氧化物層22可用以在區域26中形成高壓電晶體之閘極堆疊,且氧化物層24可用以在區域30中形成I/O及/或邏輯裝置之閘極堆疊。在一實施例,HV電晶體閘極氧化物層22係一二氧化矽層。或者,諸如氧氮化矽、氧化鉿、氧化鋁、氧化鑭或矽酸鑭之其它電介質質可用於氧化物層22。可藉由(例如)(在氧或水蒸氣環境下)生長氧化物或藉由化學氣相沈積(CVD)來在基板12之上形成氧化物層22。在一實施例中,氧化物層22具有至少5奈米之厚度,但是在其它實施例中氧化物層22可具有其它厚度。(注意,在一實施例中,氧化物層22亦可稱為閘極電介質層22)。在一實施例中,I/O電晶體閘極氧化物層24係一二氧化矽層。或者,諸如氧氮化矽、氧化鉿、氧化鋁、氧化鑭或矽酸鑭之其它電介質質可用於氧化物層24。在一實施例中,在氧化物層22形成後,可使用一圖案化遮罩層來移除區域30內之氧化物層22之部分,以便可藉由(例如)(在氧或水蒸氣環境中)生長氧化物或藉由CVD來在區域30內形成氧化物層24。(注意,在一實施例中,氧化物層24亦可稱為一閘極電介質層或一閘極絕緣層)。在所說明之實施例中,氧化物層24比氧化物層22薄且可具有(例如)至少2.5奈米之厚度,但是在其它實施例中氧化物層24可具有其它。在又一實施例中,氧化物層22可替代氧化物層24用於區域30中。
注意,可使用習知技術來形成摻雜物阱14、18及20。又,在一實施例中,摻雜物阱14及20可在氧化物層22及24形成之前形成,而摻雜物阱18可在氧化物層22及24形成之後形成(其中摻雜物阱18之植入物係經由氧化物層22及24來執行)。或者,全部摻雜物阱14、18及20皆可在氧化物層22及24形成之前或之後形成。亦注意,在替代實施例中,區域26、28及30中之每一者中可存在任何數目的阱。
參看圖2,一第一閘極電極層32(亦稱為一閘極層)係在氧化物層22及氧化物層24之上形成。在一實施例中,第一閘極電極層32為HV區域26及I/O邏輯區域30中之電晶體提供一底部閘極電極層。在一實施例中,第一閘極電極層32包括多晶矽(亦稱為多晶體矽)。在替代實施例中,第一閘極電極層32可包括具有類似於經摻雜之多晶矽之功函數的功函數的其它材料。或者,第一閘極電極層32可為一金屬層。在一實施例中,第一閘極電極層32可藉由CVD來形成,且可具有至少30奈米之厚度。仍參看圖2,在第一閘極電極層32形成後,在第一閘極電極層32之上形成一氧化障壁層34。在一實施例中,氧化障壁層34包括氮化物。或者,氧化障壁層34可包括富含矽之氮化物。在其它實施例中,氧化障壁層34因此可由在隨後之氧化期間保護下面層之任何一或多種材料形成。在一實施例,如下文將描述的,氧化障壁層34亦提供一在隨後之蝕刻期間使用之蝕刻終止層。因此,氧化障壁層34亦可稱為一蝕刻終止層或一氧化障壁層/蝕刻終止層。在另一實施例中,可使用多個層來替代層34。在一實施例中,氧化障壁層34可藉由CVD來形成且可具有至少15奈米之厚度。
在一實施例中,可在氧化障壁層34形成之前或之後摻雜第一閘極電極層32。舉例而言,在一實施例中,可在區域26、28及30中之每一者中不同地摻雜第一閘極電極層32。舉例而言,在一實施例中,摻雜第一閘極電極層32以使得其在區域26及30中之每一者中形成一p型材料及一n型材料,而在區域28中保持未摻雜。注意,習知遮罩及摻雜技術可用以摻雜第一閘極電極層32。在一實施例中,摻雜第一間極電極層32可用以獲得在該等區域中之每一者中形成之電晶體的適當功函數及臨限電壓。或者,可在該等區域中之任一者中執行其它摻雜或不摻雜。
參看圖3,在氧化障壁層34之上形成一圖案化遮罩層36,該圖案化遮罩層36界定記憶體區域28中之一開口,以使得可曝露記憶體區域28中之基板12。在一實施例中,圖案化遮罩層36包括光阻。參看圖4,移除氧化障壁層34之藉由圖案化遮罩層36所曝露之部分,且隨後,移除第一閘極電極層32之藉由圖案化遮罩層36所曝露之部分。在一實施例中,使用一相同的蝕刻製程來移除氧化障壁層34及第一閘極電極層32之部分。或者,可使用不同的蝕刻化學物質來移除氧化障壁層34及第一閘極電極層32中之每一者。在一實施例中,使用乾式蝕刻來移除氧化障壁層34及第一閘極電極層32。
參看圖5,移除氧化物層22之藉由圖案化遮罩層36所曝露之部分。在一實施例中,使用一濕式蝕刻來移除氧化物層22之部分。在該濕式蝕刻之後,移除圖案化遮罩層36。亦可使用一濕式蝕刻來移除圖案化遮罩層36。
參看圖6,在記憶體區域28中之基板12之曝露部分之上形成一穿隧電介質層38。在一實施例中,穿隧電介質層38係一氧化物層。在替代實施例中,可將諸如氮氧化矽、氧化鉿、氧化鋁、氧化鑭、或矽酸鑭之其它電介質質用於穿隧電介質層38。在一實施例中,可使用(例如)(例如在氧或水蒸氣環境中)氧化、CVD、分子CVD、原子層沈積(ALD)或物理氣相沈積(PVD)來形成穿隧電介質層38。在所說明之實施例中,穿隧電介質層38係藉由在基板12之上生長一氧化物層而形成。因此,在此實施例中,穿隧電介質層38不形成在氧化障壁層34之上。亦注意,氧化障壁層34保護第一閘極電極層32在穿隧電介質層38之形成期間不被氧化。然而,在沈積了穿隧電介質層38之替代實施例中,可在區域26及30中之氧化障壁層34之上及區域28中之基板12之上形成穿隧電介質層38。
仍參看圖6,奈米叢集40(例如矽、鋁、金、鍺或一矽鍺合金或其它類型之導電材料或摻雜或未摻雜之半導體材料之奈米叢集)之一層係藉由(例如)CVD技術、浮質沈積技術、旋塗式塗覆技術或自組裝技術(諸如退火一薄膜以形成奈米叢集)而在氧化障壁層34及穿隧電介質38之上形成。在一實施例中,該等奈米叢集40係矽奈米叢集。在將奈米叢集用於一非揮發性記憶體中之實施例中,該等奈米叢集具有1 X 101 2 cm2 之平面密度,並且大小為5至7奈米。在一些實施例中,奈米叢集之大小為1至10奈米。然而,其它實施例中之奈米叢集可具有其它大小及/或其它密度。在一實施例中,奈米叢集40為通常等於從集之平均大小的平均距離所分開。一該實施例中之平均距離大於4奈米。雖然奈米叢集40展示為具有均一之大小及分佈,但是奈米叢集24在真實實務中可具有不均一之大小及不均一之分佈。奈米叢集40可用於在半導體裝置10之一非揮發性記憶體之電晶體(參看圖14)中建構電荷儲存位置。注意,奈米叢集40亦可稱為一奈米叢集電荷儲存層40。
參看圖7,在奈米叢集40形成後,在奈米叢集40(例如,藉由化學氣相沈積)之上形成一電介質材料層以形成一控制電介質層42。在一實施例中,控制電介質層42係一沈積在該等奈米叢集之上、因而圍繞該等奈米叢集之二氧化矽層。或者,可將諸如氮氧化矽、氧化鉿、氧化鋁、氧化鑭、或矽酸鑭之其它電介質質用於層42。在另一實施例中,二氧化矽、氮化矽及二氧化矽之氧化物-氮化物一氧化物(ONO)堆疊可用於層42。在替代實施例中,可使用其它材料或材料之堆疊來形成控制電介質層42。在一實施例中,控制電介質層42具有大約5至10奈米之厚度,但是在其它實施例中該控制電介質層42可具有其它厚度。
在替代實施例中,注意,可以多種不同方式形成穿隧電介質層38、奈米叢集40及控制電介質層42。舉例而言,在一些實施例中,穿隧電介質層38、奈米叢集40及控制電介質層42可藉由將離子(例如矽或鍺)植入至一電介質材料層(未圖示)、繼而退火該等離子以在該電介質材料層中形成奈米叢集來形成。在其它實施例中,穿隧電介質層38、奈米叢集40及控制電介質層42可藉由再結晶兩個電介質材料層之間的一富含矽之氧化物層以形成該等奈米叢集來形成。在其它實施例中,該等奈米叢集可建構在位於該穿隧電介質層上的多個層中。在其它實施例中,該等奈米叢集係藉由沈積奈米叢集材料之一薄非晶系層(例如1至5奈米)並在隨後之退火過程中退火所得結構來形成。
參看圖8,在控制電介質層42之上形成一圖案化遮罩層44,該圖案化遮罩層44覆蓋記憶體區域28並曝露區域26及30。在一實施例中,圖案化遮罩層44係一光阻層且可使用習知技術來形成。參看圖9,移除區域26及30中之控制電介質層42及奈米叢集40之(藉由圖案化遮罩層44所曝露之)部分。在一實施例中,可使用一乾式蝕刻。或者,可藉由一濕式蝕刻來移除該等區域,該濕式蝕刻可包括隨後之洗淨步驟以移除該等奈米叢集。注意,在所說明之實施例中,氧化障壁層34亦可作為一蝕刻終止層來運作。以此方式,氧化障壁層34亦為一乾式蝕刻提供一端點。(注意,在一替代實施例中,可使用一額外層來提供一蝕刻終止層。)注意,在穿隧電介質層38係沈積而非生長之實施例中,穿隧電介質層38亦存在於區域26及30中之氧化障壁層34之上及奈米叢集40之下。在此等實施例中,在區域26及30中之控制電介質層42及奈米叢集40(由圖案化遮罩層44曝露)經移除後,亦可移除在此等區域中之穿隧電介質層38之部分。
參看圖10,可使用(例如)一乾式蝕刻或一濕式蝕刻來移除氧化障壁層34之藉由圖案化遮罩層44所曝露之部分。參看圖11,使用習知技術來移除圖案化遮罩層44。在一實施例中,在移除圖案化遮罩層44之前,可使用氫氟酸洗淨法藉由用氫來終止矽表面且防止此等曝露表面上之氧化物生長來鈍化多晶矽層32之曝露表面。以此方式,防止在隨後層形成之前形成顯著的自然氧化物層氧化物層。
參看圖12,在區域26及30中之第一閘極電極層32之上及在區域28中之控制電介質層42之上形成一第二閘極電極層46。因此,第一閘極電極層32及第二閘極電極層46形成用於區域26及30中之HV電晶體、I/O電晶體及邏輯電晶體之一閘極堆疊之部分。注意,上述之氫氟酸洗淨法(若使用)防止在第一閘極電極層與第二閘極電極層之間形成一顯著的氧化物層。在另一實施例中,可使用一高溫(例如,高於800攝氏度)爐中之氫烘焙以在第二閘極電極層46形成之前移除任何自然氧化物層氧化物層生長。在一實施例中,第二閘極電極層46係由與第一閘極電極層32相同之材料形成。或者,其可為不同材料。在一實施例中,第二閘極電極層46係一多晶矽層。或者,第二閘極電極層46可包括一矽化之多晶矽材料。
參看圖13,使用圖案化及蝕刻技術來形成閘極堆疊48、50、52及54,其中閘極堆疊48在區域26中,閘極堆疊50及52在區域28中,且閘極堆疊54在區域30中。舉例而言,可使用繼之以移除藉由該遮罩層所曝露之層的各種部分(例如經由一各向異性電漿蝕刻)之習知遮罩技術來形成該等閘極堆疊。注意,區域28中之該等閘極堆疊包括奈米叢集,而周邊區域(例如區域26及30)中之彼等閘極堆疊不包括奈米叢集。又,注意,由於閘極堆疊48及54之閘極氧化物層係在閘極堆疊50及52之奈米叢集形成之前形成,所以在此閘極氧化物層形成期間不消耗奈米叢集。在一實施例中,可同時執行形成閘極堆疊48、50、52及54之蝕刻。或者,可在閘極堆疊48及54形成之前或之後形成閘極堆疊50及52。亦注意,在替代實施例中,額外層可包括在閘極堆疊48、50、52及54中之每一者中。舉例而言,每一閘極堆疊可包括一在該第二閘極電極層上之抗反射塗層(ARC)。或者,可包括其它或額外層。
參看圖14,可使用習知處理來形成大體上完成之裝置,諸如NVM電晶體58及60及周邊電晶體56及62。在閘極堆疊56、58、60及62形成之後,使用標準CMOS處理技術來形成源極/汲極延展、側壁分隔片及源極區/汲極區。注意,在替代實施例中,可形成任何數目之裝置。又,在所說明實施例中,電晶體58及60共用一共同的源極區/汲極區;然而,在替代實施例中,每一電晶體可具有其自己的源極區/汲極區。
因此,可瞭解到,在用於記憶電晶體之奈米叢集電荷儲存層形成之前形成用於HV電晶體之閘極氧化物層可如何改良記憶體及周邊電晶體之整合。即,由於該等奈米叢集係在高壓閘極氧化物層生長之後形成,所以該等奈米叢集未被曝露至可潛在地減小其大小並增大該下方穿隧電介質層(例如層38)之厚度的氧化環境中。又,注意,在一實施例中,記憶體區域中之控制電介質層(例如層42)未被曝露至任何蝕刻劑中。以此方式,不需要一額外犧牲層來保護該等下層奈米叢集。又,在所說明之實施例中,藉由建構氧化障壁層/蝕刻終止層34使自晶圓之周邊區域(例如,區域26及30)移除該等奈米叢集變得便利。
以上描述意欲描述本發明之至少一實施例。以上描述不欲界定本發明之範疇。相反,本發明之範疇係在下文之專利申請範圍中界定。因此,本發明之其它實施例包括以上描述之其它變體、修改、添加及/或改良。
在一實施例中,提供一種形成一奈米叢集電荷儲存裝置之方法。識別一半導體裝置之一第一區域來定位一或多個非電荷儲存裝置。識別該半導體裝置之一第二區域來定位一或多個電荷儲存裝置。在該半導體裝置之該第一區域中形成一用作該或該等非電荷儲存裝置之一閘極絕緣層的閘極氧化物層,且隨後在該半導體裝置之該第二區域中形成一奈米叢集電荷儲存層。
在一進一步實施例中,該第一區域係識別為一用於形成高壓電晶體之區域,該等高壓電晶體具有一厚度至少為5奈米之閘極氧化物層。在另一進一步實施例中,在該第一區域中形成非電荷儲存電晶體,且於在該半導體裝置之該第二區域中形成該奈米叢集電荷儲存層之後,在該等第二區域中形成電荷儲存電晶體。在另一進一步實施例中,該半導體裝置之一第三區域係識別為一用於形成一或多個輸入/輸出電晶體或邏輯電晶體或其組合的區域,該第三區域用於定位一或多個非電荷儲存電晶體,該或該等非電荷儲存電晶體具有一厚度上小於該第一區域中之該或該等非電荷儲存裝置之該閘極氧化物層的閘極氧化物層。
在另一進一步實施例中,於在該半導體裝置之該第一區域及該半導體裝置之該第二區域兩者中形成該閘極氧化物層之後及形成該奈米叢集電荷儲存層之前,在該等非電荷儲存裝置之上形成一閘極電極層及一上覆閘極氧化障壁層。藉由使用該氧化障壁層保護該半導體裝置之該第一區域中之該閘極電極層來自該半導體裝置之該第一區域移除該奈米叢集電荷儲存層。
在另一進一步實施例中,提供一基板。形成該覆於該基板之上且在該半導體裝置之該第一區域及該半導體裝置之該第二區域兩者中之閘極氧化物層。在該半導體裝置之該第一區域及該半導體裝置之該第二區域中之每一者中植入至少一阱區域。形成一在該半導體裝置之至少該第一區域中之閘電極材料層,且形成一覆於該閘電極材料層之上的氮化物層。圖案化該半導體裝置之該第一區域中之該閘電極材料層及該氮化物層,且自該半導體裝置之該第二區域移除該閘電極材料層、該氮化物層及該閘極氧化物層。在該半導體裝置之該第二區域中形成一記憶體閘極氧化物層,且在該半導體裝置之該第一區域及該半導體裝置之該第二區域兩者中形成奈米叢集電荷儲存層。形成一圍繞該奈米叢集電荷儲存層之控制電介質層。移除該半導體裝置之該第一區域中之該奈米叢集電荷儲存層及該控制電介質層,且移除該氮化物層之剩餘部分。完成該半導體裝置之該第一區域及該半導體裝置之該第二區域中之預定閘極堆疊的形成,且完成該等非電荷儲存裝置及該等電荷儲存裝置之形成以在該半導體裝置之該第一區域及該半導體裝置之該第二區域兩者中形成電晶體。在又一進一步實施例中,識別該半導體裝置之一第三區域來形成電晶體,該等電晶體具有一比該半導體裝置之該第一區域中之電晶體小的閘極氧化物層厚度。使用與用以形成該半導體裝置之該第一區域中之該等非電荷儲存裝置的相同處理步驟來形成該半導體裝置之該第三區域中之該等電晶體。
在另一實施例中,一種形成一奈米叢集電荷儲存裝置之方法包括:提供一基板;識別一覆於該基板之上的第一區域來定位一或多個非電荷儲存裝置;識別一覆於該基板之上的第二區域來定位一或多個電荷儲存裝置;在該第一區域及該第二區域兩者中形成一閘極氧化物層,其中該閘極氧化物層充當該半導體裝置之該第一區域中之該或該等非電荷儲存裝置之一閘極絕緣層;形成一覆於該閘極氧化物層之上的閘極材料層;形成一覆於該閘極材料層之上的氧化障壁層;自該第二區域移除該氧化障壁層、該閘極材料層及該閘極氧化物層;在該第二區域中形成一電荷儲存裝置閘極氧化物層,其中該電荷儲存裝置閘極氧化物層具有一小於該閘極氧化物層之厚度;在該第一區域及該第二區域兩者中形成一奈米叢集電荷儲存層及一控制電介質層;自該第一區域移除該奈米叢集電荷儲存層及該控制電介質層,同時使用該氧化障壁層保護該第一區域中之該閘極材料;及完成該第一區域及該第二區域中電晶體之形成。
在一進一步實施例中,該方法進一步包括藉由在該第一區域中形成厚度至少為五奈米之閘極氧化物層來在該第一區域中建構高壓電晶體。該第一區域中之該等高壓電晶體執行程式化、抹除或讀取該第二區域中之該等電荷儲存電晶體中之至少一種操作。
在另一進一步實施例中,該方法進一步包括:在該第一區域及該第二區域中之每一者中形成一或多個阱區域;及用兩個恰好分開的閘極材料沈積物在該第二區域中形成該等電晶體之閘電極。
在另一進一步實施例中,該方法進一步包括:識別一覆於該基板之上的第三區域來定位一或多個非電荷儲存裝置,該或該等非電荷儲存裝置具有不同於該第一區域中之該或該等非電荷儲存裝置之電特性。在又一進一步實施例中,該方法進一步包括:在該第三區域中形成建構輸入/輸出功能或邏輯功能或兩者之組合的電晶體。在又一另一進一步實施例中,該方法進一步包括:建構具有一閘極氧化物層之該或該等非電荷儲存裝置,該閘極氧化物層具有一大體上與該第二區域中之該電荷儲存裝置閘極氧化物層相同的厚度或小於該第二區域中之電荷儲存裝置閘極氧化物層之厚度的。
在另一進一步實施例中,該方法進一步包括:在完成該第一區域及該第二區域中之電晶體的形成之前移除該氧化障壁層。
在又一實施例中,一種形成一奈米叢集電荷儲存裝置之方法包括:提供一基板;形成一覆於該基板之上且在一高壓裝置區域及一記憶體裝置區域兩者中之高壓閘極氧化物層;形成一覆於該高壓裝置區域及該記憶體裝置區域之上的閘電極材料層;形成一覆於該閘電極材料層之上的氧化障壁層;自該記憶體裝置區域移除該氧化障壁層、該閘電極材料層及該高壓閘極氧化物層;在該半導體裝置之該記憶體裝置區域中形成一記憶體閘極氧化物層;在覆於該高壓閘極氧化物層及該記憶體閘極氧化物層之上的該高壓裝置區域及該記憶體裝置區域中形成一奈米叢集電荷儲存層;形成一圍繞該奈米叢集電荷儲存層的控制電介質層;移除該高壓裝置區域中之該奈米叢集電荷儲存層及該控制電介質層,同時使用該氧化障壁層來防止該閘電極材料層之氧化。
在一進一步實施例中,該方法進一步包括移除該氧化障壁層之剩餘部分。
在另一進一步實施例中,該方法進一步包括:完成該高電裝置區域及該記憶體裝置區域中之預定閘極堆疊的形成;及完成該高壓裝置區域中之非電荷儲存裝置及該記憶體裝置區域中之電荷儲存裝置的形成以在兩個區域中形成電晶體。
在另一進一步實施例中,該方法進一步包括:在該高壓裝置區域及該記憶體區域中之每一者中植入至少一阱區域。
在另一進一步實施例中,該方法進一步包括:形成比該高壓閘極氧化物層薄之該記憶體閘極氧化物層。在又一進一步實施例中,該方法進一步包括:形成具有至少5奈米或更厚之厚度的高壓閘極氧化物層。
本文中所描述之許多裝置可被構想成為具有一控制終端,該控制終端控制一第一電流處理終端與一第二電流處理終端之間的電流流動。該裝置之一實例係一電晶體。一電晶體之控制終端上的一適當條件導致電流自該第一電流處理終端流至該第二電流處理終端或反向流動。又,雖然場效電晶體(FET)被經常論述為具有一汲極、一閘極及一源極,但是在大多數該等裝置中,汲極與源極係可互換的。此係因為該電晶體之布局及半導體處理經常係對稱的。
因為以上詳細描述係例示性的,所以當描述"一實施例"時,其係一例示性實施例。因此,本文中字"一"之使用不欲指示一個實施例且僅一個實施例可具有一所述特徵。相反,許多其它實施例可具有且通常確實具有該例示性之"一實施例"的所述特徵。因此,如以上所用的,當在一實施例之情況下描述本發明時,彼一實施例係本發明之許多可能實施例中的一個。
儘管上文限定關於詳細描述中之字"一實施例"之使用,但是習知此技術者將瞭解:若一引入申請專利範圍元件之具體數目係以下專利申請範圍中所意欲的,則此意圖將於請求項中清楚列舉出,且在無此列舉之條件下,不存在或不希望有此限制。舉例而言,在以下專利申請範圍中,當一申請專利範圍元件被描述為具有"一個"(one)特徵時,希望該元件限於所述之一個特徵且僅限於該所述特徵中之一。此外,當一申請專利範圍元件在以下專利申請範圍中被描述為包括或包含"一"(a)特徵時,不希望該元件限於所述之一個特徵且僅限於該所述特徵中之一。相反地,舉例而言,包括"一"特徵之該請求項讀取一審議中之包括該特徵中之一或多個的裝置或方法。亦即,因為該審議中之裝置或方法包括一特徵,所以無論該裝置及方法是否包括另一該相似特徵,該請求項仍讀取該裝置及方法。申請者在本文中採用與過去許多法院所採用之釋義相同的詞"一"用作一請求項之一特徵之非限制性、介紹性冠詞,儘管可找到任何與此相反的反常或先例判例。相似地,當一申請專利範圍元件在以下之專利申請範圍中被描述為包括或包含一上述特徵(例如,"該"特徵)時,不希望該元件限於僅由定冠詞之伴隨使用所決定的所述之一個特徵且僅該所述特徵中之一。
此外,專利申請範圍中諸如"至少一"及"一或多個"的介紹性短語之使用不應被解釋為暗示:由不定冠詞"一"(a或an)所引入之另一申請專利範圍元件將含有該引入申請專利範圍元件之任何特定請求項限制在僅含有一個該元件之發明,即使當相同請求項包括該等介紹性短語"一或多個"或"至少一"及諸如"一"(a或an)之不定冠詞時。此同樣適用於定冠詞之使用。
基於本文中之教示,彼等熟習此技術者將很容易建構提供本文中所揭示之該等結構及該等方法所需之步驟且將瞭解:製程參數、材料、尺寸及步驟次序係僅由實例給出且可變動其以達成所要結構及在本發明之範疇內之修改。可基於本文中所陳述之描述來得出本文中所揭示之該等實施例之變體及修改,而不脫離以下專利申請範圍內所陳述之本發明之精神及範疇。
雖然已展示並描述了本發明之特定實施例,但是彼等熟習此技術者將顯見:基於本文中之教示,可不脫離本文中所申請之發明而使用各種修改、替代構造及均等物。因此,因為所有改變、修改等等在本發明之真正精神及範疇內,所以附加之專利申請範圍涵蓋其範疇內之該等所有該等改變、修改等等。此外,應瞭解,本發明僅由附加之專利申請範圍來界定。以上之描述不欲呈現本發明之實施例之一完整清單。除非另外清楚說明,否則本文中呈現之各實例係一非限制性或非排他性實例,不管各實例中是否同時表達了非限制性、非排他性術語或相似術語。雖然已嘗試概括出一些例示性實施例及例示性變體,但是其它實施例及/或變體亦在以下專利申請範圍中所界定之本發明之範疇內。
10...半導體裝置
12...基板
14...摻雜物阱
18...摻雜物阱
20...摻雜物阱
22...氧化物層
24...氧化物層
26...高壓區域
28...記憶體區域
30...邏輯區域
32...閘極電極層
34...氧化障壁層
36...層
38...穿隧電介質層
40...電荷儲存層
42...控制電介質層
44...層
46...閘極電極層
48...閘極堆疊
50...閘極堆疊
52...閘極堆疊
54...閘極堆疊
56...閘極堆疊
58...閘極堆疊
60...閘極堆疊
62...閘極堆疊
彼等熟習此技術者可藉由參看附隨圖式更好地瞭解本發明,且可顯見其多個目標、特徵及優勢。該等圖式之圖1至14說明根據本發明之一實施例之一半導體裝置在一積體電路之各種製造階段期間的一系列部分側視圖。在不同圖式中使用相同的參考符號來指示相似或相同項目。熟練之技工可瞭解:出於簡單及清晰之目的,說明該等圖式中之元件,且該等元件未必按比例繪製。舉例而言,可相對於其它元件誇示該等圖中該等元件中之一些的尺寸以幫助改良本發明之實施例的理解。
10...半導體裝置
12...基板
14,18,20...摻雜物阱
26...第一區域/高壓區域
28...記憶體區域
30...第一區域/邏輯區域
56,58,60,62...閘極堆疊

Claims (10)

  1. 一種形成一奈米叢集電荷儲存裝置之方法,其包含:識別一半導體裝置之一第一區域來定位一或多個非電荷儲存裝置;識別該半導體裝置之一第二區域來定位一或多個電荷儲存裝置;在該半導體裝置之該第一區域中形成一用作該或該等非電荷儲存裝置之一閘極絕緣層的閘極氧化物層;隨後在該半導體裝置之該第二區域中形成一奈米叢集電荷儲存層;於在該半導體裝置之該第一區域及該半導體裝置之該第二區域兩者中形成該閘極氧化物層之後及在形成該奈米叢集電荷儲存層之前,在該等非電荷儲存裝置之上形成一閘極電極層及一上方閘極氧化障壁層;及藉由使用該氧化障壁層保護該半導體裝置之該第一區域中之該閘極電極層來自該半導體裝置之該第一區域移除該奈米叢集電荷儲存層。
  2. 如請求項1之方法,其進一步包含:識別該半導體裝置之該第一區域作為一用於形成具有至少5奈米厚的一閘極氧化物層之高壓電晶體。
  3. 如請求項1之方法,其進一步包含:於在該半導體裝置之該第二區域中形成該奈米叢集電荷儲存層之後,在該第一區域中形成非電荷儲存電晶體及在該第二區域中形成電荷儲存電晶體。
  4. 如請求項1之方法,其進一步包含:識別該半導體裝置之一第三區域作為一用於形成一或多個輸入/輸出電晶體或邏輯電晶體或其組合的區域,該第三區域用於定位一或多個非電荷儲存電晶體,該或該等非電荷儲存電晶體具有一厚度上小於該第一區域中之該或該等非電荷儲存裝置之該閘極氧化物層的閘極氧化物層。
  5. 一種形成一奈米叢集電荷儲存裝置之方法,其包含:提供一基板;識別一半導體裝置之一第一區域來定位一或多個非電荷儲存裝置;識別一該半導體裝置之一第二區域來定位一或多個電荷儲存裝置;形成一閘極氧化物層用以作為該半導體裝置之該第一區域中之該或該等非電荷儲存裝置之一閘極絕緣層;隨後在該半導體裝置之該第二區域中形成一奈米叢集電荷儲存層;形成該閘極氧化物層,其覆蓋該基板且在該半導體裝置之該第一區域及該半導體裝置之該第二區域兩者中;在每個該半導體裝置之該第一區域及該半導體裝置之該第二區域中植入至少一井區域;在該半導體裝置之至少該第一區域中形成一閘電極材料層;形成一覆蓋該閘電極材料層之障礙層; 圖案化在該半導體裝置之該第一區域中的該閘電極材料層及該障礙層;自該半導體裝置之該第二區域移除該閘電極材料層,該障礙層及該閘極氧化物層;在該半導體裝置之該第二區域中形成一記憶體閘極氧化物層;在該半導體裝置之該第一區域及該半導體裝置之該第二區域兩者中形成該奈米叢集電荷儲存層;形成一圍繞該奈米叢集電荷儲存層之控制電介質層;自該半導體裝置之該第一區域移除該奈米叢集電荷儲存層及該控制電介質層;移除該障礙層之剩餘部份;完成在該半導體裝置之該第一區域及該半導體裝置之該第二區域中之一預定閘極堆疊的形成;以及完成該非電荷儲存裝置及該電荷儲存裝置的形成,以在該半導體裝置之該第一區域及該半導體裝置之該第二區域兩者中形成電晶體。
  6. 如請求項5之方法,其進一步包含:識別一該半導體裝置之第三區域用以形成具有一閘極氧化物層之電晶體,該閘極氧化物層的厚度小於在該半導體裝置之該第一區域的電晶體之厚度;以及使用如用以在該半導體裝置之該第一區域中形成該非電荷儲存裝置相同的步驟形成在該半導體裝置之該第三區域中的電晶體。
  7. 如請求項6之方法,其進一步包含: 在該第三區域中形成該電晶體作為建構輸入/輸出功能或邏輯功能或兩者之組合的電晶體。
  8. 一種形成一奈米叢集電荷儲存裝置之方法,其包含:提供一基板;形成一覆於該基板之上且在一高壓裝置區域及一記憶體裝置區域中之高壓閘極氧化物層;形成一覆於該高壓裝置區域及該記憶體裝置區域之上的閘電極材料層;形成一覆於該閘電極材料層之上的氧化障壁層;自該記憶體裝置區域移除該氧化障壁層、該閘電極材料層及該高壓閘極氧化物層;在該半導體裝置之該記憶體裝置區域中形成一記憶體閘極氧化物層;在該高壓裝置區域及該記憶體裝置區域兩者中形成一奈米叢集電荷儲存層,該奈米叢集電荷儲存層係覆於該高壓閘極氧化物層及該記憶體閘極氧化物之上;形成一圍繞該奈米叢集電荷儲存層之控制電介質層;及移除該高壓裝置區域中之該奈米叢集電荷儲存層及該控制電介質層,同時使用該氧化障壁層來防止該閘電極材料層之氧化。
  9. 如請求項8之方法,其進一步包含:完成該高壓裝置區域及該記憶體裝置區域中之預定閘極堆疊的形成;及 完成該高壓裝置區域中之非電荷儲存裝置及該記憶體裝置區域中之電荷儲存裝置的形成以在兩個區域中形成電晶體。
  10. 如請求項9之方法,其進一步包含:形成該比該高壓閘極氧化物層薄的記憶體閘極氧化物層。
TW094118848A 2004-06-25 2005-06-08 形成奈米叢集電荷儲存裝置之方法 TWI396238B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/876,805 US7091089B2 (en) 2004-06-25 2004-06-25 Method of forming a nanocluster charge storage device

Publications (2)

Publication Number Publication Date
TW200616096A TW200616096A (en) 2006-05-16
TWI396238B true TWI396238B (zh) 2013-05-11

Family

ID=35506402

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094118848A TWI396238B (zh) 2004-06-25 2005-06-08 形成奈米叢集電荷儲存裝置之方法

Country Status (5)

Country Link
US (1) US7091089B2 (zh)
JP (1) JP4901729B2 (zh)
CN (1) CN100524657C (zh)
TW (1) TWI396238B (zh)
WO (1) WO2006007080A2 (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7361543B2 (en) * 2004-11-12 2008-04-22 Freescale Semiconductor, Inc. Method of forming a nanocluster charge storage device
US7183159B2 (en) * 2005-01-14 2007-02-27 Freescale Semiconductor, Inc. Method of forming an integrated circuit having nanocluster devices and non-nanocluster devices
US20060199335A1 (en) * 2005-03-04 2006-09-07 Freescale Semiconductor, Inc. Electronic devices including non-volatile memory structures and processes for forming the same
JP2006319294A (ja) * 2005-05-11 2006-11-24 Hynix Semiconductor Inc 半導体素子の高電圧用ゲート酸化膜形成方法及び半導体素子の高電圧用トランジスタ
US7445984B2 (en) 2006-07-25 2008-11-04 Freescale Semiconductor, Inc. Method for removing nanoclusters from selected regions
US7432158B1 (en) 2006-07-25 2008-10-07 Freescale Semiconductor, Inc. Method for retaining nanocluster size and electrical characteristics during processing
US7816211B2 (en) * 2007-01-26 2010-10-19 Freescale Semiconductor, Inc. Method of making a semiconductor device having high voltage transistors, non-volatile memory transistors, and logic transistors
US8614124B2 (en) 2007-05-25 2013-12-24 Cypress Semiconductor Corporation SONOS ONO stack scaling
US9299568B2 (en) 2007-05-25 2016-03-29 Cypress Semiconductor Corporation SONOS ONO stack scaling
US9431549B2 (en) 2007-12-12 2016-08-30 Cypress Semiconductor Corporation Nonvolatile charge trap memory device having a high dielectric constant blocking region
US7799634B2 (en) * 2008-12-19 2010-09-21 Freescale Semiconductor, Inc. Method of forming nanocrystals
US7871886B2 (en) 2008-12-19 2011-01-18 Freescale Semiconductor, Inc. Nanocrystal memory with differential energy bands and method of formation
US8071453B1 (en) 2009-04-24 2011-12-06 Cypress Semiconductor Corporation Method of ONO integration into MOS flow
US9102522B2 (en) 2009-04-24 2015-08-11 Cypress Semiconductor Corporation Method of ONO integration into logic CMOS flow
US8383479B2 (en) * 2009-07-21 2013-02-26 Sandisk Technologies Inc. Integrated nanostructure-based non-volatile memory fabrication
CN102456629A (zh) * 2010-10-19 2012-05-16 上海宏力半导体制造有限公司 存储器件的形成方法
US9230977B2 (en) 2013-06-21 2016-01-05 Taiwan Semiconductor Manufacturing Company, Ltd. Embedded flash memory device with floating gate embedded in a substrate
US8883624B1 (en) 2013-09-27 2014-11-11 Cypress Semiconductor Corporation Integration of a memory transistor into high-K, metal gate CMOS process flow
KR102258369B1 (ko) * 2014-06-23 2021-05-31 삼성전자주식회사 수직형 메모리 장치 및 이의 제조 방법
WO2018038098A1 (ja) * 2016-08-22 2018-03-01 国立研究開発法人科学技術振興機構 メモリデバイス

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW497223B (en) * 2000-10-27 2002-08-01 Samsung Electronics Co Ltd Non-volatile memory device and fabrication method thereof
TW546840B (en) * 2001-07-27 2003-08-11 Hitachi Ltd Non-volatile semiconductor memory device
US20040038492A1 (en) * 2002-04-17 2004-02-26 Tsutomu Okazaki Method of manufacturing a semiconductor device
TW200404332A (en) * 2000-12-28 2004-03-16 Tadahiro Ohmi Semiconductor device

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4538693B2 (ja) * 1998-01-26 2010-09-08 ソニー株式会社 メモリ素子およびその製造方法
US6339002B1 (en) 1999-02-10 2002-01-15 International Business Machines Corporation Method utilizing CMP to fabricate double gate MOSFETS with conductive sidewall contacts
US6320784B1 (en) 2000-03-14 2001-11-20 Motorola, Inc. Memory cell and method for programming thereof
US6297095B1 (en) 2000-06-16 2001-10-02 Motorola, Inc. Memory device that includes passivated nanoclusters and method for manufacture
US6444545B1 (en) 2000-12-19 2002-09-03 Motorola, Inc. Device structure for storing charge and method therefore
US6580132B1 (en) 2002-04-10 2003-06-17 International Business Machines Corporation Damascene double-gate FET
US7189606B2 (en) 2002-06-05 2007-03-13 Micron Technology, Inc. Method of forming fully-depleted (FD) SOI MOSFET access transistor
JP2004153037A (ja) * 2002-10-31 2004-05-27 Renesas Technology Corp 半導体装置の製造方法
JP4477886B2 (ja) * 2003-04-28 2010-06-09 株式会社ルネサステクノロジ 半導体装置の製造方法
US6958265B2 (en) * 2003-09-16 2005-10-25 Freescale Semiconductor, Inc. Semiconductor device with nanoclusters

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW497223B (en) * 2000-10-27 2002-08-01 Samsung Electronics Co Ltd Non-volatile memory device and fabrication method thereof
TW200404332A (en) * 2000-12-28 2004-03-16 Tadahiro Ohmi Semiconductor device
TW546840B (en) * 2001-07-27 2003-08-11 Hitachi Ltd Non-volatile semiconductor memory device
US20040038492A1 (en) * 2002-04-17 2004-02-26 Tsutomu Okazaki Method of manufacturing a semiconductor device

Also Published As

Publication number Publication date
US20050287729A1 (en) 2005-12-29
JP4901729B2 (ja) 2012-03-21
TW200616096A (en) 2006-05-16
WO2006007080A3 (en) 2006-09-08
CN101006568A (zh) 2007-07-25
CN100524657C (zh) 2009-08-05
US7091089B2 (en) 2006-08-15
JP2008504681A (ja) 2008-02-14
WO2006007080A2 (en) 2006-01-19

Similar Documents

Publication Publication Date Title
TWI396238B (zh) 形成奈米叢集電荷儲存裝置之方法
US7361543B2 (en) Method of forming a nanocluster charge storage device
US7091130B1 (en) Method of forming a nanocluster charge storage device
US9461138B2 (en) Non-volatile semiconductor memory with nitride sidewall contacting nitride layer of ONO gate stack and methods for producing the same
TWI328881B (zh)
US7390718B2 (en) SONOS embedded memory with CVD dielectric
US7563662B2 (en) Processes for forming electronic devices including non-volatile memory
US20070018207A1 (en) Split gate storage device including a horizontal first gate and a vertical second gate in a trench
US10923601B2 (en) Charge trapping split gate device and method of fabricating same
US6043124A (en) Method for forming high density nonvolatile memories with high capacitive-coupling ratio
US7645663B2 (en) Method of producing non volatile memory device
JP2011029576A (ja) 不揮発性半導体記憶装置及びその製造方法
US9418864B2 (en) Method of forming a non volatile memory device using wet etching
TWI555066B (zh) 半導體元件的製作方法
US6211016B1 (en) Method for forming high density nonvolatile memories with high capacitive-coupling ratio
US6255167B1 (en) Method of forming high density buried bit line flash EEPROM memory cell with a shallow trench floating gate
US6207505B1 (en) Method for forming high density nonvolatile memories with high capacitive-coupling ratio
US8030165B2 (en) Poly gate etch method and device for sonos-based flash memory
US7785965B2 (en) Dual storage node memory devices and methods for fabricating the same
US20030181007A1 (en) Method for reducing random bit failures of flash memories
US6204124B1 (en) Method for forming high density nonvolatile memories with high capacitive-coupling ratio
KR20070021271A (ko) 나노클러스터 전하 저장 장치를 형성하는 방법
US6127698A (en) High density/speed nonvolatile memories with a textured tunnel oxide and a high capacitive-coupling ratio
CN118019340A (zh) Sonos存储器制造方法
KR20070023770A (ko) 나노클러스터 전하 저장 디바이스 형성방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees