TWI395176B - 用於交替驅動矩陣排列之像素之矩陣定址方法以及用於交替驅動矩陣排列之像素之矩陣定址電路 - Google Patents
用於交替驅動矩陣排列之像素之矩陣定址方法以及用於交替驅動矩陣排列之像素之矩陣定址電路 Download PDFInfo
- Publication number
- TWI395176B TWI395176B TW094127563A TW94127563A TWI395176B TW I395176 B TWI395176 B TW I395176B TW 094127563 A TW094127563 A TW 094127563A TW 94127563 A TW94127563 A TW 94127563A TW I395176 B TWI395176 B TW I395176B
- Authority
- TW
- Taiwan
- Prior art keywords
- block
- period
- frame
- line
- column
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0213—Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0224—Details of interlacing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0209—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Description
本發明大致係關於一種矩陣定址方法、矩陣定址電路及一種使用該矩陣定址方法、該矩陣定址電路之液晶顯示器裝置。且特定言之,本發明係關於一種矩陣定址方法及電路及一種使用遵照用於液晶顯示器裝置及其類似物之交替驅動方法之矩陣定址方法及電路的顯示器裝置。
該所謂的交替驅動方法習知地被應用於多個主動矩陣型液晶顯示器裝置。此方法為防止降級現象之措施,以使得當液晶由DC(直流電)電壓驅動一長時間且其電阻減小時,液晶之材料特性被改變,且意欲在一訊框基礎上反轉驅動電壓之極性以施加至液晶。在非專利文獻1等中揭示更具體之基本操作。
基本上,閃爍發生在驅動電壓之極性反轉頻率為訊框頻率的一半時。在交替驅動方法中,藉由使螢幕中之極性反轉在空間上及時間上達到平衡,使得光學響應漣波之基礎分量具有該訊框頻率或更多,藉此防止發生閃爍(視覺閃爍)。更具體言之,使得任何一像素及其相鄰像素(或相鄰列之像素或行之像素)之驅動電壓極性不同,且進一步,在一訊框基礎上其極性被反轉。
在此習知技術中,驅動電壓之一極性反轉率較高,且為此,驅動電路具有一需要較大功率消耗之趨勢。與此相反,如在本發明中由相同申請者申請之專利文獻1意欲節約功率而同時保持一形式之交替驅動。根據此之定址方法為一用於交替驅動矩陣排列之像素的矩陣定址方法,其中:使得在一顯示螢幕之水平方向上延伸之複數個列電極對於待顯示的影像之每一水平掃描週期選擇性地作用;在顯示螢幕之垂直方向上延伸之複數個行電極被施加有回應於影像且對應於水平掃描週期之個別像素電壓,且同時像素電壓具有隨影像之每一訊框週期交替之極性;且像素電壓具有在訊框週期內在顯示區域中空間上在垂直方向上交替之極性,該方法包括:以一時間序列依次定序用於一列電極之像素電壓的施加時序及用於另一列電極之像素電壓的施加時序,用於另一列電極之像素電壓將具有與用於一列電極之像素電壓相同之極性;及回應用於一及另一列電極之像素電壓的施加時序中之每一者啟動相應列電極。
在專利文獻1中,此種方法達成降低功率消耗,因為其使得在時軸上之像素電壓的極性反轉率更低而同時保持一螢幕上之像素電壓之極性的一空間反轉形式為習知交替模式。
[非專利文獻1]公開案"Liquid Crystal Display Technology-Active Matrix LCD-",MATSUMOTO,Shoichi,1997年11月14日,第二版,Sangyo Tosho Kabushiki Kaisya,第69至74頁[專利文獻1]日本專利申請特許公開案第2003-114647號(詳見申請專利範圍、圖2、圖3及第[0031]至[0059]段)
然而,在上文提及之習知技術中,當(例如)使得某灰色或黑色均勻顯示於整個螢幕上時,結果顯示上出現一問題,即相對較亮與較暗之水平條紋交替地重複出現在整個螢幕上,顯示上出現另一問題,即由於每一組列電極由一極性驅動且相鄰列電極由另一極性驅動,從而亮度在螢幕之垂直方向上逐漸減小或增加。特定言之,後一問題在增加由相同極性驅動之列電極之數目時成為一嚴重問題。應注意,上述關於顯示之問題將被稱為贗像,且前一問題將被稱為線間(inter-line)贗像,而後一問題將被稱為區塊內(基於區塊週期)贗像。亦以相同方式界定申請專利範圍。
本發明之一主要目的在於提供遵照該交替驅動方法之矩陣定址電路及液晶顯示器裝置,該方法可降低功率消耗而同時防止發生上文提及之贗像。
本發明之另一目標在於提供一種矩陣定址方法及電路以及使用該矩陣定址方法及電路之液晶顯示器裝置,其可有助於交替驅動方法之多樣化,該方法能藉由充分利用諸如記憶體之電子電路技術來降低功率消耗。
為達成上文提及之目的,本發明之一第一態樣為一種用於交替地驅動矩陣排列之像素的矩陣定址方法,其中:使在顯示螢幕之水平方向上延伸之複數個列電極對於待顯示之影像之每一水平掃描週期選擇性地作用;在顯示螢幕之垂直方向上上延伸之複數個行電極被供應有回應於影像及對應於水平掃描週期之個別像素電壓,且同時像素電壓具有對影像之每一訊框週期交替之極性;在訊框週期內在一顯示區域中像素電壓具有空間上在垂直方向上交替之極性;影像之訊框週期藉由以一時間序列依次定序複數個區塊週期而形成,該等區塊週期各包含一第一半區塊及一第二半區塊,該第一半區塊為以一時間序列依次定序用於使一或多個列電極被提供一極性的像素電壓之施加時序的週期,該第二半區塊以一時間序列依次定序用於使一或多個列電極被提供另一極性的像素電壓之施加時序的週期;及使得對應列電極與用於列電極之像素電壓之施加時序中之每一者同步作用,其中在第一半區塊中選擇顯示螢幕上排列次序中之偶數列電極及奇數列電極中之列電極;在第二半區塊中選擇空間上鄰接該等列電極之其它列電極;使得在一訊框週期期間在第一半區塊中之一列電極選擇次序及在第二半區塊中之一列電極選擇次序分別與在其它訊框週期期間相應半區塊中之次序不同,以減輕基於區塊週期之視覺贗像。
以此方式,每當一訊框被改變時,由在第一半區塊及第二半區塊中選擇之列電極之像素表示之關於一所需值的亮度變化模式變化,且藉此能使得一區塊基礎上之贗像難以被視覺識別。另外,能同時達成保持螢幕上像素電壓之空間極性反轉之交替模式且降低功率消耗,其歸因於在時軸上像素電壓的極性反轉率之降低。
在此態樣中,一列電極選擇次序可在一訊框週期中之第一半區塊及第二半區塊與另一訊框週期中之相應半區塊之間反轉。藉由此種做法,亮度變化模式相對於所需值之增加或減少之趨勢每當訊框變化時會變化為相反趨勢,該亮度變化模式由在第一半區塊及第二半區塊中選擇之列電極的像素表示,且在亮度變化模式中最大值及最小值之線位置每當訊框變化時改變。因此能夠使得一區塊基礎上之贗像更加難被視覺識別。
另外,在至少兩個訊框週期中,可具有:一區塊週期,其中在第一半區塊及第二半區塊中之列電極選擇次序中之每一者為升序的;及一對應於該區塊週期的區塊週期,其中在第一半區塊及第二半區塊中之列電極選擇次序中之每一者為降序的。此外,在一訊框週期中可能僅使用其中第一半區塊及第二半區塊中之列電極選擇次序中之每一者被設置為升序的區塊週期,且在另一訊框週期中僅使用第一半區塊及第二半區塊中之列電極選擇次序中之每一者被設置為降序的區塊週期。藉此,能更可靠地降低贗像之可見度。
為了達成上文提及之目的,本發明之第二態樣為一用於交替驅動矩陣排列之像素的矩陣定址方法,其中:使得在一顯示螢幕之水平方向上延伸之複數個列電極對於待顯示的影像之每一水平掃描週期選擇性地作用;在顯示螢幕之一垂直方向上延伸之複數個行電極被供應有回應於影像且對應於水平掃描週期之個別像素電壓,而同時像素電壓具有隨影像之每一訊框週期交替之極性;像素電壓具有在訊框週期內在顯示區域中空間上在垂直方向上交替之極性;影像之訊框週期藉由以一時間序列依次定序複數個區塊週期而形成,該等區塊週期各包含一第一半區塊及一第二半區塊,該第一半區塊為以一時間序列依次定序用於使一或多個列電極被提供一極性的像素電壓之施加時序的週期,該第二半區塊為以一時間序列依次定序用於使一或多個列電極被提供另一極性的像素電壓之施加時序的週期;且使得相應列電極與用於列電極之像素電壓之施加時序中之每一者同步作用,其中在第一半區塊中選擇顯示螢幕上排列次序中之偶數列電極及奇數列電極中之列電極;在第二半區塊中選擇空間上鄰接該等列電極之其它列電極;在第一半區塊及第二半區塊中之列電極選擇次序在一訊框週期中對每一區塊週期在升序與降序之間變化,以減輕基於區塊週期之視覺贗像。
以此方式,以該種情況為例,其中一相對於所需值之亮度變化模式具有自一最小亮度增加至最大亮度之趨勢,該模式由在一區塊中選擇之列電極之像素表示,在後繼區塊中之亮度變化模式設置於一自最大亮度減小至最小亮度之趨勢中。因此,可能緩和在一訊框中區塊之間的邊界上之亮度變化,且使得每一區塊之贗像較為不可見。
在此態樣中,一訊框週期可具有區塊週期之混合:在第一半區塊及第二半區塊中之列電極選擇次序中之每一者為升序的區塊週期;及在第一半區塊及第二半區塊中之列電極選擇次序中之每一者為降序的區塊週期。藉此,可能更可靠地展示贗像降低效果。
另外,使用:升序區塊週期,其中在第一半區塊及第二半區塊中之列電極選擇次序中之每一者為升序的;及降序區塊週期,其中在第一半區塊及第二半區塊中之列電極選擇次序中之每一者為降序的,在一訊框週期期間升序區塊週期與降序區塊週期互相交替,且在另一訊框週期期間,在一對應於升序區塊週期之一區塊週期中之第一半區塊及第二半區塊中之列電極選擇次序中之每一者為降序的且一對應於降序區塊週期之區塊週期中之第一半區塊及第二半區塊中之列電極選擇次序中之每一者為升序的。以此方式,每當訊框變化時,亮度變化模式之波峰及波谷被反向,且因此能夠進一步使得贗像為不顯眼的。
上述態樣中之每一者可設置於一模式中,其中第一至第四連續訊框週期中,一在第一訊框週期中界定之列選擇模式用於第三訊框週期及第四訊框週期中之一者,且一在第二訊框週期中界定之列選擇模式用於第三訊框週期及第四訊框週期中之另一者,其中影像藉由重複第一至第四訊框週期或藉由包括第一至第四訊框週期之訊框週期順序形成,以使得對於每一列電極而言,一頻率(藉由其,一驅動極性為一極性)大體上等於另一頻率(藉由其,一驅動極性為另一極性)。以此方式,在每一列電極中顯示之一極性及另一極性之間達成平衡,因此能防止每一電極由於連續影像顯示操作而偏向電位之任一極性。
另外,藉由使得在每一區塊週期中選擇之列電極之數目在一訊框週期與另一訊框週期之間不同,可能每當訊框變化時變化亮度變化模式之一變化週期,因此贗像到達平衡且難以被視覺識別。
此外,每兩個訊框週期或每預定數目之訊框週期可使用一包括一特殊區塊週期之特定訊框週期,該特殊區塊週期具有與在其它區塊週期中不同之選擇列電極之數目。以此方式,在特定訊框週期內,亮度變化模式由於特殊區塊週期的存在而相對於另一訊框週期移位,且可能使贗像平衡且降低贗像之可見度。在此模式中,藉由使用特殊區塊週期作為一訊框週期中之一起始區塊週期,可能可靠地獲得所需效果。
在上文提及之態樣及模式中之每一者中,在一訊框週期中在區塊週期之一前半區塊中選擇之列電極可成為在下一訊框週期中在區塊週期之一後半區塊中選擇之列電極。藉此,亦可能減少如上述之水平條紋之贗像。
本發明亦提供一種用於交替地驅動矩陣排列之像素之矩陣定址電路,其中:使得在一顯示螢幕之水平方向上延伸之複數個列電極對於待顯示的影像之每一水平掃描週期選擇性地作用;在顯示螢幕之垂直方向上延伸之複數個行電極被供應有回應於影像且對應於水平掃描週期之個別像素電壓,而同時像素電壓具有對影像之每一訊框週期交替之極性;且在訊框週期內在一顯示區域中像素電壓具有空間上在垂直方向上交替之極性,矩陣定址電路包含:用於藉由以一時間序列依次定序複數個區塊週期來形成影像之訊框週期的控制構件,該等區塊週期各包含一第一半區塊及一第二半區塊,該第一半區塊為用於以一時間序列依次定序用於使一或多個列電極被提供一極性的像素電壓之施加時序之週期,該第二半區塊為用於以一時間序列依次定序用於使一或多個列電極被提供另一極性之像素電壓之施加時序的週期;及用於使相應列電極與用於列電極之像素電壓之施加時序中之每一者同步作用之列驅動構件,其中在第一半區塊中選擇顯示螢幕上排列次序中之偶數列電極及奇數列電極中之列電極;在第二半區塊中選擇空間上鄰接該等列電極之其它列電極;使得在一訊框週期期間在第一半區塊中之一列電極選擇次序及在第二半區塊中之一列電極選擇次序分別與在另一訊框週期期間相應半區塊中之次序不同,以減輕基於區塊週期之視覺贗像。
本發明進一步提供一種用於交替驅動矩陣排列之像素的矩陣定址電路,其中:使得在一顯示螢幕之水平方向上延伸之複數個列電極對於待顯示的影像之每一水平掃描週期選擇性地作用;在顯示螢幕之垂直方向上延伸之複數個行電極被供應有回應於影像且對應於水平掃描週期之個別像素電壓,且同時像素電壓具有對影像之每一訊框週期交替之極性;在訊框週期內在一顯示區域中像素電壓具有空間上在垂直方向上交替之極性,該矩陣定址電極包含:用於藉由以一時間序列依次定序複數個區塊週期來形成影像之訊框週期的控制構件,該等區塊週期各包含一第一半區塊及一第二半區塊,該第一半區塊為用於以一時間序列依次定序用於使一或多個列電極被提供一極性的像素電壓之施加時序之週期,該第二半區塊為用於以一時間序列依次定序使一或多個列電極被提供另一極性的像素電壓之施加時序之週期;及用於使相應列電極與用於列電極之像素電壓的施加時序中之每一者同步作用之列驅動構件,其中在第一半區塊中選擇顯示螢幕上排列次序中之偶數列電極及奇數列電極中之列電極;在第二半區塊中選擇空間上鄰接該等列電極之其它列電極;使得在第一半區塊及第二半區塊中之列電極選擇次序在一訊框週期中對每一區塊週期在升序與降序之間變化,以減輕基於區塊週期之視覺贗像。
在以上每一定址電路中,列驅動構件可包含一移位-暫存器,其包含自一前端單元暫存器至一尾端單元暫存器串聯之複數個單元暫存器,且其中前端單元暫存器之側的一單元暫存器之一有效輸出對每一水平掃描週期而言依次移位至尾端單元暫存器之側之一單元暫存器,且同時有效輸出使得列電極起作用;且單元暫存器之輸出以一依次移位操作導致實現列電極選擇次序之方式分別連接至列電極。以此方式,習知地自其一端側至另一端側僅簡單地進行移位-暫存器之依次移位操作可較佳地使得列電極以所要次序起作用。此配置可提供防止列驅動構件之一內部結構之複雜化的優勢,及其它更多優勢。
上文提及之本發明之態樣及建構將在下文參照隨附圖式以實施例之方式作更加詳細地描述。
圖1說明根據本發明之一實施例之一液晶顯示器裝置中之一矩陣定址電路的示意性結構。
在此圖中,一矩陣定址電路10經組態以驅動一主動矩陣型液晶顯示器(LCD)裝置之顯示面板20,其中,舉例而言,依據個別像素,將像素驅動主動型元件之場效薄膜電晶體(TFT)21排列於一預定顯示區域中。
在顯示面板20中,該等TFT 21以Y列及X行矩陣之形式排列。TFT 21之閘極連接至一側向平行(意即在對於每一列而言,在顯示區域上之一水平方向上)延伸之閘極匯流排線(下文簡稱為一閘極線)。TFT 21之源極連接至一縱向平行(意即對於每一行而言,在顯示區域上之一垂直方向上)延伸之源極匯流排線(下文簡稱為源極線)。TFT 21之汲極個別連接至像素電極23。
顯示面板20進一步具有一共同電極25,其與像素電極23相對且被安置有一間隙。該間隙由一液晶介質(未圖示)填充。此處,共同電極25跨越整個顯示區域延伸。TFT 21由一經由閘極線供應作為一列電極信號之閘極信號,為每一列選擇性地接通,且根據待顯示之像素資訊,由經由源極線供應至已被接通之每一TFT之作為行電極信號之源極信號的位準,將其設置為一經驅動之狀態。像素電極23由汲極賦予一對應於該經驅動狀態之電位。藉由由像素電極電位與賦予共同電極25之電壓位準之間之差來判定強度之電場,控制每一像素電極之液晶介質的定向。因此,液晶介質可根據像素資訊為每一像素調變來自一背光系統(未圖示)之背光及來自前側之外部光。液晶顯示面板之基本結構之細節在各種文獻中已為吾人熟知的,因此本文將省略對其做進一步描述。
定址電路10包含一基本配置,其具有一作為其前一級電路之時序控制及電壓產生電路30、一用於影像資料儲存之記憶體40、一作為行驅動構件之源極驅動器50及一作為列驅動構件之閘極驅動器60。
該時序控制及電壓產生電路30接收來自信號供應構件(未圖示)之用於紅色(R)、綠色(G)及藍色(b)中之每一者之影像資料信號"data"、一點時脈信號CLK及一包括水平同步信號及垂直同步信號之同步信號Sync,將該影像資料信號傳輸至記憶體40,且基於時脈信號CLK及同步信號Sync產生:一記憶體控制信號Mc以控制記憶體40;一鎖存信號St以同步操作該源極驅動器50;及一控制信號Gc以控制該閘極驅動器60。電路30進一步產生一將被供應至顯示面板20中之共同電極25的電壓信號Vcom。此外,電路30產生並供應用於源極驅動器50及閘極驅動器60之參考電壓及其它電壓,但為了簡單起見,在本實施例中將省略其描述。
記憶體40對每一水平掃描週期接收來自電路30之R、G及B之影像資料信號且依次儲存每一色彩的該等信號,且同時基於來自電路30之記憶體控制信號對儲存之信號執行本發明特定之資料處理(時間序列操作處理)(下文描述)。該已進行資料處理之影像資料信號"data'"被傳輸至源極驅動器50。
源極驅動器50具有一用於R、G及B之影像資料信號之每一者的數位-類比轉換器,其中每一色彩之影像資料信號對每一水平掃描週期被轉換為一類比信號,且產生承載多則在一水平掃描週期中待顯示之像素資訊之像素信號(意即用於一線之像素資訊)。像素資訊被保持作為源極信號直至下一水平掃描週期到來為止,且被供應至相應源極線。注意到,供應至源極驅動器50之鎖存信號St充當必要時序之一參考,該必要時序包括諸如類比轉換、至源極線之電壓供應的顯示操作中之水平掃描週期及其它。
在一回應於來自電路30之控制信號Gc之模式中,閘極驅動器60選擇性地供應(例如)一預定高電壓至匯流排線以選擇性地啟動顯示面板20中之閘極線。該啟動之閘極匯流排線致使相應TFT為接通狀態,且由供應至TFT之源極信號能同時驅動一線之TFT。以此方式,對應於啟動之閘極線之一列的像素根據該線之像素資訊同時被光學調變。下文將描述關於由來自電路30之控制信號Gc控制閘極驅動器60之細節。
以下將描述定址電路10之運作,首先描述一根據用於本實施例之基本技術之運作的實例,再描述本實施例之特定運作。
圖2示意性說明根據基本技術之定址電路10之運作。如圖2展示,當線編號在顯示面板20上之顯示區域中自上列至下列遞增時,影像資料信號"data"自一訊框週期開始起以第一線像素資料、第二線像素資料、第三線像素資料…之次序被傳輸至記憶體40。對於每一線而言,此線順序之影像資料順序信號以信號被傳輸之次序(意即以無變化之線順序)儲存在記憶體40中。
基於來自電路30之控制信號Mc,記憶體40讀取如此儲存之影像資料信號,且同時對信號執行時間序列操作處理。基本技術以及下文將描述之本發明之各種實施例旨在所謂的列間交替驅動,如圖3展示。在此驅動中,如圖3(a)展示,一基於線之交替極性之分佈在影像之一訊框週期中在一螢幕內表示,以使得(例如)第一線(列)中之像素以一負極性驅動,第二線中之像素以一正極性驅動,第三列中之像素以一負極性驅動,等等。另外,在下一訊框週期中,如圖3(b)所示,保持交替極性分佈以使得第一線中之像素以一正極性驅動,第二線中之像素以一負極性驅動,第三線中之像素以一正極性驅動,等等,但是每一列以一與先前訊框中不同之極性驅動。列間交替驅動藉由交替地重複驅動模式(a)及(b)達成。如圖3展示之一螢幕中之空間極性反轉分佈本身在以上非專利文獻1等中為已知的。為了在一螢幕中建構像素之此空間極性反轉,在螢幕中自頂至底依次選擇個別列,且舉例而言,源極驅動器被供應有對應於所選列之極性的影像資料。
在根據本發明之實施例及基本技術中,以一時間序列依次選擇將為相同極性之像素的列,而並非在螢幕上自頂至底依次選擇每一列,且源極驅動器50遵照所選列及賦予該列之極性將相應像素資料轉換為類比源極信號。電壓產生電路30產生施加於具有一適合該所賦予之極性的極性的共同電極25之電壓Vcom。如自圖3可見,即使當訊框週期變化時,奇數線中之像素也將以相同極性驅動。類似地,即使當訊框週期變化時,偶數線中之像素也將以相同極性驅動。如圖2展示,基本上在基本技術中,在"data"順序上之三個奇數線之像素資料在時軸上被重置為連續線之像素資料,而三個偶數線之像素資料在時軸上被重置為連續線之像素資料(見虛線箭頭及實線箭頭)。因此,如在"data'"順序中,各以一極性(例如,+)驅動之三個偶數線之像素資料以三線為一組以時間序列定序,接著,各以另一極性(例如,-)驅動之三個奇數線之像素資料以三線為一組以時間序列定序。應注意到,圖2未展示資料序列"data"與資料序列"data'"之間的即時相互關係,且為了簡單起見,其展示大體上被視覺辨識之重置之情況。
藉由執行時間序列上之像素資料之此重置或重新排列,結果,獲得自訊框週期開始起具有第二(+)、第四(+)、第六n(+)、第一(-)、第三(-)、第五n(-)…之線順序的像素資料序列data'。為執行此操作,記憶體40經受讀出控制,使得該等線之影像資料如上述重新排列於時間序列上。基於鎖存信號St,意即在此實例中,一具有在水平掃描週期之循環中變得有效之位準的時間信號,源極驅動器50回應有效位準之變化更新且輸出來自記憶體40之一線之像素資料。
圖2展示之源極信號Ssig基於重新排列之像素資料,且在源極線中之任一者處觀測得。此處,作為一實例,源極信號Ssig之位準表示在整個螢幕上顯示相同灰色中之位準Vd或-Vd(意即,若在一般白色液晶顯示面板上執行一黑色顯示,則為Vd或-Vd之最大值)。由於源極信號Ssig基於一組具有相同極性之三線之像素資料,其每三個水平掃描週期(3H)被反向一次。供應至共同電極25之電壓Vcom為一對應於電路30中之驅動極性每三個水平掃描週期亦被反向一次之交替電壓。源極信號Ssig在源極驅動器50中產生,以使一灰階與交替電壓相稱。
閘極驅動器60執行掃描操作以啟動一對應於如以上描述中所選擇之線的閘極線。換言之,基於來自時序控制電路30之控制信號Gc,閘極驅動器60產生一閘極控制信號以自訊框週期開始起以第二(+)、第四(+)、第六(+)、第一(-)、第三(-)、第五(-)…之線次序啟動閘極線。圖2以描述控制信號Gc之內容之示意性形式展示此情況,其意味著產生一閘極控制信號以啟動一對應於此處展示之每一編號之閘極線。
在下一(第二)訊框中,為了達成圖3(b)之空間極性分佈,其中極性被改變,自訊框週期開始起以第二(-)、第四(-)、第六(-)、第一(+)、第三(+)、第五(+)…之線次序啟動閘極線,且產生並輸出個別相應源極信號。
根據上述操作,由於執行時間序列操作處理以進行時軸上一連串對像素資訊供應之處理及對將具有相同極性之線的掃描,其能增加將施加於共同電極之源極信號Ssig及電壓Vcom之反轉週期,從而降低頻率。藉此,能降低驅動能量或功率消耗,而同時保持螢幕中的驅動像素之極性反轉分佈,如圖3展示。
然而,本發明之發明者發現在上述基本技術中在一顯示之影像之質量將發生此問題,且以下描述之建構實施例藉由改良基本技術以克服該等問題。第一問題為贗像(列間贗像),使得在一典型實例中,其中在整個螢幕上顯示均勻灰色,在奇數列之像素與偶數列之像素之間產生一亮度差異,且相對較亮與較暗之水平條紋交替地重複出現在整個顯示螢幕上。第二個問題為贗像(區塊內贗像),使得在上述之相同實例中,對於由一組依次被驅動之複數個奇數線(例如,第一線、第三線及第五線)及相鄰一組依次被驅動之複數個偶數線(例如,第二線、第四線及第六線)構成之每一區塊(圖2展示之具有6H之區塊)而言,在螢幕上亮度在一區塊中在垂直方向(垂直於線)上逐漸降低或提高。
由於某些效應,任一贗像大體上由待施加至像素電極之所需電位之波動造成,且吾人認為此較大地依賴於尤其經由形成於像素電極之周邊裝置上之電容及寄生電容的電位波動。接著,發明者進行下列分析。
圖4展示在顯示區域中任意選擇之上下兩個相鄰像素電極P1及P2、其周邊元件以及隨其形成之電容及等效電容之示意性結構。
在顯示區域中,在顯示區域之水平方向上延伸之複數條閘極線及在顯示區域之垂直方向上延伸之複數條源極線將互相交叉排列於平面圖中。像素電極被提供用於每一像素,且TFT 21被提供用於每一像素電極以將對應於待顯示之像素資訊的電位個別施加至像素電極。該閘極線連接至TFT 21之閘極,且該源極線連接至TFT 21之源極。TFT 21之汲極連接至像素電極。圖中展示之像素電極P1及P2在由閘極線Gy
、Gy + 1
及Gy + 2
及源極線Sx
及Sx + 1
界定之兩個區域中或與該等兩個區域關聯之區域中形成。另外,在顯示區域中,形成一用於具有一由每一像素電極形成之主要電容(CLC)的顯示器之儲存電容Ccs以用於每一像素,且該等儲存電容由一在顯示區域之水平方向上延伸之匯流排線(下文稱之為一Cs線)共同連接。
在上述結構中,下列電容被認為主要在像素電極之周邊裝置上形成。
CLC:在像素電極與共同電極(圖1展示之電極25)之間形成之電容
Cgbnext:在像素電極與一閘極線之間形成之電容,其中該閘極線安置於用以驅動該像素電極之另一閘極線之前
Ccs:上文提及之儲存電容(在像素電極與Cs線之間形成之電容)
Cs-pixelL:在像素電極與一連接至該連接至像素電極之TFT之源極的源極線(圖4中像素電極之左側之源極線)之間形成之電容
Cs-pixelR:在像素電極與一相鄰源極線(圖4中像素電極之右側之源極線)(而並非上述源極線)之間形成之電容
CsdTFT:在TFT之源極與汲極之間形成之電容
Cg-pixel:在像素電極與一連接至該連接至像素電極之TFT之閘極的閘極線(圖4中像素電極之下側之閘極線)之間形成之電容
CgdTFT:在TFT之閘極與汲極之間形成之電容
Cdd:在像素電極與由一安置於用以驅動該像素電極之閘極線之前或之後的一閘極線驅動之另一(上方或下方)電極之間形成的電容
在圖4中注意到,為區別有關像素電極P1之電容與有關像素電極P2之電容的下標被添加至表示上述電容之符號中,但當不需要此區別時,將適當地省略下標進行描述。
根據上述實例,如自圖2中可見,自訊框開始起,源極信號Ssig及共同電極信號Vcom重複一用於至少一線之具有一極性之驅動週期及一用於至少一線之具有另一極性之後繼驅動週期。下文中,一對此等兩個連續週期被稱為一區塊。換言之,對於自訊框開始起之每一區塊而言,該源極信號Ssig及共同電極信號Vcom具有兩個極性,一個及另一個,且在該區塊之前半部分中為三個或一個線延續一極性,而在區塊之後半部分為三個或一個線延續另一極性。另外,在第一訊框中一區塊之前半部分及後半部分中界定之源極信號Ssig及共同電極信號Vcom之極性分別在第二訊框中反向。Cs線被供應一具有一與在共同電極信號Vcom中相同的方式變化之位準的信號。藉此,能提供具有與CLC相同功能之儲存容量Cs且使保持像素資訊之能力加倍。
圖5展示如圖4展示之像素電極與隨其形成之各種電容之間的重寫之相互關係。舉例而言,像素電極P1耦接上述電容CLC、Cgbnext、Ccs、…、Cdd之一端,且此等電容之另一端被賦予個別電位VLC、Vgbnext、Vcs、…、Vdd。假設像素電極P1之電位為V1,則像素電極P1之總電荷Q1為如下:Q1=CLC(V1-VLC)+Cgbnext(V1-Vgbnext)+Ccs(V1-Vcs)+...+Cdd(V1-Vdd)………(1)
當Vdd變化為Vdd',假設在此時像素電極P1之總電荷為Q1',且由於Vdd之此變化,像素電極P1之電位變化為V1',下式判定Q1':Q1'=CLC(V1'-VLC)+Cgbnext(V1'-Vgbnext)+Ccs(V1'-Vcs)+...+Cdd(V1'-Vdd')………(2)
自電荷守恆定律可知,Q1'=Q1且Q1'-Q1=0。因此,自以上兩個等式導出下列等式:(CLC+Cgbnext+Ccs+...+Cdd)(V1'-V1)+Cdd(Vdd-Vdd')=0………(3)
因此,當Cdd之端電位Vdd變化為Vdd'時,像素電極P1中之電位波動V1'-V1如下:V1'-V1={Cdd/(CLC+Cgbnext+Ccs+...+Cdd)}x(Vdd'-Vdd)………(4)
此處,假設Ctotal=CLC+Cgbnext+Ccs+...+Cdd,電壓損耗為Vloss且V1'=V1-Vloss,其中V1'-V1為一像素電極P1中由於Vdd至Vdd'之變化而相對於一所要電壓V1之波動,則Vloss=-(V1'-V1)=(Cdd/Ctotal)x(Vdd-Vdd')………(5)
因此,基於對應於干擾電位波動之Vdd-Vdd',像素電極P1受到之電壓損耗藉由將Vdd-Vdd'乘以一具有干擾電位波動之電容(Cdd)的值與耦接至像素電極P1之電容之總值(Ctotal)之比率(Cdd/Ctotal)獲得。關於可具有干擾電位波動之其它電容的像素電極上之任何電壓損耗可以相同方式獲得。
應注意到,由於上下兩個相鄰像素電極實際上為相鄰像素電極中之一像素電極Cdd'而存在,意即當考慮一像素電極如何在相鄰像素電極下由電位波動影響時,應考慮2Cdd。因此,以上等式(5)重寫為如下:Vloss=-(V1'-V1)=(2Cdd/Ctotal)x(Vdd-Vdd')………(6)
在圖2之基本技術之實例中,採用此在一區塊中先驅動偶數線之像素且其後驅動奇數線之像素的模式。驅動一像素意味著施加一對應於待顯示之像素資訊的電位至該像素之像素電極。對於(多個)像素之驅動而言,下文將使用諸如在(多個)像素、(多個)像素電極或一線中寫入資訊或執行其寫入之表達或其大致等效表達。換言之,在基本技術中,在一區塊中,像素資訊首先寫入偶數線中,且接著寫入奇數線中。由於在該區塊中偶數線與奇數線空間上彼此相鄰,所以在一區塊中首先執行寫入之線(下文稱之為先被寫入之線,例如第二線、第四線及第六線)的像素電極受Cdd之一端處由寫入隨後執行寫入之線(下文稱之為後來被寫入之線,例如第一線、第三線及第五線)中造成之電位波動影響,且該影響狀態一直持續到先被寫入之線在下一訊框中被重寫為止,因此其幾乎持續一訊框。對於先被寫入之線之像素電極而言,干擾電位波動由施加於上下相鄰之後來被寫入之線之像素電極的電位Vd至-Vd之變化(見圖2)造成,且引起經由Cdd之先被寫入之線之像素電極中之電位波動。
因此,根據以上等式(6),在先被寫入之線之像素電極中發生之電壓損耗Vloss_Cdd_F為:
同時,後來被寫入之線(第一線、第三線、第五線等)保持其所需狀態,其中後來被寫入之線已被寫入直至先被寫入之線(第二線、第四線及第六線等)在下一訊框中被重新寫入為止,意即持續幾乎一訊框。當區塊中之相鄰先被寫入之線在下一訊框中在區塊之前半部分中被寫入時,後來被寫入之線遭受Cdd之一端處由於先被寫入之線之寫入而引起之電位波動的影響,但新像素資訊立即在區塊之後半部分中被寫入後來被寫入之線中,且因此此等影響為可忽略的。
因此,在後來被寫入之線之像素電極中發生之電壓損耗Vloss_Cdd_L如下:Vloss_Cdd_L=0………(8)
如圖2所示,當區塊之前半部分變化為區塊之後半部分時,源極線之電位自Vd變化為-Vd,且當區塊之後半部分變化為區塊之前半部分時,源極線之電位自-Vd變化為Vd。換言之,源極線之電位每半區塊反轉一次。由於源極線用於所有列的寫入,所以資訊已被寫入之某一線之像素電極遭受CsbpixelL、CsbpixelR及CsdTFT之端處由源極線中的電位反轉造成之電位波動的影響,直至在下一訊框中被重新寫入(更新)為止。某一被寫入之線之像素電極受影響的程度視具有與此線之極性不同之極性的電位施加至其它線之源極線直至更新此線為止的次數,意即反轉極性驅動次數而定。另外,僅考慮反轉極性驅動次數的原因在於:當具有與線相同極性之電位施加至用於其它線之源極線時,在具有波動的像素電極之電位與共同電極與源極線之間的電位差之間的差較小,且在此情況下,在像素電極中傳輸之電荷被認為甚少。
參照圖6以考慮此方面。圖6以表之形式展示一根據與如圖2的實例中之相同基本技術之第一訊框與第二訊框兩者的驅動方式。在左端之列編號1至32表示空間上安置於顯示區域中之線編號,每一半區塊之線編號在上端表示,一半區塊及一區塊以一時間序列以垂直地展示為"2、4、6"、"1、3、5"、"8、10、12"、…(如圖中自左至右觀測)之半區塊的次序變化,且按照在一半區塊中自頂至底表示之線編號理解線選擇次序。一極性驅動週期之前半區塊與另一極性驅動週期之後半區塊之間的邊界由一虛線展示,且區塊之間的邊界由實線展示。表中對應於所選線之欄位對應於任一驅動電極以不同類型之影線畫出,因此可視覺辨知所選列空間上定位於何處及該等列以何種極性被驅動。
首先考慮源極線之電位波動對先被寫入之線之像素電極之影響。在此實例中先被寫入之線為一偶數線。參照圖6,作為一典型實例,其中一半區塊"14、16、18"具有偶數線作為元素,且在一半區塊基礎上考慮,對於此半區塊而言,當諸如後繼半區塊"13、15、17"之具有奇數線作為元素的半區塊之線被寫時,一具有反轉極性之電位被施加至源極線,且當具有其它偶數列作為元素之半區塊之線被寫時,一具有相同極性之電位被施加至源極線。圖6用字母"I"及"S"說明此等狀態,且瞭解到在六個半區塊中執行反轉極性驅動直至相同半區塊"14、16、18"出現在第二訊框中為止(意即,直至此半區塊之線被更新為止)。在該等半區塊中,在一訊框中最後半區塊僅包括一線,以使得反轉極性驅動次數對應自5x3+1x1=16之十六個線。此數目等於顯示器中使用的所有線之數目(在本實例中為32)之一半。然而,所有線之數目通常不侷限於偶數,Int(N/2)之值被認為係反轉極性驅動次數,其中所有線之數目被假設為N。本文使用之函數Int()將僅僅導出引數之整數部分作為答案。
此計算為了獲得在一自緊接第一訊框之半區塊之後至緊臨第二訊框之相同半區塊之前的週期Qf期間內(如圖6展示)在一半區塊基礎上之反轉極性驅動次數,且為了獲得精確次數,進一步考慮了第二訊框中之半區塊中更新時之驅動情況。在第二訊框中之半區塊之第14、16及18線之個別像素電極依次被供應有一與第一訊框中源極線之極性不同之極性的電位。在第二訊框之半區塊中,第14線首先被寫入反轉極性(-),且此時第16及18線仍具有相同極性。此狀態在圖7中展示。對於第14線而言,此寫入意味著更新,意即寫入新的像素資訊,因此所要電位被施加至相應像素電極,藉此未在此像素電極中導致任何電位誤差。然而,在此點上,由於首先使得第14線具有反轉極性之事實,第16線及第18線比第14線受更多一次施加具有反轉極性之電位的影響。
此後,如圖8展示,第16線被寫入反轉極性(-),但此時第18線仍具有相同極性。在此點上,第16線的確被更新且不遭受任何電位誤差。然而,在此點上,第18線比第14線受多兩次的施加具有相反極性之電位的影響,且歸因於較早使得第16線具有反轉極性之事實,其比16線受多一次的施加之影響。
因此,如圖9所示,在三個線中,於反轉極性驅動次數中產生差異,直至第18線被寫入與在第一訊框中相反之極性(-)且完成半區塊之更新為止(意即在半區塊之更新週期期間)。最後,在上文提及之週期Qf中,相反極性驅動次數在第14線中未變化,但是一及二應分別被加至第16線及第18線上之反轉極性驅動次數。當L表示半區塊內一線被選擇之回數時,反轉極性驅動次數增加了L-1。
根據上述考慮,在先被寫入之線之像素電極中發生之電壓損耗Vloss_Csb_F為:
此外,Csbpixel=Cs-pixelL+Cs-pixelR+CsdTFT成立,且在等式中乘以1/N的原因在於反轉極性驅動次數經處理成為其在反轉極性驅動之條件下之機率。
接著考慮源極線之電位波動對後來被寫入之線之像素電極之影響。在本實例中,後來被寫入之線為一奇數線。參照圖6,且作為一典型實例,其中一半區塊"1、3、5"現具有奇數線作為元素,對於此半區塊而言,當諸如後繼之具有偶數線之半區塊"8、10、12"作為元素之半區塊的線而被寫入時,一具有反轉極性之電位被施加至源極線,且當具有其它奇數線作為元素之半區塊的線而被寫入時,一具有相同極性之電位被施加至源極線。以如上述之相同方式,瞭解到在五個半區塊上執行反轉極性驅動,直至在第二訊框中相同半區塊"1、3、5"被更新為止。在該等半區塊之間,由於訊框中之最後半區塊僅包括一線,反轉極性驅動次數對應於自4x3+1x1=13之13個線。此數目比在"先被寫入之線"之情況下小3。此係因為在第二訊框中,所有像素以其相對於第一訊框中之此等極性之變化的極性驅動,且如圖6展示,一自緊接第一訊框中之半區塊之後至緊臨第二訊框中之相同半區塊之前的週期Q1中,第二訊框具有一相同極性之驅動狀態之開端。因此,假設M為在一半區塊中之線之數目(然而,不包括在訊框中最後區塊之例外),在週期Q1中,Int(N/2-M)之值被認為係反轉極性驅動次數。
接著,以如上述之相同方式,考慮獲得之精確次數為在第二訊框中在半區塊的更新週期期間內三個線之間反轉極性驅動次數之差異。至於差異,L類似地被用於表示在半區塊中一線被選擇之回數。
根據上述考慮,在後來被寫入之線之像素電極中發生之電壓損耗Vloss_Csb_L被估計如下:
閘極線之電位基本上在一關閉TFT之位準與另一接通TFT之位準之間變化。如自圖2提示,待供應至閘極線之閘極信號被啟動,意即在1H之週期內變為接通位準,且在此短時期之接通位準過渡後,閘極信號以直流電壓方式繼續一關閉位準且持續一較長時間直至後繼訊框中之相應時間為止。同時,由於像素電壓之參考電位為共同電極電位,所以在考慮可能由一直流(DC)電壓在像素電極中造成偏離所需電位之電位波動的干擾電位波動時應考慮施加至共同電極之電位之波動。換言之,考慮到對應於共同電極之電位在Vc與0之間的變化波動的閘極線之電位,假設在共同電極電位之每個反向週期(本實施例中為3H)內閘極線在Vc/2與-Vc/2之間反轉變化。閘極線經由Cgb-pixel、CgdTFT及Cgbnext耦接至像素電極。因此,在某一線一旦被寫後,歸因於閘極線之電位反轉,線之像素電極遭受Cgb-pixel、CgdTFT及Cgbnext的端處之電位波動之影響,直至該線在下一訊框中被重新寫入為止。已被寫之一線受影響之程度主要視在一線被寫時自共同電極施加具有與共同電極不同之極性的電位直至更新此線為止之次數而定。
此次數與上述反轉極性驅動次數之數目相同,且以此相同方式,考慮到其它方面,在先被寫入之線及後來被寫入之線之像素電極中由閘極線之電位波動引發之電壓損耗Vloss_Csb_F及Vloss_Csb_L分別為:
其中,每一等式中相乘之Vc為Vc/2-(-Vc/2)之結果。
自上述考慮,先被寫入之線之像素電極及後來被寫入之線之像素電極在偏離所要電壓Vc波動後,最終彙聚至之電壓Vactual_F及Vactual_L分別為:
1.列間贗像上述等式(13)及(14)分別表示先被寫入之線及後來被寫入之線之像素電極之實際電壓,且當其值之間具有一差時,該差展示線之間的亮度差,意即線間贗像。當該差為Vloss(LbyL)時,下列等式保持為:
如自上述等式(7)及(8)可見,先被寫入之線之像素電極之電位波動大於後來被寫入之線之像素電極之電位波動。因此,甚至試圖以相同亮度位準顯示,在先被寫入之線之像素與後來被寫入之線之像素之間的顯示之亮度位準中產生一差,且在整個螢幕上顯示灰色之情況下,先被寫入之線之像素將比後來被寫入之線之像素更亮。先被寫入之線之像素電極之電位波動相對較大之此事實亦可自等式(9)與(10)之間的關係及等式(11)與(12)之間的關係中瞭解到。此係因為等式(10)及(12)中之因子Int(N/2-M)之值顯然小於等式(9)及(11)中之相應因子之值,且由等式(10)及(12)獲得之值分別小於由等式(9)及(11)獲得之值。
因此,在根據基本技術之交替驅動中,此模式顯示對於每一線產生一亮度差異以試圖在螢幕之整個區域上以相同亮度位準顯示。圖10中由一實線描述之特徵展示此情況,且該等先被寫入之線(偶數線)展示與該等後來被寫入之線(奇數線)相比,與所要亮度(對應於Vd之亮度)更為不同之亮度。
2.區塊內贗像區塊內贗像由一對應於一區塊在線之顯示的影像中產生亮度變化且對於每一區塊產生此等亮度變化之因子造成。此因子在以上等式(13)及(14)中被認為係(L-1)。換言之,L表示在一區塊中一線被選擇之回數,且隨L之數目增加(意即,隨後來一線被寫),在兩個等式中電壓更加偏離所要電壓Vd。
更具體言之,一表示一區塊中亮度變化數量之分量對應於一對應一關於等式(13)及(14)中之(L-1)的因子的電壓波動,且被假設為Vloss(Block)。Vloss(Block)如下:
因此,在根據基本技術之交替驅動(圖6)中,在螢幕之整個區域上以相同亮度位準顯示的情況下,即使當圖10展示之線間贗像分量被移除,也發生此亮度變化,即對於相對於一系列該等線之每一區塊而言,亮度自最小值逐漸增加至最大值,如圖11展示。自此圖中瞭解到,試圖以相同亮度顯示所有線,隨後在一區塊中選擇之線具有更高之亮度,且在本實施例之連續增加之線選擇中,在區塊基礎上螢幕上亮度空間上在垂直方向上逐漸增加。
解決線間贗像之技術本身在日本專利申請特許公開案第2001-108964號中被描述。在此習知技術中,源極線預先對應於圖10展示之高低交替位準之模式被供應有(例如)偏壓,或者偏壓在一信號上被多路傳輸,以供應至源極線,線之間的電位差藉此被消除以解決贗像。
注意到,線間贗像及區塊內贗像被組合,且出現組合贗像,且本發明意欲消除組合之贗像以及每一贗像。實施例1-3提供防止線間贗像而不依賴於在日本專利申請特許公開案第2001-108964號中描述之技術的措施,且實施例4-9提供使用實施例1-3之特徵防止區塊內贗像之措施。實施例4-9同時提供防止實施例1-3之線間贗像之措施,但此措施可由日本專利申請特許公開案第2001-108964號描述之反線間贗像措施代替。另外,實施例4-9之特定技術本身可被建構,而無關於反線間贗像措施之存在或不存。以下將具體描述根據基於上述考慮建構之根據本發明的實施例。
將參照圖12描述一防止線間贗像之措施之實施例。
圖12說明由定址電路10根據本實施例以與圖2相同之方式執行之交替驅動方式。在第一訊框中之線選擇次序及極性施加形式與在圖2中的基本技術之實例中的相同,但是在第二訊框中的與此不同。更具體言之,儘管在圖2中相同線選擇次序使用在第一訊框與第二訊框中,但在本實施例中第一訊框中之先被寫入之線變化為第二訊框中之後來被寫入之線。如自圖12中可見,在第一訊框中,在起始區塊中第一線、第三線及第五線在第二線、第四線及第六線之後來被選擇。同時,在第二訊框中,在起始區塊中第二線、第四線及第六線在第一線、第三線及第五線之後來被選擇。在其它區塊中,如在前述中,在第一訊框中偶數線為先被寫入之線且奇數線為後來被寫入之線,但相反地,在第二訊框中奇數線為先被寫入之線且偶數線為後來被寫入之線。換言之,在第二訊框中,第一訊框中之區塊中之前半部分及後半部分在反轉次序中。
以此方式,在第一訊框中造成相對較大電壓損耗之先被寫入之線被處理為第二訊框中具有較小電壓損耗之後來被寫入之線,所以此關係在第一訊框與第二訊框之間被提供以使得由每一線之電壓損耗之間的差異造成之亮度差異被消除,且因此能降低由總電壓損耗中之差異造成之視覺故障。對於第一訊框中之後來被寫入之線而言,由於具有反轉關係,所以由電壓損耗中之差異造成之視覺故障類似地被消除。
因此,在顯示灰色中,第一訊框通常具有一如圖10展示之亮度模式之影像,而第二訊框具有如圖13展示之反轉亮度模式之影像,藉此每一線之平均顯示亮度大體上相同,且其能消除線間贗像。
圖14以與圖6中相同表格式說明根據本實施例之操作方式。
本實施例將改良實施例1。在實施例1中,每當訊框被切換時,先被寫入之線及後來被寫入之線交換。然而,自圖14展示之內容回顧,已證實在某一部分中降低電壓損耗之效用係不足的。
請注意在第二訊框中之第六線及第七線上,第六線作為一後來被寫入之線被驅動,而第七線相繼作為一先被寫入之線被驅動。在此點上,由於第六線鄰接第七線,第六線在第七線被書寫時受到影響。換言之,由於第七線之像素電極經由Cdd耦接第六線之像素電極,施加至第六線之像素電極之所要電壓由第七線之寫入改變。第六線被處理為一後來被寫入之線之理由在於在第一訊框中將第六線處理為一先被寫入之線造成一較大電壓損耗,所以第六線應在第二訊框中被處理為一具有較小電壓損耗之後來被寫入之線。儘管如此,歸因於相鄰第七線之寫入,第六線亦在第二訊框中遭受較大電壓損耗。因此,第六線之像素電極在任一訊框中造成一較大電壓損耗,且存在對應於第六線之像素使局部顯示具有極為不同亮度的風險。此方面同樣發生於第12線與第13線、第18線與第19線、第24線與第25線、以及第30線與第31線。
本實施例將採取防止此方面之措施,且圖15說明操作方式。在本實施例中,驅動第六線之時序在第二訊框中移位。更具體言之,第六線未在第二訊框中之起始區塊中被選擇,而在後繼區塊中選擇,且在選擇第六線後,第六線隨後之偶數線隨後來被選擇。因此,在第二訊框中在起始區塊之後半部分中僅僅選擇兩線。
以此方式,在具有相對較小之電壓損耗之條件或環境下,在第一訊框中被處理為先被寫入之線之所有線被處理為後來被寫入之線,因此能解決上述電壓損耗局部加倍之問題。
作為用於解決相同問題之方法,圖15中之實例可被修改,如圖16展示。圖16展示該修改,其中在第二訊框中之起始區塊之後半部分中第一後來被寫入之線(偶數線)之選擇時序部分被處理為一虛設(D),且後繼之後來被寫入之線遵照指定數目被依次指派至每一區塊。舉例而言,一輔助線被提供為與有效顯示區外部之一位置中之第一線相鄰,且輔助線在選擇第五線後來被選擇且以一預定極性驅動。在此實例中,輔助線鄰接在第二訊框中以正極性驅動之第一線,因此由於要均勻提供電壓損耗而意欲其由負極性驅動。
或者,一線的一時間間隔僅僅提供於第五線之選擇時序與第二線之選擇時序之間,藉以提供等效於使用輔助線之操作的操作。
本實施例將進一步改良實施例1及2,且首先將參照圖17描寫此改良。
圖17展示根據實施例1之操作中跨越第一訊框及第二訊框之線之極性之分佈。指派至該等欄位之"+"及"-"分別表示正極性驅動及負極性驅動,畫影線之欄位表示在其時序處極性被反向,且驅動以在欄位中展示之極性起始。
除極性反向發生之畫影線之欄位或狀態之外,為每一線檢查在第一訊框及第二訊框中具有正極性的線週期(H)之數目及具有負極性的線週期(H)之數目,且在圖17之右端處獲得結果值。對於第一線而言,具有"+"之線週期包括十個包含三個線之半區塊、兩個包含一線之半區塊及兩個屬於正驅動第一線屬於之半區塊的線(第二訊框中之第三線及第五線),因此對應於34H=3x10+1x2+2。具有"-"之線週期包括八個包含三個線之半區塊、兩個包含一線之半區塊、及兩個屬於負驅動第一線屬於之半區塊的線(第一訊框中之第三線及第五線),因此對應於28H=3x8+1x2+2。因此,在第一訊框及第二訊框中第一線具有具有正驅動狀態之34H及具有負驅動狀態之28H,且線週期之數目之差△為6H。因此,瞭解到正驅動狀態比負驅動狀態多存在6H。藉由在第二線及後繼線上執行相同計算,在所有線上可發現驅動極性之偏差。
自圖17之右端處展示之值瞭解到在第一訊框及第二訊框中在任何線上正驅動狀態為主要的,且可發現正極性自預定參考電壓之偏差。在第一實施例中,由於藉由交替重複第一訊框及第二訊框來執行影像顯示操作,當持續此操作時,此趨勢(電壓偏移)持續使得每一線及最終整個顯示區接近一偏離參考電壓之具有正極性的不可忽視之值,藉此結果一DC電壓被施加至液晶,且不利地產生調節共同電極信號之電壓值的需求且/或顯示之灰階之中心可被移位。
在本實施例中,第三訊框及第四訊框被添加至驅動方式以解決此問題,且圖18說明合成驅動方式。
圖18說明圖17(圖14)中之第一訊框及第二訊框隨後之第三訊框及第四訊框之驅動方式,且本實施例針對於第一訊框至第四訊框之連續重複。以此驅動方式,圖17中之第二訊框中之線選擇次序被保持具有在第三訊框中被反轉之驅動極性,且在圖17中第一訊框中之線選擇次序被保持具有在第四訊框中被反轉之驅動極性。
圖18亦在其右端展示表示極性之偏差之每一值。瞭解到,相對於圖17展示之對應值,此等值在"+"及"-"上反向,且△之值之符號與圖17中之符號反轉。因此,當對於每一線將圖18中之△之值與圖17中之相應值相加時,所有和正好為零。因此,藉由在第一訊框及第二訊框後使用第三訊框及第四訊框,且使用第四訊框重複執行影像顯示操作,能建構驅動而無電壓偏移且能避免上述問題。
圖19及圖20展示為相同目的構成之本實施例之其它形式。此形式基於圖15展示之實施例2,其中圖19(圖15)展示之第一訊框及第二訊框之後為圖20展示之第三訊框及第四訊框,且第一訊框至第四訊框依次被重複。接著,在第三訊框中,圖19中之第二訊框中之線選擇次序被保持具有被反轉之驅動極性。在第四訊框中,圖19之第一訊框中之線選擇次序被保持具有被反轉之驅動極性。
在此形式中,舉例而言,在第一訊框及第二訊框中第六線具有一特定導出值△=12,而在第三訊框及第四訊框中具有一值△=-12。因此,當圖19中之△之值與圖20中之相應值相加時,所有和亦正好為零。因此,亦在此形式中,藉由依次重複第一訊框至第四訊框,能獲得如上文提及之形式中之相同效果及優勢。
注意到,同樣重要地,顯然能基於圖16展示之實例製作一具有第三訊框及第四訊框之構造。另外,第三訊框具有與第二訊框相同之線選擇次序及對於第二訊框反轉之驅動極性,而第四訊框具有與第一相同之線選擇次序及對於第一訊框反轉之驅動極性。然而,如圖17及圖19展示在第一訊框及第二訊框中,需要將具有反向模式之訊框添加至驅動極性之分佈模式。更具體言之,第四訊框可具有與第二訊框相同之線選擇次序及對於第二訊框反轉之驅動極性,而第三訊框具有與第一訊框相同之線選擇次序及對於第一訊框反轉之驅動極性,或者第一訊框及第二訊框交替重複持續一第一預定長度之週期,且此後,合適之第三訊框及第四訊框交替重複持續相同預定長度之週期。
因此,藉由提供具有偏差之額外訊框以消除每一線之第一訊框及第二訊框中之驅動極性的偏差,能建構驅動而無電壓偏移,且能避免上述問題。
反區塊內贗像措施之實施例中之一者將執行驅動以在整個螢幕上顯示特定灰色中提供如圖21展示之亮度變化。藉由如圖11展示之基本技術驅動獲得之亮度變化在自正峰值至負峰值之區塊之間(例如,在第六線與第七線之間)的亮度上提供一顯著變化。藉由減少此亮度變化且自正峰值及負峰值逐漸改變亮度(如圖21展示),區塊內贗像變得較為不可見。
圖22說明一根據基於上述概念構成之本實施例的驅動方式。以與圖6等相同之方式描述圖22。基於先前考慮,即在一區塊中後來被選擇之線在顯示所有具有相同亮度之線中具有更高之亮度(見圖11),本實施例將打破如圖15中在所有區塊中以升序選擇線之此規則,且對於每一區塊而言,在升序與降序之間切換線選擇次序以提供亮度變化,如圖21。
更具體言之,如圖22展示,在第一區塊中沿向下箭頭升序選擇線,而在第二區塊中沿向上箭頭降序選擇線,且自此時起,升序與降序交替重複持續每一區塊。以此方式,一空間上更接近在一區塊中稍後來被選擇之線的線在後繼區塊中稍後來被選擇,而一空間上更接近在一區塊中較早被選擇之線的線在後繼區塊中較早被選擇。因此,能選擇在區塊之間具有一較小亮度差異之相鄰線,結果,能獲得如圖21展示之亮度變化特徵。
雖然在本實施例中,在區塊中之線選擇次序為升序或降序,但可能在一區塊中之先前半區塊具有升序及降序中之一者,而後繼半區塊具有另一者。
注意到,亦在本實施例中,能添加適合之第三訊框及第四訊框或任何必需額外訊框以採取防止如先前描述之電壓偏移之措施,且此情況導致一更有效形式。此方面同樣發生於下述實施例。
反區塊內贗像措施之另一實施例將執行驅動以在整個螢幕上顯示特定灰色中提供如圖23展示之亮度變化。第一訊框具有圖23中一實線展示之亮度變化(與圖11相同),而第二訊框具有圖中虛線展示之另一亮度變化。判定第一訊框中具有最小亮度值之線在第二訊框中具有最大值,且第一訊框中具有最大亮度值之線在第二訊框中具有最小值。另外,第二訊框中之亮度變化被判定具有一傾斜,以使得值自最大值逐漸減少至最小值,與第一訊框相反。藉由此做法,能使區塊內贗像較為不可見。
圖24說明一根據基於上文提及之概念構成之本實施例的驅動方式。本實施例亦基於先前考慮,即一區塊中後來選擇之線在顯示所有具有相同亮度之線中提供較高亮度(見圖11)。如圖24所示,如在圖14中在第一訊框中之所有區塊中升序選擇線(實施例1),而在第二訊框中在所有區塊中降序選擇線。以此方式,第一訊框中具有最大亮度及最小亮度之線分別在第二訊框中具有最小亮度及最大亮度,而在第一訊框中自最小亮度至最大亮度之傾斜在第二訊框中可被變化為自最大亮度至最小亮度之傾斜,結果,能獲得如圖23之亮度變化特徵。
反區塊內贗像措施之另一實施例將執行驅動以在整個螢幕上顯示灰色中提供如圖25顯示之亮度變化。第一訊框具有圖25之實線展示之亮度變化(與圖21相同),而第二訊框具有圖中一虛線展示之另一亮度變化。此處意欲大體上隨每一訊框反轉圖21展示之亮度變化模式,判定在第一訊框中具有最小亮度之線在第二訊框中具有最大值,且在第一訊框中具有最大亮度之線在第二訊框中具有最小值。另外,在第一訊框中之亮度變化與第二訊框中之亮度變化被判定,所以在訊框之間的相應線中傾斜被反轉。以此方式,比起以圖21描述之方式,其能使區塊內贗像更為不可見。
圖26說明一根據基於上文提及之概念構成之本實施例的驅動方式。本實施例亦基於先前描述之考慮,即在一區塊中在顯示所有具有相同亮度之線中後來被選擇之線提供較高亮度(見圖11)。如圖26展示,如圖22(實施例4)在第一訊框中線選擇次序隨每一區塊在升序與降序之間切換,而升序及降序在第二訊框中被反轉。以此方式,結果,能獲得如圖25之亮度變化特徵。
又一實施例將執行驅動以在整個螢幕上在顯示灰色中提供如圖27展示之亮度變化。第一訊框具有由圖27中之實線展示之亮度變化(與圖11中相同),而第二訊框具有由圖中虛線展示之另一亮度變化。此處,第二訊框以移位圖11中之亮度變化模式之形式被判定,所以一恰好在第一訊框中具有最小亮度值之線與具有最大值之線之間的中央之線在第二訊框中具有最大值。以此方式,比起圖11中描述之方式,其能使區塊內贗像更為不可見。
圖28說明一根據本實施例來建構前述之驅動方式。根據本實施例,在第一訊框及第二訊框中,皆如圖15(實施例2)在所有區塊中升序選擇線,而第二訊框為有特點的。更具體言之,由於包含三個奇數(先被寫)線及三個偶數(後來被寫)線之區塊結構被破壞,所以第二訊框之起始區塊包含兩個奇數線及一個偶數線。換言之,起始區塊並非具有六線,而具有其一半-三線。以此方式,構成下個區塊之線的選擇模式被移位,且能自下一區塊展示亮度之峰值。結果,能獲得如圖27展示之亮度變化特徵。
此外,一實施例可能執行驅動以在整個螢幕上顯示特定灰色中提供如圖29展示之亮度變化。第一訊框具有由圖29中之實線展示之亮度變化(與圖21中相同),而第二訊框具有由圖中之虛線展示之另一亮度變化。此處,亮度變化模式藉由移位圖21中之模式判定,所以大體上在第二訊框中在一具有最小亮度值之線與一具有最大值之線之間的中央處之線具有最大值。以此方式,比起以圖21描述之方式,其可能使區塊內贗像更為不可見。
圖30說明一根據本實施例來建構前述之驅動方式。雖然本實施例基於圖22中之實施例4,但意欲在具有降序之線選擇的第二訊框中形成起始區塊且減少在起始區塊中選擇之線數目以建構上述亮度變化模式的移位。接著,在後繼區塊中,如圖22展示以升序及降序交替執行線選擇。因此,可能獲得如圖29展示之亮度變化特徵。
另外,一實施例可能執行驅動以在整個螢幕上在展示特定灰色中提供如圖31中展示之亮度變化。第一訊框具有由圖31之實線展示之亮度變化(與圖11相同),而第二訊框具有由圖中之虛線展示之另一亮度變化。此處,在第一訊框中亮度變化之週期與第二訊框中之亮度變化之週期不同,且亮度變化之傾斜被判定為在第一訊框與第二訊框之間反轉。以此方式,比起以圖11描述之方式,其能使區塊內贗像更為不可見。
圖32說明一根據本實施例來建構前述之驅動方式。本實施例基於圖24中之實施例5,且在第二訊框中每一區塊由兩個奇數線(先被寫入之線)及兩個偶數線(後來被寫入之線)組成,而對於每一區塊線選擇被設置為降序。因此,能獲得如圖31展示之亮度變化特徵。根據本實施例,第一訊框及第二訊框中之贗像在一影像中顫動,能降低每一贗像之可見度。
為闡明比圖31及圖32之實例中較不明確之第一訊框及第二訊框之間的亮度變化模式之傾斜之關係,在圖33及圖34中展示另一實例,其以相同思想構成。在此實例中,每一區塊在第一訊框中包含十二個線,而在第二訊框中包含八個線。
應注意,上述實施例及修改能進一步被變化且/或被修改。舉例而言,圖3展示之交替驅動模式可被變化為圖35展示之逐點交替模式。另外,實例已在上文中被描述,即在第一訊框中之起始區塊中首先被選擇之線為一以正極性驅動之偶數線。然而,此線可以負極性驅動或為一奇數線。此外,訊框週期、區塊週期及在一半區塊中被選擇之線之數目自然不侷限於實例中描述之數目。
此外,當建構上述實施例時,作為列驅動構件之閘極驅動器60與液晶顯示面板20之間的一連接方式較佳地如下設計。
圖36示意性展示閘極驅動器60之配置及該配置與面板20之閘極線之間的關係。在圖36中,閘極驅動器60包含一移位-暫存器61及一用於重新指派移位-暫存器之輸出的切換區62。移位-暫存器61包含自一前端單元暫存器611至一尾端暫存器6132串聯之複數個單元暫存器(611-6132)。在移位-暫存器61中,對於每一水平掃描週期,前端暫存器611之側的一單元暫存器的一有效輸出(意即一高壓輸出)依次移位至尾端單元暫存器6132之側的一單元暫存器,而有效輸出使得顯示面板20之列電極起作用。
借助於一切換區62,單元暫存器之輸出分別以上文提及之實施例中依次移位操作導致實現列電極選擇次序的方式連接至顯示面板20之列電極。例如在圖12之實施例中,在第一訊框中以此次序選擇第二線、第四線、第一線、第三線及第五線…,同時第一單元暫存器、第二單元暫存器、第三單元暫存器、第四單元暫存器、第五單元暫存器及第六單元暫存器…之輸出分別個別連接至該等線,如圖中實線箭頭之接線展示。另外,在第二訊框中以此次序選擇第一線、第三線、第五線、第二線、第四線及第六線…,同時第一單元暫存器、第二單元暫存器、第三單元暫存器、第四單元暫存器、第五單元暫存器及第六單元暫存器…之輸出分別個別連接至該等線,如圖中虛線箭頭之接線展示。
藉由此做法,能根據以上實施例僅藉由習知地自其一端側至另一端側進行移位暫存器之依次移位操作使閘極線以所要次序起作用。此可防止閘極驅動器60之內部結構之必需複雜化從而減輕贗像。
注意到,切換區62可由一熟知類比開關陣線建構。或者,當線選擇模式未隨每一訊框切換時,切換區62為不必要的,且其足以由適合所要選擇次序之接線直接連接移位-暫存器61之輸出至列電極。
另外,雖然意欲以上實例提供切換區62以在第一訊框與第二訊框之間切換移位-暫存器61之輸出與閘極線之連接方式,但可代替地採用為第一訊框提供一移位-暫存器及為第二訊框提供另一移位-暫存器之配置,且該等移位-暫存器中之每一者固定不變地以相應方式連接至閘極線,其中移位-暫存器中之任一者被作用,但在與該者關聯之訊框週期內另一者失去作用。
此外,在上文提及之實施例中之每一者中,已描述用於液晶顯示器裝置中之矩陣定址電路,但本發明不侷限於此,且可用於適合任何顯示器裝置直至其使用如本文描述之矩陣定址電路。
上文已描述根據本發明之代表實施例,但本發明不侷限於此,且熟知此項技術者在附加之申請專利範圍之範疇內可發現各種改良。
10...矩陣定址電路
20...液晶顯示面板
21...薄膜電晶體(TFT)
23...像素電極
25...共同電極
30...時序控制及電壓產生電路
40...記憶體
50...源極驅動器
60...閘極驅動器
P1,P2...像素電極
圖1為一根據本發明之一實施例展示一矩陣定址電路之示意性結構的方塊圖;圖2為一解釋一根據本發明之實施例之基本技術的矩陣定址電路之操作之時序圖;圖3(包括圖3(a)及圖3(b))為一展示逐線交替驅動方式之示意性說明;圖4為一展示相鄰像素電壓及其周邊配置之電路圖;圖5為一像素電極及耦接至其電容之等效電路圖;圖6為一解釋一根據基本技術之驅動方式之表;圖7為一展示一根據基本技術在以一驅動方式更新線時第一處理之說明;圖8為一展示一根據基本技術在以一驅動方式更新行線下一處理之說明;圖9為一展示一根據基本技術在以一驅動方式更新線時最後處理之說明;圖10為一解釋由基本技術造成之逐線贗像之圖;圖11為一解釋由基本技術造成之逐塊贗像之圖;圖12為一解釋根據本發明之第一實施例的一矩陣定址電路之運作的時序圖;圖13為一展示在本發明之第一實施例中之第二訊框中表示之線編號對亮度之特徵的圖;圖14為一表示一根據本發明之第一實施例之驅動方式的表;圖15為一解釋一根據本發明之第二實施例之驅動方式的表;圖16為一解釋一根據本發明之第二實施例之修改之驅動方式的表;圖17為一展示一根據本發明之第三實施例在第一訊框及第二訊框中之驅動方式的表;圖18為一展示一根據本發明之第三實施例之在第三訊框及第四訊框中之驅動方式的表;圖19為一展示一根據本發明之第三實施例之修改之在第一訊框及第二訊框中之驅動方式的表;圖20為一展示一根據本發明之第三實施例之修改之在第三訊框及第四訊框中之驅動方式的表;圖21為一展示一根據本發明之第四實施例之線編號對亮度之特徵的圖;圖22為一表示一根據本發明之第四實施例之驅動方式的表;圖23為一展示一根據本發明之第五實施例之線編號對亮度之特徵的圖;圖24為一表示一根據本發明之第五實施例之驅動方式的表;圖25為一展示一根據本發明之第六實施例之線編號對亮度之特徵的圖;圖26為一表示一根據本發明之第六實施例之驅動方式的表;圖27為一展示一根據本發明之第七實施例之線編號對亮度之特徵的圖;圖28為一表示一根據本發明之第七實施例之驅動方式的表;圖29為一展示一根據本發明之第八實施例之線編號對亮度之特徵的圖;圖30為一表示一根據本發明之第八實施例之驅動方式的表;圖31為一展示一根據本發明之第八實施例之線編號對亮度之特徵的圖;圖32為一表示一根據本發明之第八實施例之驅動方式的表;圖33為一展示一根據本發明之第九實施例之另一形式之線編號對亮度之特徵的圖;圖34為一表示一根據本發明之第九實施例之另一形式之驅動方式的表;圖35(包括圖35(a)及圖35(b))為一展示逐點交替驅動方式之示意性說明;圖36為一展示一根據本發明中之修改之一閘極驅動器的配置及顯示面板之驅動器與閘極線之間的連接關係之說明;
Claims (15)
- 一種用於交替驅動矩陣排列之像素之矩陣定址方法,其中:使在一顯示螢幕之一水平方向上延伸之複數個列電極對待顯示之影像的每一水平掃描週期選擇性地作用;在該顯示螢幕之一垂直方向上延伸之複數個行電極被供應回應於該影像且對應於該水平掃描週期之個別像素電壓,且同時該等像素電壓具有對該等影像之每一訊框週期交替之極性;在該訊框週期內,於一顯示區域中,該等像素電壓具有空間上在該垂直方向上交替之極性;該等影像之該訊框週期係以一時間序列依次定序複數個區塊週期而形成,該等區塊週期各包含一第一半區塊及一第二半區塊,該第一半區塊為一用於以一時間序列依次定序使一或多個列電極被提供一極性之該等像素電壓之施加時序的週期,該第二半區塊為一用於以一時間序列依次定序使一或多個列電極被提供另一極性之該等像素電壓之施加時序的週期;且使該相應之列電極與用於該等列電極之該等像素電壓之該等施加時序中之每一者同步作用,其中在該第一半區塊中,選擇在該顯示螢幕上排列次序中之偶數列電極及奇數列電極中之列電極;在第二半區塊中,選擇空間上鄰接該等列電極之其它列電極;使在一訊框週期期間,於該第一半區塊中之一列電極選擇次序及在該第二半區塊中之一列電極選擇次序,分別與在另一訊框週期期間,於相應半區塊中之次序不同,以減輕基於區塊週期之視覺贗像。
- 如請求項1之方法,其中一列電極選擇次序在一訊框週期中之該第一半區塊及該第二半區塊與該另一訊框週期中之該等相應半區塊之間反轉。
- 如請求項2之方法,其中在至少兩個訊框週期中具有:一區塊週期,其中在該第一半區塊及該第二半區塊中之列電極選擇次序中之每一者為升序的;及一對應於該區塊週期的區塊週期,其中在該第一半區塊及該第二半區塊中之列電極選擇次序中之每一者為降序的。
- 如請求項3之方法,其中在一訊框週期中,僅使用該第一半區塊及該第二半區塊中之列電極選擇次序中之每一被設置為升序之區塊週期者,且在另一訊框週期中,僅使用該第一半區塊及該第二半區塊中之列電極選擇次序中之每一被設置為降序之區塊週期者。
- 一種用於交替地驅動矩陣排列之像素之矩陣定址方法,其中:使在一顯示螢幕之一水平方向上延伸之複數個列電極對待顯示之影像的每一水平掃描週期選擇性地作用;在該顯示螢幕之一垂直方向上延伸之複數個行電極被供應回應於該影像且對應於該水平掃描週期之個別像素電壓,且同時該等像素電壓具有對該等影像之每一訊框週期交替之極性;在該訊框週期內,於一顯示區域中,該等像素電壓具有空間上在該垂直方向上交替之極性;該等影像之該訊框週期係以一時間序列依次定序複數個區塊週期而形成,該等區塊週期各包含一第一半區塊及一第二半區塊,該等第一半區塊為一用於以一時間序列依次定序,使一或多個列電極被提供一極性之該等像素電壓之施加時序的週期,該第二半區塊為一用於以一時間序列依次定序,使得一或多個列電極被提供另一極性之該等像素電壓之施加時序的週期;且使該相應之列電極與用於該等列電極之該等像素電壓之該等施加時序之每一者同步作用,其中在該第一半區塊中,選擇在該顯示螢幕上排列次序中之偶數列電極及奇數列電極中之列電極;在第二半區塊中,選擇空間上鄰接該等列電極之其它列電極;在該第一半區塊及該第二半區塊中之列電極選擇次序於一訊框週期內對每一區塊週期在升序與降序之間變化,以減輕基於區塊週期之視覺贗像。
- 如請求項5之方法,其中一訊框週期具有區塊週期之混合:在該第一半區塊及該第二半區塊中之列電極選擇次序中之每一者為升序的區塊週期;及在該第一半區塊及該第二半區塊中之列電極選擇次序中之每一者為降序的區塊週期。
- 如請求項6之方法,其中使用:升序區塊週期,其中在該第一半區塊及該第二半區塊中之列電極選擇次序中之每一者為升序的;及降序區塊週期,其中在該第一半區塊及該第二半區塊中之列電極選擇次序中之每一者為降序的,其中在一訊框週期期間,該等升序區塊週期與該等降序區塊週期互相交替,且在另一訊框週期期間,於一對應於該升序區塊週期之區塊週期中,該第一半區塊及該第二半區塊中之列電極選擇次序中之每一者為降序的,且於一對應於該降序區塊週期之區塊週期中,該第一半區塊及該第二半區塊中之列電極選擇次序中之每一者為升序的。
- 如請求項1-7中任一項之方法,其中第一至第四連續訊框週期中,一在該第一訊框週期中界定之列選擇模式,用於該第三訊框週期及該第四訊框週期中之一者,且一在第二訊框週期中界定之列選擇模式,用於該第三訊框週期及該第四訊框週期中之另一者,其中該影像由重複該第一至該第四訊框週期或由一包括該第一至該第四訊框週期之訊框週期順序而形成,以使得對每一列電極而言,一具有為一極性之驅動極性的頻率,大體上等於一具有為另一極性之驅動極性的頻率。
- 如請求項1-7中任一項之方法,其中在每一區塊週期中選擇之列電極的數目,在一訊框週期與另一訊框週期之間是不同的。
- 如請求項1-7中任一項之方法,其中每兩個訊框週期或每預定數目之訊框週期使用一包括一特殊區塊週期之特定訊框週期,該特殊區塊週期所具有之選擇列電極的數目,不同於其它區塊週期中之選擇列電極的數目。
- 如請求項10之方法,其中該特殊區塊週期被用作一訊框週期中之起始區塊週期。
- 如請求項1-7中任一項之方法,其中使在一訊框週期中,於該區塊週期中之一前半區塊中選擇之列電極成為在該下一訊框週期中,於該區塊週期中之一後半區塊中選擇之列電極。
- 一種用於交替地驅動矩陣排列之像素之矩陣定址電路,其中:使在一顯示螢幕之一水平方向上延伸之複數個列電極,對待顯示之影像之每一水平掃描週期選擇性地作用;在該顯示螢幕之一垂直方向上延伸之複數個行電極被供應回應於該影像且對應於該水平掃描週期之個別像素電極,且同時該等像素電壓具有對該等影像之每一訊框週期交替之極性;且在該訊框週期內,於一顯示區域中,該等像素電壓具有空間上在該垂直方向上交替之極性,該矩陣定址電路包含:用於以一時間序列依次定序複數個區塊週期來形成該等影像之該訊框週期之控制構件,該等區塊週期各包含一第一半區塊及一第二半區塊,該第一半區塊為一用於以一時間序列依次定序使一或多個列電極被提供一極性之該等像素電壓之施加時序的週期,該第二半區塊為一用於以一時間序列依次定序使得一或多個列電極被提供另一極性之該等像素電壓之施加時序的週期;及用於使該相應列電極與用於該等列電極之該等像素電壓之該等施加時序中之每一者同步作用的列驅動構件,其中在該第一半區塊中,選擇在該顯示螢幕上排列次序中之偶數列電極及奇數列電極中之列電極;在該第二半區塊中,選擇空間上鄰接該等列電極之其它列電極;使在一訊框週期期間,一在該第一半區塊中之列電極選擇次序及一在該第二半區塊中之列電極選擇次序分別與在另一訊框週期期間於該等相應半區塊中之次序不同,以減輕基於區塊週期之視覺贗像。
- 一種用於交替地驅動矩陣排列之像素之矩陣定址電路,其中:使得在一顯示螢幕之一水平方向上延伸之複數個列電極對待顯示之影像的每一水平掃描週期選擇性地作用;在該顯示螢幕之一垂直方向上延伸之複數個行電極被供應回應於該影像且對應於該水平掃描週期之個別像素電壓,且同時該等像素電壓具有對該等影像之每一訊框週期交替之極性;在該訊框週期內,於一顯示區域中,該等像素電壓具有空間上在該垂直方向上交替之極性,該矩陣定址電路包含:用於藉由以一時間序列依次定序複數個區塊週期來形成該等影像之該訊框週期的控制構件,該等區塊週期各包含一第一半區塊及一第二半區塊,該第一半區塊為一用於以一時間序列依次定序使一或多個列電極被提供一極性之該等像素電壓之施加時序的週期,該第二半區塊為一用於以一時間序列依次定序使一或多個列電極被提供另一極性之該等像素電壓之施加時序的週期;及用於使該相應列電極與用於該等列電極之該等像素電壓之該等施加時序中之每一者同步作用的列驅動構件,其中在該第一半區塊中,選擇在該顯示螢幕上排列次序中之偶數列電極及奇數列電極中之列電極;在該第二半區塊中,選擇空間上鄰接該等列電極之其它列電極;在該第一半區塊及該第二半區塊中之列電極選擇次序對一訊框週期中之每一區塊週期在升序與降序之間變化,以減輕基於區塊週期之視覺贗像。
- 如請求項13或14之矩陣定址電路,其中:該列驅動構件包含一移位暫存器,其包含自一前端單元暫存器至一尾端電單元暫存器串聯之複數個單元暫存器,且其中該前端單元暫存器之該側之一單元暫存器之一有效輸出對每一水平掃描週期,依次移位至該尾端單元暫存器之該側之一單元暫存器,且同時該有效輸出使得該列電極起作用;且該等單元暫存器之該等輸出以此依次移位操作導致實現該列電極選擇次序之方式,分別連接至該等列電極。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004236138A JP2006053442A (ja) | 2004-08-13 | 2004-08-13 | マトリクス駆動回路及びこれを用いた液晶表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200617839A TW200617839A (en) | 2006-06-01 |
TWI395176B true TWI395176B (zh) | 2013-05-01 |
Family
ID=35355788
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW094127563A TWI395176B (zh) | 2004-08-13 | 2005-08-12 | 用於交替驅動矩陣排列之像素之矩陣定址方法以及用於交替驅動矩陣排列之像素之矩陣定址電路 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7928948B2 (zh) |
JP (2) | JP2006053442A (zh) |
CN (1) | CN101027713B (zh) |
TW (1) | TWI395176B (zh) |
WO (1) | WO2006018800A1 (zh) |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100688498B1 (ko) | 2004-07-01 | 2007-03-02 | 삼성전자주식회사 | 게이트 드라이버가 내장된 액정 패널 및 이의 구동 방법 |
GB0415102D0 (en) * | 2004-07-06 | 2004-08-11 | Koninkl Philips Electronics Nv | Display devices and driving method therefor |
JP2007304325A (ja) * | 2006-05-11 | 2007-11-22 | Necディスプレイソリューションズ株式会社 | 液晶表示装置および液晶パネル駆動方法 |
KR101400383B1 (ko) * | 2006-12-22 | 2014-05-27 | 엘지디스플레이 주식회사 | 액정표시장치 및 이의 구동방법 |
US8330700B2 (en) * | 2007-03-29 | 2012-12-11 | Casio Computer Co., Ltd. | Driving circuit and driving method of active matrix display device, and active matrix display device |
WO2008152847A1 (ja) * | 2007-06-12 | 2008-12-18 | Sharp Kabushiki Kaisha | 液晶表示装置、液晶表示装置の駆動方法、およびテレビジョン受像機 |
DE102007000889B8 (de) | 2007-11-12 | 2010-04-08 | Bundesdruckerei Gmbh | Dokument mit einer integrierten Anzeigevorrichtung |
CN101221717B (zh) * | 2008-01-24 | 2010-06-02 | 友达光电股份有限公司 | 平面显示器及其驱动方法 |
TWI404022B (zh) * | 2008-05-08 | 2013-08-01 | Au Optronics Corp | 驅動一液晶顯示裝置的方法 |
US20110164068A1 (en) * | 2010-01-06 | 2011-07-07 | Qualcomm Mems Technologies, Inc. | Reordering display line updates |
US9094678B1 (en) * | 2010-09-29 | 2015-07-28 | Nvidia Corporation | System, method, and computer program product for inverting a polarity of each cell of a display device |
US9094676B1 (en) | 2010-09-29 | 2015-07-28 | Nvidia Corporation | System, method, and computer program product for applying a setting based on a determined phase of a frame |
TWI421850B (zh) * | 2010-12-31 | 2014-01-01 | Au Optronics Corp | 液晶顯示裝置以及畫素驅動方法 |
US9041694B2 (en) * | 2011-01-21 | 2015-05-26 | Nokia Corporation | Overdriving with memory-in-pixel |
WO2012161700A1 (en) * | 2011-05-24 | 2012-11-29 | Apple Inc. | Offsetting multiple coupling effects in display screens |
WO2012161698A1 (en) * | 2011-05-24 | 2012-11-29 | Apple Inc. | Changing display artifacts across frames |
TWI463453B (zh) * | 2012-01-09 | 2014-12-01 | Novatek Microelectronics Corp | 顯示驅動裝置及顯示面板的驅動方法 |
US9164288B2 (en) | 2012-04-11 | 2015-10-20 | Nvidia Corporation | System, method, and computer program product for presenting stereoscopic display content for viewing with passive stereoscopic glasses |
KR102138107B1 (ko) * | 2013-10-10 | 2020-07-28 | 삼성디스플레이 주식회사 | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 |
JP6462208B2 (ja) * | 2013-11-21 | 2019-01-30 | ラピスセミコンダクタ株式会社 | 表示デバイスの駆動装置 |
KR102266064B1 (ko) * | 2014-10-15 | 2021-06-18 | 삼성디스플레이 주식회사 | 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치 |
CN107633823B (zh) * | 2016-07-19 | 2019-11-05 | 奇景光电股份有限公司 | 液晶显示器的极性反转驱动方法及源极驱动器 |
JP2018060007A (ja) * | 2016-10-04 | 2018-04-12 | 株式会社ジャパンディスプレイ | 表示装置及び表示制御方法 |
TWI688945B (zh) * | 2019-01-10 | 2020-03-21 | 友達光電股份有限公司 | 顯示裝置及驅動方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5677705A (en) * | 1993-07-12 | 1997-10-14 | Hitachi, Ltd. | Drive method for driving a matrix-addressing display, a drive circuit therefor, and a matrix-addressing display device |
TW426839B (en) * | 1996-10-03 | 2001-03-21 | Micron Technology Inc | Matrix addressable display with delay locked loop controller |
TW589599B (en) * | 2001-09-28 | 2004-06-01 | Koninkl Philips Electronics Nv | Matrix addressing method and circuit, and liquid crystal display device |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6459332A (en) | 1987-08-31 | 1989-03-07 | Matsushita Electric Ind Co Ltd | Method for driving active matrix liquid crystal panel |
US6496172B1 (en) * | 1998-03-27 | 2002-12-17 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device, active matrix type liquid crystal display device, and method of driving the same |
KR100327423B1 (ko) * | 1999-01-19 | 2002-03-13 | 박종섭 | Tft-lcd의 구동장치 |
JP3454744B2 (ja) | 1999-03-03 | 2003-10-06 | シャープ株式会社 | 能動行列型液晶表示器及びその駆動方法 |
JP2002244623A (ja) | 2001-02-16 | 2002-08-30 | Matsushita Electric Ind Co Ltd | 液晶表示装置の駆動方式および駆動回路 |
KR100814256B1 (ko) * | 2001-04-21 | 2008-03-17 | 엘지.필립스 엘시디 주식회사 | 액정패널 구동방법 |
JP3904524B2 (ja) * | 2003-03-20 | 2007-04-11 | シャープ株式会社 | 液晶表示装置およびその駆動方法 |
JP3871656B2 (ja) * | 2003-05-23 | 2007-01-24 | シャープ株式会社 | 能動行列型液晶表示器及びその駆動方法 |
-
2004
- 2004-08-13 JP JP2004236138A patent/JP2006053442A/ja active Pending
-
2005
- 2005-08-11 CN CN2005800264028A patent/CN101027713B/zh active Active
- 2005-08-11 JP JP2007525442A patent/JP4943332B2/ja not_active Expired - Fee Related
- 2005-08-11 WO PCT/IB2005/052665 patent/WO2006018800A1/en active Application Filing
- 2005-08-11 US US11/659,866 patent/US7928948B2/en active Active
- 2005-08-12 TW TW094127563A patent/TWI395176B/zh not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5677705A (en) * | 1993-07-12 | 1997-10-14 | Hitachi, Ltd. | Drive method for driving a matrix-addressing display, a drive circuit therefor, and a matrix-addressing display device |
TW426839B (en) * | 1996-10-03 | 2001-03-21 | Micron Technology Inc | Matrix addressable display with delay locked loop controller |
TW589599B (en) * | 2001-09-28 | 2004-06-01 | Koninkl Philips Electronics Nv | Matrix addressing method and circuit, and liquid crystal display device |
Also Published As
Publication number | Publication date |
---|---|
CN101027713B (zh) | 2010-10-06 |
TW200617839A (en) | 2006-06-01 |
US7928948B2 (en) | 2011-04-19 |
JP2006053442A (ja) | 2006-02-23 |
CN101027713A (zh) | 2007-08-29 |
US20070247478A1 (en) | 2007-10-25 |
JP2008510178A (ja) | 2008-04-03 |
JP4943332B2 (ja) | 2012-05-30 |
WO2006018800A1 (en) | 2006-02-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI395176B (zh) | 用於交替驅動矩陣排列之像素之矩陣定址方法以及用於交替驅動矩陣排列之像素之矩陣定址電路 | |
US7215309B2 (en) | Liquid crystal display device and method for driving the same | |
KR101703875B1 (ko) | 액정표시장치 및 그 구동방법 | |
KR100769390B1 (ko) | 표시장치 및 그 구동제어방법 | |
KR100765676B1 (ko) | 표시 장치용 구동 장치 및 표시 장치용 구동 방법 | |
US20050041488A1 (en) | Electro-optical device, method for driving the electro-optical device, and electronic apparatus including the electro-optical device | |
JP5341191B2 (ja) | 表示装置および表示装置の駆動方法 | |
JP2011018020A (ja) | 表示パネルの駆動方法、ゲートドライバ及び表示装置 | |
JP2005018077A (ja) | 液晶表示装置及びその駆動方法 | |
JP4721396B2 (ja) | 液晶表示装置及びその駆動方法 | |
KR100671515B1 (ko) | 액정표시장치의 도트반전구동방법 | |
JP2004341134A (ja) | 画像表示装置 | |
JPH05134629A (ja) | アクテイブマトリクス型液晶表示パネル及びその駆動方法 | |
US20050062707A1 (en) | Matrix addressing method and circuit, and liquid crystal display device | |
KR20110097659A (ko) | 액정 표시 장치 | |
JP2008216893A (ja) | 平面表示装置及びその表示方法 | |
KR101119602B1 (ko) | 표시장치 및 표시방법 | |
JPH11109313A (ja) | アクティブマトリクス形液晶表示装置、その駆動方法、駆動回路および液晶表示システム | |
JP2009063881A (ja) | 液晶表示装置およびその駆動方法 | |
WO2017085753A1 (ja) | 表示装置及びその駆動方法 | |
KR100909048B1 (ko) | 액정표시장치 및 그 구동방법 | |
JP2021039283A (ja) | 表示装置 | |
KR100920342B1 (ko) | 액정 표시 장치의 구동 장치 및 방법 | |
JP2005345685A (ja) | 液晶表示装置ならびにその駆動回路および駆動方法 | |
JPH08136892A (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |