TWI392364B - 用於影像補償之回饋系統及裝置 - Google Patents

用於影像補償之回饋系統及裝置 Download PDF

Info

Publication number
TWI392364B
TWI392364B TW098106432A TW98106432A TWI392364B TW I392364 B TWI392364 B TW I392364B TW 098106432 A TW098106432 A TW 098106432A TW 98106432 A TW98106432 A TW 98106432A TW I392364 B TWI392364 B TW I392364B
Authority
TW
Taiwan
Prior art keywords
signal
circuit
sample
equalizer
pulse
Prior art date
Application number
TW098106432A
Other languages
English (en)
Other versions
TW200952487A (en
Inventor
Gregory Lawrence Disanto
Jonathan D Pearson
Robert Briano
Original Assignee
Analog Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Analog Devices Inc filed Critical Analog Devices Inc
Publication of TW200952487A publication Critical patent/TW200952487A/zh
Application granted granted Critical
Publication of TWI392364B publication Critical patent/TWI392364B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/04Control of transmission; Equalising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/46Monitoring; Testing
    • H04B3/462Testing group delay or phase shift, e.g. timing jitter
    • H04B3/466Testing attenuation in combination with at least one of group delay and phase shift
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0235Field-sequential colour display
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable
    • H04N7/108Adaptations for transmission by electrical cable the cable being constituted by a pair of wires

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Picture Signal Circuits (AREA)
  • Dc Digital Transmission (AREA)

Description

用於影像補償之回饋系統及裝置
本發明係有關影像信號傳輸,更特別地係,關於補償導線傳輸影像信號之信號損失和歪斜。
有多種理由使用無遮蔽式雙絞線(UTP,“Unshielded Twisted Pair“)的影像信號傳輸是有利。UTP在現階段企業和住家安裝上變得無遠弗屆。例如,CAT5電線(一種類型的UTP電纜)包括數個雙絞線對導線,且例如可用來傳送電腦系統的鍵盤、影像監視器和滑鼠(KVM,“Keyboard、Video monitor和Mouse“)信號。明顯節省例如以同軸電纜提供UTP雙絞線服務的成本。
使用傳送影像時可能出現的兩議題是非線性信號衰減和信號時間歪斜。
信號衰減是由電纜的頻域特性所造成,且可能認為是頻域信號失真類型。例如,如果電纜本質上是低通,信號中的較高頻率衰減可能會造成資料損失,例如脈衝升緣定義的損失。
UTP電纜中不同雙絞線對上傳輸兩信號間時間歪斜可能是由UTP電纜中的電纜線對實際不同長度所造成。時間歪斜可能會造成兩信號在不同時間到達UTP電纜端的類似特徵。這可能認為是時域的信號失真類型。
圖1係顯示一信號鏈100,其具有補償信號衰減的等化電路103、和補償信號時間歪斜的一延遲線104。圖2係顯示一典型影像線(例如一白色線)、和在信號鏈(a-d)的不同點上可能看到的信號變化。圖1的電路100需要使用者手動校準/調整「等化器調整」和「延遲線調整」輸入以獲得可接受的圖像品質。
在本發明的第一具體實施例中,提供用於補償UTP接收信號的時域和頻域失真的一回饋電路。數個信號之間的時間歪斜可藉由延遲最早到達的信號加以處理,以便這類信號約能夠和最後到達的信號同時到達。頻率衰減可以藉由選擇性放大在UTP傳輸期間衰減的頻率加以處理,以致於放大頻率可接近UTP電纜的倒頻率響應。
在本發明的具體實施例中,補償導線傳送影像信號歪斜之回饋系統和方法包括在UTP傳送信號之前,將一校準脈衝信號(亦已知為「測試信號」)注入影像信號之每一者的垂直遮沒間隔(VBI,“Vertical Blanking Interval“)。一含有注入校準脈衝的信號可能已知為「組合信號」或「合成信號」。施加補償包括使用一延遲偵測器決定每條線路的校準信號脈衝前緣抵達順序,並選擇性延遲較早到達的信號直到所有信號在實質相同時間離開延遲線為止。換句話說,使用一控制迴路,強迫使延遲差(即是,校準信號脈衝前緣的到達時間差)趨向零。
在本發明的具體實施例中,補償導線傳送影像信號衰減之回饋系統和方法包括在UTP傳送信號之前,將一校準信號脈衝注入影像信號的垂直遮沒間隔(其可能為用於歪斜補償所注入的相同校準脈衝)。組合信號然後由UTP電纜導線傳送至接收器,其中該接收器包括一取決頻率的增益放大器。施加補償包括測量校準信號脈衝頂端的斜率,透過一回饋系統,改變放大器增益以使校準脈衝的斜率趨向零(或換句話說,減少校準脈衝斜率的大小)。在一些具體實施例中,可以重複處理直到脈衝斜率小於臨限值為止。根據所要實施的系統之需求和規格,該臨限值可代表校準脈衝的斜率,然後代表系統可接受的失真位準。放大器增益是與頻率有關,且理想上是電纜損失頻率的相反。理想上,整個系統的結果頻率響應在頻率上應該會是平坦。
在本發明的一具體實施例中,測量校準信號脈衝的斜率包括測量該校準信號脈衝頂端的第一點和第二點,及計算兩點電壓間的差。
在本發明的具體實施例中,偵測校準脈衝邊緣到達之前,先施加頻域補償,所以校準脈衝的前緣可更明確藉由較高的頻率成分加以定義。在一些具體實施例中,測量校準脈衝的斜率之前,可施加粗略的歪斜補償,如此可改善取樣時間的準確性。
在本發明的各種不同具體實施例中,回饋系統係使用校準脈衝決定及補償影像電纜的信號衰減和影像電纜之間的信號歪斜。
如熟諳此技術人士所知,組成視訊是以三個或多個單獨信號傳輸或儲存的類比影像格式類型。例如,一組成影像信號可包含單獨的紅、藍、和綠三色信號。當然,可使用其他類型的組成影像信號。雖然一些具體實施例不需要所要處理信號包括例如垂直遮沒間隔、垂直同步脈衝和水平同步脈衝等特徵,不過在此討論的一些信號可包括在內。如一範例所示,在一些信號中,可以或不能出現水平同步(HSync,"Horizontal Sync")脈衝,但在垂直遮沒間隔中,顯示的信號可含有校準脈衝,以識別垂直遮沒間隔中的掃描線開始。因此說明一特定類型影像信號的討論,且非意欲限制不同具體實施例。
根據本發明的一具體實施例,圖3係顯示運用此方法之一系統的信號鏈方塊圖300。下面將說明在圖3所述信號鏈元件的不同具體實施例。雖然圖3顯示信號鏈300中的一等化器302後面為一延遲線303,但是在一些具體實施例中,可先配置延遲線303,然後為等化器302。在一些具體實施例,等化器電路302、延遲線電路303、和一回饋電路304可形式單一迴路。
影像信號是在傳輸線驅動器301接收。在一些具體實施例中,一校準信號產生和注入電線305係產生一校準信號(例如,校準脈衝),該校準信號可與接收的影像信號結合,並傳送至信號線(在此情況,該信號線為UTP電纜306)。
信號在UTP電纜306傳輸後,回饋電路304便會評估該信號的某些特性,並傳送控制信號(例如「等化器調整」和「延遲線調整」)至等化器302和延遲線303電路,分別進行衰減和歪斜補償。等化器電路302可選擇性放大不同頻率範圍以抑制UTP電纜306所引發的衰減。延遲線303可延遲一些輸入信號,以便這些信號可實質同時離開延遲線303。
在一些具體實施例中,回饋電路304可分析受到如影像信號其他部分相同衰減和歪斜的校準脈衝。回饋電路304然後動態決定「等化器調整」和「延遲線調整」設定。
圖4A、4B和4C係圖解說明等化器補償處理。圖4A顯示影像的接收線路,包含校準象徵脈衝。此信號可為三條影像線的任一條線,但是為了清楚,只顯示一條影像線路信號。圖4B顯示與其他影像信號成分無關的校準信號脈衝。此顯示兩取樣點(T1和T2),同時指定一斜率。如果斜率為正,較高的增益便施加至較高信號頻率,而且如果斜率為負,便會減少較高信號頻率的增益。控制迴路可藉由調整放大器增益(不同頻率具有不同增益位準)強迫使這兩點差趨向零,以致於測試脈衝頂端的斜率趨近零。
圖5A和5B說明歪斜補償處理。一延遲偵測器可用來決定校準信號邊緣到達的順序,同時,可從此資訊決定所要延遲的信號。在此,控制迴路可強迫通道問到達定時差趨向零。
不同具體實施例的態樣是在下面更詳細描述。為了清楚,將討論有關一信號線的一些具體實施例的不同態樣,同時可瞭解一些係可施加至一或多個信號線。
校準脈衝提供可藉由回饋電路評估的已知特性信號。一些具體實施例中的校準信號包含一或多個正向電壓脈衝,該等正向電壓脈衝係注入可用信號線的有效視頻空間。一些先前技術可藉由測量所要傳送影像信號之固有特徵進行校準(例如,測量水平同步或垂直同步脈衝本身)。然而,這些方法係假設在傳輸點的影像信號部分之傳真度,且這些方法不可能始終為有效或意欲之假設。對照下,注入已知振幅和持續時間的校準脈衝可產生實施回饋的更可靠基礎。同時,如果同步脈衝和影像係不同在線路傳送(此不會是始終的情況),使用負向同步脈衝便可能只會在一些應用方面工作,這是因為一些應用不會有不同地傳送信號,或不允許信號進行不同傳送。對照下,無需不同地傳送信便可完成注入已知振幅和持續時間的正向校準脈衝。
校準脈衝可插入影像信號的任何地方,不致和所要傳送影像資料造成無法接受的干擾(如根據所要傳送特定信號的決定)。控制校準脈衝的位置是想要的,例如,避免由於系統其他信號造成校準脈衝的破壞、或避免由於校準脈衝造成系統其他信號的破壞。在一些具體實施例中,校準脈衝可置放在垂直遮沒間隔內或外的一或多個影像線中。或者,在有效視頻空間插入校準脈衝。相較於將水平同步脈衝當作校準信號使用,任一方式本質允許較寬脈衝。當嘗試決定校準信號脈衝頂端的斜率時,這是有利的,因為允許點更進一步隔開。同時,如果影像解析度增加,水平同步脈衝寬度會減少,使其更不容易使用水平同步脈衝進行增益和歪斜調整。
等化器302能夠以來自回饋電路(例如,「等化器調整」)的信號之函數選擇性放大信號頻率成分。等化器302可調適將超過或低於其他頻譜部件的一些頻譜部件予以放大。例如,等化器302可將大於兩倍校準脈衝基本頻率之頻率予以控制放大,超過低於兩倍校準脈衝基本頻率之頻率。或者,等化器302可控制放大大於1MHz之頻率,超過其放大低於100kHz之頻率,如圖6B所示。在一些具體實施例中,經由一控制迴路,強迫使接收的校準信號脈衝頂端趨於平坦(即是,零斜率)可獲得「等化器調整」信號。
等化器電路600的一具體實施例是在圖6A圖解說明,其同時圖解說明回饋電路的元件。信號是由一差動放大器601直接從UTP通道(例如參見圖3)接收。放大器601(例如可從Analog Devices,Inc.公司獲得的AD8123)包括可於不同頻率上調整改變其增益之電路,其中不同增益級一起加總使接近電纜的倒頻率響應。例如,AD8123具有「Vpeak」輸入,其係藉由在其頻率範圍上端增加放大器增益以響應輸入電壓的增加,如圖6B所示。AD8123亦具有「Vpole」輸入,其亦藉由在其頻率範圍上端增加放大器增益以響應其輸入電壓的增加,如圖6C所示。藉由管理在這些輸入的電壓,AD8123的使用者可選擇性放大一輸入信號的高頻成分。
在圖6A的電路600中,等化器放大器601(例如,圖8A所示)的輸出是在兩不同時間上取樣;在校準脈衝升緣或早期階段的第一取(取樣1)、和在校準脈衝升緣後的第二某時間(取樣2)。根據應用、預期的歪斜、和校準脈衝的寬度將可決定兩取樣的精確時間。取樣電路602或603可為如技術中已知,用於取得及數位化取本之取樣保持放大器、或一類比/數位(A/D,"Analog-to-Digital")轉換器。在一類比迴路中,A/D轉換器的輸出係耦合至一數位/類比(D/A,"Digital-to-Analog")轉換器的輸入,以保持取樣一段時間。在一數位具體實施例中,A/D轉換器的輸出可耦合至記憶體、數位暫存器、數位減算線路或數位信號處理器(DSP,"Digital Signal Processor")以進一步處理資料。在一些具體實施例中,單一取樣電路可接受兩取樣,並個別儲存。在一些具體實施例中,可使用兩個別取樣電路(例如,602和603)。
兩取樣係輸入一減法器控制器電路604,以決定第二取樣和第一取樣之間的差。減法器控制器604的減算電路可為如技術中已知的一類比減算電路,或如果取樣已數位化,減算電路可為一數位減算電路,包括一數位邏輯電路或一可編程數位信號處理器,如技術中所已知。
如果信號在較高頻率未衰減,第一取樣將會實質等於第二取樣。然而,當UTP電纜衰減校準脈衝的高頻率成分時,校準脈衝的前緣將將會變成不很清楚,所以其上升時間較慢,且第一取樣(在升緣內所採用)將會小於第二取樣(校準脈衝上升至其額定水準之後所採用)。因此,在第二取樣和第一取樣之間的差將代表接收校準脈衝的斜率。該斜率可用來決定衰減量,因此需要有關頻率的放大量以復原信號的頻譜。因此,第一取樣和第二取樣之間的電壓差可用來產生一控制信號,其可回饋給可變增益放大器601,以使可變增益放大器601調整放大接收信號的高頻成分。
在另一具體實施例中,用於控制等化器電路所取樣之信號可為延遲線電路(例如,如圖3所示)的輸出。在此具體實施例中,可變增益放大器(或等化器302)的輸出將會耦合至延遲線電路303的輸入,且回饋電路304將會取樣延遲線電路303的輸出以控制等化器電路302。
另一具體實施例是在圖6D說明,其包括一鎖存器621,其係耦合至減法器控制器電路604的輸出。在此具體實施例中,單一取樣電路602是在第一時間進行輸入信號取樣,且其輸出係耦合至減法器控制器電路604的第一輸入605。輸入信號係耦合至減法器控制器電路604的第二輸入606。減法器控制器電路604係產生代表取樣和輸入信號之間差的輸出。在一些具體實施例中,輸入信號係在第二時間取樣,且該取樣可提供至減法器控制器電路604的第二輸入606。一鎖存器621可取樣及保持該減法器控制器電路604的輸出,該鎖存器是由例如一取樣保持放大器、或一類比-數位轉換器所組成。如需要,該鎖存器線路621可調適擷取及保持該減法器控制器電路604的輸出一段長時間。該減法器控制器電路604亦可包括條件化電路,其可使用技術中已知的方法,藉由例如增加或改變其DC偏移或進一步放大信號將信號予以條件化。
延遲線電路(例如圖3所示的延遲線303)係以來自回饋電路(例如,圖3的「延遲線調整」)的信號之函數,選擇性延遲有關其他信號的特定信號。在一些具體實施例中,藉由決定兩或多個校準脈衝到達的順序,將零延遲施加至最後到達的信號,然後進一步延遲其餘信號直到校準脈衝邊緣同步為止,可獲得「延遲線調整」信號。
在本發明的一具體實施例,一用於延遲線調整的延遲偵測器是一XOR閘。在本發明的另一具體實施例中,該延遲偵測器為一邏輯電路。該電路係使用注入影像線路的測試脈衝前緣,當接收時,以配對法決定影像線信號到達的順序。在每對的兩前緣之第一者到達之後,邏輯輸出會鎖存在一狀態,指出每對信號中首先到達的前緣。例如,兩邏輯位元可為每對線路的輸出。這些輸出可保持鎖存持續測試脈衝寬度的時間,免除對於高速取樣的需要。利用這些偵測器中的三者,可產生6位元數位輸出,例如指出測試脈衝前緣到達的順序。這些信號將能夠當作輸入信號而提供給一有限狀態機器,其將驅動延遲線調整輸入以減少影像電纜的信號歪斜。
在用於減少影像信號歪斜的本發明進一步具體實施例中,當接收及從影像信號分開時,來自每條線的校準信號會配對輸入一連串三相/頻率偵測器,每一偵測器具有兩輸出。每相位偵測器輸出值是由配對中首先到達的校準信號脈衝前緣所決定。這些輸出脈衝的寬度是與該相位偵測器的兩接收測試脈衝前緣之間的延遲成比例。相位偵測器輸出(總數為6)然後用來驅動一連串電荷泵。這些電荷泵增加電荷,或將電荷從三個電容器之一者予以移除。這些電容器的結果電壓可用來直接驅動延遲線(在類比模態中),或通過一類比-數位轉換器以數位式驅動延遲線。電荷泵配置使對應至最近到達信號的延遲線會始終調低至最小延遲,如此可減少錯誤。另外兩延遲線調整可加以增加直到滿足迴路及降低相位偵測器輸入錯誤為止。電荷泵可由例如一積分器的濾波結構所取代。此方式可視為延遲鎖定迴路的變化形式。
延遲線能夠以熟諳此技術人士所知的許多方式加以實施。例如,藉由串聯方式配置許多個別延遲線可形成一延遲線,其中每條個別延遲線會對信號路徑造成已知的延遲量。藉由將個別延遲線選擇性地切換成信號路徑而形成可變的延遲線。
一延遲線可簡單到如同印刷電路板上的線路,以致於傳過延遲線的信號只是通過線路長度所花費時間的延遲。圖7係圖解說明一可變延遲線700,包括三個延遲元件702、704和706,其每一者在印刷電路板上是一線路。輸入信號係耦合至多工器708的第一輸入701,以及耦合至第一延遲元件702的輸入。該第一延遲元件702的輸出係耦合至第二延遲元件704的輸入,以及耦合至多工器708的第二多工器輸入703。第二延遲元件704的輸出係耦合至一第三延遲元件706的輸入、以及一第三多工器輸入705。該第三延遲元件706的輸出係耦合至一第四多工器輸入707。在此範例組態中,多工器的每一輸入係代表含有不同延遲量的輸入信號之副本。同樣地,藉由選擇多工器708的輸入以耦合至多工器708的輸出709,該系統便可實施不同的延遲。
一延遲元件亦可使用電感器-電容器電路加以實施。例如,技術方面已知可使用不同類型類比濾波器實施延遲線。或者,可藉由類比-數位轉換器取樣及轉換信號,並在意欲的延遲後,藉由一數位-類比轉換器讀出及轉換成類比信號之前,取樣能夠以數位方式儲存在記憶體或暫存器。
一些應用方面,進行調整(或進行最後調整)等化器前,要調整延遲以減少歪斜。例如,如果信號實質傳輸延遲以便校準脈衝不會在預期時間到達,校準脈衝的第一取樣可能在校準脈衝到達前發生。如果如此,且如果校準脈衝的第二取樣是在校準脈衝中,則兩取樣間的差將會指出校準脈衝的錯誤斜率,此將導致等化器不正確放大傳輸信號。因此,評估信號衰減前,要對延遲進行補償。
不過,如果接收的校準脈衝不相等,可能不易於偵測校準脈衝升緣或較不正確。因此,可能要悖理先處理等化。
先進行粗略調整延遲輸入信號,然後取樣每一信號的校準脈衝可處理此種情況。即使校準脈衝的升緣失去一些忠實度(例如,高頻成分衰減),但是在某些點上,校準脈衝的振幅將可能仍處於上升,且可藉由一邊緣偵測器(例如一比較器)進行偵測。同樣地,可對每一信號的延遲線進行至少粗略調整,結果相對的校準脈衝可在時間點上更正確取樣。此可能需要調整取樣控制信號的時間以符合每一輸入信號的延遲。
一旦信號已延遲至已知時間,等化取樣可更正確,如此等化可更正確,且可更快集中在決定任何信號的最後等化量之處理。
因此,在一些具體實施例中,信號通過延遲電路後,可能發生信號衰減感測。此配置是在圖3中說明,其中回饋電路304的影像信號輸入是從延遲線303的輸出取得。在一些具體實施例中,可能發生某些程度上的等化及/或延遲重複,所以每個重複可改善信號的忠實度。
圖8A係圖解說明一具體實施例800,包括三路可調整等化器802和三路可調整延遲線803。在圖8A的電路800中,圖解說明的回饋系統804具有兩不同組塊:一等化器控制電路805和一延遲線控制電路806。這些組塊之每一者具有(當作輸入)來自三路可調整等化器802的垂直同步信號810、和影像信號之至少一者。雖然在其他具體實施例中,影像信號可耦合至來自延遲線803輸出的控制線路(例如,圖3所示),但是圖8A顯示的等化器控制805和延遲線控制806電路之影像信號輸入係來自三路可調整等化器802的輸出。
等化器控制電路805可評估影像信號的衰減(例如,藉由取樣已知校準脈衝以決定其斜率),及傳送一回饋信號(在圖8A顯示為「等化器控制」信號807,其亦已知為「等化器調整」)至三路可調整等化器802。
圖8B係圖解說明等化器控制電路805的一具體實施例。取樣脈衝產生器821可產生取樣保持放大器824和825的取樣控制信號822和823,以便放大器可在適當時間上取樣輸入的影像信號。如果校準脈衝插入影像信號的垂直遮沒間隔,可根據垂直同步輸入826的接收決定取樣時間。不過,如果校準脈衝是在除了垂直遮沒間隔之外的時間上插入影像信號,取樣脈衝產生器將會從「校準脈衝定位」輸入827的信號接收有關校準脈衝定位的輸入。在一些具體實施例中,取樣脈衝產生器821可由邏輯閘、正反器或其他電路所組成,這類電路可響應垂直同步輸入及/或校準脈衝定位輸入,以建立一或多個取樣電路的一或多個取樣控制信號(例如,「早取樣脈衝」824和「遲取樣脈衝」825)。
等化器控制器829亦可包括一鎖存器以擷取及保持等化器控制電路輸出830,以致於等化器控制器820的隨後輸入變化(例如,取樣保持放大器824和825的下垂輸出)不會導致等化器控制信號830隨著時間變化。此鎖存器可由例如垂直同步輸入826加以控制。
延遲線控制線路806可評估校準脈衝的不同到達時間(例如,藉由測量每一脈衝前緣的到達時間),及傳送一回饋信號(如圖8A所顯示的「延遲線控制」,其亦已知為「延遲線調整」)至三路可調整延遲線803。
圖8C係圖解說明一延遲線控制電路840的具體實施例。影像輸入信號會先處理以偵測校準脈衝。偵測電路841可包括例如比較器,以偵測及指出校準脈衝的升緣和降緣。垂直同步輸入822及/或測試脈衝定位信號823可致能比較器的輸出,以便偵測器只反應校準脈衝而不是影像信號中的其他資訊。然後,另一電路844可偵測脈衝的到達時間,並計算有關最後到達脈衝的脈衝斜率。延遲線控制器845係將最後到達脈衝的延遲設定為零,並設定其他脈衝的延遲,以確保這些信號和最後到達的脈衝能夠實質同步延遲。最後,延遲線控制器可輸出延遲線的延遲線控制信號846(在此係以一線顯示)以實施意欲的延遲。
圖9係說明補償信號頻率衰減的回饋控制方法之流程圖900。在步驟901中,一輸入電壓信號(例如含校準脈衝之影像信號)會先通過一等化器放大器,然後步驟902和903進行連續兩取樣。步驟904係決定兩取樣間的電壓差,該電壓差係代表校準脈衝頂端的斜率,其理想上為零的斜率。在步驟905中,基於該校準脈衝的斜率,藉由例如將代表校準脈衝斜率的電壓供應給等化器放大器,以調整等化器放大器的頻率響應。理想上,通過等化器放大器的信號將擁有忠實度復原,以便使校準脈衝的斜率趨向零。
圖10A係說明補償頻率衰減和信號歪斜二者的回饋控制方法之流程圖1000。複數個輸入電壓信號(例如每者含校準脈衝之影像信號)會先通過在步驟1001的等化器放大器和步驟1002的延遲線。然後,步驟1003係在等化器放大器或延遲線的輸出(無論是第二者在信號鏈)上決定所受每一信號的校準脈衝影響的頻率衰減,且在步驟1004調整對應複數個等化器放大器的頻率響應以抵制衰減。步驟1005係偵測不同校準脈衝的到達時間,且在步驟1006中,藉由施加零延遲至最後到達的信號,而施加延遲至其他信號,以調整一對應複數個延遲線,以便所有校準脈衝可實質同時退出延遲線。圖10B為說明補償頻率衰減和信號歪斜二者之回饋控制方法的另一互具體實施例之流程圖1010,其中歪斜是在處理頻率衰減之前加以處理。只要迴路包括回饋電路單一迴路中的等化器電路和延遲線電路,信號通過等化器電路和延遲線電路的順序在一些具體實施例中不是很重要。
本發明的具體實施例可透過應用回饋電路和方法補償信號衰減和信號歪斜,將可促進導線信號傳輸(例如,無遮蔽式雙絞對線的影像信號傳輸)。一些具體實施例可包括電路動態重新配置,以加總等化器電路的不同增益級、或加總延遲線的不同延遲級以實施意欲的補償。
注意,雖然同步脈衝已顯示於上述系統和方法的影像信號,但是在此描述的方法和電路未仰賴影像信號的同步脈衝的存在,且不會與補償操作形成同步脈衝干擾。因此,這些方法和系統可調適和影像中沒有同步信號、或在一般模式中有同步信號的影像格式一起使用,且亦可和在一或多個影像線上呈現同步信號的影像格式一起使用。
雖然本發明的上述示範性具體實施例係將UTP當作電纜範例進行描述,但是本發明並未受限於此電纜。上述系統和方法可適用於利用同軸電纜的系統,例如,電纜媒體。所有如電纜媒體是在本發明的範圍內。因此,上述本發明具體實施例只是範例;熟諳此項技術人士應可明白許多變化和修改。所有此變化和修改是在如任何文後申請專利範圍中所定義之本發明的範疇內。
100...信號鏈
101...線驅動器
102...UTP電纜
103...等化器
104...延遲線
105...影像輸入
106...等化器調整
107...延遲線調整
108...影像輸出
300...信號鏈
301...線驅動器
302...等化器
303...延遲線
304...回饋電路
305...校準信號產生和注入
306...UTP電纜
600...等化器電路
601...差動放大器
602...取樣電路
603...取樣電路
604...減法器控制器電路
605...第一輸入
606...第二輸入
607...取樣控制
608...取樣控制
610...鎖存控制
621...鎖存器
700...可變延遲線
701...第一多工器輸入
702...延遲元件
703...第二多工器輸入
704...延遲元件
705...第三多工器輸入
706...延遲元件
707...第四多工器輸入
708...多工器
709...多工器輸出
802...三路可調整等化器
803...三路可調整延遲線
804...回饋系統
805...等化器控制電路
806...延遲線控制電路
807...等化器控制信號
810...垂直同步信號
820...等化器控制器
821...取樣脈衝產生器
822...垂直同步輸入
823...脈衝定位信號
824...取樣保持放大器
825...取樣保持放大器
826...垂直同步輸入
827...校準脈衝定位輸入
828...校準脈衝定位輸出
829...等化器控制器
830...等化器控制電路
840...延遲線控制電路
841...偵測電路
844...電路
845...延遲線控制器
846...延遲線控制信號
本發明的上述特徵可藉由參考下列詳細描述連同附圖而更瞭解,其中:
圖示1為補償導線影像信號的傳統設備組織;
圖示2係顯示圖1系統不同點[(a)、(b)、(c)和(d)]上的影像信號;
圖示3為根據本發明的一具體實施例的一補償影像信號系統方塊圖;
圖示4A、圖示4B和圖示4C係說明決定圖示3具體實施例的信號衰減之等化器補償設定;
圖示5A和圖示5B說明圖3具體實施例的信號歪斜之延遲線補償設定;
圖示6A係圖解說明一等化器電路;
圖示6B係說明在一等化器電路中很有用的放大器可變頻率響應;
圖示6C係說明在一等化器電路中很有用的另一放大器可變頻率響應;
圖示6D係圖解說明一等化器電路的另一具體實施例;
圖示7係圖解說明一可選擇的延遲線;
圖示8A係圖解說明一含有回饋元件的補償線路;
圖示8B係圖解說明一等化器控制電路;
圖示8C係圖解說明一延遲線控制線路;
圖示9為說明信號等化的一回饋方法具體實施例之流程圖;及
圖示10A和圖示10B係說明信號等化和信號歪斜補償的回饋方法具體實施例的流程圖。
300...信號鏈
301...線驅動器
302...等化器
303...延遲線
304...回饋電路
305...校準信號產生和注入
306...UTP電纜

Claims (3)

  1. 一種用於處理含有一校準脈衝的一傳輸信號之電路,該電路包括:一放大電路,其具有一等化器輸入,其係經組構以接收該傳輸信號;一等化器輸出;及一等化器控制輸入;一取樣電路,其包括:一第一取樣輸入,其係耦合至該等化器輸出;一第一取樣輸出;及一第一取樣控制輸入,其中該取樣電路更包含:一類比-數位轉換器,其係經組構以取樣在第一時間傳送的信號之校準脈衝以擷取一第一取樣及取樣在第二時間傳送的信號之校準脈衝以擷取一隨後取樣,該類比-數位轉換器包括一轉換器輸入,其係耦合至該等化器輸出;一轉換器輸出;及一取樣控制輸入;一儲存媒體,其具有一輸入,其係耦合至該轉換器輸出;及一儲存媒體輸出,其中該儲存媒體係經組構以儲存校準脈衝的該第一取樣;一控制器電路,其包括一第一取樣控制輸出,其係耦合至該第一取樣控制輸入,其中該取樣電路係響應來自該第一取樣控制輸出的信號以取樣該校準脈衝;及一差動電路,其包括:一數位電路,其係經組構以接收該校準脈衝的該第一取樣和該隨後取樣,並經組構以從該隨後取樣減去該第一取樣,其中該第一取樣和該隨後取樣之間的差是該校準脈衝的斜率函數;及一差動輸出,其操作上係耦合至該等化器控制輸入。
  2. 如申請專利範圍第1項之電路,其中該取樣電路包 括一第二類比-數位轉換器,其係經組構以擷取該校準脈衝的第二取樣。
  3. 如申請專利範圍第2項之電路,該差動電路包括一數位減算電路。
TW098106432A 2008-02-29 2009-02-27 用於影像補償之回饋系統及裝置 TWI392364B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US3264508P 2008-02-29 2008-02-29

Publications (2)

Publication Number Publication Date
TW200952487A TW200952487A (en) 2009-12-16
TWI392364B true TWI392364B (zh) 2013-04-01

Family

ID=40521997

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098106432A TWI392364B (zh) 2008-02-29 2009-02-27 用於影像補償之回饋系統及裝置

Country Status (4)

Country Link
US (1) US8184723B2 (zh)
CN (1) CN101953157B (zh)
TW (1) TWI392364B (zh)
WO (1) WO2009108888A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8390740B2 (en) 2008-11-03 2013-03-05 Intersil Americas Inc. Systems and methods for cable equalization
US8558955B2 (en) * 2008-11-03 2013-10-15 Intersil Americas Inc. Cable equalization locking
CN102281383B (zh) * 2011-09-21 2013-04-24 德讯科技股份有限公司 基于脉宽检测的模拟视频延长传输系统及其延迟调整方法
CN103165191B (zh) * 2011-12-15 2015-09-02 澜起科技(上海)有限公司 参数动态校准电路及能动态校准参数的器件
US9274149B2 (en) 2012-04-16 2016-03-01 Hamilton Sundstrand Corporation Frequency phase detection three phase system
CN103167262B (zh) * 2012-11-12 2016-07-06 浙江大华技术股份有限公司 视频信号的衰减均衡电路、处理设备、控制装置及方法
US9020085B1 (en) * 2013-03-14 2015-04-28 Pmc-Sierra Us, Inc. Method and apparatus for sampling point optimization
KR101539543B1 (ko) * 2014-12-17 2015-07-24 (주) 넥스트칩 영상 신호 수신 방법 및 장치
EP3289681B1 (en) * 2015-04-28 2019-11-20 Teledyne Signal Processing Devices Sweden AB Drift compensation
US10162002B2 (en) 2015-07-20 2018-12-25 International Business Machines Corporation Tuning a testing apparatus for measuring skew
US10684319B2 (en) * 2015-07-20 2020-06-16 International Business Machines Corporation Tuning a testing apparatus for measuring skew
CN110290359B (zh) * 2019-07-31 2020-04-17 深圳市众安威视技术有限公司 一种摄像头信号传输系统
CN114095679B (zh) * 2020-08-07 2023-10-03 扬智科技股份有限公司 视频发送电路及其信号延迟补偿方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050132087A1 (en) * 2003-12-12 2005-06-16 Lech Glinski Method and apparatus for video signal skew compensation
GB2429868A (en) * 2005-09-03 2007-03-07 Amulet Electronics Ltd Video display with automatic colour component amplitude adjustment
US7221389B2 (en) * 2002-02-15 2007-05-22 Avocent Corporation Automatic equalization of video signals
US7249167B1 (en) * 2000-11-09 2007-07-24 Raritan, Inc. Intelligent modular server management system for selectively operating a plurality of computers
US20070296868A1 (en) * 2006-06-23 2007-12-27 Rgb Systems, Inc., (Dba Extron Electronics) Method and apparatus for automatic compensation of skew in video transmitted over multiple conductors

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1596774A (en) * 1977-03-21 1981-08-26 Rca Corp Automatic cable equalizer circuit
US4434438A (en) * 1981-07-10 1984-02-28 Matsushita Electric Industrial Co., Ltd. Low cost automatic equalizer
US4996497A (en) * 1989-06-05 1991-02-26 American Dynamics Corporation Cable compensation circuit
US5124673A (en) * 1991-04-26 1992-06-23 The Grass Valley Group, Inc. Level independent automatic cable equalizer
US5343263A (en) * 1991-05-10 1994-08-30 Fuji Photo Optical Co., Ltd. Lens grip coupling and positioning mechanism
DE69327986T2 (de) 1992-06-03 2000-10-05 Koninkl Philips Electronics Nv System zur automatischen Kompensation der Kabeldämpfung
US6879630B2 (en) * 2000-03-30 2005-04-12 Hitachi Kokusai Electric Inc. Automatic equalization circuit and receiver circuit using the same
US6947099B2 (en) * 2000-12-21 2005-09-20 Thomson Licensing Automatic chroma control circuit with controlled saturation reduction
EP1329732A1 (en) * 2002-01-18 2003-07-23 Agilent Technologies, Inc. (a Delaware corporation) Determining cable attenuation and loss of signal threshold
JP4426222B2 (ja) * 2003-07-10 2010-03-03 興和株式会社 ケーブル延長装置
US20060245517A1 (en) * 2003-07-25 2006-11-02 Matsushita Electric Industrial Co., Ltd. Amplifier apparatus
US8031169B2 (en) * 2003-12-17 2011-10-04 Riip, Inc. Automated system and method for high-frequency signal attenuation compensation
US8341689B2 (en) * 2005-09-07 2012-12-25 Intersil Americas Inc. Automatic frequency compensation of video signals transmitted across cables
US8330550B2 (en) * 2006-06-23 2012-12-11 Rgb Systems, Inc. Method and apparatus for automatic compensation of video signal losses from transmission over conductors
US7808557B2 (en) * 2006-06-23 2010-10-05 Rgb Systems, Inc. Method and apparatus for automatic reduction of noise in video transmitted over conductors
US8109792B2 (en) * 2006-09-06 2012-02-07 Analog Devices, Inc. System with cable mode converter

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7249167B1 (en) * 2000-11-09 2007-07-24 Raritan, Inc. Intelligent modular server management system for selectively operating a plurality of computers
US7221389B2 (en) * 2002-02-15 2007-05-22 Avocent Corporation Automatic equalization of video signals
US20050132087A1 (en) * 2003-12-12 2005-06-16 Lech Glinski Method and apparatus for video signal skew compensation
GB2429868A (en) * 2005-09-03 2007-03-07 Amulet Electronics Ltd Video display with automatic colour component amplitude adjustment
US20070296868A1 (en) * 2006-06-23 2007-12-27 Rgb Systems, Inc., (Dba Extron Electronics) Method and apparatus for automatic compensation of skew in video transmitted over multiple conductors

Also Published As

Publication number Publication date
CN101953157A (zh) 2011-01-19
US8184723B2 (en) 2012-05-22
TW200952487A (en) 2009-12-16
WO2009108888A1 (en) 2009-09-03
CN101953157B (zh) 2014-03-05
US20090219980A1 (en) 2009-09-03

Similar Documents

Publication Publication Date Title
TWI392364B (zh) 用於影像補償之回饋系統及裝置
TWI430624B (zh) 自動補償視訊信號透過導線傳輸而生之損失的方法與裝置
US8341689B2 (en) Automatic frequency compensation of video signals transmitted across cables
US20080106643A1 (en) Method and apparatus for video transmission over long distances using twisted pair cables
US8634028B2 (en) Method and apparatus for DC restoration using feedback
JP2017523640A (ja) 低電力および高性能レシーバに関するオフセット較正
US20070296868A1 (en) Method and apparatus for automatic compensation of skew in video transmitted over multiple conductors
US6262624B1 (en) Phase delay based filter transconductance (Gm/C) compensation circuit
US10184982B2 (en) Circuit and method for differential signal skew detection
US9887733B2 (en) Calibration for echo cancellation in a full duplex communication system
US20120287345A1 (en) System and Method for Automatically Tuning Video Signals
US10812057B1 (en) Time detection circuit and time detection method
JP5077241B2 (ja) 等化フィルタおよび歪み補償方法
CN107846207B (zh) 差动信号偏斜检测电路
TWI492521B (zh) 放大電路以及其校正方法
JP7021277B2 (ja) ビット誤り率測定装置、及び、それにおける判定帰還型等化器の校正方法
JP2012004764A (ja) 画像読取装置及び画像形成装置
KR101808559B1 (ko) 데이터 수신기 및 데이터 수신기의 게인 및 오프셋 캘리브레이션 방법
JPS58127469A (ja) 自動コントラスト補正回路
JP2014531105A (ja) 反射相殺のための方法及び装置
JPS6177435A (ja) 自動等化器
JP2018170700A (ja) クロック出力回路及びそれを備えた測定装置並びにクロック出力方法及び測定方法
JPH05211621A (ja) 波形補正回路
JPH02298177A (ja) Agc回路
TW201436462A (zh) 訊號傳輸介面電路