TWI380316B - Method of operating a semiconductor device and the semiconductor device - Google Patents

Method of operating a semiconductor device and the semiconductor device Download PDF

Info

Publication number
TWI380316B
TWI380316B TW094114447A TW94114447A TWI380316B TW I380316 B TWI380316 B TW I380316B TW 094114447 A TW094114447 A TW 094114447A TW 94114447 A TW94114447 A TW 94114447A TW I380316 B TWI380316 B TW I380316B
Authority
TW
Taiwan
Prior art keywords
inverter
mode
body bias
enable signal
biases
Prior art date
Application number
TW094114447A
Other languages
English (en)
Other versions
TW200625329A (en
Inventor
Seouk-Kyu Choi
Nam-Jong Kim
Il-Man Bae
Jong-Hyun Choi
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020040058589A external-priority patent/KR100610009B1/ko
Priority claimed from KR1020040069786A external-priority patent/KR100679255B1/ko
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW200625329A publication Critical patent/TW200625329A/zh
Application granted granted Critical
Publication of TWI380316B publication Critical patent/TWI380316B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/408Address circuits
    • G11C11/4085Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4074Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4091Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/06Sense amplifier related aspects
    • G11C2207/065Sense amplifier drivers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/22Control and timing of internal memory operations
    • G11C2207/2227Standby or low power modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Static Random-Access Memory (AREA)
  • Dram (AREA)
  • Logic Circuits (AREA)

Description

1380316 九、發明說明: [相關申請案之交互參考] 本申請案主張2004年7月27曰申請之韓國專利申請案第 2004-58589號,及20〇4年9月2日申請之韓國專利申請案第 2004-69786號之權利,該等揭示内容之全文以引用方式併 入本文中。 【發明所屬之技術領域】 於一實例性實施例中,一速度電路路徑包括端視半導體 | 裝置之一運作模式以可控制方式運作於一較慢之低亞臨限 汽漏電流模式或一較快較高之亞臨限洩漏電流模式中之多 個反相器鏈(inverter chain)。一非速度電路路徑包括無論 該半導體裝置之一運作模式如何皆運作以減少亞臨限洩漏 電流之多個反相器鏈。 【先前技術】 人們通常對諸如DRAMs、SRAMs等積體半導體裝置之 期望係增加整合度而同時減小供電電壓。為達成此目的, Φ 人們已減小了導通此等積體電路裝置内所包含的大量MOS 電晶體之臨限電壓(例如,閘極-源極電壓)。然而,MOS電 晶體之臨限電壓對應於供電電壓之一減小會增加MOS電晶 體之亞臨限洩漏電流。該亞臨限洩漏電流可被認為係當 MOS電晶體意欲處於一關閉狀態時經由該MOS電晶體洩漏 之電流。 此洩漏電流問題對於積體半導體裝置内所包括之CMOS 反相器鏈尤為顯著。一積體半導體裝置内有諸多電路元件 101257.doc 1380316 包括一個或多個CMOS反相器鏈。為阻止此亞臨限浅漏電 可以一待用模式或現用模式運作體積電路裝置β於現 用模式中,電路元件以其正常高速度運作。於待用模式 中,每一電路元件均以一減小洩漏電流之方式但亦以—減 小之運作速度運作。例如,每一電流元件之CM〇s反相器 鏈内之一個或多個電晶體可具有在待用模式中改變之體偏 壓(bulk bias),以減小亞臨限洩漏電流。 【發明内容】 本發明提供一積體半導體裝置及以一更智慧之方式阻止 亞臨限洩漏電流之作業方法。由於認識到一積體半導體裝 置内一個或多個電路元件之某些電路路徑決定該裝置在一 既定作業期間之運作速度,因此端視運作模式有選擇地控 制此等電路來減小亞臨限洩漏電流。此外,可運作彼等不 決定該裝置在一既定作業期間之運作速度之電路來減小亞 臨限洩漏電流而無論係何種運作模式。 例如’於一半導體記憶體裝置中,本發明人已認識到: 於列啟動作業期間,用於產生一字線啟用信號供尋址一 記憶體陣列内之一記憶體單元列之電路路徑決定此作業之 運作速度,而相比而言,用於產生一感測啟用信號來感測 自該s己憶體陣列輸出之資料之電路路徑則不決定此作業之 運作速度。相應地,用於產生該字線啟用信號之電路路徑 包括(例如)端視運作模式有選擇地減少亞臨限洩漏電流之 反相益鏈。而’用於產生該感測啟用信號之電路路徑包括 (例如)減少亞臨限洩漏電流之反相器鏈而無論係何種運作 101257.doc 1380316 模式。 本發明進一步提供一種可端視運作模式有選擇地控制來 減少亞臨限洩漏電流之反相器鏈。於一實施例中,該反相 器鍵包括複數個串行連接之反相器,其中無論反相器鏈之 運作模式如何’每一後續反相器具有一與施加至一先前反 相器之固定體偏壓集合不同之施加至該後續反相器之固定 體偏壓集合。 【實施方式】 下文將闡釋根據本發明多個實施例之反相器鏈,並隨後 闡釋含納該反相器.鏈之積體半導體裝置。 反相器鏈. 圖1圖解闡释一根據本發明之實施例之CMOS反相器鏈。 如圖所示,第一至第四CMOS反相器1〇、π、14及16與接 收一輸入IN之第一反相器1〇及產生輸出out之第四反相器 16串行連接。第一至第四反相器1〇、12、14及16之每一個 皆包括一與一NM0S電晶體串行連接之pm〇S電晶體。 具體而言,第一反相器1〇包括一串行連接於第一高電位 或電壓VDD(例如,3伏)與一低電位或電壓線b之間的一第 一 NM0S電晶體MN1的第一 PM0S電晶體MP1。如將在下文 中所詳細闡釋’低電位線B可承載一第一低電位VSS(例 如’接地)或一第二低電位VBB ;其中第二低電位VBB小 於第一低電位VSS。第一 PM0S電晶體MP1之源極及體 (bulk)連接至第—高電位VDD,同時閘極接收輸入IN而汲 極連接至第一 NM0S電晶體MN1之汲極。第一 NM0S及 101257.doc 1380316 PMOS電晶體MN1及MP1之汲極之間的共用連接用作第一 反相器10之輸出。第一NMOS電晶體MN1之閘極亦接收輸 入IN。因此,第一 NM0S及PM0S電晶體MN1及MP1之閘極 用作第一反相器10之輸入。第一 NM0S電晶體MN1之源極 連接至低電位線B而體在第二低電位VBB處偏壓。 第二反相器14包括一串行連接於一高電位或電壓線A與 第一低電位VSS之間的一第二NM0S電晶體MN2的第二 PMOS電晶體MP2。如將在下文中所詳細闡釋,高電位線A # 可承載第一高電位VDD或一第二高電位VPP,其中第二高 電位VPP係大於第一高電位VPP。第二NMOS電晶體MN2之 源極及體連接至第一低電位v s S,同時閘極自第一反相器 10接收輸出而汲極連接至第二PMOS電晶體MP2之汲極。 第二NMOS及PMOS電晶體MN2及MP2之汲極之間的共用連 接用作第二反相器12之輸出。第二PMOS電晶體MP2之閘 極亦接收第一反相器10之輸出。因此,第二NMOS及 PMOS電晶體MN2及MP2之閘極用作第二反相器12之輸 ^ 出。第二PMOS電晶體MP2之源極連接至高電位線A而體在 該第二高電位VPP處偏壓。 第三反相器14包括串行連接於第一高電位VDD與低電位 線B之間的一第三NMOS電晶體MN3的第三PMOS電晶體 MP3。第三PMOS電晶體MP3之源極及體連接至第一高電 位VDD,同時閘極自第二反相器12接收輸出而汲極連接至 第三NMOS電晶體MN3之汲極。第三NMOS及PMOS電晶體 MN3及MP3之汲極之間的共用連接用作第三反相器14之輸 101257.doc 出。第三NMOS電晶體MN3之閘極亦接收第二反相器14之 輸出。因此,第三NMOS及PMOS電晶體MN3及MP3之閘極 用作第三反相器14之輸出。第三NMOS電晶體MN3之源極 連接至低電位線B而體在該第二低電位VPP處偏壓。如將 要瞭解,第三反相器14具有與第一反相器10相同之結構且 以與第一反相器10相同之方式連接在第一高電位VDD與低 電位線B之間。此外,第三反相器14具有與施加至第一反 相器10相同之固定體偏壓。 第四反相器16包括串行連接於高電位線A與第一低電位 VSS之間的一第四NMOS電晶體MN4的第四PMOS電晶體 MP4。第四NMOS電晶體MN4之源極及體連接至第一低電 位VSS,同時閘極接收來自第三反相器14之輸出而汲極則 連接至第四PMOS電晶體MP4之汲極。第四NMOS及PMOS 電晶體MN4及MP4之汲極之間的共用連接用作第四反相器 16之輸出。第四PMOS電晶體MP4之閘極亦接收第三反相 器14之輸出。因此,第四NMOS及PMOS電晶體MN4及MP4 之閘極用作第四反相器16之輸出。第四PMOS電晶體MP4 之源極連接至高電位線A且體在第二高電位VPP處偏壓。 如將要瞭解,第四反相器16具有與第二反相器12相同之結 構且以與第二反相器12相同之方式連接在第一低電位VSS 與高電位線A之間。第四反相器16具有與施加至第二反相 器12相同之固定體偏壓。將進一步瞭解,儘管圖中顯示該 反相器鏈係由四個反相器構成,但本發明並非限定於此反 相器數量。相反,可依據參照圖1所闡釋及圖解之反相器 101257.doc -10- 1380316 圖樣來增加或減少反相器鏈,其中每一後續反相器具有一 與施加至一先前反相器之體偏壓集合不同之施加至該後續 反相器之體偏壓集合。 圖1進一步圖解闡釋連接在第二高電位VPP與高電位線a 之間的一第五PMOS電晶體MP5。第五PMOS電晶體MP5之 體在第二高電位VPP處偏壓,且第五PMOS電晶體MP5之閘 極接收一待用信號之反演。因此,基於該待用信號,第五 PMOS電晶體有選擇地將第二高電位VPP施加至高電位線 # A。稍微相似地,一第六PMOS電晶體MP6係連接在第一高 電位VDD與高電位線A之間。第六PMOS電晶體MP6之體在 第一高電位VDD處偏壓,且第六PMOS電晶體MP6之閘極 接收該待用信號。因此,基於該待用信號,第六PMOS電 晶體有選擇地將第一高電位VDD施加至高電位線A。 一第五NMOS電晶體MN5及第六NMOS電晶體MN6亦連 接至低電位線B。第五NMOS電晶體MN5係連接在第二低 電位VBB與低電位線B之間。第五NMOS電晶體MN5之體 ^ 在該第二低電位VBB處偏壓,且第五NMOS電晶體MN5之 閘極接收該待用信號。因此,基於該待用信號’第五 NMOS電晶體MN5有選擇地將第二低電位VBB施加至低電 位線B。第六NMOS電晶體MN6係連接在第一低電位VSS與 低電位線B之間。第六NMOS電晶體MN6之體在該第一低 電位VSS處偏壓,且第六NMOS電晶體MN6之閘極接收該 待用信號之反演。因此,基於該待用信號,第六NMOS電 晶體MN6有選擇地將第一低電位VSS施加至低電位線B。 101257.doc 11 1380316 接下來,將闡釋圖1所圖解闡釋之反相器鏈之作業。根 據納含該反相器鏈之積體半導體裝置之作業,可以一現用 模式或一待用模式運作該反相器鏈。首先闡釋待用運作模 式。於待用模式中,輸入IN係一諸如第一高電位VDD之邏 輯高電壓而待用信號係一諸如第一高電位VDD之邏輯高電 壓。該待用信號之高電位導致第五PMOS及NMOS電晶體 MP5及MN5導通。因此,高電位線A承載第二高電位VPP 而低電位線B承載第二低電位VBB。 當輸入IN係第一高電位VDD時,第一 PMOS電晶體MP1 關斷而第一 NMOS電晶體導通。相應地,第一反相器10之 輸出且由此第二反相器12之輸入被下拉至低電位線B(第二 低電位VBB所承載之電壓)。由於第二低電位VBB被施加 至第二NMOS電晶體MN2之閘極,故第二NMOS電晶體關 斷。此外,由於第二NMOS電晶體MN2之閘極處之第二低 電位VBB小於第二NMOS電晶體MN2之源極處之第一低電 位VSS,故第二NMOS MN2較該源極及閘極電壓係相等之 情形更進一步被迫使進入關斷狀態。作為—結果,第二 NMOS電晶體MN2處之亞臨限洩漏電流將會減小。 第二PMOS電晶體MP2之閘極處之第二低電位VBB導通 該第二PMOS電晶體MP2,以使第二反相器12自高電位線A 輸出第二高電位電壓VPP。因此,第三PMOS及NMOS電晶 體MP3及MN.3之閘極接收第二高電位電壓VPP。此關斷第 三PMOS電晶體MP3而導通第三NMOS電晶體MN3。由於第 三PMOS電晶體MP3之閘極處之第二高電位VPP係大於第三 10l257.doc -12- 1380316 PMOS電晶體MP3之源極處之第一高電位VDD,故,第三 PMOS MP3較該源極及閘極電壓係相等之狀況更進一步被 迫使進入關斷狀態。作為一結果,第二NM0S電晶體MN2 處之亞臨限洩漏電流會減小。當第三NMOS電晶體MN3導 通時,第三反相器14之輸出且因此第四反相器16之輸入被 下拉至第二低電位VBB。 此後,第四反相器16以與第二反相器12相同之方式運 作,以便輸出第二高電位VPP且減小穿過第四NM0S電晶 Φ 體MN4之洩漏電流。 現在,闡述現用運作模式。於現用模式中,輸入IN係一 諸如第一低電位VSS之邏輯低電壓且待用信號係一諸如第 一低電位VSS之邏輯低電壓。該待用信號之低電位導致第 六PMOS及NMOS電晶體MP6及MN6導通。因此,高電位線 A承載第一高電位VDD而低電位線B承載第一低電位VSS。 當輸入IN係第一低電位VSS時,第一PMOS電晶體MP1 導通而第一NMOS電晶體關斷。相應地,第一反相器10之 輸出且由此第二反相器12之輸入係高電位線A(第一高電位 VDD上所承載之電壓由於高電位VDD被施加至第二 PMOS電晶體MP2之閘極,故第二PMOS電晶體MP2關斷。 > · 此外,由於第二PMOS電晶體MP2之閘極處之第一高電位 VDD係與第二PMOS電晶體MP2之源極處之第一高電位 VDD相同,故第二PMOS MP2較該閘極電壓係第二高電壓 VPP之狀況易受更大亞臨限洩漏之影響。然而,第二 PMOS電晶體MP2較第二PMOS電晶體MP2在其閘極處接收 101257.doc •13· 第二高電位VPP之狀況可更快地轉換狀態。同樣,由於第 二PMOS電晶體MP2之第二高電位VPP之體偏壓係大於第二 PMOS電晶體MP2源極處之第一高電位VDD,故第二PMOS 電晶體MP2之導通臨限值大於該體偏壓與源極電壓相等之 情形。從而,此會減小亞臨限洩漏電流。 第二NMOS電晶體MN2閘極處之第一高電位VDD導通第 二NMOS電晶體MN2,以使第二反相器12在低電位線B上 輸出第一低電位電壓VSS。因此,第三PMOS及NMOS電晶 體MP3及MN3之閘極接收第一低電位電壓VSS。此關斷第 三NMOS電晶體MN3而導通第三PMOS電晶體MP3。由於第 三NMOS電晶體MN3閘極處之第一低電位VSS係與第三 NMOS電晶體MN3源極處之第一低電位VSS相同,故該第 三NMOS MN3較該閘極電壓係第二低電壓VBB之狀況易受 更大亞臨限洩漏之影響。然而,第三NMOS電晶體MN3較 第三NMOS電晶體MN3在其閘極處接收第二低電位VBB之 情形可更快地轉換狀態。同樣,由於第三NMOS電晶體 MN3之第二低電位VBB之體偏壓係小於第三NMOS電晶體 MN3源極處之第一低電位VSS,故第三NMOS電晶體MN3 之導通臨限值大於該體偏壓與源極電壓係相等之情形。因 此,此會減,j、亞臨限茂漏電流。 隨後,第四反相器16以與第二反相器12相同之方式運 作,以便輸出第一低電位VSS。 積體半導體裝置 列現用作業 101257.doc •14- 接下來’將闡述一根據本發明一實施例之積體半導體裝 置之多個部分。圖2圖解闡釋根據本發明之一實施例已修 改之負責一列啟動作業之半導體記憶體裝置之一習知部 分。如圖所示,一命令解碼器20接收並解碼一命令,且將 一經解碼之命令信號輸出至一輸入缓衝器22及一感測信號 產生器24。該命令可係一列啟動命令,其指令根據一所接 收之位址啟動或啟用一記憶體陣列28之一字線或數個字 線。輸入緩衝器22根據該經解碼之命令信號緩衝一所接收 的指示擬啟動的該字線或該等字線之位址。一列位址解碼 器26接收自緩衝器22輸出之位址。列位址解碼器26解碼該 位址’以產生一字線啟用信號WL用於啟用記憶體單元陣 列28内一字線。一位元線感測放大器(BLSA)30感測自記憶 體單元陣列28中定址之資料。BLSA 30因應感測信號產生 器24因應經解碼之命令信號PR所產生之一位元線感測啟用 信號PS而運作。 圖3圖解闡釋記憶體單元陣列28之一部分及BLSA 30。圖 3圖解闡釋連接至BLSA 30之一相應部分之記憶體單元陣列 28之一記憶體單元32。記憶體單元32及相應BLSA 30之結 構及作業皆頗為人們所熟知’且易於自圖3所示之電路圖 中瞭解;因此,為簡潔起見’本文將僅對與本發明相關之 彼專作業予以闡述。如人們所習知,當在一讀作業期間字 線啟用信號啟用存取電晶體AT之字線WL來導通存取電晶 體AT時’記憶體單元32輸出儲存於電容器c中之資料。隨 後,將儲存之電荷讀至位元線BL,且經由電荷共享讀至位 101257.doc -15- 1380316 兀條線/BL。BLSA 30放大位元線BL與位元條線/BL之間的 電荷差以感測(例如)自記憶體單元32讀取之資料。然而, BLSA 30是否運作以感測該資料皆取決於由感測信號產生 • 器24所輸出之感測啟用信號ps。 如圖所示’ 一啟用NM0S電晶體N1連接在blsa 3〇之一 内部節點與第一高電位VDD之間,且在其閘極處接收感測 啟用信號PS。同樣,一啟用PM0S電晶體P1連接在BLSA 3〇之一内部節點與第一低電位vss之間,且在其閘極處接 籲收該感測啟用信號/PS之一反演。如將易於瞭解,當感測 啟用信號ps係一邏輯高值時,啟用NM〇s&pM〇s電晶體 N1及P1導通,以將BLSA 3〇之該等内部節點分別拉至第一 咼及低電位VDD及VSS。從而,啟用BLSA 3〇來實施該感 測/放大作業。相反地,當感測啟用信號ps係邏輯低時, 啟用NMOS及PMOS電晶體N1及P1關斷,以使BLSA3〇不能 實施該感測作業。 於該列啟動過程中,本發明人已認識到:與用於產生感 ^測啟用信號PS以啟用BLSA 30之電路路徑相比,用於產生 字線啟用信號WL之電路路徑決定該列啟動過程之運作速 度。相應地,已修改該字線啟用信號產生路徑内之電路元 件,以使其内之該或該等反相器鏈係一第一反相器鏈u。 圖2中之方框Π以圖表方式對此予以闞釋。如圖所示,命 令解碼器20、輸入緩衝器22及列位址解碼器%包括一個或 多個反相器鏈II。第一反相器鏈n係可有選擇地控制,以 運作於一較慢且低亞臨限洩漏電流模式中或一較快且更高 101257.doc 1380316 亞臨限洩漏電流模式中。當諸如在一列啟動作業期間欲啟 用一子線時,可將第一反相器鏈^設定在該更快模式中, 而當不啟用一字線時,則將第一反相器鏈u設設定在該較 .慢模式中。圖1係可用作第一反相器鏈。之反相器鏈之一 實例。下文中將結合圖6詳細闡述可用作第一反相器鏈π 之其它實例性反相器鏈。 相反,該位元線感測放大器啟用信號產生路徑之電路元 件並非在該字線啟用信號產生路徑内,亦即,已修改感測 β 信號產生器24,以使該或該等反相器鏈係一第二反相器鏈 12。此在圖2中之方框12以圖表方式對此予以闡釋。無論該 半導體記憶體裝置之運作模式如何,第二反相器鏈12皆以 一較慢、低亞臨限洩漏電流模式運作。下文中將結合圖5 闡述可用作第二反相器鏈12之反相器鏈之實例。 圖4係一波形時序圖,其顯示圖2所示已根據本發明之實 施例修改之電路部分於一列啟動作業期間所產生之信號之 ^ 定時。現在’將參照圖2更詳細地闡述圖2所示電路部分之 作業。如圖所示,命令解碼器20接收列啟動命令且隨後產 生經解碼之列啟動命令信號PR。輸入緩衝器22接收該經解 碼之列啟動命令信號PR且輸出其内所緩衝之位址ra。列 位址解碼器26解碼位址RA並在位址ra所指示之該或該等 字線上輸出一字線啟用信號WL。此導通連接至被啟用之 子線之存取電晶體AT ’且與所導通之存取電晶體Ατ相關 之位元線及位元條線BL及/BL開始上述電荷共享作業。 同時,因應該經解碼之列啟動命令信號,感測信號產生 101257.doc -17- 1380316 器24產生一感測啟用信號ps,以啟用與正經受該電荷共享 作業之位元線及位元條線BL及/BL相關之BLSA 30之部 分。 相應地,對於該列啟動作業,圖2之積體半導體裝置包 括用於產生字線啟用信號且包括命令解碼器2〇、輸入緩衝 器22及列位址解碼器26的一字線啟用信號產生路徑。該積 體半導體裝置進一步包括一包括命令解碼器2〇及感測信號 產生器24的位元線感測放大器啟用產生路徑(亦稱作一感 測信號產生路徑)。如圖4中所示,無需啟用BLSA 30,直 到充電運作開始後一短暫時間。相應地,該字線啟用產生 路徑之運作速度控制著該列啟動作業期間積體半導體裝置 之運作速度。該位元線感測放大器啟用產生路徑係一非速 度路徑,亦即’可具有極慢的運作速度。 由於認識到此情形,發明人已修改圖2中眾所周知之半 導體積體電路’以使用一下文將參照圖5詳細闡述之可更 慢運作之低功率消耗(例如’低亞臨限洩漏電流)反相器鏈 12作為感測信號產生器24中之該或該等反相器鍵。 圖5圖解閣釋一具有一已減小之亞臨限洩漏電流之反相 器鏈之實例。該反相器鏈包括一系列(此實例中係四個)其 輸入連接至先前反相器之輸出之反相器4〇;接收輸入爪的 第一反相器40及用作該反相器鏈之輸出out的最末反相器 40除外。每一反相器40皆包括一串行連接於第一高電位 VDD與第一低電位VSS之間的一 NMOS電晶體NN1的PMOS 電晶體PP1。第二尚電位VPP被施加至PMOS電晶體ρρι之 101257.doc -18- 1380316 體,且第二低電位VBB被施加至NMOS電晶體NN1之體。 由於PMOS電晶體PP1之第二高電位VPP之體偏壓係大於 PMOS電晶體PP1之源極處之第一高電位VDD,故PMOS電 .晶體PP1之導通臨限值大於該體偏壓及源極電壓係相等之 情形。因此,此會減小亞臨限浪漏電流。 此外,由於NMOS電晶體NN1之第二低電位VBB之體偏 壓係小於NMOS電晶體NN1源極處之第一低電位VSS,故 NMOS電晶體之導通臨限值大於該體偏壓及源極電壓相等 • 之情形。因此,此會減小亞臨限洩漏電流。 於一替代實施例中,施加至NMOS電晶體NN1之體偏壓 係第一低電位VSS,而施加至PMOS電晶體PP1之體偏壓仍 係第二高電位VPP。於一進一步之實施例中,施加至 PMOS電晶體PP1之體偏壓係第一高電位VDD,而施加至 NMOS電晶體之體偏壓仍係第二低電位VBB。 作為再一選擇,可使用以固定方式設定於已減小之亞臨 限洩漏電流模式中之圖1及6之任一反相器鏈作為第二反相 ®器鏈12。 如上文參考圖2所討論,本發明人已修改圖2之電路,以 使用一反相器鏈11(例如,圖1之反相器鏈)作為該字線啟用 信號產生路徑中之反相器鏈。此允許該字線啟用信號產生 路徑於現用模式中以一快於待用模式中之速度來運作。此 處,該現用模式係當接收到列啟動命令時之模式,而待用 模式係未接收到列啟動命令時之模式。藉此,當無需依據 於一列啟動命令之作業時,可減小該字線啟用信號產生路 101257.doc -19- 1380316 徑内之亞臨限洩漏電流’且因此減小積體半導體裝置所消 耗之功率°然而,感測信號產生器24之該或該等反相器鍵 無論該積體半導體裝置之運作模式任何皆以相同方式運 作。 代替圖1 _之反相器鏈,任何能夠有選擇地減小亞臨限 洩漏電流及/或有選擇地增加反相器鏈之速度之反相器鏈 皆可用作反相器鏈Π。例如,圖6圖解闡釋另一種可以一 現用模式及一待用模式運作之反相器鏈。於現用模式中, 諸如當接收到一列啟動命令時,與該反相器鏈以待用模式 運作時相比,該亞臨限洩漏電流不會減小。然而,該反相 器鏈於現用模式中之運作不會較待用模式更快β 如圖6中所示,僅出於解释之目的,該反相器鏈包括兩 個反相器,其中第二反相器50之輸入連接至第一反相器5〇 之輸出。如將要瞭解,可藉由給該鏈添加反相器5〇來增加 該反相器鏈之大小。第一反相器50在其輸入處接收輸入 IN’而第一反相器50之輸出提供該反相器鍵之輸出out。 每一反相器50皆包括一串行連接於第一高電位VDD與第 一低電位VSS之間的一 NMOS電晶體56的PMOS電晶體54。 可藉由高電位線58上之一電位偏壓pm〇S電晶體54之體且 藉由低電位線60上之一電位偏壓NMOS電晶體55之體。第 一多工器62根據一控制信號有選擇地將第一或將第二高電 位VDD或VPP施加至高電位線58。第二多工器μ根據該控 制信號有選擇地將第一或將第二低電位vss或VBB施加至 低電位線64。 10t257.doc -20- 1380316 接下來,將闡述圖6之反相器鍵之作業。當應用於本發 明時,該控制信號可係待用信號。相應地,當待用信號指 示待用模式時,第-及第二多工器62及64可分別將第二高 及低電位VPP及VBB分別施加至高及低電位線58及6〇。如 此,圖6之反相器鏈將以與圖5之反相器鏈相同之方式運 作亦即,該亞臨限洩漏電流將減小,但該反相器鍵將運 作得更慢。 _ 於現用模<巾,第一及第二多工器62及64分別將第一高 及低電位VDD及VSS分別施加至高及低電位線5 8及6〇。如 此,該亞臨限洩漏電流較之待用模式未減小,但該反相器 鏈卻運作得更快》 如將要瞭解,於圖6之反相器鏈中,可根據反相器鏈之 運作模式’或(例如)其内包括該反相器鏈之積體半導體裝 置或電路元件之運作模式,藉由選擇性應用體偏壓來控制 '亥反相器鏈之亞臨限〉女漏電流及速度。此與其中不管運作 •模式如何皆施加相同體偏壓之圖5之反相器鏈相反。 儘管本文將此實施例闡釋為當半導體裝置處於待用模式 中時將反相器鏈11設定於較慢、已減小之亞臨限洩漏電流 運作模式中’應瞭解,此實施例允許當半導體裝置處於待 用Μ式中時有選擇地將反相器鏈η設定於較慢或較快運作 模式中。 列預充電作業 接下來’將闡述根據本發明實施例之一積體半導體裝置 之另一部分。圖7圖解闡釋根據本發明之一實施例已修改 101257.doc -21 - 1380316 之負責一列預充電作業之半導體記憶體裝置之一習知部 分。一列預充電作業係一用於當一列預充電命令被施加至 記憶體裝置時使一個或數個啟用字線失效或失能之作業。 如圖所示,一命令解碼器20接收並解碼一命令(例如,一 列預充電命令),且將一經解碼之命令信號輸出至一輸入 緩衝器22及一感測信號產生器24。輸入緩衝器22包括一下 邛位址輸入緩衝器70及一上部位址輸入緩衝器72,以緩衝 所接收位址之一下部部分(例如,最低有效位元)及一上 部部分(例如,最高有效位元)。一列位址解碼器26包括一 下部位址解碼器74及一上部位址解碼器76,以分別接收自 下。P及上部位址輸入緩衝器70及72分別輸出之下部及上部 位址部分。下部位址解碼器74將該下部位址部分解碼成一 第一字線驅動信號PXI,而上部位址解碼器76將該上部位 址部分解碼成一第二字線驅動信號WEI。隨後在一列預充 電作業期間,位址解碼器26内一字線驅動器78會根據第一 及第二字線驅動信號PXI及WEI使一個或多個字線WL失 效。 圖7進一步顯示圖2中之一記憶體單元陣列28、位元線感 測放大器30及感測信號產生器24。此外,圖7顯示:第一 及第一輸送電晶體T1及T2可根據一行選擇信號CSL以習知 之方式將每一對位元及位元條線BL及/BL上之資料有選擇 地輸送至一對相應資料線DL及/DL位元條線Bl及/bi^如 熟悉此項技術者將瞭解,為易於圖解闡釋及闡述,僅顯示 一對位元及位元條線及一對資料線。然而,一記愔艚驴 101257.doc -22· 1380316 中存在眾多此等對β 於列預充電作業中,發明人已認識到:用於啟用該字線 且因此停用該字線之電路路徑,決定該列預充電作業之運 作速度。具體而言,本發明人已認識到:該預充電作業主 要取決於該第一字線驅動信號ΡΧΙ。認識到此情形後,本 發明人將用於產生該第一字線信號ΡΧΙ之電路路徑視為一 速度路徑,同時將用於產生該第二字線驅動信號WEI之電 路路徑視為一非速度路徑。因此,於圖7之實施例中,已 修改形成該第一字線驅動信號路徑(其係該字線信號啟用 路徑之一部分)之命令解碼器2〇、下部位址輸入緩衝器7〇 及下部位址解碼器74’以使該反相器鏈成為諸如圖1或圖6 中允許有選擇地減小亞臨限洩漏電流之反相器鏈U。 相反’已修改該等非速度路徑中諸如上部位址輸入緩衝 器72、上部位址解碼器76及感測信號產生器等電路元件, 以包括反相器鏈12,無論該記憶體裝置之運作模式如何, 反相器鏈12皆減小亞臨限浪漏電流。例如,此等電路元件 包括圖5之反相器鏈。 圖8圖解闡釋一波形時序圖,其顯示在圖7所示電路部分 之列預充電作業期間所產生之信號之定時〇如圖所示,命 令解碼器2 0接收該列預充電命令且隨後產生經解碼之列預 充電命令信號PR。由於下部位址輸入緩衝器70運作得較上 部位址輸入缓衝器72更快,所以,下部位址輸入緩衝器7〇 在上部位址輸入缓衝器72輸出上部位址部分ra_U之前輸 出下部位址部分RA_L。相似地,下部位址解碼器74在上 10l257.doc •23· 部位址解碼器76解碼上部位址部分尺八_11且產生第二字線 驅動信號WEI之前解碼下部位址部分尺八_!^且產生第一字線 驅動信號PXI。因應第一字線驅動信號PXi[及隨後所接收之 第二字線驅動信號WEI,字線驅動器78如圖8所示使_個 或多個字線失效。 儘官本文將此實施例闡釋為當半導體裝置處於待用模式 時將反相器鏈II設定於較慢、已減小之亞臨限洩漏電流運 作模式中’但應瞭解’此實施例允許當半導體裝置處於待 用模式中時有選擇地將反相器鏈〗丨設定於較慢或較快運作 模式中。 讀與寫作業 接下來’將闡述根據本發明之一實施例之一積體半導體 裝置之另一部分。圖9圖解闈釋一負責一讀或寫(讀/寫)作 業之半導體5己憶體裝置之習知部分。如圖所示,命令解碼 器20接收並解碼一命令(例如’ 一讀或寫命令pc),且將一 經解碼之命令信號輸出至一輸入緩衝器22。輸入緩衝器22 緩衝一所接故之位址(例如,一列及/或行位址)供用於定址 一 s己憶體單元陣列。圖9圖解闡釋輸入緩衝器22正根據該 已解碼之讀/寫命令PC將行位址CA輸出至一行位址解碼器 8〇。該行位址解碼器80解碼該行位址並基於此啟用一個或 多個行選擇線上之行選擇信號CSLe亦即,行位址解碼器 8〇在該已解碼之行位址所指示之行選擇線上產生一行選擇 信號CSL。 如上文參照圖7所討論,第一及第二輸送電晶體丁丨及τ2 101257.doc -24- 1380316 可根據在該行選擇線上所接收之一行選擇信號分別將 來自BLSA 30之每一對位元及位元條線虹及肌上之資料 有選擇地輸送至—對相應之資料線dl&/dl。為易於圖解 彳月及闡述’圖9中僅顯示—對位元及位元條線壯及机 及一對資料線DL及/DL,但熟悉此項技術者將瞭解,一記 憶體裝置中存在眾多之此等對。 在寫作業期間,一資料線感測玫大器(DLSA)82放大 輸送至資料線DL及胤之資料。該經放大之資料沿一習知 之資料輸出電路路徑84(例如,包括一輪出緩衝器等)及資 料輸出驅動器86輸出。在-讀作業期間,一包括(例如)一 資料輸入緩衝器(未顯示)之資料輸人電路路徑_收資料 並將其輸送至資料線DL及/DL。 本發明人已認識到:在一讀作業期間輸出資料所涉及之 電路元件係一可影響該記憶冑纟置作業之速度路徑。相 反’本發明人已認識到:在一寫作業期間資料所佔用之路 徑並非-速度路徑。如此’已修改影響一讀作業之速度之 電路兀件,以使此等電路元件内之反相器鏈可成為如圖工 或圖6中所不反相器鏈Π之一經修改之版本ΙΓ。例如,關 於圖1之反相n鏈n ’已藉由固定施加至高及低電位線八及 B之電位對該反相器鏈n加以修改。可將第一高電位vDD 以固疋方式施加至高電位線A且可將該第一低電位vss以 固定方式施加至低電位線B,以使該反相器鏈11,以更快之 運作模式運作。如圖9所示,已修改命令解碼器2〇、輸入 緩衝器22、行位址解碼㈣及資料輸出電路路徑84,以包 101257.doc -25- 1380316 括經修改之反相器鏈ΙΓ。 此外,已修改諸如資料輸入電路路徑88等非速度路徑之 電路元件,以包括可減小亞臨限洩漏電流之反相器鏈ΐ2。 例如,此等電路元件包括圖5之反相器鏈。 結論
儘管本文已參照一記憶體裝置之多個部分作為積體半導 體裝置闡述了本發明之多個實施例,但應瞭解,本發明並 非限定應用於-記憶體|置之此等部分或記憶體裝置。相 反,當根據裝置之各種作業識別出或認識到影響一積體半 導體裝置運作速度之電路路徑及未影響—積體半導體裝置 運作速度之電路路徑時,可修改將該等速度路徑以包括可 根據該裝置之運作模式有選擇地減小亞臨限茂漏電流之反 相器鏈且可修改該等非速度路徑以包括無論該裝置之運作 模式如何可減小該亞臨限洩漏電流之反相器鏈。 如此閣述本發明後’顯而易見,可以多種方式改變本發
明。此等改變將不被視作對本發明精神及範圍之背離,且 如熟悉此項技術者所瞭解,所有此等修改皆意欲涵蓋於本 發明之範疇内。 【圖式簡單說明】 依據下文給出之詳細說明及附圖 夂附圖,將會更加全面地瞭解 本發明。附圖中,相同之泉老 一 ,哼編號表不相同之元件,且僅 以舉例說明方式提供此等附圖日mτ 寸附圖且因此不限制本發明;戈 中: ” 圖1圖解闡釋一根據本發明 之一實施例可有選擇地減小 101257.doc -26 - 1380316 亞臨限洩漏電流之CMOS反相器鏈·, 圖2圖解闡釋根據本發明一實施例已修改之記憶體裝置 之列啟動作業中所牵涉的一半導體記憶體裝置之習知部 分; 圖3圖解闡釋記憶體單元之一部分及一位元線感測放大 32 · 器, 圖4圖解闡釋一波形時序圖,其顯示在圖2所示電路部分 之一列啟動作業期間所產生之信號之定時; 圖5圖解闡釋一具有一經減少之亞臨限洩漏電流之反相 器鏈之實例; 圖6圖解闡釋可有選擇地減少亞臨限洩漏電流之另一反 相器鏈; 圖7圖解闡釋根據本發明一實施例已修改之記憶體裝置 之列預充電作業中所牽涉的一半導體記憶體裝置之習知部 分; 圖8圖解閣釋一波形時序圖,其顯示在圖7所示電路部分 之一列預充電作業期間所產生之信號之定時;及 圖9圖解闡釋根據本發明一實施例已修改之記愧體裝置 之一讀與寫作業中所牽涉的一半導體記憶體裝置之習知部 分。 【主要元件符號說明】 10 第一 CMOS反相器 12 第二CMOS反相器 14 第三CMOS反相器 101257.doc •27- 1380316
16 20 22 24 26 28 30 32 40 50 54 56 55 58 60 62 64 70 72 74 76 78 80 82 第四CMOS反相器 命令解碼器 輸入緩衝器 感測信號產生器 列位址解碼器(位址解碼器) 記憶體(單元)陣列 位元線感測放大器(BLSA) 記憶體單元 反相器 反相器(第一反相器、第二反相器) PMOS電晶體 NMOS電晶體 NMOS電晶體 高電位線 低電位線 第一多工器 第二多工器(低電位線) 下部位址輸入缓衝器 上部位址輸入緩衝器 下部位址解碼器 上部位址解碼器 字線驅動器 行位址解碼器 資料線感測放大器(DLSA) 101257.doc -28- 1380316
84 資料輸出電路路徑 86 資料輸出驅動器 88 資料輸入電路路徑 101257.doc -29-

Claims (1)

1380316 第094114447號專利申請案 十、申請專利範圍· 中文申請專利範圍替換本(101年7月)彳13 1. -種運作—半導體記憶體之方法,其包括: 根據該半導體s己憶體之—運作模式,有選擇地將體偏 莖施加S +線啟用信號產生路徑中所使用之至少一第 一反相器鏈,·及 無論該運作模式,將相同之體偏塵施加至一位元線感 測放大器啟用信號產生路徑中所使用之至少—第二反相 器鍵® 2.根據請求項1之方法,其中該等運作模式包括··一現用 運作模式,在該現用運作模式期間該字線啟用信號產生 路徑產生一字線啟用信號;及一待用運作模式,在該待 用運作模式㈣該字線啟用㈣產生路徑未產生一字線 啟用信號。
根據請求項2之方法,其中該有選擇地施加步驟於該現 用模式中施加H偏壓集合且於該待用模式中施加 -第二體偏壓集合’以使該第—反相器鏈於該現用運作 模式中較於該待用運作模式中運作得更快。 根據請求項2之方法,其中該有選擇地施加步驟於該現 用運作模式中施加一第一體偏壓集合且於該待用模式中 施加一第二體偏壓集合,以使該第一反相器鏈於該^用 運作模式中較於該現用運作模式中具有—較低之亞臨限 洩漏電流。 < 5.根據請求項2之方法,其中該有選擇地施加步驟於該現 用運作模式中施加一第一體偏壓集合且於該待用模式中 101257-1010709.doc 1380316 施加一第二體偏壓集合,以使該第二體偏壓集合中該等 體偏壓之至少一體偏壓大於該第一體偏壓集合中之該等 體偏壓。 6·根據凊求項5之方法,其中該有選擇地施加步驟於該現 用運作模式中施加該第—體偏壓集合且於該待用模式中 施加該第:體偏壓集合,以使該第二體偏壓集合中該等 體偏塵之至少-體偏壓小於該第—體偏壓集合中之該等 體偏壓。 7. 根據請求項2之方法’其中該有選擇地施加步驟於該現 用運作模式中施加一第一體偏壓集合且於該待用模式中 施加一第二體偏壓集合,以使該第二體偏壓集合中該等 體偏麼之至少一體偏壓小於該第一體偏>1集合中之該等 體偏壓。 8. 根據請求項2之方法,其中 該有選擇地施加步驟於該現用運作模式中施加一第— 體偏壓集合且於該待用運作模式中施加一第二體偏壓集 合;及 ^ 該施加步驟施加一第三體偏壓集合,該第二及第三集 合中之該等體偏壓之至少一體偏壓係相同。 9. 根據求項8之方法,其中該第二及第三體偏壓集合係 相同。 根據β求項2之方法,其中該有選擇地施加步驟於該現 用運作模式中施加-第-體偏壓集合且於該待用運作模 式中有選擇地施加該第一及一第二體偏壓集合之一。 101257-1010709.doc 1380316 11. 根據請求項1之方法,其進一步包括: 使用該第一反相器於該字線啟用信號產生路徑中運作 解碼一自外部接收之命令之命令解碼器之一部分。 12. 根據請求項丨之方法,其進一步包括: 使用該第一反相器於該字線啟用信號產生路徑中運作 緩衝一自外部接收之位址之位址緩衝器之一部分。 13. 根據請求項丨之方法,其進一步包括: 使用該第一反相器於該字線啟用信號產生路徑中運作 一解碼一位址之位址解碼器之一部分。 14·根據請求項!之方法,其進一步包括: 使用該第二反相器於該位元線感測放大器啟用信號產 生路徑中運作一產生一位元線感測放大器啟用信號之感 測信號產生器之一部分。 15. —種運作一半導體記憶體之方法,其包括: 在一列啟動模式期間,使用自一第一反相器鏈所產生 之至少一個信號運作至少一個電路,該至少一個電路形 成一字線啟用產生路徑之至少一部分; 在一列啟動模式期間,使用自一第二反相器鏈所產生 之至少一個信號運作至少一個電路,該至少一個電路形 成一位元線感測放大器啟用產生路徑之至少一部分;及 在一列啟動模式期間,將體偏壓施加至該第二反相器 鍵,以使該第二反相器鏈中至少一個反相器具有一電晶 體’該電晶體具有一與施加至該電晶體之一源極之一電 壓不同於之體偏壓。 101257-1010709.doc 16. —種運作一半導體記憶體之方法其包括: 根據該半導體記憶體之一運作模式,於一字線啟用信 號產生路控中有選擇地使用具有不同體偏壓之反相 器;及 無論該運作模式如何,於一位元線感測放大器啟用信 號產生路徑中使用一具有相同體偏壓之反相器鏈。 17. —種半導體記憶體裝置,其包括: 一第一反相器鏈’其根據該半導體記憶體之一運作模 式接收不同之體偏壓集合; 一第二反相器鏈’其無論該半導體記憶體之運作模式 如何’接收一相同之體偏壓集合; 一干線啟用信號產生路徑,其根據該半導體記憶體之 '•亥運作模式產生一字線啟用信號,且使用該第一反相器 鏈;及 —位元線感測放大器啟用信號產生路徑,其根據該半 導體記憶體之該運作模式產生一位元線感測放大器啟用 信號’且使用該第二反相器鏈。 18. 根據請求項17之裝置,其中 該字線啟用信號產生路徑在一現用模式期間產生該字 線啟用信號,而在一待用模式期間不產生該字線啟用信 號;及 I 該位元線感測放大器啟用信號產生路徑在該現用模式 期間產生該位元線感測放大器啟用信號,而在該待用模 式期間不產生該位元線感測放大器啟用信號。 101257-10l0709.doc 1380316 19. 一種運作一半導體記憶體之方法,其包括: 將一第一固定體偏壓集合施加至一資料輸出路徑中所 使用之至少一第一反相器鏈;及 將一第二固定體偏壓集合施加至一資料輸入路徑中所 使用之至少一第二反相器鏈,該第二固定體偏壓集合内 之該等體偏壓之至少一體偏壓大於該第一固定體偏壓集 合内之該等體偏壓且該第二固定體偏壓集合内之該等體 偏壓之至少一體偏壓小於該第一固定體偏壓集合内之該 等體偏壓。 20. —種反相器鏈,其包括: 複數個争行連接之反相器,每一後續反相器皆具有一 施加至其自身之不同於施加至一先前反相器之一體偏壓 集合之體偏壓集合,該施加至該等反祖器之體偏壓係固 定的; 一第一電位控制電路,其根據該反相器鏈之一運作模 式,有選擇地將一較高電位提供至該複數個串行連接之 反相器中遠專反相器中之至少一反相器·及 一第二電位控制電路,其根據該反相器鏈之該運作模 式,有選擇地將一較低電位提供至該複數個串行連接之 反相器中該等反相器之至少一不同反相器。 21. 根據請求項20之反相器鏈,其中該複數個串行連接之反 相器中偶數編號之反相器具有一施加至其自身之相同之 第一體偏壓集合,而該複數個串行連接之反相器中奇數 編號之反相器具有一施加至其自身之相同之第二體偏壓 101257-1010709.doc 1380316 集合,該第一體偏壓集合不同於該第二體偏壓集合。 22. 根據請求項20之反相器鍵’其中該複數個串行連接之反 相器中每一反相器包括: 在一較高電位與一較低電位之間串行連接之一p型金 氧半%效電晶體(PMOS電晶體)及一 N型金氧半場效電 晶體(NMOS電晶體)。 23. 根據請求項22之反相器鏈,其中 該後續反相器具有施加至該PMOS電晶體之一第一體 偏壓及施加至該NMOS電晶體之一第二體偏壓;及 該先前反相器具有施加至該PMOS電晶體之一第三體 偏壓及施加至該NMOS電晶體之一第四體偏壓,該第一 體偏厘係大於該第三體偏壓,該第三體偏壓係大於該第 二體偏壓’且該第二體偏壓係大於該第四體偏壓。 24. 根據請求項23之反相器鏈,其進一步包括: 一第一電位控制電路,其根據該反相器鏈之一運作模 式有選擇地將該第一及第三體偏壓提供至該後續反相器 中該PMOS電晶體之一源極;及 一第二電位控制電路,其根據該反相器鏈之該運作模 式有選擇地將該第二及第四電位提供至該後續反相器中 之該NMOS電晶體。 25. 根據請求項24之反相器鍵,其中 該第-電位控制電路於-待用模式中提供該第一體偏 壓且在一現用模式中提供該第三體偏壓;及 該第二電位控制電路於該現用模式中提供該第二體偏 101257-1010709.doc • 6 · 1380316 麼且在該等待用模式中提供該第四體偏壓。 26. —種運作一具有複數個串行連接之反相器之反相器鏈之 方法’其包括: 無論該反相器鏈之一運作模式如何,皆將一與施加至 -先前反相器之固;t體偏壓集合不jgj之固定體偏墨集合 施加至一後續反相器; 根據該反相器鏈之-運作模式,有選擇地將一較高電 位提供至該複數個串行連接之反相器中該等反相器中之 零 至少一反相器;及 根據該反相器鏈之該運作禮,士、 逆邗模式,有選擇地將一較低電 位提供至該複數個串行連接之拓知 迷接之反相器中該等反相器之至 少一不.同反相器。
101257-1010709.doc
TW094114447A 2004-07-27 2005-05-04 Method of operating a semiconductor device and the semiconductor device TWI380316B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020040058589A KR100610009B1 (ko) 2004-07-27 2004-07-27 저전력 소모를 위한 반도체 장치
KR1020040069786A KR100679255B1 (ko) 2004-09-02 2004-09-02 반도체 메모리 장치
US11/005,023 US7203097B2 (en) 2004-07-27 2004-12-07 Method of operating a semiconductor device and the semiconductor device

Publications (2)

Publication Number Publication Date
TW200625329A TW200625329A (en) 2006-07-16
TWI380316B true TWI380316B (en) 2012-12-21

Family

ID=35731981

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094114447A TWI380316B (en) 2004-07-27 2005-05-04 Method of operating a semiconductor device and the semiconductor device

Country Status (2)

Country Link
US (2) US7203097B2 (zh)
TW (1) TWI380316B (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4330516B2 (ja) * 2004-08-04 2009-09-16 パナソニック株式会社 半導体記憶装置
US7372746B2 (en) 2005-08-17 2008-05-13 Micron Technology, Inc. Low voltage sensing scheme having reduced active power down standby current
US7548484B2 (en) * 2005-09-29 2009-06-16 Hynix Semiconductor Inc. Semiconductor memory device having column decoder
US7791406B1 (en) * 2006-04-04 2010-09-07 Marvell International Ltd. Low leakage power management
US7882370B2 (en) 2006-09-01 2011-02-01 International Business Machines Corporation Static pulsed bus circuit and method having dynamic power supply rail selection
KR100974210B1 (ko) * 2007-12-07 2010-08-06 주식회사 하이닉스반도체 벌크 전압 디텍터
JP2010014941A (ja) * 2008-07-03 2010-01-21 Hitachi Displays Ltd 表示装置
KR101003152B1 (ko) * 2009-05-14 2010-12-21 주식회사 하이닉스반도체 반도체 메모리 장치의 내부 전압 생성 회로
US7986166B1 (en) * 2010-01-12 2011-07-26 Freescale Semiconductor, Inc. Clock buffer circuit
KR102021572B1 (ko) * 2013-10-01 2019-09-16 에스케이하이닉스 주식회사 반도체 장치
US9557755B2 (en) 2014-06-13 2017-01-31 Gn Resound A/S Interface circuit for a hearing aid and method
EP2955938A1 (en) * 2014-06-13 2015-12-16 GN Resound A/S Interface circuit for a hearing aid and method
US10305471B2 (en) * 2016-08-30 2019-05-28 Micron Technology, Inc. Systems, methods, and apparatuses for temperature and process corner sensitive control of power gated domains
US9792994B1 (en) * 2016-09-28 2017-10-17 Sandisk Technologies Llc Bulk modulation scheme to reduce I/O pin capacitance
CN110875072B (zh) * 2018-08-29 2021-09-07 中芯国际集成电路制造(北京)有限公司 一种存取存储器的字线驱动电路和静态随机存取存储器

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2994120B2 (ja) * 1991-11-21 1999-12-27 株式会社東芝 半導体記憶装置
US5614847A (en) * 1992-04-14 1997-03-25 Hitachi, Ltd. Semiconductor integrated circuit device having power reduction mechanism
KR0169157B1 (ko) 1993-11-29 1999-02-01 기다오까 다까시 반도체 회로 및 mos-dram
JP3406949B2 (ja) * 1995-01-31 2003-05-19 キヤノン株式会社 半導体集積回路装置
JP4023850B2 (ja) 1996-05-30 2007-12-19 株式会社ルネサステクノロジ 半導体装置
JP2002064150A (ja) * 2000-06-05 2002-02-28 Mitsubishi Electric Corp 半導体装置
JP2001358576A (ja) * 2000-06-12 2001-12-26 Mitsubishi Electric Corp インバータ
WO2002030629A1 (fr) * 2000-10-11 2002-04-18 Sony Corporation Appareil robot, systeme d"affichage d"information et procede d"affichage d"information
US7326972B2 (en) * 2004-06-30 2008-02-05 Intel Corporation Interconnect structure in integrated circuits

Also Published As

Publication number Publication date
US20060023519A1 (en) 2006-02-02
US7560976B2 (en) 2009-07-14
TW200625329A (en) 2006-07-16
US20070153614A1 (en) 2007-07-05
US7203097B2 (en) 2007-04-10

Similar Documents

Publication Publication Date Title
TWI380316B (en) Method of operating a semiconductor device and the semiconductor device
US10580484B2 (en) Semiconductor integrated circuit device
US7796453B2 (en) Semiconductor device
US7298660B2 (en) Bit line sense amplifier control circuit
US8400855B2 (en) Semiconductor device
US7116596B2 (en) Method of apparatus for enhanced sensing of low voltage memory
JPH09171687A (ja) 半導体メモリ装置のデータセンシング回路
US7170805B2 (en) Memory devices having bit line precharge circuits with off current precharge control and associated bit line precharge methods
US6795372B2 (en) Bit line sense amplifier driving control circuits and methods for synchronous drams that selectively supply and suspend supply of operating voltages
US7426151B2 (en) Device and method for performing a partial array refresh operation
KR20000009375A (ko) 기입 시간을 최소화하는 메모리장치 및 데이터 기입방법
JP2004152363A (ja) 半導体記憶装置
KR19980073725A (ko) 독출 동작시 소모되는 전류를 줄이기 위한 반도체 메모리 장치와 이의 데이터 독출방법
US20040240304A1 (en) Method and apparatus for rapidly storing data in memory cell without voltage loss
US20040233764A1 (en) Semiconductor memory device having self-precharge function
US7031200B2 (en) Data output apparatus for memory device
KR20010104901A (ko) 데이터 출력 시간을 단축할 수 있는 동기형 집적 회로메모리 장치
US6226220B1 (en) Semiconductor memory device
KR100680949B1 (ko) 메모리 장치용 내부전압 발생장치
JPH06333389A (ja) カラム系駆動方式、及び半導体記憶装置
GB2260839A (en) Data transmission circuit for a semiconductor memory
JPH1064267A (ja) ディラム
CN117727350A (zh) 存储器设备及其预充电方法
KR20060001325A (ko) 데이터 쓰기 드라이버를 프리차지 수단으로 이용하는반도체 장치 및 방법
JPH0736270B2 (ja) 半導体メモリ

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees