TWI338226B - - Google Patents

Download PDF

Info

Publication number
TWI338226B
TWI338226B TW095116596A TW95116596A TWI338226B TW I338226 B TWI338226 B TW I338226B TW 095116596 A TW095116596 A TW 095116596A TW 95116596 A TW95116596 A TW 95116596A TW I338226 B TWI338226 B TW I338226B
Authority
TW
Taiwan
Prior art keywords
state
memory
recorded
information processing
processing device
Prior art date
Application number
TW095116596A
Other languages
English (en)
Other versions
TW200707214A (en
Inventor
Hiroshi Kyusojin
Hideki Matsumoto
Masato Kajimoto
Chiaki Yamana
Tsuyoshi Kano
Mitsuki Hinosugi
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW200707214A publication Critical patent/TW200707214A/zh
Application granted granted Critical
Publication of TWI338226B publication Critical patent/TWI338226B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Computer And Data Communications (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)

Description

1338226 Π) 九、發明說明 【發明所屬之技術領域】 本發明係有關於資訊處理裝置及資訊處理方法以及程 式’尤其是有關於能使岔斷處理簡要化、削減岔斷處理所 需時間的資訊處理裝置及資訊處理方法以及程式。 【先前技術】
圖 1係使用敘述子來進行 DMA (Direct Memory Access)傳送的具備網路卡之個人電腦(以下亦簡稱pc )1之一例的方塊圖。 如圖 1 所示,CPU ( Central Processing Unit) 11,係 透過匯流排14,連接至ROM (Read Only Memory) 12和 RAM ( Random Access Memory ) 13。CPU11 係依照 ROM12中所記憶之程式、或記錄部18中所記錄之程式, 而執行各種處理。
例如,CPU1 1係在RAM13之敘述子領域31 (後述) 中,將記憶著屬於DMA傳送對象之封包的RAM13的封包 領域32的位址或封包大小(長度)等等,當成敘述子而 加以記憶’藉此以向網路卡1 9,進行該封包的DMA傳送 又’ CPU1 1 ’係響應於從網路卡19所供給過來的岔 斷訊號,而將網路卡19中所記憶之代表岔斷訊號的發生 原因(狀態)之狀態予以讀出,進行該岔斷狀態所對應之 岔斷狀態處理,藉此而進行岔斷處理。 -5- (2) 1338226 RAM 1 3,係由記億著敘述子的敘述子領域3 1 '及記億 著身爲DMA傳送對象之封包的封包領域32等所構成。 CPU 1 1係又透過匯流排1 4而連接著輸出入介面1 5。 輸出入介面15上係連接著,由鍵盤 '滑鼠等所成之輸入 部 16、LCD ( Liquid C r y s t al D i sp 1 a y )或 C R T ( C at h o d e Ray Tube)顯示器等所成之輸出部17。CPU11,係對應於 從輸入部16所輸入的指令而執行各種處理。然後, φ· CPU 11會將處理結果所得之影像或聲音等,輸出至輸出部 17。 輸出入介面1 5上所連接的記錄部1 8,例如,係由硬 碟等所構成,記錄著CPU1 1所執行的程式或各種資料。 網路卡19,係進行DMA傳送。具體而言,網路卡19,係 基於RAM13之敘述子領域31中所記憶之敘述子,讀出 RAM 13的封包領域32中所記憶之封包,將該封包,透過 未圖示的網路而發送至其他裝置。又,網路卡19,係透過 Φ 未圖示的網路,接收來自其他裝置的封包,將該封包基於 敘述子而記憶在RAM13的封包領域32中。 甚至,網路卡19係除了發生岔斷訊號而供給至 CPU 1 1,同時還設定岔斷狀態而加以記億》 輸出入介面15上所連接之驅動器20,係當被著裝了 磁碟、光碟、光磁碟、或半導體記憶體等之可移除式媒體 21時’便會將其驅動,取得其中所記錄之程式或資料等。 取得之程式或資料,係因應需要傳送至記錄部1 8並記錄 之。 -6 - ., (3) 1338226 圖2係圖示圖〗之網路卡19的機能構成例的方塊圖 〇 圖2的網路卡19,係由DMA傳送部51、封包通訊部 52、岔斷發生部53、及岔斷狀態保持部54所構成。 DMA傳送部51,係控制DMA傳送。具體而言,DMA 傳送部51 ’係響應於從CPU1〗所供給過來的〇ΜΑ傳送之 要求’從敘述子領域31(圖1)中讀出敘述子。然後, φ DMA傳送部51係基於該敘述子,將DMA傳送對象的封 包’從封包領域32中讀出並供給至封包通訊部52,或將 從封包通訊部52所供給.過來的封包,記憶在封包領域32 中。又’ DMA傳送部51,係將從封包通訊部52所供給過 來之、代表封包通訊部52之處理狀態(例如封包之送訊 完成狀態、收訊完成狀態、收送訊錯誤狀態等)的狀態資 訊,供給至岔斷發生部53。 封包通訊部52,係透過未圖示的網路,將來自 DMA φ 傳送部51的封包,發送至其他裝置。又,封包通訊部52 ,係透過未圖示的網路,接收來自其他裝置的封包,供給 至DM A傳送部51。然後,封包通訊部5 2,係將狀態資訊 供給至DMA傳送部51。 岔斷發生部53,係響應於來自DMA傳送部51的狀 態資訊,產生岔斷訊號,供給至CPU 11。又,岔斷發生部 53,係響應於該狀態資訊,設定岔斷狀態,將該岔斷狀態 供給至岔斷狀態保持部54而記憶之。 岔斷狀態保持部54,係將來自岔斷發生部53的岔斷 (4)1338226 狀態加以保持。岔斷狀態保持部 54,係響應於來自 CPU1 1的要求,而將岔斷狀態予以清除(解除)。 其次,參照圖3,說明個人電腦1所致之岔斷發生處 理。 步驟S11中,網路卡19的岔斷發生部53,係響應於 來自DMA傳送部51的狀態資訊,產生岔斷訊號,將該岔 斷訊號通知(發送)至CPU 11,進入步驟S12。
步驟S1中,CPU 11係接收來自岔斷發生部53的岔斷 訊號,進入步驟S2。步驟S2中,CPU1 1係向網路卡】9 要求岔斷狀態之讀出,進入步驟S3。 步驟S12中,網路卡19的岔斷狀態保持部54,係接 收來自CPU11的岔斷狀態之讀出要求,進入步驟S13。步 驟S13中,岔斷狀態保持部54,係響應於岔斷狀態之讀 出要求,將現在所保持之岔斷狀態進行通知(發送),進 入步驟S14。
步驟S3中,CPU11係接收來自岔斷狀態保持部54的 岔斷狀態,進入步驟S4。步驟S4中,CPU11係進行該岔 斷狀態所對應之岔斷狀態處理。 例如,當岔斷狀態爲,代表封包通訊部52所致之 DMA傳送對象之封包之送訊完成的岔斷狀態時,Cpuil, 作爲岔斷狀態處理’是進行對已完成送訊之封包所被記憶 之封包領域32的釋放。亦即,CPU1 1,係將封包領域32 中所記憶之已完成送訊的封包加以刪除。 步驟S4之處理後’進入S5,CPU11係向網路卡19 1338226
• (5) 要求岔斷狀態保持部54中所保持之岔斷狀態的清除,結 束處理。如以上,CPU1 1係在步驟S1中響應於從岔斷發 生部53所供給而來的岔斷訊號,進行步驟S2至S5的處 理作爲岔斷處理,而結束處理。 步驟S14中,網路卡19的岔斷狀態保持部54,係接 收來自CPU1 1的岔斷狀態之清除要求,並響應於該要求 ,清除岔斷狀態。亦即,岔斷狀態保持部54,係將正在保 φ 持之岔斷狀態(序號)的各位元加以清除。 可是’先前,在進行岔斷處理的裝置中,已有提出爲 了減輕岔斷通知的相關處理之負荷的各種方法。例如,在 岔斷發生裝置和岔斷處理裝置之間,設置岔斷集中手段, 防止多重岔斷的岔斷處理系統(例如參照專利文獻1)。 還有’當DMA傳送完成時,外部介面機器的DMA控 制器,並不會對CPU產生岔斷訊號,而是僅將外部介面 機器內的狀態暫存器中所記億之岔斷訊號的狀態加以更新 9 ; CPU是藉由響應於每隔所定時間所產生之計時器岔斷, 而參照該狀態暫存器中所記憶之狀態,藉此以減少岔斷的 通知次數的此種資料傳送系統(例如,參照專利文獻2) 〇 〔專利文獻】〕日本專利第3 5 4 9 7 0 3號說明書 〔專利文獻1〕日本特開平1 1 -212904號公報 【發明內容】 〔發明所欲解決之課題〕 -9- (6)1338226 一般而言,相較於CPU11透過匯流排14進行往 RAM13的存取,透過匯流排14和輸出入介面15而進行對 網路卡19之岔斷狀態保持部54等之暫存器的存取’是需 要較多時間。 因此,圖3之步驟S2和S3所說明的,CPU11從岔斷 狀態保持部54讀出岔斷狀態的處理(以下稱爲讀出處理 ),是需要較多時間。
另一方面,岔斷狀態處理所需時間,相較於讀出處理 所需時間是較少的。又,岔斷狀態處理所需時間,是隨著 CPU丨1的處理能力提升而減少。亦即,岔斷狀態處理所需 時間和讀出處理所需時間的差,是隨著CPU 1 1的處理能 力之提升,而跟著變大u 於是,藉由削減讀出處理中的CPUI 1向網路卡19的 存取,來進行岔斷處理之簡要化及削減岔斷處理所需時間 ,以減輕CPU1 1之負荷,較爲理想。
本發明係有鑑於此種狀況而硏發,目的在能使岔斷處 理簡要化、削減岔斷處理所需時間。 〔用以解決課題之手段〕 本發明之第1側面之資訊處理裝置,係具備:發生手 段’發生岔斷訊號;和第1記憶手段,將代表發生手段所 發生之岔斷訊號的發生原因的狀態,加以記億;和執行手 段’響應於第1記憶手段所記憶之狀態,執行所定之處理 :發生手段’係具備··第2記憶手段,將岔斷訊號的狀態 -10- .♦ (7) 1338226 加以記憶;和記憶控制手段,令第2記億手段所記憶之狀 態,記憶至第1記憶手段中。 執行手段爲了讀出第1記億手段中所記憶之狀態所需 要的第1時間,係可短於執行手段爲了讀出第2記億手段 * 中所記憶之狀態所需要的第2時間。 第2記憶手段中,係可含有用來判斷第1記億手段所 記憶之第1狀態、和第2記憶手段所記億之第2狀態是否 φ 爲同步的判定資訊的第1記憶領域;第1記憶手段中’係 除了可設有記憶判定資訊的第2記憶領域’同時還可更設 有異於第2記憶領域之領域,而暫時保持判定資訊的第3 記憶領域;記億控制手段中,係除了可令第2記憶手段所 記憶之狀態,記憶至第1記憶手段同時還更可令第2記憶 手段之第1記億領域中所記錄的判定資訊’記億至第1記 憶手段之第2記憶領域中;執行手段中’係在執行所定之 處理時,可基於第2記憶領域中所記憶之判定資訊、和第 Φ 3記億領域中所記憶之判定資訊’而判斷成第1記憶手段 所記億之第1狀態、和第2記憶手段所記憶之第2狀態係 爲同步時,則響應於第1記憶手段所記憶之第1狀態來執 行所定之處理;且可在基於第2記憶領域中所記憶之判定 資訊、和第3記憶領域中所記憶之判定資訊而判斷成第1 記憶手段所記憶之第1狀態、和第2記憶手段所記憶之第 2狀態並非同步時’響應於第2記億手段所記億之第2狀 態來執行所定之處理。 判定資訊,係可以用數値來表示;執行手段中,係響 -11 - ' (8) 1338226 應於第1記億手段或第2狀態而執行了所定之處理後’除 了可將相同於第1記憶領域中所記憶之判定資訊的同一値 ,記憶至第3記億領域中,同時還可將第1記憶領域中所 記憶之判定資訊的値加1 ;然後當執行所定之處理時’比 較第2記憶領域中所記憶之判定資訊、和第3記憶領域中 所記憶之判定資訊;若第2記憶領域中所記憶之判定資訊 的値,是比第3記憶領域中所記億之判定資訊的値大1 ’ φ 則判斷成第1記億手段所記憶之第1狀態、和第2記億手 段所記憶之第2狀態係爲同步而可響應於第1記憶手段所 記憶之第1狀態來執行所定之處理:除此以外則判斷成第 1記憶手段所記憶之第1狀態、和第2記億手段所記憶之 第2狀態並非同步而可響應於第2記憶手段所記憶之第2 狀態來執行所定之處理。 本發明之第2側面之資訊處理裝置,係具備:發生手 段,發生岔斷訊號;和記憶手段,將代表發生手段所發生 φ 之岔斷訊號的發生原因的狀態,加以記憶:和記憶控制手 段,令記憶手段所記憶之狀態,被響應於該狀態而執行所 定之處理的其他資訊處理裝置所記憶。 記億手段上,係可更記憶著用來判定記憶手段所記憶 之狀態、和其他資訊處理裝置中所記憶之狀態是否同步的 判定資訊;記億控制手段上,係可連同狀態,還一倂令判 定資訊,被其他資訊處理裝置所記錄。 本發明之第2側面之資訊處理方法,係含有:發生步 驟,發生岔斷訊號;和第〗記憶控制步驟,令發生步驟之 -12- (9) 1338226 處理所發生之岔斷訊號的狀態,記憶至記憶手段;和第2 記億控制步驟,令記憶手段所記憶之狀態,被響應於該狀 態而執行所定之處理的其他資訊處理裝置所記憶。 本發明之第2側面之程式,係含有:發生步驟’發生 岔斷訊號;和第1記憶控制步驟,令發生步驟之處理所發 生之岔斷訊號的狀態,記憶至記憶手段;和第2記憶控制 步驟,令記憶手段所記憶之狀態,被響應於該狀態而執行 φ 所定之處理的其他資訊處理裝置所記億。 本發明之第3側面之資訊處理裝置,係具備:記憶手 段,將從其他資訊處理裝置所供給過來的岔斷訊號的狀態 加以記憶;和執行手段,響應於記憶手段所記憶之狀態, 執行所定之處理。 記憶控制手段上,係除了可從其他資訊處理裝置取得 狀態,同時還可取得用來判定記億手段所記憶之狀態、和
其他資訊處理裝置中所記億之狀態是否爲同步的判定資訊 ’並令狀態和判定資訊被記憶;執行手段上,係可基於判 定資訊,判定記憶手段所記憶之狀態、和其他資訊處理裝 置中所記憶之狀態是否爲同步,若判定爲同步時,則可響 應於記憶手段所記憶之狀態,執行所定之處理;若判定爲 不同步時,則可從其他資訊處理裝置,取得狀態,響應於 從其他資訊處理裝置所取得到之狀態,執行所定之處理。 可更進一步設有岔斷處理記億手段’記憶著岔斷訊號 的狀態、和與其對應之處理所對應關連而成的表;執行手 段上’係可基於岔斷處理記憶手段所記憶的表,來執行所 •13- / (10) 1338226 定之處理》 本發明之第3側面之資訊處理方法,係具備:記憶控 制步驟,將從其他資訊處理裝置所供給過來的岔斷訊號的 狀態加以記億;和執行步驟,響應於記憶控制步驟之處理 所記憶之狀態,執行所定之處理。 本發明之第3側面之程式,係具備:記憶控制步驟, 將從其他資訊處理裝置所供給過來的岔斷訊號的狀態加以 φ 記憶:和執行步驟,響應於記憶控制步驟之處理所記憶之 狀態,執行所定之處理。 本發明之第1側面中,係發生岔斷訊號,令代表該岔 斷訊號之發生原因的狀態,記憶至第2記憶手段,並令該 狀態記憶至第1記憶手段。然後,響應於第1記憶手段所 記憶之狀態,執行所定之處理。 本發明之第2側面中,係發生岔斷訊號,令代表該岔 斷訊號之發生原因的狀態,記億至第2記憶手段,並令該 φ 狀態,記憶至響應於該狀態而執行所定之處理的其他資訊 處理裝置。 本發明之第3側面之中,將從其他資訊處理裝置所供 給過來的岔斷訊號的狀態加以記憶,響應於該狀態,執行 所定之處理。 〔發明效果〕 若依據本發明,則可使岔斷處理簡要化、削減岔斷處 理所需時間。 -14- (11) 1338226 【實施方式】 以下將針對適用了本發明之具體的實施形 照圖面一邊詳細說明。 圖4係適用了本發明之資訊處理系統1〇〇 態之構成例的方塊圖。 圖4之資訊處理系統100,係由個人電腦 φ 1〇2、及個人電腦103所構成。 個人電腦1 〇 1和個人電腦1 0 3,例如,係; Local Area Network)或網際網路等網路 102 此可進行通訊。例如,個人電腦1 0 1和個人電 彼此通訊著附加了依據 TCP ( Transmissi Protocol)和 IP ( Internet Protocol)等之表頭 料)。 圖5係圖4之個人電腦101之硬體構成例 Φ 此外,和圖1相同的部份,標以同一符號,並 〇 圖5的個人電腦101,係由:R0M12、匯之 出入介面15、輸入部16、輸出部17、記錄部 20、CPU111、RAM112、及網路卡113所構成《 CPU1 11係透過匯流排14,而連接著 RAM1 12。CPU1 1 1係依照R0M1 1 2中所記憶之 錄部18中所記錄之程式,而執行各種處理。 例如,CPU1 1 1係在RAM1 12之敘述子領_ 態,一邊參 的一實施形 1 0 1、網路 透過LAN ( 而連接,彼 腦103 ,係 on Control 的封包(資 的方塊圖。 省略其說明 β排1 4、輸 18、驅動器 I ROM12 和 程式、或記 I 31中,將 -15 - (12)1338226 記憶著屬於DMA傳送對象之封包的、RAMI 12的封包領 域32的位址或封包大小等,當成敘述子而加以記億,藉 此以向網路卡113,進行該封包的DMA傳送。
又,CPUU 1,係響應於從網路卡1 13所供給過來的 岔斷訊號,進行岔斷處理。具體而言,CPU111,係將 RAM1 12之岔斷狀態領域121 (後述)中所記憶之表示岔 斷訊號的發生原因(狀態)的岔斷狀態,加以讀出。然後 ,CPU111係基於RAM112之岔斷處理表領域122中所記 憶之、岔斷狀態處理和岔斷狀態所代表之狀態所被對應起 來的岔斷處理表160 (後述圖7),進行對應於已讀出之 岔斷狀態的岔斷狀態處理。 RAM112,係由敘述子領域31、封包領域32、岔斷狀 態領域1 2 1、及岔斷處理表領域1 22等所構成。
岔斷狀態領域1 2 1中,係記憶著從網路卡1 1 3所供給 過來的岔斷狀態。又,岔斷處理表領域122中,係記憶著 被CPU111所預先設定之岔斷處理表160。 網路卡1 1 3,例如,係由微電腦等所構成,藉由執行 所定之程式,進行DMA傳送。具體而言,網路卡113, 係基於R Α Μ 1 1 2之敘述子領域3 1中所記憶之敘述子,讀 出RAM112的封包領域32中所記憶之封包,將該封包, 透過網路102而發送至個人電腦103。又,網路卡113, 係透過網路102,接收來自個人電腦103的封包,將該封 包基於敘述子而記憶在RAM 1 12的封包領域32中。 然後,網路卡113,係發生岔斷訊號,供給至 -16- (13) (13)
1338226 CPU 111。又’設定岔斷狀態而記憶的同時,將該岔 態供給至RAM11 2的岔斷狀態領域1 2 1而令其記憶。 此外,圖4之個人電腦103,由於係和個人電腦 同樣地構成,因此省略其說明。 圖6係圖5之網路卡113執行所定之程式而具有 能的構成例的方塊圖。此外,和圖2相同的部份,標 —符號。 圖6的網路卡113,係由DMA傳送部51、封包 部52、岔斷發生部140、岔斷狀態供給部141、及岔 態保持部142所構成。此外,圖6的封包通訊部52, 過網路102而進行封包通訊。 岔斷發生部140,係響應於來自DMA傳送部5 1 態資訊,產生岔斷訊號,供給至CPU11。又,岔斷發 1 4〇,係響應於該狀態資訊,設定岔斷狀態,將該岔 態供給至岔斷狀態保持部1 42而記憶(更新)之。岔 φ 生部140,係將岔斷狀態的更新’通知至岔斷狀態供 141 ° 岔斷狀態供給部141,係響應於來自岔斷發生部 的通知,從岔斷狀態保持部142中讀出岔斷狀態,並 岔斷狀態,供給至RAM 1 1 2的岔斷狀態領域1 2丨(圖 而記憶之。又,岔斷狀態供給部141,係響應於 CPU1 1 1的要求,而將岔斷狀態保持部142中所保持 斷狀態(訊號)的各位元予以予以清除(消去)。岔 態保持部142’係將來自岔斷發生部MO的岔斷狀態 斷狀 101 之機 以同 通訊 斷狀 係透 的狀 生部 斷狀 斷發 給部 140 將該 5 ) 來自 之岔 t〇c ^ 斷狀 加以 -17- (14) 1338226 保持。
圖7係圖示了,圖5之岔斷處理表領域122中所記憶 之岔斷處理表160的例子◊圖5之岔斷處理表領域122中 所記億的資料,係從岔斷狀態保持部142中讀出而被保持 在岔斷狀態保持部1 42中的岔斷狀態和岔斷狀態處理所被 對應而成的資料。亦即,從岔斷狀態保持部142中讀出而 被保持在岔斷狀態保持部142的岔斷狀態(訊號)係由32 位元所成,以和圖7同樣的位元分配來記載資訊。 圖7之岔斷處理表160中,岔斷狀態處理,是被建立 對應至代表岔斷狀態之狀態,和該岔斷狀態所被分配之岔 斷狀態的位元。此處,當岔斷狀態之所定位元爲「1」時 ’岔斷狀態,係爲代表著該位元所被分配之狀態。 例如,岔斷處理表160中,對於被封包通訊部52發 訊完畢的封包所被記憶之RAM112的封包領域32進行釋 放的處理,是作爲岔斷狀態處理,而被建立對應至封包通 訊部52所致之封包送訊完成的狀態(以下稱爲送訊完成 狀態)和岔斷狀態之下位〇位元。 亦即,CPU 1 1 1,係當岔斷狀態的下位第0位元(從 下位起算第〇位元)是「1」時(代表著岔斷狀態爲完成 狀態時),作爲岔斷狀態所對應之岔斷狀態處理,會進行 對RAM112之封包領域32的釋放。 又,岔斷處理表160中,從被封包通訊部52所接收 到的封包所被記億之封包領域3 2中讀出封包,使用該封 包而進行所定之處理,是作爲岔斷狀態處理,而被建立對 -18 - ,· (15) 1338226 應至封包通訊部52所致之封包收訊完成的狀態(以下稱 爲收訊完成狀態)和岔斷狀態之下位1位元。 然後,在岔斷處理表160中,將網路卡113重置的處 理’是作爲岔斷狀態處理,而被建立對應至封包通訊部52 所致之封包的送訊或收訊的錯誤的狀態(以下稱爲錯誤狀 態)和岔斷狀態的下位2位元。 此外,岔斷狀態所代表的狀態,可爲1個,也可爲複 φ 數個。例如,岔斷狀態之32位元當中,下位第〇位元和 下位第1位元爲「1」時’該岔斷狀態係表示送訊完成狀 態和收訊完成狀態這兩者。 其次,參照圖8,說明圖5之CPU111所致之DMA傳 送要求處理。該DMA傳送要求處理,例如,係藉由使用 者操作輸入部16,而指示向個人電腦103發送封包時,便 會開始。 步驟S31中’ CPU111,係將要發送給個人電腦1〇3 Φ 的封包、亦即身爲 DMA傳送對象的封包,記憶至 RAM112的封包領域32中,進入步驟S32。 步驟S32中,CPU1U,係基於步驟S3i中封包所被 記億之封包領域32的位址或封包大小等之資訊,生成敘 述子,令其被記憶至敘述子領域31中,進入步驟S33。 步驟S33中,CPU111係向網路卡113要求DMA傳送 ,結束處理。 此外,圖8中,雖然是針對CPU111向網路卡113要 求DMA傳送,而令封包發送至個人電腦1〇3的情形加以 -19· ,, (16) 1338226 說明,但即使從個人電腦103接收封包時,也是進行同樣 的處理。 此時,步驟S31的處理係不進行,而是在步驟S32所 生成的敘述子中,記億著將所接收之封包加以記憶之封包 領域32的位址等資訊。 其次,參照圖9,說明圖6之網路卡113所致之DMA 傳送處理。該DMA傳送處理,係例如圖8之步驟S33中 φ 藉由CPU1 1 1要求DMA傳送時,會開始進行。 步驟S51中,DMA傳送部51,係基於圖8之步驟 S 32中令敘述子領域31中所記憶之敘述子,進行DMA傳 送。具體而言,DMA傳送部51,係基於敘述子,從封包 領域32中讀出封包,透過封包通訊部52而將其發送至個 人電腦103,或令封包領域32中記億著被封包通訊部52 所接收到的封包。 步驟S51之處理後,進入步驟S52,封包通訊部52, Φ 係判定發生了封包之收訊還是收訊錯誤,當判定沒有錯誤 發生時,則進入步驟S53。 步驟S53中’ DMA傳送部51,係基於敘述子,判定 是否爲DMA傳送對象之封包,若判定爲是DMA傳送對象 之封包,則返回步驟S51,重複上述處理。 另一方面,當步驟S52中判定爲有發生錯誤時,封包 通訊部52,係將代表錯誤的狀態資訊,透過DMA傳送部 51供給至岔斷發生部140,進入步驟S54。 又’當步驟S53中判定爲並非DMA傳送對象之封包 -20 - ·* (17) 1338226 時’封包通訊部52,係將代表送訊或收訊完成的狀態資訊 ,透過DMA傳送部51供給至岔斷發生部140,進入步驟 S54 〇 步驟S54中,岔斷發生部140,係響應於來自DMA 傳送部5 1的狀態資訊,設定岔斷狀態,並令該岔斷狀態 ,保持在岔斷狀態保持部142中。 例如,當有從DMA傳送部51供給了表示錯誤之狀態 φ 資訊時,岔斷發生部140,係將岔斷狀態,設定成表示錯 誤狀態的岔斷狀態,將下位第2位元爲「1」的3 2位元的 岔斷狀態,保持在岔斷狀態保持部142中。又,當有從 DMA傳送部5 1供給了表示送訊或收訊完成之狀態資訊時 ,岔斷發生部140,係將岔斷狀態,設定成表示送訊完成 狀態或收訊完成狀態的岔斷狀態,將下位第0位元或下位 第1位元爲「1」的3 2位元的岔斷狀態,保持在岔斷狀態 保持部142中。
步驟S54之處理後’進入步驟S55,岔斷發生部140 ,係將岔斷狀態的更新通知至岔斷狀態供給部1 4 1,進入 步驟S 5 6。 步驟S56中,岔斷發生部係發生岔斷訊號,而供 給至CPU1 1 1,結束處理。 其次,參照圖1 0 ’說明網路卡1 1 3所致之岔斷狀態之 複製處理。 步驟S 7 1中,岔斷狀態供給部1 4 1,係判定岔斷狀態 是否有被更新。具體而言’圖9的步驟S55中當有岔斷狀 -21 - (18) (18)
1338226 態之更新被通知時’或響應於來自cpui π的要求 了岔斷狀態時,岔斷狀態供給部141,係判定爲岔 有被更新,除此以外的情況’則判定爲岔斷狀態沒 新。 步驟S 7 1中,當判定爲岔斷狀態沒有被更新時 狀態供給部1 4 1係會待機直到岔斷狀態被更新爲止 另一方面,步驟S71中’當判定爲岔斷狀態有 φ 時,則進入步驟S72,岔斷狀態供給部Ml係從岔 保持部142中讀出岔斷狀態’進入步驟S73。 步驟S.73中,岔斷狀態供給部141,係將步驟 所讀出之岔斷狀態,複製至RAM1 12的岔斷狀態領 中。亦即,岔斷狀態供給部141,係將岔斷狀態 RAM1 12。RAM1 12,係將該岔斷狀態記億至岔斷狀 121 中。 其次,參照圖1 1,說明CPU1 1 1所致之岔斷處 該岔斷處理1,係例如圖9之步驟S56中由CPU1] 了岔斷訊號時,會開始進行。 步驟S91中,CPU111係從RAM112之岔斷狀 121中讀出岔斷狀態,進入步驟S92。 步驟S92中,CPU111,係基於RAM112之岔 表領域121中所記憶之岔斷處理表160,來判定步 中所讀出之岔斷狀態所代表之狀態是否爲送訊完成 亦即判定岔斷狀態之3 2位元當中的下位第0位元 ^ 1」,當判定爲狀態是送訊完成狀態時,則進. 而清除 斷狀態 有被更 ,岔斷 〇 被更新 斷狀態 S72中 域12 1 供給至 態領域 理1。 1 1供給 態領域 斷處理 驟S91 狀態, 是否爲 入步驟 -22- , (19) 1338226 S93 ° 步驟S93中,CPU111,係基於岔斷處理表160,作爲 送訊完成狀態所對應之岔斷狀態處理,進行對於封包通訊 部52已接收完成之封包所被記憶之RAM〗12的封包領域 32的釋放。亦即,CPU1 1 1,係將封包領域32中所記憶之 已完成送訊的封包加以刪除。 步驟S92中當判定爲狀態並非送訊完成狀態時,或是 φ 步驟S93之處理後,係進入步驟S 94,CPU 111係基於岔 斷處理表1 60,來判定步驟S9 1中所讀出之岔斷狀態所代 表之狀態是否爲收訊完成狀態,亦即判定岔斷狀態之3 2 位元當中的下位第1位元是否爲「1」,當判定爲狀態是 收訊完成狀態時,則進入步驟S9 5 » 步驟S95中,CPU111,係基於岔斷處理表160,作爲 收訊完成狀態所對應之岔斷狀態處理,將封包通訊部5 2 所接收並記憶在RAM112之封包領域32中的封包予以讀 φ 出,使用該封包來進行所定之處理。例如,CPU 1 1 1係使 用該封包,進行令封包所對應之影像顯示在輸出部17之 處理。 步驟S94中當判定爲狀態並非收訊完成狀態時,或是 步驟S95之處理後,係進入步驟S96,CPU111係基於岔 斷處理表1 60,來判定步驟S 9 1中所讀出之岔斷狀態所代 表之狀態是否爲錯誤狀態,亦即判定岔斷狀態之32位元 當中的下位第2位元是否爲「1」。 步驟S96中,當判定爲狀態是錯誤狀態時,亦即從封 -23- 1338226 一 (20) 包領域32中讀出之送訊對象之封包,尙未被封包領域32 所記憶,而無法確保所收到之封包的信賴性時,進入步驟 S97。 步驟S97中,CPU111,係基於岔斷處理表160,作爲 對應於錯誤狀態的岔斷狀態處理,將網路卡1 1 3重設。 具體而言,c P U 1 1 1,例如,係進行網路卡1 1 3之 DMA傳送部5 1所致之、DMA傳送之控制中所用之暫存器 φ 的初期化、及封包通訊部52接收中之封包的丟棄。 步驟S96中,當判定狀態並非錯誤狀態時,或步驟 S97之處理後,則進入S98,CPU111係向網路卡113要求 岔斷狀態之清除,結束處理。 如以上,個人電腦101中,由於網路卡113的岔斷狀 態供給部141,是將岔斷狀態記億至RAM112的岔斷狀態 領域 121中,因此,CPU1 1 1係可在岔斷處理中,從 RAM1 12中讀出岔斷狀態。亦即,CPU11 1,係不需要從網 φ 路卡113的岔斷狀態保持部142中讀出岔斷狀態。其結果 爲,在個人電腦101中,相較於圖3所說明之先前的情形 ,可使岔斷處理簡要化,削減岔斷處理所需時間。 其次,參照圖12,說明個人電腦101所致之岔斷發生 處理。 步驟S151中,網路卡113的岔斷狀態供給部141, 係將岔斷狀態供給至RAM 1 1 2的岔斷狀態領域1 2 1,進入 步驟S 1 52。 步驟S131中,RAM1 12的岔斷狀態領域121,係將來 -24- • (21) 1338226 自岔斷狀態供給部1 4 1的岔斷狀態加以記億。亦即,來自 岔斷狀態供給部1 4 1的岔斷狀態’係被複製至岔斷狀態領 域 121。 步驟S152中,網路卡〗13的岔斷發生部140,係響 應於來自DMA傳送部51的狀態資訊’產生岔斷訊號’將 該岔斷訊號通知至CPU111 ’進入步驟S153。 步驟S111中,CPU111係接收來自岔斷發生部140的 φ 岔斷訊號,進入步驟S 1 12。步驟S1 12中’ CPU1 1 1係向 RAM1 12要求岔斷狀態之讀出,進入步驟S113。 步驟S 1 3 1之處理後,進入步驟S 1 32,RAM1 12之岔 斷狀態領域121,係接收來自CPU111的岔斷狀態之讀出 要求,進入步驟S133。步驟S133中,岔斷狀態領域121 ,係響應於岔斷狀態之讀出要求,將現在所記憶(保持) 之岔斷狀態,通知至CPU 111,進入步驟S134。 步驟S1 13中,CPU1 1 1係接收來自岔斷狀態領域121 φ 的岔斷狀態,進入步驟S114。步驟S114中,CPU111,係 基於岔斷處理表領域122中所記憶之岔斷處理表〗60,進 行所收到之岔斷狀態所對應之岔斷狀態處理,進入步驟 S 1 1 5 ° 步驟S115中’ CPU11係向網路卡ι13要求岔斷狀態 保持部M2中所保持之岔斷狀態的清除,結束處理。如以 上,CPU1 1 1係在步驟SI 1 1中響應於從岔斷發生部53所 供給而來的岔斷訊號’進行步驟S112至S115的處理作爲 岔斷處理,而結束處理。 -25- (22)1338226 步驟SI 53中,網路卡113的岔斷狀態供給部141, 係接收來自CPU 1 1 1之岔斷狀態的清除要求,將岔斷狀態 保持部1 42中所保持之岔斷狀態的各位元加以清除,進入 步驟S 1 54。 步驟S1 54中,岔斷狀態供給部141,係將岔斷狀態 保持部H2中所保持之岔斷狀態讀出,供給至RAM1 12而 結束處理。
步驟S134中,RAM112的岔斷狀態領域121,係將來 自岔斷狀態供給部1 4 1的岔斷狀態加以接收並記憶。亦即 ,岔斷狀態保持部H2中所保持之岔斷狀態,係被複製至 岔斷狀態領域1 2 1。 此外,發生岔斷訊號的裝置,係不限定於網路卡113 ,例如亦可爲資料儲存裝置等。
如以上,在個人電腦1 0 1中,岔斷狀態供給部1 4 1, 係將岔斷狀態保持部1 42中所記憶之岔斷狀態,供給至 RAM1 12的岔斷狀態領域,並使岔斷狀態領域121記憶著 岔斷狀態,因此’可使岔斷處理簡要化’削減岔斷處理所 需時間。 順便一提,上述的處理中,當從岔斷發生部對CPU 發生岔斷時,將岔斷狀態保持部的內容複製至記憶體,由 CPU來讀取之’以得知岔斷的成因,藉此以進行CPU負 荷之減低。 圖12中,雖然是將網路卡113的狀態複製至RAM1 12 後,才進行岔斷通知’但一般而言由硬體來確認往記億體 -26- ,‘ (23) 1338226 寫入之完成的機構’在成本上的問題等或匯流排之規格等 原因’而爲無法保證。 如上述’一般而言’相較於CPU透過匯流排進行往 RAM的存取,CPU透過匯流排和輸出入介面所進行之向 網路卡之岔斷狀態保持部等之暫存器的存取,是需要較多 時間。 因此’例如’當CPU處理速度是較爲高速時等情況 φ 下,會有岔斷狀態的複製完成前,已收到岔斷通知的CPU 會基於RAM中所記錄之以前的岔斷狀態來進行岔斷處理 的疑慮。又,例如,當匯流排擁塞時等情況下,如圖13 所示,在和圖12的情況相同的時序上岔斷狀態之複製並 未成功,CPU取得RAM中所記錄之岔斷狀態的時序,是 早於岔斷狀態之複製成功的時序(步驟S151’),因此會 有導致基於RAM中所記錄之以前(亦即,對應於舊的岔 斷)的岔斷狀態來進行岔斷處理,導致岔斷和岔斷處理無 φ 法取得同步之疑慮。 於是,CPU若然判斷RAM中所記錄之岔斷狀態,是 否爲正確更新過者,則更爲理想。具體而言,試在網路卡 的岔斷狀態保持部中準備了可被CPU使用(可更新)的 岔斷版本位元,並和狀態清除同時地在該領域中寫入資料 ,並且在異於將RAM之岔斷狀態保持部中所保持之値加 以複製之領域(岔斷狀態領域)的領域中,保存以前處理 中的岔斷版本位元的備份。然後,CPU係每當有岔斷發生 時,比較被複製至RAM之岔斷版本位元之値和已備份之 -27- (24)1338226 以前處理中的岔斷版本位元之値,而可確認被複製至RAM 中之狀態和網路卡之岔斷狀態保持部中所記載的實際之岔 斷狀態是取得同步,較爲理想。 圖1 4係能夠確認被複製至RAM之狀態和實際岔斷之 狀態的同步的個人電腦161之構成的方塊圖。 此外,和圖5相同的部份,標以同一符號,並適宜地 省略其詳細說明。
亦即,圖1 4之個人電腦1 6 1,係除了取代CPU 1 1 1而 改設CPU171,取代RAM1 12而改設RAM172,取代網路 卡113而改設網路卡1*73以外,基本上是具有和圖5所說 明過之個人電腦10〗相同的構成。 又’ RAM172’係取代岔斷狀態領域121,改設可將岔 斷狀態位元及岔斷版本位元從網路卡173中複製而加以保 持的岔斷狀態領域181’取代岔斷處理表領域122而改設 記憶著使用圖16而後述之岔斷處理表的表領域182,且新 Φ 設了藉由CPU1 71之處理而可保持岔斷版本位元之備份的 岔斷版本位元備份領域183以外,基本上具有和使用圖5 所說明過之RAM1 12同樣之構成。 亦即’ CPU171係透過匯流排14,而連接著R〇M12 和RAM172 ’依照ROM12中所記憶之程式、或記錄部18 中所記錄之程式,而執行各種處理。例如,C P U 1 7 1係在 RAM 172之敘述子領域31中,將記憶著屬於DMA傳送對 象之封包的、RAM172的封包領域32的位址或封包大小等 ’當成敘述子而加以記億’藉此以向網路卡173,進行該 -28- (25) 1338226 封包的DMA傳送。 又’ CPU 171 ’係響應於從網路卡173所供給過來的 岔斷訊號,進行岔斷處理。具體而言,CPU171,係讀出 RAM 1 72之岔斷狀態領域1 8 1 (後述)中所記憶之表示岔 斷訊號的發生原因(狀態)的岔斷狀態,還有岔斷版本位 元。然後’ CPU 171係參照所讀出之岔斷版本位元的値, 和岔斷版本位元備份領域1 8 3中所備份之値做比較,確認 φ 被複製至RAM 1 72的狀態和網路卡173之岔斷狀態保持部 191 (圖15)中所記載的實際岔斷的狀態是否取得同步。 然後,當有取得同步時,CPU171係基於RAM172.之 岔斷處理表領域182中所記憶之、岔斷狀態處理和岔斷狀 態所代表之狀態所被對應起來的岔斷處理表1 6 0,進行對 應於從RAM 1 72之岔斷狀態領域1 8 1中所讀出之岔斷狀態 所對應之岔斷狀態處理。另一方面,當未取得同步時, CPU171’係讀入網路卡1:73之岔斷狀態保持部191中所 Φ 記載的實際之岔斷的狀態,基於RAM 1 72之岔斷處理表領 域1 82中所記憶之、由岔斷狀態處理和岔斷狀態所代表之 狀態所對應而成的岔斷處理表,進行已讀出之岔斷狀態所 對應之岔斷狀態處理。 然後’ CPU1 71係在岔斷狀態處理結束後,將 R Α Μ 1 72之岔斷版本位元備份領域〗8 3中所保持之値加以 備份(亦即,將岔斷狀態處理以前的値增加1 )。然後, CPU 171係以除了將網路卡173中所保持之岔斷狀態(訊 號)的各位元予以清除(消去),同時還將岔斷版本位元 -29- (26) 1338226 的値增加1的方式,來控制網路卡〗73。 RAM 172,係由敘述子領域31、封包領域32、岔斷狀 態領域181、及岔斷處理表領域182等所構成。 岔斷狀態領域1 8 1中,係記憶著從網路卡1 7 3所供給 過來的岔斷狀態及岔斷版本位元。又,岔斷處理表領域 182中,係記憶著被CPU 171所預先設定之岔斷處理表。 使用圖16,說明岔斷處理表領域182中所記憶之岔斷 φ 處理表、岔斷狀態領域1 8 1中所記憶之岔斷狀態及岔斷版 本位元中所記載之資料的構成。 岔斷處理表領域182中所記億之岔斷處理表,係保持 著圖16所示之構成的岔斷狀態及岔斷版本位元之値。關 於岔斷狀態,雖然後用圖7說明過的情形相同,但更規定 有上位4位元份的岔斷版本位元,且設計成即使上位4位 元份之岔斷版本位元中寫入「1」的時候,岔斷處理仍不 會被執行。因此,RAM 172的岔斷狀態領域1 81中,也是 Φ 保持著圖16所示之資料構成的岔斷狀態及岔斷版本位元 之値。此處仍是,岔斷狀態(訊號)及岔斷版本位元的値 ,係假設爲和使用圖7所說明過的情形相同之由3 2位元 所成者。可是在此其中,這些位元數,係當然也可異於32 位元。 此處’作爲岔斷版本位元因爲是給予了 4位元,所以 岔斷版本位元係可取爲10進位數中的〇至15之値。亦即 ’以下中所謂將岔斷版本位元增加的時候,在1 0進位的 情況下,〇至14的値時是表示將其値增加〗,而値爲15 -30- (27) 1338226 時,則是將其値歸〇。 網路卡〗73,例如,係由微電腦等所構成,藉由執行 所定之程式,進行DMA傳送。具體而言,網路卡173, 係基於RAM 172之敘述子領域31中所記億之敘述子,讀 出RAM 172的封包領域32中所記憶之封包,將該封包, 透過網路102而發送至個人電腦103。又,網路卡173, 係透過網路102,接收來自個人電腦103的封包,將該封 φ 包基於敘述子而記憶在RAM 172的封包領域32中。 然後’網路卡173,係發生岔斷訊號,供給至 CPU 17 1。 又’設定岔斷狀態而記憶的同時,將該岔斷狀態,連 同岔斷版本位元,一倂供給至RAM 1 72的岔斷狀態領域 1 8 1而令其記憶。 圖15係圖示圖14之網路卡173之構成的方塊圖。此 外,和圖6相同的部份,標以同—符號,並適宜地省略其 •詳細說明。 亦即’圖1 5之網路卡1 73,係除了取代岔斷狀態保持 部142改設岔斷狀態保持部191以外,基本上是具有相同 於使用圖6所說明過之網路卡〗13的構成,具有同樣之機 亦即’岔斷發生部140’係響應於來自DMA傳送部 51的狀態資訊’產生岔斷訊號,供給至cpuil。又,岔 斷發生部’係響應於該狀態資訊,設定岔斷狀態,將 該岔斷狀態供給至岔斷狀態保持部i 9 1而記憶(更新)之 • 31 - * (28) 1338226 «♦ 。岔斷發生部140,係將岔斷狀態的更新,通知至岔斷狀 態供給部1 4 1。 岔斷狀態供給部141,係響應於來自岔斷發生部140 的通知,從岔斷狀態保持部1 9 1中讀出岔斷狀態及岔斷版 本位元,並將已被讀出之岔斷狀態及岔斷版本位元,供給 至RAM 1 1 2的岔斷狀態領域1 8 1而記憶之。又,岔斷狀態 供給部141,係響應於來自 CPUI 71的要求,而將岔斷狀 φ 態保持部1 91中所保持之岔斷狀態(訊號)的各位元予以 予以清除(消去),同時還將岔斷版本位元的値增加1。 岔斷狀態保持部191,係基於岔斷發生部140或CPU171 的控制,保持著岔斷狀態及岔斷版本位元的値。 岔斷狀態保持部191,係可保持相同於圖16所示之構 成的同樣位元分配之岔斷狀態及岔斷版本位元的値。又, 岔斷狀態保持部1 9 1的3 2位元中的上位4位元,亦即, 岔斷版本位元之値所被保持的領域,係亦可被CPU1 71自 φ 由使用。換言之,岔斷版本位元之値所被保持之領域,係 可準備成藉由CPU171之控制而可改寫其値的領域。 岔斷狀態保持部191中所保持之岔斷狀態及岔斷版本 位元,係當岔斷發生,而下位第〇位元、第1位元、第2 位元中送訊完成、收訊完成、及錯誤之各個岔斷狀態的値 有變化時,例如,岔斷版本位元之增加等,有從CPU 1 7 1 指示要變更岔斷狀態保持部1 9 1中所保持之値的時候,便 被複製至RAM172的岔斷狀態領域181。 此外,個人電腦161中也是,關於DMA傳送要求處 -32- (29)1338226
理及DMA傳送處理,係和使用圖8及圖9說明過纪 基本上相同,而關於複製處理,則除了被複製的資和 只有岔斷狀態,而是岔斷狀態及岔斷版本位元以外, 上均和使用圖10說明過的情形相同,因此這些處理 明係省略。 其次,參照圖1 7的流程圖,說明初期化處理。 步驟S181中,CPU171,係進行網路卡171的重 步驟S182中,CPU171係將網路卡171的岔斷)¾ 元之値,備份至RAM 172之岔斷版本位元備份領域1 步驟 S183中,CPU171,係將步驟S182中已有 至RAM172之岔斷版本位元備份領域183中的岔斷用 元之値加1後的値,當成岔斷版本位元而寫入至# 171之岔斷狀態保持部191的所定領域(此處係爲」 位元),同時還要求岔斷狀態保持部191之岔斷狀声J Φ 除。網路卡171的岔斷狀態保持部191中,係除1 CPU171之控制而備份在岔斷版本位元備份領域183 岔斷版本位元之値被加1後的値被當成岔斷版本位 入以外,同時還將送訊完成、收訊完成、或錯誤等2 狀態的値加以清除,結束處理。 其次,參照圖18之流程圖,說明CPU1 71所至 斷處理2。該岔斷處理1,係例如圖9之步驟S56 CPU1 1 1供給了岔斷訊號時,會開始進行。 步驟S211中,CPU171係從岔斷狀態領域ι81弓 情況 並非 基本 的說 置。 ί本位 83中 【備份 ΐ本位 丨路卡 :位4 I的清 ’基於 中的 i而寫 :岔斷 【之岔 中由 1讀出 -33- (30) 1338226 岔斷狀態及岔斷版本位元。 步驟S212中’ CPU171係判斷,從RAM172之岔 態領域1 8 1中所讀出之岔斷版本位元之値,是 RAM172之岔斷版本位元備份領域183中所備份之岔 本位元的備份値加1後的値。 步驟S212中,若判斷爲,從RAM172之岔斷狀 域181中所讀出之岔斷版本位元之値,是rami 72之 ^ 版本位元備份領域183中所備份之岔斷版本位元的備 加I後的値時,則步驟S 2 1 3中,C P U 1 7 1係使用在 S21 1中從RAM172所讀出之岔斷狀態來執行岔斷處理 步驟S212中,若判斷爲,從RAM172之岔斷狀 域181中所讀出之岔斷版本位元之値,並非RAM1 72 斷版本位元備份領域183中所備份之岔斷版本位元的 値加1後的値時,則步驟S2 1 4中,CPU 1 7 1係不使用 驟S2I 1中從RAM172所讀出之岔斷狀態,而是向網 Φ 173進行存取,將網路卡173之岔斷狀態保持部191 保持之岔斷狀態之値讀出,而執行岔斷處理。 步驟S213、或步驟S214之處理結束後,步驟 至步驟S22〇中,CPU171係執行和圖11之步驟S92 驟S97基本上相同的處理。 亦即,CPU1 71,係基於RAM 172之岔斷處理表 121中所記憶之岔斷處理表160,來判定從RAM172 路卡1 73中所讀出之岔斷狀態所代表之狀態是否爲送 成狀態,亦即判定岔斷狀態之3 2位元當中的下位第 斷狀 否爲 斷版 態領 岔斷 份値 步驟 〇 態領 之岔 備份 在步 路卡 中所 S2 1 5 至步 領域 或網 2TI 士 迅兀 0位 -34- ‘ (31) 1338226 兀是否爲「1」’當判定爲狀態是送訊完成狀態時,則基 於岔斷處理表1 60,作爲送訊完成狀態所對應之岔斷狀態 處理,進行對於封包通訊部52已接收完成之封包所被記 憶之RAM172的封包領域32的釋放。亦即,CPU171,係 將封包領域3 2中所記憶之已完成送訊的封包加以刪除。 當判定爲狀態並非送訊完成狀態時,或RAM 172的釋 放後,CPU 1 7 1,係判定已讀出之岔斷狀態所代表之狀態 φ 是否爲收訊完成狀態,亦即判定岔斷狀態之32位元當中 的下位第1位元是否爲「1」,當判定爲狀態是收訊完成 狀態時,則基於岔斷處理表,作爲收訊完成狀態所對應之 岔斷狀態處理,將封包通訊部52所接收並記憶在RAM172 之封包領域32中的封包予以讀出,使用該封包來進行所 定之處理。例如,CPU 1·71係使用該封包,進行令封包所 對應之影像顯示在輸出部17之處理。 當判定爲狀態並非收訊完成狀態時,或已讀出之封包 φ 所致之所定處理結束後,CPU171,係判定已讀出之岔斷 狀態所代表之狀態是否爲錯誤狀態,亦即判定岔斷狀態之 32位元當中的下位第2位元是否爲「1」》當判定爲狀態 是錯誤狀態時,亦即從封包領域32中讀出之送訊對象之 封包’尙未被封包領域32所記憶,而無法確保所收到之 封包的信賴性時’ CPU171,係基於岔斷處理表160,作爲 對應於錯誤狀態的岔斷狀態處理,將網路卡113重設。具 體而言’ CPU171 ’例如,係進行網路卡173之DMA傳送 部5 1所致之、DMA傳送之控制中所用之暫存器的初期化 -35- ‘ (32) 1338226 、及封包通訊部52接收中之封包的丟棄。 步驟S2 1 9中當判定爲狀態並非錯誤狀態時,或是步 驟 S220之處理結束後,步驟 S221中,CPU171係 RAM 172之岔斷版本位元備份領域183中所備份的岔斷版 本位元之値加1。 步驟S222中,CPU171,係將步驟S221中已被備份 之岔斷版本位元之値加1後的値,當成岔斷版本位元而寫 φ 入至網路卡173之岔斷狀態保持部191的所定領域,同時 還向網路卡173要求岔斷狀態之清除,結束處理。 如此一來,可判斷被複製至RAM 1 73之岔斷狀態,是 否和網路卡173之岔斷狀態取得同步;CPU 171,係當有 取得同步時,則基於被複製至RAM 173的岔斷狀態來執行 岔斷狀態,當沒有取得同步時,則向網路卡173進行存取 ,將網路卡173的岔斷狀態讀出而執行岔斷處理,因此除 了可使岔斷處理簡要化、削減岔斷處理所需時間,同時還 φ 可防止岔斷狀態的複製完成前,已收到岔斷通知的 CPU171會基於RAM172中所記錄之以前的岔斷狀態來進 行岔斷處理。 具體而言,如圖19及圖20所示,RAM172之岔斷狀 態領域1 8 1中,隨著來自岔斷狀態供給部1 4 1之岔斷狀態 所被記憶的時序,處理會有所不同。 針對當CPU171向RAM172的岔斷狀態領域181進行 存取時,已被複製到RAM 173中的岔斷狀態,是和網路卡 1 73之岔斷狀態取得同步時的處理,使用圖1 9來說明。 -36- (33) 1338226 步驟S291中,網路卡173的岔斷狀態供給部141, 係將岔斷狀態供給至RAM 1 72的岔斷狀態領域121。 步驟S271中,RAM172的岔斷狀態領域181,係將來 自岔斷狀態供給部1 4 1的岔斷狀態加以記憶。亦即,來自 岔斷狀態供給部1 4 1的岔斷狀態,係被複製至岔斷狀態領 域 181。 步驟S292中,網路卡173的岔斷發生部140,係響 φ 應於來自DMA傳送部5 1的狀態資訊,產生岔斷訊號,將 該岔斷訊號通知至CPU171。 CPU171,係在步驟S251中,接收來自岔斷發生部 14〇的岔斷訊號,在步驟S252中,向RAM1"72要求岔斷 狀態之讀出。 RAM 172的岔斷狀態領域181,係在步驟S272中,接 收來自 CPU171的岔斷狀態之讀出要求,於步驟S273中 ,響應於岔斷狀態之讀出要求,將現在正記億(保持)中 φ 的岔斷狀態,通知至CPU171。此處,於步驟S271中,由 於岔斷狀態是有被複製,所以RAM 172的岔斷狀態領域 181和網路卡173的岔斷狀態保持部191中所記錄的岔斷 狀態,是同步的。 CPU171,係於步驟S253中,接收來自岔斷狀態領域 121的岔斷狀態,於步驟S2 54中,進行以備份之岔斷版 本位元,和從RAM1 72中讀出之岔斷版本位元的比較(圖 18之步驟S212的處理)。此處,由於RAM172的岔斷狀 態領域1 8 1和網路卡1 73的岔斷狀態保持部1 9 1中所記錄 -37- (34)1338226 的岔斷狀態是同步的,因此於步驟S255中,CPU171係使 用已經讀入之RAM 172的岔斷狀態,基於岔斷處理表領域 122中所記憶之岔斷處理表160,進行岔斷狀態處理(圖 18之步驟S213及步驟S215乃至步驟S220之處理)。 然後,在步驟S2S6中,CPU171係RAM173之岔斷版 本位元備份領域183中所備份的岔斷版本位元之値加1 ( 圖1 8之步驟S221之處理)。
步驟S257中,CPU171係向網路卡173要求岔斷狀態 保持部142中所保持之岔斷版本位元增加1,並清除岔斷 狀態(圖18之步驟S222之處理)。
然後,步驟S29 3中,網路卡】73的岔斷狀態供給部 141,係接收來自 CPU171所供給之岔斷版本位元的增加 和岔斷狀態的清除要求,將岔斷狀態保持部142中所保持 之岔斷版本位元增加,同時還將岔斷狀態保持部142中所 保持之岔斷狀態的各位元加以清除。然後,岔斷狀態供給 部141,係於步驟S294中,將岔斷狀態保持部142中所 保持之岔斷狀態讀出,供給至RAM 172。 步驟S274中,RAM172的岔斷狀態領域181,係將所 供給來的岔斷狀態及岔斷版本位元加以接收並記憶》亦即 ,岔斷狀態保持部191中所保持之岔斷狀態及岔斷版本位 元,係被複製至岔斷狀態領域181,而結束處理。 如此,當判斷爲往RAM 172之岔斷狀態複製已取得同 步時,CPU 171係可較藉由和網路卡173進行資訊收授來 取得岔斷狀態的情形,可更高速地執行岔斷處理。 -38- (35)1338226
其次,針對當CPU171向 RAM172的岔斷狀態領 181進行存取時,已被複製到RAM1 73中的岔斷狀態, 未和網路卡173之岔斷狀態取得同步時的處理,使用圖 來說明。 步驟S351中,網路卡173的岔斷狀態供給部141 係將岔斷狀態供給至RAM 172的岔斷狀態領域181。 可是在此其中,RAM172的岔斷狀態領域181,係 φ 記憶來自岔斷狀態供給部1 4 1的岔斷狀態時發生失敗。 即,來自岔斷狀態供給部141的岔斷狀態,係未被複製 岔,斷狀態領域1 8 1。網路卡1 7 3的岔斷狀態供給部1 4 1 係再度執行將岔斷狀態供給至RAM 172的岔斷狀態領 181的處理(後述之步驟S355的處理)。 步驟S352中,網路卡173的岔斷發生部140,係 應於來自DMA傳送部51的狀態資訊,產生岔斷訊號, 該岔斷訊號通知至CPU171。 CPU171,係在步驟S311中,接收來自岔斷發生 140的岔斷訊號,在步驟S312中,向RAM172要求岔 狀態之讀出。 RAM 172的岔斷狀態領域181,係在步驟S3 31中, 收來自CPU171的岔斷狀態之讀出要求,於步驟S332 ,響應於岔斷狀態之讀出要求,將現在正記憶(保持) 的岔斷狀態,通知至CPU171。此處,於步驟S271中, 於岔斷狀態之複製失敗,所以RAM 1 72的岔斷狀態領 181和網路卡173的岔斷狀態保持部191中所記錄的岔 域 是 20 在 亦 至 域 響 將 部 斷 接 中 中 由 域 斷 -39- (36) 1338226 狀態,並不同步。 CPU171’係於步驟S313中,接收來自岔斷 1 2 1的岔斷狀態,於步驟s 3 1 4中,進行以備份 本位元,和從RAM 172中讀出之岔斷版本位元的 18之步驟S212的處理)。此處,由於被備份之 位元,和從RAM 172中讀出之岔斷版本位元的各 等,因此判斷爲,RAM1 72之岔斷狀態領域181 φ 173之岔斷狀態保持部191中所記錄之岔斷狀態 步〇 然後,步驟S315中,CPU171,係向網路卡 斷狀態保持部1 9 1,進行岔斷狀態的讀出要求。 網路卡〗7 3之岔斷狀態供給部1 4 1,係於者 中,接受岔斷狀態之讀出要求,將岔斷狀態保持: 所記憶之岔斷狀態讀出,供給至CPU 1 7 1。 CPU171係於步驟S316中,從網路卡173之 φ 供給部14〗接受岔斷狀態的通知,於步驟S317 所供給之岔斷狀態,基於岔斷處理表領域1 22中 岔斷處理表160,進行對應於已收訊之岔斷狀態 態處理(圖18之步驟S214及步驟S215乃至步磨 處理)。 然後,在步驟S318中,CPU171係RAM173 本位元備份領域1 8 3中所備份的岔斷版本位元之 圖18之步驟S22 1之處理)。 步驟S3 5 5中,網路卡173的岔斷狀態供給 狀態領域 之岔斷版 比較(圖 岔斷版本 個値係相 和網路卡 ,並不同 1 73的岔 ,驟 S353 部191中 岔斷狀態 中,使用 所記憶之 的岔斷狀 要S220之 之岔斷版 値加1 ( 部 1 4 1, -40- (37)1338226 係將岔斷狀態供給至R A Μ 1 7 2的岔斷狀態領域1 2 1。 然後’步驟S333中,RAM172的岔斷狀態領域181, 係將來自岔斷狀態供給部1 4 1的岔斷狀態加以記憶。亦即 ,來自岔斷狀態供給部1 4 1的岔斷狀態,係被複製至岔斷 狀態領域1 8 1。
步驟S319中,CPU171係向網路卡173要求岔斷狀態 保持部142中所保持之岔斷版本位元增加1,並清除岔斷 狀態(圖1 8之步驟S222之處理)。 然後’步驟S 3 5 6中,網路卡1 7 3的岔斷狀態供給部 Η1’係接收來自CPU171所供給之岔斷版本位元的增加 和岔斷狀態的清除要求,將岔斷版本位元增加,同時還將 岔斷狀態保持部1 42中所保持之岔斷狀態的各位元加以清 除。然後,岔斷狀態供給部141,係於步驟S357中,將 岔斷狀態保持部1 42中所保持之岔斷狀態讀出,供給至 RAM 1 72。
步驟S 3 34中,RAM 172的岔斷狀態領域181,係將所 供給來的岔斷狀態及岔斷版本位元加以接收並記憶。亦即 ,岔斷狀態保持部191中所保持之岔斷狀態及岔斷版本位 元,係被複製至岔斷狀態領域181,而結束處理。 如此,當判斷爲往RAM 172之岔斷狀態複製未取得同 步時,由於CPU171係係藉由和網路卡173進行資訊收授 來取得岔斷狀態,因此不會依照過去的岔斷狀態執行錯誤 的岔斷處理。
如此,藉由適用本發明,除了可採用已被複製至RAM * 41 - (38)1338226 的狀態,使得CPU係可減少岔斷原因的讀取處理之負荷 ,同時還考慮當狀態和岔斷的時序發生錯開的情形,當被 複製至RAM的狀態是取得同步時,使用從RAM讀出之狀 態執行岔斷處理,當被複製至RAM的狀態未取得同步時 ,則不利用被複製至RAM的狀態,藉此而可防止進行錯 誤的岔斷。
此外,發生岔斷訊號的裝置,係不限定於網路卡173 ,例如亦可爲資料儲存裝置等。
此外,此處雖然是針對CPU1 71所致之岔斷版本位元 的備份値,和已被複製至RAM 172之岔斷版本位元之値( 若有正確複製則身爲岔斷版本位元是網路卡173的岔斷狀 態保持部1 9 1中所被寫入之備份的岔斷版本位元之値加1 後的値)進行比較,當已被複製至RAM 172之岔斷版本位 元之値是比岔斷版本位元之備份値大1時,則判斷爲往 RAM 1 72的岔斷狀態複製是取得同步之情形爲例來加以說 明,但只要是能夠判斷往RAM 172的岔斷狀態複製是否有 取得同步,則就算岔斷版本位元所分配的位元數,或每次 所增加的値不同,當然仍是可行。 又,此處,雖然針對岔斷處理來說明,但即使是想要 降低岔斷次數、例如以計時器等在每隔一定的期間便進行 輪詢(polling)的情況中,本發明仍可適用。此時,將硬 體的岔斷處理(來自網路卡之岔斷所致之岔斷處理)的部 份’置換成計時器所發生之岔斷所致之岔斷處理,就可進 行同樣的處理。 -42 - (39)1338226 此處,本說明書中,將爲了使電腦進行各種處理的程 式加以描述的處理步驟,並不一定需要按照以流程圖方式 記載的順序而沿著時間序列進行處理,亦可包含平行地或 個別地執行之處理(例如,平行處理或物件所致之處理) 又,程式係可爲被1台電腦所處理,也可以被複數台 電腦分散處理。甚至,程式亦可傳送給遠方的電腦來執行
此外,本說明書中,所謂的系統,係指由複數裝置所 構成之裝置全體。 此外,本發明的實施形態,並非限定於上述實施形態 ,在不脫離本發明之要旨範圍中可作各種變更。 【圖式簡單說明】 〔圖1〕先前之個人電腦之一例的方塊圖。
〔圖2〕圖1之網路卡的機能構成例的方塊圖。 〔圖3〕說明圖1之個人電腦所致之岔斷發生處理的 箭頭圖。 〔圖4〕適用了本發明之資訊處理系統的一實施形態 之構成例的方塊圖。 〔圖5〕圖4之個人電腦之硬體構成例的方塊圖。 〔圖6〕圖5之網路卡的機能構成例的方塊圖。 〔圖7〕岔斷處理表之例示圖。 〔圖8〕說明CPU所致之DMA傳送要求處理的流程 -43- (40)1338226 圖 〔圖9〕說明網路卡所致之DMA傳送處理的流程圖 〔圖10〕說明網路卡所致之岔斷狀態之複製處理的流 程圖。 〔圖11〕說明CPU所致之岔斷處理1的流程圖。 〔圖12〕說明個人電腦所致之岔斷發生處理的箭頭圖
〔圖13〕說明個人電腦所致之岔斷發生處理中動作不 良發生時的箭頭圖。 〔圖14〕個人電腦之構成的方塊圖。 〔圖15〕圖14之網路卡的機能構成例的方塊圖。 〔圖16〕岔斷處理表之例示圖。 〔圖1 7〕說明初期化處理的流程圖。 〔圖18〕說明CPU所致之岔斷處理2的流程圖。
〔圖19〕說明個人電腦所致之岔斷發生處理的箭頭圖 〔圖20〕說明個人電腦所致之岔斷發生處理的箭頭圖 【主要元件符號說明】 51 : DMA傳送部 52 :封包通訊部 1 0 1 :個人電腦 -44- (41)1338226
111: CPU
112: RAM I 13 :網路卡 140 :岔斷發生部 1 4 1 :岔斷狀態供給部 142 :岔斷狀態保持部 161 :個人電腦
171: CPU
172 : RAM 1 73 :網路卡 182 :岔斷版本位元備份領域 1 9 1 :岔斷狀態保持部
-45-

Claims (1)

1338226 Π) 十、申請專利範圍 h —種資訊處理裝置,其特徵爲:具備: 發生手段,發生岔斷訊號;和 第1記憶手段,將代表前記發生手段所發生之岔斷訊 號的發生原因的狀態,加以記憶;和 執行手段,響應於前記第1記憶手段所記憶之狀態, 執行所定之處理; 前記發生手段 具備: 第2記憶手段 記憶控制手段 係 將前記岔斷訊號的狀態加以記億;和 令前記第2記憶手段所記憶之狀態, 記憶至前記第1記憶手段中。 2. 如申請專利範圍第1項所記載之資訊處理裝置, 其中, 前記執行手段爲了讀出前記第1記憶手段中所記億之 前記狀態所需要的第1時間’係短於前記執行手段爲了讀 出前記第2記憶手段中所記憶之前記狀態所需要的第2時 間。 3. 如申請專利範圍第1項所記載之資訊處理裝置’ 其中, 前記第2記憶手段中’係含有用來判定前記第1記億 手段所記憶之第1狀態、和前記第2記億手段所記憶之第 2狀態是否爲同步之判定資訊的第1記億領域: 前記第1記憶手段中’係除了設有記憶前記判定資訊 -46- (2)1338226 的第2記憶領域’同時還設有異於前記第2記億領域之領 域,而暫時保持前記判定資訊的第3記憶領域; 前記記億控制手段’係除了令前記第2記億手段所記 憶之狀態,記憶至前記第1記憶手段中’同時還令前記第 2記億手段之前記第1記憶領域中所記錄的前記判定資訊 ,記億至前記第1記憶手段之前記第2記億領域中; 前記執行手段,係當執行前記所定之處理時’
當基於前記第2記憶領域中所記憶之前記判定資訊、 和前記第3記憶領域中所記憶之前記判定資訊’而判斷成 前記第1記憶手段所記憶之前記第1狀態、和前記第2記 憶手段所記憶之前記第2狀態爲同步時,響應於前記第1 記憶手段所記憶之前記第1狀態,而執行前記所定之處理 當基於前記第2記憶領域中所記憶之前記判定資訊、 和前記第3記憶領域中所記憶之前記判定資訊,而判斷成 φ 前記第1記億手段所記憶之前記第1狀態、和前記第2記 憶手段所記憶之前記第2狀態非爲同步時,響應於前記第 2記憶手段所記憶之前記第2狀態,而執行前記所定之處 理。 4-如申請專利範圍第3項所記載之資訊處理裝置, 其中, 前記判定資訊,係以數値來表示; 前記執行手段,係 響應於前記第1狀態或前記第2狀態而執行所定之處 -47- (3)1338226 理後,除了將相同於前記第1記億領域中所記憶之前記判 定資訊的同一値,記億至前記第3記憶領域中’同時還將 前記第1記憶領域中所記億之前記判定資訊的値加1 ;
然後當執行前記所定之處理時,比較前記第2記憶領 域中所記憶之前記判定資訊、和和前記第3記憶領域中所 記憶之前記判定資訊,若前記第2記憶領域中所記憶之前 記判定資訊的値,比前記第3記憶領域中所記憶之前記判 定資訊的値大1,則判斷成前記第1記憶手段所記億之前 記第1狀態、和前記第2記憶手段所記憶之前記第2狀態 係爲同步而響應於前記第1記憶手段所記憶之前記第1狀 態來執行前記所定之處理;除此以外則判斷成前記第1記 憶手段所記憶之前記第1狀態、和前記第2記憶手段所記 憶之前記第2狀態並非同步而響應於前記第2記憶手段所 記憶之前記第2狀態來執行前記所定之處理。
5. —種資訊處理裝置,係屬於發生岔斷訊號之資訊 處理裝置,其特徵爲: 具備: 發生手段’發生前記岔斷訊號;和 記憶手段’將代表前記發生手段所發生之岔斷訊號的 發生原因的狀態,加以記憶;和 記憶控制手段,令前記記憶手段所記憶之狀態,被響 應於該狀態而執行所定之處理的其他資訊處理裝置所記億 6.如申請專利範圍第5項所記載之資訊處理裝置’ -48- 1338226 Λ (4) 其中, 前記記憶手段,係更記憶著用來判定前記記憶手段所 記憶之前記狀態、和前記其他資訊處理裝置中所記憶之前 記狀態是否同步的判定資訊; 前記記憶控制手段,係連同前記狀態,還一倂令前記 判定資訊,被前記其他資訊處理裝置所記錄。 7. 一種資訊處理方法,係屬於發生岔斷訊號,並具 φ 備將代表前記岔斷訊號之發生原因的狀態加以記憶之記億 手段資訊處理裝置的資訊處理方法,其特徵爲: 含有: 發生步驟,發生前記岔斷訊號;和 第1記憶控制步驟,令前記發生步驟之處理所發生之 岔斷訊號的狀態,記億至前記記憶手段:和 第2記憶控制步驟,令前記記憶手段所記憶之狀態, 被響應於該狀態而執行所定之處理的其他資訊處理裝置所 籲記憶。 8. —種程式,係屬於用來控制具備將代表岔斷訊號 之發生原因的狀態加以記憶之記憶手段的資訊處理裝置的 電腦上所執行的程式,其特徵爲’ 用來令電腦執行包含以下步驟之處理·· 發生步驟,發生前記岔斷訊號;和 第1記憶控制步驟,令前記發生步驟之處理使所發生 之岔斷訊號的狀態,記憶至前記記憶手段;和 第2記憶控制步驟,令前記記億手段使所記憶之狀態 •49- ' (5) 1338226 ,被響應於該狀態而執行所定之處理的其他資訊處理裝置 所記億。 9. 一種資訊處理裝置,係屬於響應於表示其他資訊 處理裝置所發生之岔斷訊號的發生原因的狀態,執行所定 之處理的資訊處理裝置,其特徵爲: 具備: 記憶手段,將從前記其他資訊處理裝置所供給過來的 φ 前記岔斷訊號的狀態加以記憶;和 執行手段,響應於前記記憶手段所記憶之狀態,執行 前記所定之處理。 10. 如申請專利範圍第9項所記載之資訊處理裝置, 其中, 前記記憶手段,係除了從前記其他資訊處理裝置取得 前記狀態,同時還取得用來判定前記記憶手段所記憶之前 記狀態、和前記其他資訊處理裝置中所記憶之前記狀態是 φ 否爲同步之判定資訊,而將前記狀態和前記判定資訊加以 記憶: 前記執行手段’係基於前記判定資訊,來判定前記記 憶手段所記憶之前記狀態、和前記其他資訊處理裝置中所 記憶之前記狀態是否爲同步,若判定爲同步時,則響應於 前記記憶手段所記憶之狀態,執行前記所定之處理,若判 定爲不同步時,則從前記其他資訊處理裝置,取得前記狀 態,響應於從前記其他資訊處理裝置所取得到之前記狀態 ,執行前記所定之處理。 -50- (6)1338226 11 如申請專利範圍第9項所記載之資訊處理裝置, 其中, 更具備: 岔斷處埋記億手段,記憶著前記岔斷訊號的狀態、和 對應之處理所對應關連而成的表; 前記執行手段,係基於前記岔斷處理記憶手段所記憶 的表’來執行前記所定之處理。
12· 一種資訊處理方法,係屬於響應於表示其他資訊 處理裝置所發生之岔斷訊號的發生原因的狀態,執行所定 之處理的資訊處理裝置的資訊處理方法,其特徵爲: 含有: 記憶控制步驟,將從前記其他資訊處理裝置所供給過 來的前記岔斷訊號的狀態加以記憶:和 執行步驟,響應於前記記憶控制步驟之處理所記憶之 k態,執行前記所定之處理。
1 3 . —種程式,係屬於令電腦進行響應於表示其他資 訊處理裝置所發生之岔斷訊號的發生原因的狀態,執行所 定之處理的程式,其特徵爲: 含有: 記憶控制步驟,將從前記其他資訊處理裝置所供給$ 來的前記岔斷訊號的狀態加以記憶;和 執行步驟,響應於前記記憶控制步驟之處理所記億2 狀態,執行前記所定之處理。 -51 -
TW095116596A 2005-06-01 2006-05-10 Information processing apparatus, information processing method and program TW200707214A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005161217 2005-06-01
JP2006030486A JP2007012021A (ja) 2005-06-01 2006-02-08 情報処理装置および情報処理方法、並びにプログラム

Publications (2)

Publication Number Publication Date
TW200707214A TW200707214A (en) 2007-02-16
TWI338226B true TWI338226B (zh) 2011-03-01

Family

ID=37570268

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095116596A TW200707214A (en) 2005-06-01 2006-05-10 Information processing apparatus, information processing method and program

Country Status (4)

Country Link
US (1) US8412871B2 (zh)
JP (1) JP2007012021A (zh)
TW (1) TW200707214A (zh)
WO (1) WO2006137234A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006338353A (ja) 2005-06-02 2006-12-14 Sony Corp 情報処理装置および情報処理方法、並びにプログラム
JP2008192128A (ja) * 2007-01-11 2008-08-21 Sony Corp 情報処理装置、および情報処理方法、並びにコンピュータ・プログラム
US8645668B2 (en) 2007-01-11 2014-02-04 Sony Corporation Information processing apparatus, information processing method and computer program
US7948979B2 (en) * 2008-05-28 2011-05-24 Intel Corporation Programmable network interface card
JP2010128696A (ja) * 2008-11-26 2010-06-10 Toshiba Corp バスブリッジ装置およびそれを用いたバスブリッジシステム
JP5790043B2 (ja) * 2011-03-14 2015-10-07 株式会社リコー データ転送システム及びデータ転送方法
US9727494B1 (en) * 2012-10-11 2017-08-08 Qlogic, Corporation Method and system for communication between a computing device and a peripheral device
CN108155978B (zh) * 2017-11-27 2021-08-10 北京机电工程研究所 一种VxWorks环境下冗余网卡热备份的方法
JP7427887B2 (ja) * 2019-09-09 2024-02-06 富士通株式会社 情報処理装置、情報処理方法及び情報処理プログラム

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3206006B2 (ja) * 1991-01-25 2001-09-04 株式会社日立製作所 二重化バス制御方法及び装置
US5761427A (en) * 1994-12-28 1998-06-02 Digital Equipment Corporation Method and apparatus for updating host memory in an adapter to minimize host CPU overhead in servicing an interrupt
US6021456A (en) * 1996-11-12 2000-02-01 Herdeg; Glenn Arthur Method for communicating interrupt data structure in a multi-processor computer system
JP3549703B2 (ja) 1997-05-12 2004-08-04 沖電気工業株式会社 割り込み処理システム
US6078970A (en) * 1997-10-15 2000-06-20 International Business Machines Corporation System for determining adapter interrupt status where interrupt is sent to host after operating status stored in register is shadowed to host memory
JPH11212904A (ja) 1998-01-26 1999-08-06 Toshiba Corp データ転送システム
US6298409B1 (en) * 1998-03-26 2001-10-02 Micron Technology, Inc. System for data and interrupt posting for computer devices
US6574694B1 (en) * 1999-01-26 2003-06-03 3Com Corporation Interrupt optimization using time between succeeding peripheral component events
US6434630B1 (en) * 1999-03-31 2002-08-13 Qlogic Corporation Host adapter for combining I/O completion reports and method of using the same
US6205509B1 (en) * 1999-07-15 2001-03-20 3Com Corporation Method for improving interrupt response time
US6788704B1 (en) * 1999-08-05 2004-09-07 Intel Corporation Network adapter with TCP windowing support
JP4230272B2 (ja) * 2002-06-05 2009-02-25 パナソニック株式会社 歪補償装置
JP2004355543A (ja) * 2003-05-30 2004-12-16 Toshiba Corp 情報処理装置および割り込み通知方法
US7234101B1 (en) * 2003-08-27 2007-06-19 Qlogic, Corporation Method and system for providing data integrity in storage systems
US7639743B2 (en) 2004-03-25 2009-12-29 Sony Corporation Image decoder and image decoding method and program
US7669190B2 (en) * 2004-05-18 2010-02-23 Qlogic, Corporation Method and system for efficiently recording processor events in host bus adapters
JP4533713B2 (ja) * 2004-09-30 2010-09-01 株式会社東芝 情報処理装置およびデータ転送制御方法
JP5008270B2 (ja) 2005-04-13 2012-08-22 ソニー株式会社 情報処理装置、および情報処理方法
JP2006293799A (ja) * 2005-04-13 2006-10-26 Sony Corp 情報処理装置、および情報処理方法
JP4645281B2 (ja) * 2005-04-19 2011-03-09 ソニー株式会社 情報処理装置および方法、プログラム、並びに記録媒体

Also Published As

Publication number Publication date
WO2006137234A1 (ja) 2006-12-28
TW200707214A (en) 2007-02-16
US8412871B2 (en) 2013-04-02
US20090172302A1 (en) 2009-07-02
JP2007012021A (ja) 2007-01-18

Similar Documents

Publication Publication Date Title
TWI338226B (zh)
US8140864B2 (en) Computer system, storage system, and data management method for updating encryption key
JP4430846B2 (ja) 遠隔ミラーリングシステム、装置及び方法
JP2002312223A (ja) リモートデータ記憶システムにおける暗号化と復号化のための方法及び装置。
US8713328B2 (en) Code conversion apparatus, code conversion method, and computer product
US20070297433A1 (en) Method and apparatus for double buffering
EP0938046A1 (en) File backup system
JP2008250695A (ja) ディスクアレイコントローラ及びこれを備えたディスクアレイシステム
JP2010072746A (ja) ストレージシステム、及びストレージシステムの運用方法
JP3781640B2 (ja) 暗号化処理装置,暗号化処理システム
JP2006039000A (ja) 暗号処理装置および暗号処理方法
JPH10143439A (ja) データ処理装置
JP4563412B2 (ja) ソフトウェア複製
CN100557586C (zh) 信息处理装置和信息处理方法
US20080080706A1 (en) Code conversion apparatus, code conversion method, and computer product
JP2007193414A (ja) コンピュータシステムおよびコンピュータシステムにおけるメモリダンプ制御方法
JP4600127B2 (ja) ストレージバックアップサービスシステム、およびストレージバックアップサービス方法
JP2008217202A (ja) ディスクアレイ装置及びファームウェア更新方法
JP2002334048A (ja) 記憶サブシステムの制御方法および記憶サブシステム
CN111064740B (zh) 一种用于网络数据包加解密处理的系统及方法
JP5686590B2 (ja) クライアント装置、デバイス制御装置、及びその制御方法、並びにデバイス制御システム
JP2002351723A (ja) 耐ウィルスコンピュータシステム
JP5736868B2 (ja) 情報処理システム、復旧装置、ディスク復旧方法
JPH11154058A (ja) ディスクアレイ装置及びデータ保守方法
JPH11194918A (ja) 画像形成装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees