TWI322492B - Stacked semiconductor package having flexible circuit board therein - Google Patents

Stacked semiconductor package having flexible circuit board therein Download PDF

Info

Publication number
TWI322492B
TWI322492B TW095119250A TW95119250A TWI322492B TW I322492 B TWI322492 B TW I322492B TW 095119250 A TW095119250 A TW 095119250A TW 95119250 A TW95119250 A TW 95119250A TW I322492 B TWI322492 B TW I322492B
Authority
TW
Taiwan
Prior art keywords
wafer
circuit board
semiconductor package
flexible circuit
substrate
Prior art date
Application number
TW095119250A
Other languages
English (en)
Other versions
TW200744181A (en
Inventor
Chi Tsung Chiu
Original Assignee
Advanced Semiconductor Eng
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Semiconductor Eng filed Critical Advanced Semiconductor Eng
Priority to TW095119250A priority Critical patent/TWI322492B/zh
Priority to US11/744,196 priority patent/US7932591B2/en
Publication of TW200744181A publication Critical patent/TW200744181A/zh
Application granted granted Critical
Publication of TWI322492B publication Critical patent/TWI322492B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/7076Coupling devices for connection between PCB and component, e.g. display
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T408/00Cutting by use of rotating axially moving tool
    • Y10T408/55Cutting by use of rotating axially moving tool with work-engaging structure other than Tool or tool-support
    • Y10T408/563Work-gripping clamp
    • Y10T408/5638Adjustable relative to tool-axis

Description

1322492 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種堆疊式半導體封裝結構,詳言之,係 關於一種内含軟性電路板之堆疊式半導體封裝結構。 【先前技術】 參考圖1,顯示習知堆疊式半導體封裝結構之剖視示意 圖。該習知堆疊式半導體封裝結構丨包括一基板u、一第 一曰日片12、一間隔物(Spacer)13、一第二晶片14、複數條 第一導線1 5、複數條第二導線1 6及一封膠材料丨7。 §亥基板11具有一上表面111及一下表面112。該第一晶片 12具有一上表面121及一下表面122。該第一晶片12之下表 面122係利用一第一黏膠181黏附於該基板u上表面Ul。 該間隔物13係利用一第二黏膠1 82黏附於該第一晶片丨2上 表面121»該第二晶片14具有一上表面141及一下表面 142。該第二晶片14之下表面142係利用一第三黏膠183黏 附於該間隔物13上。該等第一導線1 5係電性連接該第一晶 片12上表面121及該基板π上表面111β該等第二導線16係 電性連接δ玄第二晶片14上表面141及該基板u上表面m。 該封膠材料17係用以包覆該基板u上表面m、該第一晶 片12、該間隔物13、該第二晶片14、該等第一導線15及該 等第二導線16。
在S亥習知堆疊式半導體封裝結構1中,為了避免該第二 晶片I4壓壞該等第一導線15,必須設置較厚之該間隔物13 以撐高該第二晶片14,加大該第一晶片12及該第二晶片M 109108.doc 之間距。如此不僅舍一 會加南該半導體封裝結構1之整 度’而且該間隔物13 门 置放過程中對位不易,容易碰壞該 寺第一導線15。 因此’有必要招^ /j£ 代供一種創新且具進步性的堆疊式 封裝結構,以解決上述問題。 【發明内容】 本發明之主要目的在於提供一種内含軟性電路板之堆疊 式半導體封裝結構,句乜—| 匕括一基板及一晶片組。該晶片組至 ^括第曰曰片、一第二晶片及一軟性電路板,該第二 片係位於該第一晶片之上方,且利用該軟性電路板連接 至δ玄第一晶片,該晶片組係電性連接至該基板。藉此,可 不需習知間隔物之設置,因此可有效降低該半導體封裝結 構之整體高度,且可簡化製程,減少製造成本。 【實施方式】 參考圖2,顯示本發明内含軟性電路板之堆疊式半導體 封裝結構之第一實施例之剖視示意圖。本實施例之堆疊式 半導體封裝結構2包括一基板21及一晶片組22。該基板21 具有一上表面211及一下表面212。該晶片組22包括一第一 晶片221、一第二晶片222及一軟性電路板223。該第一晶 片221具有一上表面2211及一下表面2212,該第二晶片222 具有一上表面222 1及一下表面2222。該第二晶片222係位 於該第一晶片221之上方’且利用該軟性電路板223電性連 接至該第一晶片221。該軟性電路板223上具有複數條平行 之線路,且其端部可以和該等晶片上所對應之銲墊相接 109l08.doc -6 - 丄 W2492 合ο 在本實施例中,該軟性電路板223係連接該第二晶片222 上表面2221及該第一晶片221下表面2212,且該第一晶片 221下表面2212係以覆晶方式附著至該基板21之上表面 211,使得該晶片組22可以電性連接至該基板21。此外, 如果需要的話,也可以加上一封膠材料(圖中未示)以包覆 該晶片組22及該基板2 1上表面211。 在本實施例中,不需習知間隔物之設置,因此可有效降 低該半導體封裝結構2之整體高度,且可簡化製程,減少 製造成本。 參考圖3,顯示本發明内含軟性電路板之堆疊式半導體 封裝結構之第二實施例之剖視示意圖。本實施例之堆疊式 半導體封裝結構3包括一基板3 1及一晶片組32。該基板3 j 具有一上表面311及一下表面312。該晶片組32包括一第一 晶片321、一第二晶片322及一軟性電路板323。該第一晶 片321具有一上表面3211及一下表面3212,該第二晶片322 具有一上表面3221及一下表面3222。該第二晶片322係位 於該第一晶片32 1之上方,且利用該軟性電路板323電性連 接至該第一晶片321。該軟性電路板323上具有複數條平行 之線路,且其端部可以和該等晶片上所對應之銲墊相接 合。 在本實施例中,該軟性電路板323係連接該第二晶片322 上表面3221及該第一晶片3:21下表面3212,且該半導體封 裝結構3更包括一間隔體33、複數條導線34及一封膠材料 109108.doc 35。該間隔體33係夹設於該第一晶片321下表面3212及該 基板3 1上表面3丨丨之間。該等導線34係電性連接該第二晶 片322上表面3221及該基板31上表面311,使得該晶片組32 可以電性連接至該基板31。該封膠材料35係包覆該晶片組 32、該間隔體33、該等導線34及該基板31上表面311。為 了使4封耀·材料3 5之流動更順,暢,該軟性電路板3 2 3上開 设有複數個透孔(圖中未示),可以理解的是,該等透孔係 與該軟性電路板323上之線路平行。 在本實施例中’該間隔體33之厚度可以比習知間隔物之 厚度薄’因此可有效降低該半導體封裝結構3之整體高 度。 參考圖4,顯示本發明内含軟性電路板之堆疊式半導體 封裝結構之第三實施例之剖視示意圖。本實施例之堆疊式 半導體封裝結構4包括一基板41及一晶片組42。該基板41 具有一上表面411及一下表面412。該晶片組42包括一第一 晶片421、一第二晶片422及一軟性電路板4之3。該第一晶 片421具有一上表面4211及一下表面4212,該第二晶片422 具有一上表面4221及一下表面4222。該第二晶片422係位 於該第一晶片421之上方,且利用該軟性電路板423電性連 接至該第一晶片421。該軟性電路板423上具有複數條平行 之線路’且其端部可以和該等晶片上所對應之銲墊相接 合0 在本實施例中,該軟性電路板423係連接該第二晶片422 上表面4221及該第一晶片421下表面4212,且該軟性電路 109108.doc 1322492 板423更包括一分支電路板4231,用以連接至該基板41上 表面411,使得該晶片組42可以電性連接至該基板4 1。該 半導體封裝結構4更包括一間隔體43❶該間隔體43係夹設 於該第一晶片421下表面4212及該基板41上表面4 11之間》 參考圖5’顯示本發明内含軟性電路板之堆疊式半導體 封裝結構之第四實施例之剖視示意圖。本實施例之堆疊式 半導體封裝結構5與第一實施例之堆疊式半導體封裝結構 • 2(圖2)大致相同,其中相同之元件賦予相同之編號,本實 施例之堆疊式半導體封裝結構5與第一實施例之堆疊式半 導體封裝結構2不同處僅在於該軟性電路板223之連接位 置。在本實施例之堆疊式半導體封裝結構5中,該軟性電 路板223係連接該第二晶片222上表面222丄及該第一晶片 221上表面2211。 參考圖6,顯示本發明内含軟性電路板之堆疊式半導體 封裝結構之第五實施例之剖視示意圖。本實施例之堆疊式 • 半導體封裝結構6與第二實施例之堆疊式半導體封裝結構 3(圖3)大致相同,其中相同之元件賦予相同之編號,本實 施例之堆疊式半導體封裝結構6與第二實施例之堆疊式半 導體封裝結構3不同處僅在於該軟性電路板⑵之連接位 置。在本實施例之堆疊式半導體封裝結構6中,該軟性電 路板323係連接該第二晶片322上表面及該第一晶片 ♦ 321上表面321卜 >考圖7,顯示本發明内含軟性電路板之堆疊式半導體 封裝、、·。構之第六實施例之剖視示意圖。本實施例之堆疊式 109108.doc 半導體封裝結構7與第三實施例之堆疊式半導體封裝結構 4(圖4)大致相同,其中相同之元件賦予相同之編號,本實 施例之堆疊式半導體封裝結構7與第三實施例之堆疊式半 導體封裝結構4不同處僅在於該軟性電路板423之連接位 置。在本實施例之堆疊式半導體封裝結構7中,該軟性電 路板423係連接該第二晶片422上表面4221及該第一晶片 421上表面4211。 惟上述實施例僅為說明本發明之原理及其功效,而非用 以限制本發明。因此,習於此技術之人士可在不違背本發 明之精神對上述實施例進行修改及變化。本發明之權利範 圍應如後述之申請專利範圍所列。 【圖式簡單說明】 圖1顯示習知堆疊式半導體封裝結構之剖視示意圖; 圖2顯示本發明内含軟性電路板之堆疊式半導體封裝結 構之第一實施例之剖視示意圖; 圖3顯示本發明内含軟性電路板之堆疊式半導體封裝結 構之第二實施例之剖視示意圖; 圖4顯示本發明内含軟性電路板之堆疊式半導體封裝結 構之第三實施例之剖視示意圖; 圖5顯示本發明内含軟性電路板之堆疊式半導體封裝結 構之第四實施例之剖視示意圊; 圖6顯示本發明内含軟性電路板之堆疊式半導體封裝結 構之第五實施例之剖視示意圖;及 圖7顯示本發明内含軟性電路板之堆疊式半導體封裝結 109108.doc 構之第六實施例之剖視示意圖 【主要元件符號說明】 2 本發明第 3 本發明第 4 本發明第 5 本發明第 6 本發明第 7 本發明第 11 基板 12 第一晶片 13 間隔物 14 第二晶片 15 第一導線 16 第二導線 17 封膠材料 21 基板 22 晶片組 31 基板 32 晶片組 33 間隔體 34 導線 35 封膠材料 41 基板 導體封裝結構 導體封裝結構 導體封裝結構 導體封裝結構 導體封裝結構 導體封裝結構 109108.doc 1322492
42 晶 片 組 43 間 隔 體 111 基板 上 表 面 112 基板 下 表 面 121 〆黑, 一 晶 片 上 表 面 122 第 一 晶 片 下 表 面 141 第 二 晶 片 上 表 面 142 第 二 晶 片 下 表 面 181 第 黏 膠 182 第 二 黏 膠 183 第 二 黏 膠 211 基板 上 表 面 212 基板 下 表 面 221 第 一 晶 片 222 第 二 晶 片 223 軟性 電 路板 311 基板 上 表 面 3 12 基板 下 表 面 321 第 一 晶 片 322 第 二 晶 片 323 軟性 電 路板 411 基板 上 表 面 412 基板 下 表 面 421 第 晶 片 109108.doc •12 1322492 422 423 ' 2211 2212 ' 2221 - 2222 3211 3212 ’ 3221 3222 4211 4212 4221 4222 4231 第二晶片 軟性電路板 第一晶片上表面 第一晶片下表面 第二晶片上表面 第二晶片下表面 第一晶片上表面 第一晶片下表面 第二晶片上表面 第二晶片下表面 第一晶片上表面 第一晶片下表面 第二晶片上表面 第二晶片下表面 分支電路板 109108.doc -13

Claims (1)

  1. 轉《。月1日修(更)正替換頁 余〇9511925〇號專利申請案 中文申請專利範圍替換本(98年1〇月) 十、申請專利範圍: h —種内含軟性電路板之堆疊式半導體封裝結構,包括: 一基板,具有一上表面; -晶片組,至少包括一第一晶片、一第二晶片及一軟 性電路板,該第一晶片係附著於該基板之上表面,該第 二晶片係位於該第-晶片之上方,且利用該軟性電路板 電陡連接至該第-晶片,該晶片組係電性連接至該基 板;及 ° 土 -間隔體,夾設於該第一晶片及該基板之一上表面之 間。 2. :請求項i之堆疊式半導體封裝結構,更包括一封谬材 料用以包覆該基板之一表面及該晶片組。 3. 如請求項1之堆叠式半導體封裝結構,其中該第一晶片 係以覆晶方式附著於該基板之上表面。 月求項1之堆疊式半導體封裝結構,更包括複數條導 線,用以連接該第二晶片及該基板。 如°月求項1之堆疊式半導體封裝結構,其中該軟性電路 6板^包括-分支電路板,用以電性連接至該基板。 6.如明求項1之堆疊式半導體封裝結構,其中該軟性電路 板更包括複數個透孔。 •如明求項1之堆疊式半導體封裝結構,其中該第一晶片 具有一卜主 一 上表面及一下表面,該第二晶片具有一上表面及 :下表面,該軟性電路板係連接該第二晶片上表面及該 第一晶片下表面。 1^22492 . J第〇95119250號專利申請案 中文申請專利範圍替換本(98年10月) 8·如請求項1之堆疊式半導體封裝結構,其中該第一晶片 具有上表面及一下表面’該第二晶片具有一上表面及 一下表面,該軟性電路板係連接該第二晶片上表面及該 第一晶片上表面。
TW095119250A 2006-05-30 2006-05-30 Stacked semiconductor package having flexible circuit board therein TWI322492B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW095119250A TWI322492B (en) 2006-05-30 2006-05-30 Stacked semiconductor package having flexible circuit board therein
US11/744,196 US7932591B2 (en) 2006-05-30 2007-05-03 Stacked semiconductor package having flexible circuit board therein

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW095119250A TWI322492B (en) 2006-05-30 2006-05-30 Stacked semiconductor package having flexible circuit board therein

Publications (2)

Publication Number Publication Date
TW200744181A TW200744181A (en) 2007-12-01
TWI322492B true TWI322492B (en) 2010-03-21

Family

ID=38861320

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095119250A TWI322492B (en) 2006-05-30 2006-05-30 Stacked semiconductor package having flexible circuit board therein

Country Status (2)

Country Link
US (1) US7932591B2 (zh)
TW (1) TWI322492B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111863717B (zh) * 2020-07-28 2022-07-15 南通通富微电子有限公司 一种芯片互连方法
CN111863719B (zh) * 2020-07-28 2022-07-19 南通通富微电子有限公司 一种芯片互连方法
CN111863738B (zh) * 2020-07-28 2022-07-26 南通通富微电子有限公司 一种半导体封装器件
CN111863794B (zh) * 2020-07-28 2022-10-28 南通通富微电子有限公司 一种半导体封装器件

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6225688B1 (en) * 1997-12-11 2001-05-01 Tessera, Inc. Stacked microelectronic assembly and method therefor
US6207474B1 (en) * 1998-03-09 2001-03-27 Micron Technology, Inc. Method of forming a stack of packaged memory die and resulting apparatus
KR100621991B1 (ko) * 2003-01-03 2006-09-13 삼성전자주식회사 칩 스케일 적층 패키지
US6803649B1 (en) * 2003-05-16 2004-10-12 Intel Corporation Electronic assembly
US6940158B2 (en) * 2003-05-30 2005-09-06 Tessera, Inc. Assemblies having stacked semiconductor chips and methods of making same

Also Published As

Publication number Publication date
TW200744181A (en) 2007-12-01
US20070291458A1 (en) 2007-12-20
US7932591B2 (en) 2011-04-26

Similar Documents

Publication Publication Date Title
TWI339436B (en) Stackable semiconductor package
TWI309079B (en) Stackable semiconductor package
TWI332702B (en) Stackable semiconductor package and the method for making the same
CN1199269C (zh) 半导体装置及其制造方法和制造装置
CN100452396C (zh) 半导体装置及其制造方法
TW200539359A (en) Semiconductor device and manufacturing method thereof, and liquid crystal module and semiconductor module having the same
KR100574223B1 (ko) 멀티칩 패키지 및 그 제조방법
TW200537631A (en) A semiconductor device and the fabrication thereof
TWI296148B (en) Stackable semiconductor package and the method for making the same
TW200418159A (en) Semiconductor package with heatsink
TW201025532A (en) Chip stacked package having single-sided pads on chips
TWI322492B (en) Stacked semiconductor package having flexible circuit board therein
TW200531241A (en) Manufacturing process and structure for a flip-chip package
TW200810050A (en) Package structure and heat sink module thereof
JP2006210566A (ja) 半導体装置
TWI321349B (en) Multi-chip stack package
TWI379392B (en) Package structure and method for chip on film
TWI310234B (en) Non-cavity semiconductor package and method for fabricating the same
JP5078631B2 (ja) 半導体装置
TW200941697A (en) Chip package structure
TWI787986B (zh) 可攜式電子裝置及其影像擷取模組
TWI324029B (en) Circuit board structure having embedded semiconductor chip
JP3096721U (ja) 積層構造を有するパッケージ構造
TWI273686B (en) Chip-on-glass package of image sensor
TWI261326B (en) IC three-dimensional package