TWI320221B - Verfahren zur herstehuna von cmos-schaltkreisen - Google Patents
Verfahren zur herstehuna von cmos-schaltkreisen Download PDFInfo
- Publication number
- TWI320221B TWI320221B TW095129141A TW95129141A TWI320221B TW I320221 B TWI320221 B TW I320221B TW 095129141 A TW095129141 A TW 095129141A TW 95129141 A TW95129141 A TW 95129141A TW I320221 B TWI320221 B TW I320221B
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- type
- layer
- doped
- region
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 claims description 68
- 238000000034 method Methods 0.000 claims description 33
- 238000000151 deposition Methods 0.000 claims description 16
- 239000002019 doping agent Substances 0.000 claims description 12
- 238000004519 manufacturing process Methods 0.000 claims description 10
- 230000000873 masking effect Effects 0.000 claims description 7
- 238000002161 passivation Methods 0.000 claims description 7
- 239000000758 substrate Substances 0.000 claims description 7
- 230000005284 excitation Effects 0.000 claims description 5
- 230000008021 deposition Effects 0.000 claims description 4
- 239000010409 thin film Substances 0.000 claims description 2
- 230000000717 retained effect Effects 0.000 claims 1
- 239000010410 layer Substances 0.000 description 78
- 150000002500 ions Chemical class 0.000 description 7
- 239000013078 crystal Substances 0.000 description 6
- 238000002425 crystallisation Methods 0.000 description 3
- 230000008025 crystallization Effects 0.000 description 3
- 239000002184 metal Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 238000002156 mixing Methods 0.000 description 2
- 208000001613 Gambling Diseases 0.000 description 1
- 241000282320 Panthera leo Species 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000005323 electroforming Methods 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 125000005842 heteroatom Chemical group 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000010884 ion-beam technique Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 239000008267 milk Substances 0.000 description 1
- 210000004080 milk Anatomy 0.000 description 1
- 235000013336 milk Nutrition 0.000 description 1
- 239000003973 paint Substances 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 238000001953 recrystallisation Methods 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/84—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823878—Complementary field-effect transistors, e.g. CMOS isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Thin Film Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
1320221 九、發明說明: 【發明所屬之技術領域】 本發明係有關於一種生產CMOS電路之方法,特別县 可引疋在一片基體之上 的薄膜電晶體以及電晶體的佈置。 【先前技術】 積體電路’尤其是CMGS電路’敍少經由無數的製程步驟被生產出 來的。此時’該類型電路的生產成本係由流程的複雜程度和加工時間確定。 高度複雜的元件往往需要多達100次的單一製程步驟,並且產品的流程製 程時間需要报多天。且製程步驟的一部分必須用於生產單一的,活性的元 件上,例如,根據傳統的方法生產CM〇s—電晶體時,至少需要六次的遮 罩遮罩步驟(masking steps”每個遮罩遮罩步驟分別應用確定下列部件的結 構: 、。 •通道; • n+-汲極/源極區域(一種第一類型電晶體的接觸區域); • P+-汲極/源極區域(一種第二類型電晶體的接觸區域); •閘極; •由一個閘極電介質構成的接觸空穴; •接觸金屬層。 根據目前的科技水平,對汲極/源極區域相連的,所謂的ldd•區域(輕 摻雜汲極)通常需要使用一個附加的遮罩層。 例如,該類型的方法在美國專利綱/0197967A1巾已知。在一個基體 上定義第-_和第二類型電晶體的龍,從該龍後來將形成n_通道和 1320221 p-通道的電晶體。使用第一遮罩層定義半導體島,電晶體通道後來就位於該 遮罩層h此時’閘極電介質將予以沈積,藉由_第二光罩和摻雜作用來 定義出η-通道的第二個汲極/源極區域,並藉由一第三光罩和摻雜作用來定 義出Ρ·通道的第三個汲極/源極區域。此外,閘極的金屬成型層係予以沉積, 並使用第四光罩進行構形。_,對—個中間絕緣層進行沉積,使用第五 光罩触刻出空穴。該空穴將制金職充’並藉由―第六光轉成金屬化 的結構。 β原則上’-直期望在-個流程中具有數量盡可能少的製程步驟,或者 是遮罩步驟,以降低生產成本和製程時間。 【發明内容】 本發明的目的在於創作I種聽生產t晶體的方法,其僅 很少的製程步驟或者是遮罩步驟。 列步驟: 依據本發明,本發明目的係藉由—種生產第—類型和第二類型的電晶 體的方法H蝴彳嫌-繼刪_晶_,其含有下 產生具有-種第—導電性類型的 a)在第-_的電晶體的接觸區域, 摻雜的半導體區域; b) 在整個面積上’沉積一第一本質㈣如⑹半導體層; c) 對半導體島上的摻雜體進行激發,使得在本質半導體層上,形成 個具有第—導電性_的接_域; 0 " d) 沉積一層閘極電介質; 1320221 e) 透過沉積-第—導電層,並較騎的形狀,以產生—個閉極; f) 透過使轉雜進行離子雜的方法,為—個第二類獅電晶體, 產生-個具有第二導電性類型的接觸區域; g) 沉積一層鈍化層; h) 打開接觸缺口;以及 1)沉積-層第二導電層,並形成其結構。 使用該方法’可以生產具有第—類型和第二類型的電晶體的電晶體佈 置,且此時健需要5層光罩層。第__本質半導體層可贿為第一和第二 類型的電晶體的通道應;^此外,第二_的電晶體可以在該層上以簡單 的方法構力通過激發半導體區域上的摻雜體並使其在沉積與其上的本質 半導體層内翻卜使得沒有必要植入第—類型電晶體的本f半導體層。最 好僅僅應肖;f遮罩層打P糊向半導體和第—導電層上的接觸空穴。 田藉由/儿積-層摻雜的半導體層並接著確定其形狀而產生摻雜的半導 體區域時’為第-導電性類型而設有的第—類型電晶體的接觸區域,可以 完全避免和摻雜進行離子摻雜。為了進行·,需要__層第—光罩層。 摻雜的半導體層可赠結晶的,微結晶的,多晶體或者單晶體的狀態沉積。 此外’作為替代,通過沉積,摻雜,特別是離子掺雜以及構形一層第 -本質半導體層,產生-個摻雜的半導體區域,也是可行的。 原則上,下列方式都是可行的: 推雜體藉由加熱激發,例如在_個爐子中。摻雜的半導體區域的摻雜 體最好藉由鐳射激發,使得流㈣溫度可以控制在較低的程度。 1320221 在本方法的另一種替代構思中,可以如下設計,使得第一本質半導體 s以非結晶或者微結晶層沉積,在沉積之後其被激發,尤其的,其被數發 成一層多晶體層。摻雜體的結晶和激發可以在相同的製程步驟中進行。 結晶和激發最好在一個步驟中使用鐳射進行。 最好在摻雜的半導體區域之下,在基體之上’設置一層起到保護作用 的緩衝層。此外,半導體也可以被其保護。該緩衝層還具有阻雜散作用。 在一個尤其優先使用的方法形式中,可以如下設計,如此確定第一本 質半導體層的結構,以在接觸區域,為第_類型和第二類型電晶體,最好 在接觸和通辦域’糾轉㈣。如上文&赌到,在可以在本質半導 構成個第—類型的電晶體。此外,本質半導體層可以作為第一類 型和第二類型的半導體的通道使用。 在個優先使用的方法形式中,可以如下設計,如此確定用於產生間 極的第-導電性層的結構,使得通過電晶體的酿,至少將後來形成的, 歸屬與榻極的通道遮蓋。藉由該措施,職可以作為鮮層,用於一個 隨後的,具有#雜體的移值^該摻雜自身的遮罩制可以省略。 本發月的個。p为的優點為,將至少具有第二類型的電晶體的閉極的 離子摻雜y料層財式實施,使得和第—麵導電_賴接觸區域 保留’且第二類型電晶體的的接觸區域具有-個第二導電性類型。因此, 第二類型的電_人的_域侧娜。在生產第一類型的電晶 ,以避免為第二類型的電晶體應用的 ’也可以降低並保持第二類型的電晶 體的區域,可以使用—層遮罩層覆蓋 摻雜體進入第一類型的電晶體的區域 1320221 v 體的摻雜物質濃度,使得用於生產一個第一導電性的摻雜體起主導作用β 最好如下確定第一導電層的結構,使得第一類型的電晶體的閘極至少 刀的與接觸區域重疊。通過該突出的閘極,可以在任何情況下對溝槽進 行控制。與第-導電性類型相連的接觸區域的—部分,將在離子捧雜時被 切斷’以保證對通道的穩定控制。 纽雜的半導體,!、島被#雜成η+類型時,使得其漠度大於後來被離子 • 摻雜的載流子的濃度,並且通過對摻雜體進行激發,在通道方向上形成較 低的摻雜物質濃度區域時,尤其有利^因此可以在不使贿加的遮罩層, 形成LDD區域。在該方法中’可以對η通道的電晶體通過沉積一個时推 雜的半導體,和對ρ通道的電晶體通過離子植人,生產CM〇s元件。 然而’原則上可以任意的選擇n通道和p通道的電晶體的生產順序。 尤其可行岐,為了生產第-類型的電晶體,心型掺雜的半導體進行切 割。 # 此外在本發明的範圍中還包括-個電晶體佈置,其至少包括具有下 列層的—個第一類型的電晶體和-個第二類型的電晶體。 )t雜的半導體區域,具有位於第—麵的電晶體的接觸區域的一個 _ 第一導電性類型; >)積於”上的第-半導體層,其被摻雜的半導體島的摻雜體所摻雜; e) —層閘極電介質; 句一個由第一導電層構成的閘極; e)-個第二類型的電晶體的第二導電性類型的離子掺雜接觸區域; 1320221 f) 一層鈍化層;以及 g) —層第二導電層。 該類型的電晶體佈置的優點在於’其僅使用5層遮罩層就可以被生產 出來。因此,該生產需要較低的花費,時間和成本。依據電晶體佈置的期 望導通特性,其他的導電層可以甩於實現層間連接。 最好將第一半導體層作為本質半導體層沉積,其在為第一類型電晶體 設置的接觸區域,使用接著進行的激發而被摻雜,並且在其結構相應成型 之後’構成為第一類型和第二類型的電晶體設置的通道區域。 在-個優歧_實施形式中,可以如下設計,第二細電晶體的接 觸區域在第-半導黯中構成,此時接觸區域_子摻雜可以自行調整。 該電晶體的閘極此時作為在該電晶體的通道區域進行的離子摻雜的阻撐 層。接觸區域自行朝著閘極調整,因此可以省略一層光罩層。此外,不必 要進行油漆灰化。 在-個其他的實施形式中,可以如下設計,第—類型電晶體的間極和 該電崎的接觸區域相覆蓋。由此可以保證實現對通道的控制。 在本發明的-個部分中,具有轉雜的接觸區域的電晶體可以具有較 低摻雜的區域(LDD)。尤其的’抑在本料導歸的婦結晶過程中, ^過擴散實·姆通道方⑽較轉雜驅域α刚。 虞兒月本發明基本細節的圖紙的圖片,以及根據申請專利範圍,在 下文中的本&㈣實施例的具雜述巾,翻本發明的其他特徵和優點。 在本U的不同形式中’各個單—的特徵可以單獨實現,也可以若干任意 1320221 組合實現。 【實施方式】 首先,在圖-中顯示的基體丨上,設有—層保護基體i的緩衝層2 (圖 根據圖三’在緩衝層2上沉積—層具有_個第—導電_型的高推雜 半導體層3 ’並藉由-個第—輕光罩確定其結構,使得該層僅在接觸區域 3a,3b為第一類型的電晶體而保留。 然後在整個表面上,進行_個本質半導體4的沉積。本質半導體*將 藉由-個第二層遮罩層確定結構,使得在為第—麵和第二類型的電晶體 2〇 21 »又疋的區域中,存在半導體島,如圖四所示。半導體島如此時用 於生產,第二類型的電晶體,半導體島4b,半導體島4e位於該半導體3 之上,亚以此位於接觸區域3a ’ 3b中。半導體Μ為第一類型電晶體加 的通道。 根據圖五的製程步驟,對铸體層3的摻雜體進行激發,並同時在本 質半導體钟進行重結晶。該鐳射重結晶如此進行,使得在接觸區域如, 3b中,通過混合,形成一個高摻雜層,其具有一個第一導電性類型。 在圖六中顯示,閘極電介質層6在整個表面上沉積。在圖七中顯示, 此時設有—個第—糊7,輸罐編構,姐閘極^和 7b。此時可綠到,_ 7a «了第二麵電《 21後來的通道。問極 純住了臟通道的半導體島4d,並且和接観域3a,3b形成重疊声。 問極電介質層6可以從沒料1㈣電層(_)的位置分離,以使得 1320221 在低能量下,例如藉由離子束,實現離子摻雜。 接著根據圖八,離子被植入和激發,此時閘極7a ’ 7b作為遮罩層’第 . 一類型的導電性繼續存在於接觸區域3a,3b,在接觸區域8處’產生具有 一個第二導電性類型的區域。 根據圖九,在整個表面設有一層鈍化層10。根據圖十,接觸開口 K通 過該鈍化層10和閘極電介質層6打開,使得接觸區域3a,3b,8和電晶體 的閘極7a,7b可以接觸。此時使用了另一個光罩層。 根據圖Η•—,沉積一個第二導電層11,並依據一個遮罩層確定結構, ® 使得電晶體20,21和閘極7a,7b根據期望的導通特性互相連接。 【圖式簡單說明】 圖一〜圖十一係為根據本發明製造一種電晶體佈置的說明示意圖。 【主要元件符號說明】 1基體 10鈍化層 11第二導電層 # 2緩衝層 : 20第一類型電晶體 21第二類型電晶體 一 3半導體層 4 3a接觸區域 3b接觸區域 4本質半導體 12 1320221 4a半導體島 4b半導體島 4d半導體 6閘極電介質層 7第一導電層 7a閘極 7b閘極 8接觸區域
13
Claims (1)
1320221 十、申請專利範圍: 1. 一種生產CMOS電路之方法,其用於生產第一類型和第 二類型電晶體的方法,尤其是生產位於一個基體之上的薄 膜電晶體的方法,本發明之方法具有下列步驟: a.在第一類型的電晶體後來的接觸區域上,形成一種具 有第一導電性類型的摻雜的半導體區域; b‘在整個面積上,沉積一第一本質半導體層; c.對半導體島上的摻雜區域進行激發,使得在本質半導 體層上,形成具有一個與第一導電性類型的接觸區 域; d·沉積一層閘極電介質; e. 透過沉積一第一導電層,並確定該層的形狀,以產生 一個閘極; f. 透過使用摻雜體進行離子摻雜的方法,為一個第二類 型的電晶體產生具有一個第二導電性類型的接觸區 域; g·沉積一層鈍化層; h·打開接觸缺口;以及 1.沉積一層第二導電層,並形成其結構。 .如申請專利範圍第i項所述之生產CMOS電路之方法, 其中,透過沉積一層摻雜的半導體層,並接著確定其妗構 的方式’來產生一個摻雜的半導體區域。 14 1320221 如申明專利範圍第1項所述之生產CMOS電路之方法, 其中,藉由對—層第二本質半導體層進行沉積,摻雜,尤 其是離子摻雜和確定結構,來產生一個掺雜的半導體層。 4_如上述申凊專利範圍帛1項所述之生! CMOS電路之方 法’其中捧雜半導體中的摻雜體使用鐳射進行激發。 5_如上述申睛專利範圍第1項所述之生產CMOS電路之方 法’其中第-本質半導體層作為非結晶的或者微結晶的層 儿積,並在沉積之後進行結晶,尤其是結晶成一層多晶體 層。 6·如上述申請專利範圍第丨項所述之生產cm〇s電路之方 法,其十在摻雜的半導體島之下,在基體之上,沉積一層 緩衝層。 7·如上述申請專利範圍第1項所述之生產CMOS電路之方 法,其中如此確定第一本質半導體層的結構,使得至少在 接觸區域’為第一類型和第二類型的電晶體形成半導體區 域,尤其是形成&含半導體島的接觸㊣域和電晶體的通 道。 8·如上述申請專利範圍第丨項所述之生產cm〇s電路之方 法’其中一個至少具有第二類型的電晶體的閘極的離子摻 雜層作為遮罩層使用’使得其和第一導電性類型在接觸區 域得到保留’並且第二類型的電晶體在接觸區域具有一個 15 1320221 第二導電性類型。 9·如上述申請專利範圍第〗項所述之生產CM〇s電路之方 法,其中如此確定第一導電層的結構,使得第一類型的電 晶體的閘極至少和接觸區域相重疊。 10·如上述申請專利範圍第】項所述之生產CM〇s電路之方 法,其中摻雜的半導體島為n+摻雜,並通過摻雜體的激 發,在通道方向上產生低摻雜物質濃度區域。 11. 如上述申請專利範圍第丨項所述之生產CM〇s電路之方 法,其中僅使用一步遮罩步驟進行接觸空穴的開口,且該 開口朝著第一導電層並且進入接觸區域。 12. -種電晶體結構,其至少包括一個第一類型的電晶體和一 個第二類型的電晶體,且該電晶體具有: a. 複數個摻雜的半導體區域,其具有位於第一類型的電 晶體的接觸區域的一個第一導電性類型; b. 一沉積於其上的第一半導體層,其被摻雜的半導體區 域的摻雜體所掺雜; e · —閘極電介質; d· —個由第一導電層構成的閘極; e•複數個第二類型的雷曰触认贫 冤日日體的弟一導電性類型的離子摻 雜接觸區域; f.一鈍化層;以及 16 l32〇22l V g. —第二導電層。 13.如申請專利範圍第12項所述之電晶體結構,其中該第一 半導體層作為本質半導體層沉積,其在為第—類型的電晶 體設置的接觸區域,被隨後的激發所摻雜,在其結構相應 確定之後,構成第一類型和第二類型的電晶體的通道區 域。 魯**4.如申請專利範圍第12或13項所述的電晶體結構,其中, 在第一半導體層上形成第二類型的電晶體的接觸區域,此 時接觸區域的離子摻雜得以自行調整。 is.如申請專利範圍第12項所述的電晶體結構,其中,第一 類型的電晶體的閘極和該電晶體的接觸區域係呈相互重 疊。 如申凊專利範圍第12項所述的電晶體結構,其中,具有 • °場雜接觸區域的電晶體,具有較低摻雜的區域。 17 如申请專利範圍第12項所述的電晶體結構,其中,朝著 第導電層並且進入接觸區域的接觸開口係於一個遮罩 . 步驟中成形。 17
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102006009280A DE102006009280B4 (de) | 2006-03-01 | 2006-03-01 | Verfahren zur Herstellung von komplementären Transistoren und entsprechend hergestellte Transistoranordnung |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200735278A TW200735278A (en) | 2007-09-16 |
TWI320221B true TWI320221B (en) | 2010-02-01 |
Family
ID=38329112
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW095129141A TWI320221B (en) | 2006-03-01 | 2006-08-09 | Verfahren zur herstehuna von cmos-schaltkreisen |
Country Status (5)
Country | Link |
---|---|
US (2) | US7723175B2 (zh) |
JP (1) | JP4888864B2 (zh) |
KR (1) | KR100790087B1 (zh) |
DE (1) | DE102006009280B4 (zh) |
TW (1) | TWI320221B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101029554B1 (ko) | 2009-07-02 | 2011-04-18 | 강윤범 | 다기능 휴대용 소화기 시스템 |
CN108198864B (zh) * | 2018-01-05 | 2021-12-03 | 京东方科技集团股份有限公司 | 薄膜晶体管及其制作方法、阵列基板和显示装置 |
CN112309969B (zh) * | 2020-10-29 | 2022-10-18 | 厦门天马微电子有限公司 | 阵列基板的成型方法、阵列基板以及显示装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4276688A (en) | 1980-01-21 | 1981-07-07 | Rca Corporation | Method for forming buried contact complementary MOS devices |
JP3115424B2 (ja) * | 1992-08-10 | 2000-12-04 | 富士通株式会社 | 薄膜トランジスタの製造方法及び液晶表示装置の製造方法 |
JPH06181311A (ja) * | 1992-12-14 | 1994-06-28 | Seiko Epson Corp | 半導体装置及びその製造方法 |
DE69430687T2 (de) * | 1993-02-10 | 2002-11-21 | Seiko Epson Corp | Aktives matrix-substrat und dünnfilmtransistor und verfahren zur herstellung |
JP3486240B2 (ja) * | 1994-10-20 | 2004-01-13 | 株式会社半導体エネルギー研究所 | 半導体装置 |
KR100193987B1 (ko) * | 1996-05-11 | 1999-06-15 | 구자홍 | 구동회로 일체형 액정표시소자 및 제조방법 |
JPH10135461A (ja) * | 1996-10-28 | 1998-05-22 | Toshiba Electron Eng Corp | 薄膜トランジスタ及びその製造方法 |
US6545359B1 (en) * | 1998-12-18 | 2003-04-08 | Semiconductor Energy Laboratory Co., Ltd. | Wiring line and manufacture process thereof, and semiconductor device and manufacturing process thereof |
KR100492727B1 (ko) * | 2001-11-15 | 2005-06-07 | 엘지.필립스 엘시디 주식회사 | 포토레지스트의 잔사불량이 방지된 반도체 도핑방법 및이를 이용한 액정표시소자 제조방법 |
TW588463B (en) * | 2003-04-04 | 2004-05-21 | Au Optronics Corp | A method for forming a low temperature polysilicon complementary metal oxide semiconductor thin film transistor |
-
2006
- 2006-03-01 DE DE102006009280A patent/DE102006009280B4/de not_active Expired - Fee Related
- 2006-08-09 TW TW095129141A patent/TWI320221B/zh not_active IP Right Cessation
- 2006-10-04 US US11/542,779 patent/US7723175B2/en not_active Expired - Fee Related
- 2006-11-06 KR KR1020060108936A patent/KR100790087B1/ko active IP Right Grant
-
2007
- 2007-01-12 JP JP2007028552A patent/JP4888864B2/ja not_active Expired - Fee Related
-
2010
- 2010-03-11 US US12/721,650 patent/US7910997B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
DE102006009280B4 (de) | 2007-11-29 |
KR20070090064A (ko) | 2007-09-05 |
US20100163996A1 (en) | 2010-07-01 |
US7910997B2 (en) | 2011-03-22 |
DE102006009280A1 (de) | 2007-09-06 |
JP4888864B2 (ja) | 2012-02-29 |
TW200735278A (en) | 2007-09-16 |
KR100790087B1 (ko) | 2008-01-02 |
US7723175B2 (en) | 2010-05-25 |
US20070207576A1 (en) | 2007-09-06 |
JP2007235127A (ja) | 2007-09-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20020168802A1 (en) | SiGe/SOI CMOS and method of making the same | |
KR100218500B1 (ko) | 실리콘막 및 그 제조 방법과 이를 포함하는 박막트랜지스터 및 그 제조방법 | |
TW200306009A (en) | Semiconductor device and method of manufacturing the same | |
JPS5856409A (ja) | 半導体装置の製造方法 | |
TW200826293A (en) | Read-only memory and method for manufacturing the same | |
JP2009295996A (ja) | 薄膜トランジスタ | |
JP2008047903A (ja) | 薄膜トランジスタアレイ基板の製造方法 | |
TW201214709A (en) | Polysilicon resistors formed in a semiconductor device comprising high-k metal gate electrode structures | |
KR100522275B1 (ko) | SiGe/SOI CMOS 및 그 제조 방법 | |
TWI280663B (en) | Semiconductor device and manufacturing method for the same | |
TWI320221B (en) | Verfahren zur herstehuna von cmos-schaltkreisen | |
US20140312349A1 (en) | Thin film transistor and manufacturing method thereof and array substrate including the thin film transistor | |
TWI227362B (en) | Liquid crystal display manufacturing process and polysilicon layer forming process | |
US5753544A (en) | Crystallization process and method of manufacturing thin film transistor using same | |
KR100623691B1 (ko) | 표시장치의 제조방법 | |
JP2004356520A (ja) | 半導体装置およびその製造方法 | |
JPH0355829A (ja) | 半導体装置の製造方法 | |
KR101054798B1 (ko) | 다결정 실리콘 박막 트랜지스터 및 그 제조방법 | |
JPS59151466A (ja) | 縦型mosfet | |
JP2919333B2 (ja) | 半導体装置の製造方法 | |
JP2003078141A (ja) | 半導体装置及びその製造方法と携帯電子機器 | |
JPH04107916A (ja) | 半導体装置の製造方法 | |
JPH1174215A (ja) | 半導体装置の製造方法 | |
JPS5935464A (ja) | 相補型mos半導体装置及びその製造方法 | |
JPH02194561A (ja) | 薄膜半導体装置とその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |