TWI291154B - Shift register and display device using the same - Google Patents

Shift register and display device using the same Download PDF

Info

Publication number
TWI291154B
TWI291154B TW093120366A TW93120366A TWI291154B TW I291154 B TWI291154 B TW I291154B TW 093120366 A TW093120366 A TW 093120366A TW 93120366 A TW93120366 A TW 93120366A TW I291154 B TWI291154 B TW I291154B
Authority
TW
Taiwan
Prior art keywords
signal
shift register
output
flip
input
Prior art date
Application number
TW093120366A
Other languages
English (en)
Other versions
TW200504654A (en
Inventor
Yuhichiroh Murakami
Hajime Washio
Sachio Tsujino
Seijirou Gyouten
Eiji Matsuda
Original Assignee
Sharp Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kk filed Critical Sharp Kk
Publication of TW200504654A publication Critical patent/TW200504654A/zh
Application granted granted Critical
Publication of TWI291154B publication Critical patent/TWI291154B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Shift Register Type Memory (AREA)

Description

1291154 (1) 九、發明說明 【發明所屬之技術領域】 本發明係有關於一種適用於液晶顯示裝置的驅動電路 等,而可應答於電壓較低之輸入信號而動作的移位暫存器 、與使用其之上述液晶顯示裝置等的顯示裝置。 【先前技術】
在液晶顯示裝置的掃描信號線驅動電路及資料信號線 驅動電路中,爲了要製作供給到各掃描信號線的掃描信號 、或是取得在從影像信號取樣各資料信號時的時間( timing )乃廣泛地使用移位暫存器。另一方面,電子電路 的消耗電力則與頻率、負載電容、電壓的2次方呈比例地 變大。因此,包含產生針對顯示面板的影像信號的電路等 的外部的電路在內,爲了要減低上述消耗電力,則有將驅 動電壓設成愈來愈低的傾向。
然而,如各畫素電路或掃描信號線驅動電路及資料信 號線驅動電路等般,爲了要確保寬廣的顯示面積而以多結 晶矽薄膜電晶體所形成的電路,即使是在基板間或是同一 基板內,由於臨限値電壓的差異也會到達『V』左右,因 此在驅動電壓包含會吸收該臨限値電壓之偏移所造成之影 響的範圍(margin ),而難以說減低驅動電壓已獲得充分 地進展。另一方面,如上述影像信號的產生電路般,對於 利用單結晶砂電晶體的電路而言’驅動電壓多數是例如設 在5『V』或3.3『V』或更低的値。 -5 - (2) 1291154 因此,如上述影像信號的產生電路般,從外部的電路 將較移位暫存器的驅動電壓爲低的開始脈衝或時脈施加在 顯示面板。此時,在移位暫存器則使用可讓上述開始脈衝 或時脈昇壓的位準移位器。 當導入該位準移位器時,如日本國公開特許公報「特 開200卜1 3 5 093號公報」(公開日2001年5月18日)所 示般,在開始脈衝藉由位準移位器而昇壓後,則將其輸入 到構成移位暫存器之正反器的初段,而時脈在藉由位準移 位器而昇壓後,則經由緩衝器共同地供給到所有段的正反 器。此時,驅動上述緩衝器的電壓的負載則成爲大約位在 面板之移位(SHIFT )方向之一邊的時脈線(CLOCK LINE)的負載、與和其相連之電晶體的OFF電容等的負 載的合計,因此成爲一非常大的値。而此則會導致被送到 移位暫存器之各段的正反器的時脈會大大地延遲,因此該 構成在頻率快的電路中並不被採用,一般而言,經常被使 用在頻率慢的掃描信號線驅動電路等中。又,在此構成中 ,由於負載非常的大,因此連消耗電力也會變大。因此, 對於如資料信號線驅動電路般之頻率快的電路,則移位暫 存器之每個正反器皆具有位準移位器。 圖1 8爲表示該構成之典型的習知技術之移位暫存器 1之電氣構成的方塊圖。該移位暫存器1則被揭露於曰本 國公開特許公報「特開2000-3 3 9984號公報」(公開曰 2000年 12月 8日)〔對應美國公開公報「 US2003/0 1 74 115A1」(公開日 2003 年 09 月 18 日)〕及 (3) 1291154 「特開200 1 -3 07495號公報」(·公開日200 1年11月2 曰)等。該移位暫存器1大略是由具備有移位暫存器部2 與位準移位器部3所構成。在構成移位暫存器2之多數η 段之正反器fl' f2、 · · ·、fn-1、fn的輸入側分別設置 個別對應的位準移位器lsl、ls2、 · · ·、lsn-1、lsn,
又,在最終段fn的輸出側則更設有位準移位器lsn+l,在 初段之正反器Π側的位準移位器lsl的前段更設有位準 移位器1 s 0。
上述位準移位器1st)從來自上述影像信號的產生電路 的上述5〔 V〕左右之振幅的開始脈衝SP及其反轉信號 SPB而昇壓到作爲移位暫存器部2之驅動電壓例如1 5〔 V 〕左右的開始脈衝SPO,在上述位準移位器部3中,輸入 到與上述移位暫存器部2之初段之正反器Π對應的位準 移位器lsl的致能端子ΕΝΑ。在位準移位器lsl,則來自 上述影像信號的產生電路的上述5〔 V〕左右之振幅的時 脈信號CK、CKB輸入到時脈輸入端子CK、CKB。在上述 致能信號ΕΝΑ處於主動(active )的高位準的期間內,會 從其輸出端子OUT輸出時脈信號CK。 上述位準移位器lsl的輸出信號11在除了當作輸出被 輸出到移位暫存器1的外部外,也在反相器invs 1中被反 轉後,則被輸入到上述初段之正反器Π低主動(L〇w active)的設定輸入端子SB。該正反器fl會將來自2段 後方的位準移位器ls3的輸出信號13輸入到重置輸入端子 而被重置,而來自其輸出端子Q的輸出信號ql輸入到下 (4) 1291154 一段之位準移位器ls2的致能端子ΕΝΑ。
以後同樣地位準移位器ls2-lsn的輸出信號12-ln,在 除了當作輸出被輸出到移位暫存器1的外部外,也在反相 器invs2-inVSn中被反轉後,則被輸入到上述初段之正反 器f2-fn的設定輸入端子SB。又,各正反器f2-fn會根據 來自2段後方的位準移位器ls4-lsn+l的輸出信號14-ln+l 而被重置,而來自其輸出端子Q的輸出信號q2-qn-l會被 輸入到下一段之位準移位器ls3-lsn的致能端子ΕΝΑ。 但是上述時脈信號CK、CKB相對於在奇數段的位準 移位器lsl、ls3、 · ••中分別被輸入到時脈輸入端子 CK、CKB,則在偶數段的位準移位器1S2、ls4、 · · ·中 分別被輸入到時脈輸入端子CKB、CK。 藉此,各位準移位器ls2-lsn+l則在每時脈信號CK、 CKB的1/2周期會依序進行移位動作。
各位準移位器Is 1-1 sn的輸出信號11-In則在延遲電路 dl -dn中,如後所述般如使得取樣脈衝彼此不重疊地調整 過時間後,經由緩衝器bl-bn當作取樣脈衝sll-sln被輸 出,利用該取樣脈衝si 1-sin在上述掃描信號線驅動電路 或資料信號線驅動電路中依序選擇信號線。 圖1 9爲說明如上所構成之移位暫存器1之動作的波 形圖。根據彼此呈逆相(相位偏移1 80° )的時脈信號CK 、CKB,爲該時脈信號CK、CKB的1/2周期的開始脈衝 SP,如上所述會根據各正反器fl-fn而每時脈信號CK、 CKB的1/2周期依序被移位(shift )而成爲上述輸出信號 -8 - (5) 1291154 11-ln。此外,如上所述,各正反器fl-fn-1會根據來自後 2段之位準移位器ls3-lsn+l的輸出信號13-ln+l而被重置 ,又,最終段的正反器fn會根據來自後1段之位準移位 器lsn+Ι的輸出信號ln+1而被重置。更且,最終段的正 反器fn+1會根據自己的輸出信號ln+1,而經由前段的正 反器fn在短時間內被重置。
在如上述般所構成的移位暫存器1中,各正反器Π -fn由於利用設定重置正反器(SR-FF )將其正相的輸出信 號ql-qn使用在下一段的位準移位器ls2-lsn+l,因此只有 在其輸出信號ql-qn處於主動期間內位準移位器ls2-lSn+l 才會動作。因此如上述圖19所示般在位準移位器ls2-lsn 之主動期間之前半的時脈信號CK、CKB的1/2周期,該 位準移位器ls2-lsn對於應該驅動之正反器f2-fn的移位動 作不會有貢獻(前段的正反器fl-fn-Ι在時脈信號CK、 CKB下一次切換的時間之前,若將上述輸出信號ql-qn切 換成主動時可以實現所期望的動作),而成爲一浪費的時 間。 另一方面,在位準移位器Is 1-1 sn+Ι動作期間內,在 該位準移位器lsl-lsn+Ι會流有穩定的電流而產生電力消 耗。在此,當位準移位器爲電壓驅動型時,由於被施加時 脈信號的輸入開關元件只有在上述時脈信號處於主動的期 間內才會導通,因此即使是低消耗電力,也必須讓該時脈 信號的振幅變得較該輸入開關元件的臨限値電壓爲高,因 此無法應付上述的低電壓化。因此,位準移位器,即使讓 -9- (6) 1291154
輸入開關元件導通/遮斷之輸入信號的振幅較該輸入開關 元件的臨限値電壓爲低,也必須設成一可以毫無障礙地對 輸入信號實施位準移位的電流驅動型,而在動作中會有被 施加時脈信號的輸入開關元件會經常導通而導致消耗電力 變大的問題。結果液晶顯示裝置等之已搭載了該移位暫存 器1之機器的消耗電力會變大,而對於小型攜帶終端機或 行動電話等,則電池等的電力會被大量地消耗而縮短使用 時間。
又在日本國公開特許公報「特開2001-356728號公報 」(公開日2001年12月26曰)〔對應美國公開公報「 US200 1 /0043 496A1」(公開日 200 1 年 11 月 22 日)〕的 圖2 1中,則將時脈信號輸入到閘電路,且將由該電路所 移位的信號輸入到正反器,而從正反器取出輸出脈衝。在 該構成中,當正反器之輸出脈衝的脈衝長度爲時脈信號之 1個脈衝單位(1周期的一半)時,則閘電路的動作期間 成爲時脈信號之1個脈衝單位,但當正反器之輸出脈衝的 脈衝長度爲時脈信號之2個以上的脈衝單位時,則閘電路 的動作期間同樣地成爲時脈信號之2個以上的脈衝單位。 因此,當輸出脈衝的脈衝長度變長時,則在閘電路中的消 耗電力也會變大。 【發明內容】 本發明的目的在於實現一消耗電力少的移位暫存器及 使用其之顯示裝置。 -10- (7) 1291154 本發明之移位暫存器,爲了要達成以上的目的,包含 有:讓所輸入的信號同步於時脈信號依序被傳送,且根據 較上述時脈信號之振幅爲大的驅動電壓而驅動的多段正反 器; 針對上述時脈信號實施位準移位,而將其施加在上述 各正反器的各位準移位器;及 控制上述各位準移位器之動作期間的各動作控制手段
上述移位暫存器之各個,係由:上述各動作控制手段 ,與上述各位準移位器的輸出信號或其反轉信號成爲輸入 信號的上述各正反器而構成段, 藉著至少將上述各段的正反器的輸出信號或其反轉信 號輸入到本身的段以外的上述動作控制手段,而依序將上 述所輸入的信號加以傳送, 在上述各段中,上述動作控制手段會控制上述位準移 位器的動作期間成爲短於上述時脈信號的周期。 φ 根據以上的構成,由動作控制手段、藉由該動作控制 手段而被控制動作期間的位準移位器、及被輸入有該位準 移位器的輸出信號或其反轉信號的正反器而構成段,藉著 至少將上述各段的正反器的輸出信號或其反轉信號輸入到 本身的段以外的上述動作控制手段,而藉由正反器依序傳 送所輸入的信號。此時,各段的位準移位器的輸出信號或 其反轉信號、及正反器的輸出信號或其反轉信號,則當作 在各段間依序輸出的脈衝信號而輸出到移位暫存器的外部 -11 - 1291154
當將各段的位準移位器的輸出信號或其反轉信號當作 輸出到移位暫存器的外部的脈衝信號來使用時,由於位準 移位器的動作期間最低限度只會是該脈衝信號的脈衝長度 而已,因此當該脈衝長度短於時脈信號的周期時,則位準 移位器的動作期間也可以是短於時脈信號的周期。亦即, 位準移位器的動作期間,當將位準移位器的輸出信號或其 反轉信號設爲上述脈衝信號時,則會較以往最短的時脈信 號的周期的長度更短。因此,當想要產生例如脈衝長度與 時脈信號的脈衝長度相等的脈衝信號時,則若動作控制手 段會控制上述位準移位器的動作期間成爲相等於時脈信號 的脈衝長度,則在位準移位器中可以減少消耗電力。
又當將各段的正反器的輸出信號或其反轉信號當作該 脈衝信號來使用時,當正反器的輸出信號暫時上升時,則 可以另外任意地來設定該輸出信號的下降時刻,由於不需 要持續地讓位準移位器動作,因此可將位準移位器的動作 期間設成短於上述時脈信號的周期。亦即,位準移位器的 動作期間,當將正反器的輸出信號或其反轉信號當作脈衝 長度較時脈信號的脈衝長度爲大的脈衝信號來使用時,則 動作期間不同於以往在時脈信號的周期以上,而是與脈衝 長度無關地短於時脈信號的周期。因此,當想要產生例如 與時脈信號的脈衝長度的2倍相等之脈衝長度(時脈信號 的周期)的取樣脈衝時,若動作控制手段會控制位準移位 器的動作期間能與取樣脈衝的脈衝長度無關地包含正反器 -12 - 1291154 Ο) 的輸出信號的上升時刻,而成爲短於時脈信號之周期的長 度時,則在位準移位器中可以減少消耗電力。
又本發明之顯币裝置’爲了要達成上述的目的,包含 有:藉由掃描信號線驅動電路及資料信號線驅動電路,對 由彼此交叉的多條掃描信號線及資料信號線所區隔形成的 各畫素領域,介由上述掃描信號線及資料信號線而寫入影 像信號進行畫像顯示的掃描信號線驅動電路及資料信號線 驅動電路;上述掃描信號線驅動電路及資料信號線驅動電 路之至少其中一方具備有上述移位暫存器。 根據以上的構成,藉由彼此交叉的多條掃描信號線及 資料信號線來區隔形成各畫素領域,而藉著由上述掃描信 號線驅動電路及資料信號線驅動電路分別依序選擇上述掃 描信號線及資料信號線來進行顯示的矩陣顯示裝置之中, 在上述掃描信號線驅動電路及資料信號線驅動電路之至少 其中一方搭載了上述任何一個的移位暫存器。
因此可以實現一光是減少移位暫存器之消耗電力就可 以減少整體之消耗電力的顯示裝置。 本發明之又一其他目的、特徵、及優點則可由以下的 記戴可明白。又本發明之優點請根據參照所附的圖面的以 下說明而明白。 【實施方式】 (實施形態1 ) 若參照圖1-圖11及圖20-圖23來說明本發明之一實 -13- (10) 1291154 施形態時則如下所述。 圖1爲表示本發明之一實施形態之移位暫存器11之 電氣構成的方塊圖。該移位暫存器11大致上是由具備有 移位暫存器部12與位準移位器部13而構成,構成移位暫 存器部12之多個η段的正反器FI、F2.....Fn-1,Fn的 輸入側則分別設有個別對應的位準移位器1^1、1^2、··· 、LSn-1、LSn,又在最終段的正反器Fn的輸出側更設有 位準移位器LSn+1而在初段的正反器F1側更設有位準移 位器LS0。 上述位準移位器LS0則根據來自上述影像信號產生電 路的上述5〔 V〕左右之振幅的開始脈衝SP及其反轉信號 s P B而產生作爲移位暫存器部2之驅動電壓之例如昇壓到 15〔 V〕左右之的開始脈衝SP0,在上述位準移位器部13 中,則輸入到與在移位暫存器部1 2中的初段的正反器F1 對應之位準移位器LS 1的致能端子ΕΝΑ,在位準移位器 LS 1則將來自上述影像信號產生電路的上述5〔 ν〕左右 之振幅的時脈脈衝CK及其反轉信號CKB分別輸入到時 脈輸入端子CK、CKB,而從其輸出端子0UT,當上述致 能端子ΕΝΑ處於主動的高位準的期間,會對時脈脈衝CK 實施位準移位而輸出。上述位準移位器LSI的輸出信號 L 1,除了當作輸出到移位暫存器n的外部的信號而輸出 外’在經由反相器IN V S 1反轉後,則被輸入到上述初段 的正反器F1之低主動(Low active)的設定輸入端子SB 。因此,該正反器F1的反轉輸出信號qbi則同步於位準 -14- (11) 1291154 移位器LS 1之輸出信號L i的0N時間而成爲主動的低位 準。該正反器F1則將來自2段後方的位準移位器LS 3的 輸出信號L3輸入到重置輸入端子r而被重置,而來自其 反轉輸出端子QB的反轉輸出信號qB 1則輸入到本發明的 控制電路CN1。
在上述控制電路CN1則被輸入了上述正反器F1的反 轉輸出信號QB1與上述位準移位器LSI的輸出信號L1, 而在位準移位器LSI的輸出信號L1從主動的高位準變爲 非主動的低位準的同時,其輸出信號0C1成爲主動的高 位準,而在位準移位器L S 1的反轉輸出信號Q B 1從主動 的低位準變爲非主動的高位準的同時,上述輸出信號0C 1 成爲非主動的低位準。上述輸出信號0C1會被輸入到下 一段之位準移位器LS2的致能端子ΕΝΑ。因此,位準移 位器L S 2當在上述輸出信號〇 C 1處於高位準的期間內會 動作,而對時脈脈衝CKB實施位準移位而從輸出端子 OUT當作輸出信號L2輸出外,也經由反相器INVS2被輸 入到正反器F2。如此般,控制電路(動作控制手段)CN 1 會控制下一段的位準移位器LS2的動作期間。控制電路( 動作控制手段)CN2-CNn也分別控制下一段的位準移位 器的動作期間。 以下同樣地位準移位器LS2-LSri的輸出信號L2-Ln 除了當作輸出到移位暫存器1 1的外部的信號而輸出外, 在經由反相器INVS2-INVSn反轉後,則被輸入到對應的 段的正反器F2-Fn的設定輸入端子SB。 -15- (12) 1291154 又’各正反器F2-FH-1則根據來自2段後方的位準移 位器LS4-LSn+l的輸出信號L4-Ln+1被重置,而來自其 反轉輸出端子QB的反轉輸出信號QB2_QBn_i則經由控制 電路CN2-CNn-l而被輸入到下一段的正反器F3-Fn的致 能端子ΕΝΑ。
但是相較於上述時脈脈衝CK、CKB在奇數段的位準 移位器LSI ’ LS3,···分別被輸入到時脈輸入端子CK、 CKB,在偶數段的位準移位器LS2,LS4,…則分別被輸 入到時脈輸入端子CKB、CK。藉此,各正反器FI -Fn則 在每時脈信號CK、CKB的1/2周期依序進行移位動作。 各位準移位器LSl-LSn的輸出信號Ll-Ln則經由緩 衝器Bl-Bn而當作取樣脈衝SLl-SLn而輸出。利用該取 樣脈衝SLl-SLn可在上述掃描信號線驅動電路及資料信號 線驅動電路中依序選擇信號線。
在本實施形態中,由位準移位器LSk ( k = 2-n )、控 制位準移位器LSk之動作期間的控制電路CNk-1、及位準 移位器LSk之輸出信號Lk的反轉信號成爲輸入信號的正 反器Fk而構成段。此外,各段之正反器Fk的反轉輸出信 號QBk則被輸入到作爲本身段以外之控制電路CNk+ 1, 而藉由正反器Fl-Fn依序轉送開始脈衝SP及其反轉信號 SPB。在該k = 2-n之各段的位準移位器LSk的動作期間則 成爲和以往之位準移位器的動作期間比較的對象。位準移 位器LSO· LSI· LSn+Ι、正反器F1、及控制電路CNn, 爲了要在移位暫存器11中完成與上述同樣的轉送動作, -16- (13) 1291154 乃成爲一針對各段的位準移位器、正反器、控制電路所附 加的電路。在圖1中,則與上述的段不同,乃圖示出由位 準移位器LSi、正反器Fi、控制電路CNi ( i=l-n)分別構 成1個區塊(block)的情形。在此,1個區塊含有1個正 反器Fi,而1個區塊相當於1段,此外,在本實施例中 ,雖然將位準移位器LSl-LSn的輸出信號Ll-Ln的反轉 信號設爲正反器Fl-Fn的輸入信號,但也可以將位準移位 器的輸出信號設爲正反器的輸入信號。又,在本實施例中 ,雖然將正反器Fl-Fn的反轉輸出信號QBl-QBn設爲控 制電路CNl-CNn的輸入信號,但也可以將正反器的正轉 輸出信號設爲控制電路的輸入信號。又,在本實施例中, 雖然將位準移位器的輸出信號Ll-Ln (或是其反轉信號) 輸入到控制電路CNl-CNn,但也可以至少將正反器的正 轉輸出信號或反轉輸出信號輸入到控制電路。 圖2爲表示上述控制電路CNl-CNn之構成的說明圖 。控制電路CNl-CNn (以下當必須要明示各構成的順位 時,則加上上述1、2.....η等的數字來表示,當表示任 意的順位時,則加上數字i來表示,特別是不需要明示順 位時,則省略上述數字。又,當要區別段時,則利用數字 k)則彼此的構成相同,如圖2所示般由n 0 R電路來構成 。該控制電路CNi則在其中一個輸入端子輸入有來自所對 應的段的位準移位器L S i的輸入信號l i,而在另一個輸 入端子則輸入有來自所對應的段的正反器F i的反轉輸出 信號Q B i,而輸出信號Q C i被輸入到下一段的位準移位器 -17- (14) 1291154 LSi+1的致倉g端子ΕΝΑ 〇
上述NOR電路當至少其中一個輸入爲高位準時,則 輸出低位準。另一方面,正反器Fi的反轉輸出信號QBi 是一將位準移位器L S i的輸出信號L i設爲低主動狀態。 因此,如圖3所示般,當上述正反器Fi的反轉輸出信號 QB及位準移位器LSi的輸出信號Li均成爲低位準時,則 該NOR電路會輸出高主動的輸出信號QCi,而該輸出信 號QCi會被輸出到下一段的位準移位器LSi + Ι且將輸出信 號L i + 1輸出。
圖4爲說明如上所構成的移位暫存器1 1的動作的波 形圖。根據彼此呈逆相(相位偏移1 8 0度)的時脈信號 CK、CKB,該時脈信號CK、CKB的1/2周期單位的開始 脈衝SP會每該1/2周期單位即依序被移位,成爲上述輸 出信號Ll-Ln的點則與上述的圖19相同。此外,如上所 述,各正反器Fl-Fn-Ι則根據位於後2段的位準移位器 LS3-LSn+l的輸出信號L3-Ln+1而被重置,最終段的正反 器Fn則據位於12段後方的位準移位器LSn+Ι的輸出信 號Ln+Ι而被重置更且,最終段的位準移位器LSn+Ι則根 據自己的輸出信號Ln+Ι,經由前段的正反器Fn在短時間 內被重置。 然而,應該要注目的是該移位暫存器11會根據來自 上述控制電路CNl-CNn的輸出信號QCl-QCn而使得下一 段的位準移位器LS2-LSn+l的動作會被限制在於該段中 應該輸出輸出信號L2-Ln+1的期間內。亦即,當在正反器 -18- (15) 1291154
Fi的設定輸入端子SBi輸入主動的信號(低位準)時, 該正反器Fi的反轉輸出信號QBi會同步於輸入信SBi的 ON時間而成爲主動(低位準)。但是在本貫施形备中’ 上述控制電路CNi之該段的輸出信號Li會成爲非主動( 低位準),且在下一段的位準移位器LSi + Ι成爲非主動( 低位準)之前會將上述輸出信號QCi設爲非主動(低位準 ),而禁止上述位準移位器LSi+Ι的動作。
藉此,由與上述圖1 9相比可知,在本實施形態中, 在圖4中實施斜線表示的期間(相當於時脈信號CK、 CKB的脈衝長度=1/2的周期的期間)則重新成爲讓上述 移位暫存器LS2-LSn的動作停止的期間,如此般可以減少 消耗電力。
此外,位準移位器LS則在時脈信號CK、CKB爲主 動(奇數段的位準移位器LSI,LS3,…的CK爲高位準 ,而CKB爲低位準)的期間內可讓致能端子ΕΝΑ上升, 因此,上述致能端子ΕΝΑ的延遲若不超過時脈信號CK、 CKB的1/2周期時,則可以正常地動作。 如此般,在上述各段中,控制電路CNk-1 ( k = 2-n ) 將移位暫存器LSk的動作期間控制成包含位準移位器LSk 的輸出信號的上升時間在內而不超過時脈信號CK、CKB 的周期。在此,所謂的輸出信號的上升時間係意味著脈衝 的開始時間,包含了朝著高位準側的輸出信號及朝著低位 準側的輸出fg號寺兩者。由於將各段的位準移位器L S k的 輸出信號(或是其反轉信號當作輸出到移位暫存器1 1的 -19- (16) 1291154
外部的脈衝信號(取樣信號或掃描信號),因此,位準移 位器LSk的動作期間最低限度只要是該脈衝信號的脈衝長 度即可’當該脈衝長度不超過時脈信號CK、CKB的周期 時’則位準移位器LSk的動作期間可以不超過得時脈信號 CK、CKB的周期。亦即,當位準移位器LSk的動作期間 ’當將位準移位器LSk的輸出信號(或其反轉信號)設爲 上述脈衝信號時,則會變得較以往最短的時脈信號CK、 CKB的周期的長度爲短。因此,如圖4所示般,當想要 產生脈衝長度與時脈信號CK、CKB的脈衝長度相等(時 脈信號CK、CKB的1/2周期)的脈衝信號時,則控制電 路CNk-Ι若是將位準移位器LSk的動作期間控制成相等 於時脈信號CK、CKB的脈衝長度),則可以減少消耗電 力。
此外,位準移位器LSn+1雖然不是屬於會將輸出信 號輸出到位於移位暫存器11之外部的段或是區塊(block )的位準移位器,但是在該位準移位器LSn+1的動作期 間內,從圖4之輸出信號OCn的波形可知,相較於不具 備控制電路CNn的情形,會縮短一時脈信號CK、CKB的 脈衝長度(時脈信號CK、CKB的1/2周期)。又’雖然 位準移位器LSI不屬於段,而是屬於區塊((block), 但由於該動作期間也只是SP的主動期間而已,因此大約 可以縮短到時脈信號CK、CKB的脈衝長度(時脈信號 CK、CKB 的 1/2 周期)。 藉由以上可以實現消耗電力少的移位暫存器。 -20- (17) 1291154
圖5爲表示上述正反器F的一構成例的方塊圖。在高 位準的驅動電壓Vdd的電源線與低位準的驅動電壓Vssd 的電源線之間則呈彼此串聯連接有P型的MOS電晶體P 1 及N型的MOS電晶體N2、N3,在電晶體PI、N3的閘極 則被供給低主動的上述設定信號SB,而在在電晶體N2的 閘極則被供給高主動的重置信號R。更且,彼此連接的上 述電晶體PI、N2的汲極電位則在反相器INVS1經反轉而 成爲上述反轉輸出信號 QB,且再於另1段的反相器 INVS2中經正轉成爲正轉輸出信號Q。
另一方面,在電源線之間則彼此呈串聯地連接有P型 的MOS電晶體P4、P5及N型的MOS電晶體N6、N7, 上述電晶體P5、N6的汲極則被連接到上述反相器INV1 的輸入,而由該反相器INV 1所產生的反轉輸出信號QB 則被回饋到兩電晶體P5、N6的閘極。更且,在上述電晶 體P4則被給予重置信號R,而在上述電晶體N7則被給予 設定信號S B。 因此’在正反器F中,如圖6所示般,當重置信號R 爲非主動(低位準)的期間,當設定信號SB變化成主動 (低位準)時,則上述電晶-體P1會導通,而讓反相器 INV1的輸入變化成高位準。藉此,正轉輸出信號q成爲 高位準,而反轉輸出信號qB成爲低位準。在此狀態下, 電晶體P4、P5會根據重置信號R及反相器INV1的反轉 輸出信號QB而導通,反相器INV1的輸入被保持在上述 高位準。又,電晶體N 2、N 6會根據重置信號R及反相器 -21 - (18) 1291154 INV1的反轉輸出信號qb而遮斷,即使設定信號SB變化 成非主動(高位準)時,反相器INV 1的輸入也會被保持 在高位準’而正轉輸出信號Q仍被保持在高位準,反轉 輸出彳§號QB仍被保持在低位準。
之後’當重置信號R成爲主動(高位準)時,則電晶 體P4會遮斷,而電晶體N2會導通。在此,由於設定信 號SB仍爲非主動(高位準),因此,晶體P1會遮斷, 而電晶體N3會導通。因此,反相器INV1的輸入會變爲 低位準’而轉輸出信號q變爲低位準,反轉輸出信號qB 變爲高位準。如此般,可以實現一根據上述低主動的設定 信號SB來設定低主動的反轉輸出信號QB,而根據高主 動的重置信號R來重置上述反轉輸出信號QB的設定重置 正反器。
圖7爲上述位準移位器LS之一構成例的電氣電路圖 。該位準移位器LS大槪具備有:可對時脈信號CK、CKB 實施移位的昇壓·降壓部2 1、在不需要供給上述時脈信 號CK、CKB的期間會切斷對上述昇壓·降壓部21之電 力供給的電力供給控制部22、在停止期間內會切斷上述 昇壓·降壓部21與傳送時脈信號CK、CKB之信號線的 輸入控制部23、24、在上述停止期間內會切斷上述昇壓 •降壓部2 1之輸入開關元件(P 1 1、P 1 2 )的輸入信號控 制部25、26、及在上述停止期間內會將昇壓·降壓部21 的輸出維持在所設定的値的輸出安定部27。 上述昇壓·降壓部21具備有:是一輸入段的差動輸入 -22- (19) 1291154 對,而將成爲上述輸入開關元件之源極彼此連接的P型的 MOS電晶體Pll、P12、將所設定的電流供給到兩電晶體 PI 1、P12之源極的定電流源Ic、構成電流鏡電路,而分 別被連接到上述電晶體P 1 1、P 1 2之汲極而成爲主動負載 的N型的MOS電晶體N13、N14、及將差動輸入對的輸 出放大的CMOS構造的電晶體P15、N16。該圖7的構成 係表將電晶體P12側的輸入CK從輸出OUT作正轉輸出 的上述奇數號移位暫存器LSI、LS3、 ···的例子。當 爲奇數號移位暫存器LS2、LS4、 · · ·時,可將時脈信 號CK、CKB的輸入彼此互換。 在上述電晶體P 1 1的閘極則經由構成上述輸入控制部 24之N型的MOS電晶體N31而被輸入有時脈信號CKB ,而在上述電晶體P 1 2的閘極則經由構成上述輸入控制部 23之N型的MOS電晶體N33而被輸入有時脈信號CK。 又,上述電晶體P 1 1的閫極則經由構成上述輸入信號控制 部26之P型的MOS電晶體P32而被推拉(pull up )到高 位準Vdd之驅動電壓的電源線,同樣地上述電晶體P12 的閘極則經由構成上述輸入信號控制部25之P型的MOS 電晶體P34而被推拉(pull up)到高位準Vdd之驅動電 壓的電源線。此外,在上述電晶體N31、N33、P32、P34 的閘極則共同被給予致能信號ΕΝΑ。 因此,當致能信號ΕΝΑ成爲主動的高位準時,除了 容許經由上述電晶體Ν31、Ν33將時脈信號CKB、CK輸 入到電晶體Ρ32、Ρ34外,也切斷電晶體Ρ32、Ρ34。相較 -23- (20) 1291154 於此,當能信號ΕΝΑ成爲非主動的低位準時,則除了切 斷上述電晶體Ν31、Ν33而阻止輸入時脈信號CKB、CK 外,也讓電晶體Ρ32、Ρ34導通,將電晶體Ρ11、12的閘 極推拉(pull up)到高位準Vdd,而讓輸入段的該電晶體 P11、12確實地成爲OFF。
另一方面,除了上述電晶體N 1 3、N 1 4的閘極彼此連 接外,也被連接到電晶體P 1 1、N 1 3的汲極。相較於此, 彼此被連接的電晶體P 1 2、N 1 4的汲極成爲輸出段,而被 連接到上述電晶體P 1 5、N 1 6的閘極。電晶體N 1 3、N 1 4 的源極則經由構成上述電力供給控制部22之N型的M0S 電晶體N 2 1而被連接到低位準V s s d之驅動電壓的電源線 。在上述M0S電晶體N21的閘極則被給予上述致能信號 ΕΝΑ。
因此,當致能信號ΕΝΑ成爲主動的高位準時,則經 由上述電晶體Ν 2 1將電源供給到上述昇壓·降壓部2 1, 而當致能信號ΕΝΑ成爲非主動的低位準時,則停止將電 源供給到上述昇壓·降壓部2 1。 又,上述輸出安定部27是一讓在停止期間內之該移 位暫存器LS的輸出信號OUT安定化成爲低位準Vs Sd之 驅動電壓位準的電路,是由在閘極被供給有上述致能信號 ΕΝΑ,而將上述電晶體P15、N16的閘極推拉(puii up) 連接到高位準V d d之驅動電壓的電源線的p型的μ O S電 晶體P41所構成。 如上所述的位準移位器L S,當表示上述致能信號 -24- (21) 1291154 ΕΝΑ動作時(高位準),則電晶體Ν21、Ν3 1、Ν33導通 ,而切斷電晶體Ρ32、Ρ34、Ρ41。在此狀態下,在來自定 電流源Ic的電流流經電晶體Pll、Ν13或電晶體Ρ12、 N 1 4後,更會流經電晶體N2 1。又,在兩電晶體P 1 2、
P 1 1的閘極則被施加有時脈信號CK、CKB。結果,在兩 電晶體P 1 2、P 1 1的閘極會流有與各閘極·源極間電壓的 比例對應的電流。另一方面,由於電晶體N 1 3、N 1 4當作 主動負載而動作,因此,電晶體P 1 2、N 1 4之連接點的電 壓成爲一與上述時脈信號CK、CKB之電壓位準差對應的 電壓。在該電壓在電晶體P 1 5、N 1 6實施電力放大後,則 當作輸出信號OUT被輸出。
上述昇壓·降壓部21則與根據時脈信號CK、CKB 來切換輸入段之電晶體P1 2、P11的導通/切斷的構成,亦 即,電壓驅動型不同,是一在動作中輸入段的電晶體P 1 2 、P 1 1會經常導通的電流驅動型,如上所述,藉著根據兩 電晶體P 1 2、P 1 1之閘極·源極間電壓的比例將來自定電 流源Ic的電流實施分流,即使上述時脈信號CK、CKB的 振幅較輸入段的電晶體P 1 2、P 1 1的臨限値爲低,也可以 毫無障礙地對時脈信號CK、CKB實施移位。 結果,各位準移位器LS2-LSn+l,當根據來自控制電 路CNl-CNk的輸出信號OCl-Οηη將主動的高位準施加在 各致能信號ΕΝΑ時,則即使時脈信號CK、CKB的振幅較 驅動電壓的高側與低側的差(Vcc = Vdd-Vssd,例如 15V 左右)爲低時(例如來自上述影像信號產生電路的5V左 -25- (22) 1291154 右),則將被昇壓·降壓的輸出信號OUT輸出直到其振 幅到達上述Vcc爲止。 與此相反地,當上述致能信號ΕΝΑ爲表示停止動作 的非主動的低位準時,則從定電流源Ic欲經由電晶體 P 1 1、N 1 3或電晶體P 1 2、N 1 4而流動的電流則被電晶體 N2 1所切斷。因此,可以減少因爲該電流所造成的消耗電 流。
又,在此狀態下,各輸入控制部23、24的電晶體 N3 3、N31則被切斷。因此,用來傳送時脈信號CK、CKB 的信號線與輸入段的各電晶體P 1 2、P 1 1的閘極會被切離 。又,在停止中,由於各輸入控制部25、26的電晶體 P3 4、P32係被導通,因此,上述兩電晶體Pll、P12的閘 極電壓均會被推拉(pullup)到高位準的驅動電壓Vdd, 而將兩電晶體P 1 1、P 1 2切斷。藉此,則與切斷電晶體 N2 1的情形同樣地只會從定電流源Ic輸出電流,而能夠 減少消耗電流。 然而,在此狀態下,由於未供給電流給兩電晶體p 11 、P 1 2,因此,兩電晶體P 1 1、P 1 2無法當作差動輸入對來 動作,而無法決定在電晶體P 1 1、N 1 4之汲極彼此間之連 接點的電位。在此,當致能信號ENA表示動作停止時, 則輸出安定部27的電晶體Ρ41會導通。結果,上述輸出 端’亦即,電晶體Ρ15、Ν16的閘極電位會被推拉(pull UP)到高位準的驅動電壓Vdd,而使電晶體N16導通,且 輸出信號OUT成爲低位準。 -26- (23) 1291154 如此般,在致能信號ΕΝΑ,亦即,前段之控制電路 CNi-Ι的輸出OCi-Ι表示動作停止的期間,位準移位器 LSi的輸出信號OUTi,亦即,輸出信號Li則不管時脈信 號C K、C K B如何均被保持在低位準。結果,如在位準移 位器LS停止的期間輸出信號OUT成爲不定時,則由於可 以防止正反器F 1錯誤動作、或上述輸出信號Li錯誤動作 的情形,因此,能夠實現安定的動作。
圖8爲用來詳細地說明上述控制電路CN之動作的時 序圖。在時刻tl 1切換上述時脈信號CK、CKB,而在時 刻tl2,當輸出信號OCi-2成爲主動時,則下一段的位準 移位器LSi-Ι會在從上述輸出信號〇Ci-2的ON時間延遲 一在該位準移位器LSi-Ι的內部所產生的延遲時間W後 的時刻tl 3開始將輸出信號Li設爲主動。根據該位準移 位器LSi-Ι的輸出信號Li來設定正反器Fi-Ι,則連其輸 出QBi-Ι也成爲主動,而被輸入到控制電CNi-Ι。
然而,上述控制電路CNi-Ι,由於輸出信號Li-Ι爲主 動的高位準而未被設定,但是在時刻11 4,當切換時脈信 號CK、CKB時,則在較其爲延遲的時刻tl5,當上述輸 出信號Li-Ι成爲主動時,則將輸出信號〇Ci-l設爲主動 ,而讓下一段的位準移位器LSi起動。該輸出信號〇Ci-l 的ON時間則由於上述輸出信號Li-1的OFF時間是從想 要移位之時脈信號CK、CKB的OFF時間延遲一在移位暫 存器LSi-1中的延遲時間,因此會產生延遲。 因此,在位準移位器L S i中,從來自上述控制電路 -27- (24) 1291154 CNi-1的輸出信號〇Ci-l成爲主動的時刻ti5開始雖然可 以輸出輸出信號Li的主動高位準,但該輸出信號Li的 ON時間刻會減去在該位準移位器LSi的內部所產生的上 述延遲時間W,而從時刻11 6開始成爲ON。
剩下來的位準移位器及正反器均一邊重覆同樣的過程 而一邊輸出,但是當再度注意圖8之位準移位器LSi的輸 出信號Li時,則該輸出信號Li會輸出相對於前後的位準 移位益LSi-1、LSi+Ι的輸出信號Li-1、Li+Ι只有在圖8 之斜線部分才重疊的脈衝,如此般,由於可以產生彼此不 發生重疊的位準移位器的輸出脈衝,因此,在當作取樣用 的信號來使用時,可以防止因爲脈衝發生重疊而造成影像 信號大幅的變動,而將錯誤的影像信號寫入到資料信號線 的情形’或在當作掃描信號來使用時,可進行將在資料信 號線上的影像信號進行更新(reFresh)的處理等。
在此,在上述圖1 8所示的移位暫存器1中,如上所 述’爲了使脈衝不發生重疊,乃在從位準移位器Is 1-1 sn 的輸出信號OUT到緩衝器bl-bn之間分別設置延遲電路 dl-dn。圖2〇爲表示上述延遲電路d之一構成例的方塊圖 。延遲電路d具備有3段的反相器gl-g3、NOR電路g4。 來自上述位準移位器Is的輸出信號1在經過反相器g 1的 反轉後,除了被輸入到NOR電路g4之其中一個的輸入A 外’更經由2段的反相器gi、g2而被輸入到NOR電路 g4之另一個的輸入b。n〇R電路g4的動作如上所述般, 當至少其中一個的輸入爲高位準時會輸出低位準。 -28- (25) 1291154
因此,如圖21所示般,被輸入到該延遲電路^的位 準移位器Is的輸出信號1,當在時刻t2 1成爲主動的高位 準時,則NOR電路g4會從經過了在反相器gl、g2中的 延遲時間W後的時刻12 2開始,該2個的輸入A、B均成 爲低位準,而輸出主動的高位準,當在時刻t23上述輸出 信號1切換爲非主動的低位準時,其中一個的輸入A成 爲高位準,而將輸出設爲非主動的低位準。因此,根據在 圖2 1中實施斜線所表示的延遲時間W會讓來自上述位準 移位器1 s的輸出信號1的脈衝寬度變得狹窄。 另一方面,上述緩衝器b,如圖22所示般是由2段 的反相器gll、gl2所構成,因此,來自各緩衝器bl-bn 之輸出fg號s 11 - s 1 η則如圖2 3所不般成爲一彼此依上述延 遲時間W之間隔而分離的脈衝,而如上所述般脈衝不發 生重疊。
因此,藉由設置一可將上述位準移位器LS的動作時 間設爲必要之最小限度的上述控制電路CN來設定上述延 遲時間W,則不需要爲了消除輸出信號L的脈衝發生重 疊而必須設置延遲電路d,而可以簡化驅動電路,且能夠 實現窄緣化。 但是在本發明中,雖然不需要設置上述延遲電路d, 但是要設置上述控制電路CN。因此,當比較兩者時,當 延遲電路d如圖18所示般由2個的反相器與NOR電路所 構成時,則電晶體數目成爲2個x2段的CMOS反相器+4 個的NOR電路=8個。相較於此,上述控制電路CN,如 -29- (26) 1291154 圖2所示般是由NOR電路所構成,而電晶體數目成爲4 個。但是在控制電路CN中,由於將正反器F的輸出加以 回饋,因此會影響到配線的寬度。然而,一般而言,以產 生延遲爲目的的延遲電路則必須要加大反相器(在圖2 0 中爲g2、g3 )的尺寸,因此必須要有大的面積。因此, 即使是考慮該配線的寬度,如上所述般也可以達成窄緣化
此外,也可以取代成爲輸入到控制電路CN而輸出到 移位暫存器之外部的信號的位準移位器的輸出信號而改用 在到該移位暫存器之外部的輸入電路以後的電路之其中任 一者的輸入而讓該輸出到該移位暫存器之外部的信號產生 延遲。例如當爲取樣用的信號或掃描信號時,則當利用前 段之最終輸出的OFF時間來決定輸出到前段之外部之信 號的主動(active )開始時間時,則在輸出到前段之外部 的期間由於到該段之外部的輸出成爲非主動狀態,因此除 了到前段或次段的輸出確實不會發生重疊外,在到移位暫 存器之外部的輸出電路以後也不需要設置延遲電路,因此 可以藉由簡化驅動電路來實現窄額緣化。 圖9爲表示到上述控制電路CN之輸入之其他例子之 移位暫存器11a之電氣構成的方塊圖。該移位暫存器11a 則類似於圖1的移位暫存器1 1,而針對對應的部分附加 相同的參考符號且省略其說明。該移位暫存器11a之被輸 入到上述控制電路CNi與正反器Fi之設定輸入端子SB 的INVSi的輸入則爲緩衝器Bi的輸出SLi。當想將脈衝 -30- (27) 1291154 之間距更擴大時,則可以增加緩衝器B段數而加以調整。
如上所構成的移位暫存器1 1雖然可以廣泛地應用在 輸入信號的振幅較驅動電壓爲低的移位暫存器,但是較佳 的一使用例則就應用在畫像顯示裝置的情形來說明。圖 1〇爲該畫像顯示裝置31的方塊圖。該畫像顯示裝置31 大槪是由將用於產生影像信號DAT的控制信號3 3搭載在 顯示面板32而構成。上述顯示面板32具備有具有被配列 成矩陣狀之畫素PIX的顯示部34、用於驅動上述各畫素 PIX的掃描信號線驅動電路3 5及資料信號線驅動電路3 6 所構成。上述資料信號線驅動電路3 6是由移位暫存器 3 6a及取樣電路36b所構成,而該些移位暫存器35a、36a 之至少其中一者要使用上述移位暫存器11。
上述顯示部3 4及兩驅動電路3 5、資料信號線驅動電 路3 6爲了要減少製造時的麻煩以及配線電容,乃以單晶 片的形式被形成在同一基板上。又爲了要集成更多的畫素 PIX而擴大顯示面積,則上述顯示部34及驅動電路35、 資料信號線驅動電路3 6是由被形成在玻璃基板上之多結 晶矽薄膜電晶體等所構成。更且即使是使用600 °C以下之 一般的玻璃基板,也不會因爲應變點以上之製程而產生彎 曲及撓彎,因此上述多結晶矽薄膜電晶體是在600°C以下 的製程溫度所製造。 上述顯示部34藉由經由上述掃描信號線GL1〜GLm 及資料信號線SD1〜SDk將來自上述控制電路33的影像 信號DAT依序寫入到根據彼此交差的m個的掃描信號線 -31 - (28) 1291154 GL1〜GLm及k個的資料信號線sdi〜SDk所區隔而形成 的上述各畫素PIX的領域來進行畫像顯示。各畫素PIX 例如如圖1 1所示般地構成。在圖1 1中,上述掃描信號線 GL及資料信號線SD則在畫素Ρίχ附加表示位址之上述k 以下的任意的整數i及上述m以下的任意的整數j。
各畫素PIX是由具有閘極被連接到掃描信號線GL, 而源極被連接到資料信號線SD的場效電晶體(開關元件 )SW、其中一個的電極被連接到該場效電晶體SW的汲 極的畫素電容Cp而構成。上述畫素電容Cp的另一個電 極則全部的畫素PIX被連接到共用的共用電極線。上述畫 素電容Cp是由液晶電容CL、及因應必要而附加的輔助電 容Cs所構成。
因此當選擇畫素電容Cp時,則場效電晶體SW會導 通,而被施加在資料信號線SD的電壓則被施加在畫素電 容Cp。另一方面,當上述掃描信號線GL的選擇期間結束 ,而場效電晶體SW被切斷的期間,則畫素電容Cp會繼 續保持該切斷時的電壓。在此,液晶的透過率或反射率則 根據被施加在液晶電容C L的電壓而變化。因此,藉由選 擇掃描信號線GL而將與影像信號DAT對應的電壓施加在 資料信號線SD,藉此,可配合影像信號DAT而讓畫素 PIX的顯示狀態變化。 在此,在上述控制電路3 3到資料信號線驅動電路3 6 的中間則依據時間分割而將影像信號D A T傳送到各畫素 PIX,資料信號線驅動電路3.6則根據成爲時序(timing ) -32- (29) 1291154
信號之所設定的周期而在根據作用比爲5 0 % (也可以是 50%以下)的時脈信號SCK及其反轉信號SCKB、與開始 脈衝SSP及其反轉信號SSPB的時段從上述影像信號DAT 將影像資料抽出到各畫素PIX。具體地說上述移位暫存器 36a會與來自控制電路33的時脈信號SCK、SCKB的ON 時間呈同步地依序讓開始脈衝SSP、SSPB移位而產生上 述時脈信號SCK、SCKB的時間差半個周期之不同的輸出 信號S1〜Sn,取樣電路3 6b則在各S1〜Sn所表示的時間 對上述影像信號DAT實施取樣,且將其輸出到各資料信 號線SD1〜SDk。 同樣地,掃描信號線驅動電路3 5,其中上述移位暫 存器35a會與來自控制電路33的時脈信號GCK、GCKB 呈同步地依序讓開始脈衝GSP、GSPB移位而將時間各依 據所設定的間隔而不同的掃描信號輸出到掃描信號線GL 1 〜G L m 〇
如上所述所構成的畫像顯示裝置3 1,其中被形成在 顯示面板3 2上的顯示部3 4及驅動電路3 5、3 6,則如上 所述般是由多結晶矽薄膜電晶體等所構成,且其驅動電壓 V c c被設定在上述15〔V〕,相較於此’由另外的積體_ 路晶片所形成的上述控制電路3 3則是由單結晶矽薄膜電 晶體等所構成,且其驅動電壓Vcc被設定爲5〔 V〕或是 在此以下之較上述驅動電壓Vcc爲低的値。 此外,所謂的顯示部3 4及驅動電路3 5、3 6與控制電 路3 3雖然彼此是被形成在不同的基板上,但在兩者之間 -33- (30) 1291154
所傳送的信號的數目則會較在上述顯示部3 4與驅動電路 3 5、3 6之間之信號的數目大幅地減少,而大約包含有各 開始脈衝SSP、SSPB; GSP、GSPB及各時脈信號SCK、 SCKB ; GCK、GCKB。又由於控制電路33是由單結晶矽 薄膜電晶體等所構成,因此容易確保充分地驅動能力。因 此,即使是彼此被形成在不同的基板上也可以將在製造時 的麻煩及配線電容或消耗電力的增加情形抑制在不會造成 問題的程度。 如此一來可以實現一以單晶片形式被形成在顯示面板 3 2的驅動電路3 5、3 6係由以多結晶矽等來形成,且使驅 動電壓變得較外部電路爲高,藉此除了讓必要的移位暫存 器1 3只會在必要的最小限度的期間內被主動化而減少消 耗電力外,也可以達成窄額緣化的畫像顯示裝置3 1。
又,上述驅動電路35、36由於是被形成在與上述顯 示部34同一基板上,因此在該些驅動電路35、36與各畫 素PIX之間的配線可被配設在該基板上,而不需要跑到基 板外。因此,即使掃描信號線GL及資料信號線SD的數 目增加。跑到基板外之信號線的數目也不會變化,而不需 要追加的配線。藉此除了可以減少在製造時的麻煩,且防 止各信號線會發生不期望的電容增加情形外,也能夠防止 集成度的降低。 更且,上述驅動電路3 5、3 6具備有由多結晶矽薄膜 電晶體所構成的開關元件。在此,上述多結晶矽薄膜電晶 體相較於單結晶矽薄膜電晶體,由於其電晶體的性能變得 -34- (31) 1291154 非常的差,且臨限値高,因此驅動電壓會變高。因此必須 要有電流驅動型的移位暫存器,而有穩定流動的電流會占 了消耗電流的大部分的大問題。 因此,藉著使用已搭載了本發明之移位暫存器1 1的 上述驅動電路3 5、3 6,由於可以大幅地切斷會造成問題 之穩定流動的電流,因此可以大幅地解決多結晶矽薄膜電 晶體所包含的問題。
又多結晶矽薄膜電晶體由於矽的結晶粒徑會有變動, 因此即使是被形成在同一個的玻璃基板上的電晶體在特性 上也會有差異。此時,在取樣脈衝彼此的間隔也會有變動 ,爲了要取得必要的取樣脈衝間隔,則延遲電路的反相器 的數目及其尺寸也會變得非常的多。
相較於此,本發明之移位暫存器1 1中的上述控制電 路CN,由於相反地會利用多結晶矽薄膜電晶體之性能的 惡化,亦即電路的延遲來確保取樣脈衝間隔,因此當爲利 用多結晶矽所構成的上述驅動電路3 5、3 6時,則可將本 發明的效果做最大極限的發揮。 又上述驅動電路35、36及各畫素p IX則包含以600 C以下的製程溫度所製造的開關兀件。因此,可以將電晶 體設在便宜的玻璃基板上,而能夠製造便宜且大量的面板 ,而有商品價値高的優點。然而在6 0 0 °C以下所形成的電 晶體由於不是單結晶砂而是多結晶砂,因此會成爲特性惡 化的電晶體。更且’由於玻璃不同於矽晶圓而含有許多的 雜質,因此會因爲該影響而導致電晶體的性能惡化。因此 -35- (32) 1291154 一般的驅動電路無法解決消耗電力的問題。
另一方面,若是將具有移位暫存器可動作之程度之性 能的電晶體形成在玻璃基板時,將畫素用電晶體及驅動電 路用電晶體形成在同一基板上則會較將各種驅動電路貼在 由玻璃基板所構成的顯示面板的情形更可以減少接觸不良 的情形或減少作爲面板模組之尺寸,更且由於可以利用與 畫素的電晶體同一製程來形成驅動電路本身,因此具有降 低成本的優點。但是不同於矽晶圓,玻璃的尺寸會變得非 常的大(一邊從數十cm到數百cm),而導致在製程上、 電晶體之性能上產生惡化或是發生變動。另外,由於玻璃 基板的大尺寸會導致電晶體應驅動的負載變得非常的大。 因此,信號的延遲程度會加大而必須要加大電晶體的尺寸 ,而爲了要位在容許延遲的範圍內,則必須要加大電晶體 的尺寸。因此結果會提高電流驅動型之移位暫存器的能力 而產生非常大的穩定電流。
在此雖然被迫必須要大幅地減少穩定電流,但利用本 發明的驅動電路3 5、資料信號線驅動電路3 6可將減少穩 定電流的效果發揮到最大的限度。 (實施形態2 ) 請參照圖1 2〜圖1 7如下述般地來說明本發明之其他 的實施形態。 圖1 2爲表示本發明之其他的實施形態之移位暫存器 4 1之電氣構成的方塊圖。該移位暫存器41則類似於上述 -36- (33) 1291154 的移位暫存器1 1,而針對對應的部分附加相同的參照符 號而省略其說明。要注意的是將正反器方塊Gl、G2、… Gh分割爲多個群。在該圖12的例子中,如圖1 3所示般 ,在1個的正反器方塊G1具備有4個的正反器F1〜F4, 因此成爲n/4 4h。另一方面,上述圖1的移位暫存器11 中之各正反器方塊則可以想成具備有1段的正反器。
上述正反器方塊G1除了上述的具備有正反器F1〜F4 外,也具備有2個的位準移位器LSI a,LS lb、2個的控制 電路 CNla,CNlb、被設在各正反器 F1〜F4的反相器 INVS1〜INVS4、類比開關K1〜K4及開關元件S1〜S4。
上述位準移位器LS la、LS lb則如上述般不管上述時 脈信號CK與CKB之何者爲主動(active )均會輸出輸出 信號L 1〜L4地設有2個,會受到第奇數個的正反器F 1、 F3的輸出信號的影響而動作之位準移位器LS la的輸出 OUT則會根據上述正反器FI、F3的輸出QB而被類比開 關ΚΙ、K3所切換而成爲上述輸出信號LI、L3。又會受 到第偶數個的正反器F2、F4的輸出信號的影響而動作之 位準移位器LS lb的輸出OUT則會根據上述正反器F2、 F4的輸出QB而被類比開關K2、K4所切換而成爲—上述輸 出信號L2、L4。又當各輸出信號L1〜L4不成爲主動( active)時,則開關元件S1〜S4會根據各正反器F1〜F4 的輸出Q而導通,而各輸出信號L1〜L4成爲一低位準 V s s的驅動電壓位準。 被使用在該構成之正反器方塊G1中的控制電路 -37- (34) 1291154 CNla,CNlb,則如圖14所示般可以由2個的NOR電路來 構成。連剩下來的正反器方塊G2〜Gh也是與該正反器方 塊G 1同樣地被構成。
圖1 5爲用於說明如上所構成之移位暫存器4 1之動作 的波形圖。將正反器F1、F3的輸出Q輸入到控制電路 CNla,而控制電路CNla爲了要將脈衝輸出到輸出信號 L 1、L3,則必須要檢測出該正反器F 1、F3動作的期間。 又利用該檢測出的信號、與移位暫存器的輸入信號(或開 始脈衝)或正反器方塊的輸入信號SIN與輸出L2信號, 只有在需要有位準移位的期間會輸出控制電路CN 1 a的輸 出信號,而在不需要位準移位的期間,在同一圖中以斜線 所示般讓位準移位器LS 1 a的動作停止。
同樣地將將正反器F2、F4的輸出Q輸入到控制電路 CN 1 b,而爲了要將脈衝輸出到輸出信號L2、L4,則必須 要檢測出該正反器F2、F4動作的期間。又利用該檢測出 的信號、與移位暫存器的輸入信號(或開始脈衝)L 1、 L3,只有在需要有位準移位的期間會輸出控制電路CN lb 輸出信號,而在不需要位準移位的期間,在同一圖中以斜 線所示般讓位準移位器LS lb的動作停止。結果在圖15中 ,在斜線部的期間由於可以讓位準移位器LSI a,LS lb停止 ,因此能夠減少消耗電力。 但是此時位準移位器L S的起動時間不會是上述般的 SCK1個時脈長度,而是相當於該位準移位器所負責之取 樣脈衝等的脈衝時間長度。 -38- (35) 1291154
在本實施形態中,由控制電路CNla、位準移位器 LSI a、正反器F2構成1段,由控制電路CN1 a、位準移位 器LSI a、正反器F4構成1段,由控制電路CNlb、位準 移位器LSlb、正反器F3成1段,由控制電路CNlb、位 準移位器LSlb、作爲下一個的正反器方塊的正反器F1構 成1段。由圖15之控制電路CNla、CNlb之輸出信號的 波形可知,在各段中控制電路CN 1 a,其中之位準移位器 LS la的動作期間包含位準移位器LS la之輸出信號的上升 時間,又,控制電路CNlb,其中之位準移位器LS lb的 動作期間包含位準移位器LS lb之輸出信號的上升時間, 而分別控制成短於時脈信號CK與CKB的周期。
此外要從何處取得到控制電路CN的控制輸出則是根 據電路的構成而不同。例如如移位暫存器1 1等般可利用 前一行的輸出。又當利用數段之前的信號將正反器實施重 置而要加大Q信號的脈衝寬度時,則可以利用數段單位 的輸出只在SCK1時脈長度內起動移位暫存器。又如圖13 所示般有時會有利用多個輸出的情形、或是利用自身段的 輸出來控制的情形。亦即,槪略來說包含本身段在內利用 其他的輸出將位準移位器的起動時間大約設爲SCK1時脈 單位。又,是否將被輸入到各方塊的脈衝傳送到下一段的 方塊則是根據各方塊之正反器的輸出與各方塊的輸出狀態 來決定。 又在上述移位暫存器11、11a、31中,則雖然與上述 特開200 1 -3 07495號同樣地將由位準移位器LS針對時脈 -39- (36) 1291154
信號CK、CKB實施昇壓及/或降壓所得到的輸出L當作移 位暫存器的輸出SL,但也可以與上述日本國公開特許公 報「特開2000-3 3 9984號公報」(公開日2000年12月8 曰)同樣地將正反器的輸出Q設爲移位暫存器的輸出SL 。此時,也可以取代位準移位器LS的輸出信號L,而改 將正反器F的輸出信號Q變更爲輸出到移位暫存器之外 部的信號,又由於只需要變更到正反器F的重置R的配 線,因此很容易實現。
更且,如上述移位暫存器11、11a、41般,當將由位 準移位器LS針對時脈信號CK、CKB實施昇壓及/或降壓 所得到的輸出L當作輸出到移位暫存器之外部的信號SL 時則特別適合以下的構成。亦即,首先藉由上述位準移位 器而昇壓或降壓的時脈信號CK、CKB則成爲移位暫存器 1 1、1 1 a、3 1的輸出信號L,該輸出信號L則具有與時脈 信號CK、CKB相同的脈衝寬度,或具有即使是產生衝突 也會被消成彼此不重疊之程度的脈衝寬度。因此可以調節 成使被昇壓或降壓的輸出信號Li、與鄰接之被昇壓或降 壓的輸出信號Li-1、Li+Ι不會發生重疊。 更且,當將Μ設爲2以上的整數時,則取代時脈信 號CK、CKB改用彼此的相位偏移l/Μ周期之Μ種的時脈 信號源脈衝,將各時脈信號源脈衝依序每(Μ-1 )個地輸 入到上述多數段的正反器。具體地說在圖1 6的移位暫存 器lib中,將圖17所示的時脈信號源脈衝SCK1〜SCK4 及其反轉信號依序輸入到各正反器。藉此可以將時脈信號 -40- (37) 1291154 減低成1 /Μ,當將如此的移位暫存器使用在上述驅動電路 3 5、3 6等時,當從控制電路3 3輸入時脈信號時由於可以 抑制頻率成爲低頻率、及光是減少被連接到SCK1〜SCK4 的開關元件就可以減低線負載,因此能夠更加減少該控制 電路33的消耗電力。
更且,將上述Μ種的時脈信號設定在彼此之主動的 期間不會發生重疊的相位。在此可將上述Μ種的各時脈 信號的作用比設定在lOOx ( 1/Μ) %以下。藉此在到移位 暫存器之外部的輸出電路以後則不需要設置延遲電路,而 能夠藉由簡化電路來實現窄額緣化。又藉由調整作用比, 則可以在不變更移位暫存器的電路構成的情形下容易且任 意地改變脈衝寬度。由於相位爲偏移各時脈信號源脈衝之 周期的1 /M,因此可將爲時脈信號源脈衝之周期的1 /M的 2倍的周期定義作爲可產生由Μ種的時脈信號源脈衝的組 合所構成之信號之1個周期。而此則等於時脈信號CK、 CKB的周期。如圖1 7所示般,當各時脈信號源脈衝的主 動期間(在同一圖中爲高位準側之脈衝的脈衝長度)等於 時脈信號源脈衝之周期的1 /Μ時,則Μ種的時脈信號源 脈衝的組合成爲與上述時脈信號CK、CKB等效的信號。 (實施形態) 請參照圖24〜圖34如下述般地來說明本發明之又一 其他實施形態。 圖24爲表示本實施形態之移位暫存器5 1之電氣構成 -41 - (38) 1291154
的方塊圖。移位暫存器51具備有移位暫存器方塊SRO〜 SRn + 2、及位準移位器LS’。移位暫存器方塊SRO、SR1、 …、SRn + 2則依序被縱向串聯連接。各移位暫存器方塊則 具備有時脈輸入端子CK、CKB、輸入端子CIN、輸出端 子Q及重置端子R。將移位暫存器方塊SR0設爲第0號 而朝著移位暫存器方塊SRn+Ι的方向之第奇數個的移位 暫存器方塊,則將時脈信號CK輸入到時脈輸入端子CKB ,而將作爲時脈信號CK之反轉信號的時脈信號CKB輸 入到時脈輸入端子CK。而在第偶數個的移位暫存器方塊 ,則將時脈信號CK輸入到時脈輸入端子CK,而將時脈 信號CKB輸入到時脈輸入端子CKB。
位準移位器LS’則從由移位暫存器51外部所輸入的 開始脈衝SSP、SSPB產生如移位暫存器方塊SR0可動作 般地已經過移位的脈衝信號,且將其輸入到移位暫存器方 塊SR0的輸入端子CIN。移位暫存器方塊SR0則從該信 號產作爲脈衝信號的輸出信號Q0而從輸出端子Q輸出。 該輸出信號Q 〇則被輸入到移位暫存器方塊S R 1的輸入端 子CIN。以後則同樣地依序轉送脈衝信號直到移位暫存器 方塊SRn + 2爲止,而依序輸出輸出信號Q1〜Qn + 2。移位 暫存器方塊SR0〜SRn的重置端子R則被連接到位於後2 段的移位暫存器方塊的輸出端子Q,而移位暫存器方塊 SR0〜SRn的脈衝信號Q0〜Qn則根據位於後2段的移位 暫存器方塊之輸出信號的輸入而下降,亦即成爲被重置。 又移位暫存器方塊SRn+1、SRn + 2的重置端子則被連接到 -42- (39) 1291154 移位暫存器方塊的輸出端子Q,而移位暫存器方塊SRn+1 、SRn + 2的輸出信號則根據移位暫存器方塊SRn + 2的輸 出信號而被重置。 又移位暫存器方塊SR1〜SRn的輸出信號Q1〜Qn則 成爲輸出到移位暫存器51外部的信號。該些信號則藉由 與圖18同樣地延遲電路dl〜dn及緩衝器bl〜bn而被處 理,而成爲取樣脈衝或掃描信號等的輸出信號SL1〜SLn
〇 接著則將上述各移位暫存器方塊的構成表示在圖25 。該移位暫存器方塊則對於全部的移位暫存器方塊SRO〜 SRn + 2皆共用,而以移位暫存器方塊SRj (j = 0〜n + 2)作 爲代表。 移位暫存器方塊SRj具備有控制電路CNj、位準移位 器LSj、正反器Fj、及反相器INVSlj、INVS2j。
位準移位器LS及正反器Fj的構成則與圖1的位準移 位器LSi及正反器Fi相同。 控制電路CNj具備有2個的輸入端子IN 1、IN2。其 中一個的輸入端子IN2則成爲移位暫存器方塊SRj的輸入 端CIN (圖中爲CINj ),而另一個的輸入端子IN1則被 連接到正反器Fj的反轉輸出端子QB。控制電路CNj的輸 出端子OUT則經由反相器INVSlj被連接到移位暫存器 LSj的致能端子ΕΝΑ,控制電路CNj的輸出信號CNOj的 反轉信號則被連接到移位暫存器LSj的致能端子ΕΝΑ。移 位暫存器的時脈輸入端子CK、CKB則成爲移位暫存器方 -43- (40) 1291154
塊SRj的時脈輸入端子CK、CKB。移位暫存器的輸出端 子OUT則經由反相器INVS2j被連接到正反器Fj的反轉 設定輸入端子SB,而移位暫存器LSj的輸出信號LSOj的 反轉信號則被輸入到正反器Fj的反轉設定輸入端子SB。 正反器Fj的正轉輸出端子Q則成爲移位暫存器方塊SRj 的輸出端子Q (在圖中爲Qj),而正反器Fj的重置端子 R則成爲移位暫存器方塊SRj的重置端子R (在圖中爲Rj )° 更且將上述控制電路CNj的構成表示在圖26。控制 電路CNj,控制電路CNj則由將上述輸入端子INI、IN2 設爲輸入端子,而將上述輸出端子OUT設爲輸出端子之 2輸入的NAND所構成。 在本實施形態中,由各移位暫存器方塊SR0〜SRn中 的控制電路CNj、位準移位器LSj及正反器Fj構成1段 。以後當強調針對j = 1〜η特別組成組時則取代j改用k。
接著請參照圖27及圖28所示的時序圖來說明上述構 成之移位暫存器方塊SRj的動作。圖28爲表示開始脈衝 SSP、時脈信號CK、移位暫存器方塊SRj的致能信號 ENAj (以下貝[J Μ當地在端子名附力口芽扁號而作爲信號名) 及輸出信號Qj的波形,圖2 7爲表示在1〜η的j中在成 爲奇數的移位暫存器方塊SRj中的各信號的波形。 首先,如圖2 8所示般,脈衝寬度與時脈信號CK相 同之作爲脈衝信號的開始脈衝SSP與其反轉信號SSPB( 未圖示)則被輸入到位準移位器LS 5。而在位準移位器 -44 - (41) 1291154
LS,中開始脈衝SSP的位準會被移位到正反器Fj的驅動電 壓爲止,而以相位具有稍微延遲的關係而被輸出。此外, 位準被移位的開始脈衝SSP則如圖25所示般當作輸入信 號CINO而被輸入到移位暫存器方塊SRO。正反器F0的反 轉輸出信號QB由於事先成爲非主動的高位準,因此位準 移位器SLO的致能信號ENAO會如圖28所示般地升高到 高位準。隨著此由於位準移位器SLO的輸出信號LSOO會 升高到高位準,因此正反器F0的反轉輸出信號QB會成 爲主動亦即低位準。在該致能信號ENAO成爲主動的高位 準後,則在根據在各電路所產生的信號的延遲時間所決定 的時刻下降爲非主動的低位準。決定該致能信號ENAO成 爲非主動的時刻的上述延遲時間則主要是根據在正反器 F0內的延遲時間與在控制電路CN0內的延遲時間而來。
因此,致能信號ENAO如圖28所示般成爲寬度小的 脈衝。正反器F0的輸出信號Q0則如如圖28所示般大略 與致能信號ENAO的上升呈同步地上升,而在根據在後2 段之移位暫存器方塊SR2的輸出信號Q2被重置之前會成 爲主動亦即高位準。 接著輸出信號Q0成爲移位暫存器方塊SJU的輸入信 號CIN1而進行圖27的處理。在圖27中設爲j = l。此外 ,在圖27中表示第奇數個的移位暫存器方塊的動作,而 被輸入到時脈信號CK的時脈信號爲CKB。同圖的「CK 」的波形則意味著時脈信號CKB。而當考慮第偶數個的 移位暫存器方塊的處理時,則可將同圖的「CK」的波形 -45- (42) 1291154 設爲時脈信號C K。
當輸入信號CIN1爲高位準時,則在正反器F1的反 轉輸出信號QB事先成爲非主動的高位準後,輸出信號 CNO 1會成爲低位準。該低位準的信號則通過反相器 INVS11而成爲高位準被輸入到移位暫存器LSI的致能端 子ΕΝΑ。當致能信號ENA1處於高位準的期間內則成爲可 進行位準移位動作的狀態。在可進行位準移位動作的狀態 下,則時脈信號CK會被移位而當作輸出信號LS 0 1而被 輸出。
在高位準的信號被輸入到致能端子ΕΝΑ之最初的時 刻,由於時脈信號CK爲低位準,因此位準移位器LS 1的 輸出信號LS01爲低位準。在時脈信號CK之1脈衝單位 的長度後(在時脈信號CK之2分之1的周期後),由於 時脈信號CK成爲高位準,因此輸出信號LS01成爲高位 準。高位準的輸出信號LS01則通過反相器INVS2j成爲 低位準,而被輸入到正反器F1的反轉設定輸入端子SB。 於是正反器F1被設定,而正反器F1的輸出信號Q1成爲 高位準,而反轉輸出信號QB 1成爲低位準。由於反轉輸 出信號QB1被輸入到控制電路CN1的輸入端子IN1,因 此從反轉輸出信號QB 1成爲低位準的時刻開始經過在控 制電路CN 1中的延遲時間後的時刻,移位暫存器控制電 路CN1的輸出信號CN01成爲高位準。當輸出信號CN01 經由反相器INVS 1 1,而將低位準的信號輸入到位準移位 器LSI的致能端子ΕΝΑ時,則位準移位器LSI成爲非動 -46- (43) 1291154 作狀態。
當位準移位器L S 1成爲非動作狀態時,雖然其輸出信 號LS01成爲低位準,但在正反器F1的輸出信號qi及反 轉輸出信號Q B 1將高位準的信號輸入到設定端子R之前 會維持主動位準(輸出信號Q1爲高位準,而反轉輸出信 號QB 1爲低位準)。之後,該些的輸出信號Q1及反轉輸 出信號QB1則在被設置在2段後的移位暫存器方塊SR3 之正反器F3的輸出信號Q3成爲高位準的時刻會成爲非 主動(輸出信號Q爲低位準,而反轉輸出信號QB1爲高 位準)。輸出信號Q3則當作重置信號R而表示在圖27 中〇
當看圖27的致能端子ENA1時,則如斜線所示般可 知移位暫存器L S 1的動作期間成爲時脈信號CK之約1脈 衝單位的長度(脈信號cK之約2分之1的周期)。決定 該致能信號ΕΝΑ 1成爲非主動的時刻的上述延遲時間則主 要是根據在正反器F1內的延遲時間與在控制電路CN1內 的延遲時間而來。 以後同樣地如圖2 8所示般,從分別具有上述段之移 位暫存器方塊SR1到移位暫存器方塊SRn爲止則一邊縮 短移位暫存器LSk(k=l〜η)的動作期間而依序輸出輸出 信號Qk。而在移位暫存器方塊SRn+Ι、移位暫存器方塊 SRn + 2中,輸出信號Qn+1、Qn + 2會根據移位暫存器方塊 SRn + 2的輸出信號Qn + 2而被重置。 如圖28所示般,位準移位器LSk ( k=l〜η)的動作 -47- (44) 1291154
期間也會較以往縮短一如斜線所示的期間。在本實施形態 中,由於最終的目的在於從移位暫存器51得到輸出信號 Qk ( k=l〜η),因此爲了要得到輸出信號Qk則將位準移 位器L S k設爲最小限度的動作期間。因此,若在各移位暫 存器方塊SRk中開始輸出信號Qk的脈衝時’由於可以任 意地決定其脈衝結束時刻,因此利用位準移位器LSk的動 作不需要更進一步的性質,而儘可能地將致能信號ENAk 設爲非主動而除去斜線部分。由圖27可知,若位準移位 器LSk之輸出信號LSOk的脈衝開始時,由於正反器Fk 之輸出信號Qk的脈衝即開始,因此若輸出信號LSOk的 脈衝開始時,則可將致能信號ENAk設爲非主動。
位準移位器LSk及正反器Fk、控制電路CNk則存在 有信號處理的延遲時間。位準移位器LSk會讓被輸入的時 脈信號CK、CKB梢微延遲地當做輸出信號LSOk而輸出 ,但在移位暫存器LSk輸出輸出信號LSOk後,則較開始 輸出信號LSOk的脈衝稍微延遲地開始輸出信號Qk及反 轉輸出信號QBk的脈衝,更再稍微延遲地輸出控制電路 CNk的輸出信號CNOk,而致能信號ENAk成爲低位準。 雖然連反相器也有延遲,但此是爲了配合邏輯或是緩衝電 壓而使用的,由於也考慮到不具備該些的移位暫存器,因 此在此處的延遲並非爲本質的。因此,延遲時間則主要是 在正反器Fk與控制電路CNk中的延遲時間。 若成爲可確保正反器Fk之輸出信號Qk之脈衝的狀 態,當基於不需要位準移位器LSk作更多的動作的基本的 -48- (45) 1291154 想法,則在從開始輸出信號Qk及反轉輸出信號QBk的脈 衝稍微經過一點時間後的時刻,若將致能信號ENAk設爲 非主動,則可以在開始輸出信號Qk的脈衝後確實地讓位 準移位器LSk停止動作。因此可以只存在控制電路cNk 中的延遲時間。
又若開始輸出信號LS Ok的脈衝,當基於不需要位準 移位器LSk作更多的動作之最小動作時間的基本的想法, 則在從開始輸出信號LSOk的脈衝稍微經過一點時間後的 時刻,若將致能信號ENAk設爲非主動,則可以在開始輸 出信號Qk的脈衝後或是同時地確實地讓位準移位器LSk 停止動作。因此只會存在正反器Fk與控制電路CNk中之 至少其中一者的延遲時間。但是在本實施形態中則正反器 Fk與控制電路CNk兩者的延遲時間皆有貢獻。
此外,由於輸出信號Q k成爲下一個的移位暫存器方 塊SRk+Ι的輸入信號CINk+1,因此,上述延遲成分會造 成下一次的致能信號ENAk+Ι移位暫存器成爲主動的時刻 產生延遲,而致能信號ENAk的脈衝寬度約爲1個脈衝寬 度(時脈信號CK之約2分之1周期)。 本實施例的本質則在於讓時脈信號之上升緣產生移位 ,因此,即使是積極地讓移位暫存器方塊SRk的輸入信 號CIN產生延遲,若是能夠讓時脈信號之上升緣產生移 位,則可以讓移位暫存器正常地作動。利用此一特性,在 不會對讓時脈信號之上升緣產生移位帶來問題的情形下而 讓移位暫存器方塊SRk的輸入信號CIN產生延遲,因此 -49- (46) 1291154
能夠更縮短移位暫存器LSk的動作時間。藉此,光是縮短 移位暫存器LSk的動作時間即更可以減少消耗電力。爲了 要讓暫存器方塊SRk的輸入信號CIN產生延遲,且爲了 要配合邏輯也可以插入多個的反相器,而不將移位暫存器 方塊SRk-Ι的輸出設成移位暫存器方塊SRk的輸入信號 CIN,而是將在移位暫存器方塊SRk-Ι的輸出經過延遲電 路dk-Ι或緩衝器bk-Ι等後之已延遲的信號設成移位暫存 器方塊SRk的輸入信號CIN。 若根據本實施形態的移位暫存器5 1,則將到移位暫 存器5 1之外部之輸出信號Qk的脈衝長度設爲時脈信號 之脈衝長度的2倍,且將在移位暫存器方塊SRk中的位 準移位器LSk的動作期間設爲時脈信號CK的約1個脈衝 寬度(時脈信號CK之約2分之1周期)。輸出信號Qk 的脈衝長度藉由適當地選擇使用在重置信號R的信號,則 可以與位準移位器LSk的動作期間無關係地予以加長。
由圖27可知,在上述各段,控制電路CNk ( k=l〜η )則將位準移位器LSk的動作期間控制成包含移位暫存器 LSk之輸出信號LSOk的上升時刻但未滿時脈信號CK、 CKB的周期。在此,所謂的輸出信號的上升時刻則意味 著脈衝的開始時刻,而包含了上升到高位準側的輸出信號 及上升到低位準側的輸出信號兩者。由於將各段的正反器 Fk的輸出信號Qk (或是其反轉信號QBk)當作到移位暫 存器5 1之外部的脈衝信號來使用,因此,若正反器Fk的 輸出信號Qk暫時地上升時,則可以另外任意地來設定該 -50- (47) 1291154
輸出信號Qk的下降時刻,而不需要讓位準移位器LSk繼 續地動作,因此可將位準移位器LSk的動作期間設爲短於 時脈信號CK、CKB的周期。亦即,位準移位器LSk的動 作期間,當正反器Fk的輸出信號Qk或是其反轉信號qB 當作脈衝長度較時脈信號CK、CKB的脈衝長度爲長的上 述脈衝信號來使用時,則不同於以往的動作期間在時脈信 號CK、CKB的周期以上,而與脈衝長度無關地成爲未滿 時脈信號CK、CKB的周期,因此在位準移位器LSk中可 減少消耗電力。
此外,位準移位器LSO、LSn + Ι雖然不是屬於用來輸 出到移位暫存器5 1之外部的輸出信號的段或是方塊的移 位暫存器,但針對該位準移位器LSO、LSn+Ι的動作期間 ,則由圖28之致能信號ENAO、ENAn+1的波形可知較未 具有控制電路CNO、CNn+Ι的情形爲短。而移位暫存器 LSn+Ι的動作期間貝IJ短了約時脈信號CK、CKB的約1個 脈衝長度(時脈信號CK、CKB之約2分之1周期)。 藉此,可以實現消耗電力少的移位暫存器。 接著,圖29爲表示移位暫存器方塊SRj的位準移位 器及正反器使用記載在日本國公開特許公報「特開200 1 -3 5 672 8號公報」( 200 1年12月26日公開)中的閘( gating )電路及正反器時的構成。但是爲了方便起見乃適 當地變更正反器的構成。 閘(gating)電路GCj具備有電晶體P51、N50、N51 、N52。正反器JFj備有電晶體P52、P53、P54、N53、 -51 - (48) 1291154 N54及反相器INVSRj。電晶體P51〜P54爲P通道型的 MOS電晶體,電晶體N50〜N54爲N通道型的MOS電晶 體。
電晶體P51與N51是呈串聯地被連接在電源VDD與 時脈信號CK之間。電晶體N5 0則被連接在電晶體P5 1與 N51的連接點與電源VSS之間。電晶體P51、N50的閘極 被連接到控制電路CNj的輸出端子OUT。電晶體P51的 閘極爲低主動,而被連接到致能端子ENAB。該致能端子 ENAB則對應於將圖25之INVSlj與移位暫存器LSj的致 能端子ΕΝΑ加以合倂者。電晶體P52與N52是呈串聯地 被連接在電源VDD與時脈信號CKB之間,其連接點則成 爲閘(gating )電路GCj的輸出端子。電晶體Ν52的閘極 被連接到電晶體N5 1的閘極,該些閘極則被連接到電晶 體N51的汲極。電晶體P52的閘極爲低主動,而被輸入 反相器INVSRj的輸出,反相器INVSRj的輸入端子則成 爲正反器Fj的重置端子。電晶體P53與N53是呈串聯地 被連接在電源VDD與電源VSS之間。電晶體P54與N54 是呈串聯地被連接在電源VDD與電源VSS之間,電晶體 P53的閘極與電晶體N53的閘極則彼此被連接,其連接點 被連接到電晶體P54與N54的連接點。除了電晶體P54 的閘極與電晶體N54的閘極則彼此被連接,其連接點被 連接到電晶體P53與N53的連接點外,也成爲正反器Fj 的反轉輸出端子QB。電晶體P54與N54的連接點則成爲 正反器Fj的正轉輸出端子Q。 -52- (49) 1291154 接著請參照圖3 0及圖3 1所示的時序圖來說明上述構 成之移位暫存器方塊SRj的動作。圖3 1爲表示開始脈衝 SSP、時脈信號CK、移位暫存器方塊SRj的致能信號 ENABj (以下貝IJ適當地在端子名附力口編號而作爲信號名) 及輸出信號Qj的波形,圖30爲表示在1〜η的j中在成 爲奇數的移位暫存器方塊SRj中的各信號的波形。
首先,如圖31所示般,脈衝寬度與時脈信號CK相 同之作爲脈衝信號的開始脈衝SSP與其反轉信號SSPB( 未圖示)則被輸入到位準移位器LS ’。而在位準移位器 LS5中開始脈衝SSP的位準會被移位到正反器Fj的驅動電 壓爲止,而以相位具有稍微延遲的關係而被輸出。此外, 當位準被移位的開始脈衝SSP如圖29所示般當作輸入信 號CINO而被輸入到移位暫存器方塊SRO時,由於正反器 F0的反轉輸出信號QB事先成爲非主動的高位準,因此閘 (gating )電路GCO的致能信號ENABO成爲低位準。藉 此,閘(gating )電路GCO會動作,而反轉輸出信號QB 成爲主動的低位準。在該致能信號ENABO成爲主動的低 位準後,則在根據在各電路所產生的信號的延遲時間所決 定的時刻上升爲非主動的高位準。決定該致能信號 ENABO成爲非主動的時刻的上述延遲時間則主要是根據 在控制電路CNO內的延遲時間而來。 因此,致能信號ENABO如圖3 1所示般成爲寬度小的 脈衝。正反器F0的輸出信號Q0則如如圖3 1所示般大略 與致能信號ENABO的上升呈同步地上升,而在根據在後 -53- (50) 1291154 2段之移位暫存器方塊SR2的輸出信號Q2被重置之前會 成爲主動亦即高位準。
接著輸出信號Q0成爲移位暫存器方塊SR1的輸入信 號CIN1而進行圖30的處理。在圖30中設爲j = l。此外 ,在圖30中表示第奇數個的移位暫存器方塊的動作,而 被輸入到時脈信號CK的時脈信號爲CKB。同圖的「CK 」的波形則意味著時脈信號CKB。而當考慮第偶數個的 移位暫存器方塊的處理時,則可將同圖的「CK」的波形 設爲時脈信號CK。
當輸入信號CIN1爲高位準時,由於正反器F1的反 轉輸出信號QB事先成爲非主動的高位準,因此輸出信號 CNO 1會成爲低位準。該低位準的信號則被輸入當閘( gating)電路GC1的致能端子ENAB。閘(gating)電路 GC1當致能信號ENAB1處於低位準的期間內則成爲可進 行動作的狀態。在可進行動作的狀態下,則時脈信號CK 會被移位而而被輸出到正反器F1。 在低位準的信號被輸入到致能端子ΕΝAB之最初的時 刻,由於時脈信號CK爲低位準,時脈信號CKB爲高位 準,因此正反器F 1的反轉輸出信號QB保持在高位準。 在時脈信號CK之1脈衝單位的長度後(在時脈信號CK 之2分之1的周期後),由於時脈信號CK成爲高位準, 時脈信號CKB爲低位準,因此正反器F1的輸出信號Q1 成爲高位準,而反轉輸出信號QB1成爲低位準。由於反 轉輸出信號QB1被輸入到控制電路CN1的輸入端子ΙΝ1 -54- (51) 1291154 ,因此從反轉輸出信號QB 1成爲低位準的時刻開始經過 在控制電路CN 1中的延遲時間後的時刻,控制電路CN i 的輸出信號成爲高位準。 當將高位準的信號輸入到閘(gating )電路GC 1的致 能端子ΕΝAB時,則閘(gating )電路GC1成爲非動作狀 態。
當閘(gating)電路GC1成爲非動作狀態時,雖然其 輸出信號成爲低位準,但在正反器F1的輸出信號q 1及 反轉輸出信號QB 1將高位準的信號輸入到設定端子r之 前會維持主動位準(輸出信號Q1爲高位準,而反轉輸出 信號Q B 1爲低位準)。之後,該些的輸出信號Q 1及反轉 輸出信號QB 1則在被設置在後2段的移位暫存器方塊 SR3之正反器F3的輸出信號Q3成爲高位準的時刻會成爲 非主動(輸出信號Q爲低位準,而反轉輸出信號qB丨爲 高位準)。輸出信號Q3則當作重置信號R1而表示在圖 30中。 當被輸入到閘(gating)電路GC1的時脈信號CK、 C K B的振幅較電源電壓的振幅爲小時,則在鬧(g a t丨n g ) 電路GC 1會產生穩定流動的電流。當看圖3 〇的致能端子 ENAB1時,則如斜線所示般可知閘(gating )電路GC1 的動作期間成爲時脈信號CK之約1脈衝單位的長度(脈 信號CK之約2分之1的周期)。決定該致能信號ΕΝAB1 成爲非主動的時刻的上述延遲時間則主要是根據在控制電 路CN 1內的延遲時間而來。 -55- (52) 1291154 以往構成的情形雖然在輸入信號CIN 1爲高位準的期 間會產生穩定流動的電流,但此例的情形則是減少在鬧( gating)電路GC1中穩定流動的電流。
以後同樣地如圖3 1所示般,從分別具有上述段之移 位暫存器方塊SR1到移位暫存器方塊SRn爲止則一邊縮 短閘(gating)電路GCk(k=l〜η)的動作期間而依序輸 出輸出信號Qk。而在移位暫存器方塊SRn+1、SRn + 2中 ,輸出信號Qn+1、Qn + 2會根據移位暫存器方塊SRn + 2的 輸出信號Qn + 2而被重置。
如圖31所示般,鬧(gating)電路GCk(k=l〜η) 的動作期間也會較以往縮短一如斜線所示的期間。在本實 施形態中,由於最終的目的在於從移位暫存器51得到輸 出信號Qk ( k=l〜η),因此爲了要得到輸出信號Qk則將 閘(gating )電路GCk設爲最小限度的動作期間。因此, 若在各移位暫存器方塊SRk中開始輸出信號Qk的脈衝時 ,由於可以任意地決定其脈衝結束時刻,因此利用閘( gating)電路GCk的動作不需要更進一步的動作,而儘可 能地將致能信號ENABk設爲非主動而除去斜線部分。由 圖3 0可知,若正反器Fk之輸出信號Qk的脈衝及反轉輸 出信號QBk的脈衝開始時,更正確地說,由於存在有後 述的延遲,因此若反轉輸出信號Q B k的脈衝開始時,則 可將致能信號ENABk設爲非主動。 閘(gating)電路GCk及正反器Fk、控制電路CNk 則存在有信號處理的延遲時間。閘(gating )電路GCk會 -56- (53) 1291154
讓被輸入的時脈信號CK、CKB經過移位的信號稍微延遲 地輸出,但在閘(gating)電路GCk輸出信號後,則除了 稍微延遲地輸出信號Qk外,反轉輸出信號QBk則是不延 遲地被輸出,更較反轉輸出信號QBk的輸出時刻稍微延 遲地作爲控制電路CNk之輸出信號的致能信號ENABk成 爲高位準。因此在從閘(gating )電路GCk輸出信號後, 則到致能信號ENABk成爲高位準爲止的延遲時間則主要 是在控制電路CNk中的延遲時間。 若成爲可確保正反器Fk之輸出信號Qk之脈衝的狀 態,當基於不需要閘(gating )電路GCk作更多的動作的 基本的想法,則在從開始輸出反轉輸出信號QBk的脈衝 稍微經過一點時間後的時刻,若將致能信號ENABk設爲 非主動,則在開始輸出信號Qk的脈衝後確實地讓閘( gating )電路GCk停止動作。因此可以只存在控制電路 CNk中的延遲時間。
又由於不存在從閘(gating )電路GCk輸出信號到正 反器Fk輸出反轉輸出信號QBk爲止的延遲,因此在控制 電路CNk中可得到延遲時間的條件則適合於將閘(gating )電路GCk的動作期間設爲最小限度的思考方式上。 此外,由於輸出信號Qk成爲下一個的移位暫存器方 塊SRk+Ι的輸入信號CINk+1,因此,上述延遲成分會造 成下一次的致能信號ENABk+Ι移位暫存器成爲主動的時 刻產生延遲,而致能信號ENABk的脈衝寬度約爲1個脈 衝寬度(時脈信號CK之約2分之1周期)。 -57- (54) 1291154
本實施例的本質則在於在閘(gating )電路GCk的動 作期間內輸入所希望的時脈信號的上升緣。因此,即使是 積極地讓移位暫存器方塊SRk的輸入信號CIN產生延遲 ,若是在閘(g a t i n g )電路G C k的動作期間內能夠將所希 望的時脈信號的上升緣輸入到閘(gating )電路GCk,則 可以讓移位暫存器正常地作動。利用此一特性,當將所希 望的時脈信號的上升緣輸入到閘(gating )電路GCk時, 讓暫存器方塊 SRk的輸入信號 CIN產生延遲直到閘( gating)電路GCk動作爲止,因此能夠更縮短閘(gating )電路GCk的動作時間。藉此,光是縮短閘(gating )電 路GCk的動作時間即更可以減少消耗電力。爲了要讓暫 存器方塊SRk的輸入信號CIN產生延遲,且爲了要g己合 邏輯也可以插入多個的反相器,而不將移位暫存器方塊 SRk-Ι的輸出設成移位暫存器方塊SRk的輸入信號CIN, 而是將在移位暫存器方塊SRk-Ι的輸出經過延遲電路dk-1或緩衝器bk-1等後之已延遲的信號設成移位暫存器方 塊SRk的輸入信號CIN。 藉此可得到與圖2 7及圖2 8的情形相同的效果。 接著圖32爲表示將正反器的輸出信號輸出到移位暫 存器之外部之信號的其他的構成例。 圖32所示的移位暫存器6 1則類似於上述圖1所示的 移位暫存器1 1,針對對應的部分則附加相同的參考符:號 且省略其說明。 移位暫存器61具備有移位暫存器部62與位準移{立器 -58- (55) 1291154
部63。移位暫存器部62除了在圖1的移位暫存器1 1的 移位暫存器部12追加正反器Fn+Ι外,也將正反器Fi ( i= 1〜η )的輸出信號Qi輸出到移位暫存器6 1的外部。此 外,並沒有正反器Fn+Ι之輸出信號Qn+Ι的連接對象。 因此,輸出信號Qi被輸入到緩衝器Bi而成爲輸出信號 LSi。位準移位器部63是一在圖1的移位暫存器11的位 準移位器部13追加位準移位器LSn + 2的構成。藉此,將 位在2段後的位準移位器LSn + 2的輸出信號輸入到正反 器Fi的重置端子,而在正反器Fn+Ι的重置端子R則與正 反器Fn的重置端子R同樣地輸入有位準移位器LSn + 2的 輸出信號Oend。
將在移位暫存器61中的位準移位器LSi的輸出信號 LSi及控制電路CNi的輸出信號Oci的波形表示在圖33 的時序圖中。又將在移位暫存器61中的位準移位器LSi 的輸出信號LSi及正反器Qi的輸出信號Qi的波形表示在 圖3 4的時序圖中。 由圖3 3可知,控制電路Cni ( i= 1〜η )則將位準移位 器L S i的動作期間控制成包含位準移位器L S i之輸出信號 LSOi的上升時刻但未滿時脈信號CK、CKB的周期。因此 如圖34所示般,即使是得到脈衝長度爲時脈信號CK、 CKB之脈衝長度的2倍(時脈信號CK、CKB的1個周期 單位)的輸出信號Q i時,則圖3 3之斜線所示般可知移位 暫存器LSi的動作期間、亦即,屬於各段的位準移位器 L S k ( k = 2〜η )的動作期間爲時脈信號C Κ的約1個脈衝 -59- (56) 1291154 ‘長度(時脈信號CK之約2分之1周期)。光此部分即可 以減少在位準移位器LSk中穩定流動的電流。
此外,位準移位器LSn+1、LSn + 2雖然不是屬於用來 輸出到移位暫存器6 1之外部的輸出信號的段或是方塊的 位準移位器,但針對該位準移位器LSn+1、LSn + 2的動作 期間,則由圖33之輸出信號OCn、OCn+1的波形可知較 未具有控制電路CN0、CNn+Ι的情形爲短了約時脈信號 CK、CKB的約1個脈衝長度(時脈信號CK、CKB之約2 分之1周期)。
如本實施形態般利用正反器的輸出信號Q (或是其反 轉輸出信號QB),藉著產生爲時脈信號CK、CKB之脈 衝長度的2倍的信號,當將該信號使用作爲取樣脈衝時, 則可以確保針對來源匯流排線(sourcebiisLine)的充電時 間以及減少與相鄰之畫素之寄生電容的影響。因此,對於 該信號的用途具有很大的縮短移位暫存器之動作期間的效 果。 如上所述般,在本發明之移位暫存器中,各位準移位 器具備有在動作中被施加時脈信號的輸入開關元件會經常 導通的電流驅動型的昇壓部及/或降壓部。 根據以上的構成,各位準移位器具備有電流驅動型的 昇壓部與降壓部之至少其中一者,該電流驅動型的位準移 位器則不同於會根據輸入信號的位準將輸入開關元件導通 /切斷之電流驅動型的位準移位器,而是一即使輸入信號 的振幅較輸入開關元件的臨限値電壓爲低時亦具有可以無 -60- (57) 1291154 阻礙地針對輸入信號實施移位的效果,但是卻會有在動作 中被施加時脈信號的輸入開關元件會經常導通而消耗電力 變大的缺點。 因此如上所述般將位準移位器動作的期間設爲最小限 度之期限的本發明則特別具有效果,而可以實現一即使輸 入信號的振幅較輸入開關元件的臨限値電壓爲低時也可以 進行移位,且消耗電力小的移位暫存器。
又本發明之移位暫存器,其中位準移位器具備有在停 止時會將事先所設定的値的輸出電壓加以保持的輸出安定 手段。 根據以上的構成,一般而言,在位準移位器停止的期 間,當該位準移位器的輸出電壓成爲不安定時,由於連接 該位準移位器之正反器的動作會有變得不安定的顧慮,因 此設置一可將該位準移位器的輸出電壓保持在一定値的輸 出安定手段。
因此,可以防止因爲上述不安定的輸出電壓所引起的 正反器的錯誤作動,而能夠實現可進行更安定之動作的移 位暫存器。 又本發明的移位暫存器,其中上述動作控制手段會讓 同一段的上述位準移位器之輸出信號的上升緣較開始該位 準移位器之動作期間爲延遲。 根據以上的構成,一般而言,當使用作爲畫像顯示裝 置等時,雖然輸出到移位暫存器外部的信號是當作取樣用 的信號或掃描信號來使用,但是取樣用的信號當與前段或 -61 - (58) 1291154 後段的取樣信號發生重疊時,則影像信號會大幅地變動, 而會將錯誤的影像信號寫入到資料信號線。又當前段或後 段的掃描信號發生重疊時,則無法進行將在資料信號線上 的影像信號實施更新的處理等。 在此,利用控制位準移位器之動作期間的上述動作控 制手段,可以讓該位準移位器之輸出信號的主動開始時間 延遲。
因此,當從彼此鄰接的段開始輸出到移位暫存器之外 部的信號的主動期間不發生重疊時,則在到移位暫存器之 外部的輸出電路以後不需要設置延遲電路等,當將該移位 暫存器使用在顯示裝置的驅動電路時,則取樣脈衝彼此不 重疊,而藉由簡化上述驅動電路來實現窄額緣化。 又,當使用到移位暫存器之外部之輸出電路以後的電 路之其中一者的輸出時,則延遲時間可以根據所使用電路 的輸出而任意地設定,
而能夠自由地設定上述主動開始時間。例如當爲取樣 用的信號或掃描信號時,利用前段的最終輸出的OFF時 刻來決定本身段之移位暫存器之輸出信號的主動開始時間 ,由於在前段的輸出期間本身段之移位暫存器之輸出一定 爲非主動狀態,因此可以確實地讓前段或次段之移位暫存 器的輸出信號本身不發生重疊。 更且,本發明之移位暫存器,當將Μ設爲2以上的 整數時,則利用彼此的相位偏移1 /Μ周期之Μ種的時脈 信號,將各時脈依序每隔(Μ-1 )個地輸入到上述多段的 -62- (59) 1291154 正反器。 根據以上的構成,藉著使用相位彼此偏移1 /Μ周期之 Μ種的時脈信號,可以將時脈信號減低到1 /Μ。 因此,當將該移位暫存器使用在顯示裝置的驅動電路 上時,則在從外部電路輸入時脈信號之際,由於可以抑制 頻率成爲較低,因此更可以減低外部電路的消耗電力。 又本發明之移位暫存器,其中上述Μ種的時脈信號 的相位則設定成使彼此的主動的期間不會重疊。 φ 根據以上的構成,爲了要使彼此鄰接的移位暫存器之 輸出信號的主動期間不發生重疊,藉著將上述Μ種的各 時脈信號的作用比設定在lOOx ( 1/Μ) %以下,則在移位 暫存器之輸出以後不需要設置延遲電路等。 因此當將該移位暫存器使用在顯示裝置的驅動電路上 時,則取樣脈衝彼此不重疊,而藉由簡化上述驅動電路來 實現窄額緣化。又藉由調整上述作用比可以任意地改變脈
更且,本發明之移位暫存器至少將上述各段的上述位 準移位器的輸出信號或其反轉信號輸出到外部。 根據以上的構成,藉由位準移位器而被昇壓及/或降 壓的時脈信號則成爲輸出到移位暫存器之外部的信號,其 輸出則具有與時脈信號相同的脈衝寬度。又具有即使在輸 出產生衝突彼此也不會發生重疊的脈衝寬度。 因此被昇壓及/或降壓而彼此相鄰而輸出到移位暫存 器之外部的信號則可以調整成不發生重疊。 -63- (60) 1291154 根據以上的構成,藉由利用上述位準移位器之輸出信 號或其他正反器的輸出信號、到移位暫存器之外部的輸出 電路以後的電路的信號等的任一信號來決定上述正反器的 輸出信號的下降緣,可以將被輸出到移位暫存器之外部的 信號的脈衝寬度調節成所希望的期間。 又本發明之顯示裝置則將上述掃描信號線驅動電路及 資料信號線驅動電路的至少其中一者形成在與上述畫素相 同的基板上。 φ 根據以上的構成,在掃描信號線驅動電路與各畫素之 間的配線、或是在資料信號線驅動電路與各畫素之間的配 線則被配設在該基板上,而不需要跑到基板外。 因此即使掃描信號線的數目或資料信號線的數目增加 ,跑到基板外之信號線的數目也不會變化而不需要加以組 立。藉此可以減少在製造時的麻煩,除了可以防止各信號 線的電容產生不希望的增加情形外,也能夠防止集成度降 低。 又本發明的顯示裝置,其中上述掃描信號線驅動電路 、資料信號線驅動電路及各畫素包含有由多結晶矽薄膜電 晶體所構成的開關元件。 根據以上的構成,多結晶矽薄膜電晶體相較於單結晶 矽薄膜電晶體,由於其電晶體性能變得非常的差且臨限値 高,因此驅動電壓會變高。因此必須要有電流驅動型的移 位暫存器,而有穩定不變地流動的電流會占了消耗電力之 大部分的大問題。又,電流穩定不變地流動也會造成電晶 -64- (61) 1291154 體惡化。 在此,當利用搭載了本發明之移位暫存器的驅動電路 時,由於會造成問題之穩定不變地流動的電流可以大幅地 截掉,因此可以大幅地解決多結晶矽薄膜電晶體所包含的 問題。
又多結晶矽薄膜電晶體由於在矽的結晶粒徑會有變動 ,因此即使是被形成在同一個的玻璃基板上的電晶體彼此 的特性也會有差異。此時,在取樣脈衝彼此的間隔會有變 動,爲了要取得必要的取樣脈衝間隔,則延遲電路的反相 器的數目及其尺寸會變得非常的多。 相較於此,本發明則反而利用多結晶矽薄膜電晶體的 性能的惡化,亦即電路的延遲,由於確保取樣脈衝間隔, 因此當爲利用多結晶矽所構成的驅動電路時,則可將本發 明的效果發揮到最大的極限。
又,本發明的顯示裝置,中上述掃描信號線驅動電路 、資料信號線驅動電路及各畫素包含有在6 0 0 °C以下的製 程溫度所製造的開關元件。 根據以上的構成,在600°C以下的製程中製造則可以 將電晶體形成在便宜的玻璃基板上,而具有可以便宜且大 量地製造面板,且商品價値高的優點。然而在600 °C以下 所形成的電晶體,由於不會是單結晶矽而會是多結晶矽, 因此成爲一特性惡化的電晶體。更且,在600°C以下所形 成的電晶體由於不是單結晶矽而是多結晶矽,因此會成爲 特性惡化的電晶體。更且,由於玻璃不同於矽晶圓而含有 -65- (62) 1291154 許多的雜質,因此會因爲該影響而導致電晶體的性能惡化 。因此一般的驅動電路無法解決消耗電力的問題。
另一方面,若是將具有移位暫存器可動作之程度之性 能的電晶體形成在玻璃基板時,則形成在同一基板上則會 較將各種驅動電路安裝在顯示面板的情形更可以減少接觸 不良的情形或減少作爲面板模組之尺寸,更且由於可以利 用與畫素的電晶體同一製程來形成驅動電路本身,因此具 有降低成本的優點。但是不同於矽晶圓,玻璃的尺寸會變 得非常的大(一邊從數十cm到數百cm ),而導致在製程 上、電晶體之性能上產生惡化或是發生變動。另外,由於 玻璃基板的大尺寸會導致電晶體應驅動的負載變得非常的 大。因此,信號的延遲程度會加大而必須要加大電晶體的 尺寸’而爲了要位在容許延遲的範圍內,則必須要提高移 位暫存器的能力。結果可以提高電流驅動型之位準移位器 的能力,而產生非常大的穩定電流。
在此雖然被迫必須要大幅地減少穩定電流,但利用本 發明的驅動電路可將減少穩定電流的效果發揮到最大的限 度。 此外則包含是一讓所輸入的信號同步於時脈信號而依 序地轉送到多段的正反器的移位暫存器,將上述多段的正 反器分割成多個方塊,在上述所分割的各方塊將由振幅較 上述正反器的驅動電壓爲小的電壓所構成的時脈信號實施 移位而施加在上述正反器的位準移位器、及設有利用上述 位準移位器的輸出與上述正反器的輸出來控制次段的方塊 -66 - (63) 1291154 的位準移位的動作控制手段的移位暫存器。 根據以上的構成,例如當正反器使用會根據時脈信號 被設定的設定重置正反器時,在從該方塊的設定重置正反 器被設定開始到被重置爲止的期間且在該方塊輸出移位輸 出的期間以外則該方塊的位準移位不需要處於動作狀態。 在此則針對各方塊設置動作控制手段,而利用上述移位暫 存器之任一輸出與上述正反器的輸出來控制次段的位準移 位器。 φ 因此,該方塊在輸出移位輸出時可以只在最小限度的 期間內讓該方塊的位準移位器動作,而能夠減少消耗電力 〇 此外,也可以在各方塊中的正反器是1個,而針對各 正反器設置位準移位器、或當然也可以針對多個正反器設 置位準移位器。又被輸入到各方塊的脈衝是否要傳送到次 段的方塊則是根據各方塊之正反器的輸出與各方塊之正反 器的輸出狀態而決定。 Φ 此外,在發明之詳細說明乙欄中所說明的具體的實施 形態或實施例是用於讓本發明之技術內容更加清楚,但並 不是只限定於該具體例而作狹義地解釋,在本發明的精神 與接下來所記載的申請專利範圍內可以進行各種的變更。 【圖式簡單說明】 圖1爲本發明之實施形態之移位暫存器之電氣構成的 方塊圖。 -67- (64) 1291154 圖2爲表示在圖1所示之移位暫存器中的控制電路之 構成的說明圖。 圖3爲說明在圖1所示之控制電路的動作的波形圖。 圖4爲說明在圖1所示之移位暫存器的動作的波形圖 圖5爲表示在圖1所示之移位暫存器之正反器的一構 成例的方塊圖。
圖6爲說明在圖5所示之正反器的動作的波形圖。 圖7爲表示在圖1所示之移位暫存器之位準移位器的 一構成例的方塊圖。 圖8爲詳細地說明上述控制電路之動作的時序圖。 圖9爲表示在圖1所示之移位暫存器之其他例的方塊 圖。 圖1 0爲本發明之移位暫存器之較佳使用例之畫像顯 示裝置的方塊圖。
圖11爲圖10所示之畫像顯示裝置中之畫素的等效電 路圖。 圖1 2爲表示本發明之其他實施形態之移位暫存器之 電氣構成的方塊圖。 圖13爲表示在圖12所示之移位暫存器中的正反器的 方塊圖。 圖14爲表示在圖12所示之移位暫存器中之控制電路 之構成的說明圖。 圖1 5爲說明在圖丨2所示之移位暫存器的動作的波形 -68- (65) 1291154 圖。 圖16爲說明在圖1所示之移位暫存器之又一其他例 的方塊圖。 圖17爲表示多數Μ (M = 3)之時脈信號之例子的波 形圖。 圖18爲表示典型的習知技術之移位暫存器之電氣構 成的方塊圖。
圖1 9爲說明在圖1 8所示之移位暫存器之動作的波形 圖。 圖20爲表示在圖18所示之移位暫存器中的延遲電路 之一構成例的方塊圖。 圖21爲表示在圖20所示之延遲電路之動作的時序圖 圖22爲表示在圖18所示之移位暫存器中的緩衝器之 一構成例的方塊圖。
圖23爲說明在圖22所示之緩衝器之動作的波形圖。 圖24爲本發明之又一其他實施形態之移位暫存器之 電氣構成的方塊圖。 圖25爲表示在圖24所示之移位暫存器中的各移位暫 存器方塊之一構成例的方塊圖。 圖26爲表示在圖25所示之移位暫存器方塊中之控制 電路之構成的電路方塊圖。 圖27爲說明在圖25所示之移位暫存器方塊之動作的 時序圖。 -69- (66) 1291154 圖28爲說明在圖24所示之移位暫存器之動作的波形 圖。 圖29爲說明在圖25所示之移位暫存器方塊之變形例 之構成的方塊圖。 圖30爲說明在圖29所示之移位暫存器方塊之動作的 時序圖。
圖31爲說明具備有在圖29所示之移位暫存器方塊之 移位暫存器之 動作的波形圖。 圖3 2爲本發明之又一其他實施形態之移位暫存器之 電氣構成的方塊圖。 圖33爲說明在圖32所示之移位暫存器之動作的第1 波形圖。 圖34爲說明在圖32所示之移位暫存器之動作的第2 波形圖。
【主要元件之符號說明】 11,11a,lib,41,51,61:移位暫存器 12,62 :移位暫存器部 13,63 :位準移位器部 21 :昇壓·降壓部 22 :電力供給控制部 23,24 :輸入控制部 25 ’ 26 :輸入信號控制部 -70- (67) 1291154 27 :輸出安定部 3 1 :畫像顯示裝置 3 2 :顯示面板 3 3 :控制電路 3 4 :顯示部
3 5 :掃描信號線驅動電路 35a,36a :移位暫存器 3 6 :資料信號線驅動電路 3 6b :取樣電路 B1〜Bn :緩衝器 CN1 〜CNn; CNla,CNlb:控制電路 CL :液晶電容 Cp :畫素電容 Cs :輔助電容 F1〜Fn :正反器 G1〜Gh :正反器方塊 GL1〜GLm :掃描信號線 K1〜K4 :類比開關 INV1,INV2,INVS1 〜INVSn :反相器 LSO〜LSn+1 ; LSla,LSlb :位準移位器 N2,N3,N6,N7: N 型的 MOS 電晶體 N13,N14,N16,N31,N33: N 型的 MOS 電晶體 PI,P12,P15,P32,P34,P41 : P 型的 MOS 電晶體 PI 1,P12,P15,P32,P34,P41,PIX :畫素 -71 - 1291154 (68) S1〜S4 :開關元件 SD1〜SDk :資料信號線 SW :場效電晶體

Claims (1)

  1. (1) 1291154 十、申請專利範圍 1 · 一種移位暫存器,係設有:將所輸入的信號同步 於時脈信號依序傳送,且根據較上述時脈信號之振幅爲大 的驅動電壓而驅動的多段正反器、與對上述時脈信號實施 位準移位,而將其施加在上述各正反器的位準移位器而構 成的移位暫存器,其特徵在於;
    包含控制上述各位準移位器之動作期間的各動作控制 手段, 上述移位準移位器之各個,係由:上述各動作控制手 段;與上述各位準移位器的輸出信號或其反轉信號成爲輸 入信號的上述各正反器而構成段, 藉著至少將上述各段的正反器的輸出信號或其反轉信 號輸入到本身的段以外的上述動作控制手段,而依序將上 述所輸入的信號加以傳送,
    在上述各段中,上述動作控制手段會控制上述位準移 位器的動作期間成爲短於上述時脈信號的周期。 2.如申請專利範圍第1項之移位暫存器,其中上述各 位準移位器具備有在其動作中會讓已施加時脈信號的輸入 開關元件經常導通之電流驅動型的昇壓部及/或降壓部。 3 ·如申請專利範圍第1項之移位暫存器,其中上述位 準移位器具備有在其停止時可將事先所設定的値的輸出電 壓加以保持的輸出安定手段。 4.如申請專利範圍第1項之移位暫存器,其中上述動 作控制手段會讓同一段之上述位準移位器的輸出信號之上 -73- (2) 1291154 升緣較該位準移位器開始動作期間爲延遲。 5. 如申請專利範圍第1項之移位暫存器,其中當將μ 設爲2以上的整數時,可取代上述時脈信號而利用相位彼 此偏移1 /Μ周期之Μ種類的時脈信號源脈衝,而將上述 各時脈信號源脈衝依序每隔(Μ -1 )個輸入到上述多段的 正反器。 6. 如申請專利範圍第5項之移位暫存器,其中上述μ 種類的時脈信號源脈衝被設定在彼此的主動期間不會重疊 0 的相位。 7. 如申請專利範圍第1項之移位暫存器,其中至少將 上述各段之上述位準移位器的輸出信號或其反轉信號輸出 到外部。 8·如申請專利範圍第1項之移位暫存器,其中至少將 上述各段之上述正反器的輸出信號或其反轉信號輸出到外 部。 9· 一種顯示裝置,其特徵在於包含有: φ 藉由掃描信號線驅動電路及資料信號線驅動電路,對 由彼此交叉的多條掃描信號線與資料信號線所區隔形成的 各晝素領域,介由上述掃描信號線及資料信號線而寫入影 像信號進行畫像顯示的掃描信號線驅動電路及資料信號線 驅動電路; 上述掃描信號線驅動電路及資料信號線驅動電路之至 少其中一方包含有將所輸入的信號同步於時脈信號而依序 傳送到多段正反器的移位暫存器之同時, -74- (3) (3)1291154 上述移位暫存益1包含有: 將所輸入的信號同步於時脈信號依序傳送’且根據較 上述時脈信號之振幅爲大的驅動電壓而驅動的多段正反器 9 對上述時脈信號實施位準移位’而將其施加在上述各 正反器的各位準移位器;及 控制上述各位準移位器之動作期間的各動作控制手段
    上述位準移位器之各個,係由:上述各動作控制手段 ,與上述各位準移位器的輸出信號或其反轉信號成爲輸入 信號的上述各正反器而構成段, 藉著至少將上述各段的正反器的輸出信號或其反轉信 號輸入到本身的段以外的上述動作控制手段,而依序將上 述所輸入的信號加以傳送, 在上述各段中,上述動作控制手段會控制上述位準移 位§&的動作期間成爲短於上述時脈信號的周期。 n 1 〇 ·如申請專利範圍第9項之顯示裝置,其中上述掃 描信號線驅動電路及資料信號線驅動電路之至少其中一方 被形成在與上述畫素同一基板上。 1 1 ·如申請專利範圍第9項之顯示裝置,其中上述掃 描號線驅動電路 '資料信號線驅動電路、及各畫素包含 有由多結晶矽薄膜電晶體所構成的開關元件。 12·如申請專利範圍第丨丨項之顯示裝置,其中上述掃 描信號線驅動電路、資料信號線驅動電路、及各畫素包含 -75 - (4)1291154 有在600 °C以下之製程溫度下所製造的開關元件。
    -76-
TW093120366A 2003-07-09 2004-07-07 Shift register and display device using the same TWI291154B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003194281 2003-07-09
JP2004189586A JP3974124B2 (ja) 2003-07-09 2004-06-28 シフトレジスタおよびそれを用いる表示装置

Publications (2)

Publication Number Publication Date
TW200504654A TW200504654A (en) 2005-02-01
TWI291154B true TWI291154B (en) 2007-12-11

Family

ID=34117883

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093120366A TWI291154B (en) 2003-07-09 2004-07-07 Shift register and display device using the same

Country Status (5)

Country Link
US (1) US7659877B2 (zh)
JP (1) JP3974124B2 (zh)
KR (1) KR100553324B1 (zh)
CN (1) CN100362557C (zh)
TW (1) TWI291154B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI395188B (zh) * 2007-12-21 2013-05-01 Lg Display Co Ltd 液晶顯示裝置及其驅動方法
TWI476743B (zh) * 2012-01-20 2015-03-11 Innocom Tech Shenzhen Co Ltd 移位暫存器
TWI508446B (zh) * 2008-08-08 2015-11-11 Thomson Licensing S A S 場效電晶體移位暫存器

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4809590B2 (ja) * 2004-03-31 2011-11-09 エーユー オプトロニクス コーポレイション 電子装置
KR100602359B1 (ko) 2004-09-01 2006-07-14 매그나칩 반도체 유한회사 멀티-채널 쉬프트레지스터를 구비하는 소스드라이버
JP3872085B2 (ja) * 2005-06-14 2007-01-24 シャープ株式会社 表示装置の駆動回路、パルス生成方法および表示装置
US8344988B2 (en) * 2005-07-15 2013-01-01 Sharp Kabushiki Kaisha Signal output circuit, shift register, output signal generating method, display device driving circuit, and display device
KR100624115B1 (ko) * 2005-08-16 2006-09-15 삼성에스디아이 주식회사 유기전계발광장치의 발광제어 구동장치
GB2434686A (en) 2006-01-31 2007-08-01 Sharp Kk A drive circuit including a voltage booster
TWI340941B (en) * 2006-05-19 2011-04-21 Chimei Innolux Corp System for displaying image
JP5027447B2 (ja) * 2006-05-31 2012-09-19 株式会社ジャパンディスプレイイースト 画像表示装置
US8330492B2 (en) 2006-06-02 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
EP1895545B1 (en) 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
WO2008090670A1 (ja) * 2007-01-25 2008-07-31 Sharp Kabushiki Kaisha パルス出力回路、それを用いた表示装置の駆動回路、表示装置、およびパルス出力方法
CN101295970B (zh) * 2007-04-29 2011-04-20 瑞鼎科技股份有限公司 触发器与移位寄存器
TWI413069B (zh) * 2008-03-25 2013-10-21 Innolux Corp 影像顯示系統
TWI398852B (zh) * 2008-06-06 2013-06-11 Au Optronics Corp 可降低時脈偶合效應之移位暫存器及移位暫存器單元
TWI393095B (zh) * 2008-10-14 2013-04-11 Ind Tech Res Inst 掃描線驅動器、平移暫存器和其補償電路
US8836680B2 (en) * 2011-08-04 2014-09-16 Sharp Kabushiki Kaisha Display device for active storage pixel inversion and method of driving the same
US9196205B2 (en) * 2011-09-27 2015-11-24 Sharp Kabushiki Kaisha Scanning signal line drive circuit and display device equipped with same
US9864713B2 (en) * 2014-12-05 2018-01-09 Marvell Israel (M.I.S.L.) Ltd. Optimal sampling of data-bus signals using configurable individual time delays
CN105810169A (zh) * 2016-05-25 2016-07-27 深圳市华星光电技术有限公司 液晶显示器的驱动系统及驱动方法
US10839751B2 (en) * 2018-01-19 2020-11-17 Kunshan Go-Visionox Opto-Electronics Co., Ltd. Scan driving circuit, scan driver and display device
CN111243649B (zh) * 2020-01-22 2022-04-26 京东方科技集团股份有限公司 移位寄存器单元、显示面板
CN113781947B (zh) * 2021-09-15 2023-10-17 昆山国显光电有限公司 一种移位寄存电路和显示面板

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3277382B2 (ja) 1992-01-31 2002-04-22 ソニー株式会社 固定重複パタン除去機能付水平走査回路
US5450024A (en) * 1994-01-19 1995-09-12 Alcatel Network Systems, Inc. ECL to CMOS signal converter circuit including toggle-fault detection
JP3272209B2 (ja) * 1995-09-07 2002-04-08 アルプス電気株式会社 Lcd駆動回路
JP4036923B2 (ja) * 1997-07-17 2008-01-23 株式会社半導体エネルギー研究所 表示装置およびその駆動回路
JP3635975B2 (ja) * 1999-03-02 2005-04-06 富士電機デバイステクノロジー株式会社 レベルシフト回路
JP3473745B2 (ja) 1999-05-28 2003-12-08 シャープ株式会社 シフトレジスタ、および、それを用いた画像表示装置
JP3588020B2 (ja) 1999-11-01 2004-11-10 シャープ株式会社 シフトレジスタおよび画像表示装置
JP3588033B2 (ja) * 2000-04-18 2004-11-10 シャープ株式会社 シフトレジスタおよびそれを備えた画像表示装置
TW538400B (en) * 1999-11-01 2003-06-21 Sharp Kk Shift register and image display device
JP3589926B2 (ja) * 2000-02-02 2004-11-17 シャープ株式会社 シフトレジスタ回路および画像表示装置
GB2361121A (en) 2000-04-04 2001-10-10 Sharp Kk A CMOS LCD scan pulse generating chain comprising static latches
TWI277057B (en) * 2000-10-23 2007-03-21 Semiconductor Energy Lab Display device
KR20020057768A (ko) * 2001-01-06 2002-07-12 윤종용 소비 전류의 감소가 가능한 박막 트랜지스터형 액정 표시장치 드라이버
TW591268B (en) * 2001-03-27 2004-06-11 Sanyo Electric Co Active matrix type display device
JP3556650B2 (ja) * 2001-10-02 2004-08-18 ローム株式会社 フリップフロップ回路、シフトレジスタおよび表示装置の走査駆動回路
US6870895B2 (en) * 2002-12-19 2005-03-22 Semiconductor Energy Laboratory Co., Ltd. Shift register and driving method thereof

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI395188B (zh) * 2007-12-21 2013-05-01 Lg Display Co Ltd 液晶顯示裝置及其驅動方法
TWI508446B (zh) * 2008-08-08 2015-11-11 Thomson Licensing S A S 場效電晶體移位暫存器
TWI476743B (zh) * 2012-01-20 2015-03-11 Innocom Tech Shenzhen Co Ltd 移位暫存器

Also Published As

Publication number Publication date
JP2005044493A (ja) 2005-02-17
KR100553324B1 (ko) 2006-02-21
KR20050007195A (ko) 2005-01-17
CN100362557C (zh) 2008-01-16
US20050030276A1 (en) 2005-02-10
TW200504654A (en) 2005-02-01
JP3974124B2 (ja) 2007-09-12
US7659877B2 (en) 2010-02-09
CN1577473A (zh) 2005-02-09

Similar Documents

Publication Publication Date Title
TWI291154B (en) Shift register and display device using the same
JP4981928B2 (ja) 表示駆動回路及び表示装置
JP5128005B2 (ja) シフトレジスタ
JP5372268B2 (ja) 走査信号線駆動回路、それを備えた表示装置、および走査信号線の駆動方法
JP4990034B2 (ja) シフトレジスタ回路およびそれを備える画像表示装置
JP5230853B2 (ja) 走査信号線駆動回路およびそれを備えた表示装置
KR101066493B1 (ko) 쉬프트 레지스터
US7477226B2 (en) Shift register
TWI529682B (zh) A scanning signal line driving circuit, a display device including the same, and a driving method of a scanning signal line
US20100220082A1 (en) Shift Register with Embedded Bidirectional Scanning Function
WO2010137197A1 (ja) シフトレジスタ
JP5972267B2 (ja) 液晶表示装置および補助容量線の駆動方法
KR20130107528A (ko) 게이트 구동 회로 및 이를 이용한 표시 장치
JP4993917B2 (ja) 表示装置
JP5433966B2 (ja) シフトレジスタおよびそれを用いた表示装置
CN111105762B (zh) 扫描信号线驱动电路、显示装置及扫描信号线的驱动方法
JP5442732B2 (ja) 表示駆動回路、表示装置及び表示駆動方法
US8098225B2 (en) Display device driving circuit and display device including same
EP2444956A1 (en) Display driving circuit, display device and display driving method
WO2010146741A1 (ja) 表示駆動回路、表示装置及び表示駆動方法
WO2013002191A1 (ja) 保持回路、表示駆動回路、表示パネル、および表示装置
JP2004146055A (ja) シフトレジスタおよびそれを備えた画像表示装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees