TWI261758B - Hybrid parallel/serial bus interface device and base station/user equipment having the same - Google Patents

Hybrid parallel/serial bus interface device and base station/user equipment having the same Download PDF

Info

Publication number
TWI261758B
TWI261758B TW091134138A TW91134138A TWI261758B TW I261758 B TWI261758 B TW I261758B TW 091134138 A TW091134138 A TW 091134138A TW 91134138 A TW91134138 A TW 91134138A TW I261758 B TWI261758 B TW I261758B
Authority
TW
Taiwan
Prior art keywords
block
data
bits
data block
interface device
Prior art date
Application number
TW091134138A
Other languages
English (en)
Other versions
TW200304072A (en
Inventor
Joseph Gredone
Alfred Stufflet
Timothy A Axness
Original Assignee
Interdigital Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Interdigital Tech Corp filed Critical Interdigital Tech Corp
Publication of TW200304072A publication Critical patent/TW200304072A/zh
Application granted granted Critical
Publication of TWI261758B publication Critical patent/TWI261758B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/20Arrangements affording multiple use of the transmission path using different combinations of lines, e.g. phantom working
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/14Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Information Transfer Systems (AREA)
  • Communication Control (AREA)
  • Dc Digital Transmission (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Small-Scale Networks (AREA)

Description

餘一rfiW„nL'-«rv*, - π « : -rrj ——wtt^ 案號 91134138 年、f)月> /曰 修正 五、發明說明(1) 發明所屬之技術領域 特別是,本發明係 本發明係關於匯流排資料傳送 為減少傳送匯流排資料的線路。 先前技術 圖1所示者即為用於傳送資料之匯流排其一範例。圖 1係一用於無線通訊系統之接收與傳送增益控制器(G C) 3 0、3 2 ,及一 G C控制器3 8說明圖。一通訊台,像是基地 台或使用者設備,會傳送(TX)及接收(RX)信號。為控制 這些信號增益,落屬於其他接收/傳送元件的運作範圍之 間,GC 30、32會調整RX及TX信號上的增益度。 為控制G C 3 0、3 2的增益參數,會利用一 G C控制器 3 8。即如圖1所示,該G C控制器3 8會利用一功率控制匯流 排,像是16條線路匯流排34、36來送出TX 36及RX 34信 號的增益值,像是各者為八條線路。功率控制匯流排線 路34、36雖可供允快速資料傳送,然這會要求該GC 30、 32及該GC控制器38上許多接腳,或是像一專用積體電路 (ASIC)之積體電路(1C)上GC 30、32及GC控制器38間的許 多連線。增加接腳數會要求額外電路板空間與連線。增 加I C連線會佔用珍貴的I C空間。大量的接腳或連線或會 依實作方式而定提高匯流排成本。 從而,希望是可具有其他的資料傳送方式。 内容 一種混合平行/串列匯流排介面,此者具有一資料區
第5頁 1261758 "" 案號91134138 Ϋ丄年i υ月:>1日 修正_ 五、發明說明(2) 塊解多工裝置。該資料區塊解多工裝置具有一輸入,此 者經組悲設定以接收' 貢料區塊’並將該貧料區塊解多 工成複數個細塊。對於各個細塊,一平行轉串列轉換器 可將該細塊轉化成串列資料。一線路可傳送各個細塊的 串列資料。一串列轉平行轉換器可轉換各細塊的串列資 料以復原該細塊。資料區塊重建裝置可將各復原細塊合 併成該資料區塊。一基地台(或使用者設備)具有一增益 控制控制器。該增益控制控制器會產生一具有代表一增 益值之η位元的資料區塊。一資料區塊解多工裝置具有一 輸入,此者經組態設定以接收該資料區塊,並將該資料 區塊解多工成複數個細塊。各個細塊具有複數個位元。 對於各個細塊,一平行轉串列轉換器可將該細塊轉化成 串列資料,一線路傳送該細塊串列資料,而一串列轉平 行轉換器可轉換該細塊串列資料以復原該細塊。一資料 -區塊重建裝置可將該等經復原細塊合併成該資料區塊。 一增益控制器接收該資料區塊,並利用該資料區塊的增 益值以調整其增益。 實施方式 圖2所示者係一混合平行/串列匯流排介面區塊圖, 而圖3為一混合平行/串列匯流排介面資料傳送作業流程 圖。一資料區塊會被跨於該介面而從節點1 5 0傳送到節 點2 5 2 ( 5 4 )。一資料區塊解多工裝置4 0接收該區塊,並 將其解多工成為i個細塊,以利於i條資料傳送線路4 4上 傳送(5 6 )。該數值i係根據連線數目與傳送速度之間的取
1261758 " < 案號91134138 >年丨〇月> ;日 修正 / 五、發明說明(3) 捨而定。一種決定i值的方式是首先決定一傳送該資料區 塊所得承允之最大延遲。按照此最大延遲,可決定出傳 送該區塊所需要的最小線路數目。利用最小數量的線 路,用以傳送資料的線路會被選定為至少該最小值量。 線路44可為接腳,以及其在電路板上或於一 1C連接上的 相關連線。一種解多工成細塊的方式是將區塊切割成一 最顯著到一最小顯著細塊。為如圖4說明,於兩條線路上 傳送一八位元區塊,該區塊會被解多工成一四位元最顯 著細塊及一四位元最小顯著細塊。 另一種方式則是將該區塊交錯跨於i個細塊。該區塊 的前i個位元會變成各i個細塊的第一位元。其次的i個位 元會變成各i個細塊的第二位元,如此下去一直到該最後 i個位元。為說明如圖5所示之在兩條連線上的一八位元 區塊,第一個位元會被映對到細塊1的第一位元。第二個 ,位元會被映對到細塊2的第一位元。第三個位元會被映對 到細塊1的第二位元,如此繼續下去,一直到將最後一個 位元映對到細塊2的最後位元。 各個細塊會被送到i個平行轉串列(P / S )轉換器4 2之 相對應者(5 8 ),從平行位元轉換成串列位元,並於線路 上串列循序地傳送(6 0 )。在各條線路的相對側會是一串 列轉平行(S / P )轉換器4 6。各個S / P轉換器4 6會將所傳串 列資料轉換成其原始細塊(6 2 )。第i個經復原細塊會被一 資料區塊重建裝置4 8處理,以重建該原始資料區塊 (64) ° 另一方面,雙向方式,會利用i條連線以按雙向方式
1261758 -~t-fe 91134138 ^ 月>^日 你π 五、發明說明(4) 一1 " ""—— -- 貢料,即如圖6。可按雙向傳送資訊資料,或是可按 單二方向傳送資訊而朝另一方向送返確認信號。在此, 二^料區塊解多工及重建裝置66會接收從節點1 5〇傳送 到即點2 5 2的資料區塊。該解多工及重建裝置6 6會將該 =,=多卫成i個細塊。i個"3轉換器68會將各個曰細塊轉 換^串列資料。一組多工器(MUX)/DEMUX 71將各個p/s轉 換杰6 8耦接到i條線路4 4的相對應者。在節點2 5 2處,另 二組的多工器MUX/DEMUX 75將線路44連接到一組s/p轉換 郎7 2 。玄組S / P轉換器7 2會將各細塊的所收串列資料轉換 成為原始傳送的細塊。所收細塊會被一資料區塊解多工、 及重建裝置7 6重建成原始資料區塊,並輸出為 資料區塊。 ^ 對於從節點2 5 2傳送到節點1 5 0的各區塊,該資料 區塊解多工及重建裝置76會接收一資料區塊。該區^塊會 被解夕工成為各細塊,並將各細塊傳送到一組P / S轉換μ 7 4 · °该p / s轉換器7 4會將各細塊轉換成串列格式,以供以 於1條線路44傳送。節點2組的MUX/DEMUX 75會將該等p/s 轉換為7 4耦接到i條線路4 4,而節點1組的μ u X / D E M U X、7 1 會將線路44耦接到i個s/p轉換器7〇。該等s/p轉換器7 所傳資料轉換成其原始細塊。該資料區塊解多工及重字 裝置6 6從所收細塊重建出資料區塊,以輸出所接收的資 料區塊。既然一次只會在單一方向上傳送資料,這種告 作可按半雙工方式運作。 只 抑圖7係一雙向切換電路的實作簡圖。該節點1 p/s 換器6 8的串列輸出會被輸入到一三態式緩衝器7 8。該緩
第8頁
1261758 ㈣ Q - 2丄、案被* 91134138 / 年' 〇月日 修正 / 五、發明說明(5) 衝器7 8具有另一輸入,這會被耦接到一表示高狀態的電 壓。該緩衝7 8的輸出係串列貪料’透過線路8 5被傳送 到一節點2三態式緩衝器8 4。電阻8 6會被耦接於線路8 5與 接地之間。該節點2緩衝器8 4傳通該串列資料給一節點2 S / P轉換器7 4。類似地,來自該節點2 P / S轉換器7 4的串 列輸出會被輸入到一三態式緩衝器7 2。該緩衝器7 2也具 有另一耦接於一高電壓的輸入。該緩衝器8 2的串列輸出 會透過線路8 5而傳送到節點1三態式緩衝器8 0。該節點1 緩衝器8 0會將該串列資料傳通至一節點1 S / P轉換器7 0。 在另種實作裡,部分的i條線路4 4可在一方向上傳送 資料,而其他的i條線路4 4可在另一方向上傳送資料。在 節點1 5 0,會收到一資料區塊以供傳送到節點2 5 2。根 據該區塊所需之資料產通速率以及另一方向上的話務需 求而定,在此會利用j條連線來傳送該區塊,其中該j值 為1到i之間。該區塊會被分成j個細塊,並利用i個P / S轉 換器6 8中的j個來轉換成j組串列資料。相對應的j個節點 2 S / P轉換器7 2,與節點2資料區塊區別及重建裝置7 6會 復原該資料區塊。在相反方向上,會利用達i - j或k條線 路以傳送該資料區塊。 在一用於‘增益控制匯流排之雙向式匯流排較佳實作 中,會在一方向上送出一增益控制值,並送返一確認信 號。或另者,在一方向上送出一增益控制值,而在另一 方向上送出一增益控制裝置狀態信號。 一種混合平行/串列介面實作係於一同步系統内,且 可參如圖8所說明者。在此,會利用一同步時脈以同步各
I 平巧 w1以坟UL晋狹… I j 案號91134138 年⑴月少丨日 修正 yL· ' 五、發明說明(6) 式元件的計時。為表述該資料區塊傳送作業的起點,會 送出一開始位元。即如圖8所示,各線路會在其正常零水 準。然後會送出一表示開始區塊傳送作業的開始位元。 在本例中,所有線路會送出一開始位元,然實僅需在一 條線路上送出開始位元。如在任一條線路上送出開始位 元,像是一 1值,則接收節點會明瞭開始該區塊資料傳送 作業。在此,會透過其相對應線路送出各個串列細塊。 在傳送各細塊後,線路會回返至彼等正常狀態,像是皆 為低者。 在其他實作裡,也會利用開始位元做為待予執行之 函數的表示器。這種實作方式可如圖9說明。而如圖1 0所 示者,如任一連線的第一位元為1值,該接收節點會瞭解 待予傳送區塊資料。即如圖1 1之G C控制器實作的表格所 列,利用三種開始位元組合·· 0 1 、1 0及1 1 。0 0表示尚未 _送出開始位元。各個組合代表一種函數。在本例中,0 1 表示應執行一相對減少函數,像是將該資料區塊值減少1 值。1 0表示應執行一相對增加函數,像是將該資料區塊 值增加1值。1 1表示應執行一絕對值函數,此時該區塊會 維持相同數值。為增加可用函數的數目,可利用額外位 元,例如,可將每條線路2個開始位元映對到達七(7 )項 函數,或是將i條線路的η個開始位元映對到達inM - 1 種 函數。處理裝置8 6會依開始位元所述,對所收的資料區 塊執行函數。 在如圖1 2所示的另款實作裡,開始位元表示一目的 地裝置。即如圖1 3所示,此為兩個目的地裝置/兩條線路
第10頁 1261758 . _案魏 91134138 /J 年! 〇 月曰__ 五、發明說明(7) 實作,開始位元的組合會關聯到對所傳資料區塊之目的 地裝置88-92 。01表示裝置1 ;10表示裝置2 ;而11表示裝 置3。在收到該資料區塊重建裝置4 8的開始位元後,所重 建的區塊會被送到相對應裝置8 8 - 9 2。為增加潛在目的地 裝置的數目,可利用額外的開始位元。對於在各i條線路 上的η個開始位元,可選定達in+1-1 個裝置。
即如圖1 4所示,可利用開始位元來表示函數及目的 地裝置兩者。圖1 4顯示一具有像是RX及TX GC兩個裝置的 三條連線系統。在各條線路上利用開始位元,圖中繪出 兩個裝置的三種函數。在本例中,線路1的開始位元代表 該標的裝置,「0」為裝置1 ,而「1」為裝置2。連線2及 3的位元代表所執行函數。「1 1」代表絕對值函數; 「1 0」代表相對增加函數;而「0 1」代表相對減少函 數。所有三個開始位元為零,意即「0 0 0」,會是正常非 _資料傳送狀態,而在此並未使用「0 0 1」。可利用額外的 位元以增加更多的函數或裝置。對於在各i條線路上的η 個開始位元,可選定達in+1-l 個函數/裝置組合。
圖1 5係一實作表示函數及目的地裝置兩者之開始位 元的系統區塊圖。經復原的細塊會由該資料區塊重建裝 置4 8所接收。根據所收到的開始位元,該處理裝置8 6會 執行所述函數,而將所處理區塊送到所述之目的地裝置 8 8 - 9 2 〇 即如圖1 6流程圖所示,會將表示該函數/目的地的開 始位元增入各個細塊内(9 4 )。在此,會透過這i條線路送 出這些細塊(9 6 )。利用開始位元,會在資料區塊上執行
第11頁 1261758 案號 91134138 % 年ΐ 〇月>7曰 修正 五、發明說明(8) 適當函數,資料區塊會被送到適當目的地或兩者(9 8 )。 為增加同步系統内的產通量,會利用時脈的正(雙) 及負(單)邊緣兩者來傳送區塊資料。其一實作可如圖1 7 所示。資料區塊解多工裝置1 0 0收到資料區塊,並將其解 多工成兩個(雙及單)組i個細塊。在此,會將i個細塊的 各組資料送到個別各組的i個P / S裝置1 0 2、1 0 4。即如圖 17所示,一組的單P/S裝置102會具有i個P/S裝置,這會 擁有其經反置器1 1 8所反置的時脈信號。因此,經反置的 時脈信號會是經相對於該系統時脈而延遲的半個時脈週 期。一組i個MUX 1 06會在該組雙P/S裝置1 04與該組單P/S 裝置1 0 2之間,按兩倍於該時脈速率而進行選定。在各連 線上傳送的產獲資料會是兩倍的時脈速率。在各連線的 另一端是一相對應的DEMUX 108。這些DEMUX 108會循序 地按兩倍時脈速率,將各條線路4 4耦接到一雙1 1 2與單 1 1 0緩衝器。各個緩衝器1 1 2、1 1 0接收一相對應的雙與單 位元,並握持該數值一個完整時脈週期。一雙1 1 6與單 1 1 4組的S / P裝置會復原該等雙與單細塊。一資料區塊重 建裝置1 2 2會從各個所傳細塊重建該資料區塊。 圖1 8說明利用該正及負時脈邊緣,在一系統線路上 進行的資料傳送作業。圖示者係待予於線路1上傳送的雙 資料與單資料。斜楔部分表示合併信號内的負時脈邊 緣,而無斜楔部分則表示正者。即如圖示,資料傳送速 率會增加一倍。
圖1 9係一用於一 G C控制器3 8及一 G C 1 2 4之間的混合 平行/串列介面較佳實作。一資料區塊,像是1 6位元的GC
第12頁 1261 芬8 案號 91134138 修正 五、發明說明(9) 控制資料(8位元RX和8位元TX),會被從該GC控制器38傳 送給一資料區塊解多工裝置4 0。該資料區塊會被解多工 成為兩個細塊,像是兩個8位元細塊。會對各個細塊增附 一開始位元,像是令為每個細塊9位元。在此,會利用兩 個P / S轉換器4 2於兩條線路上傳送這兩個細塊。當S / P轉 換器4 6偵測到開始位元時就會將所接收細塊轉換為平行 格式。該資料區塊重建裝置會重建原始1 6位元以控制G C 1 2 4的增益。如開始位元表述出一函數,即如圖1 1所示, 該A G C 1 2 4會在調整增益之前,先對所收區塊執行該項函 數。 圖2 0係於一混合平行/串列匯流排轉換器另一較佳實 作,此係位於GC控制器38及一 RX GC 30與TX GC 32間, 並利用三(3)條線路。該GC控制器38會按適當RX及TX增益 值與開始位元,即如圖1 4所示,送出一資料區塊給該G C 30、32。如確採用按圖14的開始位元,裝置1為RX GC 30 而裝置2為TX GC 32。該資料區塊解多工裝置40會將該資 料區塊解多工成為三個細塊,以供透過這三條線路而傳 送。利用三個P / S轉換器4 2及三個S / P轉換4 6,各細塊會 被串列地在各線路上傳送,並轉換成原始細塊。該資料 區塊重建裝置4 8會重建原始資料區塊,並執行如開始位 元所述之函數,像是相對增加、相對減少及絕對值。所 獲資料會被送到如開始位元所述之RX或TX GC 30、32。
第13頁 1261358 ^ . . ……案號曾11:34138 >年丨〇月〉/日_^_ 圖式簡單說明 圖1係RX與TX GC和GC控制器圖式說明。 圖2係一混合平行/串列匯流排介面區塊圖。 圖3係利用混合平行/串列匯流排介面之資料區塊傳送作 業流程圖。 圖4說明將一區塊轉成最顯著及最小顯著細塊之解多工作 業。 圖5說明利用資料交錯處理對一區塊進行解多工作業。 圖6係一雙向混合平行/串列匯流排介面之區塊圖。 圖7係一雙向線路實作圖式。 圖8係開始位元之計時圖。 圖9係一函數可控制性之混合平行/串列匯流排介面的區 塊圖。 圖1 0係一函數可控制性之混合平行/串列匯流排介面的開 始位元計時圖。 _圖1 1係表示各項函數之開始位元實作列表。 圖1 2係目的地控制混合平行/串列匯流排介面之區塊圖。 圖1 3係表示各項目的地之開始位元實作列表。 圖1 4係表示各項目的地/函數之開始位元實作列表。 圖1 5係目的地/函數控制混合平行/串列匯流排介面之區 塊圖。 圖1 6係表示各項目的地/函數之開始位元流程圖。 圖1 7係正及負時脈邊緣之混合平行/串列匯流排介面區塊 圖。 圖1 8係正及負時脈邊緣之混合平行/串列匯流排介面計時 圖。
第14頁 ώόΪ7|έ
δ彳正替換頁I 案號 91134138 年\ c;月·Η曰 修正 圖式簡單說明 圖1 9係一 2線式G C / G C控制器匯流排區塊圖 圖2 0係一 3線式G C / G C控制器匯流排區塊圖 圖式代表符號說明 30 接收增益控制器 3 2 傳送增益控制器 3 4 線路匯流排 3 6 線路匯流排 3 8 G C控制器 4 0 資料區塊解多工裝置 4 2 平行轉串列(P / S )轉換器 4 4 資料傳送線路 46串列轉平行(S/P)轉換器 4 8 資料區塊重建裝置 50 節點1 5 2 節點2 6 6 資料區塊解多工及重建裝置 6 8 平行轉串列(P / S )轉換器 7 0 串列轉平行(S / P )轉換器 7 2 串列轉平行(S / P )轉換器 7 4 平行轉串列(P / S )轉換器 7 6 資料區塊解多工及重建裝置 7 8 緩衝器 8 0 緩衝器 8 2 缓衝器
第15頁 1261358 Q _案號 91134138_/lx年i。月丨曰_修正 圖式簡單說明 84 緩衝器 85 線路 86 電阻 88 目的地裝置 90 目的地裝置 92 目的地裝置 1 00 貢料區塊解 多 工 裝置 102 單P/S裝置 1 04 雙P/S裝置 106 多工器 108 解多工器 110 緩衝器 112 緩衝器 114 單P/S裝置 116 雙P/S裝置 122 資料區塊重 建 裝 置 124 增益控制器
第16頁

Claims (1)

  1. Ϊ261758 _____案號 91134138 : 年=月 /日一修正----- 六、申請專利範圍 1 · 一種混合平行/串列匯流排介面裝置,其中包含: 一資料區塊解多工裝置,具有一經組態設定以接收 —資料區塊的輸入,並可將該資料區塊解多工成複數個細 塊,各個細塊具有複數個位元; 對於各個細塊: 一平行至串列轉換器,以將該細塊轉換成串列 資料; 一線路,可傳送該細塊串列資料;及 ^ 一串列轉平行轉換器,以轉換該細塊串列資料 俾復原該細塊;及 一資料區塊重建裝置,將各復原細塊合併成該資料 區塊。 2 ·如申睛專利範圍第1項之介面裝置,其中在資料區塊内 的位元數目為N,線路數目為i,而1<i<N。 3 ·如申請專利範圍第丨項之介面裝置,其中在一細塊内的 位:數目為四,線路數目為二。 4·種混合平行/串列匯流排介面裝置,其中包含: ^ , 接收裝置,具有一輸入,經組態設定以接收一資 ;2俾將該資料區塊解多工成複數齡鬼,各個細塊具 有稷數個位元; 對於各個細塊: 一第一轉換裝置,以將該細塊轉換成串列資 線路’以傳送該細塊串列資料;及
    第17頁 1261758
    六、申請專利範圍 一第二轉換裝置,以轉換該細塊_列資料俾復 原该細塊,及 一合併裝置,將各復原細塊合併成該資料區塊。 5. 如申請專利範圍第4項之介面裝置,其中在資料區塊内 的位元數目為N,線路數目為i,而1 < i < N。 6. 如申請專利範圍第4項之介面裝置,其中在一細塊内的 位元數目為四,線路數目為二。 7 · —種用以將資料從一第一節點傳送至一第二節點之混合 平行/串列匯流排介面裝置,其中該介面包含: 一資料區塊解多工裝置,以從該第一節點將該資 料區塊解多工成m組η個位元,並對這些m組各者增附一開 始位元,這些m個開始位元可共集地代表一特定數學函數 或目的地; , 對這些m組各者,一用以將該等m組之該者從該第 一節點傳送至該第二節點的個別線路;及 一資料區塊重建裝置,以接收該等m組,俾將該等 m組合併成該資料區塊,且根據m個開始位元利用該等所收 m組。 8. 如申請專利範圍第7項之介面裝置,其中這些m個開始位 元至少其一會為1狀態,且當該介面並未傳送資料時,所 有的個別線路的該開始位元會為0狀態。 9. 如申請專利範圍第7項之介面裝置,其中這些m個開始位 元代表開始一資料傳送作業。 1 0.如申請專利範圍第7項之介面裝置,其中這些m個開始
    第18頁 1261758 ___塞號 91 mm_年月‘ 日 倏正__ 六、申請專利範圍 " 位元共集地代表一特定數學函數而非一目的地。 11 ·如申請專利範圍第7項之介面裝置,其中這些m個開始 位元共集地代表一包括一相對增加、一相對減少及一絕對 值函數。 1 2 ·如申請專利範圍第7項之介面裝置,其中這些m個開始 位元共集地代表一特定目的地而非一數學函數。 1 3 ·如申請專利範圍第1 2項之介面裝置,其中這些m個開始 位元共集地代表包括一RX及TX增益控制器。 1 4 ·如申请專利範圍第7項之介面裝置,其中這些^個開始 位元共集地代表一特定數學函數及一特定目的地。 1 5 · —種用以將資料從一第一節點傳送至一第二節點之混 合平行/串列匯流排介面裝置,其中該介面包含: 角午多工裝置’以將資料區塊解多工成m組η個位 元; 一增附裝置,以對這些m組各者增附一開始位元, 這些m個開始位元可共集地代表一特定數學函數或目的 地, 一傳送裝置,以透過個別線路,從該第一節點傳 送該等m組各者; 一接收裝置,以於該第二節點處接收所傳m組各 者;及 利用裝置,以根據m個開始位元利用該等所收m 1 6 ·如申請專利範圍第丨5項之介面裝置,其中這些m個開始
    第19頁 1261758 案號 91134138 年…月一 曰 修正 六、 申請專利範圍 位元至少其一會為1狀態,且當該介面並未傳送資料時, 所有的個別線路會為〇狀態。 1 7 ·如申請專利範圍第1 5項之介面裝置,其中這些m個開始 位元代表開始一資料傳送作業。 1 8 ·如申請專利範圍第1 5項之介面裝置,其中這些m個開始 位元共集地代表一特定數學函數而非一目的地。 1 9 ·如申請專利範圍第1 5項之介面裝置,其中這些m個開始 位元共集地代表一包括一相對增加、一相對減少及一絕對 值函數。 2 0.如申請專利範圍第1 5項之介面裝置,其中這些m個開始 位元共集地代表一特定目的地而非一數學函數。 21 ·如申請專利範圍第2 0項之介面裝置,其中這些m個開始 位元共集地代表包括一RX及TX增益控制器。 22·如申請專利範圍第15項之介面裝置,其中這些爪個開始 位元共集地代表一特定數學函數及一特定目的地。 2 3 · —種用於同步系統内的混合平行/串列匯流排介面裝 置,該同步系統具有一相關時脈,該匯流排包含: 一貧料區塊解多工裝置,具有一輸入,經組態設 定以接收一資料區塊,並將該資料區塊解多工成複數個細 塊,各個細塊具有複數個位元; Ρ/ς鳇拖哭丁、瓜…1 Ν王甲夕HP/S)轉換器,各組存 P/S轉換Is會接收同步於該時脈 以轉換各細塊成—串列資料'脈…速率的各細塊,並 一第一組i個多工器
    以於i條線路上,在該時脈
    1261758 案號 91134138 六、申請專利範圍 年 曰修(更)止替換頁 0 曰 修正
    之正邊緣處傳送雙Ρ/s轉換器組串列資料,並且於 上’在遠時脈之負邊緣處傳 、’、、、、路 P岭得迗早Ρ/s轉換器組串列資料 一弟二組2個解多工器,以接收雙及 貧料,並將所接收的雙串石丨-欠 辱串列 早串列負料送出至一單緩衝哭; 將 雙及單緩衝器; ς/Ρ Μ Μ二雙及早組的串列至平行(S/P)轉換器,該雙纟且的 ^ :係為將所接收的雙串列資料轉換成雙平行資 7 ,並按同步於該時脈而輸出該雙平行資料;及 該單組的S/P轉換器,以將所接收的單串列資料轉 換成單平行資料,並按同步於該時脈而輸出該 _料,及 貝 、, 一資料區塊重建裝置,以將該雙及單平行資料合 併為遠貧料區塊。 24·如申請專利範圍第23項之介面裝置,其中各個資料區 塊具有Ν個位元,且i<i< ν/2。 25·如申請專利範圍第23項之介面裝置,其中該雙及單緩 衝器可緩衝該雙及單組的S/P轉換器輸入,以令該雙及單 、、且的S / P轉換接收同步於該時脈之雙及單所收串列資 料。 26· —利用一雙向式平行/串列匯流排介面之系統,其 含: t 複數條線路,以傳送資料區塊,該等複數條線路 數目低於各資料區塊之位元數;
    第21頁 1261758 ^S_9H34138 六、申請專利範圍 -目 1修正 卽』,可於該等複數條線 送出給一第二節點,兮结M L r R格上财貝料區塊 办 p ”、、占 该弟一節點能夠將各個該第一眘祖π 與該等複數條線路;同細;個=個第-細塊的數目會 π各 塊具有複數個位元;及 -弟一即點在該等複數條線 送出給該第一節點,今笛_ y w± At夕A u々肘弟一貝枓區塊 塊解多工成複數個第:f :即:“:夠將各個該第二資料區 會與該等複數侔缘路二A Μ :、複數個第二細塊的數目 27如Λϋ Λ相同’各個細塊具有複數個位元。 將該等資料區塊解多工成複數個第三細H即第點能夠 的數目j會低於複數條魂跋& # ^弟一細塊 該等第三細塊。条線路的數_ ’且於J條線路上傳送 28.如申請專利範圍第27項之系统,其中 •將各第四資料區塊解多工成κ個 I 一即^能夠 ;條=數目,且於Κ條線路上傳送該第=:,:、於* ΓΉ申清專利範圍第26項之系、统,其中該第-節H 區塊包含增益控制資訊。 2貝料 其中該第二節點資料 0 其中該第二節點資料 30·如申請專利範圍第29項之系統, 區塊包含一增益控制資訊接收確認 ·如申請專利範圍第29項之系統,/、,… 區塊包含一相關於該第二節點的狀態資訊 3 2 · 一種增益控制(GC)系統,其中包含: 一GC控制器,以產生一具代表一增益 資料區塊; 值之11位元的
    第22頁 1261758 案號 91134138 年 替換頁I條正 六、申請專利範圍 i條線路’以從該G C控制器將該資料區塊傳送至_ GC ,其中l<i<n ;及 該G C ^以接收該貢料區塊’並利用該資料區塊的 增益值來調整該GC之增益值。 3 3.如申請專利範圍第32項之增益控制系統,其中進一步 包含: 一資料區塊解多工裝置,以將該資料區塊解多工 成複數個細塊,各細塊係為於i條線路的不同線路上傳送 ;及 一資料區塊重建裝置,以將各細塊合併成該資料 區塊。 其中所附加 其中該開始 其中由該開 •相對減少及 3 4.如申請專利範圍第33項之增益控制系統 至各細塊者係一開始位元。 — 3 5.如申請專利範圍第34項之增益控制系統 位元可表述一數學函數。 3 6.如申請專利範圍第3 5項之增益控制系統 始位元所表述的數學函數包括一相對增加、 一絕對值函數。 3 7.如申請專利範圍第34項之增益控制系統,其中該GC包 括一RX GC及一TX GC,而該等開始位元說明該區塊是否被 送到RX GC或TX GC。
    第23頁
TW091134138A 2001-11-21 2002-11-21 Hybrid parallel/serial bus interface device and base station/user equipment having the same TWI261758B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/990,060 US7069464B2 (en) 2001-11-21 2001-11-21 Hybrid parallel/serial bus interface

Publications (2)

Publication Number Publication Date
TW200304072A TW200304072A (en) 2003-09-16
TWI261758B true TWI261758B (en) 2006-09-11

Family

ID=25535718

Family Applications (17)

Application Number Title Priority Date Filing Date
TW091207707U TW592413U (en) 2001-11-21 2002-05-27 User equipment having a hybrid parallel/serial bus interface
TW091207708U TW590346U (en) 2001-11-21 2002-05-27 Base station having a hybrid parallel/serial bus interface
TW098102130A TW200947209A (en) 2001-11-21 2002-11-21 Base station/user equipment having a hybrid parallel/serial bus interface
TW098102129A TW200947220A (en) 2001-11-21 2002-11-21 Method empolyed by a base station for transferring data and base station/user equipment having hybrid parallel/serial bus interface
TW097151302A TW200945050A (en) 2001-11-21 2002-11-21 Method employed by a user equipment (UE) for transferring data and base station/user equipment having a hybrid parallel/serial bus interface
TW094140850A TWI315145B (en) 2001-11-21 2002-11-21 Hybrid and bidirectional parallel/serial bus interfaces
TW092128231A TWI293415B (en) 2001-11-21 2002-11-21 Base station having a hybrid parallel/serial bus interface
TW092127557A TWI323115B (en) 2001-11-21 2002-11-21 Method employed by a user equipment (ue) for transferring data and base station/user equipmnet having a hybrid parallel/serial bus interfac
TW096124059A TWI325111B (en) 2001-11-21 2002-11-21 An interface having a hybrid parallel/serial bus and the method thereof
TW094140848A TWI294576B (en) 2001-11-21 2002-11-21 Base station having a hybrid parallel/serial bus interface
TW098102121A TW201002000A (en) 2001-11-21 2002-11-21 Base station/user equipment (UE) having a hybrid parallel/serial bus interface
TW094140851A TWI305988B (en) 2001-11-21 2002-11-21 A method employed by a communication station for transferring or receiving data
TW091134138A TWI261758B (en) 2001-11-21 2002-11-21 Hybrid parallel/serial bus interface device and base station/user equipment having the same
TW098102122A TW200947219A (en) 2001-11-21 2002-11-21 Hybrid parallel/serial bus interface and base station/user equipment having the same
TW092127354A TWI272499B (en) 2001-11-21 2002-11-21 Method for determining a number of i bus connections required to transfer block data over a bus and data transferring/receiving methods
TW095142150A TWI332617B (en) 2001-11-21 2002-11-21 Method employed by a base station provided with a hybrid parallel/serial transmission function for transferring data, and communication station for transferring blocks of data
TW095128936A TWI330322B (en) 2001-11-21 2002-11-21 Hybrid parallel/serial bus interface and base station/user equipment having the same

Family Applications Before (12)

Application Number Title Priority Date Filing Date
TW091207707U TW592413U (en) 2001-11-21 2002-05-27 User equipment having a hybrid parallel/serial bus interface
TW091207708U TW590346U (en) 2001-11-21 2002-05-27 Base station having a hybrid parallel/serial bus interface
TW098102130A TW200947209A (en) 2001-11-21 2002-11-21 Base station/user equipment having a hybrid parallel/serial bus interface
TW098102129A TW200947220A (en) 2001-11-21 2002-11-21 Method empolyed by a base station for transferring data and base station/user equipment having hybrid parallel/serial bus interface
TW097151302A TW200945050A (en) 2001-11-21 2002-11-21 Method employed by a user equipment (UE) for transferring data and base station/user equipment having a hybrid parallel/serial bus interface
TW094140850A TWI315145B (en) 2001-11-21 2002-11-21 Hybrid and bidirectional parallel/serial bus interfaces
TW092128231A TWI293415B (en) 2001-11-21 2002-11-21 Base station having a hybrid parallel/serial bus interface
TW092127557A TWI323115B (en) 2001-11-21 2002-11-21 Method employed by a user equipment (ue) for transferring data and base station/user equipmnet having a hybrid parallel/serial bus interfac
TW096124059A TWI325111B (en) 2001-11-21 2002-11-21 An interface having a hybrid parallel/serial bus and the method thereof
TW094140848A TWI294576B (en) 2001-11-21 2002-11-21 Base station having a hybrid parallel/serial bus interface
TW098102121A TW201002000A (en) 2001-11-21 2002-11-21 Base station/user equipment (UE) having a hybrid parallel/serial bus interface
TW094140851A TWI305988B (en) 2001-11-21 2002-11-21 A method employed by a communication station for transferring or receiving data

Family Applications After (4)

Application Number Title Priority Date Filing Date
TW098102122A TW200947219A (en) 2001-11-21 2002-11-21 Hybrid parallel/serial bus interface and base station/user equipment having the same
TW092127354A TWI272499B (en) 2001-11-21 2002-11-21 Method for determining a number of i bus connections required to transfer block data over a bus and data transferring/receiving methods
TW095142150A TWI332617B (en) 2001-11-21 2002-11-21 Method employed by a base station provided with a hybrid parallel/serial transmission function for transferring data, and communication station for transferring blocks of data
TW095128936A TWI330322B (en) 2001-11-21 2002-11-21 Hybrid parallel/serial bus interface and base station/user equipment having the same

Country Status (16)

Country Link
US (6) US7069464B2 (zh)
EP (3) EP1575174B1 (zh)
JP (1) JP4384912B2 (zh)
KR (20) KR200288894Y1 (zh)
CN (8) CN2547084Y (zh)
AR (5) AR037660A1 (zh)
AT (1) ATE366484T1 (zh)
AU (1) AU2002346447A1 (zh)
CA (2) CA2467851C (zh)
DE (2) DE60225487T2 (zh)
ES (1) ES2287339T3 (zh)
MX (1) MXPA04004789A (zh)
MY (5) MY136304A (zh)
NO (1) NO20042546L (zh)
TW (17) TW592413U (zh)
WO (1) WO2003047114A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11477518B2 (en) 2018-01-18 2022-10-18 Sony Semiconductor Solutions Corporation Signal processing device and signal processing method

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7391865B2 (en) 1999-09-20 2008-06-24 Security First Corporation Secure data parser method and system
US7069464B2 (en) * 2001-11-21 2006-06-27 Interdigital Technology Corporation Hybrid parallel/serial bus interface
CA2467841C (en) * 2001-11-21 2008-05-13 Interdigital Technology Corporation User equipment (ue) having a hybrid parallel/serial bus interface
WO2003046738A1 (en) * 2001-11-21 2003-06-05 Interdigital Technology Corporation Method employed by a base station for transferring data
US7349466B2 (en) * 2002-03-28 2008-03-25 Seagate Technology Llc Parallel interface transmission using a single multi-frequency composite signal
US20050002728A1 (en) * 2003-07-01 2005-01-06 Isaac Weiser Plastic connector for connecting parts and method therefor
JP4230381B2 (ja) * 2004-02-25 2009-02-25 旭化成エレクトロニクス株式会社 Lvdsシステム、その送信側回路、および、その受信側回路
JP3780419B2 (ja) * 2004-03-09 2006-05-31 セイコーエプソン株式会社 データ転送制御装置及び電子機器
EP1825412A1 (en) 2004-10-25 2007-08-29 Rick L. Orsini Secure data parser method and system
EP1815344A2 (en) * 2004-11-16 2007-08-08 Koninklijke Philips Electronics N.V. Bus communication system
DE102005001894A1 (de) * 2005-01-14 2006-08-03 Infineon Technologies Ag Synchroner Parallel-Serienwandler
EP1742403B1 (en) * 2005-07-05 2007-10-24 Alcatel Lucent Base station and method for allocating HS-DSCH channelisation codes in a wireless communication system
DE602005002050T2 (de) * 2005-07-05 2008-05-15 Alcatel Lucent Verfahren zur Übertragung von Signalen in einem Funknetz
US7659838B2 (en) * 2005-08-03 2010-02-09 Altera Corporation Deserializer circuitry for high-speed serial data receivers on programmable logic device integrated circuits
US20070081183A1 (en) * 2005-10-10 2007-04-12 Fugate Earl L Printing apparatus consumable data communication
EP2482218A3 (en) 2006-12-05 2012-10-31 Security First Corporation Improved storage backup method using a secure data parser
US7827433B1 (en) * 2007-05-16 2010-11-02 Altera Corporation Time-multiplexed routing for reducing pipelining registers
JP5757536B2 (ja) 2009-05-19 2015-07-29 セキュリティー ファースト コープ. クラウド内にデータを確保するシステムおよび方法
CN101925119B (zh) * 2009-06-09 2013-03-27 普天信息技术研究院有限公司 一种提高系统容量的通信方法、系统及装置
WO2010146715A1 (ja) * 2009-06-19 2010-12-23 富士通株式会社 データ転送方法、コード変換回路及び装置
US8745372B2 (en) 2009-11-25 2014-06-03 Security First Corp. Systems and methods for securing data in motion
US8510487B2 (en) 2010-02-11 2013-08-13 Silicon Image, Inc. Hybrid interface for serial and parallel communication
WO2011123699A2 (en) 2010-03-31 2011-10-06 Orsini Rick L Systems and methods for securing data in motion
EP2577936A2 (en) 2010-05-28 2013-04-10 Lawrence A. Laurich Accelerator system for use with secure data storage
US9112520B2 (en) 2010-08-12 2015-08-18 Mediatek Inc. Transmission interface and system using the same
US8648739B2 (en) 2010-08-12 2014-02-11 Mediatek Inc. Transmission interface and system using the same
CN103609059B (zh) 2010-09-20 2016-08-17 安全第一公司 用于安全数据共享的系统和方法
US8760188B2 (en) 2011-06-30 2014-06-24 Silicon Image, Inc. Configurable multi-dimensional driver and receiver
US9071243B2 (en) 2011-06-30 2015-06-30 Silicon Image, Inc. Single ended configurable multi-mode driver
US8885435B2 (en) 2012-09-18 2014-11-11 Silicon Image, Inc. Interfacing between integrated circuits with asymmetric voltage swing
FR2999368B1 (fr) * 2012-12-07 2018-05-18 Safran Electronics & Defense Sas Dispositif d'entrees sorties transferant et/ou recevant des donnees a un dispositif de controle.
US9306563B2 (en) 2013-02-19 2016-04-05 Lattice Semiconductor Corporation Configurable single-ended driver
KR101463775B1 (ko) * 2013-05-06 2014-11-24 한국전자통신연구원 프레임 분해를 이용한 다중 프레임 데이터 처리 장치 및 방법
US9826638B2 (en) 2013-10-15 2017-11-21 Rambus Inc. Load reduced memory module
KR102195408B1 (ko) * 2014-08-29 2020-12-30 삼성전자주식회사 데이터 인터페이스 및 데이터 전송 방법
US10114789B2 (en) 2015-01-08 2018-10-30 Samsung Electronics Co., Ltd. System on chip for packetizing multiple bytes and data processing system including the same
US20170109248A1 (en) * 2015-10-20 2017-04-20 Quanta Computer Inc. Sharing bus port by multiple bus hosts
CN106254165B (zh) * 2016-09-30 2019-09-06 新华三技术有限公司 接口处理方法及装置
CN113886300B (zh) * 2021-09-23 2024-05-03 珠海一微半导体股份有限公司 一种总线接口的时钟数据自适应恢复系统及芯片

Family Cites Families (61)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4675861A (en) * 1984-11-28 1987-06-23 Adc Telecommunications, Inc. Fiber optic multiplexer
KR910002357B1 (ko) * 1988-02-23 1991-04-20 삼성전자 주식회사 디지탈 교환기의 채널 할당 회로
US5018142A (en) * 1988-03-04 1991-05-21 Digital Equipment Corporation Technique for organizing and coding serial binary data from a plurality of data lines for transmission over a single transmission line
CA2024809C (en) * 1989-01-09 1994-11-01 Masanori Hiramoto Digital signal multiplexing apparatus and demultiplexing apparatus
JPH04119034A (ja) * 1990-09-07 1992-04-20 Fujitsu Ltd 情報処理システムにおける二重化ループ制御方式
JPH056335A (ja) * 1991-06-27 1993-01-14 Nec Eng Ltd 装置間インタフエース方式
US5347268A (en) * 1991-10-18 1994-09-13 Motorola, Inc. Data handler for handling data having multiple data formats
US5390041A (en) * 1991-11-06 1995-02-14 Cray Research, Inc. Fiber optic channel extender interface method and apparatus
JPH05160819A (ja) * 1991-12-03 1993-06-25 Nec Eng Ltd データ転送装置
JPH05250316A (ja) * 1992-03-05 1993-09-28 Nec Eng Ltd 装置間インタフェース方式
AU3936693A (en) * 1992-03-25 1993-10-21 Encore Computer U.S., Inc. Fiber optic memory coupling system
US5327126A (en) 1992-06-26 1994-07-05 Hewlett-Packard Company Apparatus for and method of parallel justifying and dejustifying data in accordance with a predetermined mapping
JPH06510416A (ja) 1992-06-29 1994-11-17 デイド、インターナショナル、インコーポレイテッド 高速の時間多重化されたデータ伝送システム
JP2732759B2 (ja) 1992-07-15 1998-03-30 沖電気工業株式会社 フレーム同期制御方式
JPH06334537A (ja) 1993-05-21 1994-12-02 Fujitsu Ltd 不確定性除去機能付きシリアル/パラレル変換回路
US5602780A (en) 1993-10-20 1997-02-11 Texas Instruments Incorporated Serial to parallel and parallel to serial architecture for a RAM based FIFO memory
US5570089A (en) 1994-02-16 1996-10-29 International Business Machines Corporation Method and apparatus for providing data stream for cost effective transmission links
JPH07325667A (ja) 1994-06-01 1995-12-12 Hitachi Ltd データ転送方式およびディスク制御lsi
WO1996013902A1 (en) 1994-11-01 1996-05-09 Virtual Machine Works, Inc. Programmable multiplexing input/output port
JPH08180016A (ja) * 1994-12-27 1996-07-12 Mitsubishi Electric Corp 通信インタフェース回路
US5768529A (en) 1995-05-05 1998-06-16 Silicon Graphics, Inc. System and method for the synchronous transmission of data in a communication network utilizing a source clock signal to latch serial data into first registers and a handshake signal to latch parallel data into second registers
US5635933A (en) 1995-06-30 1997-06-03 Quantum Corporation Rate 16/17 (d=0,G=6/I=7) modulation code for a magnetic recording channel
DE19534156C1 (de) 1995-09-14 1996-10-17 Siemens Ag Verfahren zur Übertragung von Datenpaketen von Mobilstationen zu Basisstationen in im Zeitlagenmultiplexverfahren betriebenen Mobilfunksystemen
JPH09135246A (ja) * 1995-11-08 1997-05-20 Fujitsu Ltd 非同期通信システム
KR970056528A (ko) 1995-12-13 1997-07-31 배순훈 아날로그 버스/i^2c 버스 프로토콜 변환기
US5784003A (en) 1996-03-25 1998-07-21 I-Cube, Inc. Network switch with broadcast support
US5926120A (en) 1996-03-28 1999-07-20 National Semiconductor Corporation Multi-channel parallel to serial and serial to parallel conversion using a RAM array
JPH09322158A (ja) 1996-05-31 1997-12-12 Matsushita Electric Ind Co Ltd 画像信号伝送装置
JPH1063617A (ja) 1996-08-15 1998-03-06 Sony Corp シリアル通信装置
US5963638A (en) 1996-09-04 1999-10-05 Teltrend, Inc. Adjustable hybrid having improved biasing configuration
ES2119707B1 (es) 1996-11-19 1999-06-16 Telefonica Nacional Espana Co Circuito interfaz de linea para banda ancha.
US5999441A (en) 1997-02-14 1999-12-07 Advanced Micro Devices, Inc. Random access memory having bit selectable mask for memory writes
US5812881A (en) * 1997-04-10 1998-09-22 International Business Machines Corporation Handshake minimizing serial to parallel bus interface in a data processing system
US5991282A (en) 1997-05-28 1999-11-23 Telefonaktiebolaget Lm Ericsson Radio communication system with diversity reception on a time-slot by time-slot basis
US6295457B1 (en) 1997-06-27 2001-09-25 Lucent Technologies Inc. Integrated cellular telephone basestation with Internet gateway
JPH11167548A (ja) 1997-08-28 1999-06-22 Canon Inc データ伝送システム
US6058106A (en) 1997-10-20 2000-05-02 Motorola, Inc. Network protocol method, access point device and peripheral devices for providing for an efficient centrally coordinated peer-to-peer wireless communications network
JPH11127219A (ja) * 1997-10-23 1999-05-11 Daio Denshi Kk データ転送装置
US6040792A (en) 1997-11-19 2000-03-21 In-System Design, Inc. Universal serial bus to parallel bus signal converter and method of conversion
US6081523A (en) 1997-12-05 2000-06-27 Advanced Micro Devices, Inc. Arrangement for transmitting packet data segments from a media access controller across multiple physical links
JPH11345190A (ja) * 1998-06-02 1999-12-14 Nec Corp 情報転送装置
US6128244A (en) 1998-06-04 2000-10-03 Micron Technology, Inc. Method and apparatus for accessing one of a plurality of memory units within an electronic memory device
US6333926B1 (en) 1998-08-11 2001-12-25 Nortel Networks Limited Multiple user CDMA basestation modem
US6285960B1 (en) 1998-10-07 2001-09-04 Cisco Technology, Inc. Method and apparatus for a router line card with adaptive selectable gain control
JP2000200121A (ja) 1998-10-07 2000-07-18 Matsushita Electric Ind Co Ltd デ―タ処理装置
US6356374B1 (en) 1998-10-09 2002-03-12 Scientific-Atlanta, Inc. Digital optical transmitter
CN1147774C (zh) * 1998-10-23 2004-04-28 宏基股份有限公司 电脑装置及其由省电模式进入运作模式的方法
JP2000224229A (ja) 1999-01-29 2000-08-11 Victor Co Of Japan Ltd 伝送方法、送信装置及び受信装置
US6356369B1 (en) 1999-02-22 2002-03-12 Scientific-Atlanta, Inc. Digital optical transmitter for processing externally generated information in the reverse path
US6434654B1 (en) * 1999-03-26 2002-08-13 Koninklijke Philips Electronics N.V. System bus with a variable width selectivity configurable at initialization
JP3409739B2 (ja) 1999-05-25 2003-05-26 日本電気株式会社 自動スキュー調整装置
US6611217B2 (en) 1999-06-11 2003-08-26 International Business Machines Corporation Initialization system for recovering bits and group of bits from a communications channel
US6792003B1 (en) 1999-08-12 2004-09-14 Nortel Networks Limited Method and apparatus for transporting and aligning data across multiple serial data streams
TW444448B (en) 1999-10-07 2001-07-01 Chunghwa Telecom Lab CDMA base station system
JP2001236305A (ja) * 2000-02-22 2001-08-31 Hitachi Ltd 半導体集積回路及びデータ処理装置
US6961347B1 (en) 2000-06-20 2005-11-01 Hewlett-Packard Development Company, L.P. High-speed interconnection link having automated lane reordering
JP2002064506A (ja) 2000-08-17 2002-02-28 Ricoh Co Ltd データ転送方式
CN1140901C (zh) * 2000-11-21 2004-03-03 扬智科技股份有限公司 软盘的解码系统及其方法
US6447250B1 (en) * 2000-11-27 2002-09-10 General Electric Company Non-integral fan platform
JP2003131815A (ja) * 2001-10-22 2003-05-09 Fujitsu Media Device Kk シリアルインタフェースのデータ転送システム
US7069464B2 (en) 2001-11-21 2006-06-27 Interdigital Technology Corporation Hybrid parallel/serial bus interface

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11477518B2 (en) 2018-01-18 2022-10-18 Sony Semiconductor Solutions Corporation Signal processing device and signal processing method

Also Published As

Publication number Publication date
US6829718B2 (en) 2004-12-07
TW592413U (en) 2004-06-11
MXPA04004789A (es) 2004-08-11
US6848018B2 (en) 2005-01-25
KR20070070140A (ko) 2007-07-03
MY130932A (en) 2007-07-31
KR20030079859A (ko) 2003-10-10
US20030105893A1 (en) 2003-06-05
KR100566737B1 (ko) 2006-04-03
TW201002000A (en) 2010-01-01
EP1575174A1 (en) 2005-09-14
ATE366484T1 (de) 2007-07-15
US20030105896A1 (en) 2003-06-05
US6823468B2 (en) 2004-11-23
KR100812859B1 (ko) 2008-03-11
DE60225487T2 (de) 2009-03-26
AU2002346447A1 (en) 2003-06-10
AR037660A1 (es) 2004-12-01
KR100983567B1 (ko) 2010-09-24
EP1456957A4 (en) 2005-06-15
KR20030076523A (ko) 2003-09-26
TW200643722A (en) 2006-12-16
MY131176A (en) 2007-07-31
EP1575173A1 (en) 2005-09-14
MY136304A (en) 2008-09-30
KR100902814B1 (ko) 2009-06-12
TW200637289A (en) 2006-10-16
TW200421099A (en) 2004-10-16
KR100623472B1 (ko) 2006-09-19
CA2467851C (en) 2008-04-01
EP1575173B1 (en) 2008-03-05
KR100623470B1 (ko) 2006-09-19
KR20040053333A (ko) 2004-06-23
KR20070101189A (ko) 2007-10-16
CN101399791A (zh) 2009-04-01
KR100566738B1 (ko) 2006-04-03
MY136300A (en) 2008-09-30
JP4384912B2 (ja) 2009-12-16
DE60221042T2 (de) 2008-03-13
TW200945050A (en) 2009-11-01
CN101079855A (zh) 2007-11-28
KR20040068140A (ko) 2004-07-30
MY130439A (en) 2007-06-29
EP1456957A1 (en) 2004-09-15
CN101106505A (zh) 2008-01-16
TWI294576B (en) 2008-03-11
TW200635310A (en) 2006-10-01
CA2614598A1 (en) 2003-06-05
US7752482B2 (en) 2010-07-06
TWI323115B (en) 2010-04-01
TWI332617B (en) 2010-11-01
ES2287339T3 (es) 2007-12-16
TW200736927A (en) 2007-10-01
KR20090016705A (ko) 2009-02-17
US20080268800A1 (en) 2008-10-30
KR200289028Y1 (ko) 2002-09-11
AR037578A1 (es) 2004-11-17
KR20080027937A (ko) 2008-03-28
KR100752558B1 (ko) 2007-08-29
KR20040053332A (ko) 2004-06-23
TW200723010A (en) 2007-06-16
TW590346U (en) 2004-06-01
TWI272499B (en) 2007-02-01
KR20030087603A (ko) 2003-11-14
TW200823665A (en) 2008-06-01
TWI325111B (en) 2010-05-21
WO2003047114A1 (en) 2003-06-05
KR100812858B1 (ko) 2008-03-11
KR20040060983A (ko) 2004-07-06
KR100623471B1 (ko) 2006-09-19
KR100872811B1 (ko) 2008-12-09
KR20090121367A (ko) 2009-11-25
CA2467851A1 (en) 2003-06-05
CN2547084Y (zh) 2003-04-23
CN2547071Y (zh) 2003-04-23
DE60221042D1 (de) 2007-08-16
US20030105895A1 (en) 2003-06-05
US6823469B2 (en) 2004-11-23
KR100904476B1 (ko) 2009-06-24
CN101150546A (zh) 2008-03-26
DE60225487D1 (de) 2008-04-17
US20030105894A1 (en) 2003-06-05
KR20040060984A (ko) 2004-07-06
AR037577A1 (es) 2004-11-17
TW200304072A (en) 2003-09-16
KR100808900B1 (ko) 2008-03-06
NO20042546L (no) 2004-08-03
KR20050092055A (ko) 2005-09-16
TW200947220A (en) 2009-11-16
KR100983569B1 (ko) 2010-09-24
CN1589532A (zh) 2005-03-02
KR20050107308A (ko) 2005-11-11
TWI330322B (en) 2010-09-11
US20030095057A1 (en) 2003-05-22
AR037579A1 (es) 2004-11-17
AR037576A1 (es) 2004-11-17
TW200947209A (en) 2009-11-16
KR20080071613A (ko) 2008-08-04
TWI315145B (en) 2009-09-21
TW200947219A (en) 2009-11-16
KR100980756B1 (ko) 2010-09-10
EP1575174B1 (en) 2008-05-28
KR20090077833A (ko) 2009-07-15
CN100461635C (zh) 2009-02-11
TW200402629A (en) 2004-02-16
KR20080007423A (ko) 2008-01-21
TWI305988B (en) 2009-02-01
TW200419360A (en) 2004-10-01
CN101488758A (zh) 2009-07-22
KR200288894Y1 (ko) 2002-09-11
TWI293415B (en) 2008-02-11
JP2005510817A (ja) 2005-04-21
US7069464B2 (en) 2006-06-27
EP1456957B1 (en) 2007-07-04

Similar Documents

Publication Publication Date Title
TWI261758B (en) Hybrid parallel/serial bus interface device and base station/user equipment having the same
US7475273B2 (en) Hybrid parallel/serial bus interface
TWI285316B (en) Hybrid serial/parallel bus interface, hybrid serial/parallel interface device, bi-directional bus interface device and gain control device
TWI239742B (en) Method employed by a user equipment (UE) for transferring data and base station/user equipment having a hybrid parallel/serial bus interface
TW200303673A (en) Base station/user equipment having a hybrid parallel/serial bus interface

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees