KR20040060983A - 데이터 이송 방법 - Google Patents

데이터 이송 방법 Download PDF

Info

Publication number
KR20040060983A
KR20040060983A KR10-2004-7007584A KR20047007584A KR20040060983A KR 20040060983 A KR20040060983 A KR 20040060983A KR 20047007584 A KR20047007584 A KR 20047007584A KR 20040060983 A KR20040060983 A KR 20040060983A
Authority
KR
South Korea
Prior art keywords
data block
data
bits
nibble
block
Prior art date
Application number
KR10-2004-7007584A
Other languages
English (en)
Other versions
KR100566738B1 (ko
Inventor
그레던조셉
스튜플레이트알프레드
엑스니스티모시에이
Original Assignee
인터디지탈 테크날러지 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인터디지탈 테크날러지 코포레이션 filed Critical 인터디지탈 테크날러지 코포레이션
Priority claimed from PCT/US2002/037142 external-priority patent/WO2003047113A1/en
Publication of KR20040060983A publication Critical patent/KR20040060983A/ko
Application granted granted Critical
Publication of KR100566738B1 publication Critical patent/KR100566738B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/20Arrangements affording multiple use of the transmission path using different combinations of lines, e.g. phantom working
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/14Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa

Abstract

사용자 장치(UE)에서 사용되는 방법에 따른 하이브리드 직렬 병렬 버스 인터페이스는 데이터 블록 디멀티플렉싱 디바이스(40)를 포함한다. 데이터 블록 디멀티플렉싱 디바이스는 데이터 블록을 수신하도록 구성되는 입력을 구비하고, 상기 데이터 블록을 복수의 니블들(42(2))로 디멀티플렉싱한다. 각 니블에 대해, 병렬 직렬 변환기(42(i))는 상기 니블을 직렬 데이터로 변환하고, 라인(44)은 상기 니블 직렬 데이터를 이송하며, 직렬 병렬 변환기(46(i))는 상기 니블을 회복하기 위해 상기 니블 직렬 데이터를 변환한다. 데이터 블록 재구성 디바이스(48)는 상기 회복된 니블들을 상기 데이터 블록으로 결합시킨다.

Description

데이터 이송 방법{METHOD OF TRANSFERRING DATA}
데이터를 이송하는데 사용되는 버스의 일 예는 도 1에 도시된다. 도 1은 무선 통신 시스템에서 사용하는 수신 및 송신 이득 제어기들(GCs; gain controllers)(30, 32) 및 GC 제어기(38)의 예시이다. 기지국(base station) 또는 사용자 장치(user equipment)와 같은 통신국은 신호들을 송신(TX)하고 수신(RX)한다. 다른 수신/송신 구성요소들의 동작 범위내에 있는 이들 신호들의 이득을 제어하기 위하여, 상기 GC들(30, 32)은 상기 RX 및 TX 신호들에 대한 이득을 조절한다.
상기 GC들(30, 32)의 이득 파라미터들을 제어하기 위하여, GC 제어기(38)가 사용된다. 도 1에 도시된 바와 같이, 상기 GC 제어기(38)는 각각에 대해 8개의 라인들과 같은 상기 TX(36) 및 RX(34) 신호들에 대한 이득 값을 전송하기 위하여, 16개의 라인 버스(34, 36)와 같은 파워 제어 버스를 사용한다. 비록 상기 파워 제어 버스 라인들(34, 36)은 빠른 데이터 이송을 허용한다 하더라도, 상기 GC들(30, 32) 및 상기 GC 제어기(38)상의 많은 핀들 또는 주문형 집적회로(ASIC)와 같은 집적회로(IC)상의 GC들(30, 32) 및 GC 제어기(38) 사이에 많은 접속들을 요구한다. 핀들의 수를 증가시키는 것은 추가적인 회로 기판 공간 및 접속들을 요구한다. IC 접속들을 증가시키는 것은 귀중한 IC 공간을 사용한다. 핀들 또는 접속들의 많은 수는 그 구현에 의존하는 버스의 비용을 증가시킬 수 있다.
따라서, 다른 데이터 이송 접근 방법들을 갖는 것이 바람직하다.
본 발명은 버스 데이터 이송들에 관한 것이다. 특히, 본 발명은 버스 데이터를 이송하는 라인들을 감소시키는 것에 관한 것이다.
도 1은 RX 및 TX GC 및 GC 제어기의 예시이다.
도 2는 하이브리드 병렬/직렬 버스 인터페이스의 블록도이다.
도 3은 하이브리드 병렬/직렬 버스 인터페이스를 사용하여 데이터 블록들을 이송하는 흐름도이다.
도 4는 블록을 최상위 및 최하위 니블로 디멀티플렉싱하는 것을 도시한다.
도 5는 데이터 인터리빙을 사용하여 블록을 디멀티플렉싱하는 것을 도시한다.
도 6은 쌍방향 하이브리드 병렬/직렬 버스 인터페이스의 블록도이다.
도 7은 하나의 쌍방향 라인의 구현을 나타내는 도면이다.
도 8은 개시 비트들을 나타내는 타이밍도이다.
도 9는 기능 제어가능 하이브리드 병렬/직렬 버스 인터페이스의 블록도이다.
도 10은 기능 제어가능 하이브리드 병렬/직렬 버스 인터페이스에서의 개시 비트들의 타이밍도이다.
도 11은 기능들을 나타내는 개시 비트들의 구현을 나타내는 표이다.
도 12는 도착지 제어 하이브리드 병렬/직렬 버스 인터페이스의 블록도이다.
도 13은 도착지들을 나타내는 개시 비트들의 구현을 나타내는 표이다.
도 14는 도착지들/기능들을 나타내는 개시 비트들의 구현을 나타내는 표이다.
도 15는 도착지들/기능들 제어 하이브리드 병렬/직렬 버스 인터페이스의 블록도이다.
도 16은 도착지들/기능들을 나타내는 개시 비트들에 대한 흐름도이다.
도 17은 포지티브 및 네거티브 클록 에지 하이브리드 병렬/직렬 버스 인터페이스를 나타내는 블록도이다.
도 18은 포지티브 및 네거티브 클록 에지 하이브리드 병렬/직렬 버스 인터페이스를 나타내는 타이밍도이다.
도 19는 2-라인 GC/GC 제어기 버스의 블록도이다.
도 20은 3-라인 GC/GC 제어기 버스의 블록도이다.
본 발명에 따른 하이브리드 직렬/병렬 버스 인터페이스는 데이터 블록 디멀티플렉싱 디바이스를 포함한다. 데이터 블록 디멀티플렉싱 디바이스는 데이터 블록을 수신하도록 구성된 입력을 구비하고, 상기 데이터 블록을 복수의 니블들로 디멀티플렉싱한다. 각 니블은 복수의 비트들을 구비한다. 각 니블에 대해, 병렬 직렬 변환기는 상기 니블을 직렬 데이터로 변환하고, 라인은 상기 니블 직렬 데이터를 이송하며, 직렬 병렬 변환기는 상기 니블을 회복하기 위해 상기 니블 직렬 데이터를 변환한다. 데이터 블록 재구성 디바이스는 상기 회복된 니블들을 상기 데이터 블록으로 결합시킨다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 대해서 보다 상세히 설명하기로 한다.
도 2는 하이브리드 병렬/직렬 버스 인터페이스의 블록도이고, 도 3은 하이브리드 병렬/직렬 버스 인터페이스 데이터 이송을 나타내는 흐름도이다. 데이터 블록은 노드 1(50)로부터 노드 2(52)로의 인터페이스를 통해 이송된다(단계 54). 데이터 블록 디멀티플렉싱 디바이스(40)는 상기 블록을 수신하고 i개의 데이터 이송 라인들(44)상에서 이송하기 위해 상기 블록을 i개의 니블들로 디멀티플렉싱한다(단계 56). 값 i는 접속들의 수와 이송 속도 사이의 트레이드오프(tradeoff)에 근거한다. i를 결정하는 하나의 접근 방법은 우선 상기 데이터 블록을 이송하는데 허용되는 최대 대기시간(latency)을 결정하는 것이다. 상기 허용되는 최대 대기시간에 근거하여, 상기 블록을 이송하는데 요구되는 라인들의 최소 수가 결정된다. 라인들의 상기 최소 수를 이용하여, 상기 데이터를 이송하는데 사용되는 라인들이 적어도 최소가 되도록 선택된다. 상기 라인들(44)은 핀들 및 그들의 연관된 회로 기판상의 접속들 또는 IC상의 접속들일 수 있다. 니블들로 디멀티플렉싱하는 하나의 접근 방법은 상기 블록을 최상위 내지 최하위 니블로 분할하는 것이다. 도 4에 도시된 바와 같이 2개의 라인들상에서 8 비트 블록 이송을 예시하기 위하여, 상기 블록은 4 비트 최상위 니블 및 4 비트 최하위 니블로 디멀티플렉싱된다.
다른 하나의 접근 방법은 상기 블록을 i개의 니블들을 통해 인터리빙하는 것이다. 상기 블록의 i개의 비트들 중 제1 비트는 각 니블내의 제1 비트가 된다. 상기 블록의 i개의 비트들 중 제2 비트는 각 니블내의 제2 비트가 되고, 최종 i 비트들까지 계속된다. 도 5에 도시된 바와 같이 2개의 접속들상에서 8 비트 블록을 예시하기 위하여, 제1 비트는 니블 1의 제1 비트에 매핑된다. 제2 비트는 니블 2의 제1 비트에 매핑된다. 제3 비트는 니블 1의 제2 비트에 매핑되고, 최종 비트가 니블 2의 최종 비트에 매핑될 때까지 계속된다.
각 니블은 i개의 병렬 직렬(P/S; parallel to serial) 변환기들(42)중의 해당 변환기에 전송되고(단계 58), 병렬 비트들로부터 직렬 비트들로 변환되며, 그 라인을 통해 순차적으로 이송된다(단계 60). 각 라인의 반대쪽에는 직렬 병렬(S/P; serial to parallel) 변환기(46)가 있다. 각 S/P 변환기(46)는 송신된 직렬 데이터를 원래의 니블로 변환한다(단계 62). i개의 회복된 니블들은 원래의 데이터 블록을 재구성하기 위하여 데이터 블록 재구성 디바이스(48)에 의해 처리된다(단계 64).
다른 하나의 쌍방향 접근 방법에 있어서, 도 6에 도시된 바와 같이 i개의 접속들이 양방향으로 데이터를 이송하는데 사용된다. 정보 데이터가 양방향으로 이송될 수 있거나 정보는 한 방향으로 전송되고 확인 응답이 다른 방향으로 재전송된다. 노드 1(50)로부터 노드 2(52)로의 전송을 위한 데이터 블록은 데이터 블록 디멀티플렉싱 및 재구성 디바이스(66)에 의해 수신된다. 상기 디멀티플렉싱 및 재구성 디바이스(66)는 상기 블록을 i개의 니블들로 디멀티플렉싱한다. i개의 P/S 변환기들(68)은 각 니블을 직렬 데이터로 변환한다. 한 세트의 멀티플렉서들(MUXs;multiplexers)/DEMUXs(71)는 각 P/S 변환기(68)를 i개의 라인들(44) 중의 대응하는 라인에 연결한다. 노드 2(52)에서, 다른 한 세트의 MUXs/DEMUXs(75)는 라인들(44)을 한 세트의 S/P 변환기들(72)에 연결한다. 상기 S/P 변환기들(72)은 각 니블의 수신된 직렬 데이터를 원래 송신된 니블들로 변환한다. 수신된 니블들은 데이터 블록 디멀티플렉싱 및 재구성 디바이스(76)에 의해 원래 데이터 블록으로 재구성되고 수신된 데이터 블록으로서 출력된다.
노드 2(52)로부터 노드 1(50)로 이송되는 블록들에서, 데이터 블록은 상기 데이터 블록 디멀티플렉싱 및 재구성 디바이스(76)에 의해 수신된다. 상기 블록은 니블들로 디멀티플렉싱되고 상기 니블들은 한 세트의 P/S 변환기들(74)로 전송된다. 상기 P/S 변환기들(74)은 각 니블을 상기 i개의 라인들(44)을 통해 이송하기 위해 직렬 포맷으로 변환한다. 노드 2의 MUXs/DEMUXs 세트(75)는 상기 P/S 변환기들(74)을 상기 i개의 라인들(44)에 연결하고 노드 1의 MUXs/DEMUXs 세트(71)는 상기 라인들(44)을 i개의 S/P 변환기들(70)에 연결한다. 상기 S/P 변환기들(70)은 송신된 데이터를 원래의 니블들로 변환한다. 상기 데이터 블록 디멀티플렉싱 및 재구성 디바이스(66)는 수신된 데이터 블록을 출력하기 위하여 수신된 니블들로부터 데이터 블록을 재구성한다. 데이터는 한번에 한 방향으로만 전송되기 때문에, 이 구현은 반 이중 모드(half duplex mode)로 동작한다.
도 7은 쌍방향 스위칭 회로들의 일 구현의 간략화된 도면이다. 노드 1의 P/S 변환기(68)로부터의 직렬 출력은 3상태가능(tri-statable) 버퍼(78)에 입력된다. 상기 버퍼(78)는 하이 상태를 나타내는 전압에 연결되는 다른 하나의 입력을 구비한다. 상기 버퍼(78)의 출력은 라인(85)을 경유하여 노드 2의 3상태가능 버퍼(84)에 전송되는 직렬 데이터이다. 저항이 상기 라인(85) 및 접지 사이에 연결된다. 상기 노드 2의 버퍼(84)는 직렬 데이터를 노드 2의 S/P 변환기(72)에 전달한다. 유사하게, 노드 2의 P/S 변환기(74)로부터의 직렬 출력은 3상태가능 버퍼(82)에 입력된다. 상기 버퍼(82)는 또한 하이 전압에 연결되는 다른 하나의 입력을 구비한다. 상기 버퍼(82)의 직렬 출력은 상기 라인(85)을 경유하여 노드 1의 3상태가능 버퍼(80)에 전송된다. 상기 노드 1의 버퍼(80)는 상기 직렬 데이터를 노드 1의 S/P 변환기(70)에 전달한다.
다른 하나의 구현에 있어서, 상기 i개의 라인들(44) 중 몇몇은 데이터를 한 방향으로 이송할 수 있고 상기 i개의 라인들(44) 중 다른 것은 데이터를 다른 한 방향으로 이송할 수 있다. 노드 1(50)에서, 데이터 블록은 노드 2(52)로의 송신을 위해 수신된다. 블록에 요구되는 데이터 처리율 및 반대 방향으로의 소통(traffic) 요구에 근거하여, 1부터 i까지의 값인, j개의 접속이 상기 블록을 이송하는데 사용된다. 상기 블록은 j개의 니블들로 분해되고 i개의 P/S 변환기들(68) 중 j개를 사용하여 j개의 직렬 데이터 세트로 변환된다. 노드 2의 대응하는 j개의 S/P 변환기들(72) 및 노드 2의 데이터 블록 분리 및 재구성 디바이스(76)는 데이터 블록을 회복시킨다. 반대 방향으로, i-j까지 또는 k개의 라인들이 데이터 블록을 이송하는데 사용된다.
이득 제어 버스에서 사용하는 쌍방향 버스의 바람직한 구현에 있어서, 이득 제어 값은 한 방향으로 전송되고 확인 응답 신호가 반대로 재전송된다. 대안으로,이득 제어 값이 한 방향으로 전송되고 이득 제어 디바이스의 상태가 나머지 다른 방향으로 전송된다.
하이브리드 병렬/직렬 인터페이스의 일 구현이 동기 시스템내에 있고 도 8과 관련하여 설명된다. 동기 클록이 다양한 구성요소들의 타이밍을 동기화하는데 사용된다. 데이터 블록 이송의 시작을 나타내기 위하여, 개시 비트가 전송된다. 도 8에 도시된 바와 같이, 각 라인은 통상의 제로 레벨에 있다. 블록 이송의 시작을 나타내는 개시 비트가 전송된다. 이 예에 있어서, 비록 하나의 라인상에서만 개시 비트가 전송될 필요가 있다 하더라도 모든 라인들이 개시 비트를 전송한다. 1 값과 같은 개시 비트가 어떤 라인상에서 전송되는 경우, 수신하는 노드는 데이터 블록 이송이 시작되었다는 것을 인식한다. 각각의 직렬 니블이 그것의 해당 라인을 통해 전송된다. 니블들의 이송 이후에, 상기 라인들은 모두 로우(low)와 같은 정상 상태로 되돌아간다.
다른 구현에 있어서, 개시 비트들은 또한 수행되는 기능들의 표시자로서 사용된다. 그러한 구현의 예시는 도 9에 도시된다. 도 10에 도시된 바와 같이, 접속들의 제1 비트들 중 어떤 것이 1인 경우, 수신하는 노드는 데이터 블록이 이송되고 있다고 인식한다. GC 제어기 구현을 위해 도 11의 표에 도시된 바와 같이, 개시 비트들의 3개의 조합들이 사용되는데, 이것은 "01", "10" 및 "11"이다. "00"은 개시 비트가 전송되지 않았다는 것을 나타낸다. 각 조합은 기능을 나타낸다. 이 예에서, "01"은 데이터 블록 값을 1만큼 감소시키는 것과 같은 상대 감소 기능(relative decrease function)이 수행되어야하는 것을 나타낸다. "10"은 데이터 블록 값을 1만큼 증가시키는 것과 같은 상대 증가 기능(relative increase function)이 수행되어야하는 것을 나타낸다. "11"은 블록이 동일한 값을 유지하는 절대 값 기능(absolute value function)을 나타낸다. 이용 가능한 기능들의 수를 증가시키기 위하여, 추가적인 비트들이 사용된다. 예를 들어, 라인당 2개의 개시 비트들은 7개까지의 기능들에 매핑되고 i개의 라인들에 대해 n개의 개시 비트들은 in+1- 1까지의 기능들에 매핑된다. 처리 장치(86)는 개시 비트들에 의해 표시되는 바와 같이, 수신된 데이터 블록에 대한 기능을 수행한다.
도 12에 도시된 바와 같은 다른 구현에 있어서, 개시 비트들은 도착지(destination) 디바이스를 나타낸다. 2개의 도착지 디바이스/2개의 라인 구현을 위해 도 13에 도시된 바와 같이, 개시 비트들의 조합은 이송되는 데이터 블록을 위한 도착지 디바이스(88-92)에 관련이 있다. "01"은 디바이스 1을 나타낸다; "10"은 디바이스 2를 나타낸다; "11"은 디바이스 3을 나타낸다. 데이터 블록 재구성 디바이스(48)의 개시 비트들의 수신 후에, 재구성된 블록은 해당 디바이스(88-92)에 전송된다. 잠재적인 도착지 디바이스들의 수를 증가시키기 위하여, 추가적인 개시 비트들이 사용될 수 있다. i개의 라인들 각각에서 n개의 개시 비트들에 대해, in+1- 1개까지의 디바이스들이 선택된다.
도 14의 표에 도시된 바와 같이, 개시 비트들은 기능 및 도착지 디바이스 양자를 나타내는데 사용될 수 있다. 도 14는 수신 이득 제어기(RX GC) 및 송신 이득 제어기(TX GC)와 같은 2개의 디바이스들을 구비하는 3개의 접속 시스템을 나타낸다. 각 라인에 대한 개시 비트를 사용하여, 2개의 디바이스들에 대한 3개의 기능들이 표시된다. 이 예에 있어서, 라인 1에 대한 개시 비트는 타깃 디바이스를 나타낸다. "0"은 디바이스 1을 나타내고 "1"은 디바이스 2를 나타낸다. 접속들(2 및 3)에 대한 비트들은 수행되는 기능을 나타낸다. "11"은 절대 값 기능을 나타낸다; "10"은 상대 증가 기능을 나타낸다; "01"은 상대 감소 기능을 나타낸다. 모든 3개의 개시 비트들이 제로인 "000"은 통상의 비-데이터(non-data) 이송 상태를 나타내고 "001"은 사용되지 않는다. 추가적인 비트들이 더 많은 기능들 또는 디바이스들을 추가하기 위해 사용될 수 있다. i개의 라인들 각각에서의 n개의 개시 비트들에 대해, in+1- 1개까지의 기능/디바이스 조합들이 가능하다.
도 15는 기능 및 도착지 디바이스 양자를 나타내는 개시 비트들을 구현하는 시스템의 블록도이다. 회복되는 니블들은 상기 데이터 블록 재구성 디바이스(48)에 의해 수신된다. 수신된 개시 비트들에 근거하여, 처리 장치(86)는 표시된 기능을 수행하고 처리된 블록은 표시된 도착지 디바이스(88-92)에 전송된다.
도 16의 흐름도에 도시된 바와 같이, 기능/도착지를 나타내는 개시 비트들이 각 니블에 추가된다(단계 94). 상기 니블들은 상기 i개의 라인들을 경유하여 전송된다(단계 96). 개시 비트들을 사용하여, 데이터 블록에 대한 적합한 기능이 수행되거나 데이터 블록이 적합한 도착지에 전송되거나 상기 양자가 수행된다(단계 98).
동기화 시스템에서 처리량을 증가시키기 위하여, 클록의 포지티브(짝수번째의) 및 네거티브(홀수번째의) 에지(edge) 양자가 데이터 블록을 전송하는데 사용된다. 일 구현이 도 17에 도시된다. 데이터 블록은 데이터 블록 디멀티플렉싱 디바이스(100)에 의해 수신되고 i개의 니블들로 구성된 2개의(짝수번째 및 홀수번째) 세트들로 디멀티플렉싱된다. i개의 니블들 각 세트는 i개의 P/S 디바이스들(102, 104)의 각각의 세트에 전송된다. 도 17에 도시된 바와 같이, i개의 P/S 디바이스들을 구비하는 홀수번째의 P/S 디바이스 세트(102)는 인버터(118)에 의해 반전되는 클록 신호를 갖는다. 결과적으로, 반전된 클록 신호는 시스템 클록에 관하여 반 클록 사이클 지연된다. i개의 MUX들(106)의 세트는 상기 짝수번째의 P/S 디바이스 세트(104) 및 상기 홀수번째의 P/S 디바이스 세트(102) 사이를 2배의 클록 비율로 선택한다. 각 접속상에서 결과적인 데이터는 2배의 클록 비율로 이송된다. 각 접속의 반대쪽에는 대응하는 DEMUX(108)가 있다. 상기 DEMUX들(108)은 2배의 클록 비율로 순차적으로 각 라인(44)을 짝수번째의 버퍼(112) 및 홀수번째의 버퍼(110)에 연결한다. 각 버퍼(112, 110)는 대응하는 짝수번째 및 홀수번째 비트를 수신하고 전체 클록 사이클동안 상기 값을 유지한다. S/P 디바이스들의 짝수번째(116) 및 홀수번째(114) 세트는 짝수번째 및 홀수번째 니블들을 회복한다. 데이터 블록 재구성 디바이스(122)는 이송된 니블들로부터 데이터 블록을 재구성한다.
도 18은 포지티브 및 네거티브 클록 에지를 사용하여 시스템의 한 라인상에서의 데이터 이송을 도시한다. 라인 1상에서 이송되는 짝수번째 데이터 및 홀수번째 데이터가 표시된다. 해칭(hatching)은 결합된 신호에서 네거티브 클록 에지 데이터를 나타내고 해칭이 아닌 것은 짝수번째의 클록 에지 데이터를 나타낸다. 도시된 바와 같이, 데이터 이송율은 2배로 증가한다.
도 19는 GC 제어기(38) 및 GC(124)간에 사용되는 하이브리드 병렬/직렬 인터페이스의 바람직한 구현이다. 16 비트(8 비트 RX 및 8 비트 TX)를 포함하는 GC 제어 데이터와 같은 데이터 블록은 상기 GC 제어기(38)로부터 데이터 블록 디멀티플렉싱 디바이스(40)로 전송된다. 상기 데이터 블록은, 2개의 8 비트 니블들과 같은, 2개의 니블들로 디멀티플렉싱된다. 개시 비트가 각 니블에 추가되면, 니블당 9개의 비트들을 구성하는 것과 같이 된다. 2개의 니블들은 2개의 P/S 변환기들(42)을 사용하여 2개의 라인들상에서 이송된다. S/P 변환기들(46)은 개시 비트들을 검출한 후 수신된 니블들을 병렬 포맷으로 변환한다. 상기 데이터 블록 재구성 디바이스는 GC(124)의 이득을 제어하기 위하여 원래의 16 비트들을 재구성한다. 도 11에서와 같이, 기능이 개시 비트들에 의해 표시되는 경우, AGC(124)는 이득을 조절하기 전에 수신된 블록에 대한 상기 기능을 수행한다.
도 20은 GC 제어기(38) 및 수신 이득 제어기(RX GC, 30) 및 송신 이득 제어기(TX GC, 32)사이에 3개의 라인들을 사용하는 하이브리드 병렬/직렬 변환기의 다른 바람직한 구현이다. 상기 GC 제어기(38)는 도 14에서와 같이 적합한 RX 및 TX 이득 값들 및 개시 비트들을 가지고 데이터 블록을 상기 GC(30, 32)에 전송한다. 도 14에서의 개시 비트들이 사용되는 경우, 디바이스 1은 RX GC(30)이고 디바이스 2는 TX GC(32)이다. 데이터 블록 디멀티플렉싱 디바이스(40)는 3개의 라인들상에서 이송하기 위하여 데이터 블록을 3개의 니블들로 디멀티플렉싱한다. 3개의 P/S 변환기들(42) 및 3개의 S/P 변환기들(46)을 사용하여, 상기 니블들은 상기 라인들 상에서 순차적으로 이송되고 원래의 니블들로 변환된다. 상기 데이터 블록 재구성 디바이스(48)는 원래의 데이터 블록을 재구성하고 상대 증가, 상대 감소 및 절대 값과 같은 개시 비트들에 의해 표시되는 기능을 수행한다. 결과적인 데이터는 개시 비트들에 의해 표시되는 바와 같이 RX GC(30) 또는 TX GC(32)에 전송된다.
상술한 바와 같이, 본 발명에 따른 하이브리드 병렬/직렬 버스 인터페이스 통한 데이터 이송 방법으로부터 버스 데이터를 이송하는 라인들을 감소시킬 수 있다.

Claims (20)

  1. 사용자 장치에서 사용되는 데이터 이송 방법에 있어서,
    데이터 블록을 제공하는 단계와,
    상기 데이터 블록을 복수의 비트들을 각각 포함하는 복수의 니블들로 디멀티플렉싱하는 단계와,
    상기 각 니블에 대하여,
    상기 니블을 직렬 데이터로 변환하는 단계와,
    라인을 제공하고, 상기 라인을 통하여 상기 니블의 직렬 데이터를 이송하는 단계와,
    상기 니블을 회복시키기 위하여 상기 니블의 직렬 데이터를 병렬 데이터로 변환하는 단계를 포함하는 처리가 수행되는 단계와,
    상기 회복된 리블들을 상기 데이터 블록으로 결합하는 단계
    를 포함하는 사용자 장치에서 사용되는 데이터 이송 방법.
  2. 제1항에 있어서, 데이터 블록내의 비트들의 수는 N개이고, 상기 라인들의 수는 i개이며, 1 < i < N인 것인 사용자 장치에서 사용되는 데이터 이송 방법.
  3. 제1항에 있어서, 하나의 니블내의 비트들의 수는 4개이고, 라인들의 수는 2개인 것인 사용자 장치에서 사용되는 데이터 이송 방법.
  4. 제1 노드와 제2 노드를 결합시키는 인터페이스를 통하여 데이터 블록을 이송시키기 위하여 사용자 장치에서 사용되는 방법에 있어서,
    상기 데이터 블록을 n개의 비트를 지니는 m개의 세트로 디멀티플렉싱하는 단계와,
    상기 m개의 세트 각각에 개시 비트(이 m개의 개시 비트는 공동으로 특정한 산술 기능 또는 도착지 중 하나를 나타냄)를 부가하는 단계와,
    상기 m개의 세트 각각을 개별 라인을 통하여 상기 제1 노드로부터 이송시키는 단계와,
    상기 제2 노드에서 상기 m개의 이송된 세트 각각을 수신하는 단계와,
    상기 m개의 개시 비트에 따라 상기 m개의 수신된 세트를 사용하는 단계
    를 포함하는 방법.
  5. 제4항에 있어서, 상기 m개의 개시 비트들 중 적어도 하나는 1 상태로 설정되고, 인터페이스에서 데이터 전송이 없을 경우에는 모든 개별 라인들이 0 상태로 되는 것인 방법.
  6. 제4항에 있어서, 상기 m개의 개시 비트들은 데이터 이송의 개시를 나타내는 것인 방법.
  7. 제4항에 있어서, 상기 m개의 개시 비트들은 공동으로 특정한 산술 기능을 나타내고, 도착지를 나타내지 않는 것인 방법.
  8. 제4항에 있어서, 상기 m개의 개시 비트들이 공동으로 나타내는 기능들은 상대 증가, 상대 감소 및 절대 값 기능을 포함하는 것인 방법.
  9. 제4항에 있어서, 상기 m개의 개시 비트들은 공동으로 특정한 도착지를 나타내고, 산술 기능은 나타내지 않는 것인 방법.
  10. 제9항에 있어서, 상기 m개의 개시 비트들이 공동으로 나타내는 도착지는 RX 및 TX 이득 제어기를 포함하는 것인 방법.
  11. 제4항에 있어서, 상기 m개의 개시 비트들은 공동으로 특정한 산술 기능과 특정한 도착지 모두를 나타내는 것인 방법.
  12. 버스를 통하여 데이터 블록(데이터 블록의 각 블록은 N개의 비트를 지님)를 이송하는데 필요한 i개의 버스 연결을 결정하기 위하여 사용자 장치에서 사용되는 방법에 있어서,
    데이터 블록의 이송에 허용되는 최대 대기시간을 결정하는 단계와,
    상기 최대 대기시간을 지니는 데이터 블록을 이송하는데 필요한 최소 연결수를 결정하는 단계와,
    적어도 상기 필요한 최소 연결수가 되도록 i 값을 결정하는 단계
    를 포함하는 방법.
  13. 제12항에 있어서, 상기 i개의 버스 연결은 칩 상의 i개의 핀에 대응되는 것인 방법.
  14. 제13항에 있어서, 1<i<N 인 것인 방법.
  15. 사용자 장치에서 사용되는 방법에 있어서,
    이득 제어부(GC) 제어기에서 데이터 블록(데이터 블록은 이득값을 나타내는 n개의 비트를 지님)을 생성하는 단계와,
    i개의 라인(여기에서, 1<i<n 임)을 통하여 GC 제어기로부터 상기 이득 제어부(GC)로 상기 데이터 블록을 이송하는 단계와,
    상기 이득 제어부(GC)에서 상기 데이터 블록을 수신하는 단계와,
    상기 데이터 블록의 상기 이득값을 사용하여 상기 이득 제어부(GC)의 이득을 조정하는 단계
    를 포함하는 방법.
  16. 제15항에 있어서,
    상기 데이터 블록을 이송하기 전에, 상기 데이터 블록을 복수의 니블(각 니블은 라인들 중의 다른 라인을 통하여 이송됨)로 디멀티플렉싱하는 단계와,
    상기 데이터 블록을 수신한 후에, 상기 니블들을 상기 데이터 블록으로 결합하는 단계
    를 더 포함하는 것인 방법.
  17. 제16항에 있어서, 각 니블에 개시 비트가 부가되는 것인 방법.
  18. 제17항에 있어서, 상기 개시 비트들은 산술 기능을 포함하는 것인 방법.
  19. 제15항에 있어서, 상기 개시 비트들에 의해서 나타내어진 산술 기능들은 상대 증가, 상대 감소 및 절대 값 기능을 포함하는 것인 방법.
  20. 제15항에 있어서, 상기 이득 제어부(GC)는 RX GC 및 TX GC를 포함하고, 상기 개시 비트는 상기 데이터 블록의 상기 RX GC 또는 TX GC로의 전송 여부를 나타내는 것인 방법.
KR1020047007584A 2001-11-21 2002-11-19 데이터 이송 방법 KR100566738B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US09/990,060 2001-11-21
US09/990,060 US7069464B2 (en) 2001-11-21 2001-11-21 Hybrid parallel/serial bus interface
US10/080,480 2002-02-22
US10/080,480 US6823468B2 (en) 2001-11-21 2002-02-22 Method employed by a user equipment for transferring data
PCT/US2002/037142 WO2003047113A1 (en) 2001-11-21 2002-11-19 Method of transferring data

Publications (2)

Publication Number Publication Date
KR20040060983A true KR20040060983A (ko) 2004-07-06
KR100566738B1 KR100566738B1 (ko) 2006-04-03

Family

ID=25535718

Family Applications (20)

Application Number Title Priority Date Filing Date
KR2020020018185U KR200289028Y1 (ko) 2001-11-21 2002-06-15 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 기지국
KR2020020018184U KR200288894Y1 (ko) 2001-11-21 2002-06-15 하이브리드 병렬/직렬 버스 인터페이스를 구비하는사용자 장치
KR1020047007586A KR100623472B1 (ko) 2001-11-21 2002-11-18 하이브리드 병렬/직렬 버스 인터페이스를 지니는 사용자장치
KR1020047007575A KR100623470B1 (ko) 2001-11-21 2002-11-18 기지국에서 사용되는 데이터 전송 방법
KR1020087015441A KR100904476B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스
KR1020097010644A KR100983569B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스
KR1020047007567A KR100623471B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스를 지니는 기지국
KR1020087030419A KR100980756B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스
KR1020057015205A KR100872811B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스
KR1020087003361A KR100902814B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스
KR1020097020542A KR100983567B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스
KR1020047007584A KR100566738B1 (ko) 2001-11-21 2002-11-19 데이터 이송 방법
KR1020047007785A KR100566737B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스
KR1020030060188A KR100808900B1 (ko) 2001-11-21 2003-08-29 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 기지국
KR1020030060187A KR100752558B1 (ko) 2001-11-21 2003-08-29 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 사용자장치
KR10-2003-0074800A KR20030087603A (ko) 2001-11-21 2003-10-24 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 기지국
KR1020050087010A KR100812858B1 (ko) 2001-11-21 2005-09-16 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 사용자장치
KR1020070055825A KR100812859B1 (ko) 2001-11-21 2007-06-08 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 사용자장치
KR1020070090521A KR20070101189A (ko) 2001-11-21 2007-09-06 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 기지국
KR1020070140251A KR20080007423A (ko) 2001-11-21 2007-12-28 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 사용자장치

Family Applications Before (11)

Application Number Title Priority Date Filing Date
KR2020020018185U KR200289028Y1 (ko) 2001-11-21 2002-06-15 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 기지국
KR2020020018184U KR200288894Y1 (ko) 2001-11-21 2002-06-15 하이브리드 병렬/직렬 버스 인터페이스를 구비하는사용자 장치
KR1020047007586A KR100623472B1 (ko) 2001-11-21 2002-11-18 하이브리드 병렬/직렬 버스 인터페이스를 지니는 사용자장치
KR1020047007575A KR100623470B1 (ko) 2001-11-21 2002-11-18 기지국에서 사용되는 데이터 전송 방법
KR1020087015441A KR100904476B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스
KR1020097010644A KR100983569B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스
KR1020047007567A KR100623471B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스를 지니는 기지국
KR1020087030419A KR100980756B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스
KR1020057015205A KR100872811B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스
KR1020087003361A KR100902814B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스
KR1020097020542A KR100983567B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스

Family Applications After (8)

Application Number Title Priority Date Filing Date
KR1020047007785A KR100566737B1 (ko) 2001-11-21 2002-11-19 하이브리드 병렬/직렬 버스 인터페이스
KR1020030060188A KR100808900B1 (ko) 2001-11-21 2003-08-29 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 기지국
KR1020030060187A KR100752558B1 (ko) 2001-11-21 2003-08-29 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 사용자장치
KR10-2003-0074800A KR20030087603A (ko) 2001-11-21 2003-10-24 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 기지국
KR1020050087010A KR100812858B1 (ko) 2001-11-21 2005-09-16 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 사용자장치
KR1020070055825A KR100812859B1 (ko) 2001-11-21 2007-06-08 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 사용자장치
KR1020070090521A KR20070101189A (ko) 2001-11-21 2007-09-06 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 기지국
KR1020070140251A KR20080007423A (ko) 2001-11-21 2007-12-28 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 사용자장치

Country Status (16)

Country Link
US (6) US7069464B2 (ko)
EP (3) EP1575174B1 (ko)
JP (1) JP4384912B2 (ko)
KR (20) KR200289028Y1 (ko)
CN (8) CN2547084Y (ko)
AR (5) AR037577A1 (ko)
AT (1) ATE366484T1 (ko)
AU (1) AU2002346447A1 (ko)
CA (2) CA2467851C (ko)
DE (2) DE60225487T2 (ko)
ES (1) ES2287339T3 (ko)
MX (1) MXPA04004789A (ko)
MY (5) MY130439A (ko)
NO (1) NO20042546L (ko)
TW (17) TW590346U (ko)
WO (1) WO2003047114A1 (ko)

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7391865B2 (en) 1999-09-20 2008-06-24 Security First Corporation Secure data parser method and system
US7069464B2 (en) * 2001-11-21 2006-06-27 Interdigital Technology Corporation Hybrid parallel/serial bus interface
EP1446722A4 (en) * 2001-11-21 2005-04-20 Interdigital Tech Corp USER DEVICES (UE) WITH A HYBRID PARALLEL / SERIAL BUS INTERFACE
CA2467844C (en) * 2001-11-21 2008-04-01 Interdigital Technology Corporation Method employed by a base station for transferring data
US7349466B2 (en) * 2002-03-28 2008-03-25 Seagate Technology Llc Parallel interface transmission using a single multi-frequency composite signal
US20050002728A1 (en) * 2003-07-01 2005-01-06 Isaac Weiser Plastic connector for connecting parts and method therefor
JP4230381B2 (ja) * 2004-02-25 2009-02-25 旭化成エレクトロニクス株式会社 Lvdsシステム、その送信側回路、および、その受信側回路
JP3780419B2 (ja) * 2004-03-09 2006-05-31 セイコーエプソン株式会社 データ転送制御装置及び電子機器
WO2006047694A1 (en) 2004-10-25 2006-05-04 Orsini Rick L Secure data parser method and system
WO2006054226A2 (en) * 2004-11-16 2006-05-26 Koninklijke Philips Electronics N.V. Bus communication system
DE102005001894A1 (de) * 2005-01-14 2006-08-03 Infineon Technologies Ag Synchroner Parallel-Serienwandler
DE602005003021T2 (de) * 2005-07-05 2008-08-14 Alcatel Lucent Basisstation und Verfahren zur Zuweisung von HS-DSCH Kanalisierungskodes in einem drahtlosen Kommunikationssystem
EP1742434B1 (en) * 2005-07-05 2007-08-15 Alcatel Lucent Method for transporting a signal in a radio network
US7659838B2 (en) * 2005-08-03 2010-02-09 Altera Corporation Deserializer circuitry for high-speed serial data receivers on programmable logic device integrated circuits
US20070081183A1 (en) * 2005-10-10 2007-04-12 Fugate Earl L Printing apparatus consumable data communication
CA2670597A1 (en) 2006-12-05 2008-06-12 Don Martin Improved tape backup method using a secure data parser
US7827433B1 (en) * 2007-05-16 2010-11-02 Altera Corporation Time-multiplexed routing for reducing pipelining registers
CN102428686A (zh) 2009-05-19 2012-04-25 安全第一公司 用于安全保护云中的数据的系统和方法
CN101925119B (zh) * 2009-06-09 2013-03-27 普天信息技术研究院有限公司 一种提高系统容量的通信方法、系统及装置
KR101283844B1 (ko) * 2009-06-19 2013-07-08 후지쯔 가부시끼가이샤 데이터 전송 방법, 코드 변환 회로 및 장치
CA2781872A1 (en) 2009-11-25 2011-06-09 Security First Corp. Systems and methods for securing data in motion
US8510487B2 (en) 2010-02-11 2013-08-13 Silicon Image, Inc. Hybrid interface for serial and parallel communication
US9443097B2 (en) 2010-03-31 2016-09-13 Security First Corp. Systems and methods for securing data in motion
WO2011150346A2 (en) 2010-05-28 2011-12-01 Laurich Lawrence A Accelerator system for use with secure data storage
US9112520B2 (en) 2010-08-12 2015-08-18 Mediatek Inc. Transmission interface and system using the same
US8648739B2 (en) 2010-08-12 2014-02-11 Mediatek Inc. Transmission interface and system using the same
CN105071936B (zh) 2010-09-20 2018-10-12 安全第一公司 用于安全数据共享的系统和方法
US8760188B2 (en) 2011-06-30 2014-06-24 Silicon Image, Inc. Configurable multi-dimensional driver and receiver
US9071243B2 (en) 2011-06-30 2015-06-30 Silicon Image, Inc. Single ended configurable multi-mode driver
US8885435B2 (en) 2012-09-18 2014-11-11 Silicon Image, Inc. Interfacing between integrated circuits with asymmetric voltage swing
FR2999368B1 (fr) * 2012-12-07 2018-05-18 Safran Electronics & Defense Sas Dispositif d'entrees sorties transferant et/ou recevant des donnees a un dispositif de controle.
US9306563B2 (en) 2013-02-19 2016-04-05 Lattice Semiconductor Corporation Configurable single-ended driver
KR101463775B1 (ko) * 2013-05-06 2014-11-24 한국전자통신연구원 프레임 분해를 이용한 다중 프레임 데이터 처리 장치 및 방법
EP3058571A1 (en) 2013-10-15 2016-08-24 Rambus Inc. Load reduced memory module
KR102195408B1 (ko) * 2014-08-29 2020-12-30 삼성전자주식회사 데이터 인터페이스 및 데이터 전송 방법
US10114789B2 (en) 2015-01-08 2018-10-30 Samsung Electronics Co., Ltd. System on chip for packetizing multiple bytes and data processing system including the same
US20170109248A1 (en) * 2015-10-20 2017-04-20 Quanta Computer Inc. Sharing bus port by multiple bus hosts
CN106254165B (zh) * 2016-09-30 2019-09-06 新华三技术有限公司 接口处理方法及装置
US11477518B2 (en) 2018-01-18 2022-10-18 Sony Semiconductor Solutions Corporation Signal processing device and signal processing method

Family Cites Families (61)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4675861A (en) * 1984-11-28 1987-06-23 Adc Telecommunications, Inc. Fiber optic multiplexer
KR910002357B1 (ko) * 1988-02-23 1991-04-20 삼성전자 주식회사 디지탈 교환기의 채널 할당 회로
US5018142A (en) * 1988-03-04 1991-05-21 Digital Equipment Corporation Technique for organizing and coding serial binary data from a plurality of data lines for transmission over a single transmission line
CA2024809C (en) * 1989-01-09 1994-11-01 Masanori Hiramoto Digital signal multiplexing apparatus and demultiplexing apparatus
JPH04119034A (ja) * 1990-09-07 1992-04-20 Fujitsu Ltd 情報処理システムにおける二重化ループ制御方式
JPH056335A (ja) * 1991-06-27 1993-01-14 Nec Eng Ltd 装置間インタフエース方式
US5347268A (en) * 1991-10-18 1994-09-13 Motorola, Inc. Data handler for handling data having multiple data formats
US5390041A (en) * 1991-11-06 1995-02-14 Cray Research, Inc. Fiber optic channel extender interface method and apparatus
JPH05160819A (ja) * 1991-12-03 1993-06-25 Nec Eng Ltd データ転送装置
JPH05250316A (ja) * 1992-03-05 1993-09-28 Nec Eng Ltd 装置間インタフェース方式
CA2132097A1 (en) * 1992-03-25 1993-09-30 John D. Acton Fiber optic memory coupling system
US5327126A (en) * 1992-06-26 1994-07-05 Hewlett-Packard Company Apparatus for and method of parallel justifying and dejustifying data in accordance with a predetermined mapping
CA2114526A1 (en) * 1992-06-29 1994-01-06 Clifford H. Kraft High-speed time-multiplexed data transmission system
JP2732759B2 (ja) * 1992-07-15 1998-03-30 沖電気工業株式会社 フレーム同期制御方式
JPH06334537A (ja) * 1993-05-21 1994-12-02 Fujitsu Ltd 不確定性除去機能付きシリアル/パラレル変換回路
US5602780A (en) * 1993-10-20 1997-02-11 Texas Instruments Incorporated Serial to parallel and parallel to serial architecture for a RAM based FIFO memory
US5570089A (en) * 1994-02-16 1996-10-29 International Business Machines Corporation Method and apparatus for providing data stream for cost effective transmission links
JPH07325667A (ja) 1994-06-01 1995-12-12 Hitachi Ltd データ転送方式およびディスク制御lsi
WO1996013902A1 (en) * 1994-11-01 1996-05-09 Virtual Machine Works, Inc. Programmable multiplexing input/output port
JPH08180016A (ja) * 1994-12-27 1996-07-12 Mitsubishi Electric Corp 通信インタフェース回路
US5768529A (en) * 1995-05-05 1998-06-16 Silicon Graphics, Inc. System and method for the synchronous transmission of data in a communication network utilizing a source clock signal to latch serial data into first registers and a handshake signal to latch parallel data into second registers
US5635933A (en) * 1995-06-30 1997-06-03 Quantum Corporation Rate 16/17 (d=0,G=6/I=7) modulation code for a magnetic recording channel
DE19534156C1 (de) * 1995-09-14 1996-10-17 Siemens Ag Verfahren zur Übertragung von Datenpaketen von Mobilstationen zu Basisstationen in im Zeitlagenmultiplexverfahren betriebenen Mobilfunksystemen
JPH09135246A (ja) * 1995-11-08 1997-05-20 Fujitsu Ltd 非同期通信システム
KR970056528A (ko) 1995-12-13 1997-07-31 배순훈 아날로그 버스/i^2c 버스 프로토콜 변환기
US5784003A (en) * 1996-03-25 1998-07-21 I-Cube, Inc. Network switch with broadcast support
US5926120A (en) * 1996-03-28 1999-07-20 National Semiconductor Corporation Multi-channel parallel to serial and serial to parallel conversion using a RAM array
JPH09322158A (ja) 1996-05-31 1997-12-12 Matsushita Electric Ind Co Ltd 画像信号伝送装置
JPH1063617A (ja) 1996-08-15 1998-03-06 Sony Corp シリアル通信装置
US5963638A (en) * 1996-09-04 1999-10-05 Teltrend, Inc. Adjustable hybrid having improved biasing configuration
ES2119707B1 (es) * 1996-11-19 1999-06-16 Telefonica Nacional Espana Co Circuito interfaz de linea para banda ancha.
US6029197A (en) * 1997-02-14 2000-02-22 Advanced Micro Devices, Inc. Management information base (MIB) report interface for abbreviated MIB data
US5812881A (en) * 1997-04-10 1998-09-22 International Business Machines Corporation Handshake minimizing serial to parallel bus interface in a data processing system
US5991282A (en) 1997-05-28 1999-11-23 Telefonaktiebolaget Lm Ericsson Radio communication system with diversity reception on a time-slot by time-slot basis
US6295457B1 (en) * 1997-06-27 2001-09-25 Lucent Technologies Inc. Integrated cellular telephone basestation with Internet gateway
JPH11167548A (ja) 1997-08-28 1999-06-22 Canon Inc データ伝送システム
US6058106A (en) 1997-10-20 2000-05-02 Motorola, Inc. Network protocol method, access point device and peripheral devices for providing for an efficient centrally coordinated peer-to-peer wireless communications network
JPH11127219A (ja) * 1997-10-23 1999-05-11 Daio Denshi Kk データ転送装置
US6040792A (en) * 1997-11-19 2000-03-21 In-System Design, Inc. Universal serial bus to parallel bus signal converter and method of conversion
US6081523A (en) 1997-12-05 2000-06-27 Advanced Micro Devices, Inc. Arrangement for transmitting packet data segments from a media access controller across multiple physical links
JPH11345190A (ja) * 1998-06-02 1999-12-14 Nec Corp 情報転送装置
US6128244A (en) * 1998-06-04 2000-10-03 Micron Technology, Inc. Method and apparatus for accessing one of a plurality of memory units within an electronic memory device
US6333926B1 (en) * 1998-08-11 2001-12-25 Nortel Networks Limited Multiple user CDMA basestation modem
JP2000200121A (ja) 1998-10-07 2000-07-18 Matsushita Electric Ind Co Ltd デ―タ処理装置
US6285960B1 (en) * 1998-10-07 2001-09-04 Cisco Technology, Inc. Method and apparatus for a router line card with adaptive selectable gain control
US6356374B1 (en) * 1998-10-09 2002-03-12 Scientific-Atlanta, Inc. Digital optical transmitter
CN1147774C (zh) * 1998-10-23 2004-04-28 宏基股份有限公司 电脑装置及其由省电模式进入运作模式的方法
JP2000224229A (ja) 1999-01-29 2000-08-11 Victor Co Of Japan Ltd 伝送方法、送信装置及び受信装置
US6356369B1 (en) * 1999-02-22 2002-03-12 Scientific-Atlanta, Inc. Digital optical transmitter for processing externally generated information in the reverse path
US6434654B1 (en) * 1999-03-26 2002-08-13 Koninklijke Philips Electronics N.V. System bus with a variable width selectivity configurable at initialization
JP3409739B2 (ja) 1999-05-25 2003-05-26 日本電気株式会社 自動スキュー調整装置
US6611217B2 (en) * 1999-06-11 2003-08-26 International Business Machines Corporation Initialization system for recovering bits and group of bits from a communications channel
US6792003B1 (en) * 1999-08-12 2004-09-14 Nortel Networks Limited Method and apparatus for transporting and aligning data across multiple serial data streams
TW444448B (en) 1999-10-07 2001-07-01 Chunghwa Telecom Lab CDMA base station system
JP2001236305A (ja) * 2000-02-22 2001-08-31 Hitachi Ltd 半導体集積回路及びデータ処理装置
US6961347B1 (en) * 2000-06-20 2005-11-01 Hewlett-Packard Development Company, L.P. High-speed interconnection link having automated lane reordering
JP2002064506A (ja) 2000-08-17 2002-02-28 Ricoh Co Ltd データ転送方式
CN1140901C (zh) * 2000-11-21 2004-03-03 扬智科技股份有限公司 软盘的解码系统及其方法
US6447250B1 (en) * 2000-11-27 2002-09-10 General Electric Company Non-integral fan platform
JP2003131815A (ja) * 2001-10-22 2003-05-09 Fujitsu Media Device Kk シリアルインタフェースのデータ転送システム
US7069464B2 (en) * 2001-11-21 2006-06-27 Interdigital Technology Corporation Hybrid parallel/serial bus interface

Also Published As

Publication number Publication date
US6823468B2 (en) 2004-11-23
TWI272499B (en) 2007-02-01
KR100566737B1 (ko) 2006-04-03
CN101488758A (zh) 2009-07-22
DE60225487D1 (de) 2008-04-17
AR037577A1 (es) 2004-11-17
TWI323115B (en) 2010-04-01
US20030105895A1 (en) 2003-06-05
NO20042546L (no) 2004-08-03
TW200736927A (en) 2007-10-01
KR20040060984A (ko) 2004-07-06
KR20050107308A (ko) 2005-11-11
KR20090121367A (ko) 2009-11-25
EP1456957A4 (en) 2005-06-15
TW200643722A (en) 2006-12-16
TW200402629A (en) 2004-02-16
KR20040068140A (ko) 2004-07-30
JP4384912B2 (ja) 2009-12-16
CN101150546A (zh) 2008-03-26
MXPA04004789A (es) 2004-08-11
TWI325111B (en) 2010-05-21
KR20090077833A (ko) 2009-07-15
KR20090016705A (ko) 2009-02-17
KR200289028Y1 (ko) 2002-09-11
MY136304A (en) 2008-09-30
TWI332617B (en) 2010-11-01
DE60221042D1 (de) 2007-08-16
JP2005510817A (ja) 2005-04-21
KR100808900B1 (ko) 2008-03-06
KR20070070140A (ko) 2007-07-03
MY130932A (en) 2007-07-31
CA2467851C (en) 2008-04-01
EP1575173B1 (en) 2008-03-05
MY136300A (en) 2008-09-30
KR20030087603A (ko) 2003-11-14
TW200823665A (en) 2008-06-01
TW200419360A (en) 2004-10-01
CN101079855A (zh) 2007-11-28
KR20070101189A (ko) 2007-10-16
TW200304072A (en) 2003-09-16
AU2002346447A1 (en) 2003-06-10
KR20040053332A (ko) 2004-06-23
KR200288894Y1 (ko) 2002-09-11
TWI294576B (en) 2008-03-11
TW200635310A (en) 2006-10-01
US6823469B2 (en) 2004-11-23
KR100623471B1 (ko) 2006-09-19
KR100872811B1 (ko) 2008-12-09
US20030105896A1 (en) 2003-06-05
TW200637289A (en) 2006-10-16
ATE366484T1 (de) 2007-07-15
KR20080027937A (ko) 2008-03-28
CN2547084Y (zh) 2003-04-23
US6829718B2 (en) 2004-12-07
TW200945050A (en) 2009-11-01
TW592413U (en) 2004-06-11
MY131176A (en) 2007-07-31
CN101399791A (zh) 2009-04-01
TW200947209A (en) 2009-11-16
DE60225487T2 (de) 2009-03-26
KR20030076523A (ko) 2003-09-26
MY130439A (en) 2007-06-29
AR037579A1 (es) 2004-11-17
KR100566738B1 (ko) 2006-04-03
KR20080007423A (ko) 2008-01-21
AR037660A1 (es) 2004-12-01
KR100812858B1 (ko) 2008-03-11
CA2614598A1 (en) 2003-06-05
KR100980756B1 (ko) 2010-09-10
TW200421099A (en) 2004-10-16
TW200947219A (en) 2009-11-16
KR20030079859A (ko) 2003-10-10
ES2287339T3 (es) 2007-12-16
CN1589532A (zh) 2005-03-02
US6848018B2 (en) 2005-01-25
KR100904476B1 (ko) 2009-06-24
CA2467851A1 (en) 2003-06-05
KR100623472B1 (ko) 2006-09-19
TWI261758B (en) 2006-09-11
TW590346U (en) 2004-06-01
US20080268800A1 (en) 2008-10-30
KR100983569B1 (ko) 2010-09-24
US20030105894A1 (en) 2003-06-05
CN101106505A (zh) 2008-01-16
KR20040053333A (ko) 2004-06-23
EP1575174B1 (en) 2008-05-28
KR100983567B1 (ko) 2010-09-24
TW201002000A (en) 2010-01-01
WO2003047114A1 (en) 2003-06-05
DE60221042T2 (de) 2008-03-13
EP1456957A1 (en) 2004-09-15
TWI293415B (en) 2008-02-11
KR100812859B1 (ko) 2008-03-11
TWI330322B (en) 2010-09-11
US20030095057A1 (en) 2003-05-22
US7069464B2 (en) 2006-06-27
CN100461635C (zh) 2009-02-11
CN2547071Y (zh) 2003-04-23
KR20080071613A (ko) 2008-08-04
KR100902814B1 (ko) 2009-06-12
AR037576A1 (es) 2004-11-17
KR100623470B1 (ko) 2006-09-19
KR100752558B1 (ko) 2007-08-29
TW200947220A (en) 2009-11-16
US7752482B2 (en) 2010-07-06
TWI305988B (en) 2009-02-01
EP1575173A1 (en) 2005-09-14
TWI315145B (en) 2009-09-21
US20030105893A1 (en) 2003-06-05
TW200723010A (en) 2007-06-16
KR20050092055A (ko) 2005-09-16
EP1456957B1 (en) 2007-07-04
EP1575174A1 (en) 2005-09-14
AR037578A1 (es) 2004-11-17

Similar Documents

Publication Publication Date Title
KR100566738B1 (ko) 데이터 이송 방법
US20050250461A1 (en) Hybrid parallel/serial bus interface
EP1446887A1 (en) Method of transferring data

Legal Events

Date Code Title Description
A201 Request for examination
A107 Divisional application of patent
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130219

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140220

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150309

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee