TWI241656B - Method and system for compensating for anneal non-uniformities - Google Patents

Method and system for compensating for anneal non-uniformities Download PDF

Info

Publication number
TWI241656B
TWI241656B TW092126993A TW92126993A TWI241656B TW I241656 B TWI241656 B TW I241656B TW 092126993 A TW092126993 A TW 092126993A TW 92126993 A TW92126993 A TW 92126993A TW I241656 B TWI241656 B TW I241656B
Authority
TW
Taiwan
Prior art keywords
wafer
tempering
dopant
pattern
patent application
Prior art date
Application number
TW092126993A
Other languages
English (en)
Other versions
TW200411776A (en
Inventor
Anthony Renau
Original Assignee
Varian Semiconductor Equipment
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Varian Semiconductor Equipment filed Critical Varian Semiconductor Equipment
Publication of TW200411776A publication Critical patent/TW200411776A/zh
Application granted granted Critical
Publication of TWI241656B publication Critical patent/TWI241656B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • H01L21/26513Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/266Bombardment with radiation with high-energy radiation producing ion implantation using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Toxicology (AREA)
  • Health & Medical Sciences (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Electron Sources, Ion Sources (AREA)

Description

1241656 玖、發明說明: I:發明戶斤屬之技術領域3 發明領域 該些方法與系統是關於矽晶圓的回火,更特別地是關 5 於用於補償回火非均一性。 I[先前技術]I 發明背景 在一個石夕晶圓中進行離子植入之後,滲雜劑可被活化 以提供該石夕晶圓必需的電性質。該滲雜劑活化一般可藉由 10 熱循環或回火晶圓來操作。該回火程序可能被控制,以提 供包括控制晶圓可能受制於的表大温度、晶圓可以維持在 該最大溫度的時間和溫度上升及下降的速率之必需的電性 質。 除此之外,回火程序的控制可能對於使有害效應,諸 15 如向外擴散,降到最小是有用的。向外擴散可能導因於該 矽晶圓内之滲雜劑擴散,最後離開晶圓的表面。該向外擴 散的速率可能根據溫度而定。當該滲雜劑越接近晶圓表面 時,在該晶圓内之滲雜劑濃度可以較高的速率減少。舉例 來說,由於向外擴散,在超淺的植入中滲雜劑濃度可能是 20 特別容易被降低。 在一回火循環期間,遍及該晶圓之不均勻的溫度分佈 可能會導致不均勻的滲雜劑活化、不均勻的向外擴散速 率,以及其他可能引起滲雜劑不對稱活化發生之有害的效 應。因此,在回火之後最初均勻的滲雜劑分佈可能不必然 5 1241656 產生遍及該晶圓之均勻的電性質。舉例來說,這是可以藉 由片電阻(sheet resistance) (Rs)映像而被測量。通常,在回 火期間遍及該晶圓之溫度梯度有呈放射狀的傾向,晶圓的 中心比邊緣稍熱。當這發生的時候,它可能導致電活化的 5 滲雜劑分佈變量曲線呈放射狀的變化,如第7圖所示。 【發明内容I 發明概要
依據此處說明的該些方法與系統,一種用於補償回火 非均一性的方法可能包含在一圖案中植入滲雜劑以提供較 10 高的滲雜劑濃度,其中該回火非均一性會產生較低的電活 化滲雜劑濃度。一用於回火非均一性的圖案可以藉由回火 一具有均勻的滲雜劑分佈之晶圓,以及測量該晶圓在回火 之後的性質,例如藉由獲得該晶圓之片電阻映象而決定。 在一實施例中,該非均一性可藉由測量回火期間溫度變化 15 而被測得。遍及該波束之束電流密度與晶圓通過該束的通 過角度可以被調整,以獲得用於植入該滲雜物之圖案。可 讀的電腦媒體可能含有控制晶圓佈植機進行該方法的指 令0 一用於補償回火非均一性的系統包含用於決定回火非 20 均一性的工具、用於設計具有較高滲雜劑濃度之植入圖案 的工具,其中該回火非均一性會產生較低的活性滲雜劑, 和用於在該植入圖案中植入滲雜劑的工具。該系統可能包 含用於樣本晶圓的工具和用於測置樣本晶圓在回火之後的 性質的工具,例如測量片電阻。在一實施例中,用於在回 6 I241656 火期間測量溫度變化的工具可以測定該回火的非均一性。 一實施例中,該系統可能包含一個測定回火非均_性 的資料之感應器、根據該回火非均一性的資料設計該植入 圖案的處理器,與控制該晶圓的植入,以在該設計的植入 5圖案中植入滲雜劑的控制器。該感應器可測量片電阻,或 者另一方面,可在回火期間測量溫度變化。該控制器可調 節經過該波束之束電流密度及/或晶圓通過該束的通過角 度。 圖式簡單說明 下列该些圖式說明該些系統與方法之某些圖式說明的 男施例,其中同樣的參考數標表示同樣的元件。要了解的 疋坆些况明的實施例只是作為圖式說明,而沒有做任何方 式限制。 第1圖顯示用於佈植一晶圓之非均一性光束輪廓的示 15 意圖; 第2圖顯示在第1圖之光束首次通過之後,在晶圓上滲 雜劑分佈的示意圖; 第3圖顯示由該首次通過位置旋轉9〇。,在第1圖之光 2〇束的第—欠通過之後,在晶圓上滲雜劑分佈的示意圖; ★圖”、、員示在回火後,該電活化的滲雜劑分佈的示意 圖; 第5圖可能為用於補償回火非均一性的方法的一個流 程圖; 弟6圖可以顯示用於進行第5圖的方法之系統的示意 1241656
第7圖顯示在均勻植人滲雜劑分佈的回火之後,在晶圓 上電活化的滲雜劑分佈的示意圖。 C實方方式】 5 較佳實施例之詳細說明 由於在回火期間該晶圓10會遇上一般的徑向溫度梯 度’如第7圖所示,在晶圓1〇上的均勻渗雜劑分佈可能產生 一放射狀變化的電活化的滲雜劑分佈變化曲線。較高的中 心溫度可能導致在晶圓10中央上該滲雜劑的電活化增高。 10較高的中心溫度也可能導致晶圓10中央向外擴散增加,因 此該變量曲線的等量線12可能是指移向該晶圓1〇中央時減 少或增加電活化滲雜劑濃度的情況。 現在談及第1圖,其能夠顯示一在回火期間可促進補償 放射狀溫度梯度之光束變量曲線14的示意圖。下列說明可 15以朝向該晶圓10而降低該活化的滲雜劑濃度之徑向變化為 根據。不過,可以瞭解的是此處說明的該些方法與系統可 以應用在其他的變化。在該第1圖中,可見到該光束電流密 度是橫跨該光束寬度而改變。對於第1圖中所示之圖式實施 例而言,該光束電流密度在該光束的中央(第丨圖中標示的 20 Mcn)可能是最大的,而且接近該光束的邊緣(第1圖中標示的 ”e”)可能線性地降低。第2圖是圖式說明一晶圓5〇垂直通過 第1圖之該非均一性光束之植入的滲雜劑分佈等量線,也就 疋,5亥光束可能垂直第2圖的平面,而該晶圓5〇在第2圖的 平面中垂直移動。該些等量線16可能是指滲雜劑濃度由該 1241656 些邊緣’V’向中央,’c”增加。 麥考第3圖,其顯示該晶圓50垂直及水平(相對於第3圖 的平面)經過該第丨圖之該非均一性光束的滲雜劑分佈等量 線。等量線18可能是指滲雜劑濃度往該晶圓5〇中央增加。 5由第3圖與第7圖的比較可以見到,在第3圖之晶圓50上增加 植入的滲雜劑濃度可平衡第7圖之晶圓1〇上減少電活化的 滲雜劑濃度。因此,第3圖之晶圓5〇的回火,其中該回火溫 度可能放射性地往該晶圓50的中心增加,可以產生一具有 類似第4圖之電活化滲雜劑濃度的晶圓5〇。其通常可見到, 1〇與第7圖的晶圓10相比時,在第4圖之晶圓5〇上可以有較少 的電活化滲雜劑分佈的變化(如非常少的等量線2〇所示)。 為了說明的目的,可以根據均勻植入渗雜劑分佈,接 者放射狀地改變溫度 做回火而測得的數值’而賦予第7圖之等量線12數值。 15根據使用標準回火設備測得的片電阻,第7圖的電均勾性可 能是1%,而且由中心到邊緣的總變化可能是4 24%。對於 第1圖的非均-的光束而言,該中央光束電流密度比在該些 邊緣時高7%。使用此數值於電流光束密度,對第3圖之該 晶圓50而言,該滲雜劑分佈之預期均勻性被測定為㈣%, 20且總變化為4.34%。使用如第7圖之相同的放射狀變化溫 度’對於第4圖之該晶圓50而言,該電活化渗雜劑分佈的總 均勻性被測定為0·28%,且總變化為129〇/〇。 由此圖式說明可見到’藉由使該光束渗雜劑植入圖案 平衡由該回火溫度變化產生之該預期的電活化渗雜劑分佈 1241656 圖案,該電活化滲雜劑分佈的均句性可能被明顯的增加, 而且該電活化滲雜劑分佈的變化性可以明顯地被降低。第5 圖可以說明一種可以被使用於補償回火非均一性的方法 100的流程圖。 5 在102,方法100首先決定藉由使用該特別的退火爐而 產生之分均一性。舉例來說,一具有均勻的植入之樣本晶 圓可以被回火,而且該非均一性可以由回火之後的樣本晶 圓的性質測定來決定,例如可以由一片電阻(Rs)映像提 供。另一方面,在回火期間在該晶圓之溫度變化可以直接 10 被測量,舉例來說,透過在回火期間於晶圓上使用的溫度 敏感塗料,或溫度探針。用於決定該非均一性的其他方法, 如熟悉該技藝者所知到的,可已沒有限制的使用於該方法 100的實施。在104,之後一植入圖案可以被設計成可以提 供一滲雜劑分佈,以補償該回火中之該非均一性,同時使 15 用該設計的圖案使該晶圓可以被佈植(106)。通常該植入圖 案可被設計成在該晶圓上於回火時產生較低的電活化濃度 之區域具有較高的滲雜劑濃度。 對於第1-4圖之圖式說明實施例而言,該光束變量曲線 在中心可能是達到尖峰,以在接近該晶圓的中心處提供較 20 大的滲雜劑植入。已知該佈植設備可具有在植入期間支撐 該晶圓的旋轉平臺。藉由這種型式的設備,該圖式說明的 植入可以被分成四段,每一段使用四分之一的劑量,而且 在段落之間該晶圓旋轉9 0 °。此一植入可以輕易地單一晶圓 工具上進行,而沒有顯著的衝擊生產量。 10 1241656 對於其它的回火非均一性圖案而言,其它的植入圖案 可以被設計或選擇。舉例來說,如果該回火非均一性會在 該晶圓的中心產生車父南的電活性渗雜弹j濃度時,該光束變 量曲線可以被設計成在其邊緣能夠有峰值。其可見到其他 5 光束變量曲線形狀、劑量、晶圓通過角度等,可以提供一 廣泛的植入圖案變化,其中為了補償退火爐所引進之非均 一性,在植入期間滲雜劑可以非均一性地分佈。 一經在106回火’晶圓的活化滲雜劑分佈在108可以被 測定。對於第1_5圖的該些圖式說明實施例而言,一片電阻 10 映像可被使用以決定該活化的滲雜劑分佈。不過,熟悉該 技藝者可以瞭解到的是其它的測量方法可以被使用而沒有 限制在方法1〇〇的佈植。如上面該些圖式說明的示例所提到 的,該方法100可能包括設備建立、生產量及/或該植入/回 火程序的其他方面的成本。該些成本能夠對於該些利益做 15 加權,如在110所示之比較,以助於決定方法100是否可以 被使用。 談到第6圖,其顯示用於進行該方法1〇〇之系統2〇〇的示 意圖。系統200可能包含具有佈植腔204與回火腔206之晶圓 處理站202。該處理站202也可能包括用於控制該植入程 20 序,例如光束變量曲線、通過角度及/或其他的植入參數與 用於在各站之間移動該晶圓50的轉移工具21 〇之控制哭 208。該處理站202可能是在該技藝中用於植入晶圓之已知 的設備。測量裝置212可以在102和108處決定該晶圓非均— 性。如一示例,該測量的裝置可以,如上面說明的,測量 1241656 片電阻以決定晶圓非均一性。如在該記憶中已知用於決定 非均一性的其他裝置也可以被使用。處理器2〇4可助於設計 在104的植入圖案以及在110比較結果。 當該些方法與系統已經連同顯示與詳細說明之較佳實 5 施例被揭示的同時,在其上之各種不同的修正與改善對於 那些熱悉5亥技藝者將變的顯而易見。如一示例,該處理哭 214可以控制處理站202的運作,如果需要可提供指令給控 制器208。此外,測量裝置212與處理器214可以被併入處理 站202,或者是一個或多個元件204-210可能是單機組件。 10如此,第6同中顯示之該些組件的配置與第5圖中顯示的該 些項目可能只是為了圖式說明的目的,同時可被改變以適 合興趣之特別的實施。因此,在不偏離該些揭示的方法的 範圍下,該些項目可被組合、擴充或重新裝配。 此處說明之該些方法與系統沒有能沒有限制在特別的 15硬體或軟體配置,也可以在許多處理環境中發現應用性, 其中機器人可以被使用以在處理站把籌載放在適當位置。 δ玄方法可以在硬體或軟體或硬體與軟體的組合中實行。兮 些方法可以在一個或多個包含處理器,諸如處理器214、哕 處理器可讀的儲存媒體的一個或多個可程式電腦上執行的 2〇 一個或多個電腦程式、一個或多個輸入裝置與一個或多個 輸出裝置中執行。在一些實施例中,如第6圖,一處理系統 可以被使用。在其它的實施例中,該些方法可以在網路中 的電腦上執行。使用者可以透過已知的使用者界面控制該 些系統與方法。 12 上241656 該電腦程式或該些電腦程式較好是使用 :程序或物件導向的程式語言來進行,以便與電腦= 二不過二果需要,該些程式可以組合語言或機械語言 進行。tr亥m 0可以被編譯或解釋。 當該健存媒體或裝置可以被電腦讀出以進行此處說明 5亥些程序時’該些電腦程式較好可以被儲存在-可由用 :建構或超做該電腦的普通或特殊目的之可程式電腦讀出 的儲存媒體上或裝置(例如唯讀光碟、硬碟或軟碟)上。該方 10 去與系統也可以考慮以配置—電腦程式之電腦可讀的儲存 =體來進订,其中該儲存媒體被建構成使電腦在特殊及預 定的方式中操作。 前面提到過的變化也可能只是圖式說明,而且不是詳 盡無遺的,同時其它的改變可以被進行。因此,熟悉該技 ☆者可以進行此處說明及圖式說明的許多在部件細節與配 置中韻外的改變。因此,其將會瞭解到下列該些申請專利 範圍/又有限制在此處揭不的實施例。該些申請專利範圍能 夠b括除了特別說明的之外,而且在法律允許下被明確地 說明之慣例。 【圖式簡單說明】 第1圖顯示用於佈植一晶圓之非均一性光束輪廓的示 意圖; 第2圖顯示在第丨圖之光束首次通過之後,在晶圓上滲 雜劑分佈的示意圖; 第3圖顯示由該首次通過位置旋轉9〇。,在第1圖之光束 13 1241656 的第二次通過之後,在晶圓上滲雜劑分佈的示意圖; 第4圖顯示在回火後,該電活化的滲雜劑分佈的示意 圖; 第5圖可能為用於補償回火非均一性的方法的一個流 5 程圖; 第6圖可以顯示用於進行第5圖的方法之系統的示意 圖;和 第7圖顯示在均勻植入滲雜劑分佈的回火之後,在晶圓 上電活化的滲雜劑分佈的示意圖。 10 【圖式之主要元件代表符號表】 14…光束變量曲線 204…佈植腔 16...等量線 206...回火腔 18...等量線 208...控制器 20...等量線 210···轉移工具 50...晶圓 212...測量裝置 100…補償回火非均一性的方法 214.··處理器 200···系統 C...光束的中央 202...晶圓處理站 e...光束的邊緣 14

Claims (1)

  1. 拾、申請專利範圍: h ::償回火非均-性的方法,包含在一圖案中之 卢=火非均一性所產生較低的電活化渗雜劑濃度之 ^獻滲_以提供較高的_劑濃度。 人如申請專利範圍第丨項的 均-性的圖案。貞的方法’包含決定用於該回火非 3. ^申請專利範圍第2項的方法,其中決定用於該回火非 岣一性的圖案包含: 10 回火-個具有均句滲雜劑分佈的樣本晶圓;和 在回火之後測量該樣本晶圓的性質。 4·如申請專利範圍第3項的方法,其中測量性質包含測量 片電阻。 15 5. 如申請專利範圍第2項的方法,其中決定用於該回火非 均一性的圖案包含:在回火期間測量溫度變化。 6. 如申請專利範圍第!項的方法,其中在一圖案中植入渗 雜劑包含’調整至少-個遍及被使用於晶射植入該渗 雜劑之光束的光束電流密度,以及該晶圓通過該光束的 通過角度。 7·如申請專利範圍第6項的方法,包含·· 回火一個具有均勻滲雜劑分佈的樣本晶圓;和 在回火之制量婦本㉟目的性冑,以決定用於該 回火非均一性的圖案。 8.如申請專利範圍第7項的方法,其中測量性f包含測量 片電阻。 15 1241656 9. 一種電腦可讀的媒體,其包含用於控制該晶圓佈植機之 指令,以藉由該晶圓佈植機將滲雜劑植入在晶圓上之圖 案中,以在該回火非均一性產生較低的電活化滲雜劑濃 度之處提供較高的滲雜劑濃度。 5 10.如申請專利範圍第9項的電腦可讀的媒體,包含用於控 制該晶圓佈植機之指令,以決定用於該回火非均一性的 圖案。 11.如申請專利範圍第10項的電腦可讀的媒體,包含用於控 制該晶圓佈植機之指令,以藉由下列各項決定用於該回 10 火非均一性的圖案: 控制該晶圓佈植機回火具有均勻的滲雜劑濃度分 佈之樣本晶S],和 在回火後控制該晶圓佈植機測量該樣本晶圓的性 質。 15 12.如申請專利範圍第10項的電腦可讀的媒體,包含用於控 制該晶圓佈植機之指令,以藉由控制該晶圓佈植機測量 片電阻而測量該樣本晶圓性質。 13. 如申請專利範圍第10項的電腦可讀的媒體,包含用於控 制該晶圓佈植機之指令,以藉由控制該晶圓佈植機測量 20 在回火期間之溫度改變,而決定用於該回火非均一性的 圖案。 14. 如申請專利範圍第9項的電腦可讀的媒體,包含用於控 制該晶圓佈植機之指令,以藉由控制該晶圓佈植機調整 至少一個遍及被使用於晶圓中植入該滲雜劑之光束的 16 1241656 光束電流密度,和該晶圓通過該光束的通過角度,而在 圖案中植入滲雜劑。 15·—種用於在晶圓佈植機卡補償回火非均一性的系統,包 含: 5 一感應器,以決定並輸出回火非均一性資料; 一處理器,收集由該感應器而來之回火非均一性資 料,並設計在該回火非均一性資料顯示有較低活化滲雜 劑濃度處提供較高的滲雜劑濃度之植入圖案; 一控制器’以控制該晶圓佈植機在該植入圖案中植 10 入滲雜劑。 16·如申請專利範圍第15項的系統,其中該感應器測量片電 阻。 17·如申請專利範圍第15項的系統,其中該感應器是在回火 期間測量溫度變化的一溫度感應器。 15丨8·如申請專利範圍第15項的系統,其中該控制器包含: 一光束電流密度控制器,以改變遍及被使用在該晶 圓中植入該滲雜劑的光束之該光束電流密度,和 一通過角度控制器,以改變該晶圓通過該光束的通 過角度。 17
TW092126993A 2002-10-16 2003-09-30 Method and system for compensating for anneal non-uniformities TWI241656B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/272,166 US6828204B2 (en) 2002-10-16 2002-10-16 Method and system for compensating for anneal non-uniformities

Publications (2)

Publication Number Publication Date
TW200411776A TW200411776A (en) 2004-07-01
TWI241656B true TWI241656B (en) 2005-10-11

Family

ID=32092576

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092126993A TWI241656B (en) 2002-10-16 2003-09-30 Method and system for compensating for anneal non-uniformities

Country Status (7)

Country Link
US (1) US6828204B2 (zh)
EP (1) EP1554749A2 (zh)
JP (1) JP4820093B2 (zh)
KR (1) KR101059655B1 (zh)
AU (1) AU2003270760A1 (zh)
TW (1) TWI241656B (zh)
WO (1) WO2004035807A2 (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004063691B4 (de) 2004-05-10 2019-01-17 Hynix Semiconductor Inc. Verfahren zum Implantieren von Ionen in einem Halbleiterbauelement
KR100600356B1 (ko) * 2004-12-29 2006-07-18 동부일렉트로닉스 주식회사 이온 주입 장비의 각 제로 위치 보정방법
US20060240651A1 (en) * 2005-04-26 2006-10-26 Varian Semiconductor Equipment Associates, Inc. Methods and apparatus for adjusting ion implant parameters for improved process control
US7602015B2 (en) * 2005-08-25 2009-10-13 International Rectifier Corporation Process to control semiconductor wafer yield
US20070293026A1 (en) * 2006-06-16 2007-12-20 Hynix Semiconductor Inc. Method of manufacturing semiconductor device
KR100870324B1 (ko) * 2006-06-16 2008-11-25 주식회사 하이닉스반도체 반도체 소자의 제조방법
US7759773B2 (en) * 2007-02-26 2010-07-20 International Business Machines Corporation Semiconductor wafer structure with balanced reflectance and absorption characteristics for rapid thermal anneal uniformity
US7745909B2 (en) * 2007-02-26 2010-06-29 International Business Machines Corporation Localized temperature control during rapid thermal anneal
US7679166B2 (en) * 2007-02-26 2010-03-16 International Business Machines Corporation Localized temperature control during rapid thermal anneal
US20090096066A1 (en) * 2007-10-10 2009-04-16 Anderson Brent A Structure and Method for Device-Specific Fill for Improved Anneal Uniformity
US7692275B2 (en) 2007-02-26 2010-04-06 International Business Machines Corporation Structure and method for device-specific fill for improved anneal uniformity
US7820527B2 (en) * 2008-02-20 2010-10-26 Varian Semiconductor Equipment Associates, Inc. Cleave initiation using varying ion implant dose
US20090317937A1 (en) * 2008-06-20 2009-12-24 Atul Gupta Maskless Doping Technique for Solar Cells
US8598547B2 (en) 2010-06-29 2013-12-03 Varian Semiconductor Equipment Associates, Inc. Handling beam glitches during ion implantation of workpieces
JP2015050382A (ja) * 2013-09-03 2015-03-16 富士通セミコンダクター株式会社 半導体装置の製造方法、及び半導体製造装置
US9738968B2 (en) 2015-04-23 2017-08-22 Varian Semiconductor Equipment Associates, Inc. Apparatus and method for controlling implant process
US10377665B2 (en) 2015-11-19 2019-08-13 Varian Semiconductor Equipment Associates, Inc. Modifying bulk properties of a glass substrate
GB2571997B (en) * 2018-03-16 2021-10-27 X Fab Texas Inc Use of wafer brightness to monitor laser anneal process and laser anneal tool
EP3916761A1 (en) * 2020-05-27 2021-12-01 Infineon Technologies Austria AG Method for producing a superjunction device

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62293622A (ja) * 1986-06-12 1987-12-21 Kokusai Electric Co Ltd 半導体基板の熱処理装置
KR890017790A (ko) * 1988-05-03 1989-12-18 스탠리 젯.코울 이온 주입량의 측정 방법 및 장치
JP3177408B2 (ja) * 1995-07-10 2001-06-18 三洋電機株式会社 イオン注入装置の管理装置及びイオン注入装置の管理方法
JPH1116849A (ja) * 1997-06-25 1999-01-22 Sony Corp イオン注入方法およびイオン注入装置
US6055460A (en) * 1997-08-06 2000-04-25 Advanced Micro Devices, Inc. Semiconductor process compensation utilizing non-uniform ion implantation methodology
US6049220A (en) * 1998-06-10 2000-04-11 Boxer Cross Incorporated Apparatus and method for evaluating a wafer of semiconductor material
US6326219B2 (en) * 1999-04-05 2001-12-04 Ultratech Stepper, Inc. Methods for determining wavelength and pulse length of radiant energy used for annealing
US6124178A (en) * 1999-08-26 2000-09-26 Mosel Vitelic, Inc. Method of manufacturing MOSFET devices
US6594446B2 (en) * 2000-12-04 2003-07-15 Vortek Industries Ltd. Heat-treating methods and systems

Also Published As

Publication number Publication date
AU2003270760A1 (en) 2004-05-04
JP4820093B2 (ja) 2011-11-24
KR101059655B1 (ko) 2011-08-25
WO2004035807A2 (en) 2004-04-29
TW200411776A (en) 2004-07-01
AU2003270760A8 (en) 2004-05-04
WO2004035807A3 (en) 2004-07-01
KR20050059255A (ko) 2005-06-17
JP2006503434A (ja) 2006-01-26
US6828204B2 (en) 2004-12-07
US20040077149A1 (en) 2004-04-22
EP1554749A2 (en) 2005-07-20

Similar Documents

Publication Publication Date Title
TWI241656B (en) Method and system for compensating for anneal non-uniformities
US20220013387A1 (en) Substrate processing system and temperature control method
TW200917402A (en) Heat processing apparatus, method of automatically tuning control constants, and storage medium
KR0164892B1 (ko) 온도값 측정 방법
JP4495340B2 (ja) ウェーハ温度ランピング中でのウェーハの放射状温度勾配制御方法および装置
CN103811335B (zh) 氧化硅薄膜制备方法、氧化膜厚度控制装置及氧化炉
EP1850372A1 (en) Temperature setting method for heat treating plate, temperature setting device for heat treating plate, program and computer-readable recording medium recording program
JP2001257169A (ja) 加工室の温度制御方法、半導体加工装置及びセンサ較正方法
TW201839804A (zh) 加熱裝置及基板處理裝置
US20190371570A1 (en) Model generation apparatus, model generation program, and model generation method
TW200834656A (en) Temperature setting method for heat treatment plate, temperature setting program, computer-readable recording medium capable of storing program, and temperature setting device for heat treatment plate
JP7372908B2 (ja) ビームパワー入力に対する制御を伴うウェハー温度制御
CN106165079A (zh) 使用红外线的半导体工件的温度测量和校正的技术
TWI250585B (en) Heat treatment apparatus for preventing an initial temperature drop when consecutively processing a plurality of objects
TW421832B (en) Method for adjusting the temperature distribution on the wafer surface in a thermal treatment
TW200523996A (en) Rapid temperature compensation module for semiconductor tool
JP2007081348A (ja) 熱処理温度の調整方法、基板熱処理方法、及び基板熱処理装置
CN104076842A (zh) 热处理设备的温度补偿方法、温度控制方法及系统
CN107910280B (zh) 一种建立全局调节模型进行优化快速热退火的方法
CN113281304B (zh) 一种退火炉降温速率校准的方法
KR20230156429A (ko) 칩 온도 조절 방법
TWI751019B (zh) 磊晶晶圓的製造系統及磊晶晶圓的製造方法
CN114675687A (zh) 静电卡盘的温度控制方法及半导体工艺设备
US20180315605A1 (en) Method for Ion Implantation
JP2004039776A (ja) 温度測定方法および装置温度の管理方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees