TWI241476B - Electronic device - Google Patents
Electronic device Download PDFInfo
- Publication number
- TWI241476B TWI241476B TW092121526A TW92121526A TWI241476B TW I241476 B TWI241476 B TW I241476B TW 092121526 A TW092121526 A TW 092121526A TW 92121526 A TW92121526 A TW 92121526A TW I241476 B TWI241476 B TW I241476B
- Authority
- TW
- Taiwan
- Prior art keywords
- electronic device
- power
- controller
- activation
- startup
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Description
1241476 (1) 玫、發明說明 【發明所屬之技術領域】 本發明係關於一種電子裝置,且更特別而言,係關於 可藉由軟體而防止電子裝置啓動之電子裝置。 【先前技術】 近年來,會產生電磁波而影響其它電子裝置之電子裝 置在飛機起降或在醫院中傾向於禁止使用。即使是個人電 腦,在飛機起降時,仍需關閉電源。 即使在此需要下使用者將電子裝置之電源關閉,電子 裝置仍可能會錯誤的啓動(例如,面板可能不經意打開而 按到面板開關使電子裝置啓動)。再者,電子裝置亦可能 會由便於啓動而裝設之功能所啓動(例如,此電子裝置可 能由來自一數據機或計時器之啓動訊號所啓動)。在此情 況下,使用者仍需負責。 爲了解決此一問題,習知技藝揭示接附一電源鎖開關 至電子裝置,且即使面板開關不經意的打開或從數據機或 計時器輸出一電源啓動訊號,仍能以硬體使開關或訊號無 效(日本專利公開第2002-993 5 9號案,第4頁,第1圖) 〇 依照此習知技藝,電源開關,面板開關,或從數據機 或計時器輸出一啓動訊號由硬體而使之無效。但是,此電 子裝置仍可能會受·到其它因素而啓動(包括如下所述之甦 醒)。 (2) (2)1241476 例如,此電子裝置具有暫時啓動且當電池電量變低時 執行冬眠(恢復)之功能。在此例中,習知電子裝置無法防 止啓動。 此種啓動功能可經由在操作系統(0 S)中之使用者介面 而允許/禁止。在關機或待機狀態時,無法進行啓動設定 。使用者必須暫時的啓動電子裝置和經由在〇 S中之使用 者介面而禁止此設定。 【發明內容】 依照本發明之實施例,本發明提供一種電子裝置,包 含:禁止機構,用以禁止電子裝置之啓動;儲存機構,用 以保存表示啓動是否由禁止機構所禁止之資訊;和控制機 構’當一啓動指示產生在該電子裝置中時,其根據儲存在 儲存機構中之資訊,而執行電子裝置之啓動或禁止啓動。 依照本發明之實施例,本發明提供一種電子裝置,包 含:禁止機構,用以禁止電子裝置之啓動;和決定機構, 當從在電子裝置中運行之軟體中產生一啓動指示時,決定 電子裝置之啓動是否由禁止機構所禁止,和當啓動受到禁 止時,禁止電子裝置之啓動。 由下述之說明伴隨附圖之解說,其中本發明之較佳實 施例以說明例顯示,可更加明瞭本發明之上述和其它目的 ,特徵,和優點。 【實施方式】 (3) 1241476 下面參考附圖說明依照本發明的實施例之筆 電腦。 圖1爲具有依照本發明之實施例之鎖開關之 之內部系統。如圖1所示之電腦系統爲電池可驅 個人電腦(以下稱爲p C)。此個人電腦包含一電 (PSC) 22,其控制從電池(未顯示)供應之電源。 制器(PSC)22從一電壓輸出端22A供應各種電源 統之各部份。 除了電源控制器(PSC)22外,如圖1所示, 統另包含一 P CI匯流排2,IS A匯流排3,C P U : 主記憶體12,VGA控制器1 0,I/O控制器1 5, 橋(PCI I/F)17,HDD18,嵌入控制器(EC)21,鍵 (KBC)23,和鍵盤(KB)24。 CPU模組11執行整個系統之操作控制和資 CPU模組1 1安裝一 CPU,一快取記憶體,和一 制器用以控制主記憶體1 2。 主記憶體1 2使用當成系統之主儲存部份。 1 2儲存操作系統,欲處理之應用程式,和由應 產生之使用者資料。 V G A控制器1 〇控制使用當成系統之顯示 LCD9,和外部CRT。 I/O控制器1 5爲一閘陣列,用以控制在PC I/O裝置。I/O控制器1 5控制連接到各種I/O連 置,如一串列埠2 6,並列埠2 7,和U S B埠2 8, 記型個人 個人電腦 動筆記型 源控制器 此電源控 電壓至系 此PC系 漠組1 1, PCI介面 盤控制器 料處理。 記憶體控 主記憶體 用程式所 監視器之 中之各種 接器之裝 其形成在 (4) 1241476 PC主體之背表面上。 PCI介面橋(PCI I/F)17爲由一晶片LSI所完成之閘陣 列。PCI I/F1 7裝設有一橋接功能,其以兩種方式連接 PCI匯流排2和ISA匯流排3。PCI I/F17進一步裝設一 IDE控制器用以控制HDD 18。PCI I/F 17連接至一實時時 鐘(RTC)6。 實時時鐘(RTC)6具有在由使用者所指定之預定時間 轉換在睡眠或關機狀態之PC主體爲啓動狀態之功能。 PCI I/F 17偵測預定時間,和供應一啓動需求(包括下述甦 醒)之至嵌入控制器(EC)21。 PCI I/F橋17偵測在終止時一數據機7是否接收到一 響鈴訊號,且如果是,則輸出一啓動需求至EC21。 在回應此啓動需求下,嵌入控制器(EC)21供應一電 源需求至電源控制器22,轉換此PC主體至啓動狀態。 嵌入控制器(EC)21管理PC主體之電源狀態以配合電 源控制器(PSC)22。嵌入控制器(EC)21和電源控制器 (PSC)22保持接收操作電源,即使PC主體之電源關閉並 轉換爲睡眠狀態或關機狀態。嵌入控制器(EC)21具有控 制電源控制器(PSC)22以回應啓動因素產生之偵測,和通 知系統BIOS所產生啓動因素當成電源管理事件之功能。 電源控制器(PSC)22連接至鎖開關31和電源開關32 。在正常操作下,當電源開關3 2受到按壓,電源控制器 (PSC) 22供應一操作電壓至PC主體之每一部份。在睡眠 或關機狀態之PC主體轉換爲啓動狀態。 (5) 1241476 如圖1所示之系統包含鎖開關3 1,其可防止P C主體 因爲外來因素或PC主體之操作是不被允許之錯誤狀況下 PC主體之操作。 , 在解鎖狀態下,其中鎖開關3 1未啓動,如果電源開 關32或鎖開關3 1受到按壓時,電源控制器(PSC)22受指 示以供應電源。電源控制器(PSC) 22供應電源至PC之每 一部份,並轉換在睡眠或關機狀態之P C主體爲啓動狀態 。相似的,如果PCI I/F橋17偵測到實時時鐘(RTC)6, 數據機7等之裝置啓動因素時,PCI I/F橋17輸出一啓動 需求至EC21〇EC21輸出一電源供應需求至電源控制器 (PSC)22。電源控制器(PSC)22供應電源至PC之每一部份 ,並轉換在睡眠或關機狀態之PC主體爲啓動狀態。 相反的,當鎖開關3 1啓動以設定在一鎖狀態下,無 任何電源供應需求供應至電源控制器(PSC)22,即使電源 開關32或鎖開關3 1受到按壓。PC主體保持在睡眠或關 機狀態。即使偵測到實時時鐘(RTC)6,數據機7等之裝置 啓動因素且EC21收到來自PCI I/F橋17之啓動需求下, 亦無電源需求輸出至電源控制器(PSC)22,和PC主體保持 在睡眠或關機狀態。 即使在接收到其它軟體因素,如伴隨冬眠而來之啓動 需求,其對應於低電池狀態而執行,在鎖開關3 1在鎖狀 態下,亦無啓動訊號供應至電源控制器(PSC)22。PC主體 保持在睡眠或關機狀態。 EC21包含一暫存器33。暫存器33儲存表示鎖開關 (6) (6)1241476 3 1之鎖/解鎖狀態。EC21根據儲存在暫存器33中之資訊 而決定鎖開關3 1之鎖/解鎖狀態。 以下參考圖2之流程圖說明依照本發明之實施例之 P C之E C操作。 以下說明在P C爲睡眠或關機狀態下,當輸出一啓動 需求時之操作。 EC21根據軟體或硬體因素決定啓動.需求是否已發出 (S1)。關於從RTC6和連接至PCI匯流排2之裝置至EC21 之啓動需求方面,PCI I/F橋17偵測來自RTC6和連接至 PCI匯流排2之裝置之啓動需求,和要求EC21之啓動。 如果在S1中爲是,EC21決定鎖開關31是否在鎖狀 態(S2)。 如果在S2中爲是,EC21使所接收到的啓動需求無效 (S3),並返回在S1中之處理。亦即,EC21根據軟體和硬 體因素,根據鎖開關之狀態,而使所有啓動需求無效。因 此,可完全防止系統之啓動。 如果在S2中爲否,EC21允許電源控制器22供應電 源,和電源供應至P C之每一部份(S 4 )。 EC21允許PCI I/F橋17啓動CPU(S5),和而後系統 受到啓動(S 6 )。 在依照本發明之實施例之PC中,EC2 1決定鎖開關之 狀態和使啓動需求無效。因此,可防止根據所有軟體和硬 體因素之啓動。 本發明並不限於上述之實施例,且於此仍可達成各種 -10 - (7) (7)1241476 改變和修飾,但其仍屬本發明之精神和範疇。因此,本發 明之精神和範疇應由下述申請專利範圍界定之。 【圖式簡單說明】 圖1爲具有依照本發明之一實施例之鎖開關之個人電 腦之內部系統之方塊圖;和 圖2爲依照本發明之實施例之PC之EC操作之流程 圖。 主要元件對照表 2 PCI匯流排 3 ISA匯流排 6 實時時鐘 7 數據機 9 LCD 10 VGA控制器 11 CPU模組 12 主記憶體 15 I/O控制器 17 PCI介面橋 18 HDD 2 1 嵌入控制器 22 電源控制器 23 鍵盤控制器 -1 一卜 1241476 (8) 24 鍵盤 26 串列埠 2 7 並列埠 28 USB ±阜 3 1 鎖開關 32 電源開關 33 暫存器
-12 -
Claims (1)
1241476 (1) 拾、申請專利範圍 1. 一種電子裝置,包含: 禁止機構,用以禁止電子裝置之啓動; 儲存機構,用以保存表示啓動是否由禁止機構所禁止 之資訊;和 控制機構,當一啓動指示產生在該電子裝置中時,其 根據儲存在儲存機構中之資訊,而執行電子裝置之啓動或 禁止啓動。 2. 如申請專利範圍第1項之電子裝置,其中該禁止機 構安排在電子裝置之殼內。 3 .如申請專利範圍第1項之電子裝置,其中該控制機 構包括與安排在電子裝置內之一主處理器不同之一副處理 器。 4 .如申請專利範圍第1項之電子裝置,其中該控制機 構包括與安排在電子裝置內之一主處理器不同之一副處理 器,且該儲存機構安排在副處理器中。 5 ·如申請專利範圍第2項之電子裝置,其中該禁止機 構即使在電子裝置爲關機時仍能指定禁止。 6.如申請專利範圍第3項之電子裝置,進一步包含一 電源控制器,其管理電子裝置之電源供應,和其中當接收 到啓動指示時,該控制機構發出一電源需要至電源控制器 ,和允許電子裝置之啓動。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002328409A JP2004164204A (ja) | 2002-11-12 | 2002-11-12 | 電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200407699A TW200407699A (en) | 2004-05-16 |
TWI241476B true TWI241476B (en) | 2005-10-11 |
Family
ID=32212007
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW092121526A TWI241476B (en) | 2002-11-12 | 2003-08-06 | Electronic device |
Country Status (4)
Country | Link |
---|---|
US (1) | US20040093095A1 (zh) |
JP (1) | JP2004164204A (zh) |
CN (1) | CN1221881C (zh) |
TW (1) | TWI241476B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20140032938A1 (en) * | 2012-07-27 | 2014-01-30 | Texas Instruments Incorporated | Power Management |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62251863A (ja) * | 1986-04-24 | 1987-11-02 | Canon Inc | システムの起動方式 |
JPH0327416A (ja) * | 1989-06-23 | 1991-02-05 | Toshiba Corp | 電源制御装置 |
JPH04178114A (ja) * | 1990-11-09 | 1992-06-25 | Canon Inc | 電子機器 |
US5506990A (en) * | 1993-03-22 | 1996-04-09 | Dell Usa, L.P. | Key lock system for personal computer |
US5925128A (en) * | 1996-03-22 | 1999-07-20 | Leonard Bloom A Part Interest | Access control module for a personal computer |
US5911081A (en) * | 1997-05-05 | 1999-06-08 | Sun Microsystems, Inc. | Method and apparatus for selectively inhibiting power shutdowns based upon the number of power shutdowns that an electrical device has been experienced |
TW320697B (en) * | 1997-05-30 | 1997-11-21 | Winbond Electronics Corp | Security control circuit for computer system power switch |
JP3959159B2 (ja) * | 1997-09-04 | 2007-08-15 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 情報処理システム用拡張ユニット、拡張ユニットに搭載される情報処理システム、及び情報処理システムの制御方法 |
US6256682B1 (en) * | 1998-05-06 | 2001-07-03 | Apple Computer, Inc. | Signaling of power modes over an interface bus |
JP2002099359A (ja) * | 2000-09-25 | 2002-04-05 | Toshiba Corp | 携帯型電子機器の電源スイッチ・ロック装置 |
JP4010533B2 (ja) * | 2001-11-20 | 2007-11-21 | 任天堂株式会社 | ゲーム機、電子機器、および省電力モード管理プログラム |
-
2002
- 2002-11-12 JP JP2002328409A patent/JP2004164204A/ja active Pending
-
2003
- 2003-08-06 TW TW092121526A patent/TWI241476B/zh active
- 2003-08-11 US US10/637,621 patent/US20040093095A1/en not_active Abandoned
- 2003-08-29 CN CN03155595.0A patent/CN1221881C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1221881C (zh) | 2005-10-05 |
CN1499337A (zh) | 2004-05-26 |
JP2004164204A (ja) | 2004-06-10 |
US20040093095A1 (en) | 2004-05-13 |
TW200407699A (en) | 2004-05-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5850559A (en) | Method and apparatus for secure execution of software prior to a computer system being powered down or entering a low energy consumption mode | |
US6760850B1 (en) | Method and apparatus executing power on self test code to enable a wakeup device for a computer system responsive to detecting an AC power source | |
US6243831B1 (en) | Computer system with power loss protection mechanism | |
US8255725B2 (en) | Information processing apparatus and power-saving control method | |
JP2003514296A (ja) | プロセッサの動作パラメータをその環境に従って動的に調節する方法 | |
JP3075957B2 (ja) | コンピュータシステム | |
US6389556B1 (en) | Mechanism to prevent data loss in case of a power failure while a PC is in suspend to RAM state | |
JP5711160B2 (ja) | パスワードを保護する方法およびコンピュータ | |
KR100370368B1 (ko) | 내부 온도가 기준 온도를 초과할 때 슬립 모드로 진입하는 에이씨피아이를 채용한 컴퓨터 시스템 및 그 방법 | |
US7480813B2 (en) | Portable electronic apparatus having a transfer mode for stopping an operating state of a device | |
US7328333B2 (en) | Apparatus, method and program product for selectively starting one of a plurality of operating systems and secondary storage according to whether or not a predetermined peripheral is connected to the system | |
US20070219644A1 (en) | Information processing apparatus and system state control method | |
JPH0934577A (ja) | 情報処理装置及びその制御方法 | |
JP2007272928A (ja) | インテリジェント電源スィッチ及び制御方法 | |
JP5885881B2 (ja) | コンピューティングデバイスにおける電源オフ状態の実施 | |
KR20080035850A (ko) | 컴퓨터시스템 및 그 제어방법 | |
EP2843502B1 (en) | Information processing device, information processing method, and program | |
JPH11288334A (ja) | コンピュータ・システムのパワーダウン方法及び装置 | |
US6408397B1 (en) | Using RTC wake-up to enable recovery from power failures | |
US6272630B1 (en) | Method and device for reserving wake-up functions of computer system after power loss | |
US6425040B1 (en) | LAN docker unlocking system | |
JP5281625B2 (ja) | コンピュータのリセット方法およびコンピュータ | |
TW594466B (en) | Power management method for microprocessor | |
TWI241476B (en) | Electronic device | |
CN103970253B (zh) | 省电操作方法与电子装置 |