TWI239623B - Electrically conductive structure layer and the formation method for reducing the metal etching residue - Google Patents

Electrically conductive structure layer and the formation method for reducing the metal etching residue Download PDF

Info

Publication number
TWI239623B
TWI239623B TW089115000A TW89115000A TWI239623B TW I239623 B TWI239623 B TW I239623B TW 089115000 A TW089115000 A TW 089115000A TW 89115000 A TW89115000 A TW 89115000A TW I239623 B TWI239623 B TW I239623B
Authority
TW
Taiwan
Prior art keywords
layer
conductive structure
metal layer
patent application
item
Prior art date
Application number
TW089115000A
Other languages
English (en)
Inventor
Deng-Tang Yang
Kuen-Yi Liu
Ying-Chang Jia
Jin-Shiang Wen
Original Assignee
Winbond Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Winbond Electronics Corp filed Critical Winbond Electronics Corp
Priority to TW089115000A priority Critical patent/TWI239623B/zh
Priority to US09/849,460 priority patent/US20020013049A1/en
Application granted granted Critical
Publication of TWI239623B publication Critical patent/TWI239623B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • H01L21/02068Cleaning during device manufacture during, before or after processing of conductive layers, e.g. polysilicon or amorphous silicon layers
    • H01L21/02071Cleaning during device manufacture during, before or after processing of conductive layers, e.g. polysilicon or amorphous silicon layers the processing being a delineation, e.g. RIE, of conductive layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • H01L21/32136Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76846Layer combinations

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

1239623 06212twf2.doc/006 修正日期 92.6.2 玖、發明說明: 本發明是有關於一種半導體製程的結構及其形成的方 法,且特別是有關於一種減少金屬蝕刻殘留物(metal etchmg residue)的結構及其形成的方法。其爲於形成導 電結構層時,在金屬層沉積前,加入前原位金屬層(pre ιη-situ metal layer),以減少導電結構層蝕刻殘留物的方 法。 金屬爲廣泛的應用在積體電路中的連線 (mteixonnect)的材料,且常爲多層結構形式的導電結構 層。爲改善金屬的性質,常於金屬中加入雜質(dopant), 但此雜質會造成金屬沉積時,晶體成長不均勻,以致導電 結構層蝕刻後,蝕刻殘留物的發生。 以銘爲例,爲改善銘之電致遷移(electron migration) 係數及降低銘與砂底材(silicon substrate)互相擴散形成 尖峰(spiking ),因此便於銘中添加銅及砂等雜質,以銘 矽銅合金作爲導電結構層之金屬層之主要材料。 爲更有效地預防鋁與矽相互擴散,同時降低兩者之 間的阻値(resistance),需在金屬層與矽底材中間加入一 層阻絕效果良好的阻障層(barrier layer),此阻障層一般 由一層欽(titanium)和一層氮化鈦(titanium nitride)組 成。通常於阻障層沉積完成後,會將晶片曝露於空氣一段 時間,及經過熱處理(thermal treatment)其中之一來增 加氮化鈦之阻絕能力。而於熱處理同時,底層的鈦會與矽 底材表面,形成一層砍化鈦(titanium silicide),以降低導 1239623 06212twf2.doc/006 修正日期 92.6.2 電結構層與矽底材之電阻値。接著再沉積一金屬層於阻障 層上方。再於此金屬層上沉積一抗反射層(anti-reflective layer),此抗反射層包括氮化鈦。此阻障層,金屬層和抗 反射層共同組成導電結構層。 如第1A圖所示,其所繪示的是習知的導電結構層剖 面示意圖。此導電結構層形成於一半導體基底10上,其 包括形成一介電層12位於此半導體基底10上。介電層12 有一開口 14曝露此基底10上之部份元件區域。一共形的 阻障層20形成於開口 14與介電層12上,然後以熱處理 及於空氣中冷卻一段時間二者擇一之方法處理阻障層20。 一金屬層24形成於阻障層20上。另外一抗反射層26也 形成於金屬層24上。參閱第1B圖,金屬層24及阻障層 20經微影蝕刻定義後,而形成一習知導電結構層。在蝕刻 過程中,一些點狀殘留物16會殘留於曝露的介電層12上。 習知的蝕刻殘留物造成的可能原因之一,與處理阻障層20 有關。處理阻障層20時,阻障層20表面晶體間隙易形成 氧化物,造成後續形成金屬層24時,金屬晶體成長不均 勻,而使雜質分布不均,以致在蝕刻導電結構層過程中, 一些點狀殘留物16會殘留於暴露的介電層12上。 第2圖是一電子顯微鏡相片顯示習知之導電結構層 於蝕刻後,有去除不盡的殘留物存在。 有鑑於此,本發明提供一種可減少金屬蝕刻殘留物 的導電結構層及其形成的方法,可以以增加一前原位金屬 層於導電結構層中,使金屬層之晶體成長更爲均勻,以降 修正日期92.6.2 1239623 06212twf2.doc/006 低導電結構層蝕刻後蝕刻殘留物發生的機率。 本發明提供一種形成可減少金屬餓刻殘留物的導電 結構層的方法。在沉積金屬層於一基底之_ ’先行沉積一 前原位金屬層,再於連續真空狀態下,沉積此金屬層。 於上述之方法中,其中加入此前原位金屬層之作用 在於可提供金屬層一個適當的沉積表面’使金屬層之晶體 成長可以更爲均勻,以減少雜質分布不均的現象發生。如 此,可降低導電結構層經蝕刻後蝕刻殘留物發生的機率。 此前原位金屬層與此金屬層爲組成導電結構層之全部或一 部份。 本發明提供一種可減少金屬蝕刻殘留物的導電結構 層的結構。此導電結構層形成於一基底上’具有位於此基 底上的一前原位金屬層,和位於該前原位金屬層上的一金 屬層。此結構可降低金屬層經蝕刻後蝕刻殘留物發生的機 率。此前原位金屬層與此金屬層爲組成導電結構層之全部 或一部份。 爲讓本發明之上述目的、特徵 '和優點能更明顯易懂’ 下文特舉一較佳實施例,並配合所附圖式,作詳細說明如 下: 圖式之簡單說明: 第1A圖繪示習知之導電結構層剖面示意圖,此導電 結構層位於一基底上; 第1B圖繪示習知定義後之導電結構層剖面示意圖’ 殘留物留置於介電層上; 1239623 06212twf2.doc/006 修正曰期 92.6.2 第2圖之電子顯微鏡相片顯示習知之導電結構層於蝕 刻後,有去除不盡的殘留物存在; 第3A圖至第3E圖,繪示本發明之導電結構層之製造 流程剖面示意圖,此導電結構層位於一基底上;以及 第4圖之電子顯微鏡相片顯示本發明之導電結構層於 蝕刻後,點狀蝕刻殘留物可有效地被避免。 圖示標記說明= 10 50 :半導體基底 12 52 :介電層 14 54 :開口 20 60 :阻障層 16 :蝕刻殘留物 62 :前原位金屬層 24 64 :金屬層 26 66 :抗反射層 實施例 本發明提供一種可減少金屬蝕刻殘留物的導電結構層 的結構及其形成的方法。其特徵在沉積一金屬層前,先於 同一真空機台中,沉積前原位金屬層於一基底,以提供此 金屬層一個適當的沉積表面,使此金屬層之成長可以更爲 均勻,以減少雜質分布不均的現象發生。如此,可降低金 屬層經蝕刻後蝕刻殘留物發生的機率。 第3A圖至第3D圖繪示的是根據本發明之一較佳實施 例,本發明之導電結構層之製造流程剖面示意圖,此導電 1239623 〇6212twf2.doc/006 修正日期 92.6.2 結構層位於一基底上。此導電結構層於蝕刻後,蝕刻殘留 物可有效地被避免。首先,請參照第3A圖,於一半導體 基底50上沉積一介電層52,後經由微影蝕刻步驟,於此 介電層52上形成一開口 54,此開口 54暴露出基底50上 的元件(未示於圖)的部份區域。 然後,請參照第3B圖,於開口 54和介電層52上沉 積一阻障層60。此阻障層60共形於基底50上之一結構表 面。當開口 54爲接觸窗時,此阻障層60例如可包括二層, 其由先沉積一層鈦,再沉積一層氮化鈦而組成,或者由先 沉積一層鈦,再沉積一層鎢化鈦組成。當開口 54爲介層 窗時,此阻障層60例如包括氮化鈦及鎢化鈦二者之一。 此阻障層60之厚度視開口之縱橫比(aspect ratio)而定。此 阻障層60於沉積後’再經過熱處理或於空氣中冷卻一段 時間其中之一,以增加阻障層60之阻絕效果。 然後,請參照第3C圖,在阻障層60上沉積一前原位 金屬層62,此前原位金屬層可爲鈦、鎢化欽、及氮化鈦, 其中之一,較佳爲氮化鈦。其厚度例如是約5〇埃到約11〇〇 埃。此前原位金屬層62未經過熱處理及於空氣中冷卻一 段時間二者擇一’可提供一個適當的沉積表面。只要有沉 積此前原位金屬層62 ’即可達到減少導電結構層金屬蝕刻 殘留物的功能。 請參照第3 D圖’在沉積即原位金屬層6 2的同一真空 機台,於連續真空狀態環境下,沉積一金屬層64於此前 原位金屬層62上。一般也可沉積一抗反射層66於此金屬 1239623 06212twf2.doc/006 修正日期 92.6.2 層64上。 請參照第3E圖,經一微影蝕刻步驟,定義阻障層60, 前原位金屬層62,金屬層64,以及抗反射層66,於是形 成本發明之可減少金屬蝕刻殘留物的導電結構層。由於此 金屬層64沉積於此前原位金屬層62上,此前原位金屬層 62提供一個適當的沉積表面,使此金屬層64之晶體成長 更爲均勻,以減少雜質分布不均的現象發生。如此可降低 導電結構層經蝕刻後蝕刻殘留物發生的機率。此金屬層64 包括錦、銅、鎢、銘合金、銘砂合金、錦砂銅合金、銘銅 合金、銅合金、及鎢合金其中之一,其中較佳爲鋁矽合金 和鋁矽銅合金。而抗反射層66例如包括氮化鈦。 第4圖之電子顯微鏡相片顯示本發明之導電結構層於 蝕刻後,點狀蝕刻殘留物可有效地被避免。請同時參閱第 2圖與第4圖,於第2圖中,點狀蝕刻殘留物散佈於導電 結構層之間的曝露之介電層上。於第4圖中’採用本發明 的方法,於形成金屬層64之前,先形成前原位金屬層62。 如此,傳統的點狀蝕刻殘留物可有效地被避免° 雖然第3D圖揭露之本發明之導電結構層之較佳實施 例如包括阻障層60、前原位金屬層62、金屬層64、和抗 反射層66,本發明之導電結構層,實際上只需要前原位金 屬層62和金屬層64,就可達到減少金屬蝕刻殘留物的目 的。 綜上所述,本發明之可減少金屬蝕刻殘留物的形成導 電結構層的方法,具有許多特徵: 1239623 06212twf2.doc/006 修正曰期 92.6.2 (1 )本發明之導電結構層中之前原位金屬層,在沉積 金屬層前沉積,屬於同一真空機台中的沉積步 驟,並未增加製程困難度。 (2)本發明之導電結構層’因形成前原位金屬層62, 於蝕刻後,蝕刻殘留物有效被避免。 (3 )本發明之導電結構層,因於蝕刻後,蝕刻殘留物 有效被避免,可增加元件的可靠度。 雖然本發明已以一較佳實施例揭露如上,然其並非用 以限定本發明,任何熟習此技藝者,在不脫離本發明之精 神和範圍內’當可作各種之更動與潤飾,因此本發明之保 護範圍當視後附之申請專利範圍所界定者爲準。 10

Claims (1)

1239623 修正日期92Λ2 06212tvvf2.doc/006 拾、申請專利範圍: 1. 一種形成可減少金屬蝕刻殘留物的導電結構層的方 法,包括下列 步驟 · 提供一基底; 形成一阻障層於該基底上;以及 於連續真空狀態環境下依序形成一前原位金屬層與 一第一金屬層於該阻障層上。 2. 如申請專利範圍第1項所述之形成可減少金屬蝕刻 殘留物的導電結構層的方法,其中該前原位金屬層包括 鈦、氮化鈦、及鎢化鈦其中之一。 3. 如申請專利範圍第1項所述之形成可減少金屬蝕刻 殘留物的導電結構層的方法,其中該第一金屬層包括鋁, 銅,鎢,鋁矽合金,鋁矽銅合金,鋁銅合金,鋁合金,銅 合金,及鎢合金其中之一。 4. 如申請專利範圍第1項所述之形成可減少金屬蝕刻 殘留物的導電結構層的方法,其中更包括一處理該阻障層 之步驟,以增加該阻障層之阻絕效果。 5. 如申請專利範圍第4項所述之形成可減少金屬蝕刻 殘留物的導電結構層的方法,其中該處理該阻障層之步驟 包括高溫熱回火處理及於空氣中冷卻一段時間二者擇一。 6. 如申請專利範圍第4項所述之形成可減少金屬蝕刻 殘留物的導電結構層的方法,其中該阻障層包括至少一第 二金屬層。 11 1239623 06212twf2.doc/006 修正日期 92.6.2 7. 如申請專利範圍第1項所述之形成可減少金屬蝕刻 殘留物的導電結構層的方法,其中該阻障層包括鈦,氮化 鈦,及鎢化欽其中之一。 8. 如申請專利範圍第1項所述之形成可減少金屬蝕刻 殘留物的導電結構層的方法,其中該基底包括一介電層與 定義於該介電層之一開口。 9. 如申請專利範圍第1項所述之形成可減少金屬蝕刻 殘留物的導電結構層的方法,更包括沉積一抗反射層於該 第一金屬層上。 10. 如申請專利範圍第9項所述之形成可減少金屬飩刻 殘留物的導電結構層的方法,其中該抗反射層包括氮化 鈦。 11. 如申請專利範圍第1項所述之形成可減少金屬蝕刻 殘留物的導電結構層的方法,更包括一微影與一蝕刻步驟 以定義該阻障層與該前位金屬層與該第一金屬層。 12. —種形成導電結構層的方法,包括下列步驟: 提供一基底;以及 於連續真空狀態環境下依序形成一前原位金屬層與 一金屬層,於該基底上。 13. 如申請專利範圍第12項所述之形成導電結構層的 方法,其中該金屬層係在形成該前原位金屬層之同一真空 機台中,以連續方式形成於該前原位金屬層上。 14. 如申請專利範圍第12項所述之形成導電結構層的 方法,其中該前原位金屬層包括鈦、氮化鈦、及鎢化鈦其 12 1239623 06212twf2.doc/006 修正日期 92.6.2 中之一。 15. 如申請專利範圍第12項所述之形成導電結構層的 方法,其中該金屬層包括鋁,鎢,銅,鋁矽合金,鋁矽銅 合金,銘銅合金,銘合金,鎢合金,和銅合金其中之一。 16. 如申請專利範圍第12項所述之形成導電結構層的 方法,更包括一微影與一蝕刻步驟以定義該前位金屬層與 該金屬層。 17. —種導電結構層的結構,形成於一基底上,該結構 包括: 一阻障層,形成於該基底上; 一前原位金屬層,形成於該阻障層上;以及 一第一金屬層,位於該前原位金屬層上,其中該前 原位金屬層與該第一金屬層係於連續真空狀態環境下形成 的。 18. 如申請專利範圍第17項所述之導電結構層的結構, 其中該前原位金屬層包括鈦、氮化鈦、及鎢化鈦其中之一。 19. 如申請專利範圍第17項所述之導電結構層的結構, 其中該第一金屬層包括銘,鎢,銅,銘砂合金,銘砂銅合 金,錫銅合金,錦合金,鎢合金,及銅合金其中之一。 20. 如申請專利範圍第17項所述之導電結構層的結構, 其中該阻障層包括至少一第二金屬層。 21. 如申請專利範圍第17項所述之導電結構層的結 構,其中該阻障層包括鈦,氮化鈦,和鎢化鈦其中之一。 22. 如申請專利範圍第17項所述之導電結構層的結 13 I2396l™ 細卿 構,其中該基底包括一介電層與定義於該介電層之一開 □。 23. 如申請專利範圍第17項所述之導電結構層的結 構,更包括一抗反射層,該抗反射層位於該第一金屬層之 上。 24. —種導電結構層的結構,形成於一基底上,該結構 包括: 一前原位金屬層,形成於該基底上;以及 一金屬層,形成於該前原位金屬層上,其中該前原 位金屬層與該金屬層係於連續真空狀態環境下形成的。 25. 如申請專利範圍第24項所述之導電結構層的結構, 其中該前原位金屬層包括鈦、氮化鈦、及鎢化鈦其中之一。 26. 如申請專利範圍第24項所述之導電結構層的結構, 其中該屬層包括鋁,鎢,鋁矽合金,鋁矽銅合金,鋁銅合 金,鋁合金,鎢合金,及銅合金其中之一。 14
TW089115000A 2000-07-27 2000-07-27 Electrically conductive structure layer and the formation method for reducing the metal etching residue TWI239623B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW089115000A TWI239623B (en) 2000-07-27 2000-07-27 Electrically conductive structure layer and the formation method for reducing the metal etching residue
US09/849,460 US20020013049A1 (en) 2000-07-27 2001-05-04 Process for forming a conducting structure layer that can reduce metal etching residue

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW089115000A TWI239623B (en) 2000-07-27 2000-07-27 Electrically conductive structure layer and the formation method for reducing the metal etching residue

Publications (1)

Publication Number Publication Date
TWI239623B true TWI239623B (en) 2005-09-11

Family

ID=21660551

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089115000A TWI239623B (en) 2000-07-27 2000-07-27 Electrically conductive structure layer and the formation method for reducing the metal etching residue

Country Status (2)

Country Link
US (1) US20020013049A1 (zh)
TW (1) TWI239623B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100576363B1 (ko) * 2003-05-30 2006-05-03 삼성전자주식회사 인시투 화학기상증착 금속 공정 및 그에 사용되는화학기상증착 장비
US7064056B2 (en) * 2003-06-13 2006-06-20 Taiwan Semiconductor Manufacturing Co., Ltd. Barrier layer stack to prevent Ti diffusion

Also Published As

Publication number Publication date
US20020013049A1 (en) 2002-01-31

Similar Documents

Publication Publication Date Title
EP0310108B1 (en) Interconnection structure of a semiconductor device and method of manufacturing the same
JPH01252763A (ja) 金属珪化物形成方法
EP0720214A2 (en) Method of treating metal nitride films to reduce silicon migration therein
JP4729661B2 (ja) ヒロックが無いアルミニウム層及びその形成方法
TWI239623B (en) Electrically conductive structure layer and the formation method for reducing the metal etching residue
CA1238429A (en) Low resistivity hillock free conductors in vlsi devices
JP3125745B2 (ja) 半導体装置の製造方法
JP3322305B2 (ja) 半導体装置の製造方法
JP3329290B2 (ja) 半導体装置の製造方法
JPH10209156A (ja) 半導体装置及びその形成方法
JP3282496B2 (ja) 半導体装置の製造方法
JP3085745B2 (ja) 半導体装置の製造方法
CN1270360C (zh) 可减少金属蚀刻残留物的形成导电结构层的方法
JPH05102154A (ja) 半導体装置
JP3421861B2 (ja) 半導体装置の製造方法
JP3008522B2 (ja) ドライエッチング方法
JP3233997B2 (ja) 半導体素子の配線形成方法
JP4207284B2 (ja) 半導体装置の製造方法
KR100252915B1 (ko) 반도체소자의 배선구조 및 형성방법
JP3510943B2 (ja) 半導体装置の製造方法
KR960002062B1 (ko) 금속배선 형성 방법
JP3178867B2 (ja) 半導体素子の製造方法
JP3187020B2 (ja) 半導体装置の製造方法
KR100318686B1 (ko) 반도체 장치의 다층 게이트 전극 및 그 제조 방법
JPH05102156A (ja) 半導体装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees