TW564593B - Starter circuit - Google Patents

Starter circuit Download PDF

Info

Publication number
TW564593B
TW564593B TW091109149A TW91109149A TW564593B TW 564593 B TW564593 B TW 564593B TW 091109149 A TW091109149 A TW 091109149A TW 91109149 A TW91109149 A TW 91109149A TW 564593 B TW564593 B TW 564593B
Authority
TW
Taiwan
Prior art keywords
voltage
transistor
node
power supply
generating unit
Prior art date
Application number
TW091109149A
Other languages
English (en)
Inventor
Yoshiaki Okuyama
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Application granted granted Critical
Publication of TW564593B publication Critical patent/TW564593B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • H03K17/223Modifications for ensuring a predetermined initial state when the supply voltage has been applied in field-effect transistor switches

Landscapes

  • Electronic Switches (AREA)

Description

564593 五、發明說明(1) 本發明係有關於一種形成在半導體積體電路並產生啟 動器訊號的啟動器電路,其在該半導體積體電路係處於電 源起動狀態時把該積體電路内部的電路初始化。 通常,一半導體積體電路係併合一產生啟動器訊號的 啟動器電路。該半導體積體電路之故障的預防係藉著利用 從電源起動直到啟動器訊號之產生為止的時間周期,把該 半導體積體電路的内部電路初始化來被實現。這類型的啟 動器電路利用電晶體的臨界電壓來偵測該電源供應電壓上 升到一預定的值並且改變該啟動器訊號的邏輯位準。具有 閃或其類似的内部電路係在該啟動器訊號的產生之前被初 始化而且在該啟動器訊號的產生之後開始其之正常運作。 第1圖顯示在日本未審查專利申請案公告第 2000-16522〇號案中所揭露的一種啟動器電路。這啟動器 電路包括一電壓產生單元10、一啟動器訊號產生單元12、 及一輸出啟動器訊號STT的波形整形電路14。 该電壓產生單元1 0具有串聯地連接在一電源供應線 VDD與一接地線VSS之間的電阻器R1和μ及nM〇s電晶體 Μ1。该nMO S電晶體Μ1的閘極和沒極係彼此連接。在該電 壓產生單元10中之電阻器R1和R2之間之連接節點ND1處 的電壓係隨著該電源供應電壓VDD的上升來上升直到它超 過該nMOS電晶體Ml的臨界電壓為止。於在該節點ND1處之 電壓超過該nMOS電晶體Ml的臨界電壓之後,其係如一藉 由把該臨界電壓加入藉由把在該電源供應電壓VDD與該臨 界電壓之間之電壓差分割來獲得之電壓來獲得的電壓一樣 4 564593 五、發明說明(2) 上升。 該啟動器訊號產生單元I2具有串聯地連接在該電源供 應線VDD與該接地線VSS之間的電阻器R3*nM0S電晶體 M2。該nMOS電晶體M2的閘極係連接到該節點ND1。在該電 阻器R3與该nMOS電晶體M2之間之連接節點ND2處的電壓 係隨著上升的電源供應電壓VDD上升直到該nMOS電晶體 M2被打開為止。在該nMOS電晶體M2被打開之後,於該節 點ND2處的電壓變成與該接地電壓VSS相等。 該波形整形單元I4,其具有三個串接的反相器,係根 據在該郎點ND2處所產生的電壓來產生該啟動器訊號 STT。 在如上所述的啟動器電路中,當該nMOS電晶體Ml的臨 界電壓是為高時,於節點ND1被分割的電壓是為高。反之, 當該nMOS電晶體Ml的臨界電壓是為低時,於節點ND1被分 割的電壓是為低。在一典型的半導體積體電路中,相鄰之 電晶體的臨界電壓展現相同的值。由於這原因,當該ηΜ〇s 電晶體Ml的臨界電壓是為高時,該nMOS電晶體M2的臨界 電壓亦是為高。因此,當該nMOS電晶體M2的臨界電壓是 為高時,於節點ND1處的電壓是為高,而當該^]^03電晶體 M2的臨界電壓是為低時,於節點^^^處的電壓是為低。這 樣’根據其之臨界電壓來改變該nMOS電晶體M2的閘極_至 -源極電壓允許該啟動器訊號STT幾乎在一預定的時序(一 預定的電源供應電壓VDD)被產生,幾乎不受該nMOS電晶 體M2的臨界電壓所影響。 564593 五、發明說明(3) 近來,半導體積體電路已被設計來消耗較低的運作電 壓而因此從該等半導體積體電路的外部接收較低的電源供 應電壓VDD。該等電晶體的臨界電壓係幾乎不依賴該電源 供應電壓VDD。為了這原因,由於該電源供應電壓vdd變 付較低’該等電晶體之臨界電壓對該電源供應電壓Vdd的 比率變得較大,結果,由臨界電壓上之變化所引致之啟動 器訊號STT之產生之時序的偏差變得相當大。即,變得難 以於一預定的時序產生該啟動器訊號STT。 由於該電源供應電壓VDD變得較低,該時間周期,在其 中,該内部電路的電源供應線於電源起動時到達該電源供 應電壓VDD ,變得較短。因此,係必須把該時間周期,在 其中,該啟動器訊號STT係在電源起動之後被產生,縮短 (需要把該内部電路初始化的時間周期)。另一方面,如果 把該内部電路初始化的時間周期不是適當地獲得的話,恐 怕该内部電路不被初始化,導致該半導體積體電路之故障 的結果。為了確保該内部電路被初始化,用於把該内部電 路初始化的時間周期必須儘可能延長。 本發明之目的是為確保該啟動器訊號係被產生且該半 導體積體電路的㈣電路純初始化,即使該電庫 壓是為低時。 …$ 。根據本發明之啟動器電路的其中―個特徵,—電壓產 生單兀具有在-第—電源供應線與—第二電源供應線之 串聯連接的數個第一雷阳哭4 也 似弟電阻為和一第_電晶體。該 單元在一第一節點產生一 至屋生 生王弟電壓,在該第一節點那裡, 五、發明說明(4) 電阻分壓係由該等第一電阻器作成。該第一電晶體的閘極 係經常被供應有一個比其之沒極電壓高的電壓。即,該第 一電晶體的源極到閘極電壓係比習知技術中的高,而該第 一電晶體的開態電阻(on- res i s t ance)係較低。為了这 原因,在該電源供應電壓超過電源起動時之第一電晶體的 臨界電壓且在該第一電晶體被打開之後,於該第一節點處 產生的第一電壓係比習知技術中的低。即,與在習知技術 中的比較起來,該第一電壓溫柔地上升。 一啟動器訊號產生單元具有在該第一與第二電源供應 線之間串聯連接的一第二電阻器和一第二電晶體。該第二 電晶體的閘極係連接到該第一節點。該啟動器訊號產生單 元根據該第一節點的第一電壓來產生一第二電壓於一個把 該第二電阻器與該第二電晶體連接的第二節點。特別地, 當該第一電壓超過該第二電晶體的臨界電壓時,該第二電 壓的邏輯位準被顛倒。由於該第一電壓溫柔地上升,與習 知技術中的比較起來,把該第二電壓之邏輯位準顛倒的時 序係被延遲。 一波形整形單元把該第二節點之電壓的波形整形並且 把一經整形的波形輸出作為一把積體電路之内部電路初始 化的啟動器訊號。由於與在習知技術中的比較起來把該第 二電壓之邏輯位準顛倒的時序係被延遲,從電源起動直到 該啟動器訊號之輸出為止的時間周期係比在習知技術中的 長。因此,即使該電源供應電壓是為低,足夠長來把該半 導體積體電路之内部電路初始化的時間周期能夠被獲得, 564593 五、發明說明(5) 藉此在沒有故障下把該内部電路初始化。 根據本發明之啟動器電路的另一特徵,該第一電晶體 係把其之閘極連接到該等節點中之任一者,在該等節點那 裡,電阻分壓係分別由該等第一電阻器作成。因此,在沒 有形成任何特殊的電路下,該第一電晶體的閘極電壓能夠 被固定地維持比其之汲極電壓高。 本發明之本質、原理、和效益將會由於後面配合該等 附圖閱讀的詳細描述而變得更明顯,在該等附圖中,相同 的元件係由相同的標號標示,其中: 第1圖是為顯示一習知啟動器電路的電路圖; 第2圖是為顯示本發明之啟動器電路的電路圖·,及 第3圖是為顯示第2圖之啟動器電路之運作的波形圖。 本發明之實施例將會配合該等圖式在下面作描述。在 該實施例中,對應於在前面之習知技術之那些的元件係由 相同的標號標示,而且它們的詳細描述係被省略。 第2圖顯示本發明之啟動器電路的實施例。這啟動器電 路係形成於一半導體積體電路中,其係藉著一 cm〇s製程的 使用來形成於一矽基體上。該啟動器電路包括一電壓產生 單元2〇、一啟動器訊號產生單元丄2、及一輸出啟動器訊號 STT的波形整形單元14。 口亥電壓產生單元2 〇具有在一電源供應線VDD (第一電 源供應線)與一接地線vss (第二電源供應線)之間串聯連 接的電阻器R4,R5,和R6 (第一電阻器),而且亦具有一 nMOS電晶體M1 (第一電晶體)。該1^〇3電晶體[的閘極係 564593 五、發明說明(6) 連接到在該等電阻器R5和R6之間的一連接節點ND3。因 此,該nMOS電晶體Ml的閘極電壓係經常比其之汲極電壓 高。該電壓產生單元2〇於在該等電阻器R4和R5之間的一 連接節點ND1 (第一節點)處產生一第一電壓VI。 該啟動器訊號產生單元I2和該波形整形單元U具有與 第1圖之對應之單元相同的結構。即,該啟動器訊號產生 單元I2之nMOS電晶體M2 (第二電晶體)的閘極係連接到該 節點ND1。該啟動器訊號產生單元12於在一電阻器R3 (第 二電阻器)與該nMOS電晶體M2之間的一連接節點ND2 (第 二節點)處產生一第二電壓V2。該波形整形單元:L4把該第 二電壓V2的波形整形並且把該經整形的波形輸出作為該 啟動器訊號STT。 第3圖顯示如上所述之啟動器電路的運作。 在该半導體積體電路的電源起動之後,該電源供應電 壓VDD漸漸地上升到一預定的電壓(例如,lmv)(第3(幻 圖)。即,該半導體積體電路的運作電壓是為165^。於 該節點ND1處的電壓係隨著該上升的電源供應電壓vdd上 升直到該nMOS電晶體Ml的閘極到源極電壓超過其之臨界 電壓為止(第3(b)圖)。在該11]^0;3電晶體[的閘極到源極 電壓超過其之臨界電壓之後,於該節點ND1處的電壓係如 一藉由把該臨界電壓加入藉由把在該電源供應電壓vdd與 該臨界電壓之間之電壓差分割來獲得之電壓來獲得的電壓 樣上升(第3(c)圖)。這時,由於該打]^〇3電晶體的閘 極係固定地供應有一個比其之汲極電壓高的電壓,該nM〇s 564593 五、發明說明(7) 電晶體Ml的開態電阻係比在習知技術中的低。據此,與由 虛線所顯示的習知電壓比較來,於該節點Nd 1處的電壓係 溫柔地上升。 於該節點ND2處的電壓亦隨著該上升的電源供應電壓 VDD上升直到該nM〇s電晶體M2的閘極到源極電壓超過其 之6¾界電壓為止(第3(d)圖)。在該nM〇s電晶體河2的閘極 到源極電壓超過其之臨界電壓之後,於該節點Ν]〇2處的電 壓下降(第3 ( e )圖)。這時,由於施加到該n]y[〇s電晶體M2 之閘極之節點ND1的電壓係經常比在習知技術中的低,與 在習知技術中的比較起來,把該nM〇S電晶體Μ打開的時 序係被延遲。據此,於該節點ND2處的電壓係比由虛線所 顯示的習知電壓晚下降。 由於在該節點ND2處的改變到該低電壓係被延遲,產生 該啟動器訊號STT (改變到高位準)的時序與由虛線所顯示 之習知技術中的比較起來係被延遲。因此,該啟動器訊號 STT的低位準時間周期^^係比在習知技術中的長。這較長 的時間周期P1係被使用來把該半導體積體電路的内部電 路初始化。 在以上所述的本實施例中,該nM〇S電晶體Ml的閘極係 固定地被供應有比其之汲極電壓高的電壓。與在習知技術 中的比較起來,這能夠提供在該nMOS電晶體Ml於電源起 動時被打開之後要在該節點ND1處產生之第一電壓V1的溫 柔上升。因此,與習知技術中的比較起來,該第二電壓V2 之下降的時序能夠被延遲,以致於該低位準時間周期持續 10 564593 五、發明說明(Ο 直到该啟動器rfL號STT的產生能夠被作成比在習知技術中 的長。因此,即使該電源供應電壓是為低,足夠長來把該 内部電路初始化的時間周期能夠被獲得,藉此在沒有故障 下把該半導體積體電路的内部電路初始化。 該nMOS電晶體Ml的閘極係連接到該節點ND3,在該節 點ND3處,電阻分壓係由該等電阻器R5*R6來作成。這能 夠在沒有形成任何特殊的電路下把該nMOS電晶體Ml的閘 極電壓維持比其之汲極電壓高。 本發明並不受限於以上的實施例且在沒有離開本發明 的精神與範圍下各式各樣的變化係能夠被作成。任何的改 進係可以在該等組件的部份或全部上作成。 元件標號對照表 10 電壓產生單元 12 啟動器訊號產生單元 14 波形整形電路 STT 啟動器訊號 VDD 電源供應線 VSS 接地線 R1 電阻器 R2 電阻器 Ml nMOS電晶體 ND1 連接節點 R3 電阻器 M2 nM〇S電晶體 ND2 連接節點 20 電壓產生單元 R4 電阻器 R5 電阻器 R6 電阻器 ND3 連接節點 VI 第一電壓 V2 第二電壓 P1 時間周期 11

Claims (1)

  1. 564593 六、申請專利範圍 1·—種啟動器電路,包含: 一電壓產生單元,該電壓產生單元包括在一第一電 源供應線與一第二電源供應線之間串聯連接的數個第一電 阻器和一第一電晶體,比一汲極電壓高的一閘極電壓係被 供應到該第一電晶體,該電壓產生單元產生一第一電壓在 一第一節點,在該第一節點那裡,電阻分壓係由該等第一 電阻器作成; 一啟動器訊號產生單元,該啟動器訊號產生單元包 括在該第一電源供應線與該第二電源供應線之間串聯連接 的一第二電阻器和一第二電晶體,該第二電晶體的閘極係 連接到該第一節點’該啟動器訊號產生單元產生一第二電 壓在一第二節點’該第二節點把該第二電阻器與該第二電 晶體連接在一起;及 一波形整形單元,該波形整形單元係用於把該第二 節點之電壓的波形整形並且把該經整形的波形輸出作為一 把一積體電路之内部電路初始化的啟動器訊號。 2 ·如申請專利範圍第1項所述之啟動器電路,其中,該第 一電晶體係把其之閘極連接到該等節點中之任一者,在 該等節點那裡,電阻分壓係分別由該等第一電阻器作成。
TW091109149A 2001-11-28 2002-05-02 Starter circuit TW564593B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001362488A JP2003163588A (ja) 2001-11-28 2001-11-28 起動回路

Publications (1)

Publication Number Publication Date
TW564593B true TW564593B (en) 2003-12-01

Family

ID=19172978

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091109149A TW564593B (en) 2001-11-28 2002-05-02 Starter circuit

Country Status (5)

Country Link
US (1) US6650154B2 (zh)
JP (1) JP2003163588A (zh)
KR (1) KR20030043583A (zh)
CN (1) CN1422000A (zh)
TW (1) TW564593B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100583097B1 (ko) * 2002-12-31 2006-05-23 주식회사 하이닉스반도체 파워 업 검출 장치
US7236023B2 (en) * 2005-04-14 2007-06-26 Sandisk 3D Llc Apparatus and methods for adaptive trip point detection
CN1848023A (zh) * 2005-04-15 2006-10-18 鸿富锦精密工业(深圳)有限公司 时钟发生器控制信号的控制电路
CN102237675B (zh) * 2010-04-26 2014-07-23 鸿富锦精密工业(深圳)有限公司 电子装置
US9018982B2 (en) 2011-03-07 2015-04-28 Fairchild Semiconductor Corporation Over-voltage tolerant level detection circuit
US9632521B2 (en) 2013-03-13 2017-04-25 Analog Devices Global Voltage generator, a method of generating a voltage and a power-up reset circuit
US9525407B2 (en) * 2013-03-13 2016-12-20 Analog Devices Global Power monitoring circuit, and a power up reset generator
CN103746681B (zh) * 2013-12-24 2017-06-30 北京时代民芯科技有限公司 一种cmos器件电源上下电输出三态控制电路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4812679A (en) * 1987-11-09 1989-03-14 Motorola, Inc. Power-on reset circuit
JP2591305B2 (ja) * 1990-09-30 1997-03-19 日本電気株式会社 パワーオンリセット回路
JPH05259859A (ja) * 1992-02-28 1993-10-08 Oki Lsi Tekunoroji Kansai:Kk オート・クリヤー回路
US5534804A (en) * 1995-02-13 1996-07-09 Advanced Micro Devices, Inc. CMOS power-on reset circuit using hysteresis
JP2000165220A (ja) * 1998-11-27 2000-06-16 Fujitsu Ltd 起動回路及び半導体集積回路装置
US6335646B1 (en) * 1999-04-28 2002-01-01 Oki Electric Industry Co., Ltd. Power-on reset circuit for generating a reset pulse signal upon detection of a power supply voltage
US6236250B1 (en) * 1999-11-10 2001-05-22 Intel Corporation Circuit for independent power-up sequencing of a multi-voltage chip

Also Published As

Publication number Publication date
CN1422000A (zh) 2003-06-04
US20030098727A1 (en) 2003-05-29
KR20030043583A (ko) 2003-06-02
JP2003163588A (ja) 2003-06-06
US6650154B2 (en) 2003-11-18

Similar Documents

Publication Publication Date Title
US6236249B1 (en) Power-on reset circuit for a high density integrated circuit
KR100231951B1 (ko) 반도체 집적회로
US6262568B1 (en) Common mode bias generator
US6731143B2 (en) Power-up circuit
US20150071013A1 (en) Semiconductor Device Having Level Shift Circuit
JP2001345690A (ja) パワーオンリセット回路
TW564593B (en) Starter circuit
JP2632112B2 (ja) 電圧発生回路
US7999592B2 (en) Delay circuit of semiconductor device
US20070080725A1 (en) Power-up signal generator of semiconductor device
JPH09186569A (ja) 半導体集積回路装置
JPH09282880A (ja) 半導体集積回路
JP7465200B2 (ja) 遅延回路
KR101053508B1 (ko) 기판 바이어스 전압 검출기
JP2006217612A (ja) 特に半導体コンポーネント用のコンパレータ回路アッセンブリ
JPS60103589A (ja) タイミング信号発生回路
JP2001237684A (ja) パワーオンリセット回路
US20240178821A1 (en) Process variation independent power-up initialization circuit that generates power-up initialization signal with self-shut-off pulse and associated power-up initialization method
JPH04247653A (ja) 半導体集積回路装置の遅延補正装置
JP3604660B2 (ja) 内部給電電圧を備えた回路装置
KR20090055795A (ko) 파워 온 리셋 회로
JPS6310397A (ja) ダイナミツクランダムアクセスメモリの入力回路
JP2003347911A (ja) 半導体集積回路
TW202303603A (zh) 控制電路以及半導體記憶體
TW202320489A (zh) 輸出驅動電路及驅動輸出電壓的方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees