TW556056B - Method of removing photo-resist and polymer residue - Google Patents

Method of removing photo-resist and polymer residue Download PDF

Info

Publication number
TW556056B
TW556056B TW091102315A TW91102315A TW556056B TW 556056 B TW556056 B TW 556056B TW 091102315 A TW091102315 A TW 091102315A TW 91102315 A TW91102315 A TW 91102315A TW 556056 B TW556056 B TW 556056B
Authority
TW
Taiwan
Prior art keywords
solution
polymer
photoresist
remove
dielectric layer
Prior art date
Application number
TW091102315A
Other languages
English (en)
Inventor
Ching-Ping Wu
Hung-Wen Lee
Tung-Yuan Hou
Yen-Huei Su
Nan-Tzu Lian
Original Assignee
Macronix Int Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Macronix Int Co Ltd filed Critical Macronix Int Co Ltd
Priority to TW091102315A priority Critical patent/TW556056B/zh
Priority to US10/359,297 priority patent/US20030181055A1/en
Priority to JP2003032630A priority patent/JP2004006656A/ja
Application granted granted Critical
Publication of TW556056B publication Critical patent/TW556056B/zh

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/26Processing photosensitive materials; Apparatus therefor
    • G03F7/42Stripping or agents therefor
    • G03F7/422Stripping or agents therefor using liquids only
    • G03F7/425Stripping or agents therefor using liquids only containing mineral alkaline compounds; containing organic basic compounds, e.g. quaternary ammonium compounds; containing heterocyclic basic compounds containing nitrogen
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/26Processing photosensitive materials; Apparatus therefor
    • G03F7/42Stripping or agents therefor
    • G03F7/422Stripping or agents therefor using liquids only
    • G03F7/423Stripping or agents therefor using liquids only containing mineral acids or salts thereof, containing mineral oxidizing substances, e.g. peroxy compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76814Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics post-treatment or after-treatment, e.g. cleaning or removal of oxides on underlying conductors

Description

556056 五、發明說明(1) 【發明領域】 本發明是有關於一種去除光阻與殘餘聚合物(polymer residue)之方法,且特別是有關於一種可有效去除光阻與 殘餘聚合物’但不會損害到圖案層(patterned layer)例 如介電層(dielectric layer)的方法。 【發明背景】 在半導體製程中,係利用微影製程 (Photolithography),如曝光和顯影等,將光罩上的預設 圖案轉移到光阻(photo-resist,PR)上,再利用蝕刻製程 (Etching)將圖案轉移到沉積薄膜如介電層(dielectric layer)上。完成圖案轉移後,光阻的利用也結束,接下來 的一個重要的步驟就是將光阻完全地去除,以進行後續製 近來,在圖案轉移的過程中多數採用乾式蝕刻製程 (dry etching) ’也就是以電聚钱刻氣體(piasma — etching gas)來進行薄膜侵蝕。乾式蝕刻製程的優點在於:蝕刻方 向容易被控制,使薄膜經蝕刻所得的圖案與光罩上的圖案 相同。但缺點是:乾式#刻的過程中,會令組成光阻的聚 合物(polymer)鏈結(cross- linked)而使光阻變硬,因而 增加去除光阻的困難度。當然,愈難移除的光阻就必須使 用效力愈強的去光阻劑(stripper)。然而,強力的去光阻 劑可能會損害到半導體元件,造成元件特性發生問題,例 如電性偏移(electrically properties shift)。特別是
TW0520F.ptd 第6頁 556056 五、發明說明(2) 對於快閃記憶體(flash memory),其介電層架構中的氧化 層(oxide layer)對元件的電性穩定度影響很大,如果去 光阻劑太強以至於侵蝕氧化層而造成氧化層損失(oxide 1 〇 s s ),元件的電性特性將會偏移而無法通過測試,產品 良率(yield)也因此降低。 然而,若光阻和殘餘聚合物(polymer residue)無法 完全地被移除,也會有問題產生。以介層洞(c ο n t a c t ho 1 e )為例,在蝕刻製程後,會在介層洞的側壁 (s idewal 1)上形成一層高分子膜,此高分子膜稱為側壁柵 狀聚合物(sidewall polymer fence)。側壁栅狀聚合物的 存在亦會影響半導體元件的特性,例如增加介層洞内的阻 抗(r e s i s t a n c e ),而延遲元件的電性反應。由此可知,側 壁柵狀聚合物亦必須完全地被移除。 以下,則以一快閃記憶體元件為例,作詳細說明。請 參照第1圖〜第3圖,其繪示一種應用在快閃記憶體中去除 光阻和側壁柵狀聚合物的傳統方法。 第1圖繪示具有基板、介電層、與圖案轉移後之光阻 的快閃記憶體剖面圖。其中,基板(s u b s t r a t e ) 1 0 0上沉積 的介電層102包括:一底部氧化層(bottom oxide layer)(亦即穿随氧化層,tunnel oxide layer)l〇4,一 氮化石夕層(silicon nitrate layer,SIN)106,及一頂部 氧化層(top oxide layer)108。接著,將光阻沉積於介電 層102上方,並經過曝光、顯影等製程,令光罩(未顯示) 上的圖案轉移至光阻,而形成如第1圖所示之圖案轉移後
TW0520F.ptd 第7頁 556056 五、發明說明(3) 之光阻(patterned PR)110 。 第2圖繪示第1圖之介電層經過圖案轉移蝕刻製程的快 閃記憶體剖面圖。在圖案轉移蝕刻製程(pattern etching process)中’基板100上沉積的介電層i〇2係根據圖案化後 之光阻(patterned PR)110進行蝕刻。沒有光阻保護的介 電層102部分會被去除,而留下有光阻保護的介電層1〇2部 分。在此較佳實施例中,係令餘刻製程停留在底部氧化層 1 0 4上方,只蝕刻頂部氧化層1 0 8和氮化矽層1 〇 6,並形成 一介層洞(via contact hole) 114。進行蝕刻製程時,由 於組成光阻之聚合物和介電層1 0 2材料間相互反應,钱刻 製程後,在介層洞1 1 4的側壁上會形成殘餘聚合物,此即 為側壁栅狀聚合物(sidewall polymer fence)112。 第3圖繪示以一傳統的方法去除第2圖中光阻和側壁栅 狀聚合物後之快閃記憶體剖面圖。傳統的方法,是先以氧 氣電聚(02 plasma)進行乾式餘刻,以有效去除光阻11〇 ; 再利用一酸性的化學溶液以濕式餘刻的方式去除側壁栅狀 聚合物1 1 2。其中,一種傳統用的酸性溶液稱為c R 溶液, 主要是由硫酸(sulfuric acid,H2S04)和過氧化氫 (hydrogen peroxide,H202 )所組成。然而,利用乾式蝕刻 去除光阻1 1 0,將會使構成側壁柵狀聚合物1 1 2的高分子聚 合物互相鍵結(cross linked)而變得更硬、更難移除。因 此’傳統的應用C R溶液,仍然無法完全地清除側壁柵狀 聚合物112,還是有部分殘餘聚合物116留在側壁上,如第 3圖所示。此外,這種先將光阻1 1 〇移除後,再施以酸性的
TW0520F.ptd 第8頁 556056 五、發明說明(4) CR溶液以移除側壁柵狀聚合物丨丨2的傳統方法,會使裸露 的頂部氧化層1 〇 8受到C R溶液侵钱,而有造成快閃記憶體 的電性偏移之虞。另外,有的傳統方法是採用比c R溶液更 強的去除劑(s t r i p p e r ),以使側壁栅狀聚合物1 1 2完全去 除’但之而來的缺點是容易造成頂部氧化層1 〇 8的損失 (loss) 〇 由上述可知,如何有效的移除光阻(PR),和殘餘聚合 物例如側壁柵狀聚合物(sidewall polymer fence),但又 不影響半導體元件的特性,實為研發人員努力之重要目 標。 【發明目的及概述】 有鑑於此,本發明的目的就是在提供一種去除光阻 (photo-resist)和殘餘聚合物(polymer residue)之方 法,以使殘餘聚合物,例如側壁栅狀聚合物(sidewal 1 polymer fence),可有效的被清除,並同時減少對介電層 的攻擊性,進而達到提昇產品良率的目的。 根據本發明的目的,提出一種去除光阻和殘餘聚合物 之方法,其中,不必要的殘餘聚合物係在對光阻下方的介 電層進行圖案化時所產生,該方法包括以下之步驟:
首先,應用S C 1溶液,在低溫下進行溫式钱刻,該s C I 溶液其基本上由氫氧化氨(ammonium hydroxide,M4 OH)、硫酸(sulfuric acid,H2S04)和水所組成,且應用的 溫度範圍約在3 0 °C〜4 0 °C之間;
TW0520F.ptd 第9頁 556056 五、發明說明(5) 接著,應用CR溶液,進行溫式蝕刻,該CR實質地由硫 酸(sulfuric acid,H2S04)和過氧化氫(hydrogen peroxide,H2〇2)所組成。 為讓本發明之上述目的、特徵 '和優點能更明顯易 懂’下文特舉一較佳實施例,並配合所附圖式,作詳細說 明如下: 【較佳實施例】 在此較佳實施例中’係以快閃記憶體(f 1 a s h m e m 〇 r y ) 為例’說明如何在介層洞(contact hole)形成之後,以本 發明之方法去除光阻(photo-resist,PR),及殘餘聚合物 (polymer residue)例如側壁拇狀聚合物(sidewall polymer fence)。然而,本發明並不限制於應用在快閃記 憶體’也可應用在其它的半導體元件。另外,為了使本發 明更能清楚地表達,一些習知、與本發明無關的元件將省 略說明,且不顯示於圖示中。 形成介層洞的蝕刻製程與傳統的方法相同。請參照第 1圖和第2圖。基板100上沉積的介電層102上方覆蓋有一光 阻,且此光阻經過微影製程,如曝光顯影等,而形成圖案 化後的光阻(patterned PR)110。其中,介電層102,又稱 為0N0層,包括一底部氧化層(bottom oxide layer)(亦即 穿隧氧化層,tunnel oxide layer)104,一氮化石夕層 (silicon nitrate layer,SIN)106,及一頂部氧化層 (top oxide layer)108。接著,根據圖案轉移後的光阻
TW0520F.ptd 第10頁 556056 五、發明說明(6) (patterned PR)110對0N0層進行蝕刻,並形成介層洞 (contact hole)114。蝕刻製程後,光阻11〇和介層洞114 的側壁上出現殘餘聚合物(polymer residue),此稱為側 壁拇狀聚合物(sidewall polymer fence)112。 為了有效移除光阻(PR)和側壁柵狀聚合物而不對元件 產生任何傷害,本發明設計一連串不同的去除製程(strip process)實驗用以尋找出最佳的移除方法。其中,去除製 程實驗係在圖案化餘刻製程(pattern etching process) 後進行,。在去除製程後,檢視快閃記憶體元件的側壁, 例如介層洞的側壁,是否還殘留有聚合物;更對元件進行 測試’檢查其電性特性是否穩定。這些去除製程實驗的結 果列於表1。 表1中的去除製程(1 ),是針對以傳統的方法去除光阻 與側壁柵狀聚合物’也就是先以乾式姓刻去光阻,再以CR 溶液去側壁柵狀聚合物。其結果顯示:側壁上仍然留有一 些殘餘聚合物,並且此去除製程使良率(yield)精'微降 低。 去除製程(2 )與去除製程(1 )則完全相同,除了快閃記 憶體元件的蝕刻機台不同外。其結果顯示:側壁上不但留 有大置的殘餘聚合物’並且使良率損失(yield l〇ss)高達 約 4 0 %。 ° 因此’由不同機台餘刻出來的元件,gp使是在同樣的 實驗條件下,也會有不同的結果。接著,針對製程(2 所 用機台進行去除製程實驗(3 )。然而,本發明並不以此為
TW0520F.ptd 第11頁 556056 五、發明說明(7) 限0 去除製程(3 ),是先進行乾式蝕刻再進行濕式钱刻 (wet strip process),如同去除製程(1)。然而,去除製 程(3 )的濕式蝕刻是在C R溶液之前,先應用一強氧化劑—氫 氟酸(hydrogen-fluoride,HF) ’以達到完全去除側壁挪 狀聚合物的效果。雖然結果顯示,應用氫氟酸的確可以完 全去除側壁栅狀聚合物,但它的去除能力太強以至於同時 傷害0 N 0層,特別是裸露的頂部氧化層1 0 8。也因此,在元 件的電性測試♦,其GCR(Gate Coupling Ratio)值,一個 元件電性穩定度的重要指標,呈現偏移。 接著,去除製程(4)和(5),都是應用CR溶液兩次以去 除側壁柵狀聚合物(sidewall polymer fence),但是在去 除製程(4)中還加入了乾式蝕刻。去除製程(4)和(5)的結 果均顯示:即使是應用兩次的C R溶液,仍然有殘餘聚合物 (polymer residue)留在側壁上。但是,去除製程(4)卻造 成了更多的殘餘聚合物。此結果證明了乾式蝕刻的確使側 =栅狀聚合物變得更硬、更難移除。因此,接下來的實驗 將不採用乾式飯刻。 ,上述去除製程的結果可知:單用CR溶液即使是 明口 ΐ不,ί法將側壁栅狀聚合物徹底移除。因此,本發 西己(兩者Λ Λ式㈣’更以另—種SC1溶液與cr溶液搭 側壁柵狀聚合物。習知用來去险& V3物)以有效地去除 液,主要《 :, 側壁栅狀聚合物的⑶溶 液主要疋由琉酸(sulfuric acid,μ〇4)和過氧化氫
TW0520F.ptd
556056 五、發明說明(8) — (hydrogen peroxide,H202 )所組成。而習知用來去除聚人 物(1)〇1711161〇的5(:1溶液,主要是由氫氧化氨(3111111〇1^1111113 hydroxide,ΝΗ40Η)、硫酸(sulfuric acid,H2S04)、和水 所組成,並且習知的應用溫度是在高溫條件(h i gh temperature approach)下,大約85 °C 〜90 °C 之間。 在本發明t,CR溶液主要是負責去除光阻,而SC1溶液主 要是負責去除側壁柵狀聚合物。值得注意的是,本發明應 用SCI溶液時,必須是在低溫條件(1〇w temperature . approach)下進行,以減低SC1溶液對〇N〇層的攻擊和侵蝕 能力。
在去除製程(6)中,先使用CR溶液去除光阻,再使用 SCI溶液去除側壁柵狀聚合物。相反的,在去除製程(?) 中’先使用S C 1溶液去除側壁柵狀聚合物,再使 R ΐίΓ且。ί1的結果指出:兩者皆能完全去除側壁柵狀 I。但疋,應用去除製程(6)有GCR值偏移的問題產 生。這代表:SC 1溶液不但去除側壁柵狀聚合物,也同 g擊沒有光阻保護的0N0層,而破壞了元件的電性穩定 因此去除製程(7)係為本發明之不傷及元件又能有 二去除殘餘聚合物…。本發明之方法詳述如牛下,首有 (ΝΗ οΐ广^乂第2圖)存在的情形下,利用由氫氧化氨 厶)η ( 2S〇4)和水組成的SC1溶液,將側壁柵狀聚 (Tno = P〇lymer fence) 112 完全地去除,此時的 0N0層由於有光阻保護並不會受到侵蝕。接著,再利用由 556056 五、發明說明(9) 硫酸(H2S04)和過氧化氫(H202 )組成的CR溶液將光阻1 10移 除。其中,為了達到使氧化層損失降低但又可維持移除能 力的目的,令SCI溶液的應用温度範圍為低溫約30 °C〜40 °C 之間,較佳的約為3 5 °C,而應用時間約為2 4 0秒〜5 4 0 秒。 降低應用溫度可緩和S C 1溶液對氧化層的攻擊力。至於, 以C R溶液去除光阻的應用條件(如溫度和時間等)則與習知 方法相同。第4圖繪示根據本發明之實施例去除第2圖中光 阻和側壁柵狀聚合物後之快閃記憶體剖面圖。其中,介層 洞4 1 4的側壁上並無任何殘餘聚合物。此外,此快閃記憶 體也通過元件特性測試,而有良好的電性穩定度。代表介 電層(ΟΝΟ層)402在應用本發明之去除製程後,並無損壞。
表一 蝕刻機台 (ONO Etch tool) 去除製程 (Strip Process) 側壁柵狀聚合物 (Sidewall Polymer Fence) 問題 (Issue) AMT MPX+ / Mxp A (1) 乾式蝕刻(〇2電漿)+濕式 蝕刻(CR溶液) 桎撖 (Slightly) 殘餘聚合物 (Polymer residue) LAM 9400 B (2) 矻式蝕刻(〇2電漿)+濕式 蝕刻 S富 (Rich) 殘餘聚合物 (3) 乾式蝕刻(02電漿)+濕式 蝕刻(HF溶液+ CR溶液) 無 (Free) 電性偏移 (GCR shift) (4) 濕式蝕刻(CR溶液)+乾式 蝕刻(〇2電浆)+濕式蝕刻 (CR溶液) 豐富 殘餘聚合物 (5) 濕式蝕刻(CR溶液)+濕式 蝕刻(CR溶液) 蛭徼 疫餘聚合物 (6) 濕式蝕刻 (CR澪液+SC1溶液) 無 電性偏移 (7) 濕式蝕刻 (SC1溶液+CR溶液) 無 無 TW0520F.ptd 第14頁 556056 五、發明說明(ίο) 【發明效果】 本發明上述實施例所揭露之去除光阻與殘餘聚合物之 方法,係利用濕式蝕刻,亦即先應用S C 1溶液再應用C R溶 液,不但可完全地去除側壁柵狀聚合物和光阻,也降低了 對0N0層的攻擊,進而避免元件電性偏移的狀況發生。因 此具有製程簡單、提高產品良率之優點。 綜上所述,雖然本發明已以一較佳實施例揭露如上, 然其並非用以限定本發明,任何熟習此技藝者,在不脫離 本發明之精神和範圍内,當可作各種之更動與潤飾,因此 本發明之保護範圍當視後附之申請專利範圍所界定者為 準 〇
TW0520F.ptd 第15頁 556056 圖式簡單說明 【圖式之簡單說明】 第1圖繪示具有基板、介電層、與圖案轉移後之光阻 的快閃記憶體剖面圖; 第2圖繪示第1圖之介電層經過圖案轉移蝕刻製程的快 閃記憶體剖面圖; 第3圖繪示以一傳統的方法去除第2圖中光阻和側壁柵 狀聚合物後之快閃記憶體剖面圖;及 第4圖繪示根據本發明之實施例去除第2圖中光阻和側 壁柵狀聚合物後之快閃記憶體剖面圖。 【圖式標號說明】 100、40 0 :基板 102、40 2 :介電層 1 〇 4、4 0 4 ··底部氧化層 1 0 6、4 0 6 ··氮化矽層 1 0 8、4 0 8 :頂部氧化層 1 1 0 :圖案轉移後之光阻 1 1 2 :側壁柵狀聚合物 1 1 4、4 1 4 :介層洞
TW0520F.ptd 第16頁

Claims (1)

  1. 556056
    中。 •—種濕式去除製稃(wet strip process),用以去 除光阻和一側壁柵狀聚合物,該製程包括SCI溶液和CR溶 液’且先進行SCI溶液的應用步驟,再進行CR溶液的應用 步驟’其中,SCI溶液包含氫氧化氨(ΝΗ40Η)、硫酸(H2S04 j ϋ求’且應用的溫度範圍在30 °c〜40 °C之間,用以去除該 側壁栅狀聚合物,而CR溶液則包含硫酸(H2 S04)和過氧化氫 (1〇2),用以去除光阻。
    TW0520(021205)CRF.ptc 第18頁
TW091102315A 2002-02-08 2002-02-08 Method of removing photo-resist and polymer residue TW556056B (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW091102315A TW556056B (en) 2002-02-08 2002-02-08 Method of removing photo-resist and polymer residue
US10/359,297 US20030181055A1 (en) 2002-02-08 2003-02-06 Method of removing photo-resist and polymer residue
JP2003032630A JP2004006656A (ja) 2002-02-08 2003-02-10 フォトレジスト及びポリマ残留物の除去方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW091102315A TW556056B (en) 2002-02-08 2002-02-08 Method of removing photo-resist and polymer residue

Publications (1)

Publication Number Publication Date
TW556056B true TW556056B (en) 2003-10-01

Family

ID=28037790

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091102315A TW556056B (en) 2002-02-08 2002-02-08 Method of removing photo-resist and polymer residue

Country Status (3)

Country Link
US (1) US20030181055A1 (zh)
JP (1) JP2004006656A (zh)
TW (1) TW556056B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050191584A1 (en) * 2004-02-27 2005-09-01 Kevin Shea Surface treatment of a dry-developed hard mask and surface treatment compositions used therefor
JP4109677B2 (ja) * 2005-01-06 2008-07-02 松下電器産業株式会社 パターン形成方法
US7442319B2 (en) * 2005-06-28 2008-10-28 Micron Technology, Inc. Poly etch without separate oxide decap
US20070215188A1 (en) * 2006-03-20 2007-09-20 Pkl Co., Ltd. Device for cleaning a photomask
US20070227555A1 (en) * 2006-04-04 2007-10-04 Johnson Michael R Method to manipulate post metal etch/side wall residue
WO2008138882A1 (en) * 2007-05-14 2008-11-20 Basf Se Method for removing etching residues from semiconductor components
US20090211596A1 (en) * 2007-07-11 2009-08-27 Lam Research Corporation Method of post etch polymer residue removal
US8153527B2 (en) * 2008-10-13 2012-04-10 Globalfoundries Singapore Pte. Ltd. Method for reducing sidewall etch residue
US20100267225A1 (en) * 2009-04-15 2010-10-21 Lee Hyo-San Method of manufacturing semiconductor device
US8394667B2 (en) 2010-07-14 2013-03-12 Micron Technology, Inc. Methods of forming memory cells, and methods of patterning chalcogenide-containing stacks

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6110833A (en) * 1998-03-03 2000-08-29 Advanced Micro Devices, Inc. Elimination of oxynitride (ONO) etch residue and polysilicon stringers through isolation of floating gates on adjacent bitlines by polysilicon oxidation
US6240933B1 (en) * 1997-05-09 2001-06-05 Semitool, Inc. Methods for cleaning semiconductor surfaces
US6375857B1 (en) * 2000-04-03 2002-04-23 Chartered Semiconductor Manufacturing Ltd. Method to form fuse using polymeric films
US6756315B1 (en) * 2000-09-29 2004-06-29 Cypress Semiconductor Corporation Method of forming contact openings
US6479376B1 (en) * 2001-03-16 2002-11-12 Taiwan Semiconductor Manufacturing Company Process improvement for the creation of aluminum contact bumps
US6306721B1 (en) * 2001-03-16 2001-10-23 Chartered Semiconductor Maufacturing Ltd. Method of forming salicided poly to metal capacitor
US6579810B2 (en) * 2001-06-21 2003-06-17 Macronix International Co. Ltd. Method of removing a photoresist layer on a semiconductor wafer

Also Published As

Publication number Publication date
US20030181055A1 (en) 2003-09-25
JP2004006656A (ja) 2004-01-08

Similar Documents

Publication Publication Date Title
US7585754B2 (en) Method of forming bonding pad opening
JP2007081383A (ja) 微細構造の製造方法
TW556056B (en) Method of removing photo-resist and polymer residue
KR0172779B1 (ko) 감광막 제거 방법
JP2003092287A (ja) アッシング方法
JPWO2008114616A1 (ja) 洗浄用組成物、半導体素子の製造方法
JP2003098691A (ja) レジスト除去用組成物及びこれを利用したレジスト除去方法
JP4263995B2 (ja) フォトレジストポリマー除去用洗浄剤組成物及びフォトレジストパターン洗浄方法
US5925501A (en) Dark CF4 flash
JP2006148122A (ja) 半導体基板上の金属構造から残留物を除去するための方法
US7087563B2 (en) Resist stripping composition and method of producing semiconductor device using the same
JP3757045B2 (ja) サイドウォール除去液
US6423646B1 (en) Method for removing etch-induced polymer film and damaged silicon layer from a silicon surface
JP2006156591A (ja) 半導体装置の製造方法
JP2005129946A (ja) ハードマスクのポストプラズマ洗浄プロセス
KR100416657B1 (ko) 반도체 소자의 콘택홀 제조방법
US7892723B2 (en) Method for forming patterned photoresist layer
US5990018A (en) Oxide etching process using nitrogen plasma
JP2000347422A (ja) 微細パターンの形成方法
JP4207311B2 (ja) サイドウォール除去液
TWI656414B (zh) 去除光阻層的方法
KR20020007589A (ko) Cf4가스를 이용한 에싱 방법
KR100186508B1 (ko) 폴리머 제거 방법
KR100195245B1 (ko) 반도체 장치의 콘택홀 형성방법
JP2006041364A (ja) 配線の形成方法及び、電子デバイスの製造方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent