TW544577B - Data processing device, card member, and data processing system - Google Patents

Data processing device, card member, and data processing system Download PDF

Info

Publication number
TW544577B
TW544577B TW089111893A TW89111893A TW544577B TW 544577 B TW544577 B TW 544577B TW 089111893 A TW089111893 A TW 089111893A TW 89111893 A TW89111893 A TW 89111893A TW 544577 B TW544577 B TW 544577B
Authority
TW
Taiwan
Prior art keywords
processing device
signal line
information processing
data
signal
Prior art date
Application number
TW089111893A
Other languages
English (en)
Inventor
Masahiro Kaminaga
Masaru Ohki
Kunihiko Nakada
Yasuko Fukuzawa
Takashi Endo
Original Assignee
Hitachi Ltd
Hitachi Ulsi System Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Ulsi System Co Ltd filed Critical Hitachi Ltd
Application granted granted Critical
Publication of TW544577B publication Critical patent/TW544577B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/10Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means together with a coded signal, e.g. in the form of personal identification information, like personal identification number [PIN] or biometric data
    • G07F7/1008Active credit-cards provided with means to personalise their use, e.g. with PIN-introduction/comparison system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/063Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code the carrier being marginally punched or notched, e.g. having elongated slots
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q20/00Payment architectures, schemes or protocols
    • G06Q20/30Payment architectures, schemes or protocols characterised by the use of specific devices or networks
    • G06Q20/34Payment architectures, schemes or protocols characterised by the use of specific devices or networks using cards, e.g. integrated circuit [IC] cards or magnetic cards
    • G06Q20/341Active cards, i.e. cards including their own processing means, e.g. including an IC or chip
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/0806Details of the card
    • G07F7/0813Specific details related to card security
    • G07F7/082Features insuring the integrity of the data on or in the card

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Business, Economics & Management (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Accounting & Taxation (AREA)
  • Strategic Management (AREA)
  • General Business, Economics & Management (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Storage Device Security (AREA)

Description

544577 Α7 Β7 經濟部智慧財產局3工消費·>.. 五、發明說明(1 ) 發明背景 本發明係關於具有筒安全性之資訊處理裝置及資訊記 憶裝置者。進而本發明係關於卡構件及資訊處理系統者。 該卡構件可以舉出特別是將以1C卡(智慧卡)爲代表之1 晶片之CPU (中央處理單元)作爲資訊處理裝置加以內藏者 〇 在具有以1C卡爲代表之高安全性之微電腦晶片中,有 利用無法隨便重寫之資訊之保持或祕密資訊之密碼鍵 (k e y f 〇 r e n c r y p 11 ο η ),進行應隱密之資料之加密 (encryption )或密文之角军碼(decryption) 〇 微電腦之基本構成係如圖1所示般地,具有:中央運 算裝置800 1、記億裝置8002、以及進行各部之資訊之交換 用之道路之信號線8003。中央處理裝置800 1係進行邏輯運 算或算術運算等之裝置,記憶裝置8002係儲存程式或資料 之裝置。記憶裝置8002例如可以使用:R〇M(Read Only Memory:唯讀記憶體)或 RAM(Random Access Memory:隨 機存取記憶體)、EEPR〇M(Electrical Erasable Programmable Read Only Memory:電氣可抹除可程式唯讀記憶體)、 FR A M(Ferrom a gnetic Random Access Memory:鐵電隨機存 取記億體)等以構成之。ROM係無法變更之記憶體’主要爲 儲存程式之記憶體。RAM雖係可以自由重寫之記億體’但 是電源之供應一被中斷,記憶之內容被消除。因此’對於 焚置電源之供應一被中斷’ RAM之內容無法保持。RRPROM 、F R A Μ係即使電源之供應被中斷’也可以保持其之內谷之 •裝--- (請先閱讀背面之注意事項再填寫本頁) .
卜纸張<1適闬中S S家標準(CNS)/V4規格(210 X 297公釐) -4 - 544577 經濟部智迖財4局0'工消費合作^;;:¾ A7 __B7___ 五、發明說明(2 ) 記憶體。 例如圖2係顯示提供接觸型(contact ) 1C卡使用之電 腦之本體之例。圖2只顯示此半導體裝置之晶片5 1之端子 配置。該電腦之本體係被稱爲被配置在卡之中央之旁邊之 COT (Chip on Tape,但是一般被稱爲模組(Module))之晶 片。圖2係顯示端子配置之例。即1C卡具有:Vcc(供應電 源)、GND(接地)、RST(重置)、1/0(輸入出)、以及CLK(時脈 )之端子。前述晶片係藉由由外部,即例如終端機供給這些 之信號而動作。又,前述終端機本體基本上係利用通例之 卡系統便已足夠。在此情形,消耗電力藉由觀察Vcc與GND 之信號可以加以量測。關於此消耗電力之量測被記載於 John Wiley & sons 公司,W. Rankl W.Effing著 1997年 「Smart Card Handbook」之 8.5.1.1 Passive protective mechanism(263 頁)。 發明摘要 本發明之課題爲提供.具有局女全性之資訊處理裝置 。該資訊處理裝置可以舉電腦系統,特別是微電腦系統爲 代表例。 進而,本發明係在於提供:具有局安全性、以IC卡( 智慧卡)爲代表之卡構件以及卡系統。 如顯示依據本發明之技術課題,其係減少微電腦晶片 之資料處理與消耗電力之關連性。特別是1C卡係被使用於 儲存重要之資訊,在卡之中進行密碼處理用。其係程式或 ϋ氏張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) ΤζΖ '~"--- (請先閱讀背面之注意事項再填寫本頁)
544577 A7 ___B7___ 五、發明說明(3 ) 重要之資訊被密藏於1C卡用晶片之中之故。1C卡之密碼之 解讀被認爲係與對於密碼之算術之解讀之困難同程度。但 是’觀察1C卡進行密碼處理之際之消耗電力,藉由解析此 消耗電力之狀態,暗示密碼處理之內容或密碼鍵可被推測 之可能性。留意到觀測此消耗電力之方法比對於密碼之算 術之直接解讀方法還容易。 因此’消耗電力與晶片之處理之關連性如果薄弱,由 觀測到之消耗電力之波形(waveform)要推測1C卡晶片內 之處理或密碼鍵便變得困難。本發明之著眼點爲:減少微 電腦之消耗電力與被處理之資料之關連。其主要之手段爲 依據:使產生消耗電力之差之原因之一的信號線(例如, 匯流排線或RAM內之位元線、字元線等)之充放電均勻, 或使其與原來之資料不同者。 以下,首先說明成爲本發明之背景之藉由消耗電力之 觀測之處理信號之解讀之可能性。如能理解此,理應容易 了解本發明之意思。
經濟部智:^財走局員工消f>:VH (請先閱讀背面之注意事項再填寫本頁) 上述之消耗電力之量測之要點如下。1C卡用晶片所具 有之 CM〇S(Complementary Metal -Oxide-Semiconductor:互 浦金屬氧化半導體)之閘極電路在輸出狀態由1變爲0或由0 變爲丨時消耗電力。特別是信號線具有大的配線電容之故, 該閘極電路在匯流排之資料値一由1變爲0或由0變爲1 ,由 於其之充放電之故,消耗大電力。因此,如觀測此消耗電 力’有1C卡用晶片中之資訊處理內容被解讀之可能性。 _ 3係顯示1C卡用晶片之1循環之消耗電力之波形。 WK变適用中國0家標準(CNS)A4規烙(210 X 297公釐) .Q . 544577 A7 B7 五、發明說明(4 ) 依存於處理之諸資料之値’消耗電力之諸波形如1 1 〇 1或 1 1 02般地不同。對於此種複數之消耗電力之波形之差係依 存於流經信號線之資料或中央運算裝置中處理之資料等而 產生。 現在,1C卡用晶片之信號線之控制方式有大略分爲2 爲靜態fe號線控制方式,另一爲預先充電信號線 制方式係不進行載於匯流排之資料之淸 預先充電信號線控制方式係每一次之處 之故,使信號線之資料全部爲1或〇後 制方式。又,使預先充電爲信號値之1 輯電路爲順邏輯(positive logic)或反 ,其之動作本質沒有改變。 動作之說明可以明白地,依據此控制方 力之波形不同。由消耗電力波形之不同 之控制方式。 經 濟 部 智 % 產 種。其 控制方 靜 除者。 理終了 載入下 或0之 邏輯而 由 式之不 可以判 如 變更處 元値之 形,產 首 明所公 爲如下 式。 態信號線控 另一方面, ,淸除資料 一資料之控 其一係因邏 不同。但是 上述之基本 同,消耗電 斷利用哪種 了解信號線 理資料,觀 影響之可能 生可以推測 先說明成爲 開揭露之主 4種方法。 (請先閱讀背面之注意事項再填寫本頁) 之控制方式,密碼鍵便決定之故,藉由 測消耗電力,產生可以觀測密碼鍵之位 性。又,藉由分析這些之消耗電力之波 密碼鍵之可能性。 本發明之基本之想法,接著,列舉本發 要之諸形態。本發明之基本想法主要分 Μ氏K隻適闬由國國家丨票準(CNS)A.l規格(210 X 297公釐) 544577 經濟部智^財-1笱:^1消費->汴吐. A7 B7 五、發明說明(5 ) < 1.信號線之電力之消耗之均勻化> 第1方法係例如減少依據資訊處理裝置之例如記憶體 之驅動方法或資料內容之消耗電力之差之方法。具體而言 ,此方法在微電腦內部之信號線之電力之消耗外,例如簡 單而言,也對應前述信號線之電力消耗,藉由以與此不同 之充放電裝置進行電力之消耗,以減少被傳達之各信號列 之消耗電力之差。 < 2.信號線內之資料之加密> 第2方法係於例如資訊處理裝置中,加密載於信號線 之資料,攪亂該信號線之電力消耗之方法。即此方法係於 微電腦內部之信號線載入資料之際,進行資料之加密,輸 入於接收資料之裝置之際,進行此資料之解碼者。如此, 可以攪亂前述信號線之電力消耗。 < 3.記憶資訊之加密〉 第3方法係於例如資訊處理裝置中,將加密之資料儲 存於記憶部之方法。即此方法例如藉由於微電腦之記憶裝 置儲存加密之資料,進行此資料之運算等之際,解碼加以 利用,可以攪亂信號線之電力消耗。 < 4.資料轉送順序之更換> 第4方法係於例如資訊處理裝置中,變更資料轉送順 乎之方法。即將被儲存於微電腦之記憶裝置之資料載於信 中國园家慄準(CNS)A4規格(210 X 297公t ) --裝·-- (請先閱讀背面之注意事項再填寫本頁) ·
544577 A7 B7 經濟部智慧財4局_工.消費合作^-:^ 五、發明說明(6) 號線轉送之際,藉由變更轉送之順序,可以攪亂信號線之 電力消耗。 又,必要時,可以組合、倂用上述4種之發明之形態 。又,藉由此種諸形態之倂用,可以更有效確保半導體裝 置之高安全性。如以此倂用之諸例爲例顯示,有如下之方 法。 其爲(1 )使信號線之電力消耗均勻化,而且信號線內 資料之加密方法、(2 )謀求信號線之電力消耗均勻化,而 且記憶資訊之加密之方法、(3 )謀求電力消耗之均勻化, 而且資料轉送順序變更之方法、(4 )信號線內資料之加密 ,而且謀求記憶資訊之加密之方法、(5 )信號線內資料之 加密,而且資料轉送順序之變更之方法、(6 )謀求記憶資 訊之加密,而且資料轉送順序之變更之方法。 進而也可以倂用2個以上之方法。即其爲(7 )信號線 內資料之加密,而且謀求信號線之電力消耗之均勻化,而 且,謀求記憶資訊之加密之方法、(8 )信號線內資料之加 密,而且謀求信號線之電力消耗之均勻化,而且資料轉送 順序之變更之方法、(9 )信號線內資料之加密,而且謀求 記憶資訊之加密,而且資料轉送順序之變更之方法、(1〇 )謀求記憶資訊之加密,而且資料轉送順序之變更’而且 信號線之電力消耗之均勻化之方法。進而’其係(Π)信 號線之電力消耗之均勻化、信號線內資料之加密、記憶資 訊之加密、以及資料轉送順序之變更之方法。 以下,以前述4種之基本形態爲支柱’詳細說明各別 (請先閱讀背面之注意事項再填寫本頁) ---裝 一δϋ.
k纸張適用中SS家標準(CNS)A‘l規格(210 X 297公釐) -9 - 544577 A7 ________ B7 五、發明說明(7 ) 之諸形態。 (1 ) is號線之電力消耗之均勻化 本案之發明思想之第1爲如前述般地,例如減少依據 記憶體之驅動方式或資料內容之消耗電力之差之方法。 此方法係設置··進行在先前舉例之微電腦內部之信號 線之電力消耗之外,也對應伴隨前述信號線之數位資料之 轉送之電力消耗之電力消耗之手段,例如簡單言之,電荷 之充放電手段、裝置者。藉由此充放電裝置(charging and discharging device),消耗對應伴隨前述信號線之數位資 料之轉送之電力消耗之電力,不依存於上述傳達信號列地 ,減少其之消耗電力之差者。即,使該微電腦之信號線所 消耗之電力與於充放電裝置所消耗之電力之和成爲相同。 對於各記憶裝置之信號線之兩消耗電力之和如經同相同, 即使假定取得裝置之消耗電力之資料,要了解內部資訊也 變得非常困難。 又,以下單純稱電荷之充放電手段、裝置爲充放電裝 置。如以下說明般地,該充放電裝置例如可以利用僞資料 線構成。 在本發明之一例中,依據上述想法,透過接續微電腦 內部之2個之資料處理裝置之信號線進行資料之轉送之際 ,因應此資料之數位信號,反轉位元輸入充放電裝置,使 在該信號線所消耗之電力與在該充放電裝置所消耗之電力 之兩者相同。因應控制信號產生裝置所產生之信號,藉由 Μ氏張尺度適用中S國家標準(CNSM4規格(210 x 297公釐) -10- (請先閱讀背面之注意事項再填寫本頁)
544577 A7 B7 五、發明說明(8) 使恆定消耗電流產生裝置動作,使載入該信號線之資料於 充放電裝置之消耗電力與於該信號線所消耗之電力經常成 爲一定,以減少微電腦晶片之消耗電力與處理之資料之關 連。 又,前述2個之資料處理裝置具體而言,例如由具有 :R〇M、PROM、EPROM、EEPR〇M、RAM、FRAM等所構成 ο 以下,包含對信號線之控制方式之不同之對應說明本 形態。即,被輸入之位元資料由於信號線之控制方式而不 同。 在所謂之CMOS電路中,位元反轉,即資料由0變化爲 1或由1變化爲0時,特別消耗電力。如此,在信號線中 ,位元反轉時,消耗電力變大。因此,在本發明中藉由於 該記憶裝置設置充放電裝置,因應前述位元反轉之次數’ 使充放電裝置也進行同樣之電力消耗。如此,信號線所消 耗之電力與在充放電裝置所消耗之電力之兩者之和成爲一 定,可以緩和流經信號線之資料與微電腦之消耗電力之關 連性。 信號線之位元反轉個數依據信號線之控制方式而不同 。信號線之控制方式如前述般地,有靜態信號線控制方式 與預先充電信號線控制方式。說明該兩者。 首先,考慮靜態信號線控制方式之情形。在此情形, 資料未被淸除,之前之資料殘留於信號線。在實際之裝置 中,信號線實質上具有與電容器相同之機能。因此,此處 i紙張&度適用中國國家標準(CNS)A4規格(210 X 297公釐) " (請先閱讀背面之注意事項再填寫本頁) -1 --------訂·--------
544577 A7 B7 五、發明說明(9 ) 所謂前述之「殘留」係意指物理上電荷殘留。因此,如記 憶之前載於信號線之資料之値,便可了解因應下一載入資 料,消耗電力如何變化。 爲了使此消耗電力與在充放電裝置所消耗之電力相同 ,在信號線進行電力消耗之時,輸入於充放電裝置之資料 不使變化,在信號線不進行電力消耗時,使輸入充放電裝 置之資料變化,使得兩者之消耗電力之合計經常成爲一定 。在此情形,消耗電力在內部處理之中,除了不透過信號 線之消耗電力外,於單一之信號線中,經常與引起位元反 轉之狀態爲相同,與內部處理資料成爲沒有關係之故,可 以減少內部處理資料與消耗電力之關連性。 另一方面,於預先充電信號線控制方式中,每次資料 之轉送時,資料每次被淸除。因此,在信號線之消耗電力 不依存於之前載入信號線之資料,比例於以二進制顯示下 一載入資料時所顯現之1之個數。又,如係反邏輯,信號 線之消耗電力係比例於0之個數。 因此,在預先充電信號線控制方式之情形,爲了使此 消耗電力與在充放電裝置所消耗之電力相同,在信號線載 入資料之同時,使此資料之位元反轉値份流經充放電裝置 。如此,使在信號線所消耗之電力與在充放電裝置所消耗 之電力之兩者之消耗電力之合計經常成爲一定。在此情形 ,微電腦之消耗電力在內部處理之中,除了不透過信號線 之消耗電力外,於單一之信號線中,也經常與引起位元反 轉之狀態爲相同,與內部處理資料成爲沒有關係之故,可 (請先閱讀背面之注意事項再填寫本頁)
Μ氏張义t適闬中國國家標準(CNS)A4規格(210x297公釐) -12- 544577 A7 B7 五、發明說明(1〇) 以減少內部處理資料與消耗電力之關連性。 (請先閱讀背面之注意事項再填寫本頁) 在很多之微電腦晶片之內部中,混合存在靜態信號線 控制方式與預先充電信號線控制方式。因此’爲了減少微 電腦晶片全體之消耗電力變化與處理資料之關連性,有必 要組合使用利用前述之兩方法之資訊處理裝置。 (2 )載於信號線之資料之加密 接著,說明加密載於信號線之資料之方法。依據此方 法,在信號線之消耗電力成爲與依據實際之資料之消耗電 力不同者。因此,假如即使由半導體裝置取得消耗電力之 資料,要知道半導體裝置之內部資訊也變得困難。 經濟部智U')財產局3'工消費^作斗-;、,‘'-. 在本發明之形態中,透過接續微電腦內部之2個之資 料處理裝置(由具有:ROM、PROM、EPROM、EEPROM、 RAM、FRAM等所構成)之信號線進行資料之轉送之際,轉 送資料側藉由決定之加密方式以進行加密之加密裝置轉送 加密之資料/另一方面,接收資料之裝置藉由解碼此被加 密之資料之解碼裝置,解碼該加密資料以進行處理。依據 此種處理,信號線進行依據與原來之資料不同之資料之充 放電之故,可以減少內部處理資料與消耗電力之關連性。 依據此方法之效果,不管信號線之控制方式爲靜態方式或 預先充電方式皆可期待。 (3 )記憶資訊之加密 第3係加密儲存記憶於記億裝置之資料之方法。此方 張尺t適用中0國家標準(CN’S)A4規恪(210x 297公t ) 544577 A7 B7 五、發明說明(ιυ 法例如在讀出專用之記億體之R〇M寫入資料之際,藉由決 定之加密方式加密資料後進行儲存。在資料處理裝置等利 用此資料之際,藉由以決定之方式解碼此被加密之資料之 解碼裝置,進行解碼後輸入於資料處理裝置。 在此方法中,載入信號線之轉送資料成爲被加密之資 料,信號線進行依據與原來之資料不同之資料之充放電之 故,可以減少內部處理資料與消耗電力之關連性。依據此 方法之效果,不管信號線之控制方式爲靜態方式或預先充 電方式皆可期待。 (4 )資料轉送順序之變更 第4爲使載入信號線之資料之轉送順序與原來不同之 方法。此方法例如轉送資料在每隔一時脈,將以A、B、C 、D、E之順序被轉送者改以E、A、B、D、C之順序轉送。 此資料之轉送順序當然只是其中一例。依據此方法,信號 線之充放電之形式不以本來之順序進行。因此,信號線進 行依據與原來之資料不同之資料之充放電之故,可以減少 內部處理資料與消耗電力之關連性。此方法之效果,不管 信號線之控制方式爲靜態方式或預先充電方式皆可期待。 以下,列舉本發明之主要諸形態。 本發明之第1形態係一種資訊處理裝置,其特徵爲: 具有資訊處理裝置,以及被接續於該第1資訊處理裝置之 信號線’對應在傳達由前述資訊處理裝置來之信號之前述 倍號線之電力之消耗狀態’與此電力消耗狀態不同之電力 (請先閱讀背面之注意事項再填寫本頁) ---裝 -
仁纸張义度適用中國國家標準(CNS)A4規格(210 X 297公釐) -14- 544577 A7 B7 五、發明說明(12) 消耗被設爲可能 第2形態係 資訊處理裝置’ 之信號線,對應 種資訊處理裝置,其特徵爲:具有第1 以及第2資訊處理裝置,以及連結該兩者 在傳達由前述第1或第2之資訊處理裝置 之至少其中一方來之信號之前述信號線之第1電力消耗狀 力之消耗狀態,而且,在前述信號線之第 述第2電力消耗在相互相反期間被設爲可 態,決定第2電 1電力消耗與前 冃£ Q 第3形態係 處理裝置,以及 在傳達前述資訊 消耗狀態,決定 之第1電力消耗 成。 第4形態係 處理裝置,以及 在傳達前述資訊 消耗狀態,決定 線之第1電力消 不進行前述信號 耗被設爲可能。 第5形態係 _理裝置,以及 在傳達前述資訊 一種資訊處理裝置’其特徵爲:具有資訊 被接續於該資訊處理裝置之信號線,對應 處理裝置之信號之前述信號線之第1電力 第2電力之消耗狀態,而且,前述信號線 與前述第2電力消耗之和成爲期望値地構 一種資訊處理裝置,其特徵爲:具有資訊 被接續於該資訊處理裝置之信號線,對應 處理裝置之信號之前述信號線之第1電力 第2電力之消耗狀態,而且,在前述信號 耗期間中,不進行前述第2電力消耗,在 線之第1電力消耗期間中,第2電力之消 一種資訊處理裝置,其特徵爲··具有資訊 被接續於該資訊處理裝置之信號線,對應 處理裝置之數位信號之前述信號線之信號 (請先閱讀背面之注意事項再填寫本頁) 訂---------
f纸K变適用中國a家標準(CMS)/V丨規格(210x297公t ) 15 544577 A7 B7 齊 智 4- .¾ 费 乂纸張又,变通用中@0家標準(CNS)A4規格(210 x 297公釐) -16- (請先閱讀背面之注意事項再填寫本頁}
五·、發明說明(13) 値之反轉,電力之消耗 第6形態係一種資 資訊處理裝置, 之信號線,以及 以及第 對應依 之至少其中一方來之數 消耗狀態 ,進行第 第7 處理裝置 述資訊處 裝置來之 送之信號 第8 資訊處理 之信號線 之至少其 處理裝置 述信號線 第9 資訊處理 之信號線 由該被加 處理裝置 碼由該被 ,對應 2電力 形態係 ,以及 理裝置 信號爲 爲可能 形態係 裝置, ,於前 中1者 或第2 被轉送 形態係 裝置, ,加密 密之第 ,而且 加密之 在前述 之消耗 一種資 被接續 與前述 可能, 被設爲 訊處理 2資訊 據前述 位信號 信號線 之手段 訊處理 於該資 信號線 而且, 種資訊處理 以及第2資訊 述第1資訊處 與前述信號線 資訊處理裝置 之信號爲可能 一種資訊處理 以及第2資訊 由前述第1資 1資訊處理裝 ,加密前述第 第2資訊處理 可能。 裝置,其特徵爲:具有第1 處理裝置,以及連結該兩者 第1或第2之資訊處理裝置 之前述信號線之第1電力之 之轉送信號之信號値之反轉 〇 裝置,其特徵爲:具有資訊 訊處理裝置之信號線,於前 之間,加密由前述資訊處理 解碼由前述信號線被加密轉 裝置,其特徵 處理裝置,以 理裝置或第2 之間,加密由 來之信號,而 〇 裝置,其特徵 處理裝置,以 訊處理裝置來 置來之信號, 2資訊處理裝 裝置來之信號 爲:具有第1 及連結該兩者 資訊處理裝置 前述第1資訊 且,解碼由前 爲:具有第1 及連結該雨者 之信號,解碼 輸入第2資訊 置之輸出,解 ,輸入第1資 544577 Α7 __Β7 五、發明說明(14) 訊處理裝置爲可能。 (請先閱讀背面之注意事項再填寫本頁) 第10之形態係一種資訊處理裝置,其特徵爲:具有資 訊處理裝置,以及資訊記憶裝置,以及被接續於至少前述 資訊處理裝置之信號線,至少對前述資訊記憶裝置之資訊 之儲存係加密該應儲存之資訊而進行,而且,被儲存於前 述資$記憶裝置之資訊之解碼爲可能。 第1 1形態係一種資訊處理裝置,其特徵爲:具有資 訊處理裝置’以及資訊記憶裝置,以及被接續於至少前述 資訊處理裝置之信號線,至少對前述資訊記憶裝置之資訊 之儲存係加密該應儲存之資訊而進行,而且,解碼被儲存 於前述資訊記憶裝置之資訊,透過前述信號線,輸入前述 資訊處理裝置爲可能。 第1 2形態係一種資訊處理裝置,其特徵爲:具有資 訊處理裝置,以及被接續於該資訊處理裝置之信號線,由 前述資訊處理裝置所被輸入之信號列使其順序不同,被傳 達於前述信號線’而且復原前述信號列之被設爲不同之順 序爲可能。 适齋邦皆i^i·^員Χ-消费合.¾ 第1 3形態係一種卡構件,其特徵爲:具有資訊處理裝 匱’以及被接續於該第1資訊處理裝置之信號線,對應在 傳達由前述資訊處理裝置來之信號之前述信號線之電力之 消耗狀態’與此電力消耗狀態不同之電力消耗被設爲可能 又,本發明雖避免彼等之列舉,但是在所舉之例以外 ’ ί乐可以提供具有則述之諸資訊處理裝置或前述之諸資訊 •17- 冬纸張又度適用中國國家標準(CNS)A4規格(210 X 297公釐) 544577 經濟部智.^財產局員工消费->作 A7 B7 五、發明說明(15) 記憶裝置之諸卡構件者。進而,本發明係可以提供具有後 述之資訊處理裝置或前述之諸資訊記憶裝置之諸卡構件者 〇 第14形態係一種卡系統,其特徵爲:至少具有終端機 ,以及可以被接續於前述終端機之卡構件,前述卡構件具 有:資訊處理裝置以及被接續於該第1資訊處理裝置之信 號線,對應在傳達由前述資訊處理裝置來之信號之前述信 號線之電力之消耗狀態,與此電力消耗狀態不同之電力消 耗被設爲可能。 又,本發明雖避免彼等之列舉,但是在所舉之例以外 ,係可以提供具有前述之諸資訊處理裝置或前述之諸資訊 記憶裝置之諸卡系統者。進而,本發明係可以提供具有後 述之資訊處理裝置或前述之諸資訊記憶裝置之諸卡系統者 〇 除此之外,列舉本發明之進一步之諸形態。藉由此, 理應可以更具體理解本發明之諸形態。 第1 5形態係一種資訊處理裝置,其特徵爲具有:2個 之資料處理裝置A、B以及接續彼等之信號線(以藉由控制 信號不淸除匯流排線之資料之控制方式所控制之信號線: 靜態信號線),以及於具有控制信號產生裝置之微電腦中 ,在該資料處理裝置A、B間,透過該信號線進行資訊之轉 送之際,在該信號線所被消耗之電力與在充放電裝置所被 消耗之電力之和成爲一定地,因應控制信號產生裝置來之 U號,對於由資料處理裝置A被輸出之資料(DATA ),以 (請先閱讀背面之注意事項再填寫本頁)
K:·氏張又芰適用中國S家標準(CNS)A4規格(210 X 297公釐) -18- 544577 A7 B7 五、發明說明(16) 及之前載於該信號線之資料(P B D ),以及之前被輸入充放 電裝置之資料(CDD ),依循以下之表1,進行對充放電 裝置之輸入,爲了對信號線輸入由資料處理裝置A被輸出之 資料(DATA ),被接續於該資料處理裝置A之電力產生裝 置C。 又,此處爲了容易理解之故,於本詳細說明書中,雖 然使用「電力產生裝置(power consumption device)」之 用語,但是此如前述般地,係在信號線之電力之消耗外, 進行對應伴隨在前述信號線之資料轉送之電力消耗之電力 的消耗之手段。即,上述用語之「電力產生」係使信號線 之消耗均勻化,不依存傳送之信號列,基本上進行相同之 電力消耗之意。於此註記此裝置一般並非「產生電力」之 〇 第1 6形態係一種資訊處理裝置,其特徵爲具有:2個 之資料處理裝置A、B以及接續彼等之信號線(以藉由控制 信號不淸除匯流排線之資料之控制方式所控制之信號線: 靜態信號線),以及於具有控制信號產生裝置之微電腦中 ,在該資料處理裝置A、B間,透過該信號線進行資訊之轉 送之際,在該信號線所被消耗之電力與在充放電裝置所被 消耗之電力之和成爲一定地,因應控制信號產生裝置來之 信號,對於由資料處理裝置A被輸出之資料(DATA ),以 及之前載於該信號線之資料(PBD ),以及之前被輸入充放 電裝置之資料(CDD ),依循以下之表1 ,進行對充放電 裝置之輸人,爲了對信號線輸入由資料處理裝置A被輸出之 -19- --------------裝—— (請先閱讀背面之注意事項再填寫本頁)
Μ氏張纥t適用中S S家標準(CNSM4規格(2】0 X 297公釐) 544577 經齊卽智.^財4局替工消费--> A7 B7 _ _ 五、發明說明(17) 資料(DATA ) ’被接續於該各別之資料處理裝置A、B之電 力產生裝置C、D(包含〔與〇爲相同之情形)。 第17形態係一種資訊處理裝置,其特徵爲:至少具有 第1資料處理裝置’以及第2資料處理裝置,以及接續此 兩者之信號線’以及預先充電信號之控制手段,以及在前 述信號線所被消耗之第1電力,以及消耗與在該信號線之 電力消耗不同之別的第2電力之手段,前述第1或第2資 料處理裝置被接纟買於消耗前述第2電力之手段,而且,前 述第2或第1資料處理裝置被接續於前述預先充電信號之 控制手段’於前述第1與第2資料處理裝置間,透過前述 信號線進行信號之轉送之際,前述第1電力消耗與前述第 2電力消耗之和成爲指定値地構成。 第1 8形態係一種資訊處理裝置,其係一種具有資料處 理裝置A,以及資料處理裝置B,以及接續此等之信號線, 以及預先充電該信號線用之預先充電信號線控制裝置之微 電腦,其特徵爲具有:該資料記憶裝置被接續於該預先充 電信號線控制裝置,進而也被接續於互補 (compensate )預 先充電匯流排控制裝置,該預先充電匯流排控制裝置被接 續於該資料信號線,該互補預先充電匯流排控制裝置係一 種被接續於充放電裝置,在該信號線之消耗電力與在該充 放電裝置之消耗電力之和成爲一定地,在該資料信號線之 預先充電後’使流經匯流排之資料位元反轉,輸入該充放 電裝置之該互補預先充電匯流排控制裝置。 弟1 9形感係一種具有2個之資料處理裝置A、B,以及 r、纸張义复適用巧國家標準(CNS)A4規格(210 X 297公爱):2〇 - -- (請先閱讀背面之注意事項再填寫本頁)
544577 A7 B7 五、發明說明(18) (請先閱讀背面之注意事項再填寫本頁) 接續此等之信號線,以及預先充電該信號線之預先充電信 號線控制裝置之資訊處理裝置,其特徵爲具有:於信號線 之中途具有反轉裝置,夾住反轉裝置,由具有相同之配線 電容之正邏輯與負邏輯之信號線構成之信號線。 第20形態係一種具有資料處理裝置A與資料處理裝置B ’以及連接此等之信號線之資訊處理裝置’其特徵爲:在 資料處理裝置A與信號線之間具有加密信號線與資料處理裝 置B之資料用之加密裝置、解碼裝置。 第2 1形態係一種具有資料處理裝置A與資料處理裝置B ’以及連接此等之信號線之資訊處理裝置,其特徵爲:在 資料處理裝置A與線號線之間以及資料處理裝置B與信號線 之間具有加密·解碼信號線與資料處理裝置B內之資料用之 加密·解碼裝置。 以下,特別是關於本發明之資訊處理裝置之主要發明 之諸形態。 經濟部智慧財產局貧工.消f'>作社.i-r.7? 第21形態係一種具有資料處理裝置與資訊記憶裝置, 以及連接此等之信號線之資訊處理裝置,其特徵爲:在資 料處理裝置與信號線之間具有加密裝置,在信號線與資訊 s己裝置之間具有解碼裝置。 第22形態係一種可以儲存複數之資訊,藉由地址可以 區被儲存之複數之資訊之儲存場所,能夠記錄、讀出之 資訊記憶裝置,其特徵爲具有:在儲存資訊之際,加密資 訊之加密裝置,以及讀出資訊之際之解碼裝置。 第23形態係一種資訊處理裝置,其特徵爲具有:資料 Μ氏張又芰適用家慄準(CNTS)A4規格(210x297公釐) -21 · 登齊:忖 er^fTu. 544577 A7 ___B7 五、發明說明(19) 處理裝置,以及預先加密資訊記憶之資訊記憶裝置,以及 連結資訊記憶裝置與資料處理裝置之信號線,以及解碼被 加密之資訊之解碼裝置。 第24形態係一種資訊轉送控制裝置,其係具有記憶裝 置以及包含記憶裝置之資料處理裝置,以及連結彼等之信 號線,以及控制記憶裝置與包含記憶裝置之資料處理裝置 之間之資訊轉送之資訊轉送控制裝置,其特徵爲具有:記 憶儲存轉送來源之資訊之地址用之位址寄存器,以及記憶 轉送目的地之地址用之位址寄存器,以及儲存計數轉送之 資訊之數目用之數値之計數器,以及遞減計數器之値用之 運算電路,以及暫時保存在記憶裝置間轉送之資料之資料 緩衝器,以及更新位址寄存器之値用之運算電路,以及隨 機化轉送位址之轉送順序之電路。 以上,雖然說明本發明之相關之主要發明之諸形態, 進而於本發明中,前述充放電裝置可以使用具有持有與傳 送資料之信號線同等之配線電容之僞信號線者。進而’前 述充放電裝置可以使用具有與傳送資料之信號線同等之預 先充電僞信號線者。 又,利用鍵資訊之形態可以使用啓動時自動設定使用 於加密之鍵資訊之加密鍵自動設定裝置。或利用鍵資訊之 形態可以使用定期地自動再設定(automatically reconfigure )使用於加密之鍵資訊之加密鍵自動再設定裝置。又’力口 密之鍵資訊之一部份可以使用利用記憶裝置之地址資訊之 加密·解碼裝置。進而,加密解碼裝置也可以爲具有設定 適用由因國家標準(CNS)A4規格(21〇x 297公爱) -22- --------------裝--- (請先閱讀背面之注意事項再填寫本頁) 訂·
544577 Α7 Β7 五、發明說明(2〇) •變更加密之鍵資訊之手段之加密解碼裝置。 又,本發明之資訊處理裝置可以利用:具有記憶使用 於加密之鍵資訊以及加密之方式等之解碼所必要之密碼資 訊之區域之資料處理裝置B,以及依據被記憶於資料處理裝 置B內之密碼資訊,進行解碼之解碼裝置而構成。又,加密 •解碼裝置可以使用:具有將記憶裝置分割爲複數之區域 ,於每一區域指定加密之有無用之加密區域指定裝置,因 應記憶裝置之區域,可以指定是否加密之加密·解碼裝置 而構成。又,加密·解碼裝置可以使用:對於特定之資料 形態,不進行加密之加密·解碼裝置而構成。 又,本發明之資訊處理裝置可以使用:啓動時自動設 定使用於加密之鍵資訊之加密鍵自動設定裝置而構成。進 而,可以使用:定期地自動再設定使用於加密之鍵資訊之 加密鍵自動再設定裝置而構成。 又,本發明之資訊處理裝置,係一種可以儲存複數之 資訊,藉由地址可以區別被儲存之複數之資訊之儲存場所 ’肯g夠記錄、讀出之資訊記憶裝置,可以利用在儲存資訊 之際,加密資訊之加密裝置,以及讀出資訊之際之解碼裝 置。進而,可以使用自動地初期化加密·解碼裝置之加密 鍵之加密鍵自動設定裝置。又,本發明之資訊處理裝置可 以(吏用:指定進行加密之記憶區域之加密區域指定寄存器 ’以及參考加密區域指定寄存器與地址資訊,進行是否進 行加密之判定,可以加密只有特定之記憶區域之資訊之加 密區域判定裝置。 K紙張又度適用中國國家標準(CNTS)A4規格(21〇 χ 297公釐) -23 - (請先閱讀背面之注意事項再填寫本頁)
544577 A7 ____B7_ _ 五、發明說明(21 ) 合適實施例之說明 圖5係說明本發明之第1實施形態用之資訊處理裝置 之槪要之基本構成圖。當然圖5只是顯示資訊處理裝置之 關於該發明部份之主要部份之例。該資訊處理裝置之其它 部份利用通例之構成便很充分。 本實施形態之例之資訊處理裝置係:資料處理裝置A (Read Only Memory:唯讀記憶體)與資料處理裝置B(CUp) 〇l〇2(Central Processing Unit :中央處理單元)藉由信號線( 匯流排線)0 Π 3被接續。而且,在資訊處理裝置A側設置電 力產生裝置C01 14。 此電力產生裝置C之例係具有:“異或“運算裝置 (EX〇R) 0103、0104、反相器 0105、PM〇S閘極電路 0107、 NMOS閘極電路0108、電阻器R0109、電容器C0110、資料之 暫時記憶用之閃鎖電路(正反器)等,如圖般地構成。又 ,唯讀記憶體係資料讀出專用之記憶體,無法做資料之寫 入。資料之暫時記憶用之閂鎖電路係具有0111、0112地構 成。 又,此處資料處理裝置(ROM )等之顯示係意指以 R〇Μ爲主所構成之資料處理裝置。其它之資訊處理裝置 (R AM )也相同。 又,於此例中,電阻器R0 1 09之電阻値設爲與信號線之 電阻値相同,電容器C01 10之靜電電容設爲與信號線之信號 電容相同。此處爲了簡化說明之故,設信號線之大小爲1 位元:,CPU爲8位元處理器。又,信號線之大小、CPU之位 (請先閱讀背面之注意事項再填寫本頁)
Μ氏張又t適用中國0家標準(CNS)A4規恪(210x297公釐) -24- 經濟部智慧財產局y、工消費合作/吐 544577 A7 B7 五、發明說明(22) 元數於本發明中,非屬本質上者。因此,藉前述之條件之 說明,說明本發明之全體係可以被充分接受。 首先,說明在不利用本發明之通例之半導體記憶裝置 中,由透過信號線之消耗電力之觀測,可以如何推測半導 體裝置之內部資訊。藉由此說明,理應可以充分了解本發 明之有效性。 將被記憶於資料處理裝置A(R〇M)0101內之資料轉送於 資料處理裝置B(CPU)0102之情形,必須將其載於信號線( 匯Μΐ排線)0 1 1 3轉送。此處,在有觀測信號線(匯流排線 )〇1 13所需要之消耗電力之觀測者(obsefbeiO之情形’該 觀湏ij者如在沒有本發明之電力產生裝置C,可以觀測到如下 事實。即,資料假定以「0 1000 1 0 1 00 1」之方式排列,藉由 觀湏ij由0變爲1 、由1變爲0之位元反轉時所發生之消耗電 力,可以了解妾[J「反轉、反轉、未反轉、未反轉、反轉、 反轉、反轉、反轉、未反轉、反轉」。依據此消耗電力之 觀測結果之「反轉與未反轉」之資料列,藉由該資料列之 之前之資料位元値,了解到如下之2個之狀態。即,前述 資料之之前之資料位元値不明之情形,爲如下之2種狀態 〇 (1 )假定之前之資料爲0之情形,該資料列成爲 010 001010(H。 (2 )假定之前之資料爲1之情形,該資料列成爲 10 1110 10 110。 如此’依據消耗電力之觀測之分析本來爲2之1 2次方, K .义芰13用φ 3國家標準(CNS)A4規格(210 X 297公釐) •25- (請先閱讀背面之注意事項再填寫本頁) 裝--------訂---------
544577 Εσ Η i A7 B7 五、發明說明(23) 即40 96種之資料列,僅僅減少爲上述之2種。因此,極多 存在之資訊之可能性被推測爲僅剩2種之可能性,因此’ 存在者如係僅有2種之可能性,依據該可能性可以充分把 握內部資訊。 本發明係提供阻止此種消耗電力之分析之1種之對策 者。 又,此處在本發明之資訊處理裝置之動作之說明前, 先說明本發明之電力產生裝置之例。當然,在所示例子之 電力產生裝置之外,也可以考慮具體之構成。以下事例亦 同。 圖5中以虛線包圍之部份0 1 1 5係顯示進行本電力產生 裝置之邏輯運算之電路區域。標號0203與0204係進行“異 或“電路。標號0205係反轉電路,係對於「0」之輸入,輸 出「1」之電路。 此電路之邏輯式表示,成爲如下者。 R = not(CDD eXor (PBD exor DATA)) 此邏輯式之輸出如前述表1 。此由“異或“(exor )成 爲表2,可以容易理解。 又,此處CDD係在考察之資訊信號之前,被輸入充放 電裝置之資料,PBD係在考察之資料信號之前,載於該信號 線之資料,進而DATA係由資料處理裝置A所輸出之資料。 又,PBD或CDD之資料之暫時記憶方法可以舉出圖6所 示之正反器例。此處,NAND(90.2、903、904、905 )係依循 表3輸出之運算裝置。N〇T(901)係反轉位元之裝置,與圖 、A又度诗闬中a S家標準(CNS)A4規格(210 X 297公釐) -26- (請先閱讀背面之注意事項再填寫本頁)
544577 A7 B7 五、發明說明(24) 4之位元反轉電路相同。 圖6係資料之暫時記憶用之正反器電路’控制信號爲1 時,PBD輸出匯流排之資料’控制信號爲〇時,PBD保持以 前之値。本正反器電路之更具體之使用形態後述。 實際上,如以CS(Control Signal)表示控制信號’以BUS 表示匯流排線之資料,此正反器電路之動作可以以如下之 4個邏輯式表示。
X二BUS nand CS y = (not BUS) nand CS PBD二x nand PBD z = y nand PBD 現在設控制信號CS爲1 ,nand反轉位元之故,上述之 邏輯式成爲如下者。
X二not BUS y = BUS z = y nand PBD PBD=x nand z 因此,BUS如爲1 ,由〇 nand z=卜PBD二1。女口 BUS爲 〇,z二0 nand PBD=1, PBD = (not BUS) nand 1 = BUS 二0。如 此,PBD與BUS成爲一致。 另一方面,控制信號爲〇時,x、y也爲1之故,PBD保 持之前之値。 <本發明之第1實施形態之動作> (請先閱讀背面之注意事項再填寫本頁)
Μ氏張次変適用中a S家標準(CNSM4規格(210 X 297公釐) -27- 544577 A7 B7 五、發明說明(25) 接著,參考圖1具體說明本例之資訊處理裝置之資料 轉送之處理。考慮程式之一部份之命令「EXOR R2、R4」 由ROM0101通過信號線0113被轉送於CPU之情形。此設爲以 16進制,對應於[CA 24]之機械語言者。此資料被流經信號 線之際,成爲110010 1 000 1 000100之位元形態。 首先,假定如下之初期條件進行考察。第1 :假定在 此資料之前,載於信號線之資料爲0。又,第2 :設恆定消 耗電力產生裝置C之電容器爲充電狀態。即,此狀態對應於 載入資料1之狀態。進而,第3 :知曉資料由CPU載入匯流 排之控制信號設爲被輸入閂鎖0111、011 2者。 [(1 )信號列之最初之「1」之轉送=資料由「0」成爲「1 」之轉換動作] 首先,最初之1載入之際,信號線0 11 3被充電,成爲 在該信號線0 1 1 3載入1之狀態。此時,相同資料被輸入恆 定消耗電力產生裝置CO 11 4。此時,詳細說明電力產生裝置 C0 1 14如何動作。 由CPU來之資料1被輸入“異或“運算裝置〇1〇3。同時 ,閃鎖電路0 1 1 2接受由c P U來之資料之輸出信號,將之前載 於保持之信號線0 1 1 3之値0輸入“異或“運算裝置0 1 0 3。此 時,“異或“運算裝置0103遵循前述之表2進行運算之故 ,〇與1之 異或“成爲1。此値被輸入“異或“運算裝置 0104。 閂鎖電路0111接受由CPU來之資料之輸出信號,將保持 乂纸張尺変適用令as家標準(CNSM.1規烙cno x 297公釐) -28-
言 (請先閱讀背面之注意事項再填寫本頁)
544577 A7 __B7_ 五、發明說明(26) 之電容器0 11 0之資料(電荷)1輸入“異或“運算裝置 0104之故,“異或“運算裝置0104依循表2,輸出0。此 値被輸入反相器1 05,依循前述之表3,輸出値1。 此1之値被輸入PMOS閘極0107。PMOS只在閘極電壓爲 LOW時通電之故,在此情形並不通電。另一方面,由反相 器1〇5被輸出之値1被輸入NMOS閘極0108。藉由此,閘極 0108通電,電容器0111進行放電。藉由此,信號線011 3與電 容器0111之電力消耗量之和與信號線1條充電時相同。 [(2)資料由「1」成爲「1」之轉換動作] 下一個資料爲1,之前之信號線〇 11 3之資料也是1。 電容器爲充電狀態。此時之恆定消耗電力產生裝置之動作 成爲如下者。 首先,由資訊處理裝置B(CPU )0102來之資料1載入之 際,信號線0 1 1 3已經是充電狀態,信號線0 1 1 3未被充電。 此時,相同資料被輸入恆定消耗電力產生裝置CO 1 1 4。由資 訊處理裝置B(CPU)0102來之資料1被輸入“異或“運算裝 置〇1 0 4。 同時,閂鎖電路0112接受由資訊處理裝置B(CPU)0101 來之資料之輸出信號,將之前載於保持之信號線0 1 1 3之値 1輸入“異或“運算裝置0 103。此時,“異或“運算裝置 0 1〇3依循表2進行運算之故,1與1之“異或“成爲0。此値 被拿俞入“異或“運算裝置0104。 閂鎖電路0111接受由資訊處理裝置B(CPU)0101來之資 衣纸張尺.'复適用中國國家標準(CNS)A4規烙(210 X 297公爱) 7¾ - 一~" (請先閱讀背面之注意事項再填寫本頁) _
544577 A7 B7 五、發明說明(27) 料之輸出信號,將保持之電容器0110之資料(電荷)1輸 入“異或“運算裝置0104。此時,“異或“運算裝置0104 依循表2,輸出1。此値被輸入反相器0 105,依循表3, 輸出値〇。 此0之値被輸入PMOS閘極0107。此PMOS只在閘極電壓 爲L o w時通電。因此在此情形,成爲通電狀態,被供給Vdd ,電容器0110被充電。另一方面,由反相器105被輸出之値 0被輸入NMOS閘極0108。藉由此,此閘極0108不通電。此 處,電容器01 10消耗1位元份之電力,藉由此,信號線 0 1 1 3與電容器0 1 1 0之電力消耗量之和與信號線1條充電時 相同。 (請先閱讀背面之注意事項再填寫本頁) 訂-· [(3)資料由「1」成爲「0」之轉換動作]
下一資料爲0。信號線〇 1 1 3之資料爲1,電容器0 1 1 0 爲方女電狀態。此時之電力產生裝置0 1 1 4之動作如下。 I !? 首先,由資訊處理裝置B(CPU)0102來之資料0載入之 際,信號線0 1 1 3爲充電狀態之故,在信號線0 1 1 3進行放電 。信號線0 1 1 3上之電荷藉由放電消耗1位元份之電力。此 時,相同資料0被輸入恆定消耗電力產生裝置C。由資訊處 理裝置B(CPU)0102來之資料〇被輸入“異或“運算裝置 0 1 0 3。同時,閂鎖電路0 1 1 2接受由資訊處理裝置 B(CPU)0102來之資料之輸出信號,將之前載於保持之信號 線0 1 Π之値1輸入“異或“運算裝置0103。此時,“異或 “這I算裝置0103依循表2進行運算之故,〇與1之“異或“ -30- 丈t i;§用中國园家嘌準(CNS)A4規格(210x297公釐) 544577 A7 齊 时 € 局
費 'V _____B7____五、發明說明(28) 成爲1。此値被輸入“異或“運算裝置〇 1 〇 4。 閂鎖電路01 1 1接受由資訊處理裝置B(CPU)0102來之資 料之輸出信號,將保持之電容器01 10之資料(電荷)0輸 入“異或“運算裝置0104之故,“異或“運算裝置0104依 循表2,輸出1 。此値被輸入反相器〇 1 〇5,依循表3,輸 出値〇。 此0之値被輸入PMOS閘極0107。此PMOS只在閘極電壓 爲Low時通電。因此在此情形,成爲通電狀態,被供給Vdd ,電容器0110被充電。另一方面’由反相器被輸出之値 0被輸入NM0S閘極0108。藉由此’此閘極0108不通電。藉 由此,信號線01 13與電容器011〇之電力消耗量之和與信號 線1條充電時相同。 以下,以完全相同之流程,可以引導表1之全部之情 形。圖7之(b )係顯示對於先前之命令碼 「1 100101000100100」之資料之流向與電容器之狀態。 如此,關於全部之形態’丨目號線〇 113與電谷益〇 11 〇之 消耒毛電力之和與信號線〇 113之1位元充放電所被消耗之電 力申目同。因此,藉由調查裝置之消耗電力以推測載於信號 線0 113之資料,變得困難。 將內藏如此被製造之資訊處理裝置之半導體積體電路 裝置適用於卡構件,可以提供高安全性之卡構件。卡構件 之半導體積體電路裝置之配置係與圖2所不者基本上相同 。卡構件雖有接觸型與非接觸型’本發明當然都可以適用 於ί壬何一種方式。 (請先閱讀背面之注意事項再填寫本頁) t ---裝 .'
%張Hijg用中國國家標準(CNS)A4規格(210 χ 297公釐) -31 - 544577 經濟部智慧財4局3工消费合i;r A7 B7 五、發明說明(29) 而且,則述晶片藉由由外部,即例如終端機供給這些 信號而稼動。 又,前述終端機本身基本上利用通例之卡系統便已足 夠。以下,簡單顯示卡系統之動作例。圖3係顯示此卡系 統之槪念之例。 於1C卡5 2之中既有晶片51,顯示進行讀寫器53與資料 之交換之例。在讀寫器之中存在控制處理器54以及成爲資 料庫之磁碟55等。首先,由讀寫器53對於1C卡52進行ID之 詢問。首先,由讀寫器53對於1C卡52進行界定ID (IDENTIFICATION),例如該卡之管理責任者(holder)用之 姓名碼或辨識碼之詢問。圖3係將此狀態當成(1 )顯示。 此姓名碼或辨識碼被儲存在1C晶片之中之某指定區域 。I C卡將姓名碼回答給讀寫器。圖3將此狀態當成(2 ) 顯示。讀寫器將隨機數送給1C卡。此隨機數例如在讀寫器 內之MPU中,由電路所產生。也可以由LAN等由伺服器側供 給隨機數。1C卡在接受隨機數之時間點,藉由指令由讀寫 器接受指示,製作藉由依循鍵碼產生部所產生之鍵碼加密 隨機數之隨機數。 另一方面,讀寫器與1C卡相同地,使用由資料庫獲得 之鍵碼,與送往1C卡者相同,加密隨機數。對照藉由此獲 得之被加密之隨機數之結果與先前由1C卡來之被加密之隨 機S女,如果一致,1C卡與讀寫器之相互辨識(mutual :ui t h e n 11 c a 11 〇 n )完了,確認了 IC卡之正當性。 如此在本系統中,此鍵碼一被傳達於讀寫器,讀寫器 (請先閱讀背面之注意事項再填寫本頁)
ί、呔張< 4適用巾g g家標準(CNS)A-i規格do X 297公t) -32- 544577 A7 B7 五、發明說明(3〇) 檢索磁碟中之ID ’辨識依據正確被登錄之鍵碼之ID。被產 生之1C卡之鍵碼(ID碼)與姓名碼或辨識碼一齊地被儲存 於資料庫。 被產生之鍵碼當成電子貨幣,可以使用於1C卡被使用 時之本人認證或僞造核對或1C卡與讀寫器之相互認證。 上述系統例如可以應用於一般商店之支付、或票之購 入、定期票之剪票、許可證之檢查、藉由電話卡之電話等 很多之領域。 以上之卡構件以及卡系統不用說可以利用以下敘述之 發明之諸形態而實施之。 接著,說明本發明之資訊處理裝置之實施之諸形態。 圖8係說明發明之第2實施形態用之資訊處理裝置之 槪要之基本構成圖。本例係資訊處理裝置間之傳達爲雙方 向進行,而且,在雙方之資訊處理裝置共有設置電力產生 裝置之例。 在本實施例之資訊處理裝置中,資訊處理裝置A(CPU) 0201 與資訊處理裝置(RAM) 0202(Random Access Memory :無法進行資料之寫入之記憶體)藉由信號線(匯流排線) 0213被接續。而且,對於資訊處理裝置A(CPU)0201與資訊 處理裝置(RAM) 0202設置電力產生裝置C0114。 電力產生裝置C0 11 4係具有:“異或“運算裝置 CEXOR) 0203、02 04、反相器0205、NMOS 閘極電路 0207、 PM〇S閘極電路0208、電阻器R0209、電容器C0210、資料之 暫時記億用之閂鎖電路(正反器)02 1 1、02 1 2。此處電阻 張又复適用中國园家標準(CNS)A4規格(210x297公釐) -33 - ' ' (請先閱讀背面之注意事項再填寫本頁)
544577 A7 B7 五、發明說明(31) 器R 0 209之電阻値設爲與信號線之電阻値相同,電容器 C02 1 0之靜電電容設爲與信號線之信號電容相同。此處爲了 簡化之故,設信號線之大小爲1位元’ CPU爲8位元處理器 。又,信號線之大小、cpu之位元數於本發明中,非屬本質 上者。因此,藉前述之條件之說明’說明本發明之全體係 很充分。 於本實施形態中,一部份沿用前述之資訊處理裝置之 第1實施形態之構成。特別是在由資訊處理裝置A(CPU) 020 1藉由信號線0213對資訊處理裝置8^八“)0202轉送資料 之情形,進行與由第1實施形態之資訊處理裝置之例之 ROM對RAM轉送資料之際之恆定消耗電力產生裝置之動作 完全相同之動作。 於本例中之特徵爲:資訊處理裝置間之信號之傳達係 雙方向進行。即,其並非如第1實施形態之資訊處理裝置 之例般地單方向的資料轉送,不單由資訊處理裝置A(CPU) 020 1對資訊處理裝置B(RAM)0202之資料轉送,也進行由資 訊處理裝置B(RAM)0202對資訊處理裝置A(CPU)020 1之資料 轉送。 因此,伴隨此,恆定消耗電力產生裝置0 1 1 4在其雙方 之資料轉送之際,能達成其機能地被接續著。 於本例中,資訊處理裝置A(CPU)020 1對於資訊處理裝 iaB(RAM)0202送出資料之讀出信號,接受此,資訊處理裝 置B(RAM)0202於信號線0213載入資料之同時,也對“異或 “運算裝置020 3傳送資料。此以後之動作於第1實施形態 -34- (請先閱讀背面之注意事項再填寫本頁)
卜。氏張又复適用中國國家標準(CNS)A4規恪(210 X 297公爱) 544577 A7 _ B7 五、發明說明(32) 之資訊處理裝置之例中,與由資訊處理裝置A(R〇M)0101對 資訊處理裝置B(CPU)0 102轉送資料之際之恆定消耗電力產 生裝置01 14之動作完全相同。因此,省略其動作之詳細說 明。 於圖8中,資訊處理裝置A(CPU)020 1與恆定消耗電力 產生裝置C01 14之距離圖示爲比資訊處理裝置B(RAM)0202與 恆定消耗電力產生裝置CO 1 1 4之間的距離還短。但是,在實 際之構成中,幾乎位於相同距離,進行資訊處理裝置A(CPU )02 Ο 1或資訊處理裝置B(RAM)0202與恆定消耗電力產生裝置 CO 1 1 4之資料交換之信號線設爲比資訊處理裝置A(CPU)020 1 或資訊處理裝置8(1^“)0202與信號線0213之間的信號線還 短。此時,藉由調查消耗電力,要推測載於信號線02 1 3之 資料,變得很困難。 圖9係說明本發明之第2實施形態之變形例用之資訊 處理裝置之基本構成圖。本例係資訊處理裝置間之信號傳 達爲雙方向進行,而且,電力產生裝置對應雙方之資訊處 理裝置而設置之例。 本實施例之資訊處理裝置係資訊處理裝置A(CPU)025 1 、資訊處理裝置B(RAM)025 2藉由信號線(匯流排線)0263 被接續著。而且’對於前述雙方之資訊處理裝置,配置電 力產生裝置C01 15、以及電力產生裝置D01 16。 電力產生裝置C01 15係具有:“異或“運算裝置 (E X〇R ) 025 3、0254、反相器 02 5 5、PMOS閘極電路 0257、 〇S_極電路025 8、電阻器R0259、電容器C0260、資料之 (請先閱讀背面之注意事項再填寫本頁)
、纸張又隻適用中國國家標準(CNS)A4規格(210 X 297公釐) -35- 544577 A7 __B7_____五、發明說明(33) 暫時記憶用之閂鎖電路(正反器)026 1、0262而構成。電 力產生裝置D係具有:“異或“運算裝置(EXOR) 0264、 0265、反相器0266、PMOS閘極電路0268、NMOS閘極電路 0269、電阻器RO270、電容器C027 1、資料之暫時記憶用之 閂鎖電路(正反器)0272、0273而構成。 假定如下之條件考察其之動作。電阻器R0259之電阻値 設爲與信號線之電阻値相同,電容器C0260之靜電電容設爲 與信號線之信號電容相同。此處爲了簡化之故,設信號線 之大小爲1位元,CPU爲8位元處理器。又,信號線之大小 、C PU之位元數於本發明中,非屬本質上者。因此,藉前述 之il条件之說明,說明本發明之全體係很充分。 於本實施形態中,一部份沿用前述之資訊處理裝置之 第1實施形態之構成。特別是在由資訊處理裝置A(CPU) 025 1藉由信號線0263對資訊處理裝置B(RAM)025 2轉送資料 之彳青形,進行與由第1實施形態之資訊處理裝置之例之資 訊處理裝置A(R〇M)0101對資訊處理裝置B(RAM)0102轉送資 料之際之恆定消耗電力產生裝置之動作完全相同之動作。 因It匕,省略其之詳細說明。 於本例中之特徵爲:並非如第1實施形態之資訊處理 裝置之例般地單方向的資料轉送,資訊處理裝置間之信號 之ί專達係雙方向進行。即,在此例中,其不單由資訊處理 裝置7: A(CPU)025 1對資訊處理裝置B(RAM)0252之資料轉送, 也進行由資訊處理裝置B(RAM)0252對資訊處理裝置A(CPU) 025 1之資料轉送。於本實施例中,資訊處理裝置A( CPU) (請先閱讀背面之注意事項再填寫本頁) g裝 訂:
乂纸張又芰適用中Θ0家標準(CNSM4規格(21〇χ297公釐) -36- 544577 Α7 Β7 五、發明說明(34) 025 1對於資訊處理裝置b(RAM)0252送出資料之讀出信號, 接受此,資訊處理裝置B(RAM)0252於信號線0263載入資料 之同時,也對恆定消耗電力產生裝置D 0 1 1 6之“異或“運算 裝置0264傳送資料。 1莖定消耗電力產生裝置DO 1 1 6係與恆定消耗電力產生裝 置C Ο 1 15相同。而且’此以後之動作於第1實施形態之資訊 處理裝置之例中,與由資訊處理裝置A(R〇M)0101對資訊處 理裝置B(CPU)0 1 02轉送資料之際之恆定消耗電力產生裝置 〇 Π 4之動作完全相同。此時,藉由調查消耗電力以推測載 於信號線0263之資料,變得很困難。 圖1 0係說明本發明之第3實施形態之變形例用之資訊處 理裝置之基本構成圖。本實施例之基本構造與第1實施形 態相同。本例係利用僞信號線之例。即,在本例中,顯示 於第1實施形態之電阻器0109與電容器01 10之部份被置換 爲僞信號線0309。本實施例之資訊處理裝置資料處理裝置A (1^〇~1)030 1與資料處理裝置6(0?11)03 02以信號線(匯流排線 )0312相接續。而且,對於資料處理裝置A(R〇M)030 1設置 電力產生張至C0 117。電力產生裝置C0 11 7係具有:異或“ 運算裝置(EXOR) 03 03、0404、反相器03 05、PMOS閘極電 路0 3 07、NMOS閘極電路0308、僞信號線0309、資料之暫時 記憶用之閂鎖電路(正反器)〇3 1 0、03 1 1而構成。 此處,僞信號線0309之靜電電容設爲與信號線03 12之 靜電電容相等,電阻値設爲與信號線03 12之者實質上相同 」Π「],僞信號線0309可以認爲係使用與信號線03 1 2完全相 ί請先閱讀背面之注意事項再填寫本頁) .
叉纸Κ度13用中@國家標準(CNS)A4規格(210 X 297公釐) -37- 544577 A7 B7 經濟都智慧財產局3工消费合作: 五、發明說明(35) 同之信號線。此處,爲了簡化說明,設信號線之大小爲1 位元,CPU爲8位元處理器。又,信號線之大小、CPU之位 元數於本發明中,非屬本質上者。因此,藉前述之條件之 說明,說明本發明之全體係可以被充分接受。 在本例中,前述僞信號線0309之靜電電容具有與第1 實施形態所示之電阻器0109與電容器01 10之部份同等之任 務。因此,本例之動作基本上與第1實施形態之資訊處理 裝置之實施形態相同。因此,省略其之詳細說明。 圖11係說明本發明之第4實施形態用之資訊處理裝置 之基本構成圖。本例係預先充電信號線控制方式,而且具 有電力產生裝置之例。 本實施例之資訊處理裝置係:資料處理裝置A(R〇M) 040 1與資料處理裝置B(CPU)0402藉由信號線0408被接續。 電力產生裝置C01 18被設置於資料處理裝置A(R〇M) 0401側。 而且,本例係預先充電方式之控制之故,具有預先充電信 號線控制裝置0 407。 預先充電信號線控制裝置0407具有2個之PMOS閘極電 路0409、04 10,在該閘極部被輸入由資料處理裝置B(CPU) 040 2來之資料控制信號。Vdd被接續於源極側,因應由資料 處理裝置B(CPU)0402來之控制信號,對信號線0408以及電 力產生裝置C0 1 18供給Vdd。電力產生裝置C0118具有: NM〇S閘極電路0404、電阻器(R ) 0405、電容器C0406、邏 輯積運算電路0 4 1 1。此處,電阻器R0405之電阻値被設爲與 信號線之電阻値相等,電容器C0406之靜電電容被設爲與信 (請先閱讀背面之注意事項再填寫本頁) 訂_
卜纸張又隻適用中13國家標準(CNSM4規格(210 X 297公釐) -38- 544577 A7 __ B7 五、發明說明(36) 號線之信號電容相等。此處,爲了簡化說明,設信號線之 大爲1位元,CPU爲8位元處理器。信號線之大小於本發 明中,非屬本質上者。因此,藉前述之條件之說明,說明 本發明之全體係可以被充分接受。 將被記憶於資料處理裝置A(R〇M)040 1內之資料轉送於 資米斗處理裝置B(CPU)0402之情形,必須將資料信號載於信 號ί泉(匯流排線)0408轉送。 此處,考慮有觀測信號線(匯流排線)0408之資料轉 送所1需要之消耗電力之觀測者(obserber )之情形。現在, 資半斗假定爲「〇 1 000 10 1 00 1」之排列。而且在沒有恆定電力 產生裝置C之情形,藉由預先充電信號線控制裝置0407之作 用,觀測前述之資料値由0變化爲1時所產生之消耗電力, 可以直接了解此資料列爲「01000 101001」。又,此處設爲 考正邏輯。艮卩,信號線之電位爲LOW時,資料値爲〇, Η I G Η時對應資料値1。當然,在負邏輯之情形也相同 地,藉由觀測資料値由1變化爲0時所產生之消耗電力, 可以推測資料列。 本發明係提供阻止此種消耗電力之分析之其中一種對 策胃。本例之資料轉送之處理有如下述。 考慮程式之一部份之命令「EX〇R R2、R4」由 R〇NIQ401通過信號線0408被轉送於資料處理裝置b(CPU)0402 之1青形。此設爲以16進制,對應於[CA 24]之機械語言者。 此資料被流經信號線之際,成爲「1 1 00 1 0 1 000 1 000 1 0 0」之 位元形態。 <纸張尺,复这用中s國家標率(CNSM4規格(210 X 297公釐) -39-
經濟部智慧財4局員工消费合i>"^·?. -νό (請先閱讀背面之注意事項再填寫本頁)
544577 A7 B7 五、發明說明(37) 資料處理裝置B(CPU)0402 —發出控制信號,預先充電 信號線控制裝置0407之2個?“〇30409、0410之閘極通電, 對信號線040 8供給Vdd ’淸除爲1 ( HIGH)。進而,該電位 充電電力產生裝置C0 11 8之電容器0406。首先,最初之資料 (M D-D ΑΤΑ ) 1載入之際,進行信號線之放電,電力被消耗 。此時,相同資料(MD-DΑΤΑ ) 1與MACK信號被輸入電力 產生裝置C0118。 此時,詳細說明該恆定電力產生裝置C01 1 8如何動作。 前述之資料列之最初之値「1」之情形,由資料處理裝 置A (ROM)040 1來之資料(MD-DATA ) 1被準備。藉由此最 初之値「1」之準備,資料處理裝置A(R〇M) 04 01輸出MACK 信號。MACK信號如果輸出爲確定,則成爲1,如係非確定 狀態,則成爲0。 MACK信號被輸入邏輯積運算裝置04 11,同時,資料( MD - DATA ) 1載於信號線0408。而且,進而資料(MD-DATA )1被輸入邏輯積運算裝置0411。 MD-DATA、MACK信號皆爲1之故,邏輯積運算電路 04 1 1之輸出爲1。而且,此値被輸入NMOS閘極電路0404。 NMQS閘極電路0404對於輸入1 ( HIGH)係通電之故,電容 器0 406進行放電◦另一方面,信號線0408上之値沒有變化 之占夂,不進行信號線0408之充放電。 於不進行充放電之信號線0408中,沒有電力消耗,另 -方面,在進行放電之電容器0406中,進行電力之消耗。 因止匕,兩者之和相等於信號線1條之充電所被消耗之消耗電 i*、·氏張义复適用中國0家螵準(CNS)/V1規格(210 X 297公釐) -40- -------------ti — (請先閱讀背面之注意事項再填寫本頁) .
544577 A7 B7 五、發明說明(38) 力。 接著,前述資料列之第2之値「1」之情形,資料1載 於信號線0407。此時,信號線0407已經被預先充電,被淸 除爲1之故,再度進行與上述說明者相同之動作,信號線 040 8之消耗電力與電容器〇4〇6之消耗電力之和相等於信號 線1條之充電所消耗之消耗電力。 接著,前述之資料列之第3之値「0」之情形,資料( MD-DATA ) 0載於信號線0408。此時,信號線0408已經被預 先充電,被淸除爲1之故,伴隨値^ 1」變化爲「〇」,進 行電力消耗。MD-DATA0與MACK信號1被輸入邏輯積運算 裝置0411。邏輯積運算裝置〇4 11之輸出値成爲0,此値被輸 入NMOS閘極電路0404。NMOS閘極電路0404對於輸入0 (LOW)係不通電之故,不進行在電容器0406之電力消耗 〇 在有資料値「1」變化爲「0」之前述信號線中,有電 力之消耗,另一方面,在電容器0406沒有電力之消耗。因 此,其兩者之消耗電力之和相等於信號線1條之充電所消 耗之消耗電力。 以下進行同樣之動作之故,經常信號線0408之消耗電 力與電容器040 6之消耗電力之和相等於信號線1條之充電 所消耗之消耗電力。 使對於在上述信號線0408之資料「1 1 00 1 0 1 000 100100」 之電容器04 06之狀態相互對應,顯示於圖7之(a)。 圖12係說明本發明之第5實施形態用之資訊處理裝置 (請先閱讀背面之注意事項再填寫本頁) 訂· ·
^:氏張尺变適用中國國家標準(CNS)A4規格(210x297公釐) -41 - 544577 A7 B7 五、發明說明(39) 之基本構成圖。本例係預先充電信號線控制方式’而且, 電力產生裝置爲使用所謂之僞信號線之例。 本實施例之基本構造與第4實施形態相同’只有電阻 器與電容器之部份被替換爲僞信號線而已。本實施例之資 訊處理裝置具有:資料處理裝置A(R〇M)050 1、資料處理裝 置B (CPU)0502、預先充電信號線控制裝置〇5〇5、信號線( 匯流排線)05 06、恆定電力產生裝置C01 19。此處’僞信號 線05 07之靜電電容設爲與信號線0506之靜電電容相等,電 阻値設爲與信號線0506者相同。即,僞信號線0507與信號 線〇5 06實質上使用相同之信號線。又,恆定電力產生裝置 C〇 1 1 9具有:NMOS閘極電路0504、僞信號線0507、邏輯積 運算裝置0503。 此處,爲了簡化說明,設信號線之大小爲1位元,CPU 爲8位元處理器。信號線之大小、CPU之位元數於本發明中 ,豸g屬本質上者。因此,藉前述之條件之說明,說明本發 明之全體係可以被充分接受。 動作基本上與前述第1實施形態之資訊處理裝置之實 施例相同。因此,省略其之詳細說明。 圖13係說明本發明之第6實施形態用之資訊處理裝置之 基本構成圖。本例係預先充電信號線控制方式,而且,具 有反轉裝置之例。 本實施例之資訊處理裝置係資料處理裝置A(CPU )500 1 與資料處理裝置B(RAM)5002各被接續於信號線5007、5006 。而且,兩信號線5007與5006之間設置有反轉裝置5003。進 (請先閱讀背面之注意事項再填寫本頁)
張尺变適用中國國家標準(CNSM4規格(210 X 297公釐) -42- 544577 A7 B7 五、發明說明(40) 而,本例具有預先充電信號線控制裝置5008。 反轉裝置5 003具有4個之CMOS反相器5004 ' 5005、 5009、5010、PMOS閘極電路 501 1、5013、NMOS閘極電路 5014、5012而溝成。又,設信號線5006與5007之靜電電容以 及電阻値實質上相同。 在由資料處理裝置A(CPU)500 1對資料處理裝置B(RAM) 5002轉送資料之際,資料處理裝置A(CPU)500 1將控制信號 發送於預先充電信號線控制裝置5008。藉由此信號,使預 先充電信號線控制裝置5008內之PMOS閘極以及NMOS閘極 通電。 而且,電位Vdd充電信號線5007、5006,成爲HIGH狀態 。進而,由資料處理裝置A(CPU)500 1來之控制信號被輸入 反相器5010、NMOS閘極電路5012,PMOS閘極電路501 1、 NMOS閘極電路50 12成爲通電狀態。此後,資料由資料處理 裝置A(CPU)50O 1被傳送。 由資料處理裝置A(CPU)500 1來之資料爲◦時,信號線 5007放電。此値藉由反相器5004被轉換爲1,對信號線5006 傳送信號。但是,如前述般地,信號線5006已經被充電之 故,不引起充放電。而且,此値1被輸入資料處理裝置 B(R AM)5002。沘値「1」與資料處理裝置A(CPU)500 1傳送之 資料「0」相反。 反之,由資料處理裝置A(CPU)500 1來之資料爲1之情 形’在ί言號線5 007不引起充放電,在信號線5006產生放電 。由資料處理裝置B(RAM)5 00 2對資料處理裝置A(CPU)5 00 1 <紙張&度適闬由國國家標準(CNS)A‘l規格(210 X 297公釐) · 43 · (請先閱讀背面之注意事項再填寫本頁)
544577 Α7 Β7 五、發明說明(41) 傳送資料之情形也相同。信號線5006與信號線5007之靜電 電容以及電阻値實質上相同之故,於全部之情形,在信號 線5 007、5006之充放電之總和係信號線5006或5007之充放電 所產生之電力被消耗,總和成爲一定。 接著’由第7實施形態至第2 2實施形態之諸形態係 加密載於信號線之資料之諸例。 圖14係說明本發明之第7實施形態用之資訊處理裝置 之基本構成圖。本例係利用加密裝置謀求載於信號線之資 料之加密之基本例。 本實施例之資訊處理裝置係資料處理裝置A(CPU)060 1 與資料處理裝置B(RAM)0602藉由信號線(匯流排線)0605 被接續。而且,在資料處理裝置A(CPU)0601與信號線(匯 流担巨線)0605之間具有加密裝置以及解碼裝置。本例之加 密裝置係使用“異或“運算裝置0603以及解碼裝置係使用 “異或“運算裝置0604。又,此種加密裝置以及解碼裝置 不用說也可以使用其它之構成之諸裝置。 此處爲了使說明容易,設信號線0605之大小爲8位元, 資料處理裝置A(CPU)0601爲8位元處理器。 信號線之大小、CPU之位元數於本發明中並非本質上的 。因此,藉前述之條件之說明,說明本發明之全體係可以 被充分接受。又,此處信號線0605之控制方式係以靜態信 號線控制方式做說明。又,本實施形態之思想效果於預先 充電信號線控制方式中也相同。
本例之加密裝置係被固定之8位元鍵(key )與由CPU 至適用中國@家標準(C1N:S)A4規格(210x297公Μ ) -44- (請先閱讀背面之注意事項再填寫本頁)
544577 A7 ___B7 __ 五、發明說明(42) 來之8位元之資料之每一位元之“異或“運算裝置。另一 方面,本例之解碼裝置也係相同鍵與資料之每一位元之“ (請先閱讀背面之注意事項再填寫本頁) 異或“運算裝置。又,鍵(Key )本身以通例之技術便已足 夠。 如第1發明之實施形態之實施例所敘述般地,靜態信 號線控制方式之情形,比例於與在信號線之前載入之値之 位元反轉數,進行電力消耗。以下,以P表示對於1位元之 消耗電力。 例如,設甶資料處理裝置A(CPU)0601傳送資料 「0110100」。之前載於信號線0605之資料設爲「11010101 」,位元反轉數爲5。因此,在此信號線0605被消耗之電 力爲5 P。
考慮由資料處理裝置A(CPU)060 1將資料「101 101 1 1」 透過信號線060 5轉送於資料處理裝置B(RAM)0602,將其再 度由資料處理裝置B(RAM)0602送返資料處理裝置A(CPU) 060 1之過程。在此情形,之前載入信號線0605之資料假定 爲「0001 0 1 0 1」。又,鍵(Key )設爲「10101110」。 沒有加密裝置、解碼裝置之情形,信號線之資料由 「0 001010 1」變化爲「101 101 1 1」。因此,在此情形,對應 位元反轉數3 ,消耗電力爲3 P。但是,在本例之情形, 藉由加密裝置,即“異或“運算裝置0603之作用,載於信 號線0605之資料成爲鍵(Key )「10101 1 10」與由資料處理 裝置A(CPU)060 1來之資料「10110111」之每一位元之“異 成“。即,其結果成爲「000 1 1 00 1」。 .纸張义复適用φ i國家標準(CNSM4規格(210 X 297公爱) -45- ' 544577 A7 B7 五、發明說明(43) 此時,信號線0605之資料成爲由之前載於信號線0605 之資料「00010101」變化爲前述之“異或“之輸出 「00 011001」。因此,在此情形,對應位元反轉數2,消 耗電力成爲2 P 。此電力消耗與沒有加密裝置、解碼裝置 之本來所應消耗之3 P成爲不同之値。 被加密之値「000 1 1 00 1」被儲存於資料處理裝置B(RAM )0602。嘗試考察將此被加密之値再度通過信號線0605送返 資料處理裝置A(CPU)060 1時。 由資料處理裝置B(RAM)0602被輸出於信號線0605之資 料由「000 1 1 00 1」成爲「0001 100 1」並無變化。因此,信號 線0 605不充放電,不進行電力消耗。 經濟部智:^財產局_工消费令作^,-;^ (請先閱讀背面之注意事項再填寫本頁)
-V 由此信號線0605來之値藉由解碼裝置,即“異或“運 算裝置0604之作用,由信號線0605來之資料「0001 1 00 1」與 鍵「10101110」之“異或“結果「10110111」被輸入資料處 理裝置A(CPU)0601。同一數之“異或“成爲〇之故,資料 處理裝置A(CPU)沒有矛盾地可以進行運算。而且,藉由在 信號線0605之充放電之消耗電力與本來之資料不同。因此 ’以消耗電力爲基礎,來推測原來之資料變得很困難。 圖丨5係說明本發明之第8實施形態用之資訊處理裝置 之基本構成圖。本例雖係謀求載於信號線之資料之加密之 例,但是進而在加密或解碼之際,鍵(Key )係利用隨機數 之0¾。在本例中,利用由資料處理裝置傳達之資料與隨機 數以謀求加密,另一方面,利用被傳達於資料處理裝置之 資料與前述相同之隨機數,以謀求解碼。 乂纸張尺复適用中國國家標準(CNS)A4規格(210 X 297公釐1 -46 - ' 544577 A7 ___ B7 五、發明說明(44) (請先閱讀背面之注意事項再填寫本頁) 本實施例之資訊處理裝置係資料處理裝置A(CPU)070 1 與資料處理裝置B(RAM)0702以信號線(匯流排線)0705被 接續著。在資料處理裝置A(CPU)070 1與信號線0705之間具 有加密裝置以及解碼裝置。加密裝置利用“異或“運算裝 置0703以及解碼裝置係利用“異或“運算裝置0704。而且 ,對於這些加密裝置以及解碼裝置之鍵係利用隨機數之例 。因此,本例準備有:隨機數產生裝置(RNG) 0706、以及 對加密裝置0703以及解碼裝置0708之鍵緩衝器0707、0708。 隨機數產生裝置本身等利用通例者便已足夠。 隨機數產生裝置0706係接受資訊處理裝置啓動時之重 置信號(Reset)而動作,產生8位元之隨機數而後停止, 直到再度被輸入重置信號爲止係維持停止。又,鍵緩衝器 070 7、0708係儲存前述之8位元之隨機數者,具有8個之 正反器而構成。 涇齊郎^?u.)时4局3、工消费>;1--ΤΙΐT,'i“ 此處爲了說明用,設信號線0705之大小爲8位元,CPU 爲8位元處理器。信號線之大小、CPU之位元數於本發明中 並非本質上的。因此,藉前述之條件之說明,說明本發明 之全體係可以被充分接受。又,信號線0705之控制方式係 以靜態信號線控制方式做說明。又,本實施形態之效果於 預先充電信號線控制方式中也相同。 加密裝置07 03係進行被固定之8位元鍵(key )與由資 料處理裝置A(CPU)070 1來之8位元之資料之每一位元之“ 異或“運算之裝置。又,解碼裝置0704也係進行相同鍵與 資料之每一位元之“異或“運算之裝置。 -47- Μ氏張尺度適用中國國家標準(CNS)A4規格(210 χ 297公釐) 544577 A7 B7 五、發明說明(45) 除了重置時,啓動隨機數產生裝置0706設定新的8位 元鍵之部份,本實施例可以與本發明之第6實施形態之實 施例相同。因此,於鍵緩衝器設定隨機數之鍵以後之動作 ,基本上也與第6實施形態之實施例相同。因此,藉由在 信號線之充放電之消耗電力與本來之資料爲不同,再者, 使用於加密之鍵每次重置時變化之故,要由消耗電力推測 原來之資料更爲困難。 圖16係說明本發明之第9實施形態用之資訊處理裝置 之基本構成圖。本例係謀求載於信號線之資料之加密之別 的例,進而加密裝置具有密碼鍵自動設定裝置之例。本例 之特徵在於加密之鍵資訊之提供源。 本實施例之資訊處理裝置係資料處理裝置A(CPU)080 1 與資料處理裝置B(RAM)0802藉由資料信號線0806被接續著 。設置:作爲加密裝置之“異或“運算裝置0803、作爲解 碼裝置之“異或“運算裝置0804、以及鍵緩衝器0805。進 而,對於資料處理裝置A(CPU)080 1與資料處理裝置B(RAM) 0802,設置位吐信號線上位4位元0807、位址信號線下位 4位元0808。 此處爲了說明之故,資料信號線0806之大小設爲8位 元,位址信號線0807、0808之大小也相同爲8位元,CPU爲 8位元處理器。信號線之大小、C PU之位元數於本發明中並 非本質上的。因此,藉前述之條件之說明,說明本發明之 金體係可以被充分接受。又’信號線0806以及位址信號線 080 7、08 0 8之控制方式係以靜態信號線控制方式做說明。 K ‘氏張適用中a Θ家標準(CNS) A4規恪(210 X 297公釐) -48-
言 (請先閱讀背面之注意事項再填寫本頁)
544577 A7 ----B7 五、發明說明(46) 於預先充電信號線控制方式中,本例之效果也相同。 加密裝置0 803係進行被固定之8位元鍵(key )與由資 料處理裝置A(CPU)080 1來之8位元之資料之每一位元之“ 異或“運算之裝置。解碼裝置也係進行相同鍵與資料之每 一位元之“異或“運算之裝置。鍵緩衝器0805之上位4位 元係被固定之鍵,下位4位元係被儲存在位址信號線之下 位4位元者。 在圖16之鍵緩衝器0805圖示此意思。以下,設鍵之固 定部份(fixed portion)之4位元爲D(16進制表示)者。 考慮資料處理裝置A(CPU)080 1對資料處理裝置B(RAM) 080 2之某位址轉送資料之情形,現在,資料處理裝置 B(RAM)Q80'2設爲由位址F0至位址FF爲止。又,此處,此値 也荽g本質上的。 資料處理裝置A(CPU)080 1將表4所示之以下的資料由 位址F4依序轉送。 在資料5 D由資料處理裝置A(CPU)080 1被轉送之前, 載於資料信號線0806之資料設爲CF。資料5 D之轉送一被 進行,於位址信號線載入F4,資料處理裝置b(RAM)0802之 轉送位置被確定。 資料5 D進入“異或“運算裝置〇 8 0 3,固定鍵4位元 D ( 16進制表示)與位址F4之下位4位元之4之“異或“ 結果 5D exor D4 = 01011101 exor 11〇1〇1〇〇(2 進制表示)= 1 00 ◦ 1 00 1 ( 2進制表示)=89 ( 1 6進制表示)被傳送。即, 籍「主1進行[固定鍵4位元/位址下位4位元]與[資料上位4 Μ氏張< t適闬中國國家標準(CNS)A‘i規格(210 X 297公釐) -49- (請先閱讀背面之注意事項再填寫本頁)
544577 Α7 Β7 五、發明說明(47) 位元/資料下位4位元]之每一位元之“異或“運算,進行 加密後被傳送。 此89 (又’此値係16進制表示)載於資料信號線0806 時所被消耗之電力成爲3 P。此係資料由CF(1 1001 1 1 1)變化 爲89 (10001001)之故,位元反轉値爲3之故。又,此處 所使用之P係於本發明之第7實施形態所使用之標記。即 ,P係對於1位元之消耗電力。以下經過同樣之流程,載 於信號線0806之資料由CF( 11 00 1111)變化爲89 ( 1 000 1 00 1 ) 、進而此資訊變化爲75 ( 01110101),更變化爲28 (0 0 101000 )。 對應此變化之信號線0805之消耗電力由3 P變化爲 6 P ,更變化爲2 P。 此與本來之變化,由CF(llOOllll)變化爲5 D (0 1 011101 ),進而由 A0( 1 0 1 00000)變化爲 fE(1 !丄丄! ! 10)不 同。即當成消耗電力之變化來看,係對應由3 P變化爲7 P ,進而變化爲5P之變化。因此,由半導體裝置之消耗 電力之量測來推測內部之資料變得很困難。 經濟部智^时4局3工^费>:^· (請先閱讀背面之注意事項再填寫本頁) 圖17係說明本發明之第1 〇實施形態用之資訊處理裝置 之基本構成圖。本例係謀求載於信號線之資料之加密之別 的伊』,進而加密或解碼裝置具有其之設定手段之例。 本貫施例之資$處理裝置係資料處理裝置A (C P U) 0 9 0 1 與資料處理裝置B(RAM)0902藉由資料信號線〇9〇7被接續著 。本例具有作爲加密裝置之“異或“運算裝置〇9〇3、作爲 解碼裝置之“異或“運算裝置0904,而且具有保持8位元 卜纸張〈.隻適用中賴家標iMCNS)A4規格(210 X 297公复) --- 544577 齊 費 A7 ______Β7___ 五、發明說明(48) 之鍵資料之鍵緩衝器0905。此處爲了說明之故,資料信號 線09 07之大小設爲8位元,資料處理裝置A(CPU)090 1爲8 位元處理器。信號線之大小、CPU之位元數於本發明中並非 本質上的。因此:,藉前述之條件之說明,說明本發明之全 體係可以被充分接受。 又,鍵緩衝1器0905被接續於資料處理裝置A(CPU)090 1 。而且,可以甶資料處理裝置A(CPU)090 1對此鍵緩衝器 0905進行寫入,而且此鍵緩衝器0905被使用於由資料處理 裝置B(RAM)09O 2來之輸出資料之加密、輸入資料之解碼。 除了可以由資料處理裝置A(CPU)090 1進行鍵之重寫外,其 它之構成與本發明之第6實施形態之實施例相同。因此, 省略其說明。 此處,於圖40顯示前述之鍵緩衝器0905之具體例。又 ,It匕處顯示之建緩衝器不用說可以適當使用例如以下本發 明之實施形態所1示之圖25、圖28以及圖29等之鍵緩衝器 160 7、1406、14 07、1 607 之實施例。 利用圖40說明上述之鍵緩衝器。本例係由:1位元之 移位寄存器 1461、1 462、1 463、1 464、1 465、1 466、1 467以 及1 468、1位元:之“異或“運算裝置1 470、1471、1 472以及 隨機數產生裝置(RNG) 1469形成。 設在移位寄存器 1461、1 462、1463、1 464、1 465、1466 、1467以及1468儲存初期位元。 此處,爲了說明之故’設依序排列時係成爲10101110 苕◊在進行一欠之位元移位時’隨機產生裝置1 469產生1 (請先閱讀背面之注意事項再填寫本頁)
適用如因國家標準(CNS)A4規恪(21〇x 297公釐) -51 - 544577 A7 B7 經濟部智慧时臺笱3工消費>;;!. 五、發明說明(49) 位元之攔數。隨機數1位元1位元產生,例如設爲變成 0 11。此時,此鍵緩衝器產生之8位元値之列變成如下。 10101110--> 01011100--> 10111101 — > 0 1 1 1 1 111,可知此8位元之舉止非常接近隨機數。一般在 正確隨機數之產生上,很多需要花時間。但是’本例只藉 由使用1位元之隨機數,可以產生8位元之(疑似)隨機 數歹ij 。因此,藉由本例之隨機數產生手段’極筒速之處理 變成可能◦如此,藉由高速動作之疑似隨機數產生手段, 可以提供極爲實用之資訊處理裝置。 圖18係說明本發明之第1 1實施形態用之資訊處理裝 置之基本構成圖。本例係謀求載於信號線之資料之加密之 別的例子。進而,本例係利用鍵選擇裝置(key selecting device)(多路轉換器)以選擇鍵(Key)之例。 本實施例之資訊處理裝置係資料處理裝置A(CPU)1001 與資料處理裝置B(RAM) 1 002被以信號線1009接續。作爲加 密裝置使用“異或“運算裝置1 003、作爲解碼裝置使用“ 異或“運算裝置1004。 具有:鍵選擇裝置(多路轉換器)1006、1014、鍵表 100 7、1015、鍵緩衝器1 008、1013、鍵號碼轉送用信號線( signal line ior transmitting key number) 1010。又,前述 鍵表1007、10 15係被固定者,設爲無法重寫。而且,Key〇 與Key 1被儲存於鍵表1 007、1015。當然,於本發明中,鍵 表/也可以使用可以重寫之鍵表◦鍵選擇裝置1006被接續於 鍵緩衝器1 00 8,對於加密裝置丨0〇3被使用。鍵選擇裝置1014 (請先閱讀背面之注意事項再填寫本頁) .
、纸張义变遇用中國园家標準(CNS)A4規格(210 X 297公釐) -52- 經濟部智^財是局3'工消费合:飞 544577 A7 B7 五、發明說明(5〇) 被接續於鍵緩衝器1013,對於解碼裝置1 004被使用。藉由 鍵號碼轉送用信號線1 0 1 0,鍵號碼被轉送。 此處爲了說明容易之故,信號線1 009之大小設爲8位 元,CPU爲8位元處理器。信號線之大小、CPU之位元數於 本發明中並非本質上的。因此,藉前述之條件之說明,說 明本發明之全體係可以被充分接受。 依據本發明,使用者(例如,製作1C卡之應用之企業 )手ϋ用鍵表1 〇〇7之哪個鍵進行加密,可以藉由在鍵選擇位 元緩衝器1 0 1 1指定而選擇。以下,稱被儲存在鍵選擇位元 緩衝器1〇1 1之値爲SKEYBIT。 鍵選擇裝置1 006參考被儲存在鍵選擇位元緩衝器1011 之S ΚΕΥΒΙΤ,由鍵表1 007中取出應使用之Key,儲存於鍵緩 衝器1 008。此處,如果SKEYBIT爲0 ,鍵選擇裝置(多路轉 換器)1006選擇鍵表1 007之KeyO,儲存於鍵緩衝器1008,假 如S ΚΕΥΒΙΤ爲1 ,選擇鍵表1007之Keyl,儲存於鍵緩衝器 100 8。 資料處理裝置A(CPU)1001對資料處理裝置B(RAM)1002 轉送資料之際,藉由“異或“運算裝置1 003採用被儲存於 鍵緩衝器101 1之8位元之鍵資料與由資料處理裝置a(CPU) 1 00 1來之8位元之資料之“異或“結果。而且,此値被載 於資料信號線1 〇 1 〇,被轉送於資料處理裝置B (R A Μ) 1 0 0 2。 同時,將被儲存在鍵選擇位元緩衝器101 1之SKEYBIT之値通 過鍵號碼轉送闬信號線10 10被轉送於資料處理裝置B(RAM) 1 0 Ο 2。此時,資料處理裝置B (R A Μ) 1 0 0 2內之資料以表5所 (請先閱讀背面之注意事項再填寫本頁)
ΜΑ張尺度適用中國國家標準(CNS)A4規烙(210 X 297公釐) .53 - 544577 A7 B7 五、發明說明(51 ) 示之形式被儲存。 此係顯示DATA藉由鍵號碼成爲SKEYBIT之鍵被加密。 鍵選擇位元緩衝器101 1內之SKEYBIT藉由程式等被重寫之情 形,藉由別的鍵被加密。例如,資料處理裝置B(RAM)之內 部資料成爲如下者。
1 EF 0 A3
1 3E 1 54 0 3D 將這些資料再度送返資料處理裝置A(CPU)1 001使用時 ,進行如下之動作。在轉送這些加密資料之前,藉由資料 處理裝置B(RAM) 1 002通過鍵號碼轉送用信號線1010將鍵選 擇位元轉送於鍵選擇裝置1014。鍵選擇裝置10 14因應鍵選 擇位元,選擇被儲存於鍵表1 0 1 5之鍵,轉送於鍵緩衝器 101 3。此外,資料處理裝置A(CPU)1 001對於資料處理裝置 B(RAM)1002要求資料,將資料處理裝置B(RAM) 1002之該資 料載於資料信號線1 009。進而,藉由“異或“運算裝置 100 4採用該資料與被儲存於鍵緩衝器1〇1 3之鍵之“異或“ 結果,輸入資料處理裝置A(CPU)1001。因應使用於資料之 加密之鍵號碼進行解碼之故,在資料處理裝置A(CPU )1001 中,可以沒有矛盾地進行處理。 圖19係說明本發明之第1 2實施形態用之資訊處理裝 置之槪要之基本構成圖。本例係加密信號線之資料加以傳 V’氏張纥复適用由國國家標准(CNS)A‘!規恪(210 X 297公釐) -54- (請先閱讀背面之注意事項再填寫本頁)
544577 Α7 Β7 五、發明說明(52) 達之一例。進而,本例係將記憶裝置分割爲複數之區域, 指定每一區域是否加密,進行加密、解碼之方法。 本實施例之資訊處理裝置係資料處理裝置5 1 1 〇 1與資訊 記億裝置5 11 02藉由資料匯流排5 1 1 07被接續。在資料處理 裝置51101設置加密裝置51103以及解碼裝置51104。而且, 在本例中,藉由加密判定電路7 3 1 2判定是否加密,將此資 訊給予加密裝置51103以及解碼裝置51104。此動作之故 ,設置:密碼鍵記憶裝置5 1 1 0 6、加密區域指定寄存器 73 1 1、加密判定電路7312、AND電路51 1 12等。進而,本例 在資訊記憶裝置與資料處理裝置之間具有位址匯流排5 1 1 08 〇 此處,資訊記憶裝置5 1 102本身之構成依循通例便已很 足夠。資訊記憶裝置之記憶區域藉由記憶區域之位址値被 分类買爲複數之區域,在加密區域指定寄存器73 1 1指定對於 各SU之區域是否進行加密。加密判定電路73 1 2係藉由顯現 於f立址匯流排5 1 1 08之位址値與加密區域指定寄存器7 3 1 1之 値,判定是否進行加密。 圖20係顯示加密判定電路之一實施例。在此加密判定 電路之例中,參考分割記憶體之際的上位P位元份,以P位 元之各別之狀態辨識記億體陣列之區域,分割爲2Λ p之區域 。力□密區域指定寄存器73 11具有2λρ位元之長度,個位元與 記·隱體陣列上之1個之區域對應,控制是否進行加密。 對於加密區域指定寄存器73 1 1之各位元以及表示相當 於;技位元之位址區域之位元形式,位元全部成爲1地夾住 (請先閱讀背面之注意事項再填寫本頁)
n flu 1_1 1_1 ϋ n ,· ·ϋ n ·ϋ a^i ϋ n ϋ I Μ氏張尺复这用中國國家標準(CNS)A4規恪(210 x 297公t ) -55- 544577 經濟部智3时產局貧工消费合作社:-: A7 _____B7___ 五、發明說明(53 ) NOT後,採用與加密區域指定寄存器之該位元之邏輯積。 此邏輯積爲1時,進行加密,爲0時,不進行加密。對於 加密區域指定寄存器73 1 1之各位元,製作同樣之電路,之 後以邏輯和運算裝置73 14取得邏輯積全部之位元之邏輯和 。此邏輯和爲1時,進行加密,爲0時,不進行加密。 加密判定電路73 12之輸出與密碼鍵之AND在邏輯積運 算裝置51 112被計算,分別被傳送於加密裝置511 03、解碼 裝置51104。邏輯積運算裝置51112之輸出在進行加密之際 ,雖然成爲與密碼鍵相同之値,但是,在不進行加密時, 成爲0。加密裝置5 1103在密碼鍵被給予0時,輸入與輸出 成爲相等之故,成爲與不進行加密等效。 讀出時之辉碼順序與寫入相同,藉由位址之値與加密 區域指定寄存器73 1 1之値,控制進行解碼之際之密碼鍵使 之爲0,或使之爲密碼鍵之値,進行解碼。 如此,藉甶位址將資訊記憶裝置分割爲複數區域,可 以在各別之區域設定加密之有無。在被施行加密之區域中 ’顯現於資料匯流排5 1 1 07之位元形式或被記錄於資訊記憶 裝置之資料之位元形式與實際之資料不同之故,要由對資 訊言己憶裝置之資料之寫入·讀出時之消耗電流形式或在匯 流持€所被消耗之電流形式推測實際之資料變得很困難。 圖21係說明本發明之第13實施形態用之資訊處理裝置 之槪要之基本溝成圖。本例係謀求載於信號線之資料之加 密、解碼之別旳例。本例係對於特定之資料形式不進行加 密之例j ___ 、'疮义度適用中@國家標準(CNS)A4規格(1210x297公釐) -56 - ---- (請先閱讀背面之注意事項再填寫本頁)
544577 Α7 ____________ Β7 五、發明說明(54) 本實施例之資訊處理裝置係資料處理裝置A(CPU)1 101 與資料處理裝置B(RAM) 1102以信號線1109被接續。作爲加 密裝置設置“異或“運算裝置1 1 03、作爲解碼裝置設置“ 異或“運算裝置1 1 04。爲了對於此加密裝置以及解碼裝置 之鍵選擇,設置:閂鎖電路1 1 05、8位元之加密禁止資料 緩 ί®1 器(non-encryption data buffer) 1106、解碼禁止資料 緩衝器1113、鍵表1 107、1 1 12、鍵選擇裝置1 108、111 1等。 此處,解碼禁止資料緩衝器111 3之內部之資料係儲存 與力口密禁止資料緩衝器1 1 06內部之資料相同之資料。又, 鍵表1107與111 2儲存完全相同之鍵資料。 此處,爲了說明用,設信號線0705之大小爲1位元, CPU爲8位元處理器。又,信號線之大小、CPU之位元數於 本發明中,非屬本質上者。因此,藉前述之條件之說明, 說明本發明之全體係可以被充分接受。 設加密用之鍵(Key )以及0被儲存在鍵表1 107。禁止 資料(FDATA)以及FDATA與密碼鍵(Key)之“異或“結 果之値被儲存於加密禁止資料緩衝器1 1 06以及解碼禁止資 料糸爰衝器1113。稱此FDATA與Key之“異或“結果之値爲C〇 -FDATA。需要CO-FDATA之理由如下:資料與Key之“異或 “牟吉果與FDATA—致之情形,將此加密資料由資料處理裝 置B(RAM)1102送返資料處理裝置A(CPU)1101時,在被加密 下被輸入資料處理裝置A(CPU)1 101,處理有矛盾之故。 與鍵(Key )之“異或“結果與FDATA—致者只有C〇-FD A ΤΑ之故,必須儲存於加密禁止資料緩衝器1 1 06以及解 (請先閱讀背面之注意事項再填寫本頁)
-ϋ— 1 n Hi n a·— ·_ϋ ον a ·1 ·ϋ / ϋ n I ϋ I
<纸張又.隻適用^^0家標準(〇^)/\4規格(21〇><297公釐) -57- 544577 A7 B7 五、發明說明(55) 碼禁止資料緩衝器1113之資料只是禁止資料(FDATA)以 及 CO-FDATA。 由資料處理裝置A(CPU)1101對資料處理裝置B(RAM) 11 02通過信號線1109轉送資料之際,該資料被輸入鍵選擇 裝置1 108以及閂鎖電路1 105。閂鎖電路1 105由鍵選擇裝置 1 108之資料保持解除信號之値(〇UTD AT A-BIT )成爲1爲 止,繼續保持該資料,OUTDATA-BIT—成爲1,解除保持 ,被輸入“異或“運算裝置1 103。被輸入鍵選擇裝置1 108 之資料被與被保持在加密禁止資料匯流排1 1 06之8位元之 加密禁止資料(FDATA )以及CO-FDATA比較。而且,被輸 入鍵選擇裝置1 108之資料如與其之一方相同,由鍵表1 107 選擇値0、加以保持,對閂鎖電路1 105傳送OUTBIT-DATA1 之同時,對“異或“運算裝置1103傳送値〇。任意之位元 値X與0之“異或“結果相等於X之故,此時,該資料不被 加密,被載於信號線1109,被輸入資料處理裝置B(RAM) 110 2° 另一方面,FDATA或CO-FDATA與該資料不相同之情形 ,藉由鍵表選擇保持値Key,對閂鎖電路1105送出0UTBIT-DATA1之问時’封 異或 運算裝置1103傳送値Key。此時 ,該資料被加密載於信號線1 1 09,被輸入資料處理裝置 B(RAM)。反之,再將資料處理裝置B(RAM)之資料轉送於資 料處理裝置A(CPU)時,原樣地載於信號線1 109進行轉送。 此時也以與以上相同之程序,在資料與FDATA或C〇-FDATA -致時,不被解碼’不一致時,進行藉由相同Key之解碼, k氏張又tiiS用中S0家標準(CNS)A4規格(210x297公釐) .58 - --------------裝 (請先閱讀背面之注意事項再填寫本頁) 訂:
544577 經濟部智慧財產局8工消f>作Hi-'·1^ A7 B7 五、發明說明(56) 沒有矛盾地進丨丁處理。 圖22係說明本發明之第14實施形態用之資訊處理裝置 之槪要之基本構成圖。本例係加密載於信號線之資料之別 的例子。進而,本例爲在傳達資料之兩資料處理裝置與信 號線之間之雙方插入加密以及解碼裝置之例。 本實施例之資訊處理裝置係資料處理裝置A(CPU) 1301 與資料處理裝置B(RAM) 1 302以信號線1 307被接續。作爲加 密裝置使用“異或“運算裝置1303、1 305,作爲解碼裝置 使用“異或“運算裝置1 304、1 306。 “異或“運算裝置1303 、1 3 04、1 3 05、1 306全部係計算相同之鍵Key與資料之“異 或“結果進行输出者。由資料處理裝置A(CPU) 1301被輸出 之資料藉由“異或“運算裝置1 303被加密,通過信號線 1307被轉送於資料處理裝置B(RAM) 1 302。但是,另一方面 ,被輸入資料處理裝置B(RAM) 1 302之前,藉由“異或“ 運算裝置1 306被解碼後,被輸入資料處理裝置B(RAM) 130 2。 與本發明之第6實施形態不同,於本實施例中,資料 處理裝置B(RAM) 1 302內之資料成爲未被加密之原來之資料 。又’資料處理裝置B(RAM) 1302內之資料在被轉送於資料 處理裝置A(CPU)1301時,藉由“異或“運算裝置丨305被加 密,通過信號線1 307被轉送於資料處理裝置A(CPU)1301, 在被輸人資料處理裝置A(CPU) 1301之前,藉由“異或“ 運算裝置1 304被解碼後,被輸入資料處理裝置MCPU)1301 衣纸張尺度適用中國國家標準(CNSM4規格(2]0 X 297公釐) -59- (請先閱讀背面之注意事項再填寫本頁)
544577 Α7 Β7 五、發明說明(57) 此時,信號線之充放電也與本發明之第6實施形態之 資訊處理裝置者完全相同。 圖23係說明本發明之第15實施形態用之資訊處理裝置 之槪要之基本構成圖。本例係謀求載於信號線之資料之加 密之別的例子。本例係在資料處理裝置與信號線間插入加 密以及解碼裝置以及設定鍵資訊之裝置之例。 本實施例之資訊處理裝置係使本發明之第6實施形態 之資訊處理裝置之實施例雙方向化者。本例具有:資料處 理裝置A(CPU)1401、資料處理裝置B (RAM) 1 402、信號線. 1 4 1 0、作爲加密裝置之“異或“運算裝置1 403、1 4 1 1以及 作爲解碼裝置之“異或“運算裝置1 404、1412、隨機數產 生裝置(RNG ) 1 409、鍵緩衝器 1 405、1 406、1 407、1408 〇 隨機數產生裝置1409接受資訊處理裝置啓動時之重置 (R e set)而動作,產生8位元之隨機數而後停止,直到再 度被輸入重置信號爲止係維持停止。又,鍵緩衝器係儲存 8位元之隨機數者,具有8個之正反器而構成。此處爲了 說明用,設信號線14 10之大小爲8位元,CPU爲8位元處理 器。信號線之大小、CPU之位元數於本發明中並非本質上的 。因此,藉前述之條件之說明,說明本發明之全體係可以 被充分接受。又,信號線1 4 1 0之控制方式係以靜態信號線 控芾U方式做說明。又,本實施形態之效果於預先充電信號 線ί空制方式中也相同。 除了霞置時,啓動隨機數產生裝置1 409設定新的8位 t纸張义复達用中國S家標準(CNS)A、1規恪(210x297公釐) -60- (請先閱讀背面之注意事項再填寫本頁) 訂·
544577 A7
五、發明說明(58) 元鍵之部份’本實施例與本發明之第丨3實施形態之資訊處 理裝置相同。因此’於鍵緩衝器設定隨機數之鍵以後之動 作也相同。省略動作之詳細說明。 於本例中’當然藉由在信號線之充放電之消耗電力與 本來之資料爲不同,再者,使用於加密之鍵每次重置時變 化之故’要由消耗電力推測原來之資料變得困難。 圖24係說明本發明之第16實施形態用之資訊處理裝置 之基本構成圖。本例係謀求載於信號線之資料之加密之別 的例。本例係作爲使用於加密之鍵資訊之一部份,使用記 憶裝置之地址資訊之例。 本實施例之資訊處理裝置基本上係使本發明之第7實 施形態之資訊處理裝置雙方向化者。本例具有:資料處理 裝置A(CPU)1501、資料處理裝置B(RAM) 1 502、作爲加密裝 置之“異或“運算裝置1 503、1 505、作爲解碼裝置之“異 或“運算裝置1 504、1 506、鍵緩衝器1 507、信號線1510、位 址信號線上位4位元1 508、位址信號線下位4位元1 509。 此處,爲了說明用,設資料信號線1 5 1 0之大小爲1位元’ 位址:信號線1 5 08、1 509之大小也是8位元,CPU爲8位元處 理器。信號線之大小於本發明中,非屬本質上者。因此’ 藉前述之條件之說明,說明本發明之全體係可以被充分接 受。又,資料信號線15 10以及位址信號線1 508、1509之控制 方式係以靜態信號線控制方式做說明。又’本例之效果於 預先充電信號線控制方式中也相同。 加密裝置係被固定之8位元鍵(key )與由CPU來之8 (請先閱讀背面之注咅?事項再填寫本頁}
張义复这闬中SS家標準(CNS)A-l規格(21〇χ297公釐) 61 544577 A7 _ B7 五、發明說明(59) k兀之資料之每一位兀之“異或“運算裝置,解碼裝置也 係相同鍵與資料之每一位元之“異或“運算裝置。鍵緩衝 器1 5 0 7之上位4位元係被固定之鍵,下位4位元係位址信 號線下位4位元1 5 0 9之資料被儲存者。 資料由資料處理裝置A(CPU)被轉送之情形的動作與在 本發明之第7實施形態之資訊處理裝置中說明者相同。 但是’不是維持被加密地被輸入信號線1 5 1 0,而係利 用被儲存在鍵緩衝器1 507之加密鍵被解碼後,被輸入資料 處理裝置B(RAM) 1 502。反之,將資料處理裝置B(RAm)1502 之內部之資料轉送於資料處理裝置A(CPU)1501時,對應位 址由資料處理裝置A(CPU)1 501藉由位址線1 5 08、1509被轉 送’利用該値決定鍵緩衝器1 507之値。而且,此鍵緩衝器 1507之値與資料之“異或“結果被載於資料信號線ι51〇 。藉由異或 運算裝置1504 ,藉由採用此値與使用於 加密之鍵緩衝器1 507之鍵之“異或“結果進行解碼,被 輸入資料處理裝置A(CPU)。此時,信號線之充放電動作與 前述之第7實施形態之資訊處理裝置之實施例者完全相同 〇 經濟部智慧財4笱3'工消饽,>.作让 圖25保s兌明本發明之第1 7實施形態用之資訊處理裝置 之槪要之基本構成圖。本例係謀求載於信號線之資料之加 密之別的例子。進而,本例係在資料處理裝置與信號線之 間手圈入加密以及解碼裝置,而且自動再設定使用於加密之 鍵資訊之例。 本實施例之資訊處理裝置係由:資料處理裝置A(CPU) -62- (請先閱讀背面之注意事項再填寫本頁) k氏A H-適用Φ國國家標準(CNS)A4規格(210 X 297公餐) 544577 A7 _____ 五、發明說明(6〇) (請先閱讀背面之注意事項再填寫本頁) 1601、資料處理裝置B(RAM) 1 602、作爲加密裝置之“異或 “運算裝置1603、1 605、作爲解碼裝置之“異或“運算裝 置1 604、1 606、儲存8位元鍵之鍵緩衝器1 607、隨機數產生 裝置(RNG) 1608、5位元輸入1輸出之邏輯和運算裝置 1 609、具有5位元之大小之計數器1 6 1 0、信號線1 6 1 1所構成 。計數器1 6 1 0配合時脈信號(C L K )之邊緣之上升進行計數 ,大於5位元之部份被忽略。此處爲了說明用,設信號線 1 6 1 1之大小爲8位元,CPU爲8位元處理器。信號線之大小 於本發明中,非屬本質上者。因此,藉前述之條件之說明 ,說明本發明之全體係可以被充分接受。
經濟部智慧时產局員工消費人”作fLr'JK 在由資料處理裝置A(CPU)1601對資料處理裝置B(RAM) 1602轉送資料之情形,資料處理裝置A(CPU) 1601與時脈信 號问步轉送資料。時脈號一*被發送,§十數器1 6 1 0開始計 數。邏輯和運算裝置1 609將對於計數器之各位元全部之邏 輯和傳送於隨機數產生裝置1 608。隨機數產生裝置16〇8在 該邏輯和之値如爲0,產生8位元之隨機數,將該8位元 隨機數傳送於鍵緩衝器1 607後停止。此時,只在計數器之 値全部成爲0時,隨機數產生裝置1 608接受0之故,鍵每 3 2時脈更換使用於加密、解碼之鍵。鍵緩衝器1607對“ 異或“運算裝置1 603、1 604、1 605、1 606全部供給同一鍵。 由資料處理裝置A(CPU)對資料處理裝置B(RAM)通過信號線 16 1 1轉送之際,首先,以“異或“運算裝置16〇3將鍵緩衝 器1 607之値與資料之“異或“結果載於信號線丨6丨丨轉送。 此被加密之資料在載入資料處理裝置B(RAM)之前,取得與 Μ氏張尺受刺㈣國家標準(CNS)A4規格(210 X 297公餐) .63 - " 經濟部智^时±^_工消费:^. 544577 Α7 __ Β7 五、發明說明(61) 相同鍵緩衝器1 607之値之“異或“結果之故,被解碼成爲 原來之資料値,被輸入資料處理裝置B(RAM) 1 602。在將資 料處理裝置B(RAM)1602之資料轉送於資料處理裝置a(CPU) 1601之情形也相同。 圖26係說明本發明之第1 8實施形態用之資訊處理裝置 之槪要之基本構成圖。本例係謀求載於信號線之資料之加 密之別的例子。本例係由資料處理裝置A(CPU) 1701可以進 行鍵之重寫之例。 本實施例之資訊處理裝置係由:資料處理裝置A(CPU) 1701、資料處理裝置B(RAM)1702、作爲加密裝置之“異或 “運算裝置1 70 3、1 705、作爲解碼裝置之“異或“運算裝 置1 704、1 706、儲存8位元之鍵緩衝器1 707、信號線1 709所 構成。此處爲了說明用,設信號線1 709之大小爲8位元, C P U爲8位元處理器。信號線之大小於本發明中,非屬本質 上者。因此,藉前述之條件之說明,說明本發明之全體係 可以被充分接受。 鍵緩衝器1 707被接續於CPU1701,可以由CPU1701變更 鍵緩衝器1 707之內容。被保持於鍵緩衝器1 707之鍵資訊被 使用於由資料處理裝置A(CPU) 1701來之輸出資料之加密、 輸入資料之解碼。除了可以由資料處理裝置A(CPU) 1701進 行鍵之重寫外,其它之構成與本發明之第1 5實施形態之實 施例相同。 圖27係說明本發明之第19實施形態用之資訊處理裝置 之榨ί要之基本構成圖。本例係加密載於信號線之資料,而 卜紙張〈复適用中國國家標準(CNS)A‘丨規格(210 X 297公釐) -64 - --------------裝--- (請先閱讀背面之注意事項再填寫本頁) 訂:
544577 A7 __ B7 經濟郎智慧財產局員工消费合汴社巧 五、發明說明(62) 且解碼儲存資料之例。 本實施例之資訊處理裝置係由:資料處理裝置A(CPU) 1301、資料處理裝置B(RAM)1302、作爲加密裝置之“異或 “運算裝置1 303、作爲解碼裝置之“異或“運算裝置1306 、信號線1307所構成。“異或“運算裝置13〇3、1 306係全部 計算同一鍵Key與資料之“異或“結果而輸出者。 由資料處理裝置A(CPU) 1301被輸出之資料藉由“異或 “運算裝置1 303被加密,通過信號線1 307被轉送於資料處 理裝置B(RAM) 1 302,但是在被輸入資料處理裝置b(RAM) 1302之前,藉由“異或“運算裝置1 306被解碼後,被輸入 資料處理裝置B (RAM) 1 302。 與本發明之第6實施形態不同,於本實施例中,資料 處理裝置B(R AM )1302內之資料成爲未被加密之原來之資料 ’此時,由資料處理裝置A(CPU) 1301對資料處理裝置 B(RAM)1302轉送之資訊在信號線上被加密。因此,要由信 號線之充放電電流推測被傳送之資訊,變得很困難。 圖28係說明本發明之第20實施形態用之資訊處理裝置 之槪要之基本構成圖。本例係加密載於信號線之資料,而 且解碼儲存資料之例。進而使用利用隨機數之鍵之例。 本實施例之資訊處理裝置係由:資料處理裝置A(CPU) 14〇1、資料處理裝置B(RAM) 1402、信號線1410、作爲加密 裝置之“異或“運算裝置1 403以及作爲解碼裝置之“異或 “運算裝置141 2、隨機數產生裝置(RNG ) 1 409、鍵緩衝器 140 6、1407 所構成。 (請先閱讀背面之注意事項再填寫本頁)
夂紙張尺/1適用中S國家標準(CNS)A4規格(210 X 297公釐) -65- 544577 A7 ____B7___ 五、發明說明(63) 隨機數產生裝置1 4 0 9係接受資訊處理裝置啓動時之重 置信號(Reset )而動作,產生8位元之隨機數而後停止, 直到再度被輸入重置信號爲止係維持停止。又,鍵緩衝器 係儲存8位元之隨機數者,由8個之正反器所構成。此處 爲了說明用,設信號線14 10之大小爲8位元,CPU爲8位元 處理器。信號線之大小、CPU之位元數於本發明中並非本質 上的。因此,藉前述之條件之說明,說明本發明之全體係 可以被充分接受。又,信號線14 10之控制方式係設爲靜態 信號線控制方式。本例之效果於預先充電信號線控制方式 中也相同。 除了重置時,啓動隨機數產生裝置1 409設定新的8 位元鍵之部份,本實施例與本發明之第1 9實施形態之資 訊處理裝置之實施例相同。因此,於鍵緩衝器設定隨機數 之鍵以後之動作也相同。因此,藉由在信號線之充放電之 消耗電力與本來之資料爲不同,再者,使用於加密之鍵每 次重置時變化之故,要由消耗電力推測原來之資料更爲困 難。 圖29係說明本發明之第2 1實施形態用之資訊處理裝置 之基本構成圖。本例係謀求載於信號線之資料之加密之例 。進而,本例係利用隨機數設定鍵資訊之例。
本實施例之資訊處理裝置係由:資料處理裝置A(CPU) 160 1、資料處理裝置B(RAM) 1 602、作爲加密裝置之“異或 “運算裝置1 60 3、作爲解碼裝置之“異或“運算裝置1 606 、儲存8位元之鍵之鍵緩衝器1 607、隨機數產生裝置(RNG -66 - (請先閱讀背面之注意事項再填寫本頁) Μ氏張 用中國@家標準(CNS)A4規烙(210x297公釐) 經 濟 部 智 慧 財 產 局 t 作 544577 A7 —____B7__ 五、發明說明(64 ) )1608、5位元輸入1輸出之邏輯和運算裝置1609、具有 5位元之大小之計數器1 6 1 0、信號線1 6 1 1所構成。計數器 1 6 1 0配合時脈信號(CLK )之邊緣之上升進行計數,大於5 位元之部份被忽略。此處爲了說明用,設信號線1 6 1 1之大 小爲8位元,CPU爲8位元處理器。信號線之大小於本發明 中,非屬本質上者。因此,藉前述之條件之說明,說明本 發明之全體係可以被充分接受。 在本例中,由資料處理裝置A(CPU)1601對資料處理裝 置B(RAM) 1 602轉送資料之情形,資料處理裝置A(CPU)1601 與時脈信號同步轉送資料。時脈信號一被發送,計數器 1610開始計數。邏輯和運算裝置1 609將對於計數器之各位 元全部之邏輯和傳送於隨機數產生裝置1 608。隨機數產生 裝置1608在該邏輯和之値如爲0,產生8位元之隨機數, 將該8位元隨機數傳送於鍵緩衝器1 607後停止。此時,只 在計數器之値全部成爲0時,隨機數產生裝置1 608接受 〇之故,鍵每3 2時脈更換使用於加密、解碼之鍵。鍵緩 衝器1 607對“異或“運算裝置1603、1 606全部供給同一 鍵。 由資料處理裝置A(CPU)對資料處理裝置B(RAM)通過信 號線1 6 11轉送之際,首先,以“異或“運算裝置1 60 3將鍵 緩衝器1 607之値與資料之“異或“結果載於信號線1611轉 送。此被加密之資料在載入資料處理裝置B(RAM)之前,取 得與相同鍵緩衝器1 607之値之“異或“結果之故,被解碼 成l:与原宋、乙資料値’被輸入資料處理裝置b ( r a Μ) 1 6〇2。在 Ρ氏張Κ ΐ 用中S國家標準(CNS)A4規恪(210 X 297公釐) -67- (請先閱讀背面之注意事項再填寫本頁)
544577 A7 ____ B7 經濟部智^財產笱8工消费合作:?:,:::3 五、發明說明(65) 依據信號線1 6 1 1之充放電之消耗電力與本來之資料不同, 進而,使用於加密之鍵定期變化。因此,要由信號線1 6 1 1 之消耗電力推測原來之資料,變得很困難。 圖30係說明本發明之第2 2實施形態用之資訊處理裝 置之基本構成圖。本例係謀求載於信號線之資料之加密之 例。進而,本例係具有可以進行鍵資訊之設定、變更之裝 置之例。 本實施例之資訊處理裝置係由:資料處理裝置A(CPU) 、資料處理裝置b(ram)、作爲力α密裝置之“異或“運算裝 置 1703、作爲解碼裝置之“異或“運算裝置1 706、儲存 8位元之鍵緩衝器Π07、信號線1 709所構成。此處爲了 說明用,設信號線1 709之大小爲8位元,CPU爲8位元處 理器。信號線之大小於本發明中,非屬本質上者。因此, 藉前述之條件之說明,說明本發明之全體係可以被充分接 受。 鍵緩衝器1707被接續於CPU1701,可以由CPU1701變更 鍵緩衝器1 707之內容。被保持於鍵緩衝器1 707之鍵資訊被 使用於由資料處理裝置A(CPU)1701對資料處理裝置B(RAM) 通過ί§號線1 7 0 9所被傳迭來之資料之加幣以及解碼之雙方 。除了可以由資料處理裝置A(CPU) 1701進行鍵之重寫外, 其它之構成與本發明之第丨9實施形態之實施例相同。因此 ,省略其之動作之詳細說明。 又,以下之由第23至第29爲止之發明之實施形態係 在P吓謂之半導體記憶裝置或被包含於更大之資訊處理裝置 (請先閱讀背面之注意事項再填寫本頁)
..
k紙巧diig用中國國家標準(CNS)A‘i規格(210 X 297公釐) -68- 544577 A7 B7 五、發明說明(66) 之半導體記憶裝置之部份,適用本發明之基本思想之例。 因此,可以使以下之第23至第29爲止之發明之實施形態 適用於例如被包含於所謂之微電腦系統之記憶部。進而, 適用本例之方法於此種大的半導體系統之記憶部,進而於 全體系統之資訊之處理之際,當然可以配合適用諸本發明 〇 圖31係說明本發明之第23實施形態用之資訊處理裝置 之基本構成圖。 第23之實施例之資訊記憶裝置7001係所謂半導體記憶 裝置之例。 本半導體記憶裝置與基本的半導體記憶裝置相同,具 有:記憶體單元陣列7002、位址解碼器7005、以及資料匯 流栘卩7007。而且,本例爲了信號之解碼,具有加密裝置 7 00 3、解碼裝置7004、密碼鍵記憶裝置7006。 此處,記億體單元陣列7002之構成本身依循通例便已 足多句。 記憶體單元在很多例子中係由1電晶體、1電容器所 構成。進而又也可以採用其它之形態。 圖32係顯示記憶體單元陣列7002之代表性之例之電路 圖。圖32以虛線所包圍之區域66係相當於1個之記憶體單 元之區域。各記憶體單元66藉由各位元線65被接續於各別 之讀出放大器60、61。 另一方面,藉由各字元線6 4被接續於各別之字元線驅 動器62、63。對於此種半導體記憶體裝置,適用本發明之 Μ氏張Κ,Ί適用中國國家標準(CNS)A4規格(210 X 297公t ) -69-
言— · (請先閱讀背面之注意事項再填寫本頁)
544577 A7 ____ B7____ 五、發明說明(67) 技術思想,能達成關於安全性極爲有用之效果。又,圖3 2 所示之讀出放大器60、6 1之輸出例如成爲圖3 1之記億體單 元陣列7002之讀出資料。另一方面,依循記憶體單元陣列 7 0 0 2之寫入資料’通過位元線6 6,充放電藉由字元線被選 擇之δδ if、體卓兀6 6之電谷器。又,在利用以下所示之記憶 體單元陣列之本發明之實施之諸形態中,利用本例之記憶 體單元陣列便很足夠。當然作爲本發明之其它之實施形態 不用說也可以使用其它形態之記憶體單元陣列。 以下,說明本例之動作之詳細。對記憶體單元陣列 7 00 2之資料之寫入,係如下之動作。資料由資料匯流排 7 007被傳送於加密裝置7003。而且在加密裝置7003中參考密 碼鍵記憶裝置(鍵緩衝器)7006內之資訊,藉由加密裝置 7003,資料被加密。另一方面,以位址匯流排7008被指定 之位址藉由位址解碼器7005被解碼,當成字元選擇信號被 傳送於記憶體單元陣列7002。在記億體單元陣列中,藉由 此被解碼之位址,選擇應寫入資料之記憶體單元。而且, 藉由加密裝置7003被加密之資料被寫入記憶體單元。 又,由記億體單元陣列7002之資料之讀出,係如下之 動作。在位址匯流排7008被指定之位址藉由位址解碼器 7 00 5被解碼,當成字元選擇信號被傳送於記憶體單元陣列 7 00 2。而且,藉由字元選擇信號被選擇之記憶體單元之內 容被讀出。被讀出之記憶體單元之內容被送往解碼裝置 7 00 4 = 解碼裝置700 4參考由密碼鍵記憶裝置(鍵緩衝器) (請先閱讀背面之注意事項再填寫本頁)
K纸張又t適用中國S家標準(CNS)A4規格(210x297公釐) -70- 544577 A7 B7 % 查 Η 費 五、發明說明(68) 7 00 6取出之密碼鍵資訊,進而解碼。如此’被解碼之資料 被輸出於資料匯流排7007。又’此處,密碼鍵記憶裝置 7006之鍵資訊可以由其之外部重寫。有關本詳細說明書之 本實施例以外之例之密碼鍵記憶裝置可以說是相同。 如此,在本發明之一實施例中’在將由資料匯流排 7007被送來之資料儲存於記憶體單元陣列7002之前,被施 行加密,由記憶體單元陣列7002讀出資料之際’被施行解 碼,被輸出於資料匯流排7007。 因此,於包含記憶體單元陣列之半導體裝置中’可以 與至目前爲止說明之諸資訊處理裝置相同地處理。此結果 爲:實際被記憶於記憶體單元上之資料之位元形式與欲記 憶之資料不同之故,要由單元上之資料之寫入、讀取時之 消耗電流形式推測單元上之資料’變得很困難。 如此,對於具有通例之記億體單元之半導體記億裝置 ,也可以適用本發明之諸思想。不用說係不限定於本例以 及以下之諸例。又,在上述之例中,言及一般之矩陣狀之 記億體陣列之行的選擇之位址。但是,對於該記憶體陣列 之歹U,也可以適用本例之發明思想。進而,於記億體陣列 之行列之雙方也可以適用本發明之思想。 以此爲背景,在以下之實施之諸形態中,稱所謂半導 體記憶裝置爲資訊處理裝置。因此,於本詳細說明書中, 資訊處理裝置也包含所謂之半導體記憶裝置。 圖33係說明本發明之第24實施形態用之資訊處理裝置 之纖本構成圖。本例係所謂之半導體記憶裝置之例。本例 (請先閱讀背面之注意事項再填寫本頁)
訂·
‘紙張义度適用中國國家標準(CNSM4規格(210 x 297公釐) -71 - 544577 A7 — B7 五、發明說明(69) 在加密方面,使用密碼鍵。 (請先閱讀背面之注意事項再填寫本頁) 本實施例之資訊記憶裝置與通例之半導體記憶裝置相 同,具有:記憶體單元陣列7002、位址解碼器7005以及資 料匯流排7007。而且,爲了信號之加密以及解碼,具有: 加密裝置7003、解碼裝置7004、密碼鍵記憶裝置7006、密碼 鍵記憶裝置之鍵、由位址資訊之一部份產生新的密碼鍵用 之E〇R電路7109。此處,記憶體單元陣列7002之構成依循通 例便已足夠。 對記憶體單元陣列7002之資料之寫入’係如下之動作 〇 資料藉由資料匯流排7007被傳送於密碼鍵記憶裝置 7 006。而且,在密碼鍵記憶裝置7006中,將密碼鍵記憶裝 置7 006內之資訊與位址匯流排7008之資訊在“異或“運算 裝置7 109合成。利用如此獲得之密碼鍵’由資料匯流排 700 7被傳送來之資料藉由加密裝置7003被加密。另一方面 ,在位址匯流排7008被指定之位址藉由位址解碼器7005 被解碼,當成字元選擇信號被傳送於記憶體單元陣列7002 〇 在記憶體單元陣列中’藉由此被解碼之位址’選擇應 寫入資料之記憶體陣列。如此,藉由加密裝置7003被加密 之資料被寫入記憶體單元。 又,由記憶體單元陣列來之資料之寫入’係如下之動 作。在位址匯流排7008被指定之位址藉由位址解碼器 7 0〇5按解碼,當成字元選擇信號被傳送於記憶體單元陣列 :氏張1¾適用士國0家標準(CNS)Al規格(210x297公t ) - 72 - 544577 A7 ____ B7 五、發明說明(70) 700 2。而且,藉由字元選擇信號被選擇之記憶體單元之內 容被讀出。被讀出之記憶體單元之內容被送往解碼裝置 7004。 解碼裝置7004利用將密碼鍵記憶裝置(鍵緩衝器) 7006內之資訊與位址匯流排7008之資訊於EOR電路7 109合成 所得之密碼鍵,解碼由記憶體單元被讀出之內容。如此, 被解碼之資料被輸出於資料匯流排7007。 如此,在將由資料匯流排7007被傳送來之資料儲存於 記億體單元陣列7002之前,被施行加密,另一方面,在由 記億體單元陣列讀出資料之際,被施行解碼,被輸出於資 料匯流排7007。因此,半導體記憶裝置可以與普通之資訊 記億裝置同等處理。 此結果爲:被記憶於單元上之資料之位元形式與欲記 憶之資料不同之故,要由單元上之資料之寫入、讀取時之 消耗電流形式推測單元上之資料,變得很困難。 圖34係說明本發明之第25實施形態用之資訊處理裝置 之基本構成圖。本例係所謂之半導體記憶裝置之例。本例 雖在加密方面使用密碼鍵,但是,設此密碼鍵爲自動初期 化者。 本實施例之資訊記憶裝置係在圖3 1之實施例之密碼鍵 記億裝置7006接續密碼鍵自動初期化裝置7210,藉此密碼 鍵自動初期化裝置72 1 0進行密碼鍵初期化者。本例之其它 溝成與前述之例相同之故,省略其之詳細說明。 密碼鍵自動初期ί匕裝置( encryption key auto Μ氏張< t適用中國國家標準(CN:S)A4規格(210 χ 297公釐) -73- (請先閱讀背面之注意事項再填寫本頁) 裝 ·
544577 A7 B7 五、發明說明(71) initializating device) 7210係使用通例之隨機數產生裝置, 設定初期値之構成。資訊處理裝置在啓動或重置啓動之際 ,密碼鍵自動初期化裝置72 10藉由隨機數自動產生密碼鍵 ,在密碼鍵記億裝置7006設定密碼鍵。藉由此,在啓動或 重置啓動之際,密碼鍵被變更,即使在儲存相同之資料之 情形,每次啓動在單元上之資料之寫入、讀出時之消耗電 流形式不同。 因此,要由消耗電流形式簡單推測單元上之實際資料 有其困難。 圖35係說明本發明之第26實施形態用之資訊處理裝置 之基本構成例。本例係所謂之半導體記憶裝置之例。本例 係於加密方面也進行控制是否進行加密者。 本實施例之資訊記憶裝置具有:記憶體單元陣列7002 、位址解碼器7005、加密裝置7003、解碼裝置7004、密碼鍵 記億裝置7006、加密區域指定寄存器73 1 1、加密判定電路 (encryption decision device) 7312。此處,記憶體單元陣 列7〇02之構成依循通例便已足夠。 記憶體單元陣列7002藉由位址値被分類爲複數之區域 ,對於各別之區域,以加密區域指定寄存器73 1 1指定是否 進行加密。加密判定電路73 12藉由顯現於位址匯流排7008 之f立址値以及加密區域指定寄存器7 3 1 1之値,判定是否進 行密。 圖20係顯示本例使用之加密判定電路(encryption decision device)之一實施例。此例與前述者相同。在此加
言 (請先閱讀背面之注意事項再填寫本頁)
Γ、^ :¾〈隻1¾用中@國家標準(CNS)A4規格(210 X 297公釐) -74 - 544577 Α7 — Β7 五、發明說明(72) 密判定電路之實施例中,參考分割記憶體之際之上位P位元 份,將記憶體陣列之區域以P位元之各別之狀態辨識,分割 爲2 A P之區域。加密區域指定寄存器7 3 1 1具有2 Δ p位元之長 度,各位元對應記憶體陣列上之1個之區域,控制是否進 行加密。 對於加密區域指定寄存器73 1 1之各位元與表示相當於 該位元之位址區域之位元形式,位元全部成爲1地夾住 Ν〇丁後,取得與加密區域指定寄存器之該位元之邏輯積。 此m輯積爲1時,進行加密,爲0時,不進行加密。對於 加密區域指定寄存器73 1 1之各位元,製作同樣之電路,之 後,以OR電路7 3 14取得邏輯積全部之位元之邏輯和。此邏 輯手口爲1時,進行加密,爲0時,不進行加密。 接著,以邏輯積運算裝置73 13計算加密判定電路7312 之輸ί出與密碼鍵之AND之邏輯積。邏輯積運算裝置7313之 輸tB在進行加密之際,雖然成爲與密碼鍵相同之値,但是 在不進行加密時,輸出〇。 加密裝置700 3—被給予0作爲密碼鍵,輸入與輸出變 成f目等之故,與不進行加密成爲等效。 讀出之解碼之順序與寫入相同,藉由位址之値與加密 區ί或指定寄存器73 1 1之値,控制進行解碼之際之密碼鍵爲 〇豆交爲密碼鍵之値,進行解碼。 如此,藉由位址將記憶體單元陣列分割爲複數區域, 於各別之區域可以設定加密之有無。在被施以加密之區域 中,被記錄於單元上之資料之位元形式與欲記憶之資料不 (請先閱讀背面之注意事項再填寫本頁) .
Μ氏張义复^5用由围國家標準(CNS)A4規格(21〇χ 297公釐) -75- 544577 A7 B7 五、發^明說明(73) 同之故’要由單兀上之資料之寫入、讀出時之消耗電流形 式簡單地推測單元上之實際的資料變得困難。 由第27實施形態至第28實施形態係在一個之裝置內具 有所謂之半導體g5憶裝置與其它之資訊處理裝置之例。 圖3 6係說明本發明之第27實施形態用之資訊處理裝置 之基本構成圖。 在本例中,設在資訊記憶裝置7052儲存預先被加密之 資米斗者,說明此以後之動作。又,此被加密之資料之儲存 可以藉由至目前爲止說明之諸方法進行。本實施例之資訊 記'丨意裝置係資料處理裝置705 1、資訊記憶裝置7052以資料 匯ί荒排705 7被接續。而且,在資料處理裝置705 1與資料匯 流担F 705 7之間設置解碼裝置705 3以及儲存以解碼裝置解碼 密ί馬用之鍵資訊之鍵緩衝器7056。 此處,解碼裝置、鍵緩衝器本身以至目前爲止說明者 便已很足夠。 又,如前述般地,藉由被儲存在解碼裝置7053與鍵緩 衝器7056之密碼鍵可以解碼之形式被加密之資訊被預先儲 存在資訊記憶裝置7052。被加密之資訊藉由資料匯流排 7 05 7被傳送於解碼裝置705 3,藉由解碼裝置705 3被解碼。而 且,被解碼之資料藉由解碼裝置705 3被傳送於資料處理裝 置7 05卜 因此,流經資訊記憶裝置或信號線之資訊具有與在資 料〖截埋裝置被使闬之資訊不同之位元形式’要由資訊記憶 裝遥7052或資料匯流排705 7之消耗電流形式推測資訊有其 (請先閱讀背面之注意事項再填寫本頁) ---裝
Ρ氏張用中Θ阀家標進(CNS)A‘l規格(210x297公t ) -76- 544577 A7 __ B7 五、發明說明(74) 困難。 圖3 7係說明本發明之第28實施形態用之資訊處理裝置 之基本構成圖。本例係於資料之解碼使用密碼鍵之例。 在本例中,係預先被加密之資料被儲存於資訊記憶裝 置7 0 52者,說明此以後之動作。又,此被加密之資料之儲 存可以藉由至目前爲止說明之諸方法進行。本實施例之資 訊記憶裝置係資料處理裝置705 1、資訊記億裝置7052以資 料匯流排7057被接續。而且,在資料處理裝置705 1與資料 匯流排705 7之間設置:解碼裝置7053以及儲存以解碼裝置 解碼密碼用之鍵資訊之鍵緩衝器7056、以及位址匯流排 705 8。此處,解碼裝置、鍵緩衝器本身以至目前爲止說明 者便已很足夠。 解碼裝置705 3作爲解碼之際之密碼鍵,將計算資訊記 憶裝置705 2之儲存之位址之一部份與被儲存於鍵緩衝器 705 6之密碼鍵之EOR者當成密碼鍵使用。以藉由解碼裝置 7 05 3可以解碼之形式被加密之資訊被預先儲存於資訊記憶 裝置705 2。 資料處理裝置705 1 —對位址匯流排705 8輸出位址資訊 ,資訊記憶裝置7052將在資料匯流排被加密之狀態之資料 維持原i地輸出於資料匯流排7057。資訊記憶裝置70 5 2之 儲存位址之一部份與藉由EOR電路7054計算與被儲存在鍵緩 衝器7056之密碼鍵之EOR之解碼鍵被加密之資訊被當成鍵送 往解碼裝置705 3。而且,藉由此鍵,解碼資料匯流排7057 h之資訊,送往資料處理裝置7 0 5 1 ◦ 仏紙張瓦度適用中國國家標準(CNS)A4規格(210 X 297公釐)
唑齊郎智$財臺苟3、工每费.>^^5: -77- 言 (請先閱讀背面之注意事項再填寫本頁)
544577 A7 _______B7__ 五、發明說明(75) 在此情形,流經資訊記憶裝置7 〇 5 2或資料匯流排7 0 5 7 之資訊具有與在資料處理裝置705 1被使用之資訊不同之位 元肜式。又,每一儲存位址加密之鍵資訊不同之故,消耗 電力即使爲相同値,依據位址被加密爲不同位元形式。因 此,要由資訊記憶裝置或信號線之消耗電流形式推測資訊 ,t匕前述第2 7實施形態之發明更爲困難。 圖38係說明本發明之第29實施形態用之資訊處理裝置 之基本構成圖。本例係具有所謂之半導體記憶裝置與其它 之資訊處理裝置之例。 本貫施例之貝$ 彳思裝置係:資料處理裝置7051、資 訊記憶裝置7052以資料匯流排7057被接續。而且,在資料 處理裝置7 0 5 1與資料匯流排7 0 5 7之間設置:解碼裝置7 0 5 3以 及儲存以解碼裝置解碼密碼用之鍵資訊之鍵緩衝器7056, 以及位址匯流排7058。進而,爲了指定加密記憶區域之哪 個區域之資料,具有AND電路1 1 1 2、加密區域指定寄存器 731 1、加密判定電路73 12。此處,資訊記憶裝置705 2之構成 依循通例便已足夠。又,解碼裝置、鍵緩衝器本身等個別 之手段例如以至目前爲止說明者便已很足夠。 主要說明本實施形態之特徵之加密區域之指定之動作 〇 對於各別之記億區域是否進行加密,係以加密區域指 定寄存器73 1 1指定。加密判定電路73 1 2係藉由顯現於位址 隱流排705 8之位址値與加密區域指定寄存器7 3 1 1之値,判 定是否進行解碼。加密判定電路之構成與前述圖20係相同 (請先閱讀背面之注意事項再填寫本頁) —裝
k氏張適用中因阀g標準(CNSM4規格(210 x 297公f ) -78- 544577 Α7 ___^ Β7 五、發明說明(76) 。以藉由解碼裝置705 3可以解碼之形式被加密之資訊被預 先儲存於資訊記憶裝置7052。資料處理裝置705 1 —對位址 匯流排705 8輸出位址資訊,資訊記憶裝置705 2於資料匯流 排輸出被加密之狀態之資料。加密判定電路73 1 2參考被輸 出於位址匯流排7 05 8之位址値之一部份,以及加密區域指 定寄存器73 1 1之値,判定該位址之資料是否被加密,在被 加密之情形,送回1 ,在未被加密之情形,送回〇。 加密判定電路73 1 2之輸出係以AND電路111 2取得與鍵緩 衝器705 6之AND。其結果在存取被加密之位址區域之情形 ,f建緩衝器705 6之內容被傳達於解碼裝置7053,在存取未 被ίΐ口密之位址區域之情形,0傳達於解碼裝置7053。解碼 裝® 705 3成爲EOR電路之故,0 —被傳達,將被輸入之値原 樣ί專達於資料處理裝置705 1。因此,被加密之區域之資料 使闬鍵緩衝器7056之値,被正確解碼,反之,未被加密之 區ί或之資料原樣地被傳達於資料處理裝置705 1。在被施行 加密之區域中,顯現於資料匯流排7057之位元形式或被記 憶方令資訊記憶裝置705 2之資料之位元形式與實際之資料不 同之故,要由資訊記憶裝置705 2之讀取時之消耗電流形式 或資料匯流排7 05 7所消耗之電流形式推測實際之資料有其 困難。 圖39係說明本發明之第3 0實施形態用之資訊處理裝置 之:基取構成圖。本例係具有所謂之半導體記憶裝置與其它 之發訊處理裝置之半導體系統之例。 本實施例之隨機轉送控制裝置係藉由:記憶轉送來源 -79- (請先閱讀背面之注意事項再填寫本頁)
Μ氏張弋芰述用中S國家標準(CNS)A4規格(210x297公釐) 544577 經濟部¾1¾財4局⑽、工,:肖费、-> A7 B7 五、發明說明(77) 之位址之位址寄存器1 8002、以及記億轉送目的地之位址之 位址寄存器1 800 3、以及切換轉送來源、轉送目的地寄存器 用之多路轉換器1 8004、以及更新轉送來源、轉送目的地位 址寄存器之値用之加法器1 8005、以及取得位址寄存器與隨 機數之EOR,將轉送位址之轉送順序隨機化用之“異或“運 算裝置1 8007、以及產生使用於以“異或“運算裝置1 8007 改變轉送順序用之“異或“運算之隨機數値之隨機數產生 裝置18006、以及計數轉送次數用之計數器1 8009、以及暫 時保管改變順序所被產生之位址之位址緩衝器1 8008、暫時 保管被轉送之資料之資料緩衝器1 80 1 1、保存隨機化轉送順 序時之位址之位址寄存器、控制這些之各電路,實行轉送 之控制電路180 12所構成。首先,轉送來源位址被設定於轉 送來源位址寄存器1 8002、轉送目的地位址被設定於轉送目 的ί也位址寄存器1 8003、轉送字節數被設定於計數器1 8009 。It匕處,被設定於計數器之轉送字節數之初期値採用2之 累乘之値。作爲初期値被設定於轉送來源位址寄存器18002 、奉專送目的地位址寄存器1 803之値以轉送字節數計算餘數 時,必須成爲0之値。接著,依序說明控制裝置1 80 1 2之轉 送鼠ί作。 STEP0 :首先,由控制電路18012對隨機數產生電路 180 06送出隨機數產生要求,在隨機數產生電路18006中, 產生保持轉送前比轉送字節數還小之値的隨機數。 STEP 1 ·_接著,由控制電路1 80 1 2對於多路轉換器1 8004 選蚕澤轉送宋源位址寄存器1 8002地,傳送出選擇信號,通過 Λ d这用山國囤家標進(CNSM4規格(210 X 297公t ) -80- (請先閱讀背面之注意事項再填寫本頁) ——裝 544577 Α7 Β7 五、發明說明(78) 多路轉換器之轉送來源位址以“異或“運算裝置1 8007進行 與被保持在隨機數產生電路1 8006之隨機數値之“異或“運 算,被儲存於位址緩衝器1 8008。 STEP2 :控制電路18012將位址緩衝器1 8008之位址値輸 出方令位址匯流排,載於位址匯流排1 8032之位址値之內容載 於資料匯流排18031後,控制電路180 12將閂鎖信號傳送於 資米斗緩衝器丨80 1 1,於資料緩衝器1 80 1 1儲存資料匯流排之 値。在加法電路1 8005中,進行在轉送來源位址寄存器之値 加上1之計算。加算一終了,由控制電路1 80 1 2控制對於轉 送來源位址寄存器之閂鎖信號,於轉送來源位址寄存器儲 存力口法電路之輸出。 STEP3 :接著,控制電路18012由控制電路18012對於多 路車專換器1 8004,選擇轉送目的地位址寄存器1 8003地,傳 送tB選擇信號,通過多路轉換器之轉送目的地位址以EOR電 路1 8QQ7進行與被保持在隨機數產生電路1 8006之隨機數値 之E OR運算,被儲存於位址緩衝器1 8008。 STEP4 :控制電路18012將位址緩衝器1 8008之位址値對 位址匯流排1 8032、將資料匯流排1 80 1 1之資料値對資料匯 流捏F 1 8 03 1輸出地送出控制信號。再者,對位址匯流扫, 1 8〇3 2之位址寫入資料匯流排1 803 1上之資料地發行控制信 號。 STEP5 :在加法電路1 8005中,進行在轉送目的地位址 寄器之値加上1之計算。加算一終了,控制電路1 8 0 1 2控 制茇、ί於轉送冃的地位址寄存器1 8003之閂鎖信號,於_專送目 用七國國家標準(CNS)A4規格(210x297公t ) -81 - (請先閱讀背面之注意事項再填寫本頁) 裝 .-
544577 A7 B7 五、發明說明(79) 的地位址寄存器1 8003儲存加法電路1 8005之輸出。 STEP6 :以加法電路18010在計數器1 8009之値加上—1 ,做減去1之計算。控制電路180 12傳送對計數器1 8009之 閂鎖信號,將加法電路1 80 1 0之運算結果儲存於計數器 18009 。 STEP7 :接著,控制電路檢查計數器1 8009之內容是否 爲0,非零之情形,重複由STEP Γ開始之處理。 藉由以上之動作’依據隨機數値之不同,即使使相同 之內容對於相同之位址轉送之情形,在隨機數產生電路所 產生之隨機數値不同之故,資料之轉送順序不同,動作時 之消耗電流形式每次轉送都不同,由消耗電流形式推測是 否轉送相同之資料極爲困難。 本發明可以提供具有高安全性之資訊處理裝置。 本發明可以提供具有高安全性之資訊記憶裝置。進而 ’本發明可以提供具有高安全性之卡構件、以及資訊處理 系統。 圖面之簡單說明 圖1係顯示微電腦之基本構成。 圖2係顯示1C卡之半導體積體電路裝置之配置圖。 圖3係顯示卡系統之槪要構成圖。 圖4係顯示表示通例之1C卡用半導體裝置之1循環之 消耗電力之電流波形圖。 圖5係顯示本發明之資訊處理裝置之第1實施形態之 卜纸張< t適闬由a S家標準(CNS)A4規格(210 X 297公釐) -82- (請先閱讀背面之注意事項再填寫本頁) ..
544577 A7 B7 五、發明說明(80) 基本構成圖。 圖6係顯示資料之暫時記憶用之正反器之例圖。 圖7係顯示信號線之狀態與電力消耗用之電容器之狀 態圖,同圖之(a )係預先充電方式之情形,同圖之(b ) 係靜態方式之情形之諸例。 圖8係顯示本發明之資訊處理裝置之第2實施形態之 基本構成圖。 圖9係顯示本發明之資訊處理裝置之第2實施形態之別 的例子之基本構成圖。 圖1 0係顯示本發明之資訊處理裝置之第3實施形態之基 本構成圖。 圖11係顯示本發明之資訊處理裝置之第4實施形態之基 本構成圖。 圖12係顯示本發明之資訊處理裝置之第5實施形態之基 本構成圖。 圖1 3係顯示本發明之資訊處理裝置之第6實施形態之基 本構成圖。 圖14係顯示本發明之資訊處理裝置之第7實施形態之基 本構成圖。 圖1 5係顯示本發明之資訊處理裝置之第8實施形態之基 本構成圖。 圖1 6係顯示本發明之資訊處理裝置之第9實施形態之基 本構成圖。 關1 7係顯示本發明之資訊處理裝置之第丨〇實施形態之 83- (請先閱讀背面之注意事項再填寫本頁) 氏張又度適用中國园家標準(CNS)A4規格(210 X 297公釐) 544577 A7 B7 經濟部智.^时產局3'工消費合汴社. 五、發明說明(81) 基本構成圖。 圖1 8係顯示本發明之資訊處理裝置之第1 1實施形態之 基本構成圖。 圖1 9係顯示本發明之資訊處理裝置之第1 2實施形態之 基本構成圖。 圖2 0係顯示加密判定電路之一例圖。 圖2 1係顯示本發明之資訊處理裝置之第1 3實施形態之 基本構成圖。 圖22係顯示本發明之資訊處理裝置之第14實施形態之 基本構成圖。 圖23係顯示本發明之資訊處理裝置之第15實施形態之 基本構成圖。 圖24係顯示本發明之資訊處理裝置之第16實施形態之 基本構成圖。 圖25係顯示本發明之資訊處理裝置之第17實施形態之 基本構成圖。 圖26係顯示本發明之資訊處理裝置之第18實施形態之 基本構成圖。 圖27係顯示本發明之資訊處理裝置之第19實施形態之 基本構成圖。 圖2 8係顯示本發明之資訊處理裝置之第20實施形態之 lft本構成圖。 圖29係顯示本發明之資訊處理裝置之第21實施形態之 味本_成圖。 (請先閱讀背面之注意事項再填寫本頁)
P氏張< 1適用中國S家標準(CNSM4規格(210 X 公釐) -84- 544577 經濟部智2財4局員工消费;>^吐:^'1-< A7 B7 五、發明說明(82) 圖30係顯示本發明之資訊處理裝置之第22實施形態之 基本構成圖。 圖3 1係顯示本發明之資訊處理裝置之第23實施形態之 基本構成圖。 圖3 2係顯示記憶體單元陣列之一例圖。 圖3 3係顯示本發明之資訊處理裝置之第24實施形態之 基本構成圖。 圖34係顯示本發明之資訊處理裝置之第25實施形態之 基本構成圖。 圖3 5係顯示本發明之資訊處理裝置之第26實施形態之 基本構成圖。 圖36係顯示本發明之資訊處理裝置之第27實施形態之 基本構成圖。 圖3 7係顯示本發明之資訊處理裝置之第28實施形態之 基本構成圖。 圖3 8係顯示本發明之資訊處理裝置之第29實施形態之 基本構成圖。 圖39係顯示本發明之資訊處理裝置之第30實施形態之 基本構成圖。 圖4 0係顯示鍵緩衝器之構裝例圖。
K要元件對照表 0 10 1 資料處理裝置A
0 10 2 資料處理裝置B (請先閱讀背面之注意事項再填寫本頁)
氏張丈t適用士因园家標準(CNS)A4規格(210: 297 公 t ) -85- 544577 A7 B7 五、發明說明(83) 經濟部智3財4^m'x.;'^tr> ΐ 0103 “異或“運算裝 0104 “異或“運算裝 0105 反相器 0107 PMOS閘極電路 0108 NMOS閘極電路 0109 電阻器R 01 1 0 電容器C 0111 閂鎖電路 0112 閂鎖電路 0113 信號線 0114 電力產生裝置C 020 1 資訊處理裝置A 020 2 資訊處理裝置B 02 13 信號線 025 1 資訊處理裝置A 02 5 2 資訊處理裝置B 030 9 僞信號線 041 1 邏輯積運算裝置 070 6 隨機數產生裝置 08 0 5 鍵緩衝器 146 1 〜1468 移位寄存器 70 0 2 記憶體單元陣列 7 0 0 3 加密裝置 7 0 0 4 解碼裝置
言 (請先閱讀背面之注意事項再填寫本頁)
兔適闬中國國家螵準(CNS)A‘l規格(21〇χ297公餐) -86-

Claims (1)

  1. 544577 A8 B8 C8 D8 申請專利範固
    附件1 第8 9 1 1 1 8 9 3號專利申請案 中文申請專利範圍修正本 民國91年7月四日修正 > ^ is 3 -r f ί, . 2ΠΤ.^3Κ 之 $Ι£本t無變更r、質内{i^/4sr 修t£_ 經濟部智慧財產局員工消費合作社印製 1. 一種資訊處理裝置,其特徵爲: 至少具有資訊處理裝置,以及被接續於該第 裝置之信號線,對應在傳達由前述資訊處理裝置 前述信號線之電力之消耗狀態,與此電力消耗狀 力消耗被設爲可能。 2. —種種貪訊處理裝置,其特徵爲: 至少具有第1資訊處理裝置,以及第2資訊 以及連結該兩者之信號線,對應在傳達由前述第 資訊處理裝置之至少其中一方來之信號之前述镭 電力消耗狀態’決定第2電力之消耗狀態,而且 號線之第1電力消耗與前述第2電力消耗在相互 設爲可能。 3 · —種資訊處理裝置,其特徵爲: 至少具有資訊處理裝置,以及被接續於該資 之信號線,對應在傳達前述資訊處理裝置之信號 線之第1電力消耗狀態,決定第2電力之消耗狀 前述信號線之第1電力消耗與前述第2電力消耗 望値地構成。 4. 一種資訊處理裝置,其特徵爲: 至少具有資訊處理裝置,以及被接續於該資 1資訊處理 來之信號之 態不同之電 處理裝置, 1或第2之 號線之第1 ,在前述信 相反期間被 訊處理裝置 之則述信號 態,而且, 之和成爲期 訊處理裝置 (請先閱讀背面之注意事項再填寫本頁) 、π 本紙張又度適用中國國家標率(CNS ) A4規格(210 X 297公釐) 544577 冷止本有無變frt 經濟部智慧財產局員工消費合作社印製 A8 B8 C8 D8、申請專利範固 之信號線,對應在傳達前述資訊處理裝置之信號之前述信號 線之第1電力消耗狀態,決定第2電力之消耗狀態,而且, 在前述信號線之第1電力消耗期間中,不進行前述第2電力 消耗,在不進行前述信號線之第1電力消耗期間中,第2電 力之消耗被設爲可能。 5. —種資訊處理裝置,其特徵爲: 至少具有資訊處理裝置,以及被接續於該資訊處理裝置 之信號線,對應在傳達前述資訊處理裝置之數位信號之前述 信號線之信號値之反轉,電力之消耗被設爲可能。~ 6. —種資訊處理裝置,其特徵爲: 至少具有第1資訊處理裝置,以及第2資訊處理裝置, 以及連結該兩者之信號線;具備:對應依據前述第1或第2 之資訊處理裝置之至少其中一方來之數位信號之前述信號線 之第1電力之消耗狀態,對應在前述信號線之轉送信號之信 號値之反轉,進行第2電力之消耗之手段。 7. —種資訊處理裝置,其特徵爲: 至少具有資訊處理裝置,以及被接續於該資訊處理裝置 之信號線,於前述資訊處理裝置與前述信號線之間,加密由 前述資訊處理裝置來之信號爲可能,而且,解碼由前述信號 線被加密轉送之信號爲可能。 8. —種資訊處理裝置,其特徵爲: 至少具有第1資訊處理裝置,以及第2資訊處理裝置, 以及連結該兩者之信號線,能夠於前述第1資訊處理裝置或 第2資訊處理裝置之至少其中1者與前述信號線之間,加密 (請先閱讀背面之注意事項再填寫本頁) 訂 本紙張尺度適用中國國家標隼(CNS ) A4規格(210X297公釐) 544577 A8 B8 C8 D8 、申請專利範圍 由前述第1資訊處理裝置或第2資訊處理裝置來之信號,而 且,解碼由前述信號線被轉送之信號。 9. 一種資訊處理裝置,其特徵爲: ::τκ ‘ (請先閱讀背面之注意事項再填寫本頁) 至少具有第1資訊處理裝置,以及第2資訊處理裝置, 以及連結該兩者之信號線,能夠加密由前述第1資訊處理裝 置來之信號,解碼由該被加密之第1資訊處理裝置來之信號 ,輸入第2資訊處理裝置,而且,加密前述第2資訊處理裝 置之輸出,解碼由該被加密之第2資訊處理裝置來之信號, 輸入第1資訊處理裝置。 10. —種資訊處理裝置,其特徵爲: 至少具有資訊處理裝置,以及資訊記憶裝置,以及被接 續於至少前述資訊處理裝置之信號線,至少對前述資訊記憶 裝置之資訊之儲存係加密該應儲存之資訊而進行,而且,可 以進行被儲存於前述資訊記憶裝置之資訊之解碼。 11. 一種資訊處理裝置,其特徵爲: 經濟部智慧財產局員工消費合作社印製 至少具有資訊處理裝置,以及資訊記憶裝置,以及被接 續於至少前述資訊處理裝置之信號線,至少對前述資訊記憶 裝置之資訊之儲存係加密該應儲存之資訊而進行,而且,解 碼被儲存於前述資訊記憶裝置之資訊,透過前述信號線,輸 入前述資訊處理裝置爲可能。 12. —種資訊處理裝置,其特徵爲: 至少具有資訊處理裝置,以及被接續於該資訊處理裝置 之信號線,由前述資訊處理裝置所被輸入之信號列使其順序 不同,被傳達於前述信號線,而且復原前述信號列之被設爲 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 544577 A8 B8 C8 D8 、申請專利範園 不同之順序爲可能。 13. —種資訊處理裝置,其特徵爲: 至少具有第1資料處理裝置,以及第2資料處理裝置, 以及接續此兩者之信號線,以及控制信號產生手段,以及在 前述信號線所被消耗之第1電力,以及消耗與在該信號線之 電力消耗不同之別的第2電力之手段,前述第1或第2資料 處理裝置被接續於消耗前述第2電力之手段,以藉由由前述 控制信號產生手段來之控制信號,不淸除被搭載於該信號線 之信號之控制方式被控制,於前述第1與第2資料處理裝置 間,透過前述信號線進行信號之轉送之際,前述第1電力消 耗與前述第2電力消耗之和成爲指定値地,因應由前述控制 信號產生手段來之信號,對於由前述第1或第2資料處理裝 置被輸出之信號,以及在該信號之轉送前,在於前述信號線 之信號,以及在該信號之轉送前,被輸入充放電裝置之信號 ,求得“異或“結果,可以使該輸出信號對消耗前述第2電 力之手段輸入。 14. 一種資訊處理裝置,其特徵爲: 經濟部智慧財產局員工消費合作社印製 六 (請先閱讀背面之注意事項再填寫本頁) 至少具有第1資料處理裝置,以及第2資料處理裝置, 以及接續此兩者之信號線,以及控制信號產生手段,以及在 前述信號線所被消耗之第1電力,以及消耗與在該信號線之 電力消耗不同之別的第2電力之手段,前述第1以及第2資 料處理裝置各被接續於消耗前述第2電力之第1手段以及消 耗前述第2電力之第2手段,、以藉由由前述控制信號產生手 段來之控制信號,不淸除被搭載於該信號線之信號之控制方 -4- 本紙張尺度適用中國國家標隼(CNS ) Α4規格(210Χ297公釐) 544577 f ΐ 1 sr 〜rrp/ί控4; '.·病無變 itf内容足承;ii-r^LL,。 A8 B8 C8 D8 六、中請專利範圍 式被控制’於前述第1與第2資料處理裝置間,透過前述信 號線進行信號之轉送之際,前述第1電力消耗與前述第2電 力消耗之和成爲指定値地,因應由前述控制信號產生手段來 之信號’對於由前述第1或第2資料處理裝置被踰出之信號 ’以及在該信號之轉送前,在於前述信號線之信號,以及在 3亥丨s號之轉送前,被輸入充放電裝置之信號,求得“異或“ 結果’可以使該輸出信號對消耗前述第2電力之手段輸入。 15.如申請專利範圍第1或2項記載之資訊處理裝置,其 中消耗前述第2電力之第2手段爲具有僞信號線。~ 16·如申請專利範圍第1項記載之資訊處理裝置,其中 消耗前述第2電力之手段爲具有僞信號線。 17 · —種資訊處理裝置,其特徵爲: 至少具有第1資料處理裝置,以及第2資料處理裝置, 以及接續此兩者之信號線,以及預先充電信號之控制手段, 以及在肖u述fa號線所被消耗之第1電力,以及消耗與在該信 號線之電力消耗不同之別的第2電力之手段,前述第1或第 2資料處理裝置被接續於消耗前述第2電力之手段,而且, 前述第2或第1資料處理裝置被接續於前述預先充電信號之 控制手段,於前述第1與第2資料處理裝置間,透過前述信 號線進行信號之轉送之際,前述第1電力消耗與前述第2電 力消耗之和成爲指定値地構成。 18.—種資訊處理裝置,其特徵爲: 至少具有第1資料處理裝置,以及第2資料處理裝置, 以及接續此等之信號線,以及預先充電該信號線用之預先充 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ 5 _ (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 544577 A8 B8 C8 D8 -fcr丐>Tj^r 年 I “:芍.^tf'rf内 撞#产 ,,:^0^4 C 經濟部智慧財產局員工消費合作社印製 、申請專利範圍 電信號線控制裝置,前述第1資料處理裝置被接續於該預先 充電信號線控制裝置,進而也被接續於互補預先充電匯流排 控制裝置,前述預先充電匯流排控制裝置被接續於前述信號 線,前述互補預先充電匯流排控制裝置係被接續於消耗與在 前述信號線之第1電力消耗不同之別的第2電力之手段,在 前述資料信號線之第1消耗電力與前述第2消耗電力之和成 爲一定地,在前述資料信號線之預先充電後,使流經匯流排 之資料位元反轉,輸入消耗第2電力之手段。 19. 如申請專利範圍第17項記載之資訊處理裝置,其中 消耗前述第2電力之第2手段爲具有預先充電僞信號線。 20. —種資訊處理裝置,其特徵爲: 至少具有第1資料處理裝置,以及第2資料處理裝置, 以及接續此兩者之信號線,以及預先充電前述信號線之預先 信號線控制手段,前述信號線在該信號線之中途至少具有反 轉裝置,夾住該反轉裝置,由正邏輯與負邏輯之信號線構成 〇 21. —種資訊處理裝置,其特徵爲: 至少具有資料處理裝置與資訊記憶裝置,以及連結彼等 之信號線,在前述資料處理裝置與前述信號線之間可以加密 ,在前述信號線與前述資訊記憶裝置之間可以解碼。 22. —'種資訊記憶裝置’其特徵爲· 可以儲存複數之資訊,藉由地址區別被儲存之複數之資 訊之儲存場所,可以記錄或讀出,儲存資訊之際,加密資訊 ,在讀出資訊之際,可以進行解碼。 (請先閱讀背面之注意事項再填寫本頁) 、1T 本紙張尺度適用中國國家標奉(CNS ) A4規格(210X297公釐) _ 6 - 544577 £·?#員^七; ^ 所Ml-tl 經濟部智慧財產局員工消費合作社印製 六 A8 B8 C8 D8申請專利範圍 23. —種資訊處理裝置,其特徵爲: 至少具有記憶裝置以及包含記憶裝置之資料處理裝置, 以及連結彼等之信號線,以及控制記憶裝置與包含記憶裝置 之資料處理裝置之間之資訊轉送之資訊轉送控制裝置,前述 資訊轉送控制裝置具有:記憶儲存轉送來源之資訊之地址用 之位址寄存器,以及記憶轉送目的地之地址用之位址寄存器 ,以及儲存計數轉送之資訊之數目用之數値之計數器,以及 遞減計數器之·値用之運算電路,以及暫時保存在記憶裝置間 轉送之資料之資料緩衝器,以及更新位址寄存器之値_用之運 算電路,以及隨機化轉送位址之轉送順序之電路。 24. —種卡構件,其特徵爲: 具有資訊處理裝置,以及被接續於該第1資訊處理裝置 之信號線,對應在傳達由前述資訊處理裝置來之信號之前述 信號線之電力之消耗狀態,與此電力·消耗狀態不同之電力消 耗被設爲可能。 25. —種十系統,其特徵爲: 至少具有終端機,以及可以被接續於前述終端機之卡構 件,前述卡構件至少具有:資訊處理裝置以及被接續於該第 1資訊處理裝置之信號線,對應在傳達由前述資訊處理裝置 來之信號之前述信號線之電力之消耗狀態,與此電力消耗狀 態不同之電力消耗被設爲可能。 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標麥(CNS ) A4規格(210X297公釐) 544577 附件2第89111893號專利申請案 中文圖式修正頁 民國91年7月29曰修正__ ,修止 補充 ο 9 X > PBD Μ /?:fi 年 -901 位元反轉 -裝置- 運算裝置 運算裝置
    骞 544577 第14圖
    第15圖
    544577 第18圖 44員明示f年7月1曰砷^戈 :,r5r^®trtit:!>i:"'r^4ir^li-b
    544577 第21圖 十-詞 f委 訐員 變示 |Tf Μ %丨 Μ A Π it提
    1113 544577 第22圖
    3胡提龙 .U “:^·!.」”
    544577 年 ν^ρ/ί撰 t ϋ /.. -' 第25圖 CLK
    1707 17〇4""U Γ>^1703 第26圖 17〇6-Λ Α_1705 -1 λ/1709 544577 第27圖
    .V ^
    第28圖
    544577 第29圖 η V 年 2 S A 氣 I CLK
    第30圖
TW089111893A 1999-06-24 2000-06-16 Data processing device, card member, and data processing system TW544577B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17875099A JP4083925B2 (ja) 1999-06-24 1999-06-24 情報処理装置、カード部材および情報処理システム

Publications (1)

Publication Number Publication Date
TW544577B true TW544577B (en) 2003-08-01

Family

ID=16053946

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089111893A TW544577B (en) 1999-06-24 2000-06-16 Data processing device, card member, and data processing system

Country Status (5)

Country Link
US (1) US7086087B1 (zh)
EP (1) EP1073021B1 (zh)
JP (1) JP4083925B2 (zh)
KR (1) KR100876041B1 (zh)
TW (1) TW544577B (zh)

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2801751B1 (fr) * 1999-11-30 2002-01-18 St Microelectronics Sa Composant electronique de securite
JP4663875B2 (ja) * 2000-12-25 2011-04-06 ソニー株式会社 情報処理装置及びデータ通信方法
JP2002268947A (ja) * 2001-03-12 2002-09-20 Toppan Printing Co Ltd 暗号化メモリ装置及びlsi装置
KR100784379B1 (ko) * 2001-04-06 2007-12-11 삼성전자주식회사 디-캡슐레이션 방지 기능을 갖는 반도체 집적 회로
WO2003042799A2 (en) 2001-11-14 2003-05-22 International Business Machines Corporation Device and method with reduced information leakage
JP3904432B2 (ja) 2001-11-16 2007-04-11 株式会社ルネサステクノロジ 情報処理装置
JP2004015141A (ja) * 2002-06-04 2004-01-15 Fuji Xerox Co Ltd データ伝送システムおよびその方法
US7549059B2 (en) * 2002-06-26 2009-06-16 Arm Limited Transferring data values via a data bus or storing data values using a selectable representation
WO2005027403A1 (ja) * 2003-09-11 2005-03-24 Renesas Technology Corp. 情報処理装置
US7562230B2 (en) * 2003-10-14 2009-07-14 Intel Corporation Data security
CN100356342C (zh) 2003-11-18 2007-12-19 株式会社瑞萨科技 信息处理装置
JP4626148B2 (ja) * 2004-01-07 2011-02-02 株式会社日立製作所 復号または署名作成におけるべき乗剰余算の計算方法
DE602005015178D1 (de) * 2004-02-05 2009-08-13 Research In Motion Ltd Speicherung auf einem chip,erzeugung und handhabung eines geheimschlüssels
EP2506486A1 (en) * 2004-02-23 2012-10-03 Lexar Media, Inc. Secure compact flash
JP3933647B2 (ja) * 2004-05-10 2007-06-20 シャープ株式会社 消費電力解析防止機能つき半導体装置
JP4551802B2 (ja) * 2005-03-29 2010-09-29 株式会社東芝 プロセッサ、メモリ、コンピュータシステムおよびデータ転送方法
JP4783104B2 (ja) * 2005-09-29 2011-09-28 株式会社東芝 暗号化/復号装置
JP2007251783A (ja) * 2006-03-17 2007-09-27 Nec Electronics Corp 半導体装置の被処理データのスクランブル/デスクランブル方法、そのプログラム、スクランブル/デスクランブル回路、及びそれらを備える半導体装置
JP4911452B2 (ja) * 2006-06-27 2012-04-04 株式会社メガチップス 半導体メモリ及びデータ授受システム
MX2008016516A (es) * 2006-06-30 2009-04-30 Vonage Network Llc Metodo y aparato para autorizar una llamada con tarjeta telefonica.
JP4960044B2 (ja) * 2006-09-01 2012-06-27 株式会社東芝 暗号処理回路及びicカード
JP2008181225A (ja) * 2007-01-23 2008-08-07 Toshiba Corp Icカード
KR101370829B1 (ko) * 2007-05-08 2014-03-10 삼성전자주식회사 데이터의 암호화/복호화 방법 및 이를 적용한 버스 시스템
JP2009064055A (ja) * 2007-09-04 2009-03-26 Hitachi Ltd 計算機システム及びセキュリティ管理方法
JP5146156B2 (ja) 2008-06-30 2013-02-20 富士通株式会社 演算処理装置
JP5175701B2 (ja) * 2008-12-05 2013-04-03 ルネサスエレクトロニクス株式会社 半導体集積回路、データの暗号化装置、暗号鍵の生成装置、及び暗号鍵の生成方法
JP5779434B2 (ja) * 2011-07-15 2015-09-16 株式会社ソシオネクスト セキュリティ装置及びセキュリティシステム
US8924740B2 (en) * 2011-12-08 2014-12-30 Apple Inc. Encryption key transmission with power analysis attack resistance
JP2014096644A (ja) * 2012-11-08 2014-05-22 Mitsubishi Electric Corp 半導体集積回路及びデータ転送方法
US9424406B2 (en) * 2014-09-09 2016-08-23 International Business Machines Corporation Asset protection based on redundantly associated trusted entitlement verification
US10318748B2 (en) * 2016-09-30 2019-06-11 Intel Corporation Techniques to protect fuses against non-destructive attacks

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4503287A (en) * 1981-11-23 1985-03-05 Analytics, Inc. Two-tiered communication security employing asymmetric session keys
FR2617976B1 (fr) 1987-07-10 1989-11-10 Thomson Semiconducteurs Detecteur electrique de niveau logique binaire
FR2638869B1 (fr) 1988-11-10 1990-12-21 Sgs Thomson Microelectronics Dispositif de securite contre la detection non autorisee de donnees protegees
US5210854A (en) * 1989-06-14 1993-05-11 Digital Equipment Corporation System for updating program stored in eeprom by storing new version into new location and updating second transfer vector to contain starting address of new version
US5029207A (en) * 1990-02-01 1991-07-02 Scientific-Atlanta, Inc. External security module for a television signal decoder
US5144664A (en) * 1990-11-16 1992-09-01 General Instrument Corporation Apparatus and method for upgrading terminals to maintain a secure communication network
FR2673295B1 (fr) 1991-02-21 1994-10-28 Sgs Thomson Microelectronics Sa Dispositif de detection de l'etat logique d'un composant dont l'impedance varie suivant cet etat.
US5461674A (en) * 1992-05-22 1995-10-24 Zenith Electronics Corp. Method and apparatus for controlling playback of recorded HDTV signals
IL102394A (en) * 1992-07-02 1996-08-04 Lannet Data Communications Ltd Method and apparatus for secure data transmission
FR2728980B1 (fr) 1994-12-30 1997-01-31 Thomson Csf Dispositif de securisation de systemes d'information organises autour de microprocesseurs
GB9502864D0 (en) * 1995-02-14 1995-04-05 Digicash Bv Cryptographic reduced instruction set processor
KR970049601A (ko) * 1995-12-26 1997-07-29 김광호 메모리 데이터 암호화 기능을 구비한 마이컴
JP3747520B2 (ja) * 1996-01-30 2006-02-22 富士ゼロックス株式会社 情報処理装置及び情報処理方法
JP3486043B2 (ja) * 1996-03-11 2004-01-13 株式会社東芝 ソフトウエア流通システムの動作方法及びソフトウエアシステム
DE19642560A1 (de) 1996-10-15 1998-04-16 Siemens Ag Elektronische Datenverarbeitungsschaltung
US6292900B1 (en) * 1996-12-18 2001-09-18 Sun Microsystems, Inc. Multilevel security attribute passing methods, apparatuses, and computer program products in a stream
US6317832B1 (en) * 1997-02-21 2001-11-13 Mondex International Limited Secure multiple application card system and process
IL131553A0 (en) * 1997-03-06 2001-01-28 Software And Systems Engineeri System and method for gaining access to information in a distributed computer system
US5991877A (en) * 1997-04-03 1999-11-23 Lockheed Martin Corporation Object-oriented trusted application framework
JPH10301492A (ja) * 1997-04-23 1998-11-13 Sony Corp 暗号化装置および方法、復号装置および方法、並びに情報処理装置および方法
US6073252A (en) * 1997-09-25 2000-06-06 Motorola, Inc. Data processing system with memory patching and method thereof
US5999623A (en) * 1997-11-05 1999-12-07 Globalstar L.P. Broadcast data access controller communication system
US6047377A (en) * 1997-12-11 2000-04-04 Sun Microsystems, Inc. Typed, parameterized, and extensible access control permissions
US6173404B1 (en) * 1998-02-24 2001-01-09 Microsoft Corporation Software object security mechanism
FR2776410B1 (fr) 1998-03-20 2002-11-15 Gemplus Card Int Dispositifs pour masquer les operations effectuees dans une carte a microprocesseur
US6295604B1 (en) * 1998-05-26 2001-09-25 Intel Corporation Cryptographic packet processing unit
AU6401999A (en) * 1998-09-28 2000-04-17 Argus Systems Group, Inc. Trusted compartmentalized computer operating system
US6654889B1 (en) * 1999-02-19 2003-11-25 Xilinx, Inc. Method and apparatus for protecting proprietary configuration data for programmable logic devices

Also Published As

Publication number Publication date
JP4083925B2 (ja) 2008-04-30
US7086087B1 (en) 2006-08-01
EP1073021B1 (en) 2011-09-28
KR100876041B1 (ko) 2008-12-26
JP2001005731A (ja) 2001-01-12
EP1073021A3 (en) 2004-07-21
EP1073021A2 (en) 2001-01-31
KR20010021026A (ko) 2001-03-15

Similar Documents

Publication Publication Date Title
TW544577B (en) Data processing device, card member, and data processing system
US7395435B2 (en) Secure memory device for smart cards
US4906828A (en) Electronic money purse and fund transfer system
US8675868B1 (en) Encrypting an address-dependent value along with code to prevent execution or use of moved code
US7036017B2 (en) Microprocessor configuration with encryption
US7080258B2 (en) IC, IC-mounted electronic device, debugging method and IC debugger
CN100356342C (zh) 信息处理装置
JPH0682405B2 (ja) テストプログラム起動方式
KR970019580A (ko) 어카운팅 장치, 정보 수신 장치 및 통신 시스템
TWI402755B (zh) 具有生命周期階段之安全記憶卡
US11232196B2 (en) Tracking events of interest to mitigate attacks
US11361111B2 (en) Repetitive side channel attack countermeasures
CN114764512A (zh) 加密密钥管理
CN107016292B (zh) 防止通过功率分析进行窃听的电子电路及防止窃听的方法
US9780949B2 (en) Data processing device and method for protecting a data processing device against tampering
JP4395261B2 (ja) 伝送データに不依存な電力消費を呈するデータバス手段を備えたデータキャリア装置
CN108491735A (zh) Nor Flash安全存储方法、装置和设备
JP6464816B2 (ja) 決済端末
JPWO2005027403A1 (ja) 情報処理装置
JP2004259287A (ja) 情報処理装置、カード部材および情報処理システム
JP4530229B2 (ja) カード認証システム
CN104036596A (zh) 一种开放式小额收付款机
JP2712148B2 (ja) テストプログラム起動方法及びテストプログラム起動装置
Taponen Tamper-resistant smart cards-Too much to ask for?
AV P5DF072EV2/T0PD4090

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees