TW519657B - Inductive charge pump circuit for providing voltages useful for flash memory and other applications - Google Patents

Inductive charge pump circuit for providing voltages useful for flash memory and other applications Download PDF

Info

Publication number
TW519657B
TW519657B TW090112533A TW90112533A TW519657B TW 519657 B TW519657 B TW 519657B TW 090112533 A TW090112533 A TW 090112533A TW 90112533 A TW90112533 A TW 90112533A TW 519657 B TW519657 B TW 519657B
Authority
TW
Taiwan
Prior art keywords
voltage
circuit
patent application
inductive element
item
Prior art date
Application number
TW090112533A
Other languages
English (en)
Inventor
Javanifard Jahanshir
Priya Walimbe
Richard B Foehringer
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Application granted granted Critical
Publication of TW519657B publication Critical patent/TW519657B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/145Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits

Description

519657 五、發明說明α) 相關申諳案之對照 本申請案係有關與本申請案同一天提出申請的專利申請 案"Regulator Design for Inductive Booster Pumop Using Pulse Width Modulation Techniquerr o 發明領域 本發明係大致有關直流(Direct Current ;簡稱DC)電壓 升壓電路,尤係有關一種其中包括用來產生用於快閃記憶 體及其他應用的一個或多個穩壓DC電壓的一電感充電泵電 路之DC電壓升壓電路。 發明背景 許多應用需要可將一輸入電源供應DC電壓升壓到一用於 專用作業的較高DC電壓之電路。電壓升壓之理由在於:經《 常只有標準化的電源供應電壓可將電源供應到電子電路。 然而,可能發生的情況是:一電路需要比可自相關聯的電 源供應器供應的電壓更高之電壓。此種電路的一個例子是 電氣可抹除可程式唯讀記憶體(Electrically Erasable Programmable Read Only Memory ;簡稱EEPROM),而通常 在本門技藝中將EEPROM稱為u快閃記憶體"。 一快閃記憶體通常包含一陣列的記憶單元,而每一記憶 單元通常儲存一位元的數位資訊。一記憶單元通常只是一 個場效電晶體(Field Effect Transistor ;簡稱FET),該 FET包含一浮接閘極,用以存放對應於一位元的數位資訊< 之一電荷(在本文中稱為”位元電荷”。更具體而言,一記 憶單元的FET包含一汲極、閘極、及一源極,其中該閘極
第6頁
519657 五、發明說明(2) 包含一控制閘極,用以起動該記憶單元上的讀取、寫入 及抹除作業;以及一浮接閘極,用以儲存數位資訊的位一 電荷。除了這些閘極之外,某些記憶單元包含一抹除 $ ’用以自該浮接閘極移除該位元電荷,因而抹除該記恢 元之内容。數位資訊的位元電荷之寫入(亦即燒錄)通^ ^ 及自FET通道經過薄的閘極氧化物而穿隧到或注入到該、^ 接閘極之電子。一般而言,該穿隧效應或熱電子注入 較高的能量,以便移動電子通過該閘極氧化物層。同=要 ,於一抹除程序中,自該浮接閘極移除電子也需要較言地 能量’以便移動電子通過該閘極氧化物或位於該抹除^的 與浮接閘極間之一氧化物。用於寫入及抹除作業的^^ 之來源通常是較高的電壓源’且該較高的電壓源係&於里 於記憶體控制作業之電源供應電壓。例如,寫入及=乂用 業所需的電壓可能是在6伏的層級,而記憶體控制正# 業所需的電壓可能是在1.5伏的層級。 年 例如,在一典型的快閃記憶體電路中,大部分的電路 業需要在1 · 5伏層級的一電壓。因此,用於快閃記憶體# 路的電源供應器之設計包含了一個1·5伏的電源供應器電 然而,為了產生用於寫入及抹除作業的該較高電壓〜/ 。 了一 DC電壓升壓電路,該DC電壓升壓電路取得伏吏用 常電源供應電壓,並將該電源供應電壓升壓到大約6 ^正 以便執行這些較高電壓的作業。但是一般而言,Dc 愚’ ^ 壓電路可將任何的輸入電壓轉換為任何所需的輸出 ^升 此種DC電壓升壓電路的一個例子是一電容器充電栗麼。 電路
519657 五、發明說明(3) ,該電容器充電泵電路包含複數個串接級,每/串接級包 含一開關及一電容器。該串級中之前一級將電荷供應到次 一級,以便將一輸入電壓升壓到一較高之輸出電壓。然而 ,此類的升壓電路由於在各級之間轉移電荷所造成的耗損 、以及通過每一電容器時所造成的耗損,通常使此種升壓 電路較無效率。包含一電容器充電泵電路的_DC電壓升壓 電路之效率係在大約5 %至1 1 %的層級。 因此,目前需要一種在將一較低的輸入電壓轉換為一較 高的輸出電壓時具有較佳的效率之DC電壓升壓電路。如將 於下文中所述的,本發明的新DC電壓升壓電路滿足了此種 需求。可將本發明的DC電壓升壓電路用於快閃記憶體、靜 態及動態隨機存取記憶體(R a n d 〇 m A c c e s s M e m 〇 r y ;簡稱鲁 RAM )應用、或與記憶體應用可能相關或可能不相關的任何 其他應用。一般而言,目前需要一種可自一輸入電壓產生 一輸出電壓之DC電壓升壓電路。 附圖簡述 圖1是根據本發明的一例示記憶體電路之方塊圖; t 圖2是根據本發明的一例示D C電壓升壓電路之方塊/示意 圖, 圖3是根據本發明而產生多個輸出電壓的一例示D c電壓 升壓電路之方塊/示意圖; 圖4是根據本發明而產生多個輸出電壓的另一例示DC電· 壓升壓電路之方塊/示意圖; 圖5A是採用根據本發明的一dc電壓升壓電路的一例示積 519657 五、發明說明(4) 體電路之俯視圖; 圖5 B是採用根據本發明的一 D C電壓升壓電路的另一例示 積體電路之俯視圖; 圖6是根據本發明的一例示電子單元之方塊圖; 圖7 A是根據本發明的一升壓泵之一例示穩墨電路之方塊 /不意圖, 圖7 B示出涉及圖7 A所示脈寬調變器的脈寬調變程序之波 形; 圖8 A是根據本發明的一升壓泵之另一例示穩壓電路之方 塊/不意圖, 圖8 B示出涉及圖8 A所示脈寬調變器的脈寬調變程序之波 形; 圖9 A是根據本發明的一升壓泵之又一例示穩壓電路之方 塊/不意圖, 圖9 B示出涉及圖9 A所示脈寬調變器的脈寬調變程序之二 進位真值表; 圖9C示出涉及圖9A所示脈寬調變器的脈寬調變程序之波 形。 本發明之詳細說明 圖1是根據本發明的一例示記憶體電路(1 0 0 )之方塊圖。 記憶體電路(100)包含一 DC電壓升壓電路(101)、一記憶體 作業電路(1 0 6 )、及一個或多個記憶體陣列(1 3 0 )。充電泵( 控制器(104)包含一充電泵(102)及一充電泵控制器(104) 。記憶體作業電路(1 0 6 )包含一讀取解碼器(1 1 2 )、一寫入
第9頁 519657 五、發明說明(5) "~ --- /抹除解碼器(114)、及一記憶體控制器(ιι6)。 在作業中,DC電壓升壓電路(ιοί)的充電泵(1〇2) — 較低之電源供應電壓(Vcc),並產生用來執行讀取、叹— 、抹除、及記憶體控制作業之電壓。這些電壓係分別經 線路(1 2 2 )、( 1 2 4 )、及(1 2 6 )而耦合到記憶體作業電路 (106)之讀取解碼器(112)、寫入/抹除解碼器(114)、及— 憶體控制器(1 1 6 )。充電杲控制器(1 〇 4 )調整將提供給該纪 憶體作業電路之電壓,使這些電壓大致保持在恆定的所^ 電壓。提供給寫入/抹除解碼器(Π4)的電壓通常高於電源 供應電壓V C C (例如超過1伏),以便進行寫入作業及抹除、 作業。例如’該電壓可能是在6伏的層級。然而,用於讀' 取及§己憶體控制作業的電壓是低許多的,例如約為1 · 5伏 j 的層級。 本發明所述的DC電壓升壓電路(1〇1)及所有其他的Dc電 壓升壓電路並不限於快閃記憶體的應用。亦可將本發明所 述的DC電壓升壓電路用於其他的應用,其中包括靜態機存 取記憶體(Static Random Access Memory ;簡稱SRAM)、 動態隨機存取記憶體(Dynamic Random Access Memory ; 簡稱DRAM)、及其他的記憶體應用。事實上,本發明所述 的DC電壓升壓電路並不限於記憶體的應用,而是亦可用於 需要不同於一輸入電壓的一輸出電壓之任何其他應用,其 中包括無線電、諸如個人數位助理(Personal Digital . Assistant ;簡稱PDA)等的可攜式運算裝置、膝上型電腦 、及家電等。
第10頁 519657 五、發明說明(6) 圖2是根據本發明的一例示DC電壓升壓電路(2〇〇)之方塊 /示意圖。DC電壓升壓電路(200)包含一電感元件(21〇)、 一個包含一切換FET T 1及一個二極體D 1之充電泵啟動電路 (212)、以及一輸出充電電容C2。DC電壓升壓電路(200)進 一步包含一穩壓電路(222)及一位準移動器(220)。DC電壓 升壓電路(200)亦可包含一電容C1及一 FET T2,該電容C1 係位於Vcc與接地點之間,用以過濾電源供應電壓vcc中出 現的雜訊、寄生信號、及(或)其他多餘的信號;而該FET T 2則係位於v c c與升壓電路(2 〇 〇 )的輸出端之間,用以確保 輸出電壓足以在啟動時激發位準移動器。 在作業中’係將一振盪控制信號施加到切換電晶體τ丨的 閑極’而該振盪控制信號將使電晶體了丨定期地導通及斷路ft 。電晶體T 1導通時,將使一電流自v c c經由電感充電泵 (2 1 0 )及電晶體了丨甜流到接地點。電感充電泵(2丨〇 )儲存流 故該電感元件的電流所形成之能量。當該振盪控制信號使 ,晶體T 1斷路時,電晶體T 1的汲極上產生尖峰電壓,且該 尖峰電壓經由二極體D1而傳送到輸出電容C2。電壓(亦即 電荷)傳送到輸出電容(^2時,將增加])C升壓轉換器的之輪 出電壓。
因此丄每一週期的控制信號將使一額外的電荷包傳送到 $出電容C2。在電晶體Τ1的次一導通週期中,二極體D1使 "ί些電巧不會經由電晶體T 1而回流。藉由持續地使該控制 信號循環’而使電荷積聚在輸出電容C 2上,直到在升壓電 路(200)的輸出端上產生一穩態電壓為止。該穩態電壓取
第11頁 519657 五、發明說明(7) ^於控制信號的特性,其中包括控制信號的頻率及作用週 期〇 DC電壓升壓電路(2〇〇)的輸出係施加到穩壓電路(222)。 壓電路( 222)產生用來驅動切換電晶體τΐ的控制信號, $在升壓電路(2〇〇)的輸出端上保持了大致恆定的所需 號壓。穩壓電路( 222)可以其中包括產生一調頻式控制信 _或一脈寬調變式控制信號等的許多方式來執行上述的功 $ °在較佳實施例中,係根據將於下文中詳述的各種穩壓 傳f來產生一脈寬調變式控制信號。將調變後的控制信號 逆到位準移動器(220 ),以便提高調變後的控制信號電 、’使該電壓可將電晶體T1驅動為其導通或斷路狀態。藉 ,^<位準移動器(220)提高對電晶體T1的驅動電壓之方式 可將電晶體T 1作的較小,因而可縮小晶粒的尺寸。 電^述的例子解決了用來產生一調頻式控制信號的一穩壓 於—之控制作業。如果升壓電路(20 0 )的輸出電壓降到低 回:=需位準,則穩壓電路(2 2 2 )感測到該電壓的降低: 信ίκηί的降低,穩壓電路(2 2 2 )增加調變後 這侗f頻率’以便增加傳送到輸出電容C2的電荷之速率。 償輪Ψ作增加了升壓電路(200)輸出端上的電壓,以便補 1貝輪出電壓的起始下降。另一 以便補 的輪出電壓卜斗釗龆ΐ 方面,如果升壓電路(200) 便‘Ji電壓上升,並回應地降低調變後信號的頻$,》1 :::傳送到輸出電容c2的電荷之速率。這個動::低ί 路( 200)輸出端上的電壓,以便補償輸出電壓的起
第12頁 519657 五、發明說明(8) '~ —-- 始上升。 上述的例子解決了用來產生一脈寬調變式控制一 ,壓電路之控制作業。如果升壓電路(2〇〇)的輸出°電’壓降 到低於一所需位準,則穩壓電路(22 2 )感測到該電壓的 低。回應感測到輸出電壓的降低,穩壓電路(222 )择 變後信號的作用週期,以便增加傳送到輸出電容C2 θ的電 包之大小。這個動作增加了升壓電路(2 0 0 )輸出端上 壓,以便補償輸出電壓的起始下降。另一方面,如 電路( 2 0 0 )的輸出電壓上升到超過一所需的位準, 電路(222 )感測到此電壓上升,並回應地減少調變後^ 的作用週期,以便降低傳送到輸出電容C2的電荷包 〃 。這個動作降低了升壓電路(2〇〇)輸出端上的電壓,#、 補償輸出電壓的起始上升。 現在已確定,如果脈寬調變式控制信號的作用週 為75¾,則DC電壓升壓電路(2〇〇)能以最有效率之方辈 。如果作用週期遠低於75%,則因為容許電流通過電>感' 時間較短,所以電感中儲存了較少的能量。如果作用 遠大於75% ’則沒有足夠的時間可讓所儲存的能量傳送β 輸出電容。而在控制信號的最佳作用週期下,DC電壓升 電路(200)可達到大約70 %的效率,此種效率已遠遠超過 用技術的升壓電路所能達到的5%至1 1 %的效率。 圖3是根據本發明而產生多個輸出電壓的一例示Dc電壓鲁 升壓電路(300)之方塊/示意圖。升壓電路(3〇〇)包含用來 產生一第一輸出電壓(亦即輸出1 ,例如6伏)之第一升壓電
519657 五、發明說明(9) 路,該第一升壓電路包含一切換電晶體71、二極體di、 出電容C2、電晶體T2、及穩壓電路(3 2 2 )。升壓電路 亦包含用來產生一第二輸出電壓(亦即輸出2 ,例如55 伏)之第二升壓電路,該第二升壓電路包含一切換 T2、開關( 344 )、二極體D2、輸出電容C3、穩壓電路(曰34 、^位準移動器(340)。此外,升壓電路(3〇〇)進一步包 該第一及第二升壓電路共用的一電感充電泵(31〇)及電容 C1 ° 該第一及第二升壓電路係以與前文中參照圖2的…升壓 電路( 2 0 0 )所述之類似方式作業。在較低電壓的升壓電路 中設有一開關( 344),用以在電晶體n導通時隔離輸出2。 亦即,當電晶體τι導通時,開關(344 )是關閉的。此外,⑩ 當電晶體T1斷路時,電晶體了2是導通的。 圖4是根據本發明而產生多個輸出電壓的另一例示% 壓升壓電路( 4 0 0 )之方塊/示意圖。升壓電路(4〇〇)包含用 來產生一第一輸出電壓(亦即輸出丨,例如6伏)之第一升壓 ^路’違第-升壓電路包含一個二極、輸出電容^、 =體T2:及穩壓電路(42 2 )。升壓電路(4㈣)亦包含用來 生一第二輸出電壓(亦即輸出2,例如丨· 5 5伏)之第二升 f電路’該第二升壓電路包含一開關(444)、二極體D2、 剧出電谷C2、及穩壓電路(442)。此外,升壓電路(4〇㈠進 包含該第一及第二升壓電路共用的一輸入電容c、一 4 /充電果L 切換電晶體Τ 1、及一時脈邏輯電路 C 4 6 2 ) 〇
第14頁 519657 ----—, 五、發明說明(l〇) 電5^ 0 0 )所述之升類壓似電方路係以與前文中參照圖2的DC升壓 I 55伏穩壓電路HI 3 $作業。將6伏穩壓。電路( 42 2 )及 時脈邏^電路(4fi2)產哇,出提供給時脈邏輯電路(462)。 工控制_味 )產生—分時多工控制信號,該分時多 (44^、匕各在不同的時槽中來自穩壓電路(422)及 勤He 脈寬調變控制信號。該分時多二控制信號驅 (4 iA" 的切換電晶體τ 1。如前文所述’時脈邏輯電路 & φ\亦可包含一位準移動器,該位準移動器利用輸出1上 干“壓來增加切換電晶體τ 1上的驅動電壓,因而可將切換 電晶體Τ1作得較小。 在作γ業中,於該分時多工控制信號的一第一階段中,該 剧出1穩壓電路(4 2 2 )所產生的脈寬調變式控制信號驅動該1 切換電,體Τ 1 ,以便在輸出1上產生所需的電壓。此外, 在該分時多工控制信號的該第一階段中,開關(444 )是斷 路,’以便將較低電壓的輸出2與電晶體了丨兩端所產生的 較高電壓隔離。在該分時多工控制信號的一第二階段中, 輸出2穩壓電路(4 4 2 )所產生的脈寬調變式控制信號驅動該 切換電晶體Τ 1 ,以便在輸出2上產生所需的電壓(例如1 · 5 5 伏)。此外,在該分時多工控制信號的該第二階段中,開 關(4 4 4 )是導通的,以便將該電感泵及切換電晶體T丨耦合 到輸出2。 穩壓電路(4 2 2 )及( 442 )接收一時脈Clk2,以便自其各別< 的脈寬調變式控制信號產生輸出電壓。因為開關(4 4 4 )只 有在該脈寬調變式信號的一段時間中導通,旅在另一段時
第15頁 519657 五、發明說明(11) 間中斷路’所以可以一頻率為c丨k 2頻率一半的時脈(^ 1 k丨設 定開關(4 4 4 )的切換時間。同樣地,因為時脈邏輯電路 (4 6 2 )必須在兩個脈寬調變式信號之間切換,所以亦可以 時脈C 1 k 1設定時脈邏輯電路(4 6 2 )的切換時間。 圖5A是採用根據本發明的—DC電壓升壓電路的一例示積 體電路(500)之俯視圖。積體電路(5〇〇)包含一積體電路構 裝(502) °該積體電路構裝(5〇2)包含複數支引腳,用以連 接到外部電路。積體電路(5〇〇)進一步包含位於積體電路 構裝(502)的構裝内部邊界(5〇4)内之積體電路晶粒(5〇6) 。在該實例中之晶粒(5 〇 6 )設有前文所述的D C升壓電路 (^5 1 〇 )的一部分。複數個銲線或其他適當的連接裝置在電 氣上將晶粒電路連接到該等構裝引腳。前文所述的]^升壓鲁 電路之一輸入電容(512)、一電感(514)、及(或)輸出電容 (5 1 6 )係位於構裝内部邊界(5 〇 4 )内的晶粒(5 〇 6 )之外。這 些組件可位於圖5 A所示的構裝内部邊界(5 〇 4 )内的晶粒 (3 0 6 ) —邊之旁,亦可位於晶粒(5 〇 6 )上表面之上。複數條 坏線或其他適當的連接裝置在電氣上將該DC升壓電路的輸 入電容(512)、一電感(514)、及(或)輸出電容(516)連接* 到升壓電路(510)的其餘部分。 將該DC升壓電路的輸入電容(512)、電感(514)、及(或) 輪出電容(516)放入積體電路構裝(502)中但放在晶粒 (_5 〇 6 )之外時,有數個優點。在第一個優點中,由於將這_ 二個元件(5 1 2 )、( 5 1 4 )、及(5 1 6 )放在晶粒(5 0 6 )之外,所 以可大幅縮小晶粒的尺寸。在第二個優點中,由於將電感
第16頁 519657 五、發明說明(12) (514)放在晶粒(5 0 6 )之外,而可大幅提昇該DC電壓升壓 路的效率。其理由在於:可以具有能夠獲致較高電感量及 較大電流承載能力的三維導電螺線之一磁性基材作出該外 部電感(514)。這兩個特徵提高了該DC升壓電路的效率。 在第三個優點中,由於將輸入電容(512)、電感(514)、及 · (或)輸出電容(516)放在構裝(5 0 2 )之内,所以該1^升壓 ,· 路在該積體電路構裝(502)内是一切都完備的,而不需要 在外部連接到這些組件。 圖5B是採用根據本發明的一 dc電壓升壓電路的另一例示 積體電路(550)之俯視圖。積體電路(550)與積體電路 (500)(圖5A)的類似之處在於:積體電路(55〇)包含一積體 電路構裝( 5 5 2 )、以及位於構裝( 5 52 )的一内部邊界(5 54) 4 内且包含一部分的DC電壓升壓電路(560)之一積體電路晶 粒( 556)。積體電路(550)與積體電路( 500)不同之處在於 :可將輸入電容、電感、及輸出電容中的至少兩個元件結 合成一個整合式基材(558),而不是使這些源成為圖μ所 示之三個獨立組件。此一特徵可使積體電路(550)的裝配 簡易許多,並可大幅減少製造成本及時間。 圖6是根據本發明的一例示電子單元(600)之方塊圖。電 子單元(600)可以是任何的電子單元,其中包括一積體電 路、一電路板、一模組、及(或)一子模組等,該電子單元 包含複數個電路,例如電路1-3 (602、604、及606),且® 每一電路都執行該電子單元内的一特定工作。電路丨一 3 U 02、604、及6 0 6 )需要有特定的供應電壓才能工作,例
第17頁 (704)、一微分放大器(7〇6)、一第一比較器(7〇8)、一多 519657 五、發明說明(13) 如電路1 (602)需要5伏,電路2 (604)需要3伏,而電路3 (606)需要3伏。電子單元(6〇〇)亦包含諸如dc電壓升壓電 路1-3 (608、610、及612)等的複數個DC電壓升壓電路, 用以分別將適當的供應電壓輸出丨一 3 (例如5伏、3伏、及1 伏)供應到電路1-3 (602、604、及606)。DC電壓升壓電路 卜3 (608、610、及612)接收一共用的輸入電壓,以便產 生其各別的輸出1 - 3。 電子單元(600)的一優點在於:該單元的輸入電壓是可 以有變化的,但是係根據本發明而採用DC電壓升壓電路 卜3 (608、610、及612),而將該單元的各電路1 — 3之適當 電壓保持在大致恆定的狀態。例如,輸入電壓的變化可以 低至1伏’且高至3伏。此種變化可能是由於電池的電力減 小’或者由於電力線路電壓的變化等因素。雖然電子單元 (600)的輸入電壓可能有變化,但是DC電壓升壓電路卜3 (608 、 610 、及612)將各別電路1—3 (602 、 604 、及606)的 供應電壓輸出1 - 3保持在大致恆定的電壓,使這些電路能 有正轉的作業。 圖7 A是根據本發明的一電感升壓泵(7 0 2 )之一例示穩壓 電路(700)之方塊/示意圖。穩壓電路(7〇〇)接收升壓泵 (7 0 2 )之輸出電壓,並提供一脈寬調變式控制信號,以便 以前文中參照DC電壓升壓電路(2〇〇)、( 3 0 0 )、及( 4 0 0 )所 述之方式驅動升壓泵(7 〇 2 )之切換電晶體。在該實施例中 ’穩壓電路(700)包含一其中包括電阻R1及R2之分壓器
第18頁 519657 五、發明說明(14) 工器(710)、一斜坡信號產生器(714)、一脈寬調變器 (716)、一第二比較器(718)、一反相器(720)、一邏輯 •'及”閘(722)、及一高電壓位準移動器(724)。 在作業中’係將升壓泵(7 0 2 )之輸出電壓施加到分壓器 (7 0 4 ),以便產生一較低比例的回授電壓v f。係將該回授 電壓Vf施加到微分放大器(706),以便產生一與電壓Vf與 一基準電壓refl2間之差成正比的調變電壓refbias。電壓 r e f b i a s係用來作為脈寬調變器(7 1 6 )的一調變信號。基準 電壓refl2設定該升壓泵之輸出電壓。 係將調變電壓r e f b i a s施加到第一比較器(7 0 8 ),以便與 另一基準電壓ref675比較。第一比較器(708)產生多工器 (710)之一輸入選擇信號⑶叩⑽七丨。如果調變電壓refbias 南於基準電壓ref675 ’則該選擇信號comp0uti使多工器 (710)輸出調變電壓refbias。另一方面,如果調變電壓 ref^ias低於基準電壓ref 6 7 5,則選擇信號⑶mp〇utl使多 工器(710)輸出電壓ref675 ,而此時將該電壓ref675用來 作為调變#號。此種方式確保施加到脈寬調變器(7 1 6 )的 調變信號不低於脈寬調變器(7 1 6 )之臨界電壓。 將來自多工器(710)的調變信號refbias連同斜坡信號產 生器(7 1 4 )所產生的一個三角波信號施加到脈寬調變器 (716)。斜坡信號產生器(71 4)在本質上是方波時脈信號積 分,以便產生該三角波信號。脈寬調變器(7丨6 )是一比較 器i用以將調變信號ref biaS與三角波信號比較。脈寬調 變器(716)之輸出是一脈寬調變信號pwm,且係由與升壓泵
第19頁 519657 五、發明說明(15) 的輸出電壓以正比之方式變動的調變信號refbias調變該 脈寬調變信號Pwm。 圖7B示出涉及根據本發明的穩壓電路(7 0 0 )的脈寬調變 程序之波形。所示之波形是斜坡信號產生器(7丨4 )的時脈 輸入、與調變信號r e f b i a s的三個例示電壓位準重疊之三 角波形、以及對應於這三個例示調變信號位準的對應之輸 出脈波調變信號。 如前文所述,斜坡信號產生器(7丨4 )將該方波時脈信號 積分丄以便形成圖7B所示之三角波形。將該三角波形施加 到脈寬調變比較器(7 1 6 )之正輸入端,並將該調變信號 refbias施加到比較器(716)之負輸入端。如果該三角波形 f任何特定時間的電壓都高於調變信號ref bias,則比較 器(716)產生一大致恆定的較高電壓。另一方面,如果該 二角波形在任何特定時間的電壓都低於調變信號r e f b i a s 颅!? = f器(7 1 6 )產生一大致恆定的較低電壓,該較低電 壓敢好疋接近零(〇)伏。 料,tV如圖7B所示,調變電壓refbias愈高,則脈寬調 Ξ 的脈波寬度愈窄。相反地,調變電壓。^丨“愈 荖并汽^ &5周變信號Pwm的脈波寬度愈寬。因此,係由隨 作Ϊρ^ιπ if/電壓而變的調變信號refMaS調變脈寬調變 脈ί; W,用週期。因此,當升壓录輸出電壓下降時, 作用週期:加。此一動作使切換電晶體在 (7〇m中導通",因而使更多的能量傳送到升壓泵 、輪出電容。因而使升壓泵的輪出電壓上升,以便
第20頁 519657 五、發明說明(16) ---- 補償輸出電壓的起始下降。相反地,當升壓泵輸出電壓上 升時,脈寬調變信號的作用週期減少。此一動作使拉下電 晶體在一較短的時間中"導通",因而使較少的能量傳送到 升壓泵(702)的輸出電容。因而使升壓泵的輸出電壓下降 ,以便補償輸出電壓的起始上升。 請再參閱圖7A,將來自脈寬調變器(716)的脈寬調變信 號Pwm施加到邏輯"及"閘(7 2 2 )的一輸入端。第二比較器β (718)將調變電壓refbias與基準電壓refl2比較,並在基 準電壓refl2t^於調變電壓refbias時,經由反相器(720) 而產生邏輯”及”閘(7 2 2 )的一起動信號。或者相反地,如 果調變電壓refbias高於基準電壓refl2,則產生邏輯"及" 閘(722)的一抑制信號。因而在調變電壓refbias高於基準# 電壓refl2時,抑制了穩壓電路(700) ◊執行此一動作的目 的在於升壓系輸出電壓在發生任何製程偏斜或財受溫度的 上下限時都不會比所需的升壓電壓(例如6伏)高出15〇毫伏 以上。將脈寬調變電壓r e f b i a s施加到高電壓位準移動器 ( 724 )(當起動邏輯”及”閘(722 )時),使該脈寬調變電壓7 r e f b i a s增加到一足以驅動升壓泵(7 〇 2 )的切換電晶體之位1 準。位準移動器(724)利用該升壓泵輸出電壓達到此一目 的。 圖8A是根據本發明而用來調整一電感升壓泵(8〇2)的輸 出電壓的另一例示穩壓電路(800)之方塊/示意圖。穩壓電_ 路(800)接收升壓泵(802)之輸出電壓,並提供一脈寬調變 式控制信號,以便以前文中參照D C電壓升壓電路(2 0 0 )、
第21頁 519657 五、發明說明(17) (300)、及(400)所述之方式驅動升壓泵(7〇2)之切換電晶 體。在該實施例中,穩壓電路(8 〇 〇 )包含一分壓器(8 〇 4 )、 一偏壓產生器(8 0 6 )、一斜坡信號產生器(8 〇 8 )、一脈寬調 變比較器(810)、及一高電壓位準移動器(812)。該斜坡信 號產生器(808)又包含一傳輸閘(814)、一電容(816)、一 反相器(818)、及一電晶體(820)。 在作業中’係將升壓泵(8 0 2 )之輸出電壓施加到分壓器 ( 8 0 4 ),以便產生一較低比例的回授電壓Vfb。係將該回授 電壓V f b施加到作為一低增益微分放大器之偏壓產生器 (806)。偏壓產生器(806)產生隨著回授電壓與一基準 電壓refl間之差異而變互補正(pbias)輸出及負(nbias)輸 出。該基準電壓refl係用來將升壓泵(8〇2)的輸出設定在 一所需的電壓位準。 將该互補正(p b i a s )輸出及負(n b i a s )輸出分別施加到傳 輸閘(8 1 4 )的p裝置及n裝置之閘極。將作用週期約為7 5 %的 一時脈信號施加到傳輸閘(8 1 4 )。傳輸閘(8 1 4 )連同電容 (8 1 6 )工作,以便將該時脈信號積分,而形成一鋸齒波形 Ramp °鑛齒波形Ramp的上升時間隨著係為升壓泵(8〇2)輸 出電壓^ 一函數之傳輸閘(814)導通程度,而作反向的變 化。當時脈信號之位準變低時,反相器(8丨8 )連同電晶體 (820)而將電容(816)放電。 將鑛齒波形Ramp施加到脈寬調變比較器(8丨〇 )的正輸入 。比較器(810)將該錯齒波形Ramp與一大致恆定的基準 電壓re f 2比較。根據比較器(8丨〇 )所作比較的結果,比較
第22頁 519657 五、發明說明(18) 器(810)產生一作用週期係隨著升壓泵(802)的輸出電壓反 向而變之一脈寬調變式控制信號Pwm — c 1 k。該脈寬調變式 控制信號驅動升壓泵(802)之切換電晶體。 圖8B示出涉及根據本發明的穩壓電路(800)的脈寬調變 程序之波形。所示之波形是斜坡信號產生器(808)的時脈 輸入、對應於與大致恆定的基準電壓ref2重疊的升壓泵的 三個不同輸出電壓之鑛齒波形Ramp、以及所得到的脈寬調 變式控制信號Pwm —elk。因為係將錯齒波形Ramp施加到比 較器(810)之正輸入端,且係將基準電壓ref2施加到比較 器(810)之負輸入端,所以當鋸齒波形Ramp大於基準電壓 ref2時’比較器(810)產生一較高的輸出電壓,且當鑛齒 波形Ramp小於基準電壓ref2時,比較器(810)產生一較低© 的輸出電壓。 因此’如圖8Β所示,當鋸齒波形Ramp大於基準電壓ref2 時’該脈寬調變信號的脈波寬度是時間之一函數。因為鋸 齒波形Ramp的斜率係隨著升壓泵(8〇2)的輸出電壓而反向 變化’所以升壓泵輸出電壓愈高時,鋸齒波形Ramp高於基 準電壓ref 2的時間愈短,且因而所得到脈寬調變式信號的 脈波寬度^愈小。相反地,升壓泵輸出電壓愈低時,鋸齒 波=Ramp高於基準電壓ref2的時間愈長,且因而脈寬調變 式信號的脈波寬度也愈大。因此,脈寬調變式信號的作用 週期係隨著升壓泵輪出電壓而反向變化。 鲁 、係將該脈寬調變信號Pwm施加到該高電壓位準移動器, 以便將脈見調變式信號的電壓增加到一足以驅動升壓泵
第23頁 519657 五、發明說明(19) ~~ ( 8 0 2 )的切換電晶體之位準。脈寬調變信號Pwm —clk調整 壓泵(802),使升壓泵(802)產生一大致恆定的所需輸$
壓。係以下文所述之方式進行該調整。當升壓泵輪出電壓 下降時,脈寬調變信號Pwm一c 1 k的作用週期即增加。此動 作使切換電晶體在一段較長的時間中”導通",因而使夕 的能量傳送到升壓泵( 8 0 2 )之輸出電容。因而使升壓泵X的^ 輸出電壓上升,以便補償該輪出電壓的起始下降。相^反地 ,當升壓泵輸出電壓上升時,脈寬調變信號Pwm-Clk的作 用週期即減少。此動作使切換電晶體在一段較短的時間中 π導通π ,因而使較少的能量傳送到升壓泵(8 〇 2 )之輸出電 容。因而使升壓泵的輸出電壓下降,以便補償該 的起始上升。 钃I 圖9Α是用來調整根據本發明的一電感升壓泵(9〇2)的輸 出電壓之又一例示穩壓電路(9 〇 〇 )之方塊/示意圖。穩壓電 路( 9 0 0 )接收升壓泵(9 0 2 )之輪出電壓,並提供一脈寬調變 式控制信號,以便以前文中參照DC電壓升壓電路(2〇〇)、 (3 0 0 )、及(4 0 0 )所述之方式驅動升壓泵(9 〇 2 )之切換電晶 體。,,實施例中,穩壓電路(9 〇 〇 )包含一分壓器(9 〇 4 )、 ^ 一比較器(9 0 6 )、一個3位元計數器(9 〇 8 )、一邏輯電路 (910)、及一高電壓位準移動器(912)。 在作業中’係將升壓泵(9 〇 2 )之輸出電壓施加到分壓器 (9 0 4 ) ’以便產生一較低比例的回授電壓v f b。係將該回授_ 電壓Vfb施加到比較器(906)之正輸入端。比較器(906)將 回授電壓Vfb與一基準電壓Ref比較,並於回授電壓Vfb高
第24頁 519657 五、發明說明(20) ^ 於基準電壓Ref時產生一較高的電壓,且於回授電壓Vfb低 於基準電壓Ref時產生一較低的電壓。係利用該基準電壓 Ref將升壓泵(9〇2)的輸出設定到一所需的電壓位準。 該比較器的輸出係施加到3位元計數器(9 08 )的重定輪入 端。一時脈信號驅動該3位元計數器(9 0 8 ),以便重複地自 二進位0計數到二進位7,並在輸出位元〇、1、2上產生該 計數(位元3是該計數的最低有效數位,而位元〇是最高有 效數位)。該計數器的輸出係施加到該邏輯電路,而該邏 輯電路則根據圖9B所示之真值表而產生一脈寬調變信號 Pwm-clk。亦即,該邏輯電路在計數卜6時產生一高&準, 且在計數0及7時產生一低位準。 圖9C示出涉及根據本發明的穩壓電路(9〇〇)的脈寬調變 程序之波形。該計數係週期性地自二進位〇循環到二進位 7。該時脈使3位元計數器(908 )以該時脈的每一脈波(前緣 及尾緣)增加該什數。在二進位輸入為時,邏輯電路 (910)所產生的脈寬調變信號是高位準,且在二進位輸入 =0及7時,邏輯電路(910)所產生的脈寬調變信號是低位 準。當重定信號是高位準時,施加到該3位元計數器的重 =輸入端之信號使該計數器產生一個〇的計數,因而使脈 ,調變信號PWm_clk成為低位準,或者在該重定信號保持 =南位準時,使該脈寬調變信號Pwm —clk保持在低位' 將該脈寬調變信號加到高 《 ,以便將該高電壓位準移動) 你准二虹必麻石二 器(912)的功率提高到足夠的 位準’而驅動升壓系(9 〇 2 )之切換電晶體。
519657 五、發明說明(21) 升壓泵( 9 0 2 )之調整係以下文所述之方式作業。在 電壓大致是所需的輸出電壓的正常作業時,該重定作 持在低位準,亦即回授電壓Vfb低於基準 f。^ ^保 1定升壓系(9 0 2 )在作用週期大約為75%時可以最有2 作,所以該3位元計數器的唯一循環使產生一作用工 75%的一脈寬調變信號Pwm_clk。這是因為當該計數^為_ =亡?循環到二進位7時,共有6個高位準狀態及2個低位^ 狀悲(睛參閱圖9B)。如果升壓泵的輸出電壓上升到言於 需的輸出電壓’則回授電壓Vfb上升到高於基準電壓^ 因而使比較器(906)產生一高位準的重定信號。該高位 的重定信號使計數器( 9 0 8 )重定,而此種重定又過早地 該脈寬調變信號進入低位準狀態。因而減少了脈寬調 號Pwm_clk的作用週期,此時將使升壓泵輸出電壓降低,。 以便補償該輸出電壓的起始上升。 上述的穩壓電路可用來調整本發明.、所述的電感〇(:升壓電 路之輸出電壓。此外,可利用該等穩壓電路來調整諸如前 文所述的電容性充電泵升壓電路等的其他DC升壓電路之 出電壓。 在刖面的說明書中,已參照一些特定實施例而說明了本 發明。然而,顯然在不脫離本發明的精神及範圍下,仍可 對本發明作出各種修改及改變。因此,應將本說明書及各 圖不視為舉例,而並非對本發明加以限制。
第26頁

Claims (1)

  1. 519657 案號 90112533 9!-HI 2,4. /Qf年「翻'·曰 修正 六、申請專利範圍 一種 一電 一切 電壓 經該 一電 積該電感 一穩 電壓。2. 件包 3. 1 · 輸入 流流 量; 升壓電路,包含: 感性元件; 換裝置,該 週期性地使 電感性元件 切換裝置回應一控制信號,而使用一 電流流經該電感性元件,其中每當電 時,該電感性元件即儲存一有限的能 容性元件, 性元件中儲 壓電路,用 該電容性元件以一輸出電壓之形式累 存的複數個該有限能量;以及 以產生該控制信號,以便調整該輸出 如申 含一 如申 包含一電 4 ·如申 含一場效 5 ·如申 含一雙極 6 ·如申 件包含一 7 ·如申 以一隨著 8 ·如申 以一隨著 請專 電感 請專 晶體 請專 電晶 請專 性電 請專 電容 請專 該輸 請專 該輸 利範圍第1項之升壓電路,其中該電感性元 利範圍第1項之升壓電路,其中該切換裝置 利範圍 體。 利範圍 晶體。 利範圍 〇 利範圍 出電壓 利範圍 出電壓 第3項之升壓電路,其中該電晶體包 第3項之升壓電路,其中該電晶體包 第1項之升壓電路,其中該電容性元 第1項之升壓電路,其中該控制信號 而反向變化的頻率而循環。 第1項之升壓電路,其中該控制信號 而反向變化的作用週期而循環。
    O:\71\71269-911024.ptc 第30頁 519657 案號 90112533 t、申請專利範圍 9.如申請專利 極體,用以使該 1 0 .如申請專利 一積體電路 該穩壓電路;以 一積體電路 性元件、及該電 容性元件係位於 1 1 .如申請專利 件及(或)該電容 界内的該積體電 1 2 .如申請專利 件及(或)該電容 1 3 . —種自一輸 步驟: 使用一輸入 電流,其中每當 即儲存一有限的 以一輸出電 控制週期性 致該輸出電壓的 1 4 .如申請專利 包含下列步驟: 該電感性元件之 9V°n2^ mM 修正 1項之升壓電路,進一步包含一個二 元件不會經由該切換裝置而放電。 1項之升壓電路,進一步包含: 該積體電路晶粒設有該切換裝置及 用以封裝該積體電路晶粒、該電感 件,其中該電感性元件及(或)該電 電路晶粒之外。 10項之升壓電路,其中該電感性元 係位於該積體電路構裝的一内部邊 之鄰近處。 10項之升壓電路,其中該電感性元 係配置在該積體電路晶粒上。 產生一輸出電壓之方法,包含下列 週期性地產生流經一電感性元件之 經該電感性元件時,該電感性元件 範圍第 電容性 範圍第 晶粒’ 及 構裝, 容性元 該積體 範圍第 性元件 路晶粒 範圍第 性元件 入電壓 電壓而 電流流 能量; 壓之形式累積複數個該有限能量;以及 地產生流經該電感性元件之電流,以便獲 一所需電壓位準。 範圍第1 3項之方法,其中該產生電流步驟 週期性地導通一切換元件,以便產生流經 該電流。
    O:\71\71269-911024.ptc 第31頁 519657 ; ' ’ '.::‘.一一.—^ 〆’ _案號 90112533 单 :舟:V 曰_i±±_ 六、申請專利範圍 [一—一—————一 1 5.如申請專利範圍第1 4項之方法,其中該切換元件包含 一電晶體。 1 6 .如申請專利範圍第1 5項之方法,其中該電晶體包含一 場效電晶體。 1 7.如申請專利範圍第1 5項之方法,其中該電晶體包含一 雙極性電晶體。 1 8.如申請專利範圍第1 3項之方法,其中該電感性元件包 含一電感。 1 9 .如申請專利範圍第1 3項之方法,其中係以一電容性元 件執行該累積步驟。 2 〇 .如申請專利範圍第1 3項之方法,其中該控制步驟包含 下列步驟:產生一由該輸出電壓調變的一控制信號。 2 1 .如申請專利範圍第2 0項之方法,其中係由該輸出電壓 對該控制信號進行調頻。 2 2 .如申請專利範圍第2 0項之方法,其中係由該輸出電壓 對該控制信號進行脈寬調變。 2 3. —種記憶體電路,包含: 一陣列的記憶單元;以及 一升壓電路,用以產生該陣列的記憶單元之一燒錄、 抹除、及(或)讀取電壓,該升壓電路包含: 一切換裝置,該切換裝置回應一控制信號,而週 期性地使電流流經該電感性元件,其中每當電流流經該電 感性元件時,該電感性元件即儲存一有限的能量; 一電容性元件,該電容性元件以該電壓之形式累
    O:\71\71269-911024.ptc 第32頁 519657 _案號 90112533 j 年;^a__ 六、申請專利範圍 .·—二———丨 積該電感性元件中儲存的複數個該有限能量;以及 一穩壓電路,用以產生該控制信號,以便調整該 輸出電壓。 2 4.如申請專利範圍第2 3項之記憶體電路,其中該電感性 元件包含一電感。 2 5 .如申請專利範圍第2 3項之記憶體電路,其中該切換裝 置包含一電晶體。 2 6 .如申請專利範圍第2 5項之記憶體電路,其中該電晶體 包含一場效電晶體。 2 7.如申請專利範圍第2 5項之記憶體電路,其中該電晶體 包含一雙極性電晶體。 2 8.如申請專利範圍第2 3項之記憶體電路,其中該電容性 元件包含一電容。 2 9 .如申請專利範圍第2 3項之記憶體電路,其中係由該電 壓對該穩壓電路所產生的該控制信號進行調頻。 3 〇 .如申請專利範圍第2 3項之記憶體電路,其中係由該電 壓對該穩壓電路所產生的該控制信號進行脈寬調變。 3 1 .如申請專利範圍第2 3項之記憶體電路,進一步包含一 個二極體,用以使該電容性元件不會經由該切換裝置而放 電。 3 2.如申請專利範圍第2 3項之記憶體電路,進一步包含: 一積體電路晶粒,該積體電路晶粒設有陣列的記憶單 元、該切換裝置、及該穩壓電路;以及 一積體電路構裝,用以封裝該積體電路晶粒、該電感
    O:\71\71269-911024.ptc 第33頁 519657 _案號 90112533 ; 年w月」 曰__ 六、申請專利範圍 -· — _·、·· —— 性元件、及該電容性元件,其中該電感性元件及(或)該電 容性元件係位於該積體電路晶粒之外。 3 3.如申請專利範圍第1 0項之記憶體電路,其中該電感性 元件及(或)該電容性元件係位於該積體電路構裝的一内部 邊界内的該積體電路晶粒之鄰近處。 3 4.如申請專利範圍第3 4項之記憶體電路,其中該電感性 元件及(或)該電容性元件係配置在該積體電路晶粒上。 35. —種升壓電路,包含: 一電感性元件; 一第一切換裝置,該第一切換裝置回應一第一控制信 號,而使用一輸入電壓週期性地使電流流經該電感性元件 ,其中每當電流流經該電感性元件時,該電感性元件即儲 存一有限的能量; 一第一電容性元件,該第一電容性元件以一第一輸出 電壓之形式累積該電感性元件中儲存的複數個該有限能 量; 一第一穩壓電路,用以產生該第一控制信號,以便調 整該第一輸出電壓; 一第二切換裝置,該第二切換裝置回應一第二控制信 號,而使用該輸入電壓週期性地使電流流經該電感性元件 ,其中每當電流流經該電感性元件時,該電感性元件即儲 存一有限的能量; 一第二電容性元件,該第二電容性元件以一第二輸出 電壓之形式累積該電感性元件中儲存的複數個該有限能量
    III O:\71\71269-911024.ptc 第 34 頁 519657 卟L: _案號 90112533 i ‘年 M Iri 修正_ 六、申請專利範圍 ;以及 一第二穩壓電路,用以產生該第二控制信號,以便調 整該第二輸出電壓。 3 6.如申請專利範圍第3 5項之升壓電路,其中該電感性元 件包含一電感。 37.如申請專利範圍第35項之升壓電路,其中該第一及第 二切換裝置分別包含一電晶體。 3 8 .如申請專利範圍第3 7項之升壓電路,其中該電晶體包 含一場效電晶體。 3 9 .如申請專利範圍第3 7項之升壓電路,其中該電晶體包 含一雙極性電晶體。 40. 如申請專利範圍第35項之升壓電路,其中該第一及第 二電容性元件分別包含一電容。 41. 如申請專利範圍第35項之升壓電路,其中該第一及 (或)第二控制信號以一隨著各別的第一及(或)第二輸出電 壓而反.向變化的頻率而循環。 42. 如申請專利範圍第35項之升壓電路,其中該第一及 (或)第二控制信號以一隨著各別的第一及(或)第二輸出電 壓而反向變化的作用週期而循環。 43. 如申請專利範圍第35項之升壓電路,進一步包含第一 及(或)第二二極體,用以使各別第一及(或)第二電容性元 件不會分別經由該第一及(或)第二切換元件而放電。 44. 如申請專利範圍第35項之升壓電路,進一步包含: 一積體電路晶粒,該積體電路晶粒設有該第一及第二
    O:\71\71269-911024.ptc 第35頁 519657 91 f ;Γ; 案號 90112533 年月 曰 修正 六、申請專利範圍 切換裝置以 一積體 Ύπτ, 及該第一及第 電路構裝,用 及該第一及第 一及第二電容 性元件、以 件及(或)第 外。 4 5 .如申請專利範圍第4 4 件及(或)第一及第二電容 二穩壓電 以封裝該 二電容性 性元件係 一内部邊界 4 6.如申請 件及(或)第 項之升壓 性元件係 路晶粒之 項之升壓 及第二電容性元件係 内的該積體電 專利範圍第4 4 路;以及 積體電路晶粒、該電感 元件,其中該電感性元 位於該積體電路晶粒之 電路,其中該電感性元 位於該積體電路構裝的 鄰近處。 電路,其中該電感性元 配置在該積體電路晶粒 上。 47· 而使 中每 有限 壓電路,包含 性元件; 裝置,該切換 入電壓週期性 當電流流經該電感性 的能量; 一第一電容性元件,該第一電容性元件累積該切換裝 感性元件中儲存的複數 形成一第一輸出電壓; 第一控制信號,以便調 一種升 一電感 一切換 用一輸 裝置回應 地使電流 元件時, 第一及第二控制信號, 流經該電感性元件,其 該電感性元件即儲存一 置回應該第一控制信號而 個該有限能 一第一 第一輸 一第二 整該 置回應該第 量,其中該累 穩壓電路,用 出電壓; 電容性元件, 二控制信號而 造成該電 積的能量 以產生該 該第二電 造成該電 容性元件累積該切換裝 感性元件中儲存的複數
    O:\71\71269-911024.ptc 第36頁 519657 亂!0· 24 ,.厂71 I 〆,- 案號90112533 ! 年L?r丨日 修正 -1||1>|-_1--1(((||1|--1-|-—>-1- .....^ y ι ιι i > - ' 六、申請專利範圍 一—_ ——、—· …—…——S 個該有限能量,其中該累積的能量形成一第二輸出電壓; 以及 一第二穩壓電路,用以產生該第二控制信號,以便調 整該第二輸出電壓。 48. 如申請專利範圍第47項之升壓電路,進一步包含一多 工器,用以產生一在不同時槽上包含該第一及第二控制信 號之分時多工控制信號,該切換裝置係回應該分時多工控 制信號,而使該週期性電流流經該電感性元件。 49. 如申請專利範圍第47項之升壓電路,其中該電感性元 件包含一電感。 5 0 .如申請專利範圍第4 7項之升壓電路,其中該切換裝置 包含一電晶體。 5 1.如申請專利範圍第50項之升壓電路,其中該電晶體包 含一場效電晶體。 5 2 .如申請專利範圍第5 0項之升壓電路,其中該電晶體包 含一雙極性電晶體。 53. 如申請專利範圍第47項之升壓電路,其中該第一及第 二電容性元件分別包含一電容。 54. 如申請專利範圍第47項之升壓電路,其中該第一及 (或)第二控制信號以一隨著各別的第一及(或)第二輸出電 壓而反向變化的頻率而循環。 55. 如申請專利範圍第47項之升壓電路,其中該第一及 (或)第二控制信號以一隨著各別的第一及(或)第二輸出電 壓而反向變化的作用週期而循環。
    O:\71\71269-911024.ptc 第37頁 519657 案號 90112533 六、申請專利範圍 5 6 .如申請專利範圍 及(或)第二二極體, 元件不會經由該第二 5 7 .如申請專利範圍 一積體電路晶粒 及該第一及第二穩壓 一積體電路構裝 性元件、以及該第一 件及(或)第一及第二 外。 58 iil r ,*'·ί ¥ 曰 修正 第47項之升壓電 用以使各別的第 切換元件而放電 第47項之升壓電 ’該積體電路晶 電路;以及 ,用以封裝該積 及第二電容性元 電容性元件係位 如申請專利範圍第5 7項之升壓電 件及(或)第一及第二 一内部邊界内的該積 5 9 .如申請專利範圍 件及(或)第一及第二 上0 電容性元件係位 體電路晶粒之鄰 第57項之升壓電 電容性元件係配 路,進一 一及(或) 〇 路,進一 粒設有該 體電路晶 件,其中 於該積體 路,其中 於該積體 近處。 路,其中 置在該積 步包含第一 第二電容性 步包含: 切換裝置以 粒、該電感 該電感性元 電路晶粒之 該電感性元 電路構裝的 該電感性元 體電路晶粒
    O:\71\71269-911024.ptc 第38頁
TW090112533A 2000-06-30 2001-05-24 Inductive charge pump circuit for providing voltages useful for flash memory and other applications TW519657B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/607,483 US6469482B1 (en) 2000-06-30 2000-06-30 Inductive charge pump circuit for providing voltages useful for flash memory and other applications

Publications (1)

Publication Number Publication Date
TW519657B true TW519657B (en) 2003-02-01

Family

ID=24432478

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090112533A TW519657B (en) 2000-06-30 2001-05-24 Inductive charge pump circuit for providing voltages useful for flash memory and other applications

Country Status (9)

Country Link
US (2) US6469482B1 (zh)
EP (1) EP1297530B1 (zh)
CN (1) CN100524505C (zh)
AT (1) ATE492020T1 (zh)
AU (1) AU2001275143A1 (zh)
DE (1) DE60143656D1 (zh)
HK (1) HK1052576A1 (zh)
TW (1) TW519657B (zh)
WO (1) WO2002003389A1 (zh)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1316002B1 (it) * 2000-11-08 2003-03-26 St Microelectronics Srl Regolatore di tensione per circuiti a basso consumo.
US7002381B1 (en) * 2001-12-11 2006-02-21 Advanced Micro Devices, Inc. Switched-capacitor controller to control the rise times of on-chip generated high voltages
CN100480940C (zh) * 2002-04-03 2009-04-22 国际整流器公司 同步降压转换器改进
US6903535B2 (en) * 2002-04-16 2005-06-07 Arques Technology, Inc. Biasing system and method for low voltage DC—DC converters with built-in N-FETs
DE60317457D1 (de) * 2003-01-31 2007-12-27 St Microelectronics Srl Einbettbares Flashspeichersystem für nichtflüchtige Speicherung von Kode, Daten und Bitströmen für eingebettete FPGA-Konfigurationen
EP1624558B1 (en) * 2003-05-13 2010-11-24 Fujitsu Semiconductor Limited Semiconductor integrated circuit device
CN1323434C (zh) * 2003-09-02 2007-06-27 台湾积体电路制造股份有限公司 整合闪存与高电压组件的制造方法
US7319616B2 (en) 2003-11-13 2008-01-15 Intel Corporation Negatively biasing deselected memory cells
US20080100393A1 (en) * 2004-04-30 2008-05-01 Custom One Design, Inc. Low Power Direct Conversion Rf Transceiver Architecture and Asic and Systems Including Such
EP1779500A2 (en) * 2004-08-09 2007-05-02 Koninklijke Philips Electronics N.V. Power converter and method for power conversion
KR100622892B1 (ko) * 2004-12-09 2006-09-19 엘지전자 주식회사 저 전력소비형 이동통신 단말기
ITMI20050607A1 (it) * 2005-04-11 2006-10-12 St Microelectronics Srl Dispositivo elettronico integrato a bassa tensione di alimentazione
JPWO2006129339A1 (ja) * 2005-05-30 2008-12-25 スパンション エルエルシー 記憶装置、および記憶装置の制御方法
JPWO2007043095A1 (ja) * 2005-09-30 2009-04-16 スパンション エルエルシー 記憶装置、および記憶装置の制御方法
US7417488B2 (en) 2005-11-04 2008-08-26 Intel Corporation Regulation circuit for inductive charge pump
DE602006009091D1 (de) 2006-07-06 2009-10-22 St Microelectronics Srl Integrierte Steuerschaltung einer Ladungspumpe
JP2008071935A (ja) * 2006-09-14 2008-03-27 Toshiba Corp 半導体装置
US20080107013A1 (en) * 2006-11-06 2008-05-08 Nokia Corporation Signature generation using coded waveforms
ITVA20060071A1 (it) * 2006-12-05 2008-06-06 St Microelectronics Srl Regolatore di tensione con soli transistori del tipo high voltage
CN102044285B (zh) * 2009-10-22 2013-11-06 鸿富锦精密工业(深圳)有限公司 内存供电电路
JP2011216136A (ja) * 2010-03-31 2011-10-27 Fujitsu Semiconductor Ltd 半導体集積回路装置
TWI418130B (zh) * 2011-05-19 2013-12-01 Univ Nat Taipei Technology Step-up conversion circuit
US8723491B2 (en) * 2011-12-19 2014-05-13 Arctic Sand Technologies, Inc. Control of power converters with capacitive energy transfer
US8619445B1 (en) 2013-03-15 2013-12-31 Arctic Sand Technologies, Inc. Protection of switched capacitor power converter
CN104716837B (zh) * 2013-12-17 2018-06-15 通用电气公司 升降压变换器和升降压控制方法
US9680374B2 (en) 2014-05-27 2017-06-13 Marcus Allen Smith DC to DC boost converter utilizing storage capacitors charged by parallel inductor
KR102571572B1 (ko) * 2018-12-05 2023-08-29 에스케이하이닉스 주식회사 전압 강하 레벨을 검출하기 위한 반도체 장치 및 반도체 시스템
US11145378B2 (en) * 2019-02-19 2021-10-12 Texas Instruments Incorporated Methods and apparatus to improve performance while reading a one-time programmable memory
US11171477B2 (en) * 2019-02-22 2021-11-09 Texas Instruments Incorporated Turn off circuit for protection switch

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4437146A (en) 1982-08-09 1984-03-13 Pacific Electro Dynamics, Inc. Boost power supply having power factor correction circuit
US4536700A (en) * 1984-03-28 1985-08-20 United Technologies Corporation Boost feedforward pulse width modulation regulator
US4683529A (en) 1986-11-12 1987-07-28 Zytec Corporation Switching power supply with automatic power factor correction
JPH03144879A (ja) 1989-10-31 1991-06-20 Mitsubishi Electric Corp 携帯型半導体記憶装置
US5469399A (en) 1993-03-16 1995-11-21 Kabushiki Kaisha Toshiba Semiconductor memory, memory card, and method of driving power supply for EEPROM
US5402060A (en) 1993-05-13 1995-03-28 Toko America, Inc. Controller for two-switch buck-boost converter
KR100206143B1 (ko) * 1996-08-28 1999-07-01 윤종용 고역률 보상회로
US5905369A (en) * 1996-10-17 1999-05-18 Matsushita Electric Industrial Co., Ltd. Variable frequency switching of synchronized interleaved switching converters
US5929620A (en) 1996-11-07 1999-07-27 Linear Technology Corporation Switching regulators having a synchronizable oscillator frequency with constant ramp amplitude
US5894243A (en) 1996-12-11 1999-04-13 Micro Linear Corporation Three-pin buck and four-pin boost converter having open loop output voltage control
US5910725A (en) * 1997-03-27 1999-06-08 Digital Equipment Corporation Integrated circuit output power supply transient voltage protection circuit
JP3148171B2 (ja) 1998-01-12 2001-03-19 株式会社日本プロテクター スイッチングレギュレータ
KR100286047B1 (ko) * 1998-05-15 2001-04-16 김덕중 역톱니파를 이용한 역률 보정 회로
KR100303450B1 (ko) * 1998-05-29 2001-11-30 김덕중 역률보정제어기
US6037755A (en) * 1998-07-07 2000-03-14 Lucent Technologies Inc. Switching controller for a buck+boost converter and method of operation thereof
JP2001197728A (ja) * 1999-10-25 2001-07-19 Seiko Instruments Inc スイッチング・レギュレータ回路
US6323626B1 (en) * 2000-02-14 2001-11-27 General Motors Corporation DC/DC converter for a fuel cell having a non-linear inductor

Also Published As

Publication number Publication date
ATE492020T1 (de) 2011-01-15
AU2001275143A1 (en) 2002-01-14
US20030006742A1 (en) 2003-01-09
EP1297530A1 (en) 2003-04-02
EP1297530B1 (en) 2010-12-15
CN100524505C (zh) 2009-08-05
US6469482B1 (en) 2002-10-22
WO2002003389A1 (en) 2002-01-10
CN1483204A (zh) 2004-03-17
DE60143656D1 (de) 2011-01-27
HK1052576A1 (zh) 2003-09-19
US6744669B2 (en) 2004-06-01

Similar Documents

Publication Publication Date Title
TW519657B (en) Inductive charge pump circuit for providing voltages useful for flash memory and other applications
EP1297531B1 (en) Regulator design for inductive booster pump using pulse width modulation technique
US6304469B1 (en) Charge pump circuit including level shifters for threshold voltage cancellation and clock signal boosting, and memory device using same
US6549474B2 (en) Method and circuit for regulating the output voltage from a charge pump circuit, and memory device using same
EP1559186B1 (en) Variable charge pump circuit with dynamic load
US7440342B2 (en) Unified voltage generation method with improved power efficiency
US8742838B2 (en) Stacked structure with a voltage boosting supply circuit
US20020122324A1 (en) High voltage generating charge pump circuit
US7586361B2 (en) Semiconductor device comprising a charge pump operated by clock signals
JP2004508788A (ja) 多出力の動的に調整されるチャージポンプ電力コンバータ
KR20030011078A (ko) 발진기 없는 dc-dc 전력 변환기
JP5693578B2 (ja) パルス幅変調を有するチャージポンプ回路
TWI427906B (zh) 具有低雜訊及高輸出電壓電流之電子幫浦系統及用於具有低雜訊及高輸出電壓電流之電子幫浦之四相時脈系統和產生器
CN211046760U (zh) 电荷泵电路和非易失性存储器设备
US6903600B2 (en) Capacitor charge sharing charge pump
JP5112753B2 (ja) チャージポンプ回路
US6316985B1 (en) Substrate voltage generating circuit provided with a transistor having a thin gate oxide film and a semiconductor integrated circuit device provided with the same
US7511559B2 (en) Booster circuit
KR102485239B1 (ko) 비휘발성 플래시 메모리 디바이스들에서 사용하기 위한 개선된 전하 펌프
EP3404815B1 (en) Charge pump circuit and method for generating a supply voltage
TW595074B (en) Multi-output DC converter
Sundaram et al. A 128 Mb NOR flash memory with 3 MB/s program time and low-power write performance by using in-package inductor charge-pump
JP2005267712A (ja) 不揮発性半導体記憶装置
JP3553508B2 (ja) 発信回路
KR100607658B1 (ko) 비휘발성 메모리 소자의 차지 펌프 회로

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees