TW498617B - Fast switching input buffer - Google Patents

Fast switching input buffer Download PDF

Info

Publication number
TW498617B
TW498617B TW090116545A TW90116545A TW498617B TW 498617 B TW498617 B TW 498617B TW 090116545 A TW090116545 A TW 090116545A TW 90116545 A TW90116545 A TW 90116545A TW 498617 B TW498617 B TW 498617B
Authority
TW
Taiwan
Prior art keywords
node
input buffer
pmos transistor
circuit
transistor
Prior art date
Application number
TW090116545A
Other languages
English (en)
Inventor
Lee Cleveland
Kendra Nguyen
Original Assignee
Advanced Micro Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Micro Devices Inc filed Critical Advanced Micro Devices Inc
Application granted granted Critical
Publication of TW498617B publication Critical patent/TW498617B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/01Modifications for accelerating switching
    • H03K19/017Modifications for accelerating switching in field-effect transistor circuits
    • H03K19/01707Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

498617 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(1 ) [技術領域] 本發明係關於一種用於半導體裝置之CMOS輸入缓衝 器。 [技藝背景] 互補金屬氧化半導體(CMOS)輸入缓衝器已於半導體 裝置使用多年。輸入緩衝器之一項重要特性為切換時間, 即由高狀態轉換至低狀態所需時間,或反之亦然。 丨第1圖說明用於半導體裝置習知之CMOS反相器輸入 緩衝器100之範例。CMOS反相器輸入缓衝器100包含一 個P-通道MOSFET電晶體106,亦稱為PMOS電晶體, 及一個具互補結構之N-通道MOSFET電晶體108,亦稱 為NMOS電晶體。PMOS及NMOS電晶體106、108之閘 極與亦稱為輸入終端之輸入節點1 02相接。因兩個閘極均 與輸入節點102相接,故輸入信號亦稱為閘極電壓Vg。輸 出信號由亦稱為輸出終端之輸出節點11 〇傳送。輸出節點 f 110與PMOS及NMOS電晶體106、108之汲極相接。當一 個低信號,大致上為零電壓,施於輸入節點102時,PMOS 電晶體106啟通,且NMOS電晶體108關斷,使得輸出節 點11 0變為高狀態。當一個高信號,大致上為供給電壓, 施於輸入終端102時,PMOS電晶體106被關斷,且NMOS 電晶體108啟通,使得輸出節點變為低狀態。因為PMOS 及NMOS電晶體其中一個維持於關斷狀態,則若有任何 DC電流消耗亦為微量。 第2圖說明習知之CMOS NOR輸入緩衝器2 00之範 -------------裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1 91860 498617 A7 -----------— B7______________ 五、發明說明(2 ) 例。CMOS NOR輸入緩衝器2〇〇包含策一和第二pM〇s電 曰日體210、212’以及第一和第二nm〇S電晶體214 ' 216 〇 (請先閱讀背面之注意事項再填寫本頁) 第二PM0S電晶體212及第一 NM0S電晶體214之閘極與 輸入節點202相接。輸出信號由和第二pM〇s電晶體212、 第一及第一 NM0S電晶體214 ' 216汲極相接之輸出節點 220傳送。’’電源關閉,,控制信號於控制節點2〗8接收。控 制節點218與第一 PM0S電晶體210以及第二NM0S電晶 體2 1 6之閘極相接。 [發明之揭示] 本發明為一種用於半導體裝置之輸入緩衝器電路,包 含一個PM0S電晶體、一個NM0S電晶體、以及一個上拉 電路。上拉電路施加電壓至PM0S電晶體之主體區域,產 生正主體效應,當輸入緩衝器切換時,此效應可暫時降低 PM0S電晶體門限電壓絕對值。如此使得輸入緩衝器切換 的比習知的輸入缓衝器快速。此輸入緩衝器為反相器、 NOR、NAND、或其他輸入缓衝器。 [圖式之簡單說明] 經濟部智慧財產局員工消費合作社印製 本發明之描述乃參照所附圖式。於圖中,相似參考編 號表示相同或功能上相似之元件。此外,參考編號最左邊 之數字表示參考編號首次出現之圖示。 第1圖為習知CMOS反相器輸入緩衝器之圖示; 第2圖為習知CMOS NOR輸入緩衝器之圖示; 第3圖為本發明關於CMOS反相器輸入緩衝器實施例 之圖示; 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 2 91860 498617 經濟部智慧財產局員工消费合作社印製 [元件符號說明] 100 、 300 102 、 302 ' 402 106 、 108 110 210、212、306、410 412 > 500 214、216、308、414 416 418 310 422 \ 508 406 ' 408 218 220 312 314 400 500 502 504 510 512 514 516 518 520 524 526 528 A7 B7 五、發明說明(3 ) 第4圖為本發明關於CMOS NOR輸入缓衝器實施例之 圖示;及 第5圖為本發明pM0S電晶體實施元件之橫截面圖 示0 CMOS反向器輸人緩衝器 輸入節點 MOSFET電晶體 輸出節點 PMOS電晶體 NMOS電晶體 控制節點 輸出節點 選擇性電容器 506上拉裝置 CMOS NOR輸入缓衝器 輸入緩衝器 閘極節點 源極節點 汲·極節點 源極 閘極 及極 522 P-型區域 P-通道區域 介電質區域 N型基板區域 主體 [實行本發明之模式] 用於半導體裝置之輸入裝置,如記憶體裝置SRAM及 DRAM,提供高及低輸出狀態間之快速切換。運作於低供 ------------·裝-------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 3 91860 498617 A7 B7 五、發明說明(4 ) 給電壓之輸入裝置且低讳退Φ、士 丄# 、-贫漏電机。本發明可暫時降低截止 電壓絕對值,減少切換昧p卩 兄〆刀換時間’而不會產生實質之洩漏電流。 輸入緩衝器監測輸入節纸夕#缺 』铷八即點之佗號,且根據輸入節點切 (請先閱讀背面之注意事項再填寫本頁) 換輪出節點。當超過輪屮銘Μ 田&❿%出即點之輸入緩衝器及電路運作於 供、'電壓Vce及接地之間,則於輸人節點所接收之信號將 位於較窄範圍,例如Vih& Vil。Vih表示,,高,,信號,^ 表不”低”信號。由於線性電容及其他因素,νϋ通常高於 接地且Vih通常低於供給電壓。 當操作於低供給電壓,即使於較慢速度,pM〇s電晶 體亦傾向切換。低供給電壓為低於3 3伏特,如18伏特 或1·6伏特之供給電壓。於許多應用,電閘運作地越快越 好。 經濟部智慧財產局員工消費合作社印製 CMOS設計之原則為PM〇s電晶體比NMOS電晶體” 弱”。此乃遷移率因素。因PM0S電晶體之門限電壓絕對值 丨Vt|相對於NMOS電晶體門限電壓高出許多,輸入緩衝器 由”高’’至”低’’之切換時間通常比由”低"至”高”之 切換時間快。門限電壓用以決定輸入線之信號為高或低狀 態。如果降低PMOS電晶體截止電壓絕對值,試圖降低切 換速度’則PMOS電晶體之洩漏電流將會產生不希望的增 加。本發明可暫時降低門限電壓絕對值,以減少切換時間, 而不會產生實質的洩漏電流,如第3至5圖所示。 第3圖說明具快速切換及低漏損量之CMOS反相器輸 入緩衝器300的範例。CMOS反相器輸入緩衝器300包含 一個PMOS電晶體306、一個具互補結構之NMOS電晶體 本紙張尺度適用中國國家標準(CNS>A4規格(210 X 297公釐) 4 91860 A7 B7
498617 五、發明說明(5 ) 3〇8、一個上拉裝置314、及一個選擇性電容器3i2qM〇s 及NMOS電晶體306、308之閑極與輸入節點3〇2相接。 輸出信號由和PMOS及NMOS電晶體306、3〇8之沒極相 接之輸出節點310傳送。上拉裝置314,例如一個電阻, 與供給電壓及PMOS電晶體306之主體相接。 上教裝置314之電阻取決於輸入緩衝器3〇〇之特性和 尤其是PMOS電晶體306之特性。例如,電阻值可為i仟 >歐姆至3000仟歐姆。其他上拉裝置314亦可使用,只要他 們提供電壓至PMOS電晶體之主體區域,例如一個RL電 路、一個二極體、或其他裝置。上拉裝置314作為一個充 電機構’提供電壓至PMOS電晶體306之主體。 一個選擇性電容器312與PM〇S電晶體之閘極及主體 相接。當PMOS及NMOS電晶體306、308無法提供足夠 輸入電容以增加緩衝器的切換時間,則電容器3丨2增加閘 極電容至輸入緩衝器300。 當輸入信號變為低,即輸入節點302接收到vil,則 閘極電容瞬間地使PMOS電晶體306之主體區域降低。此 舉使門限電壓絕對值|vt|降低。因此,PM0S電晶體3〇6變 為”較強”,且電流更快地穿過P-通道。當輸出切換為高 狀態後,上拉裝置314對PMOS電晶體306之主體區域回 充電至供給電壓。PMOS電晶體306及上拉裝置314可任 意地以不同供給電壓相接。 第4圖說明具快速切換及低洩漏電流之CMOS NOR 輸入緩衝器400的範例。CMOS NOR輸入緩衝器400包 ^--------^---------^ (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 5 91860 經濟部智慧財產局員工消費合作社印製
498617 A7 __B7 五、發明說明(6
含第一及第二PMOS電晶體410、412,第一及第二NM〇s 電晶體414、416,第一及第二上拉裝置4〇6、4〇8,以及一 個選擇性電容器422。第二PMOS電晶體412及第一 NMOS 電晶體414之閘極與輸入節點402相接。輸出信號由和第 二PMOS電晶體412 '第一及第二NMOS電晶體414、416 之汲極相接的輸出節點420傳送。第一及第二NM〇s電晶 體414、416之源極與接地端_相接。第二1>]^〇3電晶體412 之源極與第一 PMOS電晶體410之汲極相接。第一 PM〇s 電晶體410之源極與供給電壓404相接。標示為,,電源關 閉π之控制信號,於控制節點418接收。控制信號與第一 PMOS電晶體410及第二NMOS電晶體416之閘極相接。 控制節點418及輸入節點402為至NOR電路之輪入,而輸 出節點為NOR電路之輸出。 弟一上拉裝置406與供給電壓及第一 pmqs電晶體 410之主體相接。策一上拉裝置408,亦稱上拉電路,與供 給電壓404及第二PMOS電晶體412主體相接。上拉裝置 406、408之電阻取決於輸入緩衝器4〇〇之特性及尤其是其 所連接之PMOS電晶體之特性。例如,上拉裝置4Q6、408 之電阻可為1仟歐姆至3000仟歐姆。其他數值亦可接受, 取決於輸入緩衝器400之特性。上拉裝置4〇6、4〇8可包含 其他電路,只要電路提供電壓至PM0S電晶體41〇、412 之主體區域,例如一個RL電路、一個RLC電路、一個二 極體電路、或其他裝置。此實施例之上拉裝置4〇6、4〇8, 乃作為一充電工具,提供電壓至PM0S電晶體41〇、412 --------^ (請先閱讀背面之注意事項再填寫本頁) 498617 A7 __B7 五、發明說明(7 ) 主體。於另一實施例,只使用上拉裝置4〇6、4〇8中之一個。 -個選擇性電容器422可加人以增加㈣電容。選擇 性電容器422與第二PM0S電晶體412之間極及主體相 接。 可選用地,第一 PMOS電晶體41〇及上拉裝置傷、 4〇8分別與不同供給電壓相接。常見供給電壓為5〇伏特 及3.3伏特。本發明最好使用低功率輸入缓衝器。低功率 輸入緩衝器之供給電壓為3.3伏特或更小。例如,供給電 壓可約為2.0伏特i ΐ·〇伏特。本發明亦可於其他供給電 壓範圍下使用。 第5圖為本發明具體實施元件pM〇s電晶體5〇〇之橫 截面圖。PMOS電晶體500包含一個型基板區域m 一個介電質區域524、兩個p-型區域518、522,以及一個 通道區域520,亦稱為N-井區域。pM〇s電晶體5〇〇之 外部界面包含一個源極512、一個閘極514、一個汲極516、 及一個主體528 〇PMOS電晶體500具有一個上拉裝置 5〇6’其將主體528與於源極節點5〇4之供給電壓相連接。 一個選擇性電容器508將主體528與閘極514相接。閘極 514與接收閘極信號之閘極節點5〇2相接。汲極516與傳 =由PMOS電晶體500產生之輸出的汲極節點51〇相接。 當接地時,大致上為零伏特,加至閘極節點5〇2,無p•通 iL 520產生,汲極5 1 6提供微小電流。當負電壓加至閘極 節點502時,電子由表面被排斥,產生p_通道52〇,此為 一傳導區域,並提供由源極512至汲極516之正電流。 本紙狀細中國i家標準(CNS)A4規格⑵Qx297公爱 91860 ^--------^---------線 (請先閱讀背面之注音?事項再填寫本頁) 498617 Α7 Β7 五、發明說明(δ ) 當後閘極電壓V b,及源極電壓V s之電位差,稱為
Vbs,輸入信號電壓負改變時,將於NMOS電晶體產生主 體效應現象,並增加NMOS電晶體門限電壓絕對值。對於 PMOS電晶體而言,電位差Vbs將正改變,以增加截止電 壓絕對值。當此現象於NMOS電晶體產生時,閘極對源極 之電壓,Vgs下降,NMOS電晶體之驅動能力下降,以及 4吕號轉移電阻增加。此為”負”主體效應現象。本發明使用 稱為”正’’主體效應之互補現象以暫時降低PMOS電晶體門 限電壓絕對值。 上述之輸入緩衝器3 00(第3圖)、400(第4圖)具高Dc 截止電壓’導致較低之沒漏電壓。此外,輸入緩衝器3 Q 〇、 400具低AC門限電壓,提供較快切換及較低漏電壓。預 估此輪入緩衝器可於習知的低電壓輸入缓衝器所需時間的 約5 0%至60%内,由高切換至低狀態。 輸入緩衝器500可與數種裝置一同使用,包括用於電 腦之半導體記憶體、行動電話快閃記憶體、邏輯電路、及 其他電路。於較佳實施例,輸入緩衝器5〇〇與低功率半導 體記憶體一同使用。 當輸入線由高轉換至低狀態,由邏輯1至邏輯〇,閘 極電容將瞬間下降。此舉使門限電壓絕對值下降。電流接 著較快地穿越P-通道。此舉使輸出電壓v〇,較快地由低切 換至尚狀態。主體層之電壓,Vbulk,於輸出節點51〇切換 至高狀態後,經由上拉裝置506回充至最大供給電壓。選 擇性地,加入電容器508,以增加閘極電容。 本紙張尺度適用中國國家標準(CNS)A4規格⑵G χ 297公髮 91860 4^—--------^------- (請先閱讀背面之注意事項再填寫本頁) 498617 #
五、發明說明(9 ) 下列方程式描述影響門限電屢絕對值之因素: 經濟部智慧財產局員工消費合作社印製 |Vt|== Vt0 + 3 * [sqrt(2d)F + Vbs) · sqrt(2(I)F)] 方程式1 其中: |Vt|為PMOS電晶體門限電壓絕對值。
Vto為Vbs = 0時之門限電壓。 5為基板之偏壓效應常數。此常數為製造過程之函數 且裝置間有所不同。 ΦΡ為主體電位。主體電位為製造過程之函數且裝置 間有所不同。
Vbs為主體及源極間的電壓差。 為暫時降低門限電壓絕對值丨Vt|,當閘極電壓由高至 低狀態’ |Vbs|將下降,亦即主體電壓vb,升高至源極電 壓Vs,即主體對源極電壓vbs為負。當閘極電壓切換至 低’主體電壓麵合閘極電壓,並帶至比供給電壓低。此舉 暫時降低PMOS電晶體截止電壓絕對值|Vt|,使得輸出電 壓Vout切換更快速。 RC電路,例如506及508(第5圖),當主體電壓小於 源極電壓時,最好調整以避免閂鎖情形。 雖然第3至5圖說明一個反相器及一個n〇R輸入緩衝 器,但本發明可與使用於半導體裝置之其他輸入緩衡器一 同使用,如記憶體裝置。例如,本發明可與NAND輸入緩 衝器一同使用。 雖然於此顯示及描述較佳實施例,但可知的是他們並 ^-----------------線 (請先閱讀背面之注意事項再填寫本頁) 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 9 91860 498617 A7 _B7___ 五、發明說明(1G ) 非用以限制本揭示,而乃欲包含所有由所附申請專利範圍 或相等意義所定義之本發明精神及範疇内的修改、替代方 法及裝置。 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公芨) 10 91860

Claims (1)

  1. 經濟部智慧財產局員工消費合作社印製 498617 A8 B8 C8 D8 六、申請專利範圍 1. 一種用於半導體裝置之輸入緩衝器電路(300),包含: (a) —個輸入節點(302); (b) —個輸出節點(310); (c) 一個具有源極、閘極、汲極、及主體節點之 卩]^03電晶體(3 06),?]^03電晶體(3 06)之源極節點與第 一供給電壓(304)相接; (d) —個具有源極、閘極、與沒極節點之NMOS電 隹晶體(308),該源極節點接地; 其中該PMOS及NMOS電晶體(306、308)之閘極與 輸入節點(3 02)相接,且PMOS及NMOS電晶體(3 06、 308)之汲極與輸出節點(3 10)相接;以及 (e) —個上拉電路(314)與PMOS電晶體(306)之主體 節點及第二供給電壓相接。 2. 如申請專利範圍第1項之輸入緩衝器電路(300),其中 該輸入緩衝器電路(300)包含一個低功率輸入緩衝器電 • 路。 3. 如申請專利範圍第1項之輸入緩衝器電路(300),其中 該第一(3 04)及第二供給電壓提供大致上相同之電壓。 4. 如申請專利範圍第1項之輸入緩衝器電路(3 00),其中 該第一供給電壓(304)小於或等於1.9伏特。 5. 如申請專利範圍第1項之輸入緩衝器電路(300),其中 該上拉電路(314)包含一個電阻器。 6. 如申請專利範圍第1項之輸入緩衝器電路(300),更包 含一個與PMOS電晶體(306)源極及主體節點相接之電 -------------裝--------訂---1---II線 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 11 91860 經濟部智慧財產局員工消費合作社印製 498617 A8 B8 C8 D8 :、申請專利範圍 容器電路(312)。 7. 如申請專利範圍第1項之輸入緩衝器電路(300),其中 該上拉電路(3 14)降低PMOS電晶體(306)之門限電壓且 減少輸入緩衝器電路(300)之切換時間。 8. 如申請專利範圍第1項之輸入緩衝器電路(300),其中 該輸入缓衝器電路(300)包含一個CMOS反相器電路。 9. 一種輸入緩衝器電路(400),包含一個輸入節點(402)、 一個輸出節點(420)、一個選擇節點(418)、第一及第二 PMOS電晶體(410、412),每個皆具有源極、閘極、汲 極、及主體節點,其中該第二PMOS電晶體(412)之源 極節點與該第一供給電壓(404)相接,第一及第二NM0S 電晶體(4 14、4 16)兩者皆具有源極、閘極、與汲極節點, 其中該第一及第二NMOS電晶體(4 14、416)之源極節點 接地,該第一及第二NM0S電晶體(414、4 16)之汲極節 點與輸出節點(420)相接,該第一 NM0S電晶體(4 14)之 閘極節點與輸入節點(402)相接,且第二NM0S電晶體 (416)之閘極節點與選擇節點(41 8)相接,其中該第一 PMOS電晶體(41 0)之汲極節點與輸出節點(420)相接, 第一 PMOS電晶體(410)之閘極與輸入節點(402)相接, 且該第二PMOS電晶體(412)之閘極節點與選擇節點 (418)相接;其特徵為該第一上拉電路(406)與該第一 PMOS電晶體(410)之主體節點相接且該第二供給電壓 及該第二上拉電路(408)與該第二PMOS電晶體(412)之 該主體節點及第三供給電壓相接。 (請先閱讀背面之注意事項再填寫本頁)
    本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 12 91860 498617 A8 B8 C8 D8 六、申請專利範圍 1 〇. —種記憶體裝置,包括: (a) —個CMOS輸入緩衝器(300),包含至少一個 NMOS電晶體(308)、至少一個與NMOS電晶體(308)相 接之PM0S電晶體(306)、及一個連接PMOS電晶體(306) 主體節點至供給電壓(304)之上拉電路(314);以及 (b) —個與CMOS輸入緩衝器(3 00)相接之記憶體陣 列。 --I--I------- --------訂------ - - - (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 13 91860
TW090116545A 2000-07-14 2001-07-06 Fast switching input buffer TW498617B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US61635700A 2000-07-14 2000-07-14

Publications (1)

Publication Number Publication Date
TW498617B true TW498617B (en) 2002-08-11

Family

ID=24469083

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090116545A TW498617B (en) 2000-07-14 2001-07-06 Fast switching input buffer

Country Status (8)

Country Link
EP (1) EP1307965A1 (zh)
JP (1) JP2004504751A (zh)
KR (1) KR20030016401A (zh)
CN (1) CN1441996A (zh)
AU (1) AU2001271671A1 (zh)
BR (1) BR0112513A (zh)
TW (1) TW498617B (zh)
WO (1) WO2002007317A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101795134B (zh) * 2010-03-18 2011-12-21 中国科学院上海微系统与信息技术研究所 一种降低cmos瞬态功耗的电路

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5644266A (en) * 1995-11-13 1997-07-01 Chen; Ming-Jer Dynamic threshold voltage scheme for low voltage CMOS inverter
KR100242997B1 (ko) * 1996-12-30 2000-02-01 김영환 저전력 소비 입력 버퍼
KR100245556B1 (ko) * 1997-05-27 2000-02-15 윤종용 워드 라인 구동 회로를 갖는 soi 반도체 램 장치

Also Published As

Publication number Publication date
AU2001271671A1 (en) 2002-01-30
BR0112513A (pt) 2003-07-01
CN1441996A (zh) 2003-09-10
EP1307965A1 (en) 2003-05-07
WO2002007317A1 (en) 2002-01-24
KR20030016401A (ko) 2003-02-26
JP2004504751A (ja) 2004-02-12

Similar Documents

Publication Publication Date Title
US7554379B2 (en) High-speed, low-power level shifter for mixed signal-level environments
JP4981816B2 (ja) 酸化物薄膜電界効果トランジスタを使用したデジタル出力ドライバおよび入力バッファー
TW465045B (en) CMOS semiconductor integrated circuit
TWI674720B (zh) 電源保護電路
US8299847B2 (en) Semiconductor device and data processing system including the same
US6043681A (en) CMOS I/O circuit with high-voltage input tolerance
US6441663B1 (en) SOI CMOS Schmitt trigger circuits with controllable hysteresis
US6424174B1 (en) Low leakage logic gates
US6259299B1 (en) CMOS level shift circuit for integrated circuits
JP2003198359A (ja) 半導体集積回路
EP3683965A1 (en) Switch control circuit for a power switch with electrostatic discharge (esd) protection
KR20050084430A (ko) N-채널 풀-업 소자 및 논리 회로
US4578601A (en) High speed TTL clock input buffer circuit which minimizes power and provides CMOS level translation
US10530365B1 (en) Low voltage level shifter suitable for use with subthreshold logic
JP2008211317A (ja) レベルシフト回路
KR20000020484A (ko) 반도체 집적 회로 장치의 입력 회로
TW498617B (en) Fast switching input buffer
JP3179059B2 (ja) バス制御バッファー増幅器
KR20020084446A (ko) 전압 인터페이스 회로를 구비한 반도체 집적 회로 장치
KR100302610B1 (ko) 고전압 구동 회로
EP4372992A1 (en) Cascoded transistor switch
EP1472788A2 (en) A voltage limiting semiconductor pass gate circuit
KR200329174Y1 (ko) 저 전력 소비형 버퍼
JP2006229270A (ja) トランジスタ論理回路
JPH1168548A (ja) 半導体集積回路

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees