TW473829B - An improved method of depositing a conformal h-rich Si3N4 layer onto a patterned structure - Google Patents

An improved method of depositing a conformal h-rich Si3N4 layer onto a patterned structure Download PDF

Info

Publication number
TW473829B
TW473829B TW089122330A TW89122330A TW473829B TW 473829 B TW473829 B TW 473829B TW 089122330 A TW089122330 A TW 089122330A TW 89122330 A TW89122330 A TW 89122330A TW 473829 B TW473829 B TW 473829B
Authority
TW
Taiwan
Prior art keywords
layer
deposition
torr
patent application
si3n4
Prior art date
Application number
TW089122330A
Other languages
English (en)
Inventor
Christophe Balsan
Corinne Buchet
Patrick Raffin
Stephane Thioliere
Original Assignee
Ibm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibm filed Critical Ibm
Application granted granted Critical
Publication of TW473829B publication Critical patent/TW473829B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • C23C16/345Silicon nitride
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • H01L21/02129Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC the material being boron or phosphorus doped silicon oxides, e.g. BPSG, BSG or PSG
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/318Inorganic layers composed of nitrides
    • H01L21/3185Inorganic layers composed of nitrides of siliconnitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3171Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/038Making the capacitor or connections thereto the capacitor being in a trench in the substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/09Manufacture or treatment with simultaneous manufacture of the peripheral circuit region and memory cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/485Bit line contacts

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Inorganic Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Memories (AREA)
  • Formation Of Insulating Films (AREA)

Description

4?3829 、發明說明(3) 2 Μ描述於下文。所有處理步驟皆係於所謂ME0L模組 EOL表 >不生產線之中間末端)中進行。重點係指出圖中所 說明之薄層並未依比例繪製。 4圖」ί,意說明原始結構編號1 〇 ,其基本上係由塗佈有 毫微米厚二氧化矽(Si 02)閘極層12之Ρ-型經摻雜矽基 所構成基材11中,位於其個別渠溝中之兩儲存電容器 糸出^於該陣列區中。於該Si02閘極層12上形成複合導電 曰/、、、巴、、彖膜。例如’其係包括底層8 〇毫微米厚摻雜雄之多 晶矽層13、70毫微米厚矽化鎢(WSix)層14、及18〇毫微米 厚Sl3N4罩蓋層15。閘極導體線16係藉著使用習用乾式蝕 亥J方法使该二層圖型化而形成,故每條閘極導體線丨6皆包 括,號為15之Si 3N4罩蓋,位於該閘極導體上。最後,藉 熱氧化方法形成作為標準物之14毫微米厚氧化物層17,曰以 純化"亥閘極導體1 3 /1 4側壁,以防止於後續熱溫度步驟期 ,產生之任何不需要氧化。如圖1所示,閘極導體線1 6之 密度於”陣列”區(巢型區域)較”承載”區(隔離區)中大。 再茶照圖1,個別出示兩個位於承載及陣列區中之擴散 區1 8及1 8 ’’(通稱為丨8),其係先前藉離子植入法(丨8,區係
使用坤及硼原子,而18,,區係磷原子)於線路(FEOL)模缸中 形成。 -
現在’參照圖2A,習用無邊界多晶矽接點製造方法係使 用LPCVD將厚度約3〇毫微来iSi3N4層19保形地沉積於該經 圖型化結構1 〇頂面上,以形成絕.緣間隔物而開始。例如, 薄層 19 之Si3N4 材料可於TEL Fast Thermal Ramp--TOKYO
473829 五、發明說明(4) ELECTRON Ltd (TEL),Tokyo, japan 製造之工具一一中使用 NH3/SiH2C12 .(二氣矽烷:簡稱為DSC)化學及下述程序參 數進行沉積。 壓力 :1 5 0毫托耳
溫度 :7 8 0 °C NH3 流量:250 seem D C S 流量:5 0 s c c m 期間 :1 6分鐘 晶圓間隔:0. 2英吋 靶極欲於該閘極導體線1 6之頂部及側壁上同時得到約3 0 毫微米之厚度,其係於承載區中之產品晶圓上測量。 沉積S i 3N4材料之後,進行各向異性乾式蝕刻步驟,以 使該Si 3N4層19圖型化,以於該卫C線16上形成絕緣間隔 物。δ亥姓刻步驟係於該s i 〇 2閘極層1 2頂面曝露於該接觸孔 底部時,立即終止。例如,此步驟可於AME 52〇〇反應器之
MxP+槽一Applied Materials Inc·,Santa Clara, CA, USA所售之工具一-中使用CHF3/02/C02化學,例如使用下列 操作條件進行: 壓力 :5 0毫托耳 電能 :1 0 0瓦 - 溫度(壁/觸媒):1 5/15 °C He冷卻 :26托耳 C H F 3 流量 :2 8 s c c m 02 流 1 : 6 seem
473829 五、發明說明(5) C02 流量 :75 seem A r 流量 .:5 0 s c c m , 歷時 :7 5秒 所製造而編號19之Si 3 N4間隔物係出示於圖2B中。該CB 形成程序之此階段下,該晶圓使用橢偏計進行厚度測量。 該測量係為評估S i 3 N 4罩層1 5及S i 0 2閘極層1 2之殘留厚度 及均勻度所必需。其次,標準F Μ (外來物質)檢測係於產品 晶圓上進行。最後,於DNS溼式工作棱--Dai Nippon Screen, Kyoto, Japan所製造之工具一中使用習用溼式方 法進行清潔步驟(去離子水淋洗結合超音波)。 S i 3 N 4間隔物1 9現在用以自動化定界其他經植入之區 域,其係製造具有0 · 1 75微米及更細之接地線之高級 EDRAM/SDRAM矽晶片時用以磨平接頭輪廓所需。結果,硼 淺溝置入係於 PI 9 50 0 植入器--APPLIED MATERIALS Inc., Santa Clara, CA,USA所製造之工具--中進行。此步驟後 續有基磷植入,其係於EXTRI0N植入器--VARI AN,
Palo Alto, CA, USA所製造之工具--中進行,於承載區中 製造P型IGFETs的源極及汲極區。進行RTA退火,以得到摻 雜劑均勻度,例如於STEAG,San Jose, CA, USA所製造之 AG工具中進行。現在於前述pi 9 5 0 0植入器中使用磷原子 進行淺溝植入,以於該陣列區中產生N型IGFETs之源極及 汲極區。為了製造此等經植入之區域,個別出示於圖2 B中 之承載區及陣列區中編號2 0 ’及20 π於具有0 . 2微米接地線 之標準EDRAM/SDRAM矽晶片的習用CB形成方法中加入許多
第9頁 473829 五、發明說明(6) 複雜性。 一旦形成該S i 3 N 4間隔物1 9及經植入之區域2 0,該晶圓 於雙步驟方法中使用Huang溶液中於CFM溼式工作檯 --Continuous Flow Machine Inc, West Chester, PA USA所製造之工具--中清洗。以下係適當之操作條件。
SCI:H20/NH40H/H202 80:1· 3:3.1 (體 積) 時 間 2分 鐘 H20流量(淋洗) 3加崙/ 分鐘 時 間 1分 鐘 SC2: : H20/HC1/H202 80:2· 2 : 3. 1 (體 積) 時 間 2分 鐘 Η 2 0流量(淋洗) 3加备/ 分鐘 時 間 1分 鐘 溫度 3 5 °C
此清洗步驟後續有另一 S i 3N4層之保形沉積,以塗佈該 基板1 0頂面,其於後續處理步驟中具有擴散障壁及蝕刻終 止之雙重角色。該Si 3N4障壁層可藉電漿化學蒸汽沉積 (PECVD)或藉低壓化學蒸汽沉積(LPCVD)而沉積。 若使用PECVD技術,則該沉積一般係於ΑΜΕ 50 0 0反應器 --APPLIED MATERIALS製造之工具--使用SiH4/NH3化學根 據下列程序參數進行。 壓力 :5· 75托耳 溫度 :4 8 0 t
RF電能 :3 40瓦 ~ NH3流量:〇· 〇丨5升/分鐘 SiH4流量:〇·〇6〇升/分鐘 N 2流量 :4升/分鐘 沉積速率:2 0 0毫微米/分鐘
第10頁 473829
為了於陣列區中介於GC線路16間具有至少5毫微米,需 於產品晶圓上測量之結構1〇表面頂部沉積25毫微米厚之’ Si3N4層(比較實際需要之15毫微米)。實際上,此種ρΕ(:νβ 方法產生極不具保形性之沉積,因其對於圖型因數效應極 為敏感。已發現5毫微米之厚度無法因進一步增加所沉積 之Si 3N4+層之厚度而經校正,因為此種情況將增加該Gc線 路之寬咼比,而妨礙於後續介電質沉積步驟中,於其間之 間隔中適當地充填BPSG。 八
若使用備擇之L P C V D技術,則該s i 3 N 4材料可於丁 E L
Alpha 8s--TOKYO ELECTRON LTD, Tokyo, Japan 製造之工具 〇 --中使用NH3/DCS化學及下列程序參數進行沉積。 壓力 2 0 0毫托耳 溫度 715。。 NH3流量 250 seem DCS流量 5 0 seem 晶圓間隔 〇. 2英吋 沉積速率 1毫微米/分鐘 歷時 3小時 與較差保形性之PECVD方法不同地,已發現該[pc VD沉積 未出現前述厚度不均勻問題,而具有其他不便。 _ 任一種技術所得之S i 3 N 4層係為圖2 C中編號2 1。 其次’該鈍化中間層介電(I LD )材料---般為硼磷矽酸 鹽-玻璃(BPSG) - -係於850 °C下於LAM 9800電聚反應器 - -LAM RESEARCH ’ Fremont ’ CA,USA 所售之工具一-中籍
第11頁 473829 五、發明說明(8) LPCVD沉積,形成BPSG層,其用以充分GC線路16間之間 隔。該化學係·為三乙基硼酸鹽(TEB)、膦(PH3)及四乙基,原 矽酸鹽(TEOS),混合有作為共同反應物之〇2。N2係為作為 標準物之載體氣體。該BPSG材料係由其各等於4· 5百分比 之硼及磷濃度定義。結構1 〇隨之於8 5 0 °C下於原位回流退 火歷經20分鐘,以防止產生空隙。目的係得到高於擴散/ 經植入區1 8/ 20約6 5毫微米之BPSG層厚度(於產物晶圓上測 量)。該BPSG 材料係於 EBARA CEP 022 拋光器--precisi〇n Machinery Group, Tokyo, Japan 製造之工具--中使用標 準操作條件平面化。 該厚度控制係於原位進行。形成之結構係出示於圖2 d 中’其中該BPSG層於平面化後之殘留部分係以編號22表 示。此步驟之後係為用以降低污染之清洗,例如,於前述 CFM工具中,且使用相同之操作條件。 現在,參照圖2E,TE0S Si02層23係覆蓋沉積於該結構 10上。此種沉積一般係藉?£(^〇進行,例如於前述^£ 5 0 0 0反應器中使用TE0S/02化學作為標準。 該乾極係用以付到位於結構1 〇頂部上約5 1 Q毫微米之厚 度(於產品晶圓上測量)。該晶圓係於F S I噴麗工具 -- Fluoroware System Inc·,Minneapolis,USA所製造之 設備--中使用標準程序參數清洗。 此最後清洗步驟之後係於950 t下於N2氛圍中回流退火 10秒鐘。此種CB接點製造程序階段下,擴散及植入區18及 2 0係合併於編號1 8 / 2 0之單一區域中。
第12頁 473829 五、發明說明(9) 因為作為標準而包含雙重BARL(底部抗反射層)/光阻層 之光阻掩模,·無邊界接觸孔位置限制於該陣列區中。例,
如 ’90愛>^ 米厚之AR3 層(SHIPLEY, Malborough,MA, USA 所製之產品)及625宅微米厚M10G層(JAPAN SYNTHETIC RUBBER, Tokyo, Japan所製造之光阻)適用於所有情況。 此專材料係連續地於TEL ACT8--TOKYO ELECTRON LTD (TEL),Tokyo,Japan所製造之工具—中沉積。之後,該 光阻層於Micrascan III--SILICON VALLEY GROUP (SVG),
Wilton,CT,USA所製造之工具--中根據所需之掩模圖型 曝光’並於該TEL ACT8工具中顯影。檢視覆層及接觸尺 寸。根據完全於相同乾式钱刻器之槽中進行之五步驟序 列’藉著於該矽基材1 1中向下各向異性蝕刻至該擴散區 18/20,以形成無邊界接觸(CB)孔,使得該⑶蝕刻係為完 全積合方法。例如,此五個步驟係於85 電漿蝕刻 器--TOKYO ELECTRON Ltd·製造之工具一一中使用標準操作 條件進行。其係包括蝕刻位於該接觸孔正底部之AR3層(未 示於圖2E)、該TEOS Si02層23、該BPSG層22、該Si3N4層 21及最後之Si 02閘極層12。
此情況下,該接觸孔係充填摻雜有磷之多晶矽,以形成 接觸插塞。此步驟或於LPCVD VTR 7 00 0豎爐 _ --SVG-THERMCO,San Jose, CA,USA 所製造之工具--或 SACVD Centura 反應器--APPLIED MATERIALS 所製造--中進 行。此步驟終止習用無邊界多晶矽(CB)接點製造方法。該 最終結構係出示於圖2 F中,其中接觸擴散區丨8 / 2 〇之CB多
第13頁
473829 五、發明說明(ίο) --- 晶矽插塞具有編號24。在標準製造方法下,擴散區18/2() 在該CB蝕刻斯間因矽基材受到化學攻擊所致(稱為π衝穿」 缺陷)及/或在離子植入步驟期間因表面狀態改變所致之 同接頭洩漏效應極為敏感。 藉PECVD沉積時,Si3N4材料層之蝕刻極為重要,因i兩 於Si 02閘極層上準確地終止,而無法顧及其不均勻厚度: 該陣列區中聚集區之厚度低達5毫微米時,曝露於Si3^蝕 刻化學之底層Si 02材料的偵測極為困難。若使用Si3N4蝕 刻化學之蝕刻過度地進行,則過度蝕刻變得太重要,導致 該CB接點與該GC導體之間產生該衝穿缺陷及短路(因為該 間隔物整體生降低)。相反地,若該Si 3N4蝕刻過早地終' 止’則留有未經蝕刻之S i 3N4殘留物,使得位於該接觸孔 底部之S i 0 2材料無法使用s i 0 2 #刻化學完全移除,導致 π開斷π型缺陷(電阻太高之接點)。該S i 3 N 4層21需承受# 刻貝穿$亥TE0S/BPSG雙層23/22之過程,而於該無邊界接觸 孔形成過程中保持Si3N4罩蓋15整體性。該TE0S &BPSG餘 刻步驟於基材10經圖型化及平面表面上需具有高於6 : 1之 選擇性(相對於Si3N4),以確定該Si3N4材料層21、間隔物 1 9及罩蓋1 5之整體性。雖然該钱刻化學適於各向異性地移 除S i 3 N 4材料層2 1,但仍必需具有至少1 5毫微米之s i 3 N 4層 2 1厚度,以確定適當地終止於該S i 〇 2閘極的1 2頂面上。 此等PECVD技術之不便係參照圖3A說明,其係基材1〇於 圖2 C所示之製造階段的更詳細視圖,用以更清楚地區分該 矽晶圓之”陣列”及”承載’’區。該習用PECVD方法於底部位
第14頁 473829
❿ 於$集區(陣列區)中之狹窄間隔與位於隔離區(承載區)中 之寬闊間隔之間的Si 3N4層21厚度均度上,產生約75百分 比之明顯差異。如圖3A所示,該Si3N4層21厚度於第一種 ^況下係約5毫微米,比較之下「第二種情況下係為“毫 微米。/ 5毫微米之厚度於聚集區中不足以確定於無邊界接 觸孔形成期間具有良好之蝕刻終止障壁。當薄層2丨之, Si3N4材料經蝕刻時,於該接觸孔底部進入胃所謂3活性區 (AAS)内產生衝穿缺陷(未出示於圖3A)。然而,pecvD沉積 Si 3N4材料之另一特點係為高含量之氫原子及針孔(於圖3八 中個別稱為Η及2 5 ),其個別導致極低沉積溫度(4 8 〇)及 極高沉積速率(2 00毫微米/分鐘)之以以化學。pEcvD沉積 Si3Nj層不僅作為氫原子來源,於後續鋁金屬線形成(例如 =5)退^期間,亦使此等原子可輕易穿透,使得此種沉 積技術a際上有利於鈍化位於該矽基材表面上之擴散區。
相反地,该LPCVD技術提供極具保形性之“㈣‘材料沉 f隹^有其他缺點。* _所示,料列區及隔離區之 i t間不具有實質之厚度差,故該聚集區中之。綱 ”即足以完全扮演其障壁角色。因為其具有極符所 =之%經,體晶圓的厚度均勻度,故該Si3N4層21厚度可 ί t,12笔微来。由於此較薄之厚度,該Si3N4層21於該 ^ =接觸孔%成期間所進行 < 選擇性㈣中的纟率被大 田?。而BPS^充填寬高比降低。結果,改善該程序窗 口不幸地,藉LPCVD所沉積iSi3N4層在與pECVD沉積層 比較之下’具有大幅降低之氫原子及針孔濃度。熱預算考
473829 五、發明說明(12) —----- 慮(其對於使IGFETs之有效通道長度Lefi保持於規格内具有 決定性之影響.)防止前述沉積溫度71 5 t的任 導致防止針孔形成之低沉積速率。另一方面了二於因此 PECVD方法中之SiH4/NH3化學無法選擇,因其產生不均勻 之Si3N4層21厚度,使得該NH3/DCS化學較有利於特定 LPCVD操作條件(熱壁反應器)。但於此種化學下',參與該 化學機制之氫原子總量受到限制,降低摻入氫原子 > 數目〃之 程度甚至高於沉積溫度降低之情況。如同參數連線試驗所 况明,該LPCVD方法降低接頭洩漏(逆偏壓接頭)高於該 PECVD方法。此種無邊界多晶矽接點製造方法階段中,接 頭洩漏未復原。然而,於氫氛圍中進行鋁金屬線形成之 後,氫原子於單原子形式下在鋁字線表面上解離,而恢復 南程度之接頭洩漏。 簡而言之,參照圖2A至2F所描述之習用無邊界多晶矽接 點製造方法所必要之Si 3 N4層沉積步驟無法令人滿意,益 論使用何種沉積技術皆然: 〜 1·若為PECVD,則該Si3N4蝕刻步驟於該陣列區之聚集區中 無法於接觸孔底部之Si 02閘極層表面上準確地終止故於 過度蝕刻期間,相鄰GC線路之間存在"短路π之嚴重危險, = Si3N4層較薄(5毫微米)之接觸孔底部中,矽基材受=丨實 質之攻擊,導致前述衝穿反射性,其係為製造良 問題。 丁」 文 2.若為LPCVD ’則因良好厚度均勻度,更易使該钱刻於該 S 1 02閘極層上充分地終止(然而,若過度蝕刻不足,則該
第16頁 473829 五、發明說明(13) 接觸孔底部有”、開斷"之危險)。此外,接頭表面狀態之改 變導致接頭洩漏,其因LPCVD方法而不可變,所沉積之-Si3N4膜具有低氫原子含量,而實質上無法容許氫原子穿 透(此種現象被假設亦發生於PECVD si3N4膜中,但於後笋 铭金屬線退火時經大幅校正)。相同地,此等缺只 造良率損壞。 衣 因此,就不同因素而言,前述習用Si3 法之產品製造良率皆無法令人接受。 早土看儿積方 發明概述說明 因此’本發明主要目的传接φ ^ X» ^ ^ 扪係知出一種於經圖型化結構上沉 積保开y间A S 1 3 N 4層之改良方法。
矽晶片製造。 兀疋極適於兩級EDRAM/SDRAM 本發明另一目的係提出一種於經圖型 高氫Si 3N4層的改良方法,1中 偁上,儿積保形 ^ ^ 八甲°亥7儿積層係於整體晶圓卜 -具有均勻厚度,而與該陣列或承載區無關。 本發明另一目的係提出一種於經圖型 # / 高氫Si 3N4層的改良方法,苴中 、σ ’儿積保形 與積合密度(圖型因子)無關、。中該,儿積層係具有均勾度 本發明另一目的係提出一種於經 高氫Si3N4層之改良方法,纟中因f::構上-積保形 面狀態變化係藉由該層提供氫原子二At二好=致之接頭表 之渗透性而經校正。 以子之#力及其對此等原子 473829 五、發明說明(14) 本發明另一目的係楹+ 一 高氩Si 3N4層的改良方一於經圖型化結構上沉積保形 觸,而不具有電失效之产;吏無邊界多晶石夕與擴散區接〜 本發明另一目的传提=双且路,開斷及接頭洩漏)〇 高氫以,層之改良;^ 圖型Μ構上沉積保形 觸孔貫穿整體晶圓,^製其於絕^固定度/使無邊-1 接. ... 度。 1之衣k良率保持於高而固定之程 本發明另一目的孫担山 於經圖型化結構上沉_ 種於製造無邊界多晶矽接點時 使熱預算減至2tPSi3N4層之改良方法’其 道長度Leff保持固i 止擴散區擴大,使1GFET有效通 本發明另一目的孫担山 仏 高氫Si3N4層之改/方\出一盆種於經圖型化結構上沉積保形 義RAM石夕晶片之無邊界多晶石夕接點製造 過程中的重要參數。 ^ 此等及〃他相關目的之完成係藉著本發明第一具體實例 於經圖型化結構上沉積保形高氫^^4層的改良方法達 成,其包括以下步驟: a) k i、、’二圖型化之結構,由塗佈有薄s i 〇 2閘極層之石夕基 材所組成,其上層形成有閘極導體(GC)線路,而兩相鄰GC 線路之間形成有至少一個擴散區; b) 於快速熱化學蒸汽沉積(尺τ c v D)反應器中,使用以s i 先質為主之化學,於個別為6 〇 0 —.9 5 〇及5 〇 — 2 〇 〇托耳範圍 内之溫度及壓力下,沉積保形高氫Si 3N4層於該結構上。
第18頁 473829
本發明亦涵蓋本發明第二具體實例於經圖型化妗 形地沉積保形·高氫S i 3 N4層之改良方法,其包括以"上保 m : ^ 下步、
a)提供經圖型化之結構,由塗佈有薄Si〇2閑極層之 材所組成,其上層形成有閘極導體(GC)線路,而二 ^ 線路之間形成有至少一個擴散區; ^ GC b)於低壓化學蒸汽沉積(LPCVD)爐中,使 主之化學,於個別為640 -70 0。(:及0· 2-0. 8托耳範圍内貝之為w 度及壓力下,沉積保形高氫Si 3N4層於該結構上。 之温 最後,本發明另外涵蓋一種製造在矽基材中具有擴散區❶ 之無邊界多晶石夕接點的改良方法,其包括以下步驟· 时 a )提供一結構,由塗佈有薄s i 〇 2閘極層而上層形成有門 極導體(GC)線路之矽基材所組成,其中該閘極導體線路之 導電性部分於側向塗佈有Si 3N4薄間隔物,而其頂部塗佈 有S i 3N4罩蓋,該閘極導體線路係供整體隔離使用,其中 形成於該基材中之至少一擴散區係曝露於該相鄰GC線路之 間; b)於快速熱化學蒸汽沉積(RTCVD)反應器中,使用以Si 先質為主之化學,於個別為60 0- 950 °C及50-2 0 0托耳範圍 内之溫度及壓力下,或於低壓化學蒸汽沉積(LPCVD)爐 中,使用以Si先質為主之化學,於個別為64 0-7 0 0 °C及 0· 2-0. 8托耳範圍内之溫度及壓力下,沉積保形高氫Si 3N4 層於該結構上;
c)於該結構上過度地沉積BPSG材料層,以充填介於該GC
I m
第19頁 473829
五、發明說明(16) 線路間之間隔 d) 藉化學機·械拋光將該BPSG材料平面化,以向下移除今 BPSG至約略該Si3N4罩蓋表面; e) 沉積TEOS Si02之鈍化層於該結構上; f )界定微影術掩模,以曝露接觸孔位置; g) 依序各向異性地乾式蝕刻該TE〇s Si〇2、BPSG、Si3lU 及Si02材料,以曝露該擴散區,而形成該接觸孔;及 h) 沉積經摻雜之多晶矽,以充填該接觸孔,與該擴散區 產生無邊界多晶矽接點。 σ 前述方法於色品!信度(較低接點電阻、較大程序窗 口 ···)、通i改善及流程簡化方面具有明顯之優點。 相信係為未發明特性之新穎特色係列示於附加之申請 利範圍中。然而,本發明本身及其他目的及優點可參二 用附圖所說明之較佳具體實例的詳述而得到最充分之& 解0 圖式簡單說明 圖1係顯示泫無邊界多晶矽接點(c B)製造方法之原妒 段的半導體結構。 " 圖2A-2F係顯示進行習用無邊界多晶矽接點(CB)製造方 法必要步驟時的圖1結構。 、 * 圖3 A及3 B係為圖2 C之放大圖,個別用以說明使用於該習 用CB製造方法中之S i 3N4障壁層沉積步驟時,pqr ( ^己錄 劃)PECVD及LPCVD技術的缺點。. ° 圖4係為當該Si3N4障壁層依本發明方法沉積時,圖“之
473829 五、發明說明(17) 放大圖。 圖5係為顯不S I M S測量所復々友広 、曲 里%钎之虱原子濃度相對於試樣厚 度的圖,用以說明本發明方沬如私认ϋΛϋ Τ ^ 月万法相對於P〇R沉積技術的大幅 改善。 - 圖6 Α係為使用波數函數說明夕丨、處 从°疋切之大峰強度值,用以說明僅 用POR LPCVD技術時,該氫原子所献紝夕儿β用 兄月便 w尽于所鍵結之化學化合物。 圖6 B係為使用波數函數表干夕,,、成 衣不之大峰強度的圖,用以說明 當使用POR PECVD技術時,該g盾早Ώ ^ ^ ^ 成虱原子所鍵結之化學化合 物0 ’係為使用波數函數表示尖峰強度 本發明方法第—具體實例(以RTCVD為主 。; 原子所鍵結之化學化合物。 τ 圖6D係為使用波數函數表示尖峰強声 大竽强度之圖,說明當使用 本發明方法第二具體實例(以LPCVD為主之技術)時,該氫 原子所鍵結之化學化合物。 圖7A係為POR PECVD技術及本發明方法針對於不同晶圓 批料之兩具體實.例中,顯示N型IGFETs之衝穿缺陷;=的 接頭洩漏電流的圖。 圖7 B係為P 0 R L P C V D技術及本發明方、、表4丄 十t θ万击針對於不同晶圓 批料之兩具體實例中’顯示N型IGFETs之衝穿缺陷所致的 接頭、/¾漏電流的圖。 較佳具體實例描述 現在描述本發明用以於無邊界多晶矽接點製造方法中形 成保形高氫S i 3 N 4層的改良方法。其係斜m 、你計對於置換前文參
473829 、發明說明(18) = 所述之P0R PECVD&LpcVD沉積技術。該層可充分扮 、P早i之角色於無邊界接觸孔形成期間作為良好之餘、刻 、、’;,層,而保持該GC線路1 6側壁完整性。此外,此層可提 供氫原子,而於後續鋁金屬線路形成退火期間容許其滲 透[結果,該熱預算保持儘可能地低。換言之,本發明方 法係針對於結合前述POR PECVD&LPCVI)技術之優點,而不 產生其個別情況所存在之不方便。 第一較佳具體實例
沉積保形高氫Si 3N4障壁層的方法係基於PQR pECVD之 Si H4/NH3化學及使用特定操作條件―發明者用以於高溫下 進行沉積的條件一之P〇R LPCVD高溫。因為該沉積係於高 溫下進行,故過程時間必要儘可能地短。結果,達到用\ 形成擴散區1 8 / 2 0之低熱預算及摻雜劑擴散動力學,而不 致對於有效通道長度Leif及IGFETs之擴散區接頭電阻產生 負面影響。因此決定使用長期以來就吾人所知僅使用於沉 積多晶石夕或石夕化嫣’而不備於S i 3N4材料之快速熱化學蒸 汽沉積(RTCVD)技術(亦稱為低於大氣壓化學蒸汽沉積咬巧 稱SACVD)。例如,前述使用於多晶矽沉積之ame SACVD/RTCVD Centura工具可符合本發明Si3N4沉積需求。 此種市售冷壁型單一晶圓反應器因此經内部修飾,以植入 新氣體管線(NH3、NF3、···)。此外,根據共待審專利申 請案所示之詳述定義新穎之晶座處理,其係以提及方式併 入本發明’以得到可重複之沉積S i 3 N 4材料特性。 該晶座需要特定處理,因其係由碳及NF.3所製,係為較
473829 五、發明說明(19) 佳清洗化學化合物,可移除沉積於該反應器石英壁上之 S>1 3N4材料,而已知該晶座對碳極具侵略性。該碳晶座對 抗NF 3化學品之保護先藉著塗佈多晶矽(約4微米厚)於該晶 座底部使用SiH2C12(DCS)化學確定。實際上,此塗層扮演 著雙重角色:不僅保護該晶座底部,亦可藉著測量其發射 係數而決定其溫度。之後,於該晶座頂部使用s丨H4化學進 4 亍另—人夕晶石夕塗佈(約1 · 5微米厚)。如此一來,該碳晶 座於該AME Centura工具中準備進行si3N4沉積。
於槽中處理大量晶圓時,變成超過規格,故需於原位清 洗該槽。適用以下序列。首先,該評3化學清洗係用以移 除丨儿積於該反應冷壁及晶座上之Si3N4材料。之後,進 行HC1清洗,以完全移除該多晶矽塗層,因其受損,再次 重複前述保護方法,以製備使用於新程序之晶座。 現在可於個別為600-950 °C及50-200托耳範圍内之溫度 及壓力下使用以SiH4為主之化學,使用SAC VD Centura工 具0 詳言之,於SiH4/NH3化學下使用AME Centura工具時, 藉著將溫度及壓力個別設定於約7 8 5 °C及9 0托耳下,而得 到具有完全預測内之特性的Si 3N4障壁層21。必要操作條 件列示於下文。 — 壓力 :9 0托耳
溫度 ·· 7 8 5 °C
SiH4流量 :0. 2升/分鐘 NH3流量 :3升/分鐘
第23頁 473829 五、發明說明(20) N2 (載體)流量:10升/分鐘 沉積速率 .:90毫微米/分鐘 , 歷時 :3分鐘 於每個第1 0程RTCVD後,於空白晶圓上偵測該Si3N4層21 之厚度及折射率。曝露於7 8 5 °C之晶圓係限制於約數分鐘 (於此情況下係3分鐘),防止擴散區18/20擴大,而任何有 效通道長度改變。最後結果,陣列V T移位失效係經最小 化。 第二較佳具體實例 亦可使用LPCVD設備(其係為熱壁晶圓分批反應器)。此 分批爐中,標準NH3/SiH2C12 (DCS)化學亦藉著將沉積溫 度降低至低於70 0 °C,將總壓力升高約〇· 5托耳,且使氣相 中富含S i Η 2 C 1 2反應物至3 : 1比例,而產生預期很接近以 S i Η 4 / Ν Η 3化學所得之結果。然而,該D C S反應物可於該 ΝΗ3/DCS混合物中增高至約1 : 1之比例(較佳比例)。 使用前述TEL A1 pha 8s,適用以下操作條件。 壓力 溫度 NH3流量 DCS (載體)流量 沉積速率 晶圓間隔 歷時 0. 5托耳
6 50 °C 0· 120升/分鐘 0.120升/分鐘 0 · 7宅微米/分鐘 0. 2英吋 3小時 該新穎之LPCVD操作條件係符合前述Si 3N4障壁層所需 之
473829 、發明說明(21) 特性,其係保幵》,即於整體晶圓上具有 成良好蝕刻終止,1中I > 勻旱又 因此形 瞧方法之極低:積= , 期時間具有明顯之衝擊、,作若對:分鐘)對於周 頊出處罰,目丨I甘技士 仁右其對0ΕΜ製造(例如EDRAM)表 現出處4 ’則其極有利於製造⑽ = 造。於相同择竹硌彼π u兵係大里製 速率,但非;該_屬化學具有較高之沉積 括應力及厚度不均勻。^ ^為其於Sl3N4沉積材料中包 雛區之門杏所-不&,儿積技術為何,皆在聚集及隔 S . 展曰,只貝不具有差異之下,得到極具保形性而高氫 J A :二,圖4所不。實際上,產品晶圓兩種技術皆於接 頭洩漏上知到相同結果。 亦可使用其他化學品,諸如三元NH3/SiH4/DCS混合物。 目:地,亦可根據本發明方法沉積其他介電材料,諸如 SiON。 若口人視產生自由基之反應物裂解之解離主要係於晶圓 ^面附近發生,有利於氫原子摻入該Si 3N4層内,則可明 ^基於本發明之機制。此種機制理論係隨s〗MS、I r及Fτ jr 隻·化,以確§忍敢佔優勢之氫原子先質。 ^5係顯示使用IMS 6F—cameca,C〇urbevoie,France 所製造之工具--於以下操作條件下所得之SIMS結果。 脫氣 :1 2小時 真空度:1E-1〇托耳 電流 :1 〇毫微安 掃描 ·· 1 0 0微米
第25頁 473829
該圖顯不以試樣厚度Th(以A表示)函數表示之每秒鐘經 標準化計數(c/s),說明該Si3N4沉積材料中氫原子含量f。 回至圖5,曲線26及27個別顯示使用先前技藝1)〇1^1)5;(:¥1)及 LPCVD方法所得之結果。另一方面,曲線28及“個別顯示 使用本發明方法之RTCVD及LPCVD程序所得之結果。該兩組 曲線之大體態樣相異,因為該實驗中使用具有不同厚度之 試樣。POR LPCVD方法與本發明LPCVD方法間之改良係由曲 線27及29之間的比較得知。該改良於?〇^?£(^1)及1^(^1)方 法(曲線26及28)之間較不重要,因為該?抓?]£(^1)方法於 此態樣中已相當良好。 下表I係顯示於SOPRA,Bois-Col〇mbes,France所售之 GESP 5 DUVNIR (深紫外光近紅外光G〇ni〇_Spectr〇橢偏計 (Deep UV Near Infra Red Gonio-Spectro
El 1 ipsometer))上於以下操作條件下所得之橢偏計紅外光 IR結果: 光譜功能區域·· 1 9 3毫微米至9 〇 〇毫微米(或6 · 2 2 4電子伏特 至1.524電子伏特) 入射角 :65 °及75。 試驗區 :晶圓中心之部分毫米2 階度 :〇 · 〇 5電子伏特 〜 使用不含氧之/專膜的有效BEMA (Bruggemann有效中間值 概异)’再次計异S i 3 N 4層2 1厚度及折射率,以定量(相對 模式)其中所含之氫原子濃度(以體積百分比表示)。
473829 五、發明說明(23) 方法 表I 厚度(埃) 折射率 Η濃度 POR PECVD 426 1· 962 0. 042 POR LPCVD 605 1.977 0.016 RTCVD 398 1.970 0. 048 LPCVD 712 2.019 0. 040 POR PECVD ’ RTCVD 及LPCVD 超 出預期地於氫原子濃 [Η ]導致相同結果,並非完全與前述s丨MS測量相符。此可 能係因為較S IMS分析技術不準確之BEMA方法概算所致。另 一方面,FTIR測量對於明瞭氫原子之來源(SiH4或腿3)而 言極為重要。該N-H、Si-H、·.·鍵結之波數係出示於下表 II中。
表II
波數 N-H Si-H N-H Si-0 Si - N 又(厘米-1) 3342 2 1 89 1190 1060 8 36 圖6A係為使用NH3/DCS化學時,POR LPCVD方法之FTIR光 譜的圖。圖6 A顯示以波數;I (以厘米-1計)函數表示之尖峰 強度I,說明該氫原子所鍵結之化學化合物。如圖6 A所 示,FT IR測量僅出示一個對應於來自NH3先質之氫鍵結的 吸收央峰(參照位於3342厘米―1的尖峰N-Η)。未發現任何對 應於來自其他先質DCS之尖峰。 圖6B係為顯示當使用NH3/SiH4化學時,POR PECVD方法 之FT IR光譜的圖。圖6B係顯示以波數λ函數表示之尖峰強 度I,說明該氫原子所鍵結之化學化合物。FT I R測量現在
第27頁 473829 五、發明說明(24) 顯不兩個對應於來自NH3先質(參照位於3342厘米-1之尖峰 11〇及來自以114(參照位於2189厘米-1之尖峰3卜1〇的氫-鍵 結的吸收尖峰。 圖6C係為顯示本發明基於RTCV])(或SACVD)之第一具體 實例使用NH3/SiH4化學的FTIR光譜圖。圖6C顯示與圖6B所 不者比較時之相同結果,因為此方法摻入儘可能與p〇R PECVD方法相同之氫原子,因為其使用相同之化學,但保 形性高出許多。 圖6D係為顯示本發明方法第二具體實例iFTIR光譜的 圖。圖6D仍顯示以波數函數表示之波強度,說明該氫原子 所鍵結之化學化合物。FT IR測量除對應於N-Η鍵結之尖峰 (3342厘米」)外,亦顯示對應於該Si—Η鍵結而位於2189厘 米―1之新吸收峰。結論是不同化學分析技術(s丨MS,I r,及 FT IR)所得之結果顯示摻入該si 3N4層之氫原子的變化大部 分係視該Si先質而定。製造高氫si 3 N4層時,Si H4顯然優 於DCS (SiH2C12),而當然更優於此項研究未測試之TCS (SiC14)。氫原子摻入速率係以si先質分子之H/C1比例的 函數變化,與所使用之化學(NH3/SiH4或NH3/DCS)的操作 條件一其壓力、溫度及流體流量相當不同)無關。使用 SiH4置換DCS導致氣相中SiH自由基增加,因此該Si 3N4層 中者增加,因為不可能與來自DCS (或TCS)解離之氯重 組,以形成HC1氣體。 第二具體實例之特定情況(LPCVD)下,儘管使用DCS,氫 原子濃度仍因以下兩項因素而增加:低溫及富含DCS之氣
第28頁 473829 五、發明說明(25) 相。需使用較高壓力以具有可接受之沉積速率,而符合製 造需求(周期時間,成本、· · ·)。已知就大量生產而言,_ 第二具體實例之操作條件較為平價。 圖7A及7B顯示本發明兩具體實例之產品晶圓所得之結 果,以與POR方法比較。 圖7A係為不同批晶圓之N型IGFETs之衝穿缺陷所致之接 頭洩漏電流I i (以毫微安計)的圖。洩漏電流係針對三批 (PP1至PP3)使用POR PECVD技術處理及四批(iri至IR4及 IL1至IL4)根據本發明方法個別使用RTCVD及LPCVD技術處 理者。如圖7 A所示,於後一種情況下,接頭洩漏電流遠低 於該POR PECVD,因此證明本發明於CB蝕刻期間防止矽攻 擊之角色。 圖7B係為顯示不同批產品晶圓因N型IGFETs的接頭表面 狀態缺陷所致之接頭洩漏Lj (以f Α/ μ m表示)。該接頭洩 漏係針對四批使用POR LPCVD技術(PL1至PL4)及兩批 (IR ’ 1、IR ’ 2及I L ’ 1、IL ’ 2)根據本發明方法個別使用 RTCVD及LPCVD技術處理者顯示。如圖7B所示,兩種後者情 況下,該接頭洩漏遠低於POR PECVD,因此證明本發明於 純化表面狀態之角色。最後,經常來自快速反應之大量針 孔較PECVD技術減少,因為較高沉積溫度有利於氫原子滲 入該晶圓表面。就使用DCS之LPCVD技術而言,摻入之氫原 子量較低,但足以恢復接頭洩漏。 結論為在2 56百萬位元DRAM晶片上進行之電測量清楚地 顯示保形高氫S i 3 N 4障壁層解決不同之接頭洩漏問題,而
第29頁 473829 五、發明說明(26) 使SDRAM裝置特性最佳化,因為兩具體實例中之熱預算皆 降低。 . - 雖然已特別針對其較佳具體實例描述本發明,但熟習此 技藝者應已知可在不偏離本發明精神及範圍下針對形式及 細節進行前述及其他變化。 〇
第30頁 473829 圖式簡單說明 O:\67\67259.ptd 第31頁

Claims (1)

  1. 473829 六、申請專利範圍 1 . 一種於經圖型化結構上沉積保形高氫S i 3 Η 4層之改良 方法,其包括以下步驟: a) 提供一經圖型化之結構,由塗佈有薄Si 02閘極層之 矽基材所組成,其上層形成有閘極導體(GC )線路,而^兩相 鄰G C線路之間形成有至少一個擴散區; b) 於快速熱化學蒸汽沉積(RTCVD)反應器中,使用以 Si先質為主之化學,於個別為6 0 0 - 9 5 0 °C及5 0 - 2 0 0托耳範 圍内之溫度及壓力下,沉積保形高氫Si3N4層於該結構 上。 一 2.如申請專利範圍第1項之方法,其中該以S i先質為主_ 之化學係為$iH4。 3 ·如申ϋ利範圍第1項之方法,其中該以Si先質為主 之化學係為SiH4/NH3混合物。 4. 如申請專利mi項之方法,該沉積係於ΑΜΕ Centura工具中,使用針對NF3進行防護之碳晶座於以下操 作條件下進行: 壓力 溫度 SiH4流量 NH3流量 N 2 (載體)流量 沉積速率 9 0托耳 , 7 85 °C 0 . 2升/分鐘 3升/分鐘 1 0升/分鐘 9 0毫微米/分鐘。 5. —種於經圖型化結構上沉積保形高氫Si 3N4層之改良 方法,其包括以下步驟:
    O:\67\67259.ptd 第32頁 473829 六、申請專利範圍 a) 提供經圖型化之結構,由塗佈有Si02閘極 材所組成,其上層形成有閘極導體(GC)線路 線路之間形成有至少一個擴散區; b) 於低壓化學蒸汽沉積(LPCVD)爐中,使用 為主之化學,於個別為640-700t及0.2-0.8托耳 溫度及壓力下,沉積保形高氫S i 3N4層於該結構上 6 ·如申請專利範ffi第5項之方法,其中該以S i先 之化學係為DCS。 7. 如申請專利範圍第5項之方法 之化學係為NH3/DCS混合物。 8. 如申請專利範圍第6項之方法 8 s工具中,使用以下操作條件進行 範園 先 内 其中該以Si先質為主 該沉積係於TEL Alph 0. 5托耳 65 0 °C 0 · 1 2 0升/分鐘 0. 1 2 0升/分鐘 0. 7毫微米/分鐘。 9 ·如申請專利範圍第5項之方法,其中該以S i先質為主 之化學係為N Η 3 / S i Η 4 / D C S混合物。 1〇· —種製造在矽基材中具有擴散區之無邊界多晶石夕接 點的改良方法,其包括以下步驟: , a )提供一結構,由塗佈有薄s丨〇2閘極層而上層形成有 問極導體(G C)線路之石夕基材所組成,其中該閘極導體線路 之導電性部分於側向塗佈有s丨3 N4薄間隔物,而其頂部塗 壓力 溫度 NH3流量 DCS (載體)流量 沉積速率
    Γ473829 六、申請專利範圍 佈有S i 3 N 4罩蓋,該閘極導體線路係供整體隔離使用^'其 中形成於該基材中之至少一擴散區係曝露於該相鄰G C線路 之間; b) 於快速熱化學蒸汽沉積(RTCVD)反應器中,使用以 Si先質為主之化學,於個別為600 — 950 °C及50-200托耳範 圍内之溫度及壓力下,或於低壓化學蒸汽沉積(LPCV〇)爐 中,使用以S i先質為主之化學,於個別為6 4 0 - 7 0 0 °C及 0. 2-0.8托耳範圍内之溫度及壓力下,沉積保形高氫Si3N4 層於該結構上; 、 c) 於該結構上過度地沉積BPSG材料層,以充填介於該 GC線路間之間隔; d) 藉化學機械拋光將該BPSG材料平面化,以向下移除 該BPSG至約略該Si3N4罩蓋表面; e) 沉積TEOS Si 02之鈍化層於該結構上; 一 f) 界定微影術掩模,以曝露接觸孔位置; g) 依序各向異性地乾式蝕刻該TEOS Si〇2、BPSG、 S i 3N4及S i 02材料,以曝露該擴散區,而形成該接觸孔; 及 h) 沉積經播雜之多晶砍’以充填該接觸孔,與該擴散 區產生無邊界多晶石夕接點。
    O:\67\67259.ptd 第34頁
TW089122330A 2000-07-25 2000-10-24 An improved method of depositing a conformal h-rich Si3N4 layer onto a patterned structure TW473829B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP00480071 2000-07-25

Publications (1)

Publication Number Publication Date
TW473829B true TW473829B (en) 2002-01-21

Family

ID=8174253

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089122330A TW473829B (en) 2000-07-25 2000-10-24 An improved method of depositing a conformal h-rich Si3N4 layer onto a patterned structure

Country Status (4)

Country Link
US (1) US20020039835A1 (zh)
JP (1) JP3436263B2 (zh)
KR (1) KR100425809B1 (zh)
TW (1) TW473829B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112038232A (zh) * 2020-08-27 2020-12-04 上海华力集成电路制造有限公司 Sab氮化硅膜制造方法及sab工艺控制模块

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6770144B2 (en) * 2000-07-25 2004-08-03 International Business Machines Corporation Multideposition SACVD reactor
KR100377833B1 (ko) * 2001-06-19 2003-03-29 삼성전자주식회사 보더리스 콘택 구조를 갖는 반도체 장치 및 그 제조방법
KR20030093011A (ko) * 2002-06-01 2003-12-06 주식회사 하이닉스반도체 반도체소자의 전극 형성방법
TW200424343A (en) * 2002-09-05 2004-11-16 Asml Us Inc Low temperature deposition of silicon based thin films by single-wafer hot-wall rapid thermal chemical vapor deposition
JP2008198935A (ja) 2007-02-15 2008-08-28 Sony Corp 絶縁ゲート電界効果トランジスタの製造方法。
US7999298B2 (en) 2008-12-30 2011-08-16 Intel Corporation Embedded memory cell and method of manufacturing same
US8927387B2 (en) * 2012-04-09 2015-01-06 International Business Machines Corporation Robust isolation for thin-box ETSOI MOSFETS
US11862554B2 (en) 2021-07-02 2024-01-02 Micron Technology, Inc. Apparatuses and methods of controlling hydrogen supply in memory device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112038232A (zh) * 2020-08-27 2020-12-04 上海华力集成电路制造有限公司 Sab氮化硅膜制造方法及sab工艺控制模块

Also Published As

Publication number Publication date
KR20020009418A (ko) 2002-02-01
KR100425809B1 (ko) 2004-04-03
JP2002110673A (ja) 2002-04-12
US20020039835A1 (en) 2002-04-04
JP3436263B2 (ja) 2003-08-11

Similar Documents

Publication Publication Date Title
TWI301644B (en) Self-aligned contact etch with high sensitivity to nitride shoulder
KR100936685B1 (ko) 질화규소막의 제조 방법, 반도체 장치의 제조 방법 및반도체 장치
US6693022B2 (en) CVD method of producing in situ-doped polysilicon layers and polysilicon layered structures
US9111944B2 (en) Method of fabricating a ferroelectric capacitor
US6342452B1 (en) Method of fabricating a Si3N4/polycide structure using a dielectric sacrificial layer as a mask
US20080171438A1 (en) Methods of uniformly removing silicon oxide, a method of removing a sacrifical oxide, and an intermediate semiconductor device structure
US20010019175A1 (en) In-situ silicon nitride and silicon based oxide deposition with graded interface for damascene application
TWI231971B (en) Pre-etching plasma treatment to form dual damascene with improved profile
US7670946B2 (en) Methods to eliminate contact plug sidewall slit
TW473829B (en) An improved method of depositing a conformal h-rich Si3N4 layer onto a patterned structure
US5635425A (en) In-situ N2 plasma treatment for PE TEOS oxide deposition
US9324793B2 (en) Method for controlling the profile of an etched metallic layer
KR100456319B1 (ko) 폴리머와 산화막의 연마 선택비 차이를 이용한 반도체소자의 게이트 형성 방법
US6812140B2 (en) Method for contact profile improvement
US6982223B2 (en) Method of manufacturing a semiconductor device
US7060577B2 (en) Method for forming metal silicide layer in active area of semiconductor device
JPH10116904A (ja) 半導体装置の製造方法
KR19980063925A (ko) 반도체 장치 및 그 제조 방법
JPH11307625A (ja) 半導体装置およびその製造方法
US7026250B2 (en) Method for reducing contact resistance of a semiconductor device
KR100559988B1 (ko) 반도체 소자 및 그 제조방법
KR100919676B1 (ko) 반도체 소자의 캐패시터 형성방법
US6887767B2 (en) Method for manufacturing semiconductor device
KR20080029151A (ko) 반도체 장치의 절연막 형성 방법
TWI248660B (en) Method of forming a conductor in a fluoride silicate glass (FSG) layer

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees