TW424265B - Method for stabilizing semiconductor degas temperature - Google Patents

Method for stabilizing semiconductor degas temperature Download PDF

Info

Publication number
TW424265B
TW424265B TW088117348A TW88117348A TW424265B TW 424265 B TW424265 B TW 424265B TW 088117348 A TW088117348 A TW 088117348A TW 88117348 A TW88117348 A TW 88117348A TW 424265 B TW424265 B TW 424265B
Authority
TW
Taiwan
Prior art keywords
temperature
degassing
output value
wafer
electric heater
Prior art date
Application number
TW088117348A
Other languages
English (en)
Inventor
Tun-Ho Teng
Ta-Te Chen
Chih-Hung Shu
Chan-Bin Ho
Original Assignee
Mosel Vitelic Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mosel Vitelic Inc filed Critical Mosel Vitelic Inc
Priority to TW088117348A priority Critical patent/TW424265B/zh
Priority to US09/488,847 priority patent/US6465369B1/en
Application granted granted Critical
Publication of TW424265B publication Critical patent/TW424265B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67248Temperature monitoring
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/02Pretreatment of the material to be coated
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/54Controlling or regulating the coating process
    • C23C14/541Heating or cooling of the substrates

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Organic Chemistry (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physical Vapour Deposition (AREA)

Description

4 2 4 2 6 5 五、發明說明(i) 【發明領域】 本發明係關於一種半導體除氣溫度的穩定方法,尤其 是關於使用在穩定半導體製造裝置中之除氣室(degas chamber)内晶片溫度的方法。 【發明背景】 在半導體的 術通常應用在金 備,若能精確地 結晶結構合乎要 係由·一組晶片傳 個_晶舟盒負載室 片晶片先 成 室40,進行轉平 械手臂1 0將晶片 在此激锻設 第一片被送進來 除氣處理,依此 的除氣方法中, 室4 0已閒置一段 初始溫度(定義 的溫度)亦較低 1 ◦ ο p )控制方式 理後的溫度常常 製造中,物理氣相沈積(簡稱為PVD )技 屬濺鍍的製程上。執行此製程的濺鍍設 控制晶片溫度,可使所沈積的薄膜組成與 求。如圖1所示,濺鍍設備的構成實質上 輸系統之機械手臂1 0,一個緩衝室2 0,兩 30 ,兩個除氣室40與四個濺鍍室50所構 藉由機械手臂1 0經過缓衝室2 0傳送到除氣 邊對準及加溫以去除水氣。然後再透過機 送入濺鍍室50内進行濺鍍處理。 備的除氣室4 0中,當一批待處理晶片中的 進行除氣處理後,接著進行第二片晶片的 類推,直到整批晶片處理完成。一般習知 當第一片晶片被送入除氣室4 0時,因除氣 時間,此時除氣室的溫度較低,使晶片的 為晶片進入除氣室時,基座開始加溫晶片 。因除氣室40的溫度控制採取開環(open ,低初始溫度造成第一片晶片完成除氣處 未能達到設定值,此現象稱為第一片晶片
第4頁 424265 五、發明說明(2) 效應。 另外,習知的除氣方法中,因第一片晶片處理完後, 附帶地使除氣室的溫度增高,造成第二片晶片傳入除氣室 時的初始溫度遠比第一片晶片高,此將造成第二片晶片在 完成除氣處理後的溫度高於第一片晶片,且接下來處理的 第三片晶片又因初始溫度高於第二片晶片,使第三片晶片 在完成除氣處理後的溫度高於第二片晶片。依此類推,整-批晶片的最後一片晶片完成除氣處理後的溫度將遠大於第 —片晶片與第二片晶片。如上述此種連續處理晶片之方 式,將造成晶片累溫效應,使晶片的初始溫度、最終溫 度、最高溫度皆產生逐片累加的效果。如此一來,整批晶 片完成除氣處理後的溫度相對於其溫度設定值,將產生極 大偏差,此溫度偏差造成晶片在濺鍍室内進行濺鍍處理 時,其晶粒大小、晶格排列與表面粗糙度等會受到影響, 同時也會對於前製程已完成的晶片結構,例如輪廓 (profile)產生一定程度的影響。 圖2為利用習知的除氣方法中,所設定的溫度控制程 式之電熱器輸出值對時間的示意圖,其對晶片的加熱分成 兩個步驟來進行。此圖中,Y軸代表電熱器輸出功率/飽和 電熱器輸出功率的比值(%),以下用電熱器輸出值代表此 比值之大小° X軸的時間以前除氧室處在閒置狀態,此 狀態稱為閒置烘烤,且電熱器的輸出值設定為7% ;時間 1:。~1為第一除氣步驟,第一除氣步驟設定為30秒,且電熱 器的輸出值設定為30% ;時間1;1~1;2為第二除氣步驟,第二
第5頁 424265 五、發明說明(3) Ο 除氣步驟設定為40秒,且電熱器的輸出值設定為60%。定 義晶片的溫度為1^,其中設定溫度為T,a代表進入除氣室 的晶片排序,b代表進行烘烤的時間點。b = 0表閒置烘烤完 成的時間點,b关0表完成第一至第三除氣步驟的時間點。 當第一片晶片傳進除氣室時,因除氣室已間置一段時間, 故即使完成第一除氣步驟時的溫度Tu仍很低,雖然第二除 氣步驟的電熱器輸出值由3 0 %跳升到6 0 %仍不足以使完成除 氣處理時的溫度:^達到T。而當第二片晶片傳進除氣室40 時,因除氣t鬥6 0打開使除氣室溫度,即晶片初始溫度略 低於T12,但比L。高出許多,故完成除氣處理時的温度T22比 Τ12高且接近Τ。同理,第三片晶片的溫度Τ3。比Τ20高,Τ32比 Τ22高。因採開環(open 1 oop )控制方式來控制溫度,造成 最後一片晶片的溫度與丁12,T22差距甚大,因而使各晶片完 成除氣處理後的溫度與設定值產生極大偏差。 發明概要】 本發明的目的在於針對上述問題,提供解決方法。 此方法由一個間置烘烤步驟與三個除氣步驟構成,包 含: 間置烘烤步驟,提高電熱器輸出值到7%〜9%,9%為最 佳值; 第一除氣步驟,以低電熱器輸出摄9%〜15%,9%為最 佳值與延長加熱時間(t〇~ti) ’使第一片晶片以後的晶片在 本步驟結束時的溫度,維持在一定範圍内;
424265 五、發明說明(4) 第二除氣步驟,提高電熱器輸出值到60 %〜8 0%,70% 為最佳值,將晶片加熱到預設溫度T ; 第三除氣步驟,降低電熱器輸出值到5~15%,以避免 溫度產生超越量(overshoot),使溫度控制穩定; 藉由本發明的方法,可降低第一片晶片效應,並降 低第一片晶片以後各晶片間的累溫效應。 【圖面的簡單說明】 由以下較佳實施例並參照附圖來詳細說明如何實施本 發明,其中: 圖1為濺鍍設備的構成示意圖。 圖2為習知溫度控制程式之電熱器輸出值對時間的示 意圖。 圖3為本發明溫度控制程式之電熱器輸出值對時間的 示意圖。 【符號說明】 10. 傳輸系統之機械手臂。 2 0. 緩衝室。 30. 晶舟盒負載室。 4 0. 除氣室。 5 0. 藏艘室。 60. 除氣室門
五、發明說明(5) 【較佳.實施例之詳細說明】 如圖3所示,本發明之一較佳實施例中,變更閒置烘 烤的電熱器輸出值,並將控制電熱器輸出值的程式改良成 三個除氣步驟。包含:閒置烘烤的電熱器輸出值設定為7 % 〜9%,9%為最佳值;第一除氣步驟,其電熱器輸出值設定 為9 %〜1 5 %,9 %為最佳值,且加熱時間設定為不少於4 0 秒,最佳值為4 0秒;第二除氣步驟,電熱器輸出值提高到 6 0 %〜8 0 %,7 0 %為最佳值,且加熱時間設定為2 5秒;第三 除氣步驟,電熱器輸出值降為10〜15%,且加熱時間設定為 5秒0 〇
當第一片晶片傳進除氣室時,藉由降低間置烘烤的電 熱器輸出值與延長第一除氣步驟加熱時間,使晶片的初始 溫度有足夠的時間達到一穩定值,以使完成第一除氣步驟 時的晶片溫度較習知的穩定,然後進行主要加熱之第二除 氣步驟,使晶片溫度急速上升至一預定溫度值,最後進行 第三除氣步驟處理,此第三除氣步驟令降低電熱器輸出值 的目的,是為了使晶片完成除氣時的溫度更接近設定值, 其可抑制於第二除氣步驟時,因電熱器持續加溫而使除氣 室溫度產生超越量,使溫度控制比較穩定。此時晶片的溫 度將比以習知方法完成除氣處理時的溫度更接近設定值, 如此可減低第一片晶片效應。此外,藉由第一除氣步驟之 低電熱器輸出值與延長加熱時間,控制第一片晶片以後的 晶片,使其完成第一除氣步驟時的溫度在一定範圍以内, 然後對此溫度偏差值控制在一定範圍以内的各晶片進行第
第8頁 ! 424265 五、發明說明(6) 二(主升溫)與第三(平衡溫控)除氣步驟處理,使晶片 完成除氣處理時的溫度接近設定值,並可縮小各晶片間的 溫度偏差’防止累溫效應。表1顯示利.用本發明之一較佳 實施例和利用習知例的程式所得到的完成除氣處理時各晶 片的溫度比較。由此表得知習知例到第六片晶片溫度才比 較接近設定值(約2 1 3 °C ),而較佳實施例從第二片開始 即已明顯地收斂到設定值’且第一片晶片以後之各晶片間-溫度的偏差很小,即累溫效應明顯地被抑制,且第一片的,·-溫度比習知例更接近設定值,即第一片效應明顯地降低。 . 表1 Ο
習知例的程式 較佳實施例的程式 晶片 完成除氣處理時的溫度 晶片 完成除氣處理時的溫度 οι 1 170 °C 01 196 aC 02 181 X 02 212X 03 187 °C 03 213-C 04 — 190 °C 04 209 X 05 194 °C 05 215 °C 06 209 °C 06 214X 07 210°C 08 213X
第9頁 4 2 426 5 五、發明說明(7) 本發明雖然是使用在濺鍍設備上,但廣義來說,對於 一般半導體製造設備中需要進行晶片除氣處理者均可適 用。以上較佳實施例之詳細說明僅用以說明本發明之技術 内容,本發明之精神與範圍不受其限制。凡依本發明所做 的任何變更,皆屬本發明申請專利之精神與範圍.。
第10頁

Claims (1)

  1. 42426s 六、申請專利範圍 1. —種半導體除氣溫度的穩定方法,用於半導體製造 裝置中的除氣室以穩定晶片之除氣溫度,包含以下步驟: 閒置烘烤步驟,設定一電熱器之初始輸出值; 第一除氣步驟,以該電熱器之第一輸出值加熱一第一時 段,使每一晶片在該第一時段結束時的溫度,維持在一預 定範圍内; 第二除氣步驟,將該電熱器之第一輸出值升高至一第 二輸出值,藉由該電熱器之第二輸出值加熱一第二時段, 使晶片溫度升高至一預設溫度; 第三除氣步驟,將該電熱器之第二輸出值降低為一第 三輸出值,藉由該電熱器之第三輸出值加$ 7. Λ時段, 以避免溫度產生超越量,使溫度控制比: 2. 如申請專利範圍第1項的半導體除i 穩定方 法,其中: 該閒置烘烤步驟的該電熱器之初始輸出值設定為 7om 3. 如申請專利範圍第1項的半導體除氣溫度的穩定方 法,其中: 該第一步驟的該電熱器之第一輸出值設定為9%~15%。 4. 如申請專利範圍第1項的半導體除氣溫度的穩定方 法,其中: 該第一時段不少於40秒。 5. 如申請專利範圍第1項的半導體除氣溫度的穩定方 法,其中:
    第11頁 4 2 4 2 β 5 六、申請專利範圍 該第二步驟的該電熱器之第二輸出值設定為 60%〜80% 。 6.如申請專利範圍第1項的半導體除氣溫度的穩定方 法,其中: 該第三步驟的該電熱器之第三輸出值設定為5%〜15 % '
    第12頁
TW088117348A 1999-10-06 1999-10-06 Method for stabilizing semiconductor degas temperature TW424265B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW088117348A TW424265B (en) 1999-10-06 1999-10-06 Method for stabilizing semiconductor degas temperature
US09/488,847 US6465369B1 (en) 1999-10-06 2000-01-21 Method for stabilizing semiconductor degas temperature

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW088117348A TW424265B (en) 1999-10-06 1999-10-06 Method for stabilizing semiconductor degas temperature

Publications (1)

Publication Number Publication Date
TW424265B true TW424265B (en) 2001-03-01

Family

ID=21642547

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088117348A TW424265B (en) 1999-10-06 1999-10-06 Method for stabilizing semiconductor degas temperature

Country Status (2)

Country Link
US (1) US6465369B1 (zh)
TW (1) TW424265B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107868942B (zh) * 2016-09-27 2019-11-29 北京北方华创微电子装备有限公司 一种去气腔室及其去气方法和半导体处理设备
US11328940B2 (en) 2016-09-27 2022-05-10 Beijing Naura Microelectronics Equipment Co., Ltd. Degassing chamber and semiconductor processing apparatus

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8218262B2 (en) * 2005-05-09 2012-07-10 The Invention Science Fund I, Llc Method of manufacturing a limited use data storing device including structured data and primary and secondary read-support information
US7916615B2 (en) 2005-06-09 2011-03-29 The Invention Science Fund I, Llc Method and system for rotational control of data storage devices
US7596073B2 (en) 2005-05-09 2009-09-29 Searete Llc Method and system for fluid mediated disk activation and deactivation
US8220014B2 (en) * 2005-05-09 2012-07-10 The Invention Science Fund I, Llc Modifiable memory devices having limited expected lifetime
US8159925B2 (en) 2005-08-05 2012-04-17 The Invention Science Fund I, Llc Limited use memory device with associated information
US7916592B2 (en) * 2005-05-09 2011-03-29 The Invention Science Fund I, Llc Fluid mediated disk activation and deactivation mechanisms
US8462605B2 (en) 2005-05-09 2013-06-11 The Invention Science Fund I, Llc Method of manufacturing a limited use data storing device
US20110181981A1 (en) * 2005-05-09 2011-07-28 Searete Llc, A Limited Liability Corporation Of The State Of Delaware Method and system for rotational control of data storage devices
US8099608B2 (en) 2005-05-09 2012-01-17 The Invention Science Fund I, Llc Limited use data storing device
US7565596B2 (en) 2005-09-09 2009-07-21 Searete Llc Data recovery systems
US8121016B2 (en) 2005-05-09 2012-02-21 The Invention Science Fund I, Llc Rotation responsive disk activation and deactivation mechanisms
US9396752B2 (en) * 2005-08-05 2016-07-19 Searete Llc Memory device activation and deactivation
US8140745B2 (en) 2005-09-09 2012-03-20 The Invention Science Fund I, Llc Data retrieval methods
JP4567587B2 (ja) * 2005-12-12 2010-10-20 富士通株式会社 半導体装置の製造方法
US8264928B2 (en) * 2006-06-19 2012-09-11 The Invention Science Fund I, Llc Method and system for fluid mediated disk activation and deactivation
US7485572B2 (en) * 2006-09-25 2009-02-03 International Business Machines Corporation Method for improved formation of cobalt silicide contacts in semiconductor devices
US7622386B2 (en) * 2006-12-06 2009-11-24 International Business Machines Corporation Method for improved formation of nickel silicide contacts in semiconductor devices

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5259881A (en) * 1991-05-17 1993-11-09 Materials Research Corporation Wafer processing cluster tool batch preheating and degassing apparatus
US5002010A (en) * 1989-10-18 1991-03-26 Varian Associates, Inc. Vacuum vessel
US5106787A (en) * 1990-11-19 1992-04-21 Taiwan Semiconductor Manufacturing Co. Method for high vacuum controlled ramping curing furnace for SOG planarization
US5982986A (en) * 1995-02-03 1999-11-09 Applied Materials, Inc. Apparatus and method for rotationally aligning and degassing semiconductor substrate within single vacuum chamber
US6182376B1 (en) * 1997-07-10 2001-02-06 Applied Materials, Inc. Degassing method and apparatus
US6193811B1 (en) * 1999-03-03 2001-02-27 Applied Materials, Inc. Method for improved chamber bake-out and cool-down
US6291252B1 (en) * 1999-06-30 2001-09-18 Advanced Micro Devices, Inc. Automatic method to eliminate first-wafer effect

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107868942B (zh) * 2016-09-27 2019-11-29 北京北方华创微电子装备有限公司 一种去气腔室及其去气方法和半导体处理设备
TWI715742B (zh) * 2016-09-27 2021-01-11 北京北方華創微電子裝備有限公司 一種去氣方法、去氣腔室和半導體處理裝置
US11328940B2 (en) 2016-09-27 2022-05-10 Beijing Naura Microelectronics Equipment Co., Ltd. Degassing chamber and semiconductor processing apparatus

Also Published As

Publication number Publication date
US6465369B1 (en) 2002-10-15

Similar Documents

Publication Publication Date Title
TW424265B (en) Method for stabilizing semiconductor degas temperature
US4737474A (en) Silicide to silicon bonding process
TW509963B (en) Method for manufacturing a semiconductor device and device for manufacturing a semiconductor
US6736927B2 (en) Apparatus for increased workpiece throughput
CN110734092B (zh) 一种单原子层的二硫化钨二维材料及其逆向物理气相沉积的制备方法和应用
WO2022206061A1 (zh) 半导体工艺的控制方法和半导体工艺设备
CN111321383B (zh) 一种特定非晶态结构钛酸钡薄膜材料及其制备方法
JP2002334844A (ja) 熱処理装置及び熱処理方法
JPH04291714A (ja) アモルファス層を用いた集積回路製作
WO2002071459A1 (fr) Procede et systeme de traitement thermique
JP2003059837A (ja) 熱処理装置及び熱処理方法
JP2003168637A (ja) 半導体ウエハ処理装置
JP3784337B2 (ja) 熱処理方法及び熱処理装置
JPH0492423A (ja) 半導体集積回路装置の製造方法
CN110534392A (zh) 射频阻抗匹配的方法及装置、半导体处理设备
JPH1015378A (ja) 真空処理室の調圧方法
JP3806215B2 (ja) プラズマcvd装置の起動時の高速昇温方法
TWI232506B (en) Method for producing amorphous silicon layer with reduced surface defects
JP3607040B2 (ja) 半導体装置の製造方法
JP2946543B2 (ja) 半導体装置の製造方法
JPH04196435A (ja) 半導体装置の製造方法
KR970009864B1 (ko) 반도체 소자의 게이트 산화막 형성방법
JPH04196311A (ja) 半導体装置の製造方法
JPS59104472A (ja) フラツシユ蒸着方法
JPH0499031A (ja) 半導体集積回路装置の製造方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees