TW421860B - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
TW421860B
TW421860B TW087114481A TW87114481A TW421860B TW 421860 B TW421860 B TW 421860B TW 087114481 A TW087114481 A TW 087114481A TW 87114481 A TW87114481 A TW 87114481A TW 421860 B TW421860 B TW 421860B
Authority
TW
Taiwan
Prior art keywords
wiring
power supply
semiconductor device
signal
semiconductor wafer
Prior art date
Application number
TW087114481A
Other languages
English (en)
Inventor
Takashi Miwa
Motoo Suwa
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Application granted granted Critical
Publication of TW421860B publication Critical patent/TW421860B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48233Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a potential ring of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/1015Shape
    • H01L2924/1016Shape being a cuboid
    • H01L2924/10162Shape being a cuboid with a square active surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15172Fan-out arrangement of the internal vias
    • H01L2924/15173Fan-out arrangement of the internal vias in a single layer of the multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

4 218 6 0 A7 B7 經濟部中央櫟準局員工消费合作社印«. 五、發明説明(彳) (技術領域) 本發明係關於一種在基台基板搭載半導體晶片的半導 體裝置,特別是,關於一種適用於在基台基板之背面設置 陣列狀之外部端子的半導體裝置的有效技術者。 (背景技術) L S ί等之半導體積體電路裝置係隨著提高積體度, 搭載有更複雜電路且其功能也成爲高度者。藉由此種高功 能化,設於上述L S I所搭載的半導體晶片之外部電極( 接合墊片)及搭載上述半導體晶片的半導體裝置(封裝) 之外部端子之數也成爲對應於此而增加。 爲了對應於此種半導體晶片之外部端子之增加,開發 一種在底面格子狀設置成爲外部端子之突起電極的B G A (Ball Grid Array )或在底面格子狀設置成爲外部端子之 平面電極的LGA ( Lead Grid Array )等的半導體裝置。 在此等半導體裝置係成爲在樹脂或陶瓷等之絕緣性基 台基板之一方的面(作爲表面側)搭載半導體晶片,而在 上述基台基板之另一方的面(作爲背面側)格子狀地設置 半導體裝置之外部端子,藉由設於基台基板之配線,連接 上述半導體晶片之外部電極與基台基板之外部端子的構成 〇 在以往之此種半導體裝置中,外部端子係設於基台基 板的半導體晶片搭載領域之外側,一般在半導體晶片之近 旁介經連接線接合連接有半導體晶片之外部電極與設於基 ----!-------^-- (請先閲讀背面之注意事項再填寫本頁) 'wej__ 本紙張尺度逍用中國國家揉準(CNS > A4規格(210X297公釐) -4 - 經濟部中夬棣準局員工消費合作社印袈 421860 A7 B7 五、發明説明(2 ) 台基板上的配線,該配線被拉出至基台基板之更外方,經 由形成於基台基板之穿通孔,與設於基台基板之另一方之 面之週邊部分的外部端子相連接。 然而,近幾年爲了對應於半導體裝置之小型化之要求 ,在 F B G A ( Fine Pitch Ball Grid Array )等之半導體裝 置,必須更小型化基台基板,因此,不僅在基台基板之週 邊部分,也在基台基板之中央部分,亦即,在對應於半導 體晶片搭載領域之背面側的部分也設置外部端子。故,上 述半導體晶片與外部端子之連接係藉由在上述基台基板之 一方之面介經連接線接合連接有配置於半導體晶片之近旁 的配線之一端與半導體晶片之外部電極,並將該配線拉進 基台基板之內方(半導體晶片之背面側,且經由形成於晶 片搭載領域之穿通孔,連接於另一方之面的配線,而將該 配線之另一端與外端子連接所達成。 在上述之半導體裝置之基台基板中,設有控制信號, 位址信號或資料信號等的信號用配線,及電源電位或接地 電位等的電源用配線,惟爲了期待電源電位之安定及減低 熱電阻,使用多層配線構造之基板,而在其內層大都實行 設置電源用之面狀配線層。 在此種構造中*由於連接於上述面狀之配線層的配線 係被限定使用於電源用之配線,因此,在對應於該配線之 位置,必須偏設有搭載之半導體晶片的電源用外部電極。 故,即使搭載之半導體晶片大約同樣之構成者,在上述半 導體晶片外部電極之配置不同時,必須準備對應於其配置 本纸張尺度逍用中國國家揉準(CNS ) A4规格(2丨0X297公釐) -5- (請先W讀背面之注意事項再填寫本頁) '11 經濟部中失樣準局貝工消費合作社印装 42^860 A7 _ B7五、發明説明(3 ) 之其他的基台基板。 因此’在半導體晶片之每一品種,基台基板成爲必需 ,使基台基板之製造及管理成爲煩雜。又,在同種之半導 體晶片,也因設計變更使外部電極之配置變更時,基台基 板也必須變更,成爲半導體裝置之製造也帶來影響。對於 此種基台基板,例如記載於日經S P社刊「日經電子」( 1994年,第601 ,第60頁至第67頁)。 本發明之課題係提供一種在基台基板具有通用性,並 藉由相同之基台基板可對應於半導體晶片之設計變更或異 種半導體晶片之搭載的技術。 本發明之上述以及其他之課題與新穎之特徵,藉由本 案說明書之記述及所附圖式將更明瞭。 (發明之揭示) 在本案所揭示之發明中,簡單地說明代表性者之槪要 如下述。 一種半導體裝置,屬於在基台基板之一方之面搭載半 導體晶片,而在另一方之面設置信號用外部端子與電源用 外部端子,設於上述基台基板之信號用配線或電源用配線 之一端與半導體晶片之外部電極連接在上述一方之面,而 另一端與另一方之面之外部端子連接的半導體裝置,其特 徵爲:將上述信號用配線之端部設於上述一方之面的上述 半導體晶片之周圍,並將上述電源用配線之端部環狀地設 於上述信號用配線之端部的外側者。 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS > A4规格(210X297公釐) -6 - 4 21860 經濟部中央橾準局另工消费合作杜印装 A7 B7五、發明説明(4 ) 又’一種半導體裝置,屬於在基台基板之一方之面搭 載半導體晶片’而在另一方之面設置外部端子,設於上述 基台基板之配線之一端與半導體晶片之外部電極連接在上 述一方之面’而另一端與另一方之面之外部端子連接的半 導體裝置,其特徵爲:作爲上述外部端子設有信號用外部 端子與電源用外部端子’將與上述信號用外部端子連接的 信號用配線之端部設於上述一方之面的上述半導體晶片之 周圍,並將與上述電源用外部端子連接的電源用配線之端 部,矩形環狀或被分割之矩形環狀地設於上述信號用配線 之端部的外側者。 又,一種半導體裝置,屬於在基台基板之一方面之搭 載半導體晶片,而在另一方之面設置外部端子,設於上述 基台基板之配線之一端與半導體晶片之外部電極連接在上 述一方之面,而另一端與另一方之面之外部端子連接的半 導體裝置,其特徵爲:作爲上述外部端子設有信號用外部 端子與電源用外部端子,將與上述信號用外部端子連接的 信號用配線之端部設於上述一方之面的上述半導體晶片之 周圍|並將與上述電源用外部端子連接的電源用配線之端 部,在隅部被分割之矩形環狀地設於上述信號用配線之端 部的外側者。 依照上述之手段,由於電源用配線環狀地設於上述信 號用配線之外側,因此,即使半導體晶片之電源用外部電 極配置在何,均可藉由電源用配線與連接線容易地連接。 故,即使電源用外部電極之配置爲不同之半導體晶片’也 (請先閱讀背面之注意事項再填寫本頁} 裝.
r--eJ~ I 本纸張尺度適用t國國家樣準(CNS ) A4规格(210X297公釐) 4 21860 A7 B7 經濟部中央揉準局貝工消费合作社印裴 五、發明説明(5 ) 可搭載於相同之基台基板。 (實施發明所用之最佳形態) 以下,說明本發明之實施形態。 又,在用以說明實施形態之全圖式中,具有相同功能 者附與相同記號,而省略其重複說明。 (實施形態1 ) 表示於第1圖,係本發明之一實施形態的半導體裝置 之基台基板的平面圖,表示於第2圖係圖示於第1圖之基 台基板的縱剖面圖。 圖中,1係在板狀地成形雙順· Γ烯二酸酯三嗪等之 絕緣性樹脂之基體1 a形成配線5,6的基台基板,在基 體1 a之中央以虛線所示於半導體晶片搭載領域2搭載半 導體晶片,而在與圖示之一方的面對向之另一方的面格子 狀地形成半導體裝置之外部端子3,4。 在基體1 a ,一端與外部端子3,4連接,而另一端 在上述一方的面設置與半導體晶片之外部電極連接的配線 5,6。作爲外部端子3,4,設有控制信號,位址信號 或資料信號等之信號用外部端子3,及電源電位或接地電 位等之電源用外部端子4 ;作爲與此等之外部端子3,4 連接的配線5,6,設有控制信號,位址信號或資料信號 等之信號用配線5,及電源電位或接地電位等之電源用配 線6 。 (讀先聞讀背面之注意事項再填寫本頁) 本紙张尺度遴用中國國家揉準{ CNS ) A4规格(210X297公釐) -8 - 4 21860 A7 經濟部中央樣準局貝工消费合作社印裝 B7五、發明説明(6 ) 信號用配線5係由:形成於上述半導體晶片所搭載的 一方之面而成爲與所搭載之半導體晶片之外部電極連接之 引線接合的連接點之寬廣的墊片配線層5 a ,及連接於墊 片配線層5 a的連結配線層5 e,及與該連結配線層5 e 連接的穿通孔內配線層5 b ,及與該穿通孔內配線層5 b 連接,形成於設有外部端子3,4之另一方之面的配線層 5 c所構成,配線層5 c與外部端子3連接。 電源用配線6係由:形成於上述半導體晶片所搭載的 一方之面而成爲與所搭載之半導體晶片之外部電極連接之 引線接合的連接點之矩形環狀的墊片配線層6 a ,及與該 配線層6 a連接的穿通孔內配線層6 b,及與該穿通孔內 配線層6 b連接,形成於設有外部端子4之另一方之面的 配線層5 c所構成;配線層6 c與外部端子4連接。 在本實施形態中,將信號用墊片配線層5 a鄰接設於 半導體晶片搭載領域2之周圍,而將電源用墊片配線層 6 a矩形環狀地設於上述信號用墊片配線層5 a之外側。 又,作爲電源用墊片配線層6 a ,係雙重環狀地設置電源 電用配線層及接地電位用配線層。又*墊片配線層6 a係 藉由以接合所必需之最低限的線寬及間隔所形成,可將對 於基台基板1之尺寸的影響抑制在極小》 表示於第3圖係將半導體晶片搭載於表示於第1圖之 基台基板1並實行引線接合之半導體裝置的平面圖:而表 示於第4圖係表示於第3圖之半導體裝置的縱剖面圖。 於基台基板1之板狀基體1 a的大約中央搭載半導體 (請先閲讀背面之注意事項再填寫本頁) 本纸条尺度逍用中國國家標準(CNS M4规格(210X297公釐) 4 21860 經濟部中央橾準局具工消费合作社印掣 A7 B7五、發明説明(7 ) 晶片7,將該半導體晶片7之外部電極7 a與墊片配線層 5a,6b係分別藉由連接線8相連接》除了基台基板1 之墊片配線層5 a ,6 a之領域外的全面係藉由焊接光阻 劑(未予圖示)被覆蓋,而半導體晶片7與配線5藉該焊 接光阻劑被絕緣分離。 在搭載半導體晶片7及完成引線接合後’於基台基板 1之一方之面,藉由樹脂之接合等形成封裝體9 ’封裝有 半導體晶片7,連接線8及配線層5a,5e ’ 6a。 因電源用墊片配線層6 a係環狀地設於上述信號用墊 片配線層5 a之外側,因此,半導體晶片7之電源用外部 電極7 a配置在何處,均可藉由電源用墊片配線層6 a與 連接線8容易地連接。所以,即使電源用外部電極之配置 不同之半導體晶片,也可搭載於相同之基台基板。 例如,在顯著地出現多梢化之趨勢之搭載邏輯的半導 體晶片,由於電源用外部電極數達到全電極之約三成或四 成,因此,即使此等外部電極之配置不同之半導體晶片也 成爲可搭載於相同之基台基板,成爲基台基板之通用性被 擴大。 又,由於在信號用墊片配線層5 a之外側設置電源用 墊片配線層6 a ,因此,藉由墊片配線層6 a之遮蔽效果 ,內側信號用之墊片配線層5 a無法接受來自外部之影響 〇 又,由於電源用墊片配線層6 a設於外側,因此,不 會妨礙信號用連結配線層5 e之拉出,而適用於多梢化及 11— i -- -· —I— 1^1 1^1 I *.及 In n 1^1 I - - - - j.——JI ~ - (請先H讀背面之注意事項再填寫本頁) 本紙張尺度逋用中國國家標準(CNS ) A4规格(210X297公釐) -10- 4 21860 Λ/ Β7 8 五、發明説明( 小型化。 表示於第5圖至第7圖係以往之基台基板及使用於該 基台基板的半導體裝置。 與上述之實施形態同樣地,於板狀地成形絕緣性樹脂 之基體1 a的中央搭載半導體晶片7,並於與圖示之一方 之面的另一方之面格子狀地形成半導體裝置之外部端子3 ,4 。 在基體1 a,一端與外部端子3,4連接,而另一端 在上述一方的面設置與半導體晶片之外部電極連接的配線 5,6。作爲外部端子3,4,設有控制信號,位址信號 或資料信號等之信號用外部端子3,及電源電位或接地電 位等之電源用外部端子4 :作爲與此等之外部端子3,4 連接的配線5,6,設有控制信號,位址信號或資料信號 等之信號用配線5,及電源電位或接地電位等之電源用配 線6。 配線5,6係由:形成於上述半導體晶片所搭載的一 方之面而成爲所搭載之半導體晶片之外部電極連接之引線 接合的連接點之寬廣的墊片配線層5 a ,6 a ,及連接於 墊片配線層5 a的連結配線層5 e ,6 e ,及與該連結配 線層5e ,6 e連接的穿通孔內配線5b ,6b ,及與該 穿通孔內配線5 ,6 b連接,形成於設有外部端子3, 4之另一方之面的配線層5 c ,6 c所構成;配線層5 c ,6 c與外部端子3,4連接。 外部端子3,4係設於基台基板1之半導體晶片搭載 本纸張尺度適用中國國家揉準(CNS ) A4規格(210X297公釐) J -- . t—I ί I - I! 1 n^i I ^^1 ^^1 n---------In _ (請先閱讀背面之注意事項再填寫本頁) 經 濟 部 央 搮 丰 局 貝 X. 消 费 合 作 社 印 裝 -11 - 4 21860 經濟部令央樣率局負工消费合作社印装 A7 _____B7五、發明説明(9 ) 領域2之外側,而在半導體晶片7之近旁實行墊片配線層 5 a ,6 a之一端與半導體晶片7之外部電極7 a之接合 ,並將墊片配線層5 b,6 b拉出至基台基板1之基體 la之外方而與穿通孔內配線5b ,6b連接,藉由與穿 通孔內配線層5b ,6b連接的另一方之面的配線層5c ,6 c與外部端子3 ,4連接。信號用及電源用墊片配線 層5a ,6a係均鄰接設於半導體晶片7之周圍》 因而,在藉由設計變更等變更半導體晶片7之電源用 外部電極7 a之位置時,由於連接電源用墊片配線層6 a 與所對應之外部電極7 a成爲困難,因此 > 發生必需準備 對應於該變化之其他基台基板。 又,以往者,在墊片配線層5a ,6a之數較多時, 由配置上之限制來考量必須增大基台基板之尺寸的情形, 惟在本實施形態中,由於僅將信號用墊片配線層5 a鄰接 設於半導體晶片7之周圍,因此減少設於周圍的配線層之 數,而不會發生那些問題。 (實施形態2 ) 表示於第8圖,係本發明之一實施形態的半導體裝置 的平面圖,表示於第9圖係圖示於第S圖之半導體裝置的 縱剖面圖。 本實施形態之基台基板1係在板狀地成形成雙順-丁 烯二酸酯三嗪等之絕緣性樹脂之基體1 a形成配線5 ’ 6 ,而在其中央搭載半導體晶片7,而在與圖示之一方的面 -------------- 装-------訂' I (請先閩讀背面之注意事項再填寫本頁) 本紙張尺度逋用中國國家揉準(CNS ) Α4规格(210X297公釐) -12- 經濟部中央梂準局員工消费合作社印製 4 218 6 0 at __B7_五、發明説明(10 ) 對向之另一方的面格子狀地形成半導體裝置之外部端子3 ,4 0 在基體1 a,一端與外部端子3,4連接,而另一端 在上述一方的面設置與半導體晶片7之外部電極7 a連接 的配線5,6。作爲外部端子3,4,設有控制信號,位 址信號或資料信號等之信號用外部端子3 ,及電源電位或 接地電位等之電源用外部端子4:作爲與此等之外部端子 3,4連接的配線5,6,設有控制信號,位址信號或資 料信號等之信號用配線5,及電源電位或接地電位等之電 源用配線6。 信號用配線5係由:形成於上述半導體晶片所搭載的 一方之面而成爲與所搭載之半導體晶片之外部電極連接之 引線接合的連接點之寬廣的墊片配線層5 a ,及連接於墊 片配線層5 a的連結配線層5 e ,及與該連結配線層5 e 連接的穿通孔內配線層5 b ,及與該穿通孔內配線層5 b 連接,形成於設有外部端子3,4之另一方之面的配線層 5 c所構成,配線層5 c與外部端子3連接。 電源用配線6係由:形成於上述半導體晶片所搭載的 一方之面而成爲與所搭載之半導體晶片之外部電極連接之 引線接合的連接點之矩形環狀的墊片配線層6 a ,及與該 配線層6 a連接的穿通孔內配線層6 b,及與該穿通孔內 配線層6 b連接,形成於設有外部端子4之另一方之面的 配線層6 c所構成;配線層6 c與外部端子4連接。 又,除了基台基板1之墊片配線層5a ,6a之領域 (請先聞讀背面之注意事項再填寫本頁) 本纸張尺度適用中國®家輮準(CNS ) A4规格(210X29?公釐) -13- 經濟部中央梂準局負工消费合作社印簟 4 21860 A7 B7 五、發明説明(n) 外的全面係藉由焊接光阻劑(未予圖示)被覆蓋,而半導 體晶片7與配線5藉該焊接光阻劑被絕緣分離。 在搭載半導體晶片7及完成引線接合後,於基台基板 1之一方之面,藉由樹脂之接合等形成封裝體9 ,封裝有 半導體晶片7,連接線8及配線層5a ,5e ,6a。 在本實施形態中,將信號用墊片配線層5 a鄰接設於 半導體晶片搭載領域2之周圍,而將電源用墊片配線層 6 a矩形環狀地設於上述信號用墊片配線層5 a之外側。 又,作爲電源用墊片配線層6 a ,係雙重環狀地設置電源 電位用配線層及接地電位用配線層,又該墊片配線層6 a 係分割之環狀地形成在各邊之中央。又,墊片配線層6 a 係藉由以接合所必需之最低限的線寬及間隔所形成,可將 對於基台基板1之尺寸的影響抑制在極小。 因電源用墊片配線層6 a係分割之矩形環狀地設於上 述信號用墊片配線層5 a之外側,因此,半導體晶片7之 電源用外部電極7 a配置在何處,均可藉由電源用墊片配 線層6 a與連接線8容易地連接。所以,即使電源用外部 電極之配置不同之半導體晶片,也可搭載於相同之基台基 板。 例如,在顯著地出現多梢化之趨勢之搭載邏輯的半導 體晶片,由於電源用外部電極數達到全電極之約三成或四 成,因此,即使此等外部電極之配置不同之半導體晶片也 成爲可搭載於相同之基台基板,成爲基台基板之通用性被 擴大。 (請先閲讀背面之注$項再填寫本頁) 裝. 本紙張尺度適用中國國家棣準(CMS ) 格(210X297公釐) 4 21860 A7 經濟部中央橾準局員工消费合作社印製 _B7_五、發明説明(12 ) 又,在本實施形態中,係分割墊片配線層6 a ,惟藉 該構成,由外部端子之配置等之理由必需配置電源用之配 線以外之配線時,於該部分可配置其他之配線。又,考量 與封裝體9之材料的樹脂的黏接性時•則與樹脂等基台基 板材料的黏接性比經鍍金等之墊片配線層6 a之黏接性高 ,故可提高封裝體9之封裝性。 又,由於信號用墊片配線層5 a之外側設有電源用墊 片配線層6 a ,因此,藉由墊片配線層6 a之遮蔽效果成 爲內側之信號用墊片配線層5 a不容易受到來自外部之影 響。 又,由於電源用墊片配線層6 a設於外側,因此,不 會成爲妨礙信號用連結配線層5 e之處理,而適用於多梢 化與小型化。 又,在本實施形態中,於基台基板1作爲設置兩層內 層的四層之基板,並將其內層作成與電源電位用及接地電 位用之配線6分別連接的面狀配線層6 d。在圖示之形態 中,該配線層6 d係僅與穿通孔內配線層6 b連接,惟藉 由分別縱斷各層之雙孔配線層連接墊片配線層6 a與配線 層6 d,藉由配線層6 d實行配線6之處理,並藉由其他 之雙孔配線層分別連接配線層6 d與配線層6 c的形態也 可以。 藉由設置配線層6 d,可提高減低電感,又成爲可增 加配線形成之自由度。 ^ϋ· m ·11 nf ^^1 ^^1 HI · (請先聞讀背面之注意事項再填寫本頁) 本紙張尺度逋用中國困家標準(CNS)A4说格( 210X297公釐)_ 15 4 21860 A7 B7 經濟部中央橾率局貝工消费合作杜印製 五、發明説明(13 ) (實施形態3 ) 表示於第1 0圖,係本發明之一寊施形態的半導體裝 置之基台基板的平面圖。 圖中,1係在板狀地成形雙順♦丁烯二酸酯三嗉等之 絕緣性樹脂之基體la形成配線5 ,6的基台基板,在基 體1 a之中央以虛線所示於半導體晶片搭載領域2搭載半 導體晶片,而在與圖示之一方的面對向之另一方的面格子 狀地形成#導體裝置之外部端子3,4。 在基體la ,一端與外部端子3,4連接,而另一端 在上述一方的面設置與半導體晶片之外部電極連接的配線 5,6。作爲外部端子3,4,設有控制信號,位址信號 或資料信號等之信號用外部端子3,及電源電位或接地電 位等之電源用外部端子4 :作爲與此等之外部端子3,4 連接的配線5,6,設有控制信號,位址信號或資料信號 等之信號用配線5,及電源電位或接地電位等之電源用配 線β 〇 信號用配線5係由:形成於上述半導體晶片所搭載的 一方之面而成爲與所搭載之半導體晶片之外部電極連接之 引線接合的連接點之寬廣的墊片配線層5 a ,及連接於墊 片配線層5 a的連結配線層5 e ,及與該連結配線層5 e 連接的穿通孔內配線層5 b,及與該穿通孔內配線層5 b 連接,形成於設有外部端子3,4之另一方之面的配線層 5 c所構成,配線層5 c與外部端子3連接。 電源用配線6係由:形成於上述半導體晶片所搭載的 ----^------l·· ^— (請先閲讀背面之注意ί項再填寫本頁) "訂 本紙張尺度適用中國國家揉準(CNS > Α4规格(2丨0 X 297公釐) -16 - 4 2 18 6 0 經濟部中央橾準局真工消费合作社印衷 A7 __B7__五、發明説明(14 ) 一方之面而成爲與所搭載之半導體晶片之外部電極連接之 引線接合的連接點之矩形環狀的墊片配線層6 a ,及與該 配線層6 a連接的穿通孔內配線層6 b ,及與該穿通孔內 配線層6 b連接,形成於設有外部端子4之另一方之面的 配線層6 c所構成;配線層6 c與外部端子4連接。 又’除了基台基板1之墊片配線層5a ,6a之領域 (在第10圖中以虛線表示)外的所有表面側及除了外部 端子3 ,4之領域外的所有背面側,係藉由焊接光阻劑1 0所覆蓋,而藉由該焊接光阻劑1 0 ,除了連接領域外之 配線5,6係被絕緣覆蓋。 在本實施形態中,將信號用墊片配線層5 a鄰接設於 半導體晶片搭載領域2之周圍,作爲電源用墊片配線層 6 a ,於上述信號用墊片配線層5 a之外側,雙重環狀地 設置電源電位用配線層及接地電位用配線層。而各該墊片 配線層6 a係形成在各邊端部分割之環狀。藉由該分割, 在未設置電源用墊片配線層6 d的基體1 a之隅部,配置 信號用配線5之連結配線層5 e及穿通孔內配線層5 b。 又,墊片配線層6 a係藉由以接合所必需之最低限的 線寬及間隔所形成,可將對於基台基板1之尺寸的影響抑 制在極小。 表示於第1 1圖係將半導體晶片搭載於表示於第1 0 圖之基台基板1並實行引線接合之半導體裝置的平面圖: 而表示於第1 2圖係沿著表示於第1 1圖之半導體裝置之 a — a線的縱剖面圖。 (請先W讀背面之注$項再填寫本頁) 本紙張尺度遄用中國國家標率(CNS ) A4说格(210x297公釐) -17- 經濟部t央橾率局貞工消费合作社印裝 421860 A7 B7五、發明説明(15 ) 於基台基板1之板狀基體1 a的大約中央搭載半導體 晶片7,將該半導體晶片7之外部電極7 a與墊片配線層 5 a,6 a係分別藉由連接線8相連接。 在搭載半導體晶片7及完成引線接合後,於基台基板 1之一方之面,藉由樹脂之接合等形成封裝體9,封裝有 半導體晶片7,連接線8及配線層5 a ,5 e ,6 a。 在本實施形態中,將信號用墊片配線層5 a鄰接設於 半導體晶片搭載領域2之周圍,作爲電源用墊片配線層 6 a ,於上述信號用墊片配線層5 a之外側,雙重環狀地 設置電源電位用配線層及接地電位用配線層,各該墊片配 線層6 a係形成在各邊端部分割之環狀。藉由該分割,在 未設置電源用墊片配線層6 a的基體1 a之隅部,配置信 號用配線5之連結配線層5 e及穿通孔內配線層5 b。除 了墊片配線層5 a ,6 a之領域(在第1 〇圖中以虛線表 示)外的所有表面側及除了外部端子3,4之領域外的所 有背面側,係藉由焊接光阻劑1 0 (絕緣膜)所覆蓋,而 藉由該焊接光阻劑1 0絕緣覆蓋配線5,6 » 因電源用墊片配線層6 a係分割之矩形環狀地設於環 狀地設於上述信號用墊片配線層5 a之外側,因此,半導 體晶片7之電源用外部電極7 a配置在何處,均可藉由電 源用墊片配線層6 a與連接線8容易地連接。所以,即使 電源用外部電極之配置不同之半導體晶片,也可搭載於相 同之基台基板。 例如,在顯著地出現多梢化之趨勢之搭載邏輯的半導 (請先閲讀背面之注^>項再填寫本頁) 本紙張尺度逋用中國國家揉準(CNS ) A4«t格(2丨0X297公釐) -18- 421860 A7 B7 鍾濟部中央梂率局負工消f合作社印装 五、發明説明(16) 體晶片,由於電源用外部電極數達到全電極之約三成或四 成,因此,即使此等外部電極之配置不同之半導體晶片世 成爲可搭載於相同之基台基板,成爲基台基板之通用性被 擴大。 又,在本實施形態中,係在未設有電源用之襯墊配線 層6 a的基體1 a之隅部,配置信號用配線層5 e及穿通 孔內配線層5 b ,惟藉由該構成,由外部端子之配置等理 由必須配置電源用配線以外之配線時,成爲可在該部分配 置其他之配線,而適用於多梢化與小型化。 又,考量與封裝體9之材料的樹脂之黏接性時,由於 與樹脂等之基台基板1 a或焊接光阻劑1 〇與封裝體9之 封裝樹脂之黏接性比與經鍍金等之墊片配線層6 a之黏接 性高,因此,可提高封裝體9之封裝性。又,由於在熱應 力變大之隅部黏接焊接光阻劑10與封裝體9之封裝樹脂 ,因此,其效果大。 又,由於信號用墊片配線層5 a之外側設有電源用墊 片配線層6 a ,因此,藉由墊片配線層6 a之遮蔽效果成 爲內側之信號用墊片配線層5 a不容易受到來自外部之影 響。 '又,由於電源用墊片配線層6 a設於外側,因此1不 會成爲妨礙信號用連結配線層5 e之處理,而適用於多梢 化與小型化。 又,在本實施形態中,於基台基板1作爲設置兩層內 層的四層之基板,並將其內層作成與電源電位用及接地電
Hi J I n In ^^^1 In (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國S家揉準(CNS ) A4说格(210X297公釐) -19- 4 21860 A7 B7 經濟部中央樣準馬貝工消费合作杜印装 五、發明説明(17) 位用之配線6分別連接的面狀配線層6 d。在圖示之形態 中,該配線層6 d係僅與穿通孔內配線層6 b連接’惟藉 由分別縱斷各層之雙孔配線層連接墊片配線層6 a與配線 層6 d,藉由配線層6 d實行配線6之處理,並藉由其他 之雙孔配線層分別連接配線層6 d與配線層6 c的形態也 可以》 藉由設置配線層6 d,可提高減低電感,又成爲可增 加配線形成之自由度。 以上,依照上述實施形態具體地說明藉由本案發明人 所實施之發明,惟本發明係並不被限定於上述實施形態者 ,在不超越其要旨之範圍內,當然可做各種變更。 (本發明之效果) (1 )依照本發明,由於電源用配線設於上述信號用 配線之外側,因此,即使半導體晶片之電源用外部電極配 置在何處,也具有藉由電源用配線與連接線容易地連接的 效果。 (2 )依照本發明,介經上述效果(1 ),即使電源 用外部電極之配置不同之半導體晶片,也具有可搭載於相 同之基台基板的效果。 (3)依照本發明,介經上述效果(2),具有擴大 基台基板之通用性的效果。 (圖式之簡單說明) {請先閎讀背面之注意事項再填窝本頁) 本紙張尺度逍用中國國家橾準(CNS ) A4规格(210X297公釐) -20- 421860 經濟部中央搮準局貝工消费合作社印装 A7 B7五、發明説明(1δ ) 第1圖係表示本發明之一實施形態的半導體裝置之基 台基板的平面圖。 第2圖係表示圖示於第1圖之基台基板的縱剖面圖。 第3圖係表示本發明之一實施形態之半導體裝置的平 面圖。 第4圖係表示圖示於第3圖之半導體裝置的縱剖面圖 ΰ 第5圖係表示於以往之半導體裝置之基台基板的平面 圖。 第6圖係表示以往之半導體裝置的平面圖。 第7圖係表示圖示於第8圖之半導體裝置的縱剖面圖 0 第8圖係表示本發明之其他實施形態之半導體裝置的 平面圖。 第9圖係表示圖示於第8圖之半導體裝置的縱剖面圖 〇 第1 0圖係表示本發明之其他實施形態之半導體裝置 之基台基板的平面圖。 第11圖係表示本發明之其他實施形態之半導體裝置 的平面圖。 第1 2圖係表示圖示於第1 1圖之半導體裝置的縱剖 面圖。 (記號之說明) 本紙張尺度遄用中國國家標準(CNS > Α4规格< 210X297公釐)~~ ' ' I BI^H BUB— —Β^ϋ n^i 4 tt^i* —B^^i (請先閱讀背面之注意事項再填寫本頁) 4 2^860 A7 B7五、發明説明(19) , , , , 部 阻 板子 b 層外光 基端 5 線:接 台部 配 a 焊 基外 ,:7 : : · · 層 d ο 1 4 線 6 , 1 ,配’片 3 片 C 晶 ,
, 墊 6 體體 片:,導裝 晶 a C 半封 體 6 5 : : 導, 7 9 半 a , : _JO 層 , , 2 線層線 , 配線接 , 線內配連 體配孔結: 基:通連 8 :6 穿: 3 , · _ 0 , 1 LO b 5 極 n i n^— —^^1 1 - -- -- - -- ^^^1 ^—n . , . 聋'-vf (請先閲讀背面之注意事項再填寫本頁)
經濟部中央橾準局負工消费合作社印I 本紙張尺度適用中國國家標率(CNS > A4规格(210X297公釐) -22-

Claims (1)

  1. 4 21860 AS C8 ^<{^7年》月""修正/更_正/補Λ 六、申請專利範圍 第871 14481號專利申請案 中文申請專利範圍修正本 民國89年3月修正 1 . 一種半導體裝置,屬於在基台基板之一方之面搭 載半導體晶片1而在對向於上述一方之面的另一方之面設 置外部端子,設於上述基台基板之配線之一端與半導體晶 片之外部電極連接在上述一方之面,而另一端與另一方之 面之外部端子連接的半導體裝置,其特徵爲:作爲上述外 部端子設有信號用外部端子與電源用外部端子,將與上述 信號用外部端子連接的信號用配線之端部設於上述一方之 lii的上述半導體晶片之周圍,並將與上述電源用外部端子 連接的電源用配線之端部,在相同平面上設於上述記號用 配線之端部的外側者。 2 · —種半導體裝置,屬於在基台基板之一方之面搭 載半導體晶片,而在對向於上述一方之面的另一方之面設 置外部端子,設於上述基台基板之配線之一端與半導體晶 厂「之外部電極連接在上述一方之面,而另一端與另一方之 面之外部端子連接的半導體裝置,其特徵爲:作爲上述外 部端f·設有信號用外部端子與電源用外部端子,將與上述 佶號用外部端子連接的信號用配線之端部設於上述一方之 面的上述半導體晶片之周圍,並將與上述電源用外部端子 連接的電源用配線之端部,在相同面上矩形環狀或被分割 之矩形環狀地設於上述信號用配線之端部的外側者。 3 . —種半導體裝置,屬於在基台基板之一方之面搭 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ^ ----------.--- ΙΓ---^ F (請先閱讀背面之注急事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 4 21860 龆 C8 D8 六、申請專利範圍 (請先閱讀背面之注意事項再填寫本頁) 載半導體晶片,而在對向於上述一方之面的另一方之面設 置外部端子,設於上述基台基板之配線之一端與半導體晶 片之外部電極連接在上述一方之面,而另一端與另一方之 面之外部端子連接的半導體裝置,其特徵爲:作爲上述外 部端f設有信號用外部端子與電源用外部端子,將與上述 倍號用外部端子連接的信號用配線之端部設於上述一方之 面的上述半導體晶片之周圍,並將與上述電源用外部端子 連接的電源用配線之端部,在隅部被分割之矩形環狀地設 於上述信號用配線之端部的外側者。 4 .如申請專利範圍第3項所述的半導體裝置,其中 ,藉由上述分割在未設有電源用配線之端部的基台基板之 隅部,配置與信號用配線之上述端部連接之配線者。 5 .如申請專利範圍第1項至第4項中任何一項所述 的半導體裝置,其中|在上述基台基板之內層設有與上述 電源用配線連接的平面狀配線層者。 6 .如申請專利範圍第5項所述的半導體裝置,其中 ,上述電源用配線係電源電位之配線及接地電位之配線者 經濟部智慧財產局員工消費合作社印製 7 ·如申請專利範圍第6項所述的半導體裝置,其中 ,上述配線之一端與半導體晶片之外部電極藉由連接線接 合被連接者。 8 種半導體裝置1係屬於 具有第1表面與對向於上述第1表面的第2表面,在 上述第1表面形成有電源用配線與複數信號用配線,在上 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -2- 2 4 ο 6 8 靈08 經濟部智慧財產局員工消費合作社印製 :、申請專利範圍 述第2表面形成有複數外部端子的配線基板;上述電源用 配線與上述信號用配線經由形成於上述配線基板中之複數 穿通孔配線電氣式地連接的配線基板’及 在其主面形成有積體電路與複數接合墊片的半導體晶 片;配置於上述配線基板之第1表面上的半導體晶片,及 電氣式地連接上述複數之各該信號用配線與對應之上 述接合墊片的第1連接線,及 電氣式地連接上述電源用配線與對應之上述接合墊片 的複數第2連接線,及 形成於上述第1表面上之樹脂體,具有封裝上述半導 體晶片,上述電源用配線,上述複數信號用配線,上述第 1及第2連接線之樹脂體的半導體裝置,其特徵爲: h述複數之各該信號用配線係具有位於上述半導體晶 片與上述配線基板之第1主面之間的第1部分,及與上述 第1部分一體形成的第2部分,位於上述半導體晶片之外 部的第2部分; 上述第1連接線係連接於上述信號用配線的第2部分 > 上述電源用配線係配置於比上述信號用配線之第2部 分更外側者。 9 ·如申請專利範圍第8項所述的半導體裝置,其中 ,上述穿通孔配線係連接於上述信號用配線之第1部分者 〇 10.如申請專利範圍第9項所述的半導體裝置,其 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -3 - ------1 -------l·------ 訂--Γ l· ---線- (請先閱讀背面之注意事項再填寫本頁) 4 21860 § D8 六、申請專利範圍 (請先閱讀背面之注意事項再填寫本頁) 屮,上述穿通孔配線係包括形成於從上述配線基板之第1 表面至第2表面之穿通孔中的導體層,上述穿通孔係在上 述配線基板之厚度方向,直線式地形成者。 11 .如申請專利範圍第8項所述的半導體裝置,其 屮,t述配線基板係多層配線基板,上述電源用配線與上 述信號用配線係以同一層導體層所形成者^ 1 2 ·如申請專利範圍第1 1項所述的半導體裝置, 其中’上述配線基板係與形成上述電源用配線與上述信號 m配線之導體層不同的導體層所形成的電源平面;上述電 源用配線係經由上述穿通孔配線而電氣式地連接於上述電 源7ρ面者。 1 3 ·如申請專利範圍第8項所述的半導體裝置,其 中,形成於第2表面的複數外部端子,係包括連接於上述 穿通孔配線之配線層,及形成於上述配線層上的隆起電極 〇 經濟部智慧財產局員工消費合作社印製 1 4 .如申請專利範圍第8項所述的半導體裝置,其 屮述配線基板與上述半導體晶片係具有四方形狀,上 述電源用配線係配置於比上述信號用配線之第2部分接近 於上述配線基板之附近的領域者。 1 5 .如申請專利範圍第1項至第3項中任何--項所 述的半導體裝置’其中’上述外部端子係突起電極者。 1 6 .如申請專利範圍第1項至第3項中任何一項所 述的半導體裝置,其中,與上述半導體晶片之外部電極連 接的配線之一端’係經由設於上述基台基板中之穿通孔配 本紙張尺度適用中國國家標準(CNS)A4規格(2.10 X 297公釐) -4- 4 21860 AS B8 C8 D8六、申請專利範圍 線,電氣式地連接於設在上述另一方之面的外部端子者。 1 7 .如申請專利範圍第1 6項所述的半導體裝置, 其中,上述穿通孔配線係形成於從上述基台基板之其中一 方之面至另一方之面之穿通孔中的導體層,在上述基台基 板之厚度方向,直線式形成者。 (請先閱讀背面之注意事項再填寫本頁) ^---- 訂. --------線· 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公f ) -5-
TW087114481A 1997-09-09 1998-09-01 Semiconductor device TW421860B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP24386797 1997-09-09
PCT/JP1998/004004 WO1999013509A1 (en) 1997-09-09 1998-09-07 Semiconductor device

Publications (1)

Publication Number Publication Date
TW421860B true TW421860B (en) 2001-02-11

Family

ID=17110166

Family Applications (1)

Application Number Title Priority Date Filing Date
TW087114481A TW421860B (en) 1997-09-09 1998-09-01 Semiconductor device

Country Status (3)

Country Link
US (1) US20030080418A1 (zh)
TW (1) TW421860B (zh)
WO (1) WO1999013509A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4381269B2 (ja) * 2004-09-27 2009-12-09 三洋電機株式会社 半導体集積回路装置
US7615856B2 (en) 2004-09-01 2009-11-10 Sanyo Electric Co., Ltd. Integrated antenna type circuit apparatus
WO2006079866A1 (en) * 2005-01-27 2006-08-03 Infineon Technologies Ag Carriers for semiconductor packages, semiconductor packages and methods to assemble them
US8652881B2 (en) * 2008-09-22 2014-02-18 Stats Chippac Ltd. Integrated circuit package system with anti-peel contact pads
US9117825B2 (en) * 2012-12-06 2015-08-25 Taiwan Semiconductor Manufacturing Company, Ltd. Substrate pad structure
US9554453B2 (en) * 2013-02-26 2017-01-24 Mediatek Inc. Printed circuit board structure with heat dissipation function

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0360061A (ja) * 1989-07-27 1991-03-15 Nec Ic Microcomput Syst Ltd 集積回路パッケージ
JP3082579B2 (ja) * 1994-08-25 2000-08-28 松下電器産業株式会社 シールドケース
JPH08167674A (ja) * 1994-12-14 1996-06-25 Tokuyama Corp 半導体素子搭載用パッケージ
JPH09148478A (ja) * 1995-11-21 1997-06-06 Hitachi Ltd 半導体集積回路装置
JPH1022409A (ja) * 1996-07-02 1998-01-23 Mitsubishi Electric Corp 集積回路用パッケージ

Also Published As

Publication number Publication date
WO1999013509A1 (en) 1999-03-18
US20030080418A1 (en) 2003-05-01

Similar Documents

Publication Publication Date Title
US6501157B1 (en) Substrate for accepting wire bonded or flip-chip components
TW517359B (en) Enhanced die-up ball grid array packages and method for making the same
TW575951B (en) Semiconductor device
US8547709B2 (en) Electronic system with a composite substrate
JP2006060128A (ja) 半導体装置
JP2004071670A (ja) Icパッケージ、接続構造、および電子機器
JPH09283695A (ja) 半導体実装構造
JP2017168586A (ja) 半導体装置
JP3560599B2 (ja) 電子回路装置
TW421860B (en) Semiconductor device
WO2020262533A1 (ja) 電子装置および電子装置の実装構造
JPH0529537A (ja) 半導体モジユール構造
KR100598652B1 (ko) 반도체장치
TW415054B (en) Ball grid array packaging device and the manufacturing process of the same
JP3209977B2 (ja) 半導体モジュ−ル
JPS59107551A (ja) 半導体装置
JP2524482B2 (ja) Qfp構造半導体装置
JP4370993B2 (ja) 半導体装置
CN211183933U (zh) 一种平衡式布局的微型化振荡器
US7187065B2 (en) Semiconductor device and semiconductor device unit
KR200426929Y1 (ko) 내부 접지층을 갖는 집적회로 패키지
JPH04267361A (ja) リードレスチップキャリア
JPH0557119B2 (zh)
TW445556B (en) Ball grid packaging device for reducing electric noise
KR100206975B1 (ko) 반도체 패키지

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees