TW418462B - Semiconductor device and manufacturing method thereof - Google Patents

Semiconductor device and manufacturing method thereof Download PDF

Info

Publication number
TW418462B
TW418462B TW087101296A TW87101296A TW418462B TW 418462 B TW418462 B TW 418462B TW 087101296 A TW087101296 A TW 087101296A TW 87101296 A TW87101296 A TW 87101296A TW 418462 B TW418462 B TW 418462B
Authority
TW
Taiwan
Prior art keywords
film
insulating film
capacitor electrode
heat treatment
semiconductor device
Prior art date
Application number
TW087101296A
Other languages
English (en)
Inventor
Takatoshi Yasui
Toyokazu Fujii
Original Assignee
Matsushita Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electronics Corp filed Critical Matsushita Electronics Corp
Application granted granted Critical
Publication of TW418462B publication Critical patent/TW418462B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/90Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
    • H01L28/91Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions made by depositing layers, e.g. by depositing alternating conductive and insulating layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

Λ 62五、發明説明(1 A7 B7 --—__ [發明之技術領域] 本發明係有關一種在基板上備有層間絕緣膜之半導體裝 置及其製造方法’該層間絕緣膜具有因熱處理而流動之特 性·’本發明尤指一種在層間絕緣膜上設有氮化膜時之氮化 膜的變形防止對策。 [習用技術之説明] 習用之半導體裝置,伴隨著其高積體化,形成於半導體 基板上之配線數也隨之增加。爲此,有實施一種藉由在第 —配線層上形成第一 BPSG膜’再進行熱處理,而將第一 BPSG暎平坦化之後’再於該第一 bpsg膜上形成第二配線 層及第二BPSG膜,然後再將第二BPSg膜平坦化a此一場 合下,在第二BPSG膜熱處理時,會有第一 BPSG膜也會流 動以致第二配線層移動等之不良情事發生。作爲防止此一 現象之方法’日本特開平5 _ 160276號公報中曾揭示一種在 第一BPSG膜上形成氮化矽膜之方法。 經濟部中央標準局員工消費合作社印掣 圖1 6係設有此流動防止用氮化矽膜之習用半導體裝置的 —例之斷面圖。如圖丨6所示,矽基板i上形成有作爲第一 配線層1電晶體的閘電極4 7,此—閘電極4 7上形成有作爲 第一層間絕緣膜之第一 :61^(3膜48,而後,該第—BpsG膜 4 8上又毛成有作爲第二配線層之多晶碎化物配線4 $。 —而後,爲了防止第一 8!^«3膜48之流動及氧化,係在該 第—BPSG膜4 8上形成保護用氮化矽膜5 〇後,又於氮化矽 5 0上形成作爲第二層間絕緣膜之第二bpsg膜5丨。此_ 万法,爲了使第二BPSG膜5 1平坦化,即使在水蒸氣氣氛 -4- 卜紙張尺錢财210X297^· A7 A7 經濟部中央標準局員工消費合作社印繁 五、發明説明(2 ) 下進行熱處理,藉由氮化矽膜5〇之遮斷水蒸氣,而妨害第 —BPSG膜4 8之流動’企圖防止源於多晶矽化物配線4 9移 動之不良現象= 又’在堆4型DRAM格之形成方法中,作爲能將復新特 性或絕緣特性等之要求特性综合地滿足之電容絕緣膜,多 使用氧氮化矽膜。又,電容電極之底層,多係使用BpsG膜 作平坦化。 以下,茲佐以圖1 7概略地説明習用之堆疊型DRAM的構 迨。如圖17所示,矽基板1上,設有會因低溫下之熱處理 而流動的BPSG膜52、包括連續於矽基板丄内的雜質擴散層 之接觸部53的電容電極54、作爲電容絕緣膜發揮機能的氧 氮化妙膜5 5、以及板電極5 6。根據此一構造者,bpsg膜 5 2之一部份上存在有作爲電容絕緣膜之氧氮化矽膜$ 5。 又’於堆疊型DRAM構造中,爲了增大電容電極之表面 積,業界曾提案一種圓筒型電容電極。 此一場合下,如圖〗8所示,其備有:矽基板1、因低溫 下之熱處理而流動的BPSG膜5 7、作爲濕式蝕刻阻絕件的 氮化碎膜58、包含接觸部59之接續於矽基板1内雜質擴散 層的圓筒型電容電極6 〇、作爲電容絕緣膜發揮機能的氧氮 化矽膜6 1、以及板電極6 2。於具有此一構造之堆疊型 DRAM構造中也是,BPSG膜57之一部份上,存在有作爲 電容絕緣膜之氧氮化矽膜6 1 〇 [發明之解決課題] 然而’上述習用之丰導體裝置,卻有以下之問題。 ---- - 5- 本·尺度 it 财關 ( 210X297^ ) ---- -In %n n κι -- n I I n n I m __ J— T I---- I—_____I f請先閲讀背面之注意事項再填寫本育) t A7 B7 五、發明説明(3 最近’伴知_著半導體裝置之製造過程宜在低溫下之要 求,有必要也將BPSG膜之熱處理溫度低溫化。因此,爲了 獲得即使低溫化也與習用者相同之流動形狀,乃將BpSG膜 之硼及磷的濃度提高。若使用此種高濃度之81^〇膜,爲了 形成如圖1*7、18所示之氧氮化矽膜55、61,在堆積氮化 矽膜進行氧化之過程中,如囷j 9 (A )所示,第_ BpSG膜 63將會輕易地流動,有時會造成氮化矽膜㈠成爲皺褶狀。 本發明之發明人,以實驗發現,此等皺褶易發生於記憶格 不密集之寬廣部位,以及發生於底層之第一 BPS(}膜6 3具 有階差之部位。惟又發現’作爲電容絕緣膜之氮化矽膜64 愈薄,皺褶愈易於發生。 碉查其原因的結果可推測,其係導因於以下之作用。一 般而言,BPSG膜等之氧化矽膜及氮化矽膜,由於熱膨脹率 或結晶學構造等有所不同,若將二者疊層,在兩者之境界 面處據知會產生高應力。是以,若BPSG膜開始流動,至該 時爲止作用於氮化矽膜之拉張應力獲得解放,因此,氮化 矽膜會形成浪形收縮毛狀,如此,在氮化矽膜上會產生皺 梢或龜裂。 經濟部中央標隼局員工消費合作社印掣 ¾.— (請先閲讀背面之注意事項再填寫本頁) 又’若作進一步之研討可發現,當氮化矽膜厚時,特別 是形成如圖1 8所示之圓筒形電容電極6 0且使用作爲濕式蝕 刻阻絕件之氮化矽膜5 8的場合,如圖】9所示’在氮化矽膜 66上有時會產生龜裂。 又’如設有圖丨6之氮化矽膜5 0者也是,在用以使第二 BPSG暖5 ]平坦化之熱處理過程中,可知的是第一BPSG膜 - -I n^— -6 - 經濟部中央標準局貞工消費合作社印裝 五、發明説明(4 ) 48會部份地流動化’而有產生上述般之氮化錢的敏稽或 龜裂之虞。此可推測是因爲,因氮化矽膜51之存在,水蒸 氣之朝下方的通過並非完全被遮斷,某種程度之水蒸氣等 的氣體會通過氮化矽膜。 又,根據習用技術,具有以熱處理而平坦化之特性的 BPSG膜等的層間絕緣膜,平坦化後之過程中,在不得不將 半導體基板保持於高溫狀態作各種處理,例如作上層層間 絶緣膜之平坦化用之熱處理或熱氧化處理時,令氮化矽膜 之皺褶或龜裂等即使在一部份也不存在實有所困難。 本發明係有鑑上述問題點開發而成者,丨目的係在提供 一種在使用摻雜有高濃度之雜質的BpsG膜之場合,或是在 而後之過程中必須作伴隨有保持高溫的處理之場合,即使 有某種程度之BPSG膜的流動,也仍能防止氮化矽膜中發生 皺褶或龜裂之半導體裝置及其製造方法。 [課題.之解決手段] 爲了達成上述目的,本發明係採用與申請專利範圍卜Η 項中所述足半導體裝置有關的手段及申請專利範圍^ 3 項中所述之半導體裝置之製造方法有關的手段^ 本發明之半導體裝置保如申請專利範圍第丨項所述,具 備.基板,具有半導體區域:第一絕緣膜, 導體區域上,具有H條件τ之线理:流動= 性:第二絕緣膜,形成於第—絕緣膜上,至少包含氬化 矽:及支持膜,形成於上述第二絕緣膜上下之中之至少任 一處,具有對於上述第二絕緣膜,賦與對抗源於上述熱處 ............-7- 本紙張尺度適用中國國家標準(CNS )八4規惠(2Ι〇χ297公楚) ---------裝------訂 (請先閏讀背面之注意事項再填寫本頁) Α7 Β7 ------- 五、發明说明(5 ) 理之該第二絕緣膜的變形之應力的機能者。 藉此,在形成半導體裝置之際,在形成第二絶緣膜之 後,即使下方之第一絕緣膜因一定條件下之熱處理而流 動,但由於支持膜會對第二絕緣膜賦與對抗變形之應力: 因此第二絕緣膜上不會產生皺褶或龜裂。是以,可防止導 因於第二絕緣膜之皺褶或龜裂之不良情形產生,提高半導 體装置i良率或k賴性。又,由於可在低溫下進行第一絕 緣膜之平坦化,故而半導體裝置之性能也可提高。 七 如申請專利範園第2項所述,在申請專利範固第丨嗔之半 導體裝置中,可進-步備有形成於上述第—絕緣膜之上 万,具有可藉上述一定條件下之熱處理而流動的特.性之 三絕緣膜。 藉此,可防止在用以使第三絕緣膜流動化之第二熱處理 時,第二絕緣膜之變形。 如申請專利範圍第3項所述,在申請專利範圍第丨項之 導體裝置中,該支持膜係以在共通之投射平面上,至少占 據包含上述第二絕緣膜之形成區域的區域之方式經二^化 者。 $ 藉此’雖使支持膜之形成區域保持在狹窄之範圍 可防止第二絕緣膜之變形。 如申請專利範圍第4項所述,在中請專利範圍第!項 導體裝置中,Τ行的是,上述半導體裝置係具有:形成於 士述半導體區域上之閘電極、形成於上述半導體區域内: 位於上述間電極侧方的區域中之雜f擴散層、形成於上述 民紙張尺度適{c叫A4規格( —.---^-----:裝------訂------泉 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標隼局貝工消费合作社印聚 經濟部中央標準局貝工消費合作社印衆 A7 B7 五、發明説明(6 ) 問電極及半導體區域上之層間絕緣膜、掩埋形成於上述層 間絕緣膜之開口且延伸至上述層間絕緣膜的一部份上之電 容電極、跨上述電容電極與層間絕緣膜而形成之電容絕緣 膜、以及介以上述電容絕緣膜對向於上述電容電極形成之 板電極的堆疊型DRAM格時,上述第一絕緣膜係上述層間 絕緣膜:上述第二絕緣膜係上述電容絕緣膜:上述支持膜 係介設於上述層間絕緣膜與電容絕緣膜之間之絕緣膜者。 藉此’在堆疊型DRAM格中,仍能獲得申請專利範園第i 項之作用,可獲得在電容絕緣膜中並無皺褶或龜裂之性能 及信賴性高的堆疊型DRAM格。 如申請專利範園5項所述,在申請專利範園1項之半導體 裝置中,可行的是’上述半導體裝置係具有:形成於上述 丰導體區域上之閘電極 '形成於上述半導體區域内之位於 上述閘電極侧方的區域中之雜質擴散層、形成於上述閘電 極及半導體區域上之層間絕緣膜、掩埋形成於上述層間絕 緣膜之開口且延伸至上述層間絕緣膜的一部份上之電容電 極、跨上述電容電極與層間絕緣膜而形成之電容絕緣膜、 以及介以上述電容絕緣膜對向於上述電容電極形成之板電 極的堆登型dram格時’上述第一絕緣膜係上述層間絕緣 膜:上述第二絕緣膜係上述電容絕緣膜;上述支持膜係上 述電極者。 籍此’無須另行設置支持膜,而成爲以板電極即可防止 熱處理時電容絕緣膜之變形的構造。 如申請專利範園6項所述,在申請專利範圍4項之半導體 _ -9- 本紙張尺度適用中國國家榇準(CNS ) A4規格(2ΐ〇χ297公楚) (請先閲讀背面之注意事項再填寫本頁) ,裝.
A'吵 62 AT __________ B7 五、發明説明(7 ) •裝置中,較佳的是,該電容電極爲圓筒形電容電極之場 合,又備有在上述支持膜上介設遍及上述電容電極及電容 系巴緣膜之下方的圓筒形電容電極形成時之钱刻阻絕膜者。 藉此,可声得電容絕緣膜中並無皺褶或龜裂產生之性能 及信賴性高之圓茼形堆疊型dram格。 如申請專利範園第7項所述,在申請專利範圍第i項之半 導體裝置中,可將該第二絕緣膜由氧氮化矽膜構成。 籍此,在半導體裝置製造時,即使進行將構成第二絕緣 膜之氮化矽膜氧化而形成氧氮化矽膜之處理,第二絕緣膜 中仍不會產生皺褶,因此,可獲得作爲半導體裝置整體之 平坦度良好’且性能及信賴性均高之半導體裝置。特別是 dram格之電容電極係以氧氮.化膜構成,故可獲得與板電 極相容性良好之介電性良好的電容絕緣膜,因此半導體之 性能提高。 經濟部中央榡準局貝工消費合作社印^ ---------裝------訂 (请先閲讀背面之ii意事項再填宵本頁) 如申請專利範圍第8項所述,在申請專利範圍第1項之半 導體裝置中’上述半導體裝置係具有:形成於上述半導體 區域上之閘電極、形成於上述半導體區域内之位於上述閘 極側方的區域中之雜質擴散層、形成於上述閘電極及半導 體區域上之層間絕緣膜、掩埋形成於上述層間絕緣膜之開 口且延伸至上述層間絕緣膜的一部份上之電容電極、跨上 述電容電極與層間絕緣膜而形成之電容絕緣膜、以及介以 上述電容絕緣膜對向於上述電容電極形成之板電極的堆眷 型DRAM格:上述第一絕緣膜係上述層間絕緣膜:上述第 二絕緣膜係上述電容絕緣膜,且係藉由將氮化矽膜氧化所 -10- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) \,4、δ厶 0 Α7 Β7 五、 經濟部中央標準局員工消費合作社印製 發明説明(8 ) 形成之氧氮化矽膜所構成:上述支持膜係上述板電極,且 在共通之投射平面上占有包含上述電容絕緣膜的形成區域 之區域;上述層間絕緣膜具有不致因上述氧氮化矽膜氧化 時之熱處理而流動之特性者。 藉此,在堆疊型DRAM製造時,即使進行將氮化矽膜氧 化形成氧氮化矽膜般之熱處理,在氮化矽膜上也不會產生 皺褶等。又,即使是進一步設置具有可藉熱處理而流動的 特性之上層層間絕緣膜的場合,在將上層層間絕緣膜平坦 化時,由於電容絕緣膜係由其上之板電極所支持,因此, 在電容絕緣膜中不會有皺褶或龜裂之產生。是以,可獲得 4容絕緣膜之料或龜H少有產生之性能及信賴性均高的 堆疊型DRAM格。 如申請專利範園9項所述,在申請專利範圍第6項或第8 j疋半導體裝置中’可行的是’上述圓筒形電容電極之圓 筒部的下面與上述独刻阻絕膜的上面係》『離:上述電容絕 緣版係沿上述電容電極、圓筒形電容電極及蚀刻阻絕膜之 表面形成者。 藉此’因f容絕緣膜之總增廣,因此,可以不降低 絕緣耐壓下獲得復新特Μ好之㈣料疊型⑽歲格。 如申請專利範園丨〇項所述’在申請專利範圍6項或第" 之半導體㈣’較佳的是,上述蚀刻阻絕膜係氮化㈣ 者。 精此’可利用氮化碎膜對多晶碎膜及氧化秒膜二者烛刻 選擇比大的事實,獲得製造容易且低成本之半|體裝置。 (請先閲讀背面之注意事項再填寫本頁) -裝. 泉 .I I I I-- I - > -11 - 本纸乐尺韻财S國家摞準(cns ) a7^ * A7 A7 B7 -五、發明説明(9 如申請專利範圍1 1項所述,在申請專利範園3项之半導 體裝置中’可行的是,上述電容電極係圓筒形電容電極: 上述支持膜係由TEOS膜所構成,其係作爲圓筒形電容電極 形成時之蝕刻阻絕膜而發揮機能者。 藉此,可利用TEOS膜對多晶矽膜及BPSG膜二者蝕刻選 擇比大的事實’獲得製造容易且低成本之半導體裝置。 如申請專利範圍1 2項所述,在申請專利範園1 - 8項中任 項之半導體裝置中,較佳的是,上述第—絕緣膜係由 BPSG膜所構成者。 藉此,可利用BPSG膜所具有之在低溫下流動的特性,獲 得具有平坦度更爲良好之第一絕緣膜的性能及信賴性均高 之半導體裝置。 如申請專利範圍1 3項所述,在申請專利範圍1、2、3、 4、6或7項之半導體中,較佳的是,上述支持膜係由氧化 矽膜所構成者。 本發明第一之半導體之製造方法,係如申請專利範圍1 4 项所述包括:在半導體基板上’堆積具有可藉一定條件下 的A處理而流動之特性第—絕緣膜之第一過程:進行上述 —定條件下的第一熱處理,而使上述第一絕緣膜流動平坦 化之第一過程:在上述第一絕緣膜上’形成含氮化5夕的第 二絕緣膜之第二過程:在上述第二過程後,上述第三過程 之前或後’在基板上形成具有不致因上述一定條件下的熱 處理而流動之特性的支持膜之第四過程,在上述第四過程 之後,在基板上形成具有可藉上述一定條件下的熱處理而 本紙張尺度適用中國國家標準(CNS ) A4^格(210X297公嫠 (請先閱請背面之注意事項再填W本Ϊ -裝 *1Τ ^濟部中央樣準局員工消費合作社印掣 -12 A7 B7 五、發明説明(1〇 流動之=性的第三絕·_之第五過程:錢行上述一定條 件下的第—熱處理,而使上述第三絕緣膜流動平坦化之第 ’、過. X ’上述第六過程係藉由上述支持膜,對上逑第 二絕緣膜賦與對抗上述第二絕緣膜的變形之應力者。 藉由此方法,在一定條件下之熱處理進行時,當第— 緣膜至 > 以其—邵份流動時,至該時爲止一直作用於含 虱化碎I第二絕緣膜的應力獲得解放,藉此,第二絕緣膜 企圖變形”匕時,藉該支持膜會賦與對抗第二絕緣膜變形 足底-力’因此,在第二絕緣膜上不會產生敏福7或每裂。是 以,可形成性能及信賴性高之半導體裝置。 如申請專利範園15項所述,在令請專利範圍丨4項之半導 體裝置之製造方法中’可行的是,上述第三及第四過程之 後’在上述第五過程之前,進而又包括以使上述支持膜在 共通(技射平面上至少占有包含上述第二絕緣膜的形成區 域之區域的方式,將上述第二絕緣膜及支持膜圖案化之過 程0 藉由此一方法,第二絕緣膜存在之部份不一定存在有支 經濟部中央標準局貝工消費合作社印聚 持Μ,因此,在製造過程中之第二絕緣膜的變形,可確實 地獲得防止。 如申請專利範圍第1 6項所述,在申請專利範圍第1 4項之 半導體裝置之製造方法’可行的是,上述第四過程係在上 述第三過程之前進行:上述第三過程之後,進而又備有進 行上述一定條件下的第三熱處;里’而將4第二絕緣膜之 表面氧化形成氧氮化矽膜之過程:上述進行第三熱處理之 ____- 13- 本紙張尺度適用中國國家標準(CNS ) 格(2丨0χ297公釐) 五、發明説明(11 你精田上述支持膜 Α7 Β7 經涛部中央標準局負工消費合作社印製 U弟二絕緣膜賦與對抗钱 第一,.邑,.彖膜的變形之應力者。 藉由此一方法,在將第三絕緣膜平坦化之過程中作一定 條件下之熱處理時,同㈣上述支持膜之•,也不會在 第二絕緣膜中產生皺褶及龜裂。 本發明第二之半導體之製造方法,係如申請專利範園第 項所述’該半導體裝m爲堆MDRAM格發揮横 能:其特徵在於:此製造方法包括:在具有雜質擴散層之 半導體基板上’堆積具有可藉—定條件下的熱處理而流叙 义特性的第-絕緣膜之第-過程:@行上述一定條件下的 第—熱處理,而使上述第一絕緣膜流動平坦化之第二過 钕在上述第二過程後,形成具有不致因上述一定條件下 又熱處理而流動的特性之支持膜之第三過程;在上述支持 膜及第-絕㈣上,形成料上述„擴㈣的接觸孔之 第四過程:在包含上述接觸孔之基板上,堆積第—電容電 用導體膜之第五過程:將上述第一電容電極用導體膜圖 案化’形成接續於上述雜質擴散層的電容電極之第六過 程:在上述第六過程後,沿上述電容電極之面上及上述支 待暌之露出面上,堆積由氮化矽膜所構成第二絕緣膜之第 七過程;在上述第七過程後,藉由進行上述一定條件下之 第二熱處理,而將上述第二絕緣膜之表面氧化,形成由氧 氮化矽膜所構成之電容絕緣膜之第八過程:及在上述第八 過程後,在基板上形成板電極用導體膜之第九過程:上述 第八過程,係藉由上述支持膜,對上述第二絕緣膜賦與 本紙張尺度國家榇準(CNS ) A4胁公釐) ——.---.-----ά丨- (請先閱讀背面之注意事項再填寫本頁) :1Τ —1 —泉---1 — t*1 - ί · - A7 _ B7 五、發明说明(12) 抗源於上述第二熱處理之該第二絕緣膜的變形之應力者。 藉由此一方法’在形成構成堆疊型DRAM格之電容絕緣 膜的氧氮化矽膜之過程中》在將氮化矽膜熱氧化時,雖有 第一絕緣膜流動之虞,但在該時點’由於氮化矽膜與第一 絕緣膜間介在有支持膜,因此在氮化矽膜中不會產生皺褶 及龜裂。因此,可形成記憶特性良好且信賴性高之堆疊型 DRAM 格。 如申清專利範圍第1 8項所述,在申請專利範圍第丨7項之 丰導體裝置之製造方法中,可行的是,進而具有··在上述 第九過程之後,在基板上形成具有可藉上述一定條件下之 熱處理而流動的特性之第三絕緣膜之過程:及而後之進行 上述一疋條件下l第三熱處理,使上述第三絕緣膜流動平 坦化之過私;上述平坦化過程,係藉由上述支持膜,對上 述第二絕緣膜賦與對抗源於上述第三熱處理之該第二絕緣 膜的變形之應力者。 藉由此一方法,在使第三絕緣膜流動化時,也可確實防 止電容絕緣膜之變形。 經濟部中央標準局貝工消费合作社印繁 t------ΐτ f請先閱讀背面之注意事項再填寫本頁) 如申請專利範㈣19项‘听述,在巾料利範圍第17項或 第1 8項I半導體裝置之製造方法中,可行的是,上述第三 過程係形成由TEGS膜所構成之支持膜:上述第五過程域 上述第六過程之前,進而備有:纟上述第—電容電極用導 體膜上,形成WPSG膜所構成之圓筒形電容電極之核之過 程:及而後之在包含圓茼形電容電極之核的基板上,用成 第二電容電極用導體膜之過程:i述第六過程,係將上述 本紙張尺度適用中國國家標隼(CNS )六4規浴(2T〇X29^J7---- 經濟部中央標準局員工消费合作社印策 16- 五、發明説明(13 第一及第二電容電極用導體 W - Φ & m mrn 胰圓衣化,形成由上述第一及 弟一电奋窀極用導體膜所描 六過程之後m 〈圓筒形電容電極:上述第 過程之前,進 述圓筒型電容電極之核之過 :乂姓刻除去上 第六過程及上述圓筒型電容⑽上述支持膜’係作爲上述 絕暎發揮機能者。 (核除去過程中㈣刻阻 藉由此—方法,利用ΤΡΠς描·本丄V1 A #,Ι p ^ E〇S膜對於多晶矽膜或BPSG膜蝕 刻選擇比較鬲之事實,即估 _、 吏不另什設置供形成银刻阻絕專 用(膜的過程’仍能在形成圓筒形電容電極時,防止一定 條件下的熱處理所導致之電容絕緣膜的變形。 如申請專利範園第所述,在申請專利範園第19項之 半導體裝置之製造方法中,可行的是,上述第三過程之後 上述第四過程之前,進而備有在上述支持膜上形成間隙形 成用膜之過程:上述第四過程,係形成也貫通上述間隙形 成用膜之上述接觸孔:上述圓筒形電容電極之核之除去過 程,也除去上述間隙形成用膜,使上述圓茼形電容電極中 與上述間隙形成用膜相接之面露出:上述第七過程,係沿 上述圓筒型電容電極之露出面上及上述支持膜之露出面上 堆積上述第二絕緣膜者。 藉由此一方法,可形成在不降低絕緣耐性下,記憶保持 時間長’復新特性等良好之圓筒形堆疊型DRAM格。 如申請專利範圍第2丨項所述,在申請專利範圍第1 7項或 1 8項之半導體裝置之製造方法中,可行的是,上述第二過 程之後上述第三過程之前,進而備有在基板上,堆積對於 本紙張尺度通用中國國家榡準(CNS )人4说格(210X297公釐) ^------1T (請先閉讀背面之注^^項再填寫本育) 4λδ4 Α7 _____Β7 五、發明説明(14 ) 程: .....Ύ ^ υϊ 上述第三過程,係形成也貫通上述端緣保持用絕緣辟 之上述接觸孔者3 藉由此一方法,在形成接觸孔之過程中,可確實地防2 接觸孔之端緣崩壞以致接觸孔尺寸擴大之情事。 經濟部中央榇準局員工消費合作社印^ 衣發明第三之半導體裝置之製造方法,如巾請專利㈣ 第22項㈣’料導體„料爲„堆#^讓格赛 揮機能:其特徵在於:此製料法包括:在具有雜質擴聋 層(半導體基板上,堆積具有可藉—定條件下的熱處理开 現動,特性的第-絕緣膜之第—過程:進行上述_定條# 下的第-熱處理,而使上述H緣㈣動平坦化之第二 過程,在上述第二過程之後,形成具有不致因上逑, 件F(熱處理而流動的特性之支持膜之第三過程;在上述 支持膜上’形成圓筒型電容電㈣成時之㈣阻絕膜之第 :在上侧阻絕膜、支持膜及第一絕緣膜上,形 、上述雜質擴散層之接觸孔之第五過程:將包含上 ::觸:〈基板上’堆積第一電容電極用導體膜之第六過 二之後’在上㈣—f容電㈣導體膜 程^="電容電極之核之第七過程;在上述第七過 一在包含上述圓筒型電容電極之核的基板上,形成 :了广電極用導體膜之“過程:將上述第_及第二電 圖案化’形成由上述第-及第二電"極 九過“後==電容電極之第九過程:在上述第 以蝕刻除去上述圓筒型電容電極之核之第十 本紙張崩财 Α7 Β7 Λ 'Μ 6 2 五、發明説明(15 .過程:在上述第十過程之後’沿上迷圓筒型電容電極之面 上及上述支持膜之露出面上堆積由氮化矽膜所構成之第二 絕緣膜之第十—過程;在上述第十-過程後,#由進行上 ,疋條件下之第二熱處理,而將上述第二絕緣膜的表面 氧化,形成由氧氮化矽膜所構成之電容絕緣膜之第十二過 程;及在上述第十二過程之後,在基板上形成板電極用導 體膜之第十三過程.·上述第十二過程,係藉由上述支持 艇,對上述第二絕緣膜及上述蝕刻卬絕膜二者賦與對抗源 於上迷第二熱處理之該第二絕緣膜及蝕刻阻絕膜的變形之 應力者。 藉由此一方法,在形成構成圓筒堆疊型DRAM格之電容 絕緣膜的氧氮化矽膜之過程中,藉與上述第二之半導體裝 置i製造方法相同的作用,成爲蝕刻阻絕膜或電容絕緣膜 之;化夕膜中不會產生敏稍或龜裂。是以,藉由蚀刻阻絕 膜之存在,可容易地形成圓筒形電容電極,可形成記憶特 性良好且彳§賴性高之圓筒堆養型Dram格。 如申請專利範固第2 3項所述,在申請專利範圍第2 2項之 半導fa I置之製造方法中,可行的是,進而具有:在上述 第十三過程之後’在基板上形成具有可藉上述一定條件下 的熱處理而流動之特性的第三絕緣膜之過程:及而後之進 行上述--定條件下之第三熱處理而使上述第三絕緣膜流動 平坦化之過程:上述使第三絕緣膜平坦化之過程,係藉由 上述支持膜,對上述第二絕緣膜及上述蝕刻阻絕膜二者賦 與對抗源於上述第三熱處理之該第二絕緣膜及蝕刻阻絕膜 本紙張尺度適用中國國家標準(CNS >A4規格(210X297公釐) 诗 先 聞 讀 背 之 注 項 再 填 % 本 頁 經濟部中央標準局貝工消費合作衽印製 -18- A7 B7 — 一一 五、發明説明(16 、的變形之應力者。 ---------焚-------ir (請先聞讀背面之注意事項再填寫本頁)
藉由此-方法,可獲得與申請專利範園第Μ 用故果。 F /申請專利範圍第24項所述,在巾請專利範圍第22喝或 :23項之半導體裝置之製造方法中,可行的是,進而備有 -上述蝕刻阻絕膜上开’成間隙形成用膜之過程•上述第五 過程’係形成也貫通上述間隙形成膜用之上述接觸孔;上 I圓筒开/包容電極〈核(除去過程,也除去上述間隙形成 用膜’使上述圓筒形電容電極中與上述間隙形成用膜相接 :面露出:上述第十-過程’保沿上述圓筒型電容電極之 4出面上及上迷支持膜之露出面上堆積上述第二絕緣膜 者。 藉由此方法’可獲得與申請專利範圍第2 〇項相同之作 用效果。. ,如申凊專利範圍第2 5項所述,在申請專利範圍第2 2項或 第2」項之半導體裝置之製造方法中,可行的是,上述第二 過程t後上述第三過程之前,進而備有在基板上,堆積對 於上述第一絕緣膜蝕刻選擇比高之端緣保持用絕緣膜之過 經濟部中央榡丰局員工消費合作社印製 ^ ’上述第五過程,係形成也貫通上述端緣保持用絕緣膜 之上述接觸孔者。 輪由此一方法,可獲得與申請專利範圍第2 1項相同之作 用政果。 本發明第四之半導體裝置之製造方法,如申請專利範園 第2 6項所述’係作爲堆疊型dram格發揮機能之半導體製 -19
表紙張尺度適用中國國家料(CNS A18A62 A7 ____B7 五、發明説明(17 ) ' - 造裝置之製造方法,其特徵在於:此製造方法包括:在具 有雜質擴散層之半導體基板上,堆積具有可藉由—定條件 下的熱處理而流動之特性的第一絕緣膜之第一過程:進行 上述一定條件下的熱處理’而使上述第一絕緣膜流動平坦 化之第二過程:在上述第二過程之後,在基板上堆積由氮 化矽膜所構成的第二絕緣膜之第三過程:在上述第三過程 之後,藉由進行在上述第一絕緣膜不流動條件下之第二熱 處理’而將上述第二絕緣膜之表面氧化,而形成由氧氮化 矽膜所構成的電容絕緣膜之第四過程者。 藉由此一方法,在將氮化矽膜熱氧化之過程中,第一絕 緣膜不會流動,因此,即使不另行設置支持膜,也仍可確 實地防止熱氧化時氮化矽膜之皺褶或龜裂。 實施申請專利範園第26項之方法的具體方法,包括以下 之方法。 如申請專利範圍第2 7項所述,在申請專利範圍第2 6項之 半導體裝置之製造方法中,可行的是,上述第一過程係堆 積由流動化溫度在830 3C以上之BPSG膜所構成之第—絕緣 膜:上述第四過程係以820°C以下之溫度進行熱氧化者。 如申請專利範圍第2 8項所述,在申請專利範圍第2 6項之 半導體裝置之製造方法中,可行的是,上述第一過程係堆 積由含有2.0 - 6.0重量%之嶙及].0 - 4.0重量%之爛的 BPSG膜所構成之第一絕緣膜者。 如申請專利範圍第2 9項所述,.在申請專利範圍第2 6项之 半導體装置之製造方法中,可行的是上述第四過程,係在 _:__-20-____ 本紙張尺度適用中國國家標隼(CNS > A4現格(2i〇x297公釐) f -靖先聞讀背面之注意事項再填寫本) .裝 經濟部中央標準局貝工消费合作社印製 經濟部中央標準局员工消費合作社印^ 418462 A7 __ B7 五、發明説明(18 ) .乾燥氣氛下進行熱氧化者。 藉由此一方法,在乾燥氣氛之場合,與熱氣氛之場合相 較’可利用第一絕緣膜不易流動之特性,即使提高熱氧化 過程之溫度,仍可確實地防止第一絕緣膜之流動。 如申請專利範圍第3 0項所述’在申請專利範圍第2 6項之 半導體裝置之製造方法中,可行的是,進而具有上述第三 過程之前’將上述第一絕緣膜之露出表面氮化之過程者。 藉由此一方法,在第一絕緣膜上形成氮化矽膜時之氮化 開始時期變早’使得氮化矽膜之膜厚増大。是以,在而後 之伴隨南溫保持的處理中,通過氮化矽膜之氧等的量降 低’使得第一絕緣膜變得不易流動,而可形成具備並未形 成有級招或龜裂之電容絕緣膜的堆疊型Dram格。 如申請專利範固第3 1項所述,在申請專利範圍第3 〇項之 丰導體裝置之製造方法中,較佳的是,上述氮化過程,係 在氮或氨氣氛中進行熱處理者。 如申請專利範園第3 2項所述’在申請專利範圍第2 6項之 半導體裝置之製造方法中,可行的是,在上述第二過程之 後上迷第三過程之前’具有:在上述第—絕緣膜上,形成 到達上述雜質擴散層的接觸孔之過程:在包含上述接觸孔 之基板上’堆積電容電極用導體膜之過程:將上述電容電 極用導體膜圖案化,而形成接績於上述雜質擴散層的電容 電極之過程:又上述第三過程係在包含上述電容電極之面 上的基板上’堆積上記第二絕緣膜:上記第四過程之後, 進而具有在基板上形成板電極用導體膜之過程。 ____________- 21 -__________ 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公疫) „-----^------1T------良' (請先閲讀背面之注意事項再填寫本頁) A7 4184 6 2 ________B7 五、發明説明(--^ 藉由此一方法,即使無支持膜,也仍能圓滑地進行供形 成由氧氮化膜所構成之電容絕緣膜,且在而後之將上層的 層間絕緣膜等平坦化時,可將板電極作爲電容絕緣膜之支 持膜利用。 如申請專利範圍第S3項所述,在申請專利範圍第32項之 丰導體裝置之製造方法中,Τ行的是,卩爲上述電容電 極’係形成圓茼型電容電極者。 [發明之實施形態] (第一實施形態) 經濟部中央標準局貝工消費合作社印製 圖1係第一實施形態之半導體裝置的—部份之斷面圖。爲 方便起見,圖1中僅示有閘電極之階差,但本實施形態之 半導體裝置係形成有源自L0C0S分離之階差或源自閘電極 之1¾差%複數個階差的半導體裝置。此一半導體裝置備 有:矽基板1 :作爲第一配線層之閘電極2 :作爲具有可在 一定條件下之熱處理而流動的性質之第一絕緣膜(下層層間 絕緣膜)之第一 BPSG(硼-磷_矽化物破璃)膜3 :由矽化物膜 及多晶秒膜之疊層膜所構成的作爲第二配線層之多晶矽化 物配線4 :具有在第一 B p s G膜3流動之上述一定條件下不 會流動之性質的作爲支持膜之氧化矽暎5 :作爲第二絕緣 膜之氮化秒膜6 :藉由上述一定條件下之熱處理會流動的 作爲第三絕緣膜(上層層間絕緣膜)之第二BpSG膜7 » 其次’茲就其有圓1所示構造之半導體裝置之製造方法, 佐以圖2 ( A )〜(D )説明之。 首先,在圖2 ( A)所示之過程中’在矽基板1上形成閘電 _ -22- 本紙張尺度遒用中國國家標準(CNS ) A4規格(210X297公釐) A7 B7 418462 五、發明説明(20 極後,在基板上堆積第—抑犯膜〕。此時,第一 膜3中之雜質濃度,#ώt θ (請先閱讀背面之注意事項再填寫本頁) 、係权磷很度3重量%以上,峒濃度3 量%以上。又,第一BPSn瞄。、# @ 、 ' . PSQ胰·^又概厚,罝爲閘電極2之膜厚 的2倍以上。是因爲,此—媒入下 t^. 此 % &下,輪由後續之熱處理 可使第一BPSG膜3之平坦性變得較佳。 其次,在圖2(B)所示之過程中,進行用以使第—抑阳 膜3平坦化之熱處理。例如’藉由85〇r '氮氣氣氛中之 分鐘的熱處,,可使第—BPSG^3平坦化。若將熱處理時 之氣氛設爲氧化氣氛,即使將熱處理溫度設爲8〇〇 τ,也 仍能獲得相同之平坦性。惟在此一場合下,在第一bpS(3膜 3下有必要使用作爲氧化防止膜之氮化膜。 其後,如圖2 ( C )所不,形成作爲第二配線層之多晶矽化 物配線4。而後,在基板上堆積作爲支持膜之氧化矽膜5及 氮化矽膜6。此時,氧化矽膜5之膜厚係設成5〇 nm,氮化 攻膜之膜厚係設成50 nm。又,第二配線層不一定非得由 多晶矽化物膜構成,只要是對於使第—BpS(J膜3平坦化之 熱處理有充份耐性之膜,不管是多晶矽膜或矽化物膜均可 採用。 經濟部中央標準局員工消費合作社印聚 其次’在圖2所示之過程中,在基板上堆積作爲第三絕緣 膜(上層層間絕緣膜)之第二BPSG膜7。此時,第二BPSG膜 7中之雜質的添加量,係採磷濃度3 〇重量%以上,硼濃度 3.0重量%以上。又,第二BPSG膜7之膜厚,宜爲多晶矽化 物配線4之膜厚的2倍以上。這是因爲,如上所述,藉由後 續之熱處理可使第二BPSG膜7之平坦性變得較佳。繼之, 23 - 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨〇 X 297公釐) 4184 62 A7 B7 五、發明説明(21 (請先閲讀背面之注意事項再填筠本育} 在堆積該第二BPSG膜7之狀態下,進行用以達成平坦化之 熱處理。例如,藉由850 °C、氧化氣氛中之3 0分鐘的熱處 理’達成第二BPSG膜7之平坦化。之後,藉由利用一般之 過程進行所期望之配線,完成圖1所示之半導體装置。 本實施例形態中,在以熱處理令第二BPSG膜7平坦化之 過程中,已平坦化之第一BPSG膜3即使流動,在氪化矽膜 6與第一 BPSG膜3之間仍介在有不會因此溫度之熱處理而 流動之氧化矽膜5。藉由此一氧化矽膜5,賦與氮化矽膜6 對抗?豕氮化矽膜6企圖形成浪形收縮毛狀之應力,即拉張 應力。如前所説明,依習用之構造,若下方之BpSCj膜流 動’至該時爲止作用於氮化矽膜之拉張應力獲得解放,因 此氮化矽膜收縮,而造成氮化矽膜中發生皺褶或龜裂之結 果。相對於此,本實施形態中係藉由氧化矽膜5對氮化矽 膜6賦與對抗孩氡化矽膜6企圖形成浪形收縮毛狀之應力, 因此,可確實防止氮化矽膜6中龜裂或皺褶之發生。 經濟部中央標準扃員工消費合作社印架 又,由於有可阻礙氧通過乙氮化矽膜6的存在,即使在氧 化氣氛中,多晶矽化物配線4及閘電極2也不會氧化,因此 可在氧化氣氛中進行用以達成平坦化之熱處理。亦即,較 之氮氣氛中之熱處理,可進行更爲低溫之供平坦化的熱處 理,是以’可獲得高性能五信賴性高之裝置。 此處,在本實施形態中,作爲第—絕緣膜之下層層間絕 緣膜雖係由磷濃度3.0重量%以上,硼濃度3 〇重量%以上之 膜所構成’但構成下層層間絕緣膜之材料,並非由此 j%施禾心所限定,以在熱處理過程中會作同程度流動之其 -24- t紙張尺度賴巾關家料(CNs )八4絲(2]GX297公餐 4184 62 A7 -----B7_ 五、發明説明(22 ) 他材料構成下層層間絕緣膜之場合,藉由使氧化矽膜介在 於氮化矽膜與下層層間絕緣膜之間,與本實施形態相同, 也可發揮防止氮化矽膜中產生龜裂或皺褶之效果。 於本實施形態中,氧化矽膜5之膜厚設定成可使氮化矽膜 6中不產生龜裂或皺褶此舉,有其重要性,該膜厚値係依 存於第一 BPSG膜3内之雜質濃度,即流動溫度、氮化矽膜 6之膜厚、形成氮化矽膜6後之熱處理條件。第一氮化矽膜 膜3内之雜質濃度愈低,形成氮化矽膜6後之過程中的熱處 理溫度也愈低,即愈是第—BPSG膜3難以流動之條件,氧 化矽膜5之膜厚可愈薄,反之,在第一 BpsG膜3易於流動 之條件下,有必要將氧化矽膜5設定成較厚。又,氮化矽 膜6之膜厚愈厚,在氮化矽膜6處產生之應力愈增加,因 此,氧化矽膜6之膜厚有必要設定成較厚。 又,氮化矽膜6之膜厚,只要是在後續之氧化氣氛中之熱 處理申,使下層之閘電極2或多晶矽化物配線4不致氧化的 範園内即可。 經濟部中央標準局員工消費合作社印製 ---------^------、tT (請先閲讀背面之注意事項再填寫本頁) 根據本實施形態,介於下層層間絕緣膜與氮化矽膜間之 支持膜,係以氧化矽膜構成,但本發明不受此實施形態之 丨艮制。具體而T,本發明之支持膜,只要是具有能將對抗 氮化膜收縮之應力,即拉張應力賦與氮化膜之機能的膜, 不官是何種膜均可。惟在具體上,本發明之支持膜,宜爲 與BPSG膜在熱膨脹率或結晶學構造上相近,且相對氮化膜 能賦與和BPSG膜相同之應力的材料所構成s 又’根據本實施形態’作爲氮化矽膜形成後之熱處理條 本紙張财關家標率(CNS >⑽祕(urn97公楚〉 A7 4 184 62 _ B7 五、發明説明(23 ) (請先閲讀背面之注意事項再填寫本頁) 件,係進行850 °C、氧化氣氛中之3 0分鐘的熱處理,但只 要是下層層間絕緣膜流動的條件’即使是以較此溫度爲低 之條件進行熱處理,仍可獲得本發明之效果。惟進行較高 溫之熱處理的場合,本發明之效果更爲顯著。 另’本實施形態中’係就第一絕緣膜爲半導體基板之第 一層層間絕緣膜之場合説明’但本發明不受此實施形態之 限制,就第一絕緣膜爲第二、第三層間絕緣膜之具有多層 配線構造的半導體裝置,一般也可適用。 (第二實施形態) 圖3係本發明第二實施形態之半導體裝置的堆疊型dram 格之斷面圖。圖3中,爲使特徵部份易於明顯,係將閘電 極、LOCOS分離及位元線之圖示省略。此一半導體裝置備 有:一矽基板:一作爲可以一定條件下之熱處理流動之第 一絕緣膜之BPSG膜8 : —在上述一定條件下之熱處理下不 會流動,作爲賦與對抗氮化膜變形之應力的支持膜之氧化 秒膜9 : 一包含與珍基板内之活性區域接續的接觸部1 〇之 電容電極1 2 ·_ —作爲電容絕緣膜發揮機能的作爲第二絕緣 膜之氧氮化矽膜1 4 :以及一板電極1 5。 經濟部中央椋準局負工消費合作社印架 其次,茲就圖3所示之半導體裝置之製造方法,佐以圖4 (A)〜(B)進行説明。惟於圖4(A)〜(B)中也是,爲使特徵部 份易於明瞭,閘電極、LOCOS分離及位元線之圖示省略。 首先,在圖4 ( A )所示之過程中,係在ί夕基板上,堆積可 藉一定條件下之熱處理而流動的作爲第一絕緣膜之BPSG膜 8。此時,BPSG膜8内之雜質濃度,係磷濃度3 .〇重量%以 _ _____ - 26 - 本紙張尺度適闲中國國家標準(CNS ) Α4規格(210X297公釐) 4 184 62 A7 B7 經濟部中央樣準局β:工消費合作社印製 -27- 五、發明説明(24 上、硼濃度3 · 〇重量%以上。其次,進行用以使BPSG膜8平 坦化之熱處理。例如,藉由在850下’氮氣氣氛中之30 分鐘的熱處理,使BPSG膜8平坦化°而後,在BPSG膜 上,作爲不會因上述一定條件下之熱處理而該流動之支持 膜’堆積以氧化矽膜9。其次,在氧化矽膜9及BPSG膜8中 將電容電極用接觸孔開口後,在該含接觸孔之基板上,堆 積以多晶矽’形成接觸部丨〇與氧化矽膜9上之多晶矽膜 1 1。通常,在該多晶矽中添加N型之雜質。 於圖4 ( B )之過程中,藉由將多晶矽膜丨丨蝕刻成所期望之 圖案’形成與接觸部10 —體化之電容電極12。其次,在基 板上堆積厚度爲8 nm程度之氮化矽膜1 3。 而後之過程在圖式中省略。藉由將上述氮化石夕膜丨3氧 化’形成圖1 3所示之氧氮化矽膜1 4。此時之氧化條件,例 如可爲在乾燥之氧化氣氛中,溫度85〇 〇C,時間3 〇分鐘。 之後’進行一般之過程’形成如圖3所示之板電極Μ ’藉 由所期望之配線,完成半導體裝置。又,在—般上,係在 其上側又形成具有可藉熱處理而流動的特性之上層層間絕 緣膜’即第二層間絕緣膜或第三層間絕緣膜等。 本實施形態中,在圖4 ( B )所示之氮化矽膜丨3與Bps(} 之間,介在有不、會因—定條件下之熱處理而丨動,且可賦 與對抗氬化膜變形之應力的氧化矽膜9 ,因此,在將氮化 矽膜】3熱氧化形成氧氮化矽膜14之過程中,即使0以〇膜8 流動’形成氧1切膜14中也不會產生龜裂或敏稽。 此處’本實施形態中,係將作以—絕緣膜之下滑看間 f紙張尺度1$财關家標率(〇叫八4&格(210乂2[公爱) ---------裝------訂 (請先閲讀背面之注意事項再填寫本頁) 4 184 β2 Α7 _______Β7___ 五、發明説明(25 ) 絕緣膜’以噚濃度3.0重量%以上、硼濃度3 ·〇重量%以上之 BPSG膜所構成,但構成下層層間絕緣膜之材料,不受此實 施形態之限制,即使是以在熱處理過程中具有同程度流動 性之其他材料構成下層層間絕緣膜之場合,藉由在氮化矽 膜與下層層間絕緣膜間介在氧化矽膜,仍可與本實施例相 同般之發揮防止氧氮化矽膜產生龜裂或皺褶之效果。 本實施形態中,氧化矽膜9之膜厚,設定成不會造成氧氮 化珍膜1 4中發生龜裂或皺褶此點,有其重要性,其値係依 存於BPSG膜内之雜質濃度、氮化矽膜〗3之膜厚、氮化矽 膜1 3形成後之氧化條件^ BPSG膜8内之雜質濃度愈低,氮 化碎膜1 3形成後之氧化溫度也愈低,即愈是bpsg膜8不易 流動之條件的場合,愈是要使氧化碎膜9增厚。又,氮化 矽膜13之膜厚愈厚,在氮化矽膜13處發生之應力愈是會增 加,因此’有必要將氧化矽膜9之膜厚增厚。 又’氮化矽膜1 3之膜厚,只要是在後績過程之氧化處理 中’不會使底層之電容電極1 2氡化的範園即可。 經濟部中央標準局—工消费合作社印掣 ^------π (請先閲讀背面之ΐΐί^項再填寫本頁) 本實施形態中,下層層間絕緣膜與氮化矽膜間介在之支 持膜’係以氧化矽膜構成,但本發明不限於此實施形態, 只要是支持膜在而後之一定條件下的熱處理程中不會流 動,且能賦與對抗氮化膜變形之應力的材料,以其他之材 料構成也可達成本發明之目的。 又’於本實施形態中,作爲氮化矽膜1 3之氧化條件,雖 係採用8 5 0 C、熱氣氛中之3 0分鐘的氧化處理,但只要是 下層層間絕緣膜能流*動之條件,即使是較本實施形態之條 _____ -28-_____ 張尺度適财國國家鮮(CNS)从賴· ( 2丨Gx297公楚)~~'~~~ ~ A7 B7 經濟部中央標準局負工消費合作社印製 -29- 五、發明説明(26 2爲低溫的場合,仍可獲得本發明之效果。再者,進行更 问/耻之氧化處理的場合,本發明之效果更爲顯著。 (第三實施形態) 圖5係本發明第三實施形態半導體裝置之圓筒形堆疊型 DRAM格之斷面圖。於圖5中,冑使特徵部份易於明瞭,圖 中省略閘€極、LOCOS分離及位元線。此一半導體裝置備 有:一矽基板I :—可以一定條件下之熱處理而流動的作 爲第一絕緣膜之BPSG膜丨6 ; —不會因上述—定條件下之 熱處理而流動的作爲支持膜之氧化矽膜丨7 ;—在圓筒形堆 疊型格形成時,作爲蝕刻阻絕膜之氮化矽膜丨8 :一包含與 矽基板内之活性區域接續的接觸部丨9之圓筒形電容電極 2 4 .—作爲電容絕緣膜發揮機能之作爲第二絕緣膜之氧氮 化碎膜2 j :以及—板電極2 5。 其次’兹ί尤圖3所示半導體裝置之製造方法,佐以圖 6 ( A )〜(D)説明之。惟於圖6 ( Α )〜(D )中,爲了使特徵部份 易於明瞭’係省略閘電極、LOCOS分離及位元線之圖示。 圖6 (A)所示之過程中,係在矽基板1上堆積可藉—定條 件下之熱處理而流動的作爲第一絕緣膜之BpSG膜1 6。此 時,BPSG膜1 6内之雜質濃度,係磷濃度3.0重量%以上、 硼濃度3 〇重量%以上。其次,進行用以使BPSG膜1 6平坦 化之熱處理。例如’藉由850。(:、氮氣氣氛中之3 〇分鐘的 熱處理’令BPSG膜16平坦化。而後,在BPSG16上,作爲 不會因一定條件下之熱處理而流動之支持膜,堆積以氡化 碎膜1 7。其次,作爲形成圓筒形堆疊格時濕式蝕刻阻絕 本紙張尺度適财家辟(⑽)Α4· ( 21()><297公疫) ^—— (請先閱讀背面之注意事項再填寫本f) 訂 M濟部中央標準局負工消費合作社印裝 4184 62 A7 -------B7__ 五、發明説明(27 ) 物,係形成氮化矽膜U 3而後,在氮化矽膜〗8、氧化矽膜 1 7及BPSG膜1 6中將電容電極用接觸孔開口後,在包含接 觸孔I基板上堆積多晶矽,形成接觸部丨9及氮化矽膜1 8上 4多晶矽膜2 0。而後,在多晶矽膜2 〇上,形成氧化矽膜 2 1° 杰圖6(B)所示之過程中,係將氧化矽膜21以成爲所期望 I格形狀的方式圖案化,在基板上堆積多晶矽膜2 2。此 時,在堆積多晶矽膜22之前,係預先除去多晶矽膜2〇上所 形成之自然氧化膜。 於圖6 ( C )所示之過程中,係進行多晶矽膜2 2之異向性蝕 刻’以,、殘留氧化矽膜2丨側面上之方式除去多晶矽膜2 2, 形成包含接觸部19之圓筒形電容電極24。 A圖6 ( D )所π之過程中,係將氮化矽膜丨8作爲濕式蝕刻 阻絕膜進行濕式餘刻,只除去氧化碎膜2 i。其次,在基板 上堆積氮化矽膜23,將氮化矽膜18及圓茼形電容電極24 之露出面以氡化矽膜2 3被復。 而後之過程的圖示在此省略。藉由將上述氮化矽膜以氧 化,形成圖5所示之氧氮化矽膜23χ。而後,進行一般之過 和·,形成囷5所不之板電極2 5 ,藉由進行所期望之配線, 完成半導體裝置。 本實施形態中,由於氮化矽膜18.BpsG膜丨6之間’介 在有不會因一定條件下之熱處理而流動,且可賦與對抗氮 ^膜變形之應力的氧化發膜17,因此,在將氮化珍膜^ 氧化形成氧氮化矽膜2 3 X之熱處理過程中,即使BpS(3 ----30- 本紙浪尺度適用中國國家棣準(CNS ) A4規格(2f〇X297公釐) ---------裝------訂------λ __ (請先閲讀背面之ii意事項再填寫本頁) 418462 A7 B7 經濟部中央樣準局男工消費合作杜印黧 -31 - 五、發明説明(28 ) 流動,在氮化矽膜丨8或氧氮化矽膜2Sx中不會產生龜裂或 皺褶。 此處,本實施形態巾,係將作爲第一絕緣膜之下層層間 絕緣膜’以磷濃度3〇重量%以上、硼濃度3〇重量%以上之 BPSG.膜所構成,但構成下層層間絕緣膜之材料,不受此實 施形態之限制’即使是以在线料程巾具有同程度流動 性之其他材料構成下層層間絕緣膜之場合,藉由在氛化咬 膜與下層層間絕緣膜間介在氧化矽膜仍可與本實施例相同 般之發揮防止氮化矽膜或氧氮化矽膜2;5χ產生龜裂或皺褶 之效果。 本實施形態中,氧化矽膜丨7之膜厚,設定成不會造成氮 化矽膜18或氧氮化矽膜23χ中發生龜裂或皺褶此點,有其 重要性,其値係依存於BPSG膜16内之雜質濃度、氮化矽 膜]8之膜厚、氮化矽膜丨8形成後之氧化條件。8133(3膜8内 之雜質濃度愈低,氮化矽膜18形成後之氧化溫度也愈低, 即恐疋B P S G膜I 6不易流動之條件的場合,愈是可使氧化 矽膜17之膜厚薄層化。反之,愈是BPSG膜1 6易於流動之 條件的場合’愈是要增厚氧化矽膜1 7。又,氮化矽膜1 8或 氧氮化碎膜2 3之膜厚愈厚,在氮化矽膜丨8處發生之應力愈 是會增加’因此’有必要將氧化矽膜1 7之膜厚增厚。 又’氮化矽膜1 8之膜厚,只要是在後續過程之濕式蝕刻 處理中’不會使底層之BPSG膜1 6被蝕刻的範圍内即可。 本實施形態中’下層層間絕緣膜與i化矽膜間介在之支 持膜’係以氧化矽膜構成,但本發明不限於此實施形態, ΜΛ張尺度適财關家料(c叫A4規格(2|()χ29" d------IT------X (請先閱讀背面之注意事項再填寫本頁) ^ 418462 A7 B7 經濟部中央標準局貝工消費合作社印策 五、發明説明(29 ) 只要是支持膜在而後之一定條件下的熱處理過程中不會流 一動,且能賦與對抗氮化膜變形之應力的衬料,以其他之材 料構成也可達成本發明之目的。 其次,於圖6 ( B )所示之將氧化矽膜2 1以成爲所期望之格 形狀的方式圖案化之過程中,如圖7所示,在將多晶碎膜 20亦同時蚀刻後’也可採用全面堆積多晶s夕膜22之第一變 形形態。惟在此一場合中也是’與上述實施形態相同,在 堆積多晶沙膜2 2之七’宜事先將形成於多晶石夕膜2 〇上之自 然氧化膜除去。 再者’在形成圖6 ( B )所示之作爲濕式蝕刻阻絕膜之氮化 秒膜1 8之後,也可採用在其上形成氧化石夕膜2 7之第二變形 形態。以下,茲佐以圖8(A)〜(E),説明第三實施形態之第 二變形形態的方法。 首先,於圖8 ( A )所示之過程中,係在矽基板1上堆積作 爲下層層間絕緣膜之BPSG膜16 »在以熱處理令81^(3膜16 平坦化之後,在BPSG膜丨6上依序堆積以氧化矽膜丨7及作 爲濕式蝕刻阻絕膜之氮化矽膜〗8。繼之,在氮化矽膜丨8上 再形成氧化咬膜27後,在氧化矽膜27、氮化矽膜〗8、氧 化矽膜I 7及BPSG膜丨6中將電容電極用接觸孔開口後,在 G έ接觸孔之基板上堆積多晶石夕,形成接觸部1 9及氮化石夕 膜27上之多晶矽膜2〇 0 %後,在多晶矽膜2〇上,形成氧 化矽膜2 1。 於圓8 ( Β )所示之過程中,係與圖6 ( Β )所示之過程相同’ 將乳化矽膜2 1以成爲所期望之格形狀的方式圖案化,而 (請先閱讀背面之注意事項再填寫本頁) . I - - 1^1 I- - · ,装. -5 4t84 62 A7 五、發明説明(3〇 ) 經濟部中央標準局貝工消費合作社印裝 j基板上堆積多晶碎膜22。此時,在堆積多晶石夕膜22之 珂’係預先除去多晶矽膜20上所形成之自然氧化膜。 於圖8(c)所示之過程中,係進行多晶砍膜22之異向性姓 刻’以只殘留氧化矽膜21側面上之方式除去多晶矽膜22, 形成包含接觸部19之圓筒形電容電極24。 於圖叩)所示之過程中,係將氮化賴18作爲濕式触刻 阻絕膜進行濕式㈣,只除去氧切膜2丨及氧切膜27。 此一狀態下,圓筒形電容電極Μ之圊筒部與氮化矽膜18之 間係形成間隙。其次,在基板上堆積氮切㈣,將氮化 碎膜18及圓筒形電容電極24之露出面以氮切膜 覆。 於圖8(E)所示之過程中,係藉由將上述氮化矽膜”氧 化,形成氧氮化碎膜23x。而後,進行—般之過程,形成 板電極25 ’藉由進行所期望之配線,完成半導體裝置。 具有本變形形態之構造的半導體裝置之場合,即使是圓 筒形電容電極24之圓筒部的下方產生空隙#,由於圓茼形 電容電極24之表面上形成有作爲電容絕緣膜之氧氮化矽膜 2 3 X,因此,格之面積增大,以此即可謀求格容量之增 大’疋爲其政果。 (第四貧施形態) 其’入,茲就只在板電極之下方設置氮化膜之堆疊型 DRAM格的構造之第四實施形態説明之。 圖9係本發明第四實施形態半導體裝置之堆疊型DRAM格 之斷面圖。於圖9中,爲使特徵部份易於明暸,圖中省略 _________ - 33 - 本紙張尺度適用中囡國家標準(CNS } A4見格(210X m公釐) (請先"讀背面之注意事項再填寫本頁)
.C -訂
• X Α7 ΒΊ 五、發明説明(31 ) 間電極、L〇cos分離及位元線。此-半導體裝置備有:一 (請先閲讀背面之注項再填寫本頁) 砂基板1 可以—定條件下之熱處理而流動的作爲第一 絕緣膜之第-BPS(^28 : _包含與基板之活性區域接續 的接觸部29之冑容電極31 :—作爲電容絕緣膜發揮機能之 作爲=二絕緣膜之氧氮化矽膜33 :—板電椏Μ :以及—可 以疋條件下之熱處理而流動的作爲第三絕緣膜之第二 BPSG 膜 3 5。 其次,茲就圖9所示半導體裝置之製造方法,佐以圖 10(A)〜(B)説明之。惟於圖1〇(A)〜(B)中,爲了使特徵部 份易於明瞭’係省略閘電極、L〇c〇s分離及位元線之圖 示。 經濟部中央標準局負工消費合作社印製 圖10(A)所示之過程中,係在矽基板丨上堆積可藉一定條 件下之熱處理而流動的作爲第一絕緣膜之]5以(3膜28。此 時’ BPSG膜28内之雜質濃度,係磷濃度5〇重量%以上、 删濃度6. G重量%以上,其次,進行用以使第—膜2 8 平坦化之熱處理。例如,藉由85〇χ、氮氣氣氛中之3〇分 鐘的熱處理,令第一BPSG膜2 8平坦化d而後,將電容電 極用接觸孔開口後,在包含接觸孔之基板上堆積多晶矽, 形成埋入接觸孔之接觸部29及第一 8135〇膜28上之多晶矽 膜3 0。通常此一多晶矽中添加有N型雜質。 於圓10(B)所示之過程中,藉由將多晶矽膜21蝕刻成爲 所期釔圖案,形成含接觸部2 9之電容電極3丨。其次,在基 板上以8 nm程度之厚度堆積氮化矽膜3 2。而後之過程其圖 示省略’其係進行該氮化矽膜3 2之氧化,形成圖9所示之 -34 - 表紙张尺度iH用中關雜準(CNS ) A4^ ( 21QX297公变 ^482 A7 B7 ¢18462 五、發明説明(32 ---------^------1Τ <請先閏讀背面之注意事項再填寫本頁) 氧氮化矽膜3 3。此時之氧化條件,例如係乾燥氣氛中,溫 度850 C,時間3 〇分鐘。而後,在基板上形成多晶矽膜, 將其蝕刻成所期望之圖案,形成板電極3 4。此時,板電極 34被除去之邵价處’底層之氧氮化矽膜33也同時預先除 去。而後,作爲可藉一定條件下之熱處理而流動的第三絕 緣膜,係堆積第二BPSG膜35 ’而後,例如藉由85〇τ、氮 氣氣氛中之3 0分鐘的熱處理,令第二bpSG膜3 5平坦化。 而後,藉由實施所期望之配線,完成半導體裝置。 藉由本實施形態之半導體裝置,在進行使第二BpsG膜 35平坦化之熱處理時,板電極34下方以外之區域中,並不 存在氧氮化矽膜3 3。亦即,氧氮化矽膜3 3之上面,係由多 晶矽膜所構成之板電極34被覆。是以,在上層之層間絕緣 膜之平坦化過程中,即使下層之層間絕緣膜流動化,仍能 由板黾極3 4賦與對抗氧氮化矽膜3 5變形之應力,因此,氧 氮化矽膜35中,不會產生皺摺或龜裂。 如此,不管是將支持膜設於氮化膜之上或下,藉由使支 持嗅在共通之投射平面中’至少占據含氮化膜之形成區域 勺區或之方式,即使支持膜开)成爲與氮化膜相同之平面形 經濟部中央標準局舅工消費合作社印架 狀,或較氮化膜爲廣,可在一定.條件下之熱處理時,防止 鼠化膜I敏指或龜裂的產生。 又,在本實施形態中,在將氮化矽膜3 2熱氧化形成氧氮 化矽膜33時,板電極34還不存在,且氮化矽膜33之下方 ,未如第二實施形態般之形成有氧化矽膜9,但是,在此 氧化過程中,氮化矽膜32中也不會產生皺褶或龜裂。這是 -35- 本紙掁尺度適用中國國家標準(CNS ) A4規格(21〇X297公釐 418462 A7 B7 五、發明説明(33 ) 因爲’與上述第二實施形態不同’第一 BPS.G膜2 8内之雜 質濃度的上限低’又’氧氮化矽膜3 2之過程中的熱處理溫 度也低所致。根據發明人之實驗得知,第—BPSG膜2 8内 之雜質濃度若爲鱗濃度5.0重量%以下,爛濃度6, 〇重量%以 下的話,可以較平坦化第一BPSG膜2 8之熱處理溫度爲低 的溫度’將氣化珍膜j 2乾乳化,並—面可防止氮化碎膜3 2 中產生皺褶或龜裂。惟由於第一BPSG膜2 8内之雜質濃度 低’因此’平坦化熱處理後之平坦性,較第二實施形態稍 差。 圖1 1係爲避免此種不良情事之變形形態的半導體裝置之 構造的斷面圖。此一變形形態中,第一 jgpSG膜2 8,爲提 尚其平坦性’膜内之雜貝▲度設成較佳,且在第一 B p s G膜 2 8與氧氮化矽膜3 3之間,作爲不會因一定條件下之熱處理 而流動之支持膜,係介在有與第二實施形態相同之氧化矽 膜9。藉由此一氧化矽膜9之存在,自圖1〇(B)所示之狀 態’將氮化碎膜32氧化之過程中,也可防止氮化秒膜32之 龜裂或皺褶^又,圖11所示之半導體裝置之構造,除了設 經濟部中央梯芈局貝工消費合作社印^ (請先閱讀背面之注意事項再填寫本f} 有氧化矽膜9之點以外,其他係與上述圖9中所示之半導體 裝置的構造相同。 再者,作爲氮化矽膜3 2之氧化條件對於第—BpSG膜2 8 之流動性帶來.的影響,由實驗確認,較之在熱氣氛十實 私以在乾燥氣氛中貧施較不易發生。據信這是因爲,較 ^乾燥氣氛中時通過氮化矽膜32之氧,以熱氣氛中時通過 鼠化碎膜3 2之水蒸氣更易使第—BpsG膜2 8流動。 --------36- 本紙張尺度適用帽國家枯準(CNS >八4規格(2丨〇χ297公釐) 4184 62 M濟部中央標準局貝工消費合作社印聚 A7 B7 五、發明説明(34) 又’氮化紗膜3 2之堆積方法對於氮化矽膜之影響,亦獲 得確認’藉由其堆積前在氮或氨氣氛中進行底層之熱處理 (前處理),可確實防止龜裂或皺褶。據信這是因爲,藉由 在氮或氨氣氛中進行前處理,第一 BpSG膜2 8上之氮化矽 膜3 2 ’較之不進行前處理會増厚,因此,通過氮化矽膜3 2 之氧的量會減少,藉此’第一 BPSG膜2 8會變彳导較不易流 動。因前處理之有無導致氮化矽膜之膜厚有所不同,是因 爲底層狀態之差會造成堆積開始時期之不同。此一狀態 下’相對在氮氣氛中接受前處理之BPSG膜上開始堆積氮化 石夕膜之時期,在未作任何前處理之BpSG膜上開始堆積氮化 矽膜之時期,會有所延遲a (第五實施形態) 其次’兹就第四實施形態般之只在板電極下方設置氮化 膜的DRAM格之構造,適用於圓筒形堆疊型dram格構造 之第五實施形態,進行說明。 圖丨.2係本發明第五實施形態半導體裝置之圓筒形堆疊型 DRAM格之斷面圖。於圖1 2中,爲使特徵部份易於明瞭, 圖中係省略閘電極、LOCOS分離及位元線。此一半導體裝 置備有:一矽基板1 : 一可以—定條件下之熱處理而流動 的作爲第一絕緣膜之第一 BPSG膜3 7 _,一作爲濕式蝕刻阻 絕物之氮化矽膜3 8 : —包含與基板之活性區域接續的接觸 部39之圓筒形電容電極44 :—作爲電容絕緣膜發機能之作 爲第二絕緣膜之氧氮化矽膜4 4 : 一亦作爲支持膜發揮機能 之板電極4 5 :以及一可藉一定條件下之熱處理流動之作爲 -------37-一______ 本紙張尺度適用中國國家掠率(CNS ) Ad規格(2ΐ〇χ 297公瘦) II ^^1 . —_ΐτ—--I - - X (請先閔讀背面之注$項再填寫本I ) 418462 經濟部中央標準局貝工消贽合作社印^ A7 B7 五、發明説明(35) 第三絕緣膜之第二BPSG膜46。 其次,茲就圖1 2所示半導體裝置之製造方法,佐以圖 1 3 (A )〜(D )説明之。惟於圖1 3 ( a )〜(D )中,爲了使特徵部 份易於明瞭,係省略閘電極、LOCOS分離及位元線之圖 示。 圖6(A)所示之過程中’首先係在矽基板1上堆積可藉一 定條件下之熱處理而流動的作爲第一絕緣膜之第一 BPSG膜 37。此時,第一 BPSG膜37内之雜質濃度,係磷濃度5〇重 量%以上、硼濃度6.0重量0/〇以上。其次’進行用以使第— BPSG膜37平坦化之熱處理。例如,藉由850χ:、氮氣氣氛 中之3 0分鐘的熱處理’令第一 bpsg膜3 7平坦化。其次, 作爲形成圓筒形堆疊格時濕式蝕刻阻絕物,係形成氮化石夕 膜38。而後,在氮化矽膜38及第一 BPSG膜3 7中將接觸孔 開口後,在包含接觸孔之基板上堆積多晶矽,形成接觸部 3 9及氮化矽膜3 8上之多晶矽膜4 〇。而後,在多晶矽膜4 〇 上,形成氧化矽膜2 1。 於圖13(B)所示之過程中’係將氧化矽膜41以成爲所期 望之格形狀的方式圖案化,在基板上堆積多晶矽膜42。此 時’在堆積多晶矽膜4 2之前’係預先除去多晶矽膜4 〇上所 形成之自然氧化膜。 於圖1 3 ( C )所示之過程中’係進行多晶秒膜4 2之異向性 蚀刻’以只殘留氧化矽膜4 1側面上之方式除去多晶矽膜 2 2,形成包含接觸部3 9之圓筒形電容電極4 4。 於圖1 3 ( D )所示之過程中,係將氮化矽膜3 8作爲濕式蝕 --;—____-__~ 38 - 本紙浪尺度適用中國华(CNS ) A4· ( 210X297公疫) -- ^^^1 I I- — ^i^J* n ___ 1 ΐ (請先閲讀背面之注項再填寫本頁) 418462 Λ7 B7 經濟部中央標隼局貝工消費合作社印裝 -39- 五、發明説明(36 刻阻絕膜進行濕式蝕刻,只除去圓筒核之氧化矽暎4丨。其 次,在基板上堆積8 nm程度之氮化矽膜43,將氮化矽膜Μ 及圓筒形電容電極44之露出面以氮化矽膜43被覆。 而後之過程的圖示在此省略。藉由將上述氮化矽膜以氧 化,形成圖12所示之氧氮化矽膜43χ。此時之氧化條件, 例如在熱氣氛中’溫度800。(:,時間3〇分鐘左右。而後, 藉在基板上堆積多晶矽膜蝕刻成所期望之圖案,形成圖呈2 所TF足板電極45。在進行此—板電極45之蝕刻時,板電極 4 5下方以外ι區域,底層之氧氮化矽暌4 3 χ及作爲濕式蝕 刻阻絕膜之氮化矽膜38也同時預先除去。而後,堆積圖η 所π之作爲第三絕緣膜之第二Bps(}膜4 6,例如藉由 C、氮軋氣氛中之3〇分鐘熱處理,令第二8?5{^膜46平坦 化。而後’藉由進行所期望之配線,完成半導體裝置。 藉由本實施形態之半導體裝置,在進行第二;81>5(3膜46 平坦化用之熱處理時,板電極4 5下方以外之區域處,由於 不存在氧氮化矽膜4 3 X及作爲濕式蝕刻阻絕膜之氮化矽膜 •38,因此,與上述第四實施形態相同,在氮化矽膜及氧 氮化矽膜4 3 X中,不會產生皺褶或龜裂3 根據本實施形態,在將氪化矽膜43熱氧化形成氧氮化矽 膜4 j k時,由於尚未存在板電極4 5,因此,氮化碎膜4 3及 氮化矽膜3 8下方,如同第三實施形態,也未形成氮化矽膜 17 ’但於此氧化過程中,在氮化矽膜38及氧氮化矽膜* 中不會產生皺褶或龜裂。這是因爲,與上述第二實施形態 不同,第一BPSG膜3 7内之雜質濃度的上限低,又將氮化 木紙張尺度ii/fj中關家縣< CNS )纖似廣楚 ---------裝------訂------夂 (讀先閲讀背面之注意事項再填寫本頁) A7 B7 一 ---—__—-- -- 五、發明説明(37 ) 矽膜43氧化時之熱處理溫度也低所敢。如此之熱氧化過程 不會造成BPSG膜流動的條件,係詳說明如下3 下述表1中所示的是’調查BPSG膜中之磷濃度及硼濃度 及熱氧化溫度改變下,進行氮化矽膜之熱氧化的場合之氮 化硬膜的敏稽之產生狀態。其中,〇係代表未產生皺稽之 條件’ X係代表皺褶產生之條件,△係代表皺褶產生之臨 界條件。 (請先^讀背面之注意事項存填寫本夏) 装. 表1 氧化溫度 磷濃度 棚濃度 皺褶之產生 850〇C 5.5重量% 5.0重量% X 820〇C 5.5重量% 5,0重量% X 800°C 5.5重量% 5,0重量% △ 850〇C 5.5重量% 3.8重量% X 820〇C 5.5重量% 3.8重量% △ 800°C 5.5重量% 3.8重量% 〇 T *-° 經濟部中央標率局員工消費合作衽印架 於以上之實驗中,BPSG膜之流動化溫度均爲850 °C。構 或硼之濃度若低,則BPSG膜之流動化的程度趨劣,平坦性 會惡化,因此,爲了造成8 5 0 °C熱處理所形成之流動化, 磷濃度5.5重量%,硼濃度3.8重量%之組成係界限,相信無 法較此爲低濃度。此時,820 °C之熱處理不會產生皺褶。 由以上之實驗可知,BPSG膜流動化之溫度若在830 °C以 上(例如850 °C ),熱氧化溫度若設在820 °C以下之溫度(例 _________- 40 -__________ 本紙張尺度適用中國國家榇準(CNS ) A4規格(2I0X297公釐) 丨‘ A7 B7 五、發明説明(38 ) 如800 C ),則可在不致使BpsG膜流動化下將氮化矽膜熱 氧化因此,即使無支持膜,也可防止熱氧化過程中之氮 化矽膜的變形=> 惟藉由磷與硼濃度之調整,只要爲磷濃度2 〇〜6 〇重量 %,硼濃度1‘〇〜4.0重量%,本發明之效果,可獲得某種 程度的實現。 此種方法,係將支持膜以板電極構成,不另行設置有氧 化矽膜所構成之支持膜的DRAM格形成時,適用之方法, 也是圖9所示第四實施形態中也適用之方法。 又,在將氮化矽膜43氧化時,例如,爲了提高第〆 BPSG膜37之平坦度等,在不得不以使第—Bps(^37流動 化般之條件進行熱處理之場合,在氮化矽膜38之下方預設 氧化矽膜也可》 經濟部中央樣準局員工消費合作社印製 t请先閱讀背面之法意事項存填寫本 圖1 4係此種變形形態之半導體裝置的構造之斷面圖^此 -變形形態中,第一 BPSG膜! 7 ’爲提高其平坦性,膜内 足雜質濃度係提高,且在第一 BPSG膜3 7與氮化矽膜列之 間,作馬不會因一定條件下之熱處理而流動之支持膜,與 第二實施形態相同,介在有氧化矽膜1 7。藉由此_氧化矽 膜17之存在,在自圖13(D)所示之狀態將氬化矽膜。氡化 之過程中也是,可防止氮化矽膜38及氧氮化矽膜之龜 裂或皺褶。又,圖14所示之半導體裝置之構造,除了扣有 氧化矽膜1 7此點之外,其他係與上述圖i 2所示之半導俨裝 置的構造相同。根據此一變形形態,藉由附加氧化二令 1 7,可實現更安定之程序。 膜 -41 t紙張尺度適用中國國家榇準(CNS ) A4規格(210X297公釐) A7 B7 五 經濟部中央標率局貝工消費合作社印聚 4184 62 、發明説明(39 ) (上述各實施形態之變形形態) 又,上述與圓筒堆疊型DRAM格有關之各實施形態,蝕 刻阻絕膜均是由氮化碎暎構成,但本發明不受此等實施形 之限制。四矽酸乙酯(Tetraethyl〇XySiiane TE〇s)等之熱 分解所形成的氧化矽膜一TEOS膜,也可發揮對於多晶碎膜 或BPSG膜之大的蝕刻選擇比,因此,代替圖5、圖7、圖 12、圖14中之氮化矽膜18、38,也可使用丁£〇5膜。惟將 丁EOS膜作爲蝕刻阻絕膜使用之場合,作爲圓筒型電容電極 t核的膜(圖6 ( a)所示之膜2 1)係以BPSG膜所構成。此一 場合下,TEOS膜係可發揮作爲支持膜之機能,即阻止電容 絕緣膜變形之機能,因此無需另行設置支持膜。 又,於上述第二〜第五實施形態中,在將接觸孔開口之 前,若在基板上堆積具有與氧化膜之蝕刻選擇比的膜之 後,將接觸孔開口的話,接觸孔的尺寸,在蝕刻後不會增 大。 圆15(A卜(B),係顯示在第二實施形態之製造過程中, 於形成接觸孔之過程之前,形成與氧化膜之蝕刻選擇比高 的端緣保持用膜,即多晶矽膜47之場合,與未形成多晶矽 膜之場合(第二實施形態),其接觸孔形狀上的不同之圖。 如圖15(A)所示,在氧化矽膜9上形成與氧化膜之蝕刻選擇 比高的多晶矽膜47之場合,藉由多晶矽膜47之存在,即使 蝕刻條件有變動之情形,也不會發生如圓15(3)所示之接 觸孔上部擴張的情事=* 又,上述各實施形態中,具有可藉一定條件下之熱處理 ΜΛ浪尺度適用中國®家梯率(CNS )別祕(21〇X297公 ---------装------订------/ t锖先閱讀背面之注意事項*填寫本育) -42- 418462 經濟部中央標準局貝工消費合作社印製 A7 五、發明说明(40 ) 而流動之特性的第一窄垵瞄 —, ,.巴緣膜,係以BPSO膜構成,但本發明 不受此貫把形態之限制 J , _ , . σ,代替磷,添加有坤者,或 可適用本發明。H成動特性之絕緣膜’無疑也 再者万、上迷各實施形態中,支持膜係設於作爲第—絕 緣膜之下潛層間絕緣膜與氮化秒膜之間,但本發明不受此 實施形態之控制,例如,也可在氮化石夕膜與其上之上層絕 緣膜^間,形成作爲支持膜之氧化砂膜等,也可在進行上 層之層間絕緣膜的平坦化處理等時,確實地防土氮化沙膜 之皺褶或龜裂的發生。 又,上述與DRAM格有關之各實施形態、巾,第一絕緣膜 均係在基板正上方之所謂的第—層間絕緣膜,但本發明不 受此實施形態之限制。依DRAM格之種類,也有電容電極 在第二層間絕緣膜或其更上層之層間絕緣膜上形成的場 合,此一場合下之第一絕緣膜,係稱爲正下方之層間絕緣 膜或下方之全邵的層間絕緣膜。 [發明之故果] 根據申請專利範圍第1〜1 3項,係一種在具有漫流特性之 第一絕緣膜上’設有含氮化沙之第二絕緣膜的半導體裝 置,其中,含氮化矽之絕緣膜的上或下設有具備不會因— 定條件下之熱處理而流動且可賦與對抗氮化膜變形之應力 的特性之支持膜,因此,在其後之過程中,因一定條件下 之熱處理,即使第一絕緣膜有流動之現象,以支持膜即可 阻礙第二絕緣膜之變形,可確實防止第二絕緣膜中皺褶或 43- 本紙張尺度璉用中國國家榇準(CNS ) A4iW§· ( 2丨0X297公釐) ---------裝------訂 (请先W讀背面之注意事項再填寫本頁) 經濟.邱中央標準局貝工消費合作社印掣 -44 ^ 418462 ___ 五、發明説明(w) 龜裂之發生,是以’可謀求半導體裝置之良率’信賴性及 性能之提高。 又,在半導體裝置爲備有由氧ΪΙ化碎膜所構成之電谷絕 緣膜的堆疊型DRAM格之場合,作爲第一絕緣膜之下層層 間絕緣膜與第二絕緣膜之間’係設置支持膜’或是以板電 極發揮作爲支持膜之機能’因此’在將電容絕緣膜用之氮 化矽皞氧化的過程或是將上層之層間絕緣膜平坦化的過程 中,可防止電容絕緣膜中皺褶或龜裂之發生,是以’可謀 求作爲堆疊型DRAM格發揮機能之半導體裝置的良率、信 賴性及性能之提高。 再者,當半導體 '裝置爲備有由氧氮化矽膜所構成之電容 絕緣膜及蝕刻阻絕膜之圓筒形堆疊型DRAM格的場合也 是,藉由與上述相同之方式,可防止電容絕緣膜用氮化矽 膜之氧化過程或上層層間絕緣膜之平坦化過程中電容絕緣 膜或蝕刻阻絕膜產生皺褶或龜裂之情形,是以,可謀求作 爲圓筒形堆疊型DRAM格發揮機能之半導體裝置的良率、 信賴性及性能之提高。 此等半導體之構造,可由申請專利範圍第丨4〜3 2項半導 體装置之製造方法容易地實現s 特別是申請專利範圍第1 7〜2 1項,係適用於非圓筒堆晏 型DRAM格或作爲蝕刻阻絕膜使用te〇S膜的圓筒型DRAM 格之製造的製造方法。 又’中請專利範圍第2 2〜2 5項,係適於作爲蝕刻阻絕 膜’使用虱化矽膜之圓筒形堆疊型DRAM格的製造之製造 本紙狀奴财賴$縣()mS7IT〇X297^ ) ----------装------ΐτ (請先閲讀背面之注意事項再填寫本頁) 4
\846Z 經濟部中央栳準局貞工消費合作社印製 A7 B7 五、發明説明(42 ) 方法。 再者’申凊專利範圍第2 5〜3 3項,係可在不使第一絕緣 膜流動下,進行氮化矽膜之熱氧化的製造方法。 [圖面之簡單說明] 圖1係第—實旅形態具有多晶矽化物構造之半導體裝置的 構造之斷面圖。 圖2係第一實施形態半導體裝置的製造過程之斷面圖。 圖J係第二實施形態之堆疊型DRAM格的構造之斷面圖。 圖4.係第二實施形態之堆疊型DRAM格的製造過程之斷面 圖。 圖5係第三實施形態之堆疊型DRAM格的構造之斷面圖。 圖6係第三實施形態之堆疊型DRAM格的製造過程之斷面 圖。 圖7係第三實施形態之第一變形形態圓筒形堆疊型DRAM 格的製造過程中,單一個過程之斷面圖。 圖8係第三實施形態之第二變形形態圓筒形堆疊型dram 格的製造過程之斷面圖。 圖9係第四實施形態堆疊型dram格的構造之斷面圖。 圖1 〇係第四實施形態堆疊型DRAM格的製造過程之斷面 圖。 圖1 1係第四實施形態之變形形態堆疊型DRAM格的構造 之斷面圖 圖1 2係第五實施形態圓筒形堆疊型DRAM格的構造之斷 面圖》 -45- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) --------丨装------訂------X (請先閲讀背面之注意事項再填寫本頁) 4184 62 五、發明説明(43 ) 圖1 3係第五實施形態圓筒形堆疊型DRAM格的製造過程 之斷面圖。 圖I 4係第五實施形態之變形形態圓筒形堆疊型DRAM格 的構造之斷面圖。 圖1 5係作爲其他實施形態之接觸孔的尺寸擴大防止用變 形形態之説明用斷面圖。 圖1 6係習用具有多晶矽化物構造之半導體装1的構造之 .斷面圖。 圖1 7係習用堆疊型DRAM格的構造之斷面圖。 圖1 8係習用圚筒形堆疊型DRAM格的構造之斷面圖。 圖Γ9係習用丰導體裝置中之氮化矽膜的皺褶或龜裂之產 生狀態之斷面圖。 [符號之説明] ----------#------ίτ (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印¾. 1 石夕基板 2 問電極 第一 BPSG膜 4 多晶矽化物膜 5 氧化矽膜 6 氮化矽膜 7 第二BPSG膜 8 BPSG 膜 9 氧化矽膜 10 接觸部 11 多晶矽膜 ____-46- 本紙張尺度適用中國國家標準(CNS) A4规格(2〗〇X297公釐} 418462 A7 B7 五、發明説明(44 ) 經濟部中央標準局員工消費合作社印 12 電容電極 13 氮化矽膜 14 氧氮化矽膜 15 板電極 16 BPSGS^ 17 氧化矽膜 18 氮化矽膜 20 多晶矽膜 2 1 氧化矽膜 22 多晶s夕膜 23 氮化矽膜 23x 氧氮化矽膜 24 圓筒形電容電極 25 板電極 26 BPSG月莫 2 7 氧化矽膜 28 第一 BPSG膜 29 接觸部 3 0 多晶矽膜 3 1 電容電極 3 2 氮化矽膜 氧氮化矽膜 3 4. 板電極 3 5 第二BPSG膜 (請先閲讀背面之注意事項再填寫本頁) _-47- 本紙張尺度適用中國國家核準(CNS ) A4規格(21〇Χ;297公釐) 4)8^62 A7 五、發明説明(45 ) 3 7 第一 BPSG膜 3 8 氮化矽膜 3 9 接觸部 40 多晶矽膜 4 1 氧化矽膜 42 多晶A夕膜 43 氮化矽膜 44 圓筒形電容電極 45 板電極 46 第二BPSG膜 47 多晶秒膜 (請先閲讀背面之注意事項再填寫本瓦) 經濟部中央標準局貝工消費合作社印^ -48- 本紙張尺度適用中國國家榡準(CNS ) Μ规格(210x297公釐)

Claims (1)

  1. VU 8 δ 8 ABCD 、申請專利範圍 L 一種半導體裝置,其特徵在於: 此半導體裝置具備: .基板’具有半導體區域; .弗一絕緣膜,形成於上述半導體區域上,具有可藉 —疋條件下之熱處理而流動的特性; 第二絕緣膜,形成於上述第一絕緣膜上,至少包含 氮化矽;及 支持膜’形成於上述第二絕緣膜上下之中之至少任 —處、,具有對於上述第二絕緣膜,賦與對抗源於上述熱 處理之該第二絕緣膜的變形之應力的機能者。 2·如申請專利範圍第1項之半導體裝置,其中 進一步備有形成於上述第一絕緣膜之上方,具有可藉 上 '述疋條件F之熱處理而流動的特性之第三絕緣膜。 •5.如申請專利範圍第1項之半導體裝置,其中 忒支持膜係以在共通之投射平面上,至少占據包含上 述第一絕緣膜之形成區域的區域之方式經圖案化者。 4,如申請專利範園第1項之半導體裝置,其中, 上述半導體裝置係具有:形成於上述半導體區域上之 閘電極、形成於上述半導體區域内之位於上述閘電極侧 方的區域中之雜質擴散層、形成於上述閘電極及半導體 區域上之層間絕緣膜、掩埋形成於上述層間絕緣膜之S 口且延伸至上述層間絕緣膜的—部份上之電容電極、妗 上述電容電極與層間絕緣膜而形成之電容絕緣、? ^ 及 介以上述電容絕緣膜對向於上述電容電極形成之板電極 -49- 本紙張尺度適用中國國家標準(CNS ) A4規為(210X297公釐) ----------^------ir------旅’ t請先閲讀背面之注^^項洱填寫本頁) 經濟·邺中央標準局員工消费合作社印製 Λίί Β8 CS D8 A 六、申請專利範圍 的堆疊型DRAM格·· 上述第一絕緣膜係上述層間絕緣膜: 上述第二絕緣膜係上述電容絕緣膜; 上述支持膜係介政於上述層間絕緣膜與電容絕緣膜之 間之絕緣膜者。 5. 如申請專利範圍第1項之半導體裝置,其中, 上述半導體裝置係具有:形成於上述半導體區域上之 閘電極、形成於上述半導體區域内之位於上述閘電極側 方的區域中之雜質擴散層、形成於上述閘電極及半導體 區域上之層間絕緣膜、掩埋形成於上述層間絕緣膜之^ 口且延伸至上述層間絕緣膜的一部份上之電容電極、^ 上述電容電極與層間絕緣膜而形成之電容絕綠膜、以及 介以上述電容絕緣膜對向於上述電容電極形成之板 的堆疊型DRAM格: ^ 上述第一絕緣膜係上述層間絕緣膜: 上述第二絕緣膜係上述電容絕緣膜: 上述支持膜係上述板電極者。 6. 如申請專利範圍第4項之半導體裝置,其中, 該電容電極係圓筒形電容電極:此外, 又備有在上述支持膜上介設遍及上述電容電極及容量 絕緣膜之下方的圓筒形電容電極形成時之蚀刻 者。 7‘如申請專利範圍第1項之半導體裝置,其中, 通第二絕緣膜係氧氮化攻膜者。 -50- — I— I n I In I— ii I II -------—wt (請先聞讀背面之注意事項再填寫本頁) 經濟部中央操準局員工消費合作社印製 4184 62 Λ8 B8 CS D8 經濟部中央標準局負工消費合作社印製 六、申請專利範圍 -- 8. 如申請專利範圍第1項之半導體裝置,其中, 上述半導體裝置係具有:形成於上述半導體區域上之 閑電極、形成於上述半導體區域内之位於上述閘電_ 方的區域中之雜質擴散層、形成於上述閘電極及半導體 區域上之層間絕緣膜、掩埋形成於上述層間絕緣膜之開 口且延伸至上述層間絕緣膜的—部份上之電容電極、跨 上述電容電極與層間絕綠膜而形成之電容絕緣膜、以及 介以上述電容絕緣膜對㈣上述電容電極形成之板電極 的堆疊型DRAM格: 上述第一絕緣膜係上述層間絕緣膜: 上 :第二絕緣膜係上述電容絕緣膜,且係藉由將氮化 5夕膜氧化所形成之氧氮化矽膜所構成: 上述支持膜係上述板電極,且在共通之投射平面上占 有包含上述電容絕緣膜的形成區域之區域: 上述層間絕緣膜具有不致因上述氧氮化砂膜氧化時之 熱處理而流動之特性者。 9. 如申請專利範圍第6項或第8项之半導體裝置,並中, 該圓筒形電容電極之圓筒部的下面與上述银刻阻絕膜 的上面係分離: 上述電容絕緣膜係沿上述電容電極'圓筒形電容電極 及触刻阻絕膜之表面形成者。 10. 如申請專利範圍第6項或第8項之半導體裝置,其中, 該蚀刻阻絕膜係氮化矽膜者。 11. 如申請專利範園第3项之半導體裝置’其中, 51 本紙張尺度適用中國國家標準(CNS)_A4· ( 210X29^F7 1 裝------訂------.,41 (請先閔讀背面之注$項再填寫本頁) *04 62 ΛΧ BS CS D8 申请專利範圍 經濟部中央標準局員工消費合作社印製 残電容電極係圓筒形電容電極: 上述支持暎係由T E 〇 s膨所· Μ + “ ^ α 膜所構成,其係作爲圓筒形電容 电極形成時之蝕刻阻絕膜而發揮機能者。 2.如申s青專利範圍第1〜8】黃中杯 中, 珩8負'中任—項之半導體裝置,其 遠第一絕緣膜係BPSG膜者。 13.如+請專利範圍第丨、2、 置,其中, 該支持膜係氧化矽膜者。 14-—種半導體裝置之製造方法 此製造方法包括: 在半導體基板上,堆積具有可藉一定條件下的熱處 理而流動之特性第一絕緣膜之第一過程: 進行上述一定條件下的第一熱處理,而使上述第一 絕緣膜流動平坦化之第二過程: 在上述第一絕緣膜上’形成含氮化矽的第二絕緣膜 之第三過程: 在上述第二過程之後,上述第三過程之前或後,在 基板上形成具有不致因上述一定條件下的熱處理而流動 之特性的支持膜之第四過租; 在上述第四過程之後,在基板上形成具有可藉上述 —定條件下的熱處理而流動之特性的第三絕緣膜之第五 過程··及 進行上述一定條件下的第二熱處理,而使上述第三 4、6或7項之半導體裝 其特徵係在: k-- <請先聞讀背面之注f項再填寫本頁) 訂 -52- 本紙張尺渡適用t國國家標準< CNS〉A4規格(210 X 297公釐} 經濟部中央標準局員工消費合作社印裝 418462 Λ8 β» CS ---- -- D8 六、申請專利範圍 ~— 絕緣膜流動平坦化之第六過程:又 ^上述第六過程係藉由上述支持膜,對上述第二絕緣 膜賦與對抗上述第二絕緣膜的變形之應力者。 15. 如申清專利範圍第丨4項之半導體裝置之製造方法,复 中, 〆、 在上述第三及第四過程之後,在上述第五過程之前, 進而又包括以使上述支持膜在共通之投射平面上至少占 有包含上述第二絕緣膜的形成區域之區域的方式,將上 述第二絕緣膜及支持膜圖案化之過程。 16. 如申請專利範園第丨4項之半導體裝置之製造方法,龙 中, 〃 該第四過程係在上述第三過程之前進行: •^述第三過程之後,進而又備有進行上述一定條件下 的第三熱處理,而將上述第二絕緣膜之表面氧化形成氧 氮化矽膜之過程; 上述進行第二熱處理之過程,係藉由上述支持膜,對 上述第二絕緣膜賦與對抗該第二絕緣膜的變形之應力 , 者。 17. —種半導體裝置之製造方法,該半導體裝置係作爲堆疊 型DRAM格發揮機能:其特徵在於: 此製造方法包括: 在具有雜質擴散層之半導體基板上,堆積具有可藉 一定條件下的熱處理而流動之特性的第—絕緣膜之第— 過程: -53- 本紙張尺度適用中國國家標牟(CNS > A4規格(2!0X297公釐} Μ------1Τ------Λ {請先閲讀背面之注項再填寫本頁) BS CS _______ D8 六、申請專利範圍 一- 進行上述一定條件下的第一熱處理,而使上迷第 絕緣糢流動平坦化之第二過程: .在上述第二過租後,形成具有不致因上逑一定條件 下之熱處理而流動的特性之支持膜之第三過程; 在上述支持膜及第一絕緣膜上,形成到達上述雜質 擴散層的接觸孔之第四過程; 在包含上述接觸孔之基板上,堆積第一電容電極用 導體膜之第五過程; 將上述第一電容電極用導體膜圖案化,形成接續於 上述雜質擴散層的電容電極之第六過程; 在上述第六過程後,沿上述電容電極之面上及上述 支持膜之露出面上,堆積由氮化矽膜所構成第二絕緣膜 之第七過程: '在上述第七過程後,藉由進行上述一定條件下之第 一熱處理’而將上述第二絕緣膜之表面氧化,形成由氧 氮化矽膜所構成之電容絕緣膜之第八過程;及 在上述第八過程後,在基板上形成板電極用導體膜 之第九過程: 經濟部中央標準局員工消費合作社印製 上述第八過程,係藉由上述支持膜,對上述第二絕 緣膜賦與對抗源於上述第二熱處理之該第二絕緣膜的變 形之應力者。 18.如申請專利範園第1 7項之半導體裝置之製造方法,其 中, 進而具有: -54- 本紙張尺度適用中國國家標準(CNS ) 格(2丨0><297公釐) 經濟部中央標準局員工消費合作社印製 4184 62 AS &6 cs __________DS 六、申請專利範圍 ~ 在上述第九過程之後,在基板上形成具有可藉上述一 疋條件下之熱處理而流動的特性之第三絕緣膜之過程; 及 而後之進行上述一定條件下之第三熱處理,使上述第 二fe·緣膜流動平坦化之過程; S上述平坦化過程,係藉由上述支持膜,對上述第二絕 緣膜賦與對抗源於上述第三熱處理之該第二絕緣膜的變 、形之應力者。 19, 如申請專利範園第1 7或第1.8項之半導體裝置之製造方 法,其中, 上述第三過程係形成由TEOS膜所構成之支.持膜; 上述第五過程之後上述第六過程之前,進而備有: 在上述第一電容電極用導體膜上,形成由BPS(}膜所構 '成之圓筒形電容電極之核之過程:及 」 而後 < 在包含圓筒形電容電極之核的基板上,形成第 二電容電極用導體膜之過程: 上述第六過程,係將上述第一及第二電容電極用導體 膜圖案化,形成由上述第一及第二電容電極用導體膜所 構成之圓筒形電容電極: 上^第’、過程之後上述第七過程之前,進而備有: 以蚀刻除去上述圓筒型電容電極之核之過程: 上述支持膜’係作爲上述第六過程及上述圓茼型電容 €極足枝除去過程中的蝕刻阻絕膜發揮機能者。 20. 如申請專利範圍第丨9項之半導體裝置之製造方法,其 55 · 本錄尺度it财關 -----------^------ΐτ:------> (請先閱讀背面之注意事項再填寫本頁) 6 4 8 J—· d. ABCD 經濟部中央標準局負工消費合作社印裝 六、申請專利範圍 上述第三過程之後上述第四過程之前,進而備有在J 述支持膜上形成間隙形成用膜之過程: 上述第四過t,係、形成也貫通上述間隙形成用膜之」 述接觸孔; 上述圓筒形電容電極之核之除去過程,也除去上述拐 隙形成用膜,使上述圓筒形電容電極中與上述問隙形4 用膜相接之面露出: 上述第七過程,係沿上述圓”電容電極之露出面』 及上述支持膜之露出面上堆積上述第二絕緣膜者。 2!.如申請專利範圍第17或第18項之半導體裝置之製造为 法,其中, 上述第二過程之後上述第三過程之前,進而備有在遵 板上,堆積對於上述第一絕緣膜蝕刻選擇比高之端緣仿 持用之絕緣膜之過程: 上述第三過程’係形成也貫通上述端緣保持用絕㈣ 之上述接觸孔者》 22· -種何體裝置之製造方法,料導體裝i係作爲圓筒 堆疊型DRAM格發揮機能:其特徵在於: 此製造方法包括: 在具有雜質擴散層之半導體基板上’堆積具有可藉一 定條件下的熱處理而流動之特㈣第—絕緣應之第二過 程: 進行上述-定條伴下的第一熱處理,而使上一絕 -56- 本紙張尺度適用中國國家標準(CNS )如規格(2】0χ297公釐) (請先閲讀背面之注意事項再填寫本萸〕 -裝· 訂 /Π84 62. AS Β8 D8 經濟部中央梯準局員工消费合作社印製 申請專利範圍 、緣膜流動平坦化之第二過程: 在上述第二過程之後,形成具有不致因上述一定條件 下之熱處理n動的特性之支持膜之第三過程: 在上尤支持膜上’形成圓茼型電容電極形成時之蝕刻 阻絕膜之第四過程: 在上逑蝕刻阻絕膜、支持膜及第一絕緣膜上,形成到 達上述雜質擴散層之接觸孔之第五過程; 將上述接觸孔之基板上,堆積第一電容電極用導 體膜之第六過程; 在上述第”過程之後,在上述第一電容電極用導體膜 上,形成圓筒型電容電極之核之第七過程; 在上述乐七過程之後,在包含上述圓筒型電容電極之 k的基板上’形成第H電極用導體膜之第八過程: 將^第一及第二電容電極用導體膜圖案化,形成由 上述第:及第二電容電極用導體膜所構成之圓筒形電容 電極之第九過程: 在上述第九過程之後,以蝕刻除去上述圓 極之核之第十過程; 思奋见 在上述第十過程之後,沿上述圓筒型電容電極之面上 及上述支持膜(露出面上堆積由氮化矽膜所 絕緣膜之第十—過程: 吊一 —在上述第十—過程後,藉由進行上述一定條件 二熱處理,而將上述第二絕緣膜的表面氧化, 氮化矽膜所構成之電容絕緣膜之第十二過程:及 氧 •57 本纸張^朝令國國家揉準^Τ^^·χ297/;^7 ---------餐------ΪΤ------^-----,------ :I - -- I I ,1 (請先閱讀背面之注項再填窝本莨) 4\84 〇 Λ Λ Be cs D8 申請專利範圍 經濟部中央標準局員工消费合作社印製 在上述第十二過程之後,在基板上形成板電極用導體 膜之第十三過程: 上迷第十二過程,係藉由上述支持膜,對上述第二絕 緣膜及上述蝕刻阻絕膜二者賦與對抗源於上述第二熱處 理之該第二絕緣膜及蝕刻阻絕膜的變形之應力者。 23, 如申請專利範圍第22項之半導體裝置之製造 進而具有: 在上述第十三過程之後,在基板上形成具有可藉上述 一定條件下的熱處理而流動之特性的第三絕緣膜之過 程:及 而後之進行上述—定條件下之第三熱處理而使上述第 三絕緣膜流動平坦化之過程: 上述使第三絕緣膜平坦化之過程,係藉由上述支持 膜’對上述第二絕緣膜及上述蝕刻阻絕膜二者賦與對抗 源於上述第三熱處理之該第二絕緣膜及蝕刻阻絕膜的變 形之應力者。 24. 如申請專利範圍第2 2項或第2 3項之半導體裝置之製造方 法,其中, 進而備有在上述蚀刻阻絕膜上形成間隙形成用膜之過 程: 上述第五過程,係形成也貫通上述間隙形成用膜之上 述接觸孔: 上述圓筒形電容電極之核之除去過程,也除去上述間 -58- (請先閲讀背面之注意事項再壤寫本頁) I _ 裝· .4. 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 六、申請專利範圍 Λ iS Βίΐ CS DS 經濟部中央樣準局員工消費合作社印裝 =成_’使上述圓筒形電容電極中與上述間隙形成 用艇相接之面露出: 上述第十-過程,係沿上述圓筒型電容電極之露出面 上及上逑支持膜之露出面上堆積上述第二絕綠膜者。 25.如中請專利㈣第22項或第23項之半導體裝 法,其中, 农 上述弟—過程疋後上述第三過程之前,進而備有在基 板上,堆積對於上述第—絕緣㈣刻選擇比高之端緣保 持用絕緣膜之過程: ,上述第五過程’係形成也貫通上述端緣保持用絕緣膜 之上述接觸孔者。 26. —種半導體裝置之製造方法,其特徵在於: 此數造方法包括: 在具有雜質擴散層之半導體基板上,堆積具有可藉由 —定條件下的第—熱處理而流動之特性的第一絕緣膜之 第一過程; 進行上述一定條件下的第一熱處理,而使上述第—絕 緣膜说動平坦化之第二過程; 在上述第二過程之後’在基板上堆積由氮化矽膜所構 成的第二絕緣膜之第三過程; 在上述第三過程之後’藉由進行在上述第—絕緣膜不 流動條件下之第二熱處理,而將上述第二絕緣膜之表面 氧化’而形成由氧氮化矽膜所構成的電容絕緣膜之第四 過程者。 請 A 聞 注 意 項 再 ί 裝 订 -59- 本紙張尺度適用中國國家標準(〇阳)八4規^(21〇><297公釐) 418^62 Bis Cb D8 絕緣膜者 租裝置之製造方法,其 上述第四過程,係在錢氣氛下進行熱氧 30.如申蜻專利範圍第2 6項 手體发置之製造方法,其 員·^半導體裝置之製造方法,其 經 標 準為 Μ 工 消 費 合 作 社 印 製 六、申請專利範圍 27‘如申請專利範圍第26項之半導體裝置之製造方法,其 中, ' 上述第一過程係堆積由流動化 ,、田處莉化'鐵度在83〇 X:以上之 BPSG膜所構成之第—絕緣膜: 上述第四過程係以82GWT溫度進行熱氧 專利範圍第26項之半導體裝置之製造方法,其 中’ 4 上述第一過程係堆積由本有 ““ 6.0重量%之碍及10 〜4.0重量%之硼的BPSG膜所構成之第 29.如中请專利範圍第2 6項之丰導 中 中, 進而具有上述第三過程之前,將 出表面氮化之過程者。 圮第—絕緣膜之露 Π.如申請專利範圍第3 〇 中, 上述氮化過程,係在氮或氨氣 如申辞皇刹P m μ Τ逆什熱處理者。•甲efl專利範圍珩2 6項之半導體贫 組表置之製造方法, 中 其 二:程之後上述第三過程之 在上述弟一絕緣膜上,形成到 觸孔之過程: 上述雜質擴散層的接 -60- 本纸張尺度it财關家辦(CNS)a7^{ 210X297^57 Λα Β& l «5 D8 t、申請專利範圍 在包含上述接觸孔之基板上,堆積電容電極用導體膜 之過程: 將上述電容電極用導體膜圖案化,而形成接續於上述 雜質擴散層的電容電極之過程:又, 上述第三過程係在包含上述電容電極之面上的基板 上,堆積上記第二絕緣模; 上記第四過程之後,進而具有在基板上形成板電極用 導體膜之過程。 33‘如申請專利範圍第3 2項之半導體裝置之製造方法’其 中, 作爲上述電容電極,係形成圓筒形電容電極者。 (請先閲讀背面之泣意事項许填寫本貫> 装. 訂 經濟部中央標準局員工消费合作社印裝 61 本紙張尺度適用中國國家標準(CNS ) A4現格(2丨0><297公釐)
TW087101296A 1997-02-04 1998-02-03 Semiconductor device and manufacturing method thereof TW418462B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2112797 1997-02-04

Publications (1)

Publication Number Publication Date
TW418462B true TW418462B (en) 2001-01-11

Family

ID=12046235

Family Applications (1)

Application Number Title Priority Date Filing Date
TW087101296A TW418462B (en) 1997-02-04 1998-02-03 Semiconductor device and manufacturing method thereof

Country Status (2)

Country Link
US (2) US6110775A (zh)
TW (1) TW418462B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6235571B1 (en) * 1999-03-31 2001-05-22 Micron Technology, Inc. Uniform dielectric layer and method to form same
US6472266B1 (en) 2001-06-18 2002-10-29 Taiwan Semiconductor Manufacturing Company Method to reduce bit line capacitance in cub drams
US7316972B2 (en) 2002-08-30 2008-01-08 Matsushita Electric Industrial Co., Ltd. Contact hole formation method
JP2005191512A (ja) * 2003-12-01 2005-07-14 Sharp Corp 半導体装置の製造方法
KR100761361B1 (ko) * 2006-05-02 2007-09-27 주식회사 하이닉스반도체 반도체 소자 및 그 제조방법
KR20140027917A (ko) * 2011-03-25 2014-03-07 이서영 광도파로 및 그 제조방법
CN112614848B (zh) * 2020-12-02 2024-06-18 长江存储科技有限责任公司 三维存储器结构及其制备方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4807016A (en) * 1985-07-15 1989-02-21 Texas Instruments Incorporated Dry etch of phosphosilicate glass with selectivity to undoped oxide
JPH084109B2 (ja) * 1987-08-18 1996-01-17 富士通株式会社 半導体装置およびその製造方法
US5525534A (en) * 1992-03-13 1996-06-11 Fujitsu Limited Method of producing a semiconductor device using a reticle having a polygonal shaped hole
EP0560617A3 (en) * 1992-03-13 1993-11-24 Kawasaki Steel Co Method of manufacturing insulating film on semiconductor device and apparatus for carrying out the same
KR960008865B1 (en) * 1992-07-15 1996-07-05 Samsung Electronics Co Ltd Method for manufacturing a capacitor in semiconductor memory device
KR0128491B1 (ko) * 1993-04-14 1998-04-07 모리시다 요이치 반도체 장치 및 그 제조방법
JP2836474B2 (ja) * 1993-12-15 1998-12-14 日本電気株式会社 磁気抵抗素子とその製造方法
US5597756A (en) * 1995-06-21 1997-01-28 Micron Technology, Inc. Process for fabricating a cup-shaped DRAM capacitor using a multi-layer partly-sacrificial stack
KR0170312B1 (ko) * 1995-06-23 1999-02-01 김광호 고집적 dram 셀 및 그 제조방법
JP2790110B2 (ja) * 1996-02-28 1998-08-27 日本電気株式会社 半導体装置の製造方法
US5652165A (en) * 1996-06-10 1997-07-29 Vanguard International Semiconductor Corporation Method of forming a stacked capacitor with a double wall crown shape
JP2930016B2 (ja) * 1996-07-04 1999-08-03 日本電気株式会社 半導体装置の製造方法

Also Published As

Publication number Publication date
US20040217462A1 (en) 2004-11-04
US6110775A (en) 2000-08-29

Similar Documents

Publication Publication Date Title
TW541691B (en) Capacitor and method of manufacturing the same
TWI322458B (en) Semiconductor device and method of manufacturing the same
TW564547B (en) Semiconductor integrated circuit device and manufacturing method thereof
TW396373B (en) The manufacture method of capacitor
JP3451943B2 (ja) 半導体素子のキャパシタ形成方法
TW439202B (en) Method for forming a self aligned contact in a semiconductor device
TW507321B (en) Semiconductor device with self-aligned contact structure and method of manufacturing the same
TW395037B (en) Semiconductor device and the manufacture method thereof
TW418462B (en) Semiconductor device and manufacturing method thereof
TW543185B (en) Capacitor, method for fabricating the capacitor, and method for fabricating semiconductor device
JP3571088B2 (ja) Dramセルコンタクトの構造及びその形成方法
TW527692B (en) Semiconductor device and manufacturing method thereof
TWI248174B (en) Manufacturing method of semiconductor device
TW456037B (en) Semiconductor device and method for its fabrication
JPH02219264A (ja) Dramセルおよびその製造方法
TW200849488A (en) Deep trench and fabricating method thereof, trench capacitor and fabricating method thereof
TW200814237A (en) Two-step process for manufacturing deep trench
TW306064B (en) Semiconductor memory device with capacitor (part 6)
TW382814B (en) Method of making DRAM device having bitline top capacitor structure of linear bitline shape on substrate
TW492055B (en) Semiconductor device and method of manufacturing the same
TW495984B (en) Semiconductor memory and its manufacturing method
TW294840B (zh)
TW415075B (en) Semiconductor device and method of manufacturing the same
TW416140B (en) Using dual-damascene method to simultaneously produce the capacitor structure and its peripheral interconnect structure of dynamic random access memory unit
JPH0382155A (ja) 半導体メモリセルとその製造方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees