TW396309B - Communication system with a DMA unit - Google Patents
Communication system with a DMA unit Download PDFInfo
- Publication number
- TW396309B TW396309B TW087107822A TW87107822A TW396309B TW 396309 B TW396309 B TW 396309B TW 087107822 A TW087107822 A TW 087107822A TW 87107822 A TW87107822 A TW 87107822A TW 396309 B TW396309 B TW 396309B
- Authority
- TW
- Taiwan
- Prior art keywords
- direct memory
- memory access
- microprocessor
- interface
- control signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/24—Handling requests for interconnection or transfer for access to input/output bus using interrupt
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/22—Microcontrol or microprogram arrangements
- G06F9/26—Address formation of the next micro-instruction ; Microprogram storage or retrieval arrangements
- G06F9/262—Arrangements for next microinstruction selection
- G06F9/268—Microinstruction selection not based on processing results, e.g. interrupt, patch, first cycle store, diagnostic programs
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Communication Control (AREA)
- Computer And Data Communications (AREA)
- Bus Control (AREA)
Description
~一~~7^107822號專利中請案 缚機Cf奴吼f修正頁(88年10月)
^'t 模式中與在直接記憶體存取模式中)’在如上述微處理器2 夕 估算單元1 1中之相關中斷向量9係裝置一補償。結果,作 | 用信號A亦造成直接記憶體存取單元3以設定直接記憶體存 Η 4位元1 3。因此,根據模式,2個不同的中斷路線係開始 在一中斷情沉中·^ y 經濟部中央標準局員工消費合作社印袋 元件符號說明 1. 通訊系統 2. 微處理器 3. 直接記憶體存取(DMA) BH 一 單兀 4a,4b,4c 串列介面 5. 匯流排控制器 6. 匯流排 7. 記憶體 8. 資料處理配置 9. 中斷向量 10. 直接記憶體存取(DMA) 模式中斷向量 11. 估算單元 12. 第一個4個位元 13. 直接記憶體存取(DMA) 位元 14. 基本位址 15. 線性緩衝器 16. 環狀緩衝器 17. 計數暫存器 61. 資料匯流排 62. 位址匯流排 -13- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁} - I -. *-· Γ t 經濟部中央標卒局K3C工消费合作社印«'14 A7 -------—___ B7 五、發明説明(1 ) 本^明有關一種通讯系統,用於藉—串列介面交換資料 在一鼠流排與至少一耦合資料處理配置之間,其係藉一控 制線經一直接記憶體存取單元耦合至微處理器。 再者,本發明有關用於—行動無線電與一資料處理裝置 (例如一個人電腦)之直接記憶體存取單元包含像這樣的通 訊系統。 從EP 0 422 776係已知串列資料交換之通訊系統,其包 含微處理器、-兒憶體、一—直接記憶體存取單元(直接記 隐m存取控制單;^ DM AC)與一串列介面(串列通訊控制 =c)。這些功能區塊係藉資料匯流排(列4,線6_26)互相連 結,如圖3顯示。在具相關描述(列8,線41至列9,線12)之 圖3中係描述資料(通訊線318)如何從介面(scc)接收。其 後,在直接圮憶體存取控制單元之控制下,資料包之位址 資訊與訊息内容係藉資料匯流排(31〇)書寫在一記憶體中之 固疋圮憶體位置。在此現象中,.个面(s c c )未藉直接記憶 te存取單元(直接记憶體存取控制單元)供給控制信號至微 處理器。直接记憶體存取單元(直接記憶體存取控制單元) &制貪料包之傳送從介面(s c c )至記憶體’無需操作檢核 與反應可能性至標準操作(列8,線41_47)之偏差。一旦介 面藉一線(需求線33)發信一需求(列8,線51_57)時,直接 记憶體存取控制單元藉資料_排供給—保持信號至微處 理器祇在一資料包結束以需求—檢核。 因馬描述之通訊系統未具控制線從介面至微處理器,此 串列介面無法以傳統中斷模式操作。結果,資料交換係始 ____ - 4 -
本纸張尺度適用中國國家標隼(CNS (請先閱讀背面之注意事項再填寫本頁) 裝. -訂 經濟部中央標準局另工消f合作社印製 ___ B7__ 五、發明説明(2 ) ~ 終以直接記憶體存取模式發生,其中直接記憶體存取單元 控制傳送至記憶體。再者’若無控制信號,介面無法實現 —精確的資料交換檢核(接收/傳送與儲存),爲了特別地 當有一無錯誤操作之偏差時,可觀的軟體費用係必要於修 正測量。在一中斷模式中,介面藉傳送一中斷信號直接地 通知資料之微處理器。惟,此傳統控制資料交換方法意謂 微處理器與在資料匯流排上之可觀的負載,且結果,其然 後可相當地&供可用於其他任務(例如更進的介面控制)之 相當少的容量。對某些資料而言(例如具小資料順序之交 換,如控制資料),惟,此模式係更比直接記憶體存取模式 有效’其中在儲存期間缺少直接的檢核。 本發明之一目的在提供一通訊系統,其藉一直接記憶體 存取單元保證一有效的資料交換在一匯流排與—串列介面 之間,而控制微處理器係負載至一小範圍。 此目的係達成,其中在特性一中斷模式之一非作用狀態 中之直接記憶體存取單元係提供藉控制線傳送一介面控制 k號至微處理器,且在特性一直接記憶體存取模式之—作 用狀態中係提供從介面控制信號形成至少_直接記憶體存 取控制信號,且藉控制線傳送形成之直接記憶體存取控制 信號至微處理器。爲了使用一串列介面用於—資料交換在 中斷模式中與在直接記憶體存來模式中二者,藉介=連接 土 k制微處理器之控制線係藉—直接記憶體存取單元回路 經,。當大量資料係藉介面傳送時,通訊系統認可此,且 可楮微處理器以一軟體控制方法驅動直接記憶體存取單 ______-5- 本紙張尺度適用中國國家標準(CNS ) Λ4規格(2丨0X297公釐1'' ----- (請先閲讀背面之注意事項再填寫本頁} 丁 4° 五、發明説明 3 ΚΊ B7 i5濟部中央標準局負工消费合作社印¾ 元。直接δ己憶體存取單元則係包括在控制線中,且改變介 面控制信號。直接地以中斷模式傳送之控制信號係解析且 私疋至直接記憶體存取控制信號,其然後係應用至取代之 微處理器。此任務可藉一切換電路或一可定址記憶體簡單 地實現,且因此可接收不同的需求。 在一較佳實例中,在微處理器中之估算單元係耦合至介 面t控制線,且提供傳送至微處理器一指定至控制線之中 斷向量。在微處理器内側,免種控制信號(例如從多個介面 I / 0需求與通訊系統之更進的組件)係藉一中斷控制單 元(I c U)估算。估算單元產生每個控制線之中斷向量,其 向量係楮一控制信號(在此控制線上之中斷)定址。中斷向 量定點在一相關的中斷路線,微處理器然後開始。 在—有利之t進實例中,在作用狀態中之直接記憶 取單=提供以形成—直接記憶體存取模式中斷向量,且 在估算單元中指定直接記憶體存取模式中斷向量至介面之 ,線::了藉介面控制信號之估算以外,直接記憶體存 早凡亦產生一直接記憶體存取模式.中斷向量,其係用在 直接記憶體存取模式中取代標準中斷向量H 發明,-㈣線係用於2個不同的中斷源(在中斷模式中豕之 介面與在直接記憶體存取模式中之直接記憶體存取單 指足至控制線之中斷向量應可1變的以能消除它)丄 法中,直接記憶體存取模式中斷向量定點在另 = =其=直接記憶體存取控制信號(直接記憶體 社。在此方法中,直接記憶體存取控制信號(例如: ---:------、裝--- (請先閲讀背面之注意事項再填寫本頁) 訂 ,Γ-------J— -6 - 本紙狀舰财_家騎( 五、發明説明 4 X7 B7 器之佔據么準記憶在直接記恃P在Λ 資蚊換停止)可,起適宜的;…傳"錯姨、 在本發明之更進實例中, … τ $作用狀態中之直接記悻#户 取早兀係提供以設定—直麵 女匕L植存 中,R产Α 接圮憶體存取位元在中斷向量 中且在非作用狀態中以f罾古4i二& A > 量 a.. , U'直接0己憶fa存取位元在中齡 向量中。-直接記憶體存取模式 在中斷 在τ斷向量中之位元以—非 又 接印产姊女 非吊間早的万法實現。藉設定直 接。己隐隨存取位元(値,1 ,),音败u』 丨),ί際地相同向量繼續指定至控 制4 ,惟,然而内容係以_ 自的万法修改,使改變之向 量疋點在_新中斷路線。-技 ^ ^ 田直接έ己憶體存取位元係藉直接 记憶體存取單元储,0.、击頃, ^ ^ ’標準中斷向量係再次可應用 的0 地有利以提供在直接記憶體存取單元中在作用狀 '緩衝器與一環狀緩衝器中用於緩衝交換之資料。 一儲存方法係藉直接記情却_左 _ 任忑u肢存取早兀提供可應用於缓衝資 料,其係傳送從或i ^ Λ至;丨面。在緩衝線性緩衝器中,更特別 是而非小資料順序(例如·銪。 ,間早的訊息),因爲此處資料係 存在記«位置。反之’環狀緩衝器係以一環狀方 1 ’即’ ^讀緩衝器之頂極限到達時,記憶體位址 ”開始値。此提供-具可調整性尺付之緩衝器。 爲了避兄一滿溢或—空片,激。 4^- ^ 盡娀處!斋接收直接記憶體存取 控制ίδ號在佔據位準左六。A佶,,,社α 右 S傳运特性一顯示之圖形資料 時,此環狀緩衝器佴姑ai e' ’、争另J疋通J:万;可能發生之大資料順 ^ ° ' -7- 本纸蒗尺度適用中國國家標準i CNS)A^7^X297;^ )-- .~~I------Γ 裝丨— (請先閱讀背面之注意事項再填寫本頁) 訂 Λ 經濟部中夾#-準扃—工消f合作社印¥ 經濟部中央椟率局貝X.消贽合作衽印¾ 5 五 A7 B7 、發明説明( 發明之有利更進的實例中,其中當資料係緩衝在拜 狀緩衝器中時,資料交換係最佳化,當環狀緩衝器之半满 佔據么準與滿佔據位準到達時,特性佔據位準之個別的違 接記憶體存取控制信號係傳送至微處理器,其中在每個下 一個佔據位準之後資料數量緩和交換係書寫在一線性緩衝 t計,暫存器中’且其中當下―個佔據位準到達時,此 ^料數量係、儲存在線性缓衝器中。在此方法中,可緩衝大 ’而非負載微處理?。關於傳統的緩衝,微處理 π疋地問清環狀緩衝器16之記憶體位址以能停止在正 中之儲存操作,因爲半滿與滿佔據位準係藉控制信 關於上述的方法’直接記憶體存取單元可獨立地 L二。當緩衝未剛好到達環狀缓衝器之半滿(例如8字 時/超=:;6字元)佔據位準之資料順序(例如18字元) 數量係μ/ 11佔據位準(m在此實例中)之資料順序 器係用性緩衝器之計數暫存器中。首先環狀緩衝 直接記_存取㈣。當下—個佔據位準(,滿,)到達時, 存器中然後造成儲存在綠性緩衝器之計數暫 期間。微暫;器係藉每個字元個體漸減 憶體存取中斷)自恭肖二接记憶體存取控制信號(直接記 這些盘本明、纟資料交換結束(計數暫存器=0)。 瞭且間明。其他内容可、考此後描述之實例以利明 圖式簡單說明 在圖式中:
____ _Β7 五、發明説明(6 ) 圖1顯示一通訊系統之方塊圖, 圖2頌7F根據本發明與一直接記憶體存取單元資料交換之 詳細方塊圖, 圖3顯示一微處理器中斷向量之位之對仗立結構,及 圖4顯示包括在直接記憶體存取單元中之緩衝器結構。
押圖1’中通訊系統〗包含一微處理器2、—直接記憶體存取 單元3、多個串列介面4a,4M%4c、與—匯流排控制器$, 其係所有連接至—匯流排6。_亦搞合至匯流排6之記憶體7 係配置在實例範例中通訊系統1外側。介面4a-4c係藉一控 制線更連接至直接記憶體存取單元3。再者,在藉完成資 料交換通訊系統1外側之資料處理配置8係連接至介面“。 在實例中,此資料處理配置係一標準記憶體板在pcMciA 格式中’ *係亦用於個人電腦應用。通訊系統"系有利地 一體成型在一晶片中。 經濟部中央#-準/¾負工消费合作社印製 對根據本發明描述藉直接記憶體存取單元3之資料交換而 言,採取在其中部分之功能區塊係以更詳細顯示在圖2 中。匯流排6包含-資料匯流排61與-位址匯流排62。直 接記憶體存取單元3、微處理器2與記憶體?係連接至資料 區流排61與位址匯流排62。另外,串列介面心係镇合至資 枓匯流排6卜指定至微處理器2之估算單元u(中斷控制單 元ICU)包含多個中斷向係顯示—中斷向量$與一指 定直接記憶體存取模式中斷向量1G。再者係顯示控制線, 藉介面4a係經直接記憶體存取單元3連接至微處理^。直 接記憶體存取單元3供料應用之―線性緩衝器1 5與一環 _____-9- 本紙张尺度^^中國园家標準(CNS ) Λ規格X 297公楚) 7 輕濟部中央標準馬員工消費合作社印4/
X7 B7 五、發明説明( 狀缓衝器1 6。 圖3更詳細顯示—中斷向量9之結構。大致上,_ 量9包含3個具總共8位元場,第一個4個位元12,從们 BitO (L S B )開始,特性中自γ 記憶體存取位元u,::::個4個位元Bit4係“ 且么凡BltB5-B7(MSB)描述一基才 位址14。基衣位址14係藉一暫存器(未顯示)定義在估 元,且係相同於所有中斷源。基本位址14使多個應用 ^向里表成可此的,其包含_中斷向量9用於所有中斷源。 結果:各種中斷例行工作係可能的,丨係接收至應用教 組叙姐乂後書寫向量表之値在個別的暫存器中。中斷向 量1係乘4倍在微處理器2核心中,且獲得的値係作爲指定 土 2源中斷例订工作之開始位址。對獲得明確的開始位 址而5,进擇基衣位址14,f吏從〇至9之中斷向量9未包 〇 、直告己隐紅存取位元1 3係藉直接記憶體存取單元3設 介面或其他中斷源不能或不必用在直接記憶體存 取換式中’未設定在相關的中斷向量9中之直接記憶體存 取位疋丨”然後,在從中斷源(控制信號)之個別的需求之 後’開始標準中斷例行工作。對中斷源而纟,其可用在直 接記憶體存取模式中,直接記憶體存取位元13形成在標準 中斷例仃工作與-直接記憶體一存取模式中斷例行工作間之 差異。 一人诶係發生在中斷模式中,介面4 a藉一控制線通 知-固別的需求(中斷)至微處理器2。控制線係藉直接記憶 10- 本紙狀度適用('210X297^) 1 I— if HI . I丨 、裝-- - . (請先閱讀背面之注意事項再填寫本頁) 一11 --^________________,___ S7 Β7 經濟部中央標卒局I工消費合作社印製 五、發明説明(8 體存取單元3回路經過,其係在非作用狀態中,且介面控 制信號係未受需求改變·^控制信號係藉估算單元11(1(:1;) 接收且估算,其中扣疋至中斷源之中斷向量9係傳送至微 處理器2核心。结果,一開始係由中斷例行工作製成,其 控制資料交換經介面4 a在中斷模式中。 例如,當在交換資料型式之基本上,顯示直接記憶體存 取模式時,微處理器2設定直接記憶體存取單元3至藉一作 用信號A特性直接記憶體存$模式之作用狀態。介面^之 控制信號係Μ後不#直接地傳送至微處理器2,但估贫爲 資料交換需求在直接記憶體存取單元3中。"自由,,控:線 係用於傳送直接記憶體存取控制信號。另外,在作用狀態 中’可應用藉直接記憶體存取單元3供給之緩衝器Η盥二 =於資料交換在直接記憶體存取模式中。直接記憶體存 早疋3中之緩衝器15與16結構係顯示於圖4中。方向性 資訊與明確的資料因此可藉直接記憶體存取單元3傳送在 最完善形式中。在資訊相關之資料實例中,^ 元可緩衝在線性緩衝器15中。—指定計數暫 存备U係藉早數漸減用於每個儲存之字元,且當到,, :到=微處理器2緩衝器15係滿載。當傳送“之設定 一直接纪憶::係自動地停止,且微處理器2亦係因此藉 在環狀緩衝:二”信:通、。傳送明確的資料係緩衝 次設定至其開始値_ 心滿乂’微處理器2係藉直接記憶體存 信 11 - (請先閱讀背面之注意事項,再填寫本頁) ·ΐτ 本紙張尺舰;种 五、發明説明( A7 B7 剋濟部中央標準局貞工消费合作社印" 號通知半滿與滿载位準。 馬了.精微處理器2簡化環狀缓衝器16正確停止 :二:有關的软體,直接記憶體存取單元3接管同步: 當未t生,,半滿,,或,,滿佔據位準,,時,爲了以-特:停 止在%狀%衝器16中之儲存,微處理器2大致係問 3器:之記憶體位址,其導致微處理器2與匯流排6大量 負,。直接記憶體存取單元3根據本發明藉緣性緩衝器Η 送:狀:衝器16結合相當地減低負載。當資料數量緩:傳 迗時,在下一個"半滿,,或"滿,,佔據位準 環狀緩衝器16中之儲存期間書寫在計數暫存器中後當^ 一個佔據位準到達時,直接記憶體存取單元3立 線性緩衝器15。微處理器2之負載係減低至—直接^ 存取模式中斷(計數暫存㈣)在資料交換結束。 二取單元3藉估算亦在以下3個情況中之控制 σ I低具J面抑微處理器2之同步電路與費用。杏一次 時,:免—微處理器2之負載,直到在:二 早疋3中之間始確認承認第-資料字傳送,且此 係楮直接記憶體存取模式中斷通知至微處理器2。合,一 錯誤發生在資料交換期間,所有計數與^在 中之電流位址)係凌結在它們的値。心= 變I: 一料一非常簡單的錯誤處理 中在:::中,,處理器2係卸載在直接記憶體存取模式 .〜、不再的要從介面4a反應至每個控制信號(中 (請先閱讀背面之注意事項再填寫本頁) 装.
*1T
Hi iii , --I 1 I I · -12 本紙张尺度適Jf]中 ( CNS ) ( 210^297¾- ~一~~7^107822號專利中請案 缚機Cf奴吼f修正頁(88年10月)
^'t 模式中與在直接記憶體存取模式中)’在如上述微處理器2 夕 估算單元1 1中之相關中斷向量9係裝置一補償。結果,作 | 用信號A亦造成直接記憶體存取單元3以設定直接記憶體存 Η 4位元1 3。因此,根據模式,2個不同的中斷路線係開始 在一中斷情沉中·^ y 經濟部中央標準局員工消費合作社印袋 元件符號說明 1. 通訊系統 2. 微處理器 3. 直接記憶體存取(DMA) BH 一 單兀 4a,4b,4c 串列介面 5. 匯流排控制器 6. 匯流排 7. 記憶體 8. 資料處理配置 9. 中斷向量 10. 直接記憶體存取(DMA) 模式中斷向量 11. 估算單元 12. 第一個4個位元 13. 直接記憶體存取(DMA) 位元 14. 基本位址 15. 線性緩衝器 16. 環狀緩衝器 17. 計數暫存器 61. 資料匯流排 62. 位址匯流排 -13- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁} - I -. *-· Γ t
Claims (1)
- 申請專利範圍 B8 CS D8 經濟部中央標隼局員工消費合作社印製 / -㈣祕―直接㈣體存 至微處理器⑺,其特徵在直接記憶體存取單元 一 ·在非作甩狀態中—中斷模式係被提供以藉控制線傳送 一介面控制信號至微處理器(2 ),及 -在作用狀態中-直接記憶體存取模式係被提供以從介 面技制b號形成至少—直接記憶體存取控制信號,且藉 跡線侔it形成之祕“料取㈣錢至微處㈣(2)。 -- 。 2.=申請專利範圍第1項之通訊系統(1),其特徵在微處理 益(2)中之估算單元(Π )係耦合至介面(4 a)之控制線, 且提供傳送至微處理器(2) —指定至控制線之中斷向量 (9)。 J.如束請專利範圍第2項之通訊系統(1 ),.其特徵在作用狀 B中之直接記憶體存取單元(3 )係形成一直接記憶體存取 模式中斷向量(〖〇 ),且用於指定直接記憶體存取模式 斷,向量(1 0 )至在估算單元—(1 1 )中之介面(4 a ).控..制,線。 4. 如申請專利範圍第3項之通訊系統(1 ),其特徵在作用 態中之直接記億體存取單元(3 )係提供設定直接記憶體 m( 13)在中斷向量(9)-中-。 5. *如申請專利範圍第1項之通訊系統(丨)’其特徵在直接… 憶體存取單元(3 )中在作用狀態中之線性緩衝器(丨5 )與 環狀緩jr器(〗6)係提供.緩街交換之資枓。 請 先 閲 讀 背 面 之 注 項 再 填 裝 中 狀 存 記 頁 訂 -14- 本紙張尺度適用中國國家標準(CNS )八#1格(210Χ297公釐) 81' cs D8 9. 經濟部中央標準局員工消費合作社印製 六、申請專利範圍 第5項之通訊系统⑴’其特徵在當資料 、係㈣在4性緩衝器(15)中時,特性交換操作結束 己憶體存取控制信號係傳送至微處理器⑺在資料交换 結束。 7.如申請專利範圍第6項之通訊系統,其特徵在 -當資料係:緩衝在環狀緩衝器( 陡、/ 、7 , 益(16)中時,特性佔據位準 疋個別的直接記憶體存取控制 贫係傳焚至微處理器 (2 ) , ^環狀緩衝器(ι._6.)之半滿@ & 到達時, 、千滿佔據也準與-氣估據位準 -其中在每個下一個位準係-金耷 把舄在線性緩衝器(15)之計 數%存咨(17)中之後,資料數量緩和交換,及 其中當下一個佔據位專到这眭, 殆ω ^ „ 時此資社數量係儲存在 線性緩衝器(15)士。 ' &如申請專利範圍第丨項之堳訊手 ^ . 于…元(U,其特徵在一開始 確I忍用於承認第一交换資料俘描徂六& 、 貝种係叔供在作用狀態中之直接 巧憶體存取單元(3)中,且並φ a於 2 ^ 』 上具中當吊—交換資.料係確認 時,直接記憶體存取單元⑴係提供用於產生特性一資料 豕換開始孓直接記憶體存取揸制信號。 一種直接記憶體存取單元(3 “ 千凡(J),用於猎一串列介面(4a) 以在一記檍體(7 )與至少撻人咨 稍σ貝枓處理配置(8 )之間交 ,資料,其串列介面(4a)㈣—控料經—直接記憶體 存取早π⑺搞合至微處理器⑺,其特徵在直接記憶禮 存取單元(3 )係 -在非作用狀態中一中斷槿彳 斷接式係被提供以藉控制線傳送 -15- 本紙張尺度適用中國國家標準(CNS ) Λ4規格( (請先聞讀背面之注意事項再填寫本頁) ----..11----K__:.ui------訂_------一.----------------^_ί.1 39630^ 88 CS D8 六、申請專利範園 一介面控制信號至微處理器(2),及 另〜中直接圮憶體存取模式係被提供以從介 面控制信號形成至少—亩接4 # μ + < .直接圮憶體存取控制信號,且藉 控制線.應用形成之盧拄今,陪只曲六订 接心G 存取控制信號至微處理 / λ \ — . . - 6〇 (2) 〇 io. —種行動無線電,包厶—捕邱 .吃匕σ .通巩系統(I),用於藉一 _列介 面(4a-j?)以在一匯排m盥 ^ A ^ 一 6)與至少—耦合資料處理配 (8 )之間交換資料,並介面佯择 在取鼓人 丨面?楮-控制線經-直接記憶髏 $取早凡⑴轉合至微處理器⑺,其特徵在直 存取單元(3)係 - a -在細麟中一挪摸式係被提供峨制線傳送 ,一介面揸翁信號至微處理器(2 ),及 -在作用狀態中-直接記憶體存取模式係被提供以從介 面控制信號形成至少-直接記憶體存取控制信號, 控制線應用形成之直接記憶體存取控制信號至微處㈣ (2)。 H·’-種資料處理料,包含-通訊系統⑴,用於藉 介面(4a-C)以在- I流排(6)與至少—隸合資料處理配 置(8 )之間交換資料,其串列介面係荈 經濟部中央標準局員工消費合作社印製 尔措控制線經一直接 ,記憶體存取單元(3)耦合革微處理芎〇 • (2),其特徵在直接 記憶體存取單元(3 )係 .- -在非作用狀態中一中斷模式係被楛仪 一 做杈供'以精控制線傳送 —介面控制信號至微處理器(2 ),及, -在作用狀態中-直接記憶體存取良式係被提供以從介 -16- 本紙張尺度適用中國國家標準(CMS ) A4規格(210X297公釐) 396309 B8 C8 D8 申請專利範圍 面控制信號形成至少一直接記·億體存取控制信號,且藉 控制線應用形成之直接記憶體存取控制信號至微處理器 (2)。 請 先 閱 讀 背 面 之 注 意 事· 項 填-寫复 本农 頁 -I 經濟部中央標準局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇Χ:297公釐)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19733527A DE19733527A1 (de) | 1997-08-02 | 1997-08-02 | Kommunikationssystem mit einer DMA-Einheit |
Publications (1)
Publication Number | Publication Date |
---|---|
TW396309B true TW396309B (en) | 2000-07-01 |
Family
ID=7837843
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW087107822A TW396309B (en) | 1997-08-02 | 1998-05-20 | Communication system with a DMA unit |
Country Status (6)
Country | Link |
---|---|
US (1) | US6125410A (zh) |
EP (1) | EP0895165B1 (zh) |
JP (1) | JP4278203B2 (zh) |
KR (1) | KR100638603B1 (zh) |
DE (2) | DE19733527A1 (zh) |
TW (1) | TW396309B (zh) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6853385B1 (en) | 1999-11-09 | 2005-02-08 | Broadcom Corporation | Video, audio and graphics decode, composite and display system |
EP1145218B1 (en) * | 1998-11-09 | 2004-05-19 | Broadcom Corporation | Display system for blending graphics and video data |
US7446774B1 (en) | 1998-11-09 | 2008-11-04 | Broadcom Corporation | Video and graphics system with an integrated system bridge controller |
US6636222B1 (en) | 1999-11-09 | 2003-10-21 | Broadcom Corporation | Video and graphics system with an MPEG video decoder for concurrent multi-row decoding |
US6768774B1 (en) | 1998-11-09 | 2004-07-27 | Broadcom Corporation | Video and graphics system with video scaling |
US8913667B2 (en) | 1999-11-09 | 2014-12-16 | Broadcom Corporation | Video decoding system having a programmable variable-length decoder |
US9668011B2 (en) | 2001-02-05 | 2017-05-30 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Single chip set-top box system |
US6711646B1 (en) * | 2000-10-20 | 2004-03-23 | Sun Microsystems, Inc. | Dual mode (registered/unbuffered) memory interface |
DE10056198A1 (de) * | 2000-11-13 | 2002-02-14 | Infineon Technologies Ag | Kommunikationssystem zum Austausch von Daten unter Verwendung eines zusätzlichen Prozessors |
KR100427169B1 (ko) * | 2002-05-10 | 2004-04-14 | 뮤텔테크놀러지 주식회사 | 통신 시스템 및 이 시스템의 데이터 전송 방법 |
US7667710B2 (en) * | 2003-04-25 | 2010-02-23 | Broadcom Corporation | Graphics display system with line buffer control scheme |
US7243178B2 (en) * | 2003-05-16 | 2007-07-10 | Intel Corporation | Enable/disable claiming of a DMA request interrupt |
US8063916B2 (en) | 2003-10-22 | 2011-11-22 | Broadcom Corporation | Graphics layer reduction for video composition |
KR100546403B1 (ko) * | 2004-02-19 | 2006-01-26 | 삼성전자주식회사 | 감소된 메모리 버스 점유 시간을 가지는 시리얼 플레쉬메모리 컨트롤러 |
KR101485246B1 (ko) * | 2013-06-26 | 2015-01-21 | 주식회사 엑스엘게임즈 | 확장 원형 버퍼 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5248440A (en) * | 1975-10-15 | 1977-04-18 | Toshiba Corp | Memory access control system |
US4837677A (en) * | 1985-06-14 | 1989-06-06 | International Business Machines Corporation | Multiple port service expansion adapter for a communications controller |
JPS62226257A (ja) * | 1986-03-27 | 1987-10-05 | Toshiba Corp | 演算処理装置 |
JP2539058B2 (ja) * | 1989-03-30 | 1996-10-02 | 三菱電機株式会社 | デ―タプロセッサ |
US5535417A (en) * | 1993-09-27 | 1996-07-09 | Hitachi America, Inc. | On-chip DMA controller with host computer interface employing boot sequencing and address generation schemes |
-
1997
- 1997-08-02 DE DE19733527A patent/DE19733527A1/de not_active Withdrawn
-
1998
- 1998-05-20 TW TW087107822A patent/TW396309B/zh not_active IP Right Cessation
- 1998-06-25 US US09/104,492 patent/US6125410A/en not_active Expired - Lifetime
- 1998-07-27 DE DE59813040T patent/DE59813040D1/de not_active Expired - Lifetime
- 1998-07-27 EP EP98202507A patent/EP0895165B1/de not_active Expired - Lifetime
- 1998-07-31 KR KR1019980031250A patent/KR100638603B1/ko not_active IP Right Cessation
- 1998-07-31 JP JP21721898A patent/JP4278203B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR100638603B1 (ko) | 2006-12-22 |
JP4278203B2 (ja) | 2009-06-10 |
KR19990023278A (ko) | 1999-03-25 |
DE19733527A1 (de) | 1999-02-04 |
EP0895165A3 (de) | 2002-06-05 |
EP0895165A2 (de) | 1999-02-03 |
US6125410A (en) | 2000-09-26 |
EP0895165B1 (de) | 2005-09-07 |
JPH11110336A (ja) | 1999-04-23 |
DE59813040D1 (de) | 2005-10-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW396309B (en) | Communication system with a DMA unit | |
TW379294B (en) | Interfacing direct memory access devices to a non-isa bus | |
TW479174B (en) | Interrupt controller | |
TW550454B (en) | Architecture for a universal serial bus-based PC flash disk | |
TWI289758B (en) | System and method for implementing a multi-level interrupt scheme in a computer system | |
CN109478177A (zh) | 双数据率命令总线 | |
TW200941496A (en) | Virtual memory interface | |
JPH09167127A (ja) | ハードウェアとソフトウェアの間でのデータ転送を調整するための方法及び装置 | |
CN111078597B (zh) | 一种中断消息生成装置、方法以及端设备 | |
TW379297B (en) | Bus communication system | |
CN100520736C (zh) | 在虚拟机中管理栈的设备和方法 | |
JPH1031561A (ja) | データ多重化方法および情報処理装置ならびに記憶サブシステム | |
TW509874B (en) | Interrupt control system | |
EP1433069A1 (en) | Bus system and bus interface for connection to a bus | |
TW468112B (en) | Arbitrating method of bus between control chipsets | |
TW449698B (en) | Control chipsets and data exchange method among them | |
JP7056870B2 (ja) | 情報処理装置、情報処理方法及びプログラム | |
TW322546B (zh) | ||
US6816935B1 (en) | Interrupt and status reporting structure and method for a timeslot bus | |
CN109992560B (zh) | 一种通信方法及通信系统 | |
CN100541466C (zh) | 系统芯片间信息传递方法 | |
US7051148B2 (en) | Data transmission sequencing method associated with briding device and application system | |
JP2002297210A (ja) | データ伝送装置 | |
JP2853607B2 (ja) | ジョブ間通信システム | |
AU2020202505A1 (en) | Information processing apparatus and information processing program |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MK4A | Expiration of patent term of an invention patent |