TW212261B - Electronic circuit device and manufacturing method - Google Patents

Electronic circuit device and manufacturing method Download PDF

Info

Publication number
TW212261B
TW212261B TW081110084A TW81110084A TW212261B TW 212261 B TW212261 B TW 212261B TW 081110084 A TW081110084 A TW 081110084A TW 81110084 A TW81110084 A TW 81110084A TW 212261 B TW212261 B TW 212261B
Authority
TW
Taiwan
Prior art keywords
terminal
frame
item
circuit
terminals
Prior art date
Application number
TW081110084A
Other languages
English (en)
Inventor
Takeo Anpo
Hirofumi Tashika
Kokki Kotsu
Original Assignee
Matsushita Electric Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Ind Co Ltd filed Critical Matsushita Electric Ind Co Ltd
Application granted granted Critical
Publication of TW212261B publication Critical patent/TW212261B/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/144Stacked arrangements of planar printed circuit boards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/02Arrangements of circuit components or wiring on supporting structure
    • H05K7/023Stackable modules
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1023All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the support being an insulating substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/107Indirect electrical connections, e.g. via an interposer, a flexible substrate, using TAB
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1094Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49204Contact or terminal manufacturing
    • Y10T29/49208Contact or terminal manufacturing by assembling plural parts
    • Y10T29/4922Contact or terminal manufacturing by assembling plural parts with molding of insulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Combinations Of Printed Boards (AREA)
  • Structure Of Printed Boards (AREA)

Description

212261 A6 B6 經濟部中央標準局貝工消費合作社印製 五、發明説明() 本發明係關於在陶瓷電路基板等絕緣基板上裝配半導 體元件,電阻及電容器等而構成之電子電路裝置及其製造 方法。 近年來,隨著電子機器之輕量,薄形,及小型化,在 絕緣基板上装配電阻,f容器及半導體元件等之電子電路 裝置必須具有高密度化之裝配性。 習用之此類電子電路裝置在實施零件高密度化裝配時 ,大多係減小配線間距,或將裝配有半導體元件之基板重 壘許多片而實現。 然而,這種習用之電子電路裝置中,藉著減小配線間 距而實現零件裝配之高密度化有其極限,僅靠配線間距之 細撤化不能充分應付高密度化之需求。 另外,將裝配有零件之基板重叠許多片時,係利用導 引銷將許多基板間連接。但因爲需要確保各基板間之絕緣 性而在各基板間保持間隔,利用許多導引銷連接各基板之 間,故必須以高精確度將許多導引銷對準基板連接,因而 使裝配作業變成非常困難。另外,依照此構造,在導引銷 之間隔變成較小之細撒間距之基板上利用導引銷進行連接 時,其作業非常困難,不能在細微間距之基板上使用。 本發明之目的為提供一種可解決習用技術之問題,可 實現高密度裝配之電子電路装置。 為達成上述目的,本發明之裝置係以在環狀絕緣框體 之各框部設置具有3字狀的突出於外部之許多端子之第1 端子部,及具有連接於該第1端子部之各端子之配線圖型 (請先閲讀背面之注意事項再填寫本頁). • —裝. 訂. 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公赘) 3 81.9.25,000 212261 A6 B6 經濟部中央標準局貝工消费合作社印製 五、發明説明() 而且在一面上裝配有面裝配用零件*並且與端子部連接成 使其面裝配用零件侧朝向第1端子部内侧之第1電路基板 構成第1電路模組,Μ在環狀絕緣框體上設置具有L字狀 的突出於外部之許多端子之第2端子部,及具有連接於第 2端子部之各端子之配線圖型而且在一面上裝配有零件, 並且與端子部連接成使其面裝配用零件侧朝向第2端子部 內側之第2電路基板構成第2電路模组,Μ第2電路模組 作為最下層,在第2電路模組上重fi至少一個第1電路模 組,利用端子將各電路模組間連接。 依照上述結構,高密度的裝配有零件之電路基板間係 經由端子部連接,而且端子部係在框體上高精確度地設置 許多端子而構成,故非常容易將高密度的裝配有零件之電 路基板間互相連接。 以下參照第1〜36圖說明本發明一實施例之電子電路 装置。 (實施例1 ) 第1〜3圖表示本發明第1實施例之電子電路裝置。 第4圖表示其電路模組。圖中,1,2爲構成特定電子電 路之四角板形狀電路模組。本例中使用2個電路模組1, 2 〇 該等電路模組1,2中,電路模組1係由在利用合成 樹脂等絕緣材料製成之四角形環狀框體3之各框部上設置 具有從框體3之侧面沿箸下面從各框部成爲3字狀的突出 於外部之許多端子4之端子部5,及具有利用焊錫等分別 (請先閲讀背面之注意事項再填寫本頁) —裝. 訂 本紙張尺度適用中國國家標準(CNS)甲4规格(210 X 297公楚) 4 81.9.25,000 212261 A6 B6 經濟部中央標準局®:工消費合作社印製 五、發明説明() 連接於該端子部5之各端子4之配線圖型,而且在一面上 裝配有例裝片型半導體元件,電阻,及電容器等面裝配用 零件6之陶瓷等製成之絕緣性電路基板7所構成。7a為用 來將各端子4焊接之連接墊,該連接墊係配合端子4之排 列設在電路基板7之周緣。 電路模組2與電路模組1相同的,係由在框體3之各 框部上設置具有從框體3侧面沿著下面從各框部成為Li 狀的突出於外部而成為海鷗翼形端子形狀之許多端子8之 端子部9,及與電路基板7相同之電路或設有其他電路之 電_路基板7所構成。端子部9之端子4之前端部與框髏3 之下面成爲同一面。 電路模組1,2中,電路基板7連接於端子部5,9 使零件裝配面侧朝向端子部5,9內側,而端子部5,9 具有其裝載之電路基板7之零件6不會突出於端子部5, 9之厚度。 如第5〜7圖所示,此等電路模組1,2互相定位成 爲各端子部5,9之端子4,8之位置成為一致之狀態, 而且互相重fi成為電路模組1重疊在電路模組2上之狀態 ,而且各電路模組1,2之端子4,8在其抵接部分利用 焊接等形成電連接及機械式連接。第5〜7圖中,10為將 端子4與端子8連接之連接部,11為將端子4,8與電路 基板7之配線圖型之連接墊7a連接之連接部。 在如此重叠之電路模組1,2之最上部設有由金屬或 非金屬構成之四角板形狀頂板12,藉此進行電路模組1, (請先閲讀背面之注意事項再填寫本頁) .裝· 訂. 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公货〉 5 81.9.25,000 212261 A6 B6 經濟部中央標準局貝工消費合作社印製 五、發明説明() 2之電磁屏蔽。頂板12之面積與電路模組1,2之面積大 約相同,而且在四個角落設有將頂板12利用瑱隙法固定在 電路模組1之框體3上之固定孔13。換言之,在電路模組 1,2之框體3之角落設有突起14,將頂板12之固定孔13 套進該突起14,然後如第7圖所示的將突起14壓扁而利用 填隙法將頂板12固定在框體3之突起14上,藉此將頂板12 固定在框體3上。第7圖中,14a為將突起14壓扁而形成 之填隙部。 若如第8圖所示的在頂板12上成一體的形成L字形屏 蔽用連接端子12a,將之連接於電路模組1之接地部份, 則可非常容易的装設電磁屏蔽用頂板12。 Μ下詳細說明電路模組1,2之端子部5,9。端子 部5與端子部9僅有端子4,8不相同,其他結構皆相同 ,故以下參照第9〜19圖僅說明端子部5。 如第9〜12圖所示,在端子部5之框體3上,於4値 框部之外緣相距一定間隔設有許多個突起部15,而端子4 經由突起部15之間被導出於外部。在框體3之各角落部設 有較突起部15及突起14更低之平坦部16。如第11圖所示, 在框體3之下面設有沿著框部邊到逹端子4之4値孔17。 端子部5之各端子4被彎折成其前端從框部3突出於 外部之狀態,其後端部側則如第14圖所示的被埋設於框體 3內,並且從框體3之內周面突出。此外,如第13〜15圖 所示,端子4之中間部沿箸框體3之上面成為平坦狀,而 且從框體3之上面稍撤突出。第13〜15圖中,18為端子4 ·-— ; » . 7 ^ I ― (請先閲讀背面之注意事項再填寫本頁) _裝· 訂. 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公釐) 6 81.9.25,000 A6 B6 212261 五、發明説明() 突出於框體3之内周面之突出部,19為設在端子4之中間 之平坦部。 端子4之平坦部19上,其與被埋設在框體3內之後端 部之分界部分被樹脂20覆蓋。 換言之,如第13圖所示,該端子部5之各端子4在其 突出於框體3之上面之平坦部19連接於電路基板7。 本發明中,使框體3之突起部15抵接於電路基板7各 邊之外端而實施位置限制,藉此可將電路基板7定位於框 體3上,因而非常容易以高精確度將端子部5與電路基板 7連接。此時,亦可如第16圖所示,在許多痼突起15中 ,於一部份突起部15抵接於電路基板7之面上設置小突起 15a,利用該小突起15a將電路基板7定位。依照這種結構 ,與利用突起部15定位之方式比較,可更加提高精確度。 另外,如第12圖所示,在突起部15設置朝向上方逐漸 變細小之錐形部15b,即可使端子部5,9之各端子4, 8M高精確度成爲一致,而且可確實的進行將端子4,8 之抵接部分Μ焊接等電氣或機械方式連接之作業。 本發明中,在端子部5之框體3之角落設置突起14, 故在將電路模組1,2重叠許多層時,亦可利用該突起14 非常容易的進行各電路模組間之定位及其支持。 • 本發明中,如第17圖所示,端子4之平坦部19之一部 份被埋設於突起部15內,利用該埋設部19a固定端子4之 平坦部19,而且確保平坦部19之平坦精確度。第17画所示 之實施例中傜將端子4之平坦部19兩側埋設在突起部15内 本紙張尺度適用中國國家標準(CNS)甲4规格(210 X 297公犛) -7 - 81.9.25,000 ~T--->J----Μ-------严- (請先閲讀背面之注意事項再填寫本頁) -丨裝· 訂· 絰濟部中央標竿局員工消費合作社印製 212261 五、發明説明() (請先閲讀背面之注意事項再塡寫本頁) ,但亦可如第18圖所示,只將平坦部19之一侧埋設於突起 部15内。 以下參照第19圖說明端子部5之製造方法。本發明中 ,在框體3之成型時,利用插入成型法將端子4成一體的 埋設。第19圖中,21爲端子框架,其形狀為將許多端子4 兩端結合於連接部21a,21b之形狀。換言之,如第19圖(a) 所示,將4個端子框架21配置成使該端子框架21之連结部 21a從框體3之內周面突出之狀態下進行框髏3之成型, 藉此可在框體3上形成將端子框架21插入成型之端子部5 。此後,切斷端子框架21之連结部21a,21b,並且將突出 於外部之部分彎折成:!字狀,即可形成如第9圖所示之端 子部5。 此時,依照本發明,端子4之後端部側突出於框體3 之內周面。 如上所述的使用端子框架21,即可高精確度的在插入 成型時固定端子4。框體3之背面設有孔17,藉此在插入 成型時保持端子4而進行插入成型,故可充分的確保端子 之排列精確度。 絰濟部中央標準局貝工消费合作社印5取 (實施例2 ) 第20圖表示本發明之第2實施例。本例中係使用9個 電路模組1及1個電路模組2構成10層之電子電路裝置。 電路模組1,2之結構與實施例1相同。 (實施例3 ) 第21圖表示本發明之第3實施例。本例中係僅使用1 81.9.25,000 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公釐) 8 A6 B6 212261 五、發明説明() (請先閲讀背面之注意事項再埸寫本頁) 値電路模組2構成電子電路裝置。第21圖中,22為印刷配 線板,將本發明之電子電路裝置利用焊接等裝配在印刷配 線扳22上,與其他電子電路連接。 (實施例4) 第22〜24圖表示本發明第4實施例之電子電路裝置。 第25圖表示其電路模組部份。圖中,23,24為構成特定之 電子電路之四角板形狀之電路模組。本例中使用2個電路 _ 模組 23,24。 該等電路模組23,24中,電路模組23係由在合成樹脂 等絕緣材料製成之四角形環狀框體25之各框部上設置從框 體25之側面沿著下面從各框部成為3字狀突出於外部之許 多端子26而構成之端子部27,及具有利用焊接等分別連接 於該端子部27之各端子26之配線圖型,而且在一面上裝配 有倒裝片型半導體元件,電阻,及電容器等零件28之陶瓷 等製成之絕緣電路基板29所構成。29a係用來焊接各端子 26之連接塾,該連接墊29a係配合端子26之排列設在電路 基板29之周緣部。 經濟部中央標準局貝工消費合作社印製 電路模組24與電路模組23相同的,係由在框體25之各 框部設置具有從框體25之侧面沿著下面從各框部成爲L字 狀突出於外部之海_翼形端子狀之許多端子30而構成之端 子部31,及與電路基板29相同之電路,或設有其他電路之 電路基板29所構成。 此外,在電路模組23,24中,電路基板29之零件裝配 面側連接於端子部27, 31使該装配面側朝向端子部27, 31 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公犛) 9 81.9.25,000 A6 B6 212261 五、發明説明() (請先閲讀背面之注意事項再填寫本頁). 內侧,而端子部27,31具有不會使其裝載之電路基板29之 零件28從端子部27,31突出之厚度。 如第26〜28圖所示,該等電路模組23, 24互相被定位 使其端子部27, 31之端子26 , 30成為一致,而且在電路模 組24上重叠電路模組23,各電路模組23 , 24之端子26, 30 之抵接部扮利用焊接等以電氣方式或機械方式連接。第26 〜28圖中,32為將端子26及接子30連接之連接部,33爲將 端子26, 30與電路基板29之配線圖型之連接墊29a連接之 連接部。 經濟部中央標準局貝工消费合作社印製 在如此重叠之電路模組23,24上塗抹矽脂,在矽脂上 配置金屬製四角板形狀之散熱板34,藉此進行電路棋組23 ,24之散熱。該散熱板34之形狀大於電路模組23,24 ;在 端子部27,31上部設有與其對應之窗35M便在装配該電子 電路裝置時辨識端子26, 30,而且在角落部設有固定孔36 ,以便利用填隙法將散熱板34固定在電路模組23,24之框 體25上。換言之,在電路模組23 , 24之框體25之角落設有 突起37,將散熱板34之固定孔36套進該突起37上,然後如 第28圖所示將突起37壓扁而利用镇隙法將散熱板34固定在 框體25上。第28圖中,37a為將突起37壓扁而形成之填隙 部。尤其在將需要散熱特性之零件28裝配時,亦可如第29 圖所示的在散熱板34上設置凸部34a,使散熱板34與零件 28經由矽脂等直接接觸,以便提高散熱效果。此時,最下 部之散熱板34係由設在電路模組24上之散熱板34之反祈成 L字狀之周邊部34 b所保持。如第30,31圖所示,亦可在 81.9.25,000 本纸張尺度適用中國國家標準(CNS)甲4規格(210 X 297公釐) A6 B6 212261 五、發明説明() (請先閲讀背面之注意事項再填寫本頁). 上下散熱板34之間裝設梳狀散熱座38M便提高散熱效果。 如此結畢,與直接將散熱板34與基板互相接觸而散熱之方 式比較*可更確實的進行散熱。 若在本例之散熱板34上設置屏蔽用連接端子,則可產 生與實施例1之頂板12相同之電磁屏蔽效果。 Μ下詳細說明電路模組23,24之端子部27 , 31。端子 部27與端子部31只有端子26 , 30不相同,其他構造皆相同 ,故以下參照第32〜36圖僅說明端子部27。 Γ 如第32〜36圖所示,在端子部27之框體25上,於4個 框部之上部外緣設置用來限制外端位置之突起部39,在突 起部39之外侧相距一定間隔設置許多溝40,將端子26經由 溝40導出於外部。如此,則與在4値框部之外周相距一定 間隔設置許多突起之方式比較,不會降低框體之強度而可 將第1電路模·組與第2電路模組重昼。在框體25之各角落 設有較突起39及突起37更低之平坦部41。 經濟部中央標準局貝工消費合作社印製 端子部27之各端子26被彎折成其前端部從框體25突出 於外部之狀態,而其後端部側則如第35圖所示的被埋設於 框體25内,並且從框體25之內周面突出。如第33〜35圖所 示,端子26之中間部形成爲沿著框體25之上面成爲平坦狀 ,而且從框體25之上面稍撤突出。第33〜35圖中,42為突 出於端子26之框體25之内周面之突出部。43爲設在端子26 之中間部之平坦部。 端子26之平坦部43與埋設在框體25内之後端部之分界 部分由樹脂4 4覆蓋。 衣纸張尺度適用中國國家標準(CNS)甲4规格(210 X 297公釐) -11 - 81.9.25,000 212261 A6 B6 五、發明説明() 換言之,如第33圖所示,該端子部27之各端子26在從 框體25之上面突出之平坦部43部位連接於電路基板29。 本發明中,將電路基板29各邊之外端抵接於框體25之 突起部39而進行位置限制,藉此可將電路基板29定位於框 體25,非常容易Μ高精確度將端子部27與電路基板29連接 。此時,如第35圖所示,將突起部39之4個角落切除Μ免 與基板抵接,藉此防止基板之毛邊發生妨礙,可更精確的 進行連接。 第36圖所示,本發明中,端子26之平坦部43之一部份 被埋設在突起部39內,利用該埋設部43a固定端子26之平 坦部43,並且確保平坦部43之平坦精確度。 經濟部中央標準局貝工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 如上所述,依照本發明,係由在環狀之絕緣性框體之 各框部上設置具有突出於外部之許多端子之端子部,及具 有分別連接於端子部之各端子之配線圖型,而且在一面上 裝配有零件,並且連接於端子部使該零件侧朝向端子部内 側之電路基板構成電路模組,將許多個電路模组重叠,而 且利用端子連接各電路模組之間,藉此Μ高精密度非常容 易的利用端子部將高密度的裝設有零件之電路基板間予Μ 連接,如此非常容易地Μ高精確度將電路模組重壘許多層 ' ,因此可實現更高精密度之零件裝配。 圖式: 第1圔爲本發明第1實施例之電子電路裝置之分解透 視圖; 第2圖為表示該装置之外觀之透視圖; 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公楚) -12 - 81.9.25 000 A6 B6 212261 五、發明説明() (請先閲讀背面之注意事項再填寫本頁) 第3圖(a)> (b)爲將該裝置之一部份剖斷表示之平面 圖及侧面圖; 第4圖為該裝置之要部之分解透視圖; 第5圖為表示該裝置之要部構造之放大圖; 第6圖為表示該裝置之要部構造之放大斷面圖; 第7圖爲該裝置之要部構造之放大圖; 第8圖為表示該裝置之要部零件之其他實施例之透視 圖; 第9圖爲表示該裝置之端子部之透視圖; 第10圖為從端子部上面觀察時之平面圖; 第11圖為從端子部之背面觀察時之平面圖; 第12圖(a),(b)為該端子部之側面圖及斷面圖; 第13圖為表示該端子部之要部之放大圖; 第14圖為其放大斷面圖; 第15圖為該端子部之要部之放大透視圖; 6圖為表示該端子部之其他實施例之放大透視圖; 第17圖為表示該端子部之要部之放大圖; 第18圖為表示該端子部之其他實施例之放大圖; 經濟部中央標準局员工消费合作社印製 第19圖(a),(b>為表示製造該端子部時之揷入成型之 狀態之平面圖及側面圔; 第20圖為本發明第2實施例之電子電路裝置之透視圖
I 第21圖為本發明第3實施例之電子電路裝置之透視圖 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公犛) _ 13 _ 81.9.25,000 212261 A6 B6 經濟部中央標準局貝工消費合作社印製 五、發明説明() 第22圖為本發明第4實施例之電子電路裝置之分解透 視圖·; 第23圖為表示該裝置之外觀之透視圖; 第24圖(a〉,(b)為將該裝置之一部份剖斷表示之平面 圖及侧面圖; 第25圖為該裝置之要部之分解透視圖; 第26圖為表示該裝置之要部構造之放大圖; 第27圖為表示該裝置之要部構造之放大斷面圖; 第28圖為表示該裝置之要部構造之放大斷面圖; 第29圖為該裝置之要部構造之放大斷面圖; 第30圖為表示該裝置之要部零件之其他實施例之透視 圔; 第31圖為表示該裝置之要部零件之其他實施例之放大 斷面圖; 第32圖為表示該裝置之端子部之透視圖; 第33圔為表示該端子部之要部之放大斷面圖; 第34圖為表示該端子部之要部之放大透視圖; 第35圖遶表示該端子部之要部之放大圖; 第36圖為該端子部之要部之放大圖。 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中囿國家標準(CNS)甲4規格(210 X 297公楚) 81.9.25,000

Claims (1)

  1. A7 B7 C7 D7 丨丨 曰修 補, 六、申熗專利範圍 (iiv先;?讀背面之注意事項再填荈本百 1. 一種’電子電路裝置,其待徽爲:由在環狀之絕緣框體 之各框部上設置具有3字狀的突出於外部之許多端子 之第1端子部,及具有分別連接於該第1端子部之各 端子之配線圖型,而且在一面上裝配有面裝配用零件 ,並且連接於端子部使其面裝配用零件側朝向第1端 子部内側之第1電路基板構成第1電路模組,而由在 環狀之絕緣框體之各框部上設置具有L字狀的突出於 外部之許多端子之第2端子部,及具有分別連接於該 第1端子部之各端子之配線圖型,而且在一面上裝配 有品裝配用零件,並且連接於端子部使其面裝配用零 件側朝向第2端子部内側之第2電路基板構成第2電 路模組,以第2電路模組作為最下層,在第2電路模 組上至少重昼1値第1電路模組,而且利用端子將各 電路模组間連接。 2. 如申請專利範圍第1項之裝.置,其中在最上層之第1 、、 電路棋組上裝設電磁屏蔽用頂板。 3 .如申請專利範圍第1項之裝置,其中將散熱板抵接於 各電路模組之電路基板上。 S··-··浒部屮央櫺"-局貝工消贽合作社印製 4 .如申·請專利範圍第3項之裝置,其中在散熱板上裝配 電磁屏蔽用連接端子。 5 ·如申請專利範圍第3項之裝置,其中在散熱板上對應 於第1,第2端子部之端子之位置設置窗部。 6.如申請專利範圍第3項之装置,其中在散熱板上設置 凸部Μ便使散熱板與面裝配用零件直接接镝。 本紙》尺度適用中國Η家樣iji(CNS) T4規格(210x297公砮) 212261 A7 B7 C7 D7 六 中請專則範团 經濟部十央榡準局β工消贽合作社印M 7. 如申’請專利範圍第丄項之裝置,其中在第1電路模組 及第2電路模組之框體角落部設置突起,利用該突起 支持各電路模組之間。 8. 如申請專利範圍第1項之裝置,其中在第1端子部及 第2端子部上,於各框體上面之周緣相距一定間隔設 置用來進行電路基板外端之位置限制之許多脑突起部 *將許多個端子绖由該等突起之間導引於外部。 9. 如申請專利範圍第3項之裝置,其中在第1端子部及 第2端子部上,於各框鱧上面之外缘設置突起部,在 其突起部外侧相距一定間隔設置許多偭溝部,將許多 傾端子經由該等溝中導出於外部。 10. 如申請專利範圍第8項或第9項之裝置,其中在設置 於第1端子部及第2端子部之突起部上設置錐形部。 11. 如申請專利範圍第4項之裝置,其中在第1端子部及 第2端子部上,於進行電路基扳之位置限制之突起部 將四値角落切除以便防止其與電路基板接觸。 12. 如申請專利範圍第1項之裝置,其中在第1端子部及 第2端子部上,利用插入成型法在框體上設置端子。 13. 如申·請專利範圍第4項之裝置,其中在第1端子部及 第2端子部將端子之後端部側埋設在框體内,使後端 從框體之内周面突出,而且使設在端子中間部之平坦 部現出於框體上面並且經由突起部之間導引至外部。 14. 如申請專利範圍第4項之裝置,其中將端子之突起部 間之部份之一部份埋設於突起部内。 本紙》尺度適用中BH家樣毕(CN.S)T4規格(21〇><297公嫠) (請先聞請背面之ii意事項再填{·«.本ΪΓ -16 - 7 7 7 7 A B c D 212261 六'申請專利苑团 15. 如申’請專利範圍第4項之裝置,其中在框體之突起部 上之與電路基板外端抵接之面設置小突起。 16. 如申請專利範圍第1項之裝置,其中在第1端子部及 苐2端子部上設置到達框體下面側之孔部。 17· —種申請專利範圍第1項之電子電路裝置之製造方法 ,其特徵為:使用將許多端子之兩端以連结部連結之 端子框架,利用揷入成型法將該端子框架插入框體中 成型使其一端之連結部從框髏之内周面突出後,將連 結部切斷。 18.—種電子電路裝置,其特徴爲:包括在環狀之絕緣性 框饅之各框部上設置具有突出於外部之許多端子而構 成之端子部,及具有分別連接於該端子部之各端子之 配線圔型,而且在一面上裝配有面裝配周零件之電路 基板,將電路基板連接於端子部使其面裝配用零件側 朝向端子部内側。 (¾先聞請背面之注意事項再填窝本頁) .訂· 經漪部屮央櫺ηι-Λβ工消费合作社印製 本紙張尺度速用中gg家樣毕(CNS)«P4規格(210x297公釐) -17 -
TW081110084A 1992-03-09 1992-12-16 Electronic circuit device and manufacturing method TW212261B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP5029292 1992-03-09
JP14724592 1992-06-08

Publications (1)

Publication Number Publication Date
TW212261B true TW212261B (en) 1993-09-01

Family

ID=26390749

Family Applications (1)

Application Number Title Priority Date Filing Date
TW081110084A TW212261B (en) 1992-03-09 1992-12-16 Electronic circuit device and manufacturing method

Country Status (5)

Country Link
US (1) US5346402A (zh)
EP (1) EP0560502B1 (zh)
KR (1) KR970004025B1 (zh)
DE (1) DE69330657T2 (zh)
TW (1) TW212261B (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07142673A (ja) * 1993-11-15 1995-06-02 Matsushita Electric Ind Co Ltd 集積回路装置
US5643000A (en) * 1994-09-27 1997-07-01 Intel Corporation Method and apparatus for providing processor field upgradability to a motherboard
US5677830A (en) * 1995-03-02 1997-10-14 Mitel Corporation Modular, stacking, expandable electronic enclosure system
USD416872S (en) * 1997-11-06 1999-11-23 Zf Microsystems, Inc. Single component computer
US6849480B1 (en) 1999-05-07 2005-02-01 Seagate Technology Llc Surface mount IC stacking method and device
US6707684B1 (en) * 2001-04-02 2004-03-16 Advanced Micro Devices, Inc. Method and apparatus for direct connection between two integrated circuits via a connector
GB2379330A (en) * 2001-08-29 2003-03-05 Motorola Inc Package for electronic components and method for forming a package for electronic components
JP4177571B2 (ja) 2001-09-20 2008-11-05 三菱電機株式会社 半導体装置
JP4209130B2 (ja) * 2002-04-09 2009-01-14 株式会社ザナヴィ・インフォマティクス 多層モジュール基板
FR2845821B1 (fr) 2002-10-11 2005-12-02 Thales Sa Substrat electronique d'un module electronique a trois dimensions a fort pouvoir de dissipation thermique et module electronique
DE102004012979B4 (de) * 2004-03-16 2009-05-20 Infineon Technologies Ag Kopplungssubstrat für Halbleiterbauteile, Anordnungen mit dem Kopplungssubstrat, Kopplungssubstratstreifen, Verfahren zur Herstellung dieser Gegenstände und Verfahren zur Herstellung eines Halbleitermoduls
US7258552B2 (en) * 2005-07-05 2007-08-21 Hewlett-Packard Development Company, L.P. Socket for holding a circuit board module
JP4720827B2 (ja) * 2005-07-11 2011-07-13 パナソニック株式会社 基板接続部材および接続構造体
US7896657B2 (en) * 2006-09-22 2011-03-01 Panasonic Corporation Circuit device, circuit device manufacturing method and connecting member
CN101190552A (zh) * 2006-11-29 2008-06-04 深圳富泰宏精密工业有限公司 模具结构
US20150201496A1 (en) * 2012-08-10 2015-07-16 Telefonaktiebolaget L M Ericsson (Publ) Radio module and relevant manufacturing method

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1207728A (en) * 1968-11-27 1970-10-07 Standard Telephones Cables Ltd Housing assembly for an electric circuit
US3771109A (en) * 1972-05-01 1973-11-06 Bunker Ramo Electrical connector for integrated circuit device
USRE32370E (en) * 1981-02-02 1987-03-10 Amp Incorporated Low height ADS connector
US4433886A (en) * 1981-12-17 1984-02-28 Elco Corporation Connector mounting for integrated circuit chip packages
US4648666A (en) * 1985-07-03 1987-03-10 Amp Incorporated Electrical connector
US4872843A (en) * 1986-03-25 1989-10-10 Dowty Electronic Components Limited Interconnection systems for electrical circuits
GB2196178B (en) * 1986-10-09 1990-04-11 Amp Inc Semiconductor chip carrier system
US4890199A (en) * 1988-11-04 1989-12-26 Motorola, Inc. Miniature shield with opposing cantilever spring fingers
JPH07105628B2 (ja) * 1989-11-18 1995-11-13 シャープ株式会社 電子部品の実装方法
JPH0423396A (ja) * 1990-05-14 1992-01-27 Fujitsu Ltd プリント基板の実装構造

Also Published As

Publication number Publication date
US5346402A (en) 1994-09-13
EP0560502A3 (en) 1995-09-13
DE69330657T2 (de) 2002-07-04
KR930021040A (ko) 1993-10-20
KR970004025B1 (en) 1997-03-24
DE69330657D1 (de) 2001-10-04
EP0560502B1 (en) 2001-08-29
EP0560502A2 (en) 1993-09-15

Similar Documents

Publication Publication Date Title
TW212261B (en) Electronic circuit device and manufacturing method
US4905124A (en) IC card
US4677528A (en) Flexible printed circuit board having integrated circuit die or the like affixed thereto
US6521978B2 (en) Shielding device and electrical structural part having a shielding device
EP0392242A2 (en) Module assembly with intergrated semiconductor chip and chip carrier
US8593825B2 (en) Apparatus and method for vertically-structured passive components
US20030137808A1 (en) Electronic module having canopy-type carriers
US8624367B2 (en) Semiconductor device including semiconductor chip mounted on lead frame
JP2001015952A (ja) 電気接続箱
US5311396A (en) Smart card chip-based electronic circuit
JP2002506289A (ja) 多数の半導体チップを有する半導体素子
JPH11243175A (ja) 複合半導体装置
JP2013110287A (ja) 電子部品モジュール
US5282751A (en) Connector apparatus
US20050030723A1 (en) Fully-molded or lidded circuit module assembly having edge-stiffening interlock features
TW556464B (en) Printed wiring board having pads to solder circuit component, circuit module having the printed wiring board, and electronic apparatus equipped with the circuit module
JP3232723B2 (ja) 電子回路装置およびその製造方法
US6734546B2 (en) Micro grid array semiconductor die package
JPS60171754A (ja) 回路素子付半導体チツプキヤリア
JP3769881B2 (ja) 電子回路装置
CN216960325U (zh) 一种pcb板连接结构
JPS6013186Y2 (ja) 電気コネクタ
JPH05275838A (ja) 電子装置用モジュール
JPH03272163A (ja) 混成集積回路
KR950028068A (ko) 적층형 반도체 패키지 및 그 제조방법