TW202410321A - 半導體封裝結構 - Google Patents

半導體封裝結構 Download PDF

Info

Publication number
TW202410321A
TW202410321A TW111132670A TW111132670A TW202410321A TW 202410321 A TW202410321 A TW 202410321A TW 111132670 A TW111132670 A TW 111132670A TW 111132670 A TW111132670 A TW 111132670A TW 202410321 A TW202410321 A TW 202410321A
Authority
TW
Taiwan
Prior art keywords
substrate
packaging
strips
adhesive
colloid
Prior art date
Application number
TW111132670A
Other languages
English (en)
Inventor
吳啟賢
林逸杰
Original Assignee
福懋科技股份有限公司
Filing date
Publication date
Application filed by 福懋科技股份有限公司 filed Critical 福懋科技股份有限公司
Publication of TW202410321A publication Critical patent/TW202410321A/zh

Links

Images

Abstract

一種半導體封裝結構,包括一基板、多個晶片以及一封裝膠體。基板具有彼此相對的一上表面與一下表面。晶片配置於基板上且與基板電性連接。封裝膠體覆蓋基板與晶片且包括一上膠體部與一下膠體部。上膠體部連續地全面覆蓋基板的上表面與晶片。下膠體部配置於基板的下表面且包括多個封裝膠條與多個連接膠條。封裝膠條彼此間隔排列,且連接膠條的延伸方向不同於封裝膠條的延伸方向。連接膠條連接每一封裝膠條的相對兩側邊。

Description

半導體封裝結構
本發明是有關於一種封裝結構,且特別是有關於一種半導體封裝結構。
在進行封膠製程時,單條載板的上表面上與下表面上分別具有上膠體與下膠體,其中上膠體為連續性地封裝面,而下膠體則是由多個彼此獨立的膠條所組成。為了增加產出個數而將板材加大或透過膠體微縮,此作法造成上膠體與下膠體的體積比差異增加,而導致封膠後載板產生應力而翹曲,進而不利於後續製程,且影響產品的結構可靠度。
本發明提供一種半導體封裝結構,其具有較佳的結構可靠度。
本發明的半導體封裝結構,包括一基板、多個晶片以及一封裝膠體。基板具有彼此相對的一上表面與一下表面。晶片配置於基板上且與基板電性連接。封裝膠體覆蓋基板與晶片且包括一上膠體部與一下膠體部。上膠體部配置於基板的上表面上且連續地全面覆蓋基板的上表面與晶片。下膠體部配置於基板的下表面上且包括多個封裝膠條與多個連接膠條。封裝膠條彼此間隔排列,而連接膠條的延伸方向不同於封裝膠條的延伸方向。連接膠條連接每一封裝膠條的相對兩側邊。
在本發明的一實施例中,上述的連接膠條的延伸方向垂直於封裝膠條的延伸方向。
在本發明的一實施例中,上述的封裝膠條呈等間距間隔排列。
在本發明的一實施例中,上述的封裝膠條與連接膠條定義出一柵欄狀結構。
在本發明的一實施例中,上述的上膠體部的材質與下膠體部的材質分別包括環氧樹脂。
在本發明的一實施例中,上述的基板更具有至少一貫孔。貫孔貫穿基板且連接上表面與下表面,而封裝膠體更延伸至貫孔內。
在本發明的一實施例中,上述的半導體封裝結構還包括多條打線。基板包括配置於下表面上的多個基板接墊。每一晶片具有彼此相對的一主動面與一背面且包括多個晶片接墊。晶片接墊配置於主動面上,而晶片接墊透過打線電性連接基板接墊。
在本發明的一實施例中,上述的基板更具有貫穿上表面與下表面的一打線槽孔。每一晶片的主動面朝向上表面,且打線槽孔暴露出晶片接墊。打線通過打線槽孔而電性連接晶片接墊與基板接墊。
在本發明的一實施例中,上述的半導體封裝結構還包括一黏著層,配置於晶片與基板之間。晶片透過黏著層而固定於基板的上表面上。
基於上述,在本發明的半導體封裝結構中,下膠體部包括多個封裝膠條與多個連接膠條,其中連接膠條的延伸方向不同於封裝膠條的延伸方向,且連接膠條連接每一封裝膠條的相對兩側邊。藉此設計,來提升下膠體部的結構強度,且可降低/縮小下膠體部與上膠體部的體積差異,可有效地減緩或避免基板產生翹曲,而使本發明的半導體封裝結構可具有較佳的結構可靠度。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1是依照本發明的一實施例的一種半導體封裝結構的俯視透視示意圖。圖2是圖1的基板與下膠體部的仰視示意圖。圖3是沿圖1中線I-I的剖面示意圖。圖4是沿圖1中線II-II的剖面示意圖。為了方便且清楚說明起見,圖1與圖2中省略部分構件及構件的厚度。
請先參考圖1及圖2,在本實施例中,半導體封裝結構100包括一基板110、多個晶片120以及一封裝膠體140。基板110具有彼此相對的一上表面111與一下表面113。晶片120配置於基板110上且與基板110電性連接。封裝膠體140覆蓋基板110與晶片120且包括一上膠體部142與一下膠體部144。上膠體部142配置於基板110的上表面111上且連續地全面覆蓋基板110的上表面111與晶片120。下膠體部144配置於基板110的下表面113上且包括多個封裝膠條145與多個連接膠條147。封裝膠條145彼此間隔排列,而連接膠條147的延伸方向D2不同於封裝膠條145的延伸方向D1。連接膠條147連接每一封裝膠條145的相對兩側邊。
詳細來說,在本實施例中,基板110可例如是線路基板或導線架,可做為晶片120的載體,用以連結元件整合其整體功能。晶片120例如是動態隨機存取記憶體,可配置於基板110的上表面111上或下表面113上,且可例如是透過覆晶或打線的方式與基板110電性連接。如圖1及圖2所示,本實施例的封裝膠體140完全覆蓋基板110的上表面111,且暴露出基板110的部分下表面113。封裝膠體140的上膠體部142的材質與下膠體部144的材質可分別例如是環氧樹脂,但不以此為限。上膠體部142具體化為連續的平面大膠面,其中上膠體部142完全包覆基板110的上表面111與晶片120。下膠體部144的封裝膠條145可例如是呈等間距間隔排列,且連接膠條147的延伸方向D2實質上垂直於封裝膠條145的延伸方向D1,但不以此為限。此處,連接膠條147的數量例如是兩個,連接每一封裝膠條145的相對兩側邊,且封裝膠條145與連接膠條147可定義出一柵欄狀結構。藉此設計,可來提升下膠體部144的結構強度,且可降低/縮小下膠體部144與上膠體部142的體積差異,可有效地減緩或避免基板110產生翹曲,而使本實施例的半導體封裝結構100可具有較佳的結構可靠度。
再者,請同時參考圖1及圖3,本實施例的基板110還可更具有至少一貫孔(示意地繪示多個貫孔117),其中貫孔117貫穿基板110且連接上表面111與下表面113,而封裝膠體140還可延伸至貫孔117內,藉此可增加封裝膠體140與基板110之間的接合力,以提升整體半導體封裝結構100的結構強度。須說明的是,貫孔117是設置在基板110的周邊區,意即晶片120於基板110上的正投影不重疊貫孔117。如圖3所示,貫孔117的孔徑可為一定值,但不以此為限,於其他實施例中,貫孔117的孔徑亦可為非定值,意即呈現上大下小或上小下大,可依據形成的方式而定。
於一實施例中,請參考圖4,當基板110為線路基板時,基板110包括配置於下表面113上的多個基板接墊112,其中基板接墊112可內埋於下表面113或設置於下表面113上,於此並不加以限制。晶片120可配置於基板110的上表面111上,其中每一晶片120具有彼此相對的一主動面121與一背面123,且每一晶片120包括多個晶片接墊122。每一晶片120的主動面121可朝向基板110的上表面111,而晶片接墊122配置於主動面121上。再者,本實施例的半導體封裝結構100還可包括一黏著層150,其中黏著層150配置於晶片120與基板110之間,且晶片120透過黏著層150而固定於基板110的上表面111上。此處,黏著層150例如是晶粒貼合膜(die attach film),但不以此為限。
此外,半導體封裝結構100還包括多條打線130,其中晶片接墊122可透過打線130電性連接基板接墊112。如圖4所示,本實施例的基板110更具有貫穿上表面111與下表面113的一打線槽孔115,且打線槽孔115暴露出晶片接墊122。打線槽孔115可供電性連接元件通過,即打線130可通過打線槽孔115而電性連接晶片接墊122與基板接墊112。於封膠製程後,在後續的製程中,亦可形成焊球(未繪示)於基板110的基板接墊112上,用以與外部電路電性連接;且亦可對圖1的半導體封裝結構100進行單體化切割程序,而形成各自獨立的晶片封裝結構。
簡言之,本實施例是透過連接膠條147連接每一封裝膠條145的相對兩側邊,以將彼此獨立且間隔排列封裝膠條145連結成一膠體面,藉此來增加/提升下膠體部144的結構強度,並且可拉近/縮小下膠體部144與上膠體部142的體積差異,可有效地減緩或避免基板110產生翹曲,而使本實施例的半導體封裝結構100可具有較佳的結構可靠度。此外,透過上述的設計,亦可加大板材或是排版而提升單一板材的產生個數,進而提升產量。
綜上所述,在本發明的半導體封裝結構中,下膠體部包括多個封裝膠條與多個連接膠條,其中連接膠條的延伸方向不同於封裝膠條的延伸方向,且連接膠條連接每一封裝膠條的相對兩側邊。藉此設計,來提升下膠體部的結構強度,且可降低/縮小下膠體部與上膠體部的體積差異,可有效地減緩或避免基板產生翹曲,而使本發明的半導體封裝結構可具有較佳的結構可靠度。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100:半導體封裝結構 110:基板 111:上表面 112:基板接墊 113:下表面 115:打線槽孔 117:貫孔 120:晶片 121:主動面 122:晶片接墊 123:背面 125:周圍表面 130:打線 140:封裝膠體 142:上膠體部 144:下膠體部 145:封裝膠條 147:連接膠條 150:黏著層 D1、D2:延伸方向
圖1是依照本發明的一實施例的一種半導體封裝結構的俯視透視示意圖。 圖2是圖1的基板與下膠體部的仰視示意圖。 圖3是沿圖1中線I-I的剖面示意圖。 圖4是沿圖1中線II-II的剖面示意圖。
110:基板
111:上表面
113:下表面
140:封裝膠體
144:下膠體部
145:封裝膠條
147:連接膠條
D1、D2:延伸方向

Claims (9)

  1. 一種半導體封裝結構,包括: 一基板,具有彼此相對的一上表面與一下表面; 多個晶片,配置於該基板上,且與該基板電性連接;以及 一封裝膠體,覆蓋該基板與該些晶片,該封裝膠體包括一上膠體部與一下膠體部,該上膠體部配置於該基板的該上表面上且連續地全面覆蓋該基板的該上表面與該些晶片,而該下膠體部配置於該基板的該下表面上且包括多個封裝膠條與多個連接膠條,該些封裝膠條彼此間隔排列,而該些連接膠條的延伸方向不同於該些封裝膠條的延伸方向,且該些連接膠條連接各該封裝膠條的相對兩側邊。
  2. 如請求項1所述的半導體封裝結構,其中該些連接膠條的延伸方向垂直於該些封裝膠條的延伸方向。
  3. 如請求項1所述的半導體封裝結構,其中該些封裝膠條呈等間距間隔排列。
  4. 如請求項1所述的半導體封裝結構,其中該些封裝膠條與該些連接膠條定義出一柵欄狀結構。
  5. 如請求項1所述的半導體封裝結構,其中該上膠體部的材質與下膠體部的材質分別包括環氧樹脂。
  6. 如請求項1所述的半導體封裝結構,其中該基板更具有至少一貫孔,該至少一貫孔貫穿該基板且連接該上表面與該下表面,而該封裝膠體更延伸至該至少一貫孔內。
  7. 如請求項1所述的半導體封裝結構,更包括: 多條打線,該基板包括配置於該下表面上的多個基板接墊,各該晶片具有彼此相對的一主動面與一背面且包括多個晶片接墊,該些晶片接墊配置於該主動面上,而該些晶片接墊透過該些打線電性連接該些基板接墊。
  8. 如請求項7所述的半導體封裝結構,其中該基板更具有貫穿該上表面與該下表面的一打線槽孔,各該晶片的該主動面朝向該上表面,且該打線槽孔暴露出該些晶片接墊,而該些打線通過該打線槽孔而電性連接該些晶片接墊與該些基板接墊。
  9. 如請求項1所述的半導體封裝結構,更包括: 一黏著層,配置於該些晶片與該基板之間,該些晶片透過該黏著層而固定於該基板的該上表面上。
TW111132670A 2022-08-30 半導體封裝結構 TW202410321A (zh)

Publications (1)

Publication Number Publication Date
TW202410321A true TW202410321A (zh) 2024-03-01

Family

ID=

Similar Documents

Publication Publication Date Title
KR100477020B1 (ko) 멀티 칩 패키지
US6359340B1 (en) Multichip module having a stacked chip arrangement
US6812580B1 (en) Semiconductor package having optimized wire bond positioning
JP5227501B2 (ja) スタックダイパッケージ及びそれを製造する方法
KR20040062764A (ko) 칩 스케일 적층 패키지
KR20050119414A (ko) 에지 패드형 반도체 칩의 스택 패키지 및 그 제조방법
US20060284298A1 (en) Chip stack package having same length bonding leads
US20080237833A1 (en) Multi-chip semiconductor package structure
US20070052082A1 (en) Multi-chip package structure
US6903464B2 (en) Semiconductor die package
JP2800967B2 (ja) 積層形半導体装置の製造方法及びそれによる半導体パッケージ
TW202410321A (zh) 半導體封裝結構
KR20010061886A (ko) 적층 칩 패키지
KR100600176B1 (ko) 반도체패키지
TWI411090B (zh) 多晶片堆疊封裝結構
US20080237832A1 (en) Multi-chip semiconductor package structure
JPS634636A (ja) 半導体装置
KR100610916B1 (ko) 반도체패키지
KR20080020376A (ko) 적층 칩 패키지
KR20060133800A (ko) 칩 스택 패키지
KR20030055834A (ko) 리드프레임을 이용하는 볼 그리드 어레이형 반도체 칩패키지와 적층 패키지
KR20010026512A (ko) 멀티 칩 패키지
KR940006578B1 (ko) 반도체 패케이지 및 그 제조방법
KR20020029251A (ko) 반도체패키지 및 그 제조 방법
JP2002280402A (ja) 半導体装置及びその製造方法