TW202331996A - 半導體封裝結構及其製作方法 - Google Patents

半導體封裝結構及其製作方法 Download PDF

Info

Publication number
TW202331996A
TW202331996A TW111102244A TW111102244A TW202331996A TW 202331996 A TW202331996 A TW 202331996A TW 111102244 A TW111102244 A TW 111102244A TW 111102244 A TW111102244 A TW 111102244A TW 202331996 A TW202331996 A TW 202331996A
Authority
TW
Taiwan
Prior art keywords
wafer
layer
bonding
substrate
connection
Prior art date
Application number
TW111102244A
Other languages
English (en)
Inventor
呂俊麟
張守仁
陳啟明
Original Assignee
力晶積成電子製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 力晶積成電子製造股份有限公司 filed Critical 力晶積成電子製造股份有限公司
Priority to TW111102244A priority Critical patent/TW202331996A/zh
Priority to CN202210104926.XA priority patent/CN116528591A/zh
Priority to US17/691,149 priority patent/US20230230902A1/en
Publication of TW202331996A publication Critical patent/TW202331996A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/0557Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/08147Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bonding area connecting to a bonding area disposed in a recess of the surface of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80895Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically conductive surfaces, e.g. copper-copper direct bonding, surface activated bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80896Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • H01L2225/06544Design considerations for via connections, e.g. geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06548Conductive via connections through the substrate, container, or encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06565Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices having the same size and there being no auxiliary carrier between the devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1431Logic devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/1435Random access memory [RAM]
    • H01L2924/1436Dynamic random-access memory [DRAM]

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

一種半導體封裝結構,包括控制單元與記憶單元。控制單元包括垂直堆疊的第一晶圓與第二晶圓。記憶單元設置於控制單元的第二晶圓上。記憶單元包括垂直堆疊的多個第三晶圓與第四晶圓。記憶單元在半導體封裝結構的法線方向上重疊於控制單元。另外,提供一種半導體封裝結構的製作方法。

Description

半導體封裝結構及其製作方法
本發明是有關於一種半導體封裝結構及其製作方法,且特別是有關於一種可縮短傳輸路徑並可提升工作效能的半導體封裝結構及其製作方法。
目前,半導體封裝結構中的記憶體晶片與邏輯晶片是以水平的方式配置在線路基板上。其中,記憶體晶片與邏輯晶片可先透過焊球接合至中介層(interposer),再使中介層透過焊球接合至線路基板。因此,記憶體晶片與邏輯晶片之間的訊號傳輸需要透過焊球、中介層以及線路基板。
本發明提供一種半導體封裝結構及其製作方法,其可縮短傳輸路徑並可提升工作效能。
本發明的半導體封裝結構包括控制單元與記憶單元。控制單元包括垂直堆疊的第一晶圓與第二晶圓。記憶單元設置於控制單元的第二晶圓上。記憶單元包括垂直堆疊的多個第三晶圓與第四晶圓。記憶單元在半導體封裝結構的法線方向上重疊於控制單元。
在本發明的一實施例中,上述的第一晶圓包括第一接合結構、第一基底、第一矽穿孔以及第一連接結構。第一接合結構包括第一接合墊。第一基底設置於第一接合結構上。第一矽穿孔貫穿第一基底。第一連接結構設置於第一基底上且包括多層第一連接墊。第一矽穿孔的相對兩端分別直接接觸第一接合墊與第一連接結構中鄰近第一基底的第一連接墊。
在本發明的一實施例中,上述的第二晶圓包括第二接合結構、第二基底、第二內連線層、第二矽穿孔以及第二連接結構。第二接合結構包括第二接合墊。第二基底設置於第二接合結構上。第二內連線層設置於第二基底上且包括多層第二金屬化圖案。第二矽穿孔貫穿第二基底。第二連接結構設置於第二內連線層上且包括第二連接墊。第二矽穿孔的相對兩端分別直接接觸第二接合墊與多層第二金屬化圖案中的其中一層。
在本發明的一實施例中,上述的第一晶圓中遠離第一基底的第一連接墊直接接觸第二晶圓的第二連接墊。
在本發明的一實施例中,上述的第三晶圓包括第三接合結構、第三基底、第三內連線層、第三矽穿孔以及第三連接結構。第三接合結構包括第三接合墊。第三基底設置於第三接合結構上。第三內連線層設置於第三基底上且包括多層第三金屬化圖案。第三矽穿孔貫穿第三基底。第三連接結構設置於第三內連線層上且包括第三連接墊。第三矽穿孔的相對兩端分別直接接觸第三接合墊與多層第三金屬化圖案中的其中一層。
在本發明的一實施例中,上述的第四晶圓包括第四基底、第四內連線層以及第四連接結構。第四內連線層設置於第四基底上且包括多層第四金屬化圖案。第四連接結構設置於第四內連線層上且包括第四連接墊。遠離控制單元的第三晶圓的第三接合墊直接接觸第四晶圓的第四連接墊。
在本發明的一實施例中,上述的第二晶圓的第二接合墊直接接觸多個第三晶圓中的其中一個第三晶圓的第三連接墊。
在本發明的一實施例中,上述的第一晶圓為系統晶片,第二晶圓為邏輯晶片,且多個第三晶圓與第四晶圓為記憶體晶片。
本發明的半導體封裝結構的製作方法包括以下步驟:首先,形成控制單元,其中控制單元包括垂直堆疊的第一晶圓與第二晶圓。接著,形成記憶單元,其中記憶單元包括垂直堆疊的多個第三晶圓與第四晶圓。然後,將記憶單元接合至控制單元的第二晶圓上,以使記憶單元在半導體封裝結構的法線方向上重疊於控制單元。
在本發明的一實施例中,上述形成控制單元的方法包括以下步驟:將第二晶圓的第二連接墊直接接合至第一晶圓中遠離第一基底的第一連接墊。
在本發明的一實施例中,上述形成記憶單元的方法包括以下步驟:首先,將多個第三晶圓中的其中一個第三晶圓的第三接合墊直接接合至多個第三晶圓中的另一個第三晶圓的第三連接墊。接著,將第四晶圓的第四連接墊直接接合至遠離控制單元的第三晶圓的第三接合墊。
在本發明的一實施例中,上述的多個第三晶圓中的其中一個第三晶圓的第三連接墊直接接合至第二晶圓的第二接合墊。
基於上述,在本發明的實施例的半導體封裝結構及其製作方法中,藉由將記憶單元以垂直堆疊的方式設置在控制單元,因而可縮短記憶單元與控制單元之間的傳輸路徑,進而可提升整體的工作效能。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1繪示為本發明一實施例的半導體封裝結構的剖面示意圖。圖2繪示為圖1的半導體封裝結構的第一晶圓的剖面示意圖。圖3繪示為圖1的半導體封裝結構的第二晶圓的剖面示意圖。圖4繪示為圖1的半導體封裝結構的第三晶圓的剖面示意圖。圖5繪示為圖1的半導體封裝結構的第四晶圓的剖面示意圖。
請先參照圖1,本實施例的半導體封裝結構10包括控制單元10a與記憶單元10b。控制單元10a包括垂直堆疊的第一晶圓100與第二晶圓200。記憶單元10b設置於控制單元10a的第二晶圓200上。記憶單元10b包括垂直堆疊的多個第三晶圓300、300a、300b(圖1示意地繪示以3個為例,但不以此為限)與第四晶圓400。記憶單元10b在半導體封裝結構10的法線方向Z上重疊於控制單元10a。在本實施例中,半導體封裝結構10可以為三維(three-dimensional)的多層堆疊結構,以將具有多層晶圓的控制單元10a與具有多層晶圓的記憶單元10b以垂直的方式堆疊並整合在一起。在本實施例中,具有多層晶圓的記憶單元10b可以為高頻寬記憶體(high bandwidth memory,HBM),但不以此為限。
具體來說,請同時參照圖1與圖2,在本實施例中,第一晶圓100包括第一接合結構110、第一基底120、元件層130、第一矽穿孔150以及第一連接結構160。第一晶圓100具有彼此相對的前側表面FS1與背側表面BS1。其中,前側表面FS1可以為第一連接結構160遠離第一基底120的表面,且背側表面BS1可以為第一接合結構110遠離第一基底120的表面。在本實施例中,第一晶圓100可以為系統晶片(system on chip,SoC),但不以此為限。
詳細來說,在本實施例中,第一接合結構110包括介電層111與第一接合墊112。第一接合墊112設置於介電層111中。第一基底120設置於第一接合結構110上。第一接合墊112的材料可例如是銅,但不以此為限。第一基底120可以為矽晶圓或其它合適的半導體晶圓,但不以此為限。
元件層130設置於第一基底120上。元件層130包括介電層131與半導體元件132。半導體元件132可包括主動元件和/或被動元件,例如電晶體、二極體、電容、電阻、電感等。
第一連接結構160設置於第一基底120上。第一連接結構160包括介電層161與多層第一連接墊162。多層第一連接墊162設置於介電層161中,且多層第一連接墊162中遠離第一基底120的第一連接墊162暴露於前側表面FS1。其中,第一連接墊162的材料可例如是鋁、銅或鎢,但不以此為限。
第一矽穿孔150可貫穿第一基底120、元件層130的介電層131、第一連接結構160的部分介電層161以及第一接合結構110的部分介電層111。第一矽穿孔150具有相對的兩端151、152。其中,端151可直接接觸第一接合結構110的第一接合墊112,且端152可直接接觸第一連接結構160中鄰近第一基底120的第一連接墊162。藉此設計,可使第一連接結構160中鄰近第一基底120的第一連接墊162與第一接合結構110的第一接合墊112之間是以垂直的方式直接透過第一矽穿孔150進行訊號傳輸,且不需要額外設置重佈線層來進行訊號傳輸,因而可以縮短傳輸路徑。
此外,在本實施例中,第一晶圓100還可包括重佈線層(redistribution layer,RDL)170與導電端子180。重佈線層170設置於背側表面BS1上,且重佈線層170可包括介電層171與接墊172。接墊172內埋於介電層171,且可透過第一接合結構110中的導通孔113電性連接至第一接合墊112。介電層171具有開口,以暴露出接墊172。導電端子180設置於介電層171的開口中,以電性連接至接墊172。導電端子180可用於接合至電路板(未繪示),但不以此為限。
請同時參照圖1與圖3,在本實施例中,第二晶圓200可包括第二接合結構210、第二基底220、元件層230、第二內連線層240、第二矽穿孔250以及第二連接結構260。第二晶圓200具有彼此相對的前側表面FS2與背側表面BS2。其中,前側表面FS2可以為第二連接結構260遠離第二基底220的表面,且背側表面BS2可以為第二接合結構210遠離第二基底220的表面。在本實施例中,第二晶圓200可以為邏輯晶片(logic chip),但不以此為限。
詳細來說,在本實施例中,第二接合結構210包括介電層211與第二接合墊212。第二接合墊212內埋於介電層211且暴露於背側表面BS2。第二接合墊212可用來與相鄰的晶圓對接。第二接合墊212的材料可例如是銅,但不以此為限。第二基底220設置於第二接合結構210上。第二基底220可以為矽晶圓或其它合適的半導體晶圓,但不以此為限。
元件層230設置於第二基底220上。元件層230包括介電層231與半導體元件232。半導體元件232可包括主動元件和/或被動元件,例如電晶體、二極體、電容、電阻、電感等。
第二內連線層240設置於第二基底220與元件層230上。第二內連線層240包括介電層241與多層第二金屬化圖案242 (圖1與圖3示意地繪示以4層為例,但不以此為限)。多層第二金屬化圖案242設置於介電層241中且可電性連接至半導體元件232。多層第二金屬化圖案242由背側表面BS2至前側表面FS2的方向可依序分為第一層的金屬化圖案2421、第二層的金屬化圖案2422、第三層的金屬化圖案2423以及第四層的金屬化圖案2424。其中,第二金屬化圖案242的材料可例如是鋁、銅或鎢,但不以此為限。
第二矽穿孔250可貫穿第二基底220、元件層230的介電層231以及第二接合結構210的部分介電層211。第二矽穿孔250具有相對的兩端251、252。其中,端251可直接接觸第二接合結構210的第二接合墊212,且端252可直接接觸多層第二金屬化圖案242的第一層的金屬化圖案2421。藉此設計,可使第二內連線層240中的第一層的金屬化圖案2421與第二接合結構210的第二接合墊212之間是以垂直的方式直接透過第二矽穿孔250進行訊號傳輸,且不需要額外設置重佈線層來進行訊號傳輸,因而可以縮短傳輸路徑並降低功耗,進而具有提升工作效能的效果。在一些實施例中,也可以視實際的設計需求而使端252可直接接觸多層第二金屬化圖案242中的其它層(例如第二層的金屬化圖案2422、第三層的金屬化圖案2423或第四層的金屬化圖案2424),只要使第二內連線層240的金屬化圖案與第二接合結構210的第二接合墊212之間可直接透過第二矽穿孔250進行訊號傳輸,以達到縮短傳輸路徑的效果即可。
第二連接結構260設置於第二內連線層240上。第二連接結構260包括介電層261、第二連接墊262以及導通孔263。第二連接墊262內埋於介電層261且暴露於前側表面FS2。導通孔263貫穿介電層261,以電性連接第二連接墊262與多層第二金屬化圖案242。
在本實施例中,第二晶圓200中的第二連接結構260的第二連接墊262可直接接觸第一晶圓100中遠離第一基底120的第一連接墊162,以縮短第二晶圓200與第一晶圓100之間的傳輸路徑並提升工作效能。在本實施例中,第二晶圓200的前側表面FS2可面向第一晶圓100的前側表面FS1,以使第二晶圓200與第一晶圓100之間是以面對面(face-to-face)的方式配置,但不以此為限。在一些實施例中,也可以視實際的設計需求而使第二晶圓與第一晶圓之間以面對背(face-to-back)的方式配置,如圖6所示。
請同時參照圖1與圖4,在本實施例中,第三晶圓300、300a、300b可包括第三接合結構310、第三基底320、元件層330、第三內連線層340、第三矽穿孔350以及第三連接結構360。第三晶圓300具有彼此相對的前側表面FS3與背側表面BS3。其中,前側表面FS3可以為第三連接結構360遠離第三基底320的表面,且背側表面BS3可以為第三接合結構310遠離第三基底320的表面。在本實施例中,第三晶圓300、300a、300b可以為記憶體晶片(memory chips),例如是動態隨機存取記憶體(dynamic random access memory,DRAM),但不以此為限。
詳細來說,在本實施例中,第三接合結構310包括介電層311與第三接合墊312。第三接合墊312內埋於介電層311且暴露於背側表面BS3。第三接合墊312可用來與相鄰的晶圓對接。第三接合墊312的材料可例如是銅,但不以此為限。第三基底320設置於第三接合結構310上。第三基底320可以為矽晶圓或其它合適的半導體晶圓,但不以此為限。
元件層330設置於第三基底320上。元件層330包括介電層331與半導體元件332。半導體元件332可包括主動元件和/或被動元件,例如電晶體、二極體、電容、電阻、電感等。
第三內連線層340設置於第三基底320與元件層330上。第三內連線層340包括介電層341與多層第三金屬化圖案342 (圖1與圖4示意地繪示以4層為例,但不以此為限)。多層第三金屬化圖案342設置於介電層341中且可電性連接至半導體元件332。多層第三金屬化圖案342由背側表面BS3至前側表面FS3的方向可依序分為第一層的金屬化圖案3421、第二層的金屬化圖案3422、第三層的金屬化圖案3423以及第四層的金屬化圖案3424。其中,第三金屬化圖案342的材料可例如是鋁、銅或鎢,但不以此為限。
第三矽穿孔350可貫穿第三基底320、第三內連線層340的介電層341以及第三接合結構310的部分介電層311。第三矽穿孔350具有相對的兩端351、352。其中,端351可直接接觸第三接合結構310的第三接合墊312,且端352可直接接觸多層第三金屬化圖案342的第一層的金屬化圖案3421。藉此設計,可使第三內連線層340中的第一層的金屬化圖案3421與第三接合結構310的第三接合墊312之間是以垂直的方式直接透過第三矽穿孔350進行訊號傳輸,且不需要額外設置重佈線層來進行訊號傳輸,因而可以縮短傳輸路徑並降低功耗,進而具有提升工作效能的效果。在一些實施例中,也可以視實際的設計需求而使端352可直接接觸多層第三金屬化圖案342中的其它層(例如第二層的金屬化圖案3422、第三層的金屬化圖案3423或第四層的金屬化圖案3424),只要使第三內連線層340中的金屬化圖案與第三接合結構310的第三接合墊312之間可直接透過第三矽穿孔350進行訊號傳輸,以達到縮短傳輸路徑的效果即可。
第三連接結構360設置於第三內連線層340上。第三連接結構360包括介電層361、第三連接墊362以及導通孔363。第三連接墊362內埋於介電層361且暴露於前側表面FS3。導通孔363貫穿介電層361,以電性連接第三連接墊362與多層第三金屬化圖案342。
在本實施例中,第三晶圓300、第三晶圓300a以及第三晶圓300b在半導體封裝結構10的法線方向Z上依序堆疊於第二晶圓200上。其中,第三晶圓300的第三接合墊312可直接接觸第三晶圓300a的第三連接墊362,且第三晶圓300a的第三接合墊312可直接接觸第三晶圓300b的第三連接墊362,以縮短第三晶圓300與第三晶圓300a之間以及第三晶圓300a與第三晶圓300b之間的傳輸路徑並提升工作效能。在本實施例中,第三晶圓300a的前側表面FS3可面向第三晶圓300的背側表面BS3,且第三晶圓300b的前側表面FS3可面向第三晶圓300a的背側表面BS3,以使第三晶圓300a與第三晶圓300之間是以面對背(face-to-back)的方式配置,且使第三晶圓300b與第三晶圓300a之間也是以面對背的方式配置。
此外,在本實施例中,第三晶圓300的第三連接墊362可直接接觸第二晶圓200的第二接合墊212,以縮短第三晶圓300與第二晶圓200之間的傳輸路徑並提升工作效能。在本實施例中,第三晶圓300的前側表面FS3可面向第二晶圓200的背側表面BS2,以使第三晶圓300與第二晶圓200之間是以面對背的方式配置。
請同時參照圖1與圖5,在本實施例中,第四晶圓400包括第四基底420、元件層430、第四內連線層440以及第四連接結構460。第四晶圓400具有彼此相對的前側表面FS4與背側表面BS4。其中,前側表面FS4可以為第四連接結構460遠離第四內連線層440的表面,且背側表面BS4可以為第四基底420遠離第四內連線層440的表面。在本實施例中,第四晶圓400可以為記憶體晶片,例如是動態隨機存取記憶體,但不以此為限。
詳細來說,在本實施例中,第四基底420可以為矽晶圓或其它合適的半導體晶圓,但不以此為限。元件層430設置於第四基底420上。元件層430包括介電層431與半導體元件432。半導體元件432可包括主動元件和/或被動元件,例如電晶體、二極體、電容、電阻、電感等。
第四內連線層440設置於第四基底420與元件層430上。第四內連線層440包括介電層441與多層第四金屬化圖案442 (圖1與圖5示意地繪示以4層為例,但不以此為限)。第四金屬化圖案442設置於介電層441中且可電性連接至半導體元件432。第四金屬化圖案442由背側表面BS4至前側表面FS4的方向可依序分為第一層的金屬化圖案4421、第二層的金屬化圖案4422、第三層的金屬化圖案4423以及第四層的金屬化圖案4424。其中,第四金屬化圖案442的材料可例如是鋁、銅或鎢,但不以此為限。
第四連接結構460設置於第四內連線層440上。第四連接結構460包括介電層461、第四連接墊462以及導通孔463。第四連接墊462內埋於介電層461且暴露於前側表面FS4。導通孔463貫穿介電層461,以電性連接第四連接墊462與多層第四金屬化圖案442。
在本實施例中,第四晶圓400中的第四連接結構460的第四連接墊462可直接接觸第三晶圓300b中的第三接合結構310的第三接合墊312,以縮短第四晶圓400與第三晶圓300b之間的傳輸路徑並提升工作效能。在本實施例中,第四晶圓400的前側表面FS4可面向第三晶圓300b的後側表面BS3,以使第四晶圓400與第三晶圓300b之間是以面對背的方式配置。
在本實施例中,半導體封裝結構10的製作方法包括但不限於以下步驟:首先,將第二晶圓200的第二連接墊262以混合接合(hybrid bonding)的方式直接接合至第一晶圓100中遠離第一基底120的第一連接墊162,以形成控制單元10a;接著,將第三晶圓300a的第三連接墊362以混合接合的方式直接接合至第三晶圓300的第三接合墊312,將第三晶圓300b的第三連接墊362以混合接合的方式直接接合至第三晶圓300a的第三接合墊312,並將第四晶圓400的第四連接墊462以混合接合的方式直接接合至第三晶圓300b的第三接合墊312,以形成記憶單元10b;然後,將第三晶圓300的第三連接墊362以混合接合的方式直接接合至第二晶圓200的第二接合墊212,以使記憶單元10b直接接合至控制單元10a的第二晶圓200上,並使記憶單元10b在半導體封裝結構10的法線方向Z上可重疊於控制單元10a。至此,已大致上製作完成本實施例的半導體封裝結構10。
此外,在本實施例中,第二晶圓200中的第二矽穿孔250是以中途挖孔(via middle)的製程方法製作,也就是說,形成第二矽穿孔250的步驟是在形成元件層230之後且在形成第二內連線層240之前,此時第三矽穿孔350的形狀可例如是倒梯型,如圖3所示。在一些實施例中,第二晶圓中的第二矽穿孔也可以是以後挖孔(via last)的製程方法製作,也就是說,形成第二矽穿孔的步驟是在形成元件層與形成第二內連線層之後,此時第三矽穿孔的形狀可例如是正梯型(未繪示)。
在本實施例中,第三晶圓300、300a、300b中的第三矽穿孔350是以中途挖孔(via middle)的製程方法製作,也就是說,形成第三矽穿孔350的步驟是在形成元件層330之後且在形成第三內連線層340之前,此時第三矽穿孔350的形狀可例如是倒梯型,如圖3所示。
在本實施例中,控制單元10a中的第一晶圓100與第二晶圓200可分別透過第一矽穿孔150與第二矽穿孔250來縮短傳輸路徑,且記憶單元10b中的第三晶圓300、第三晶圓300a以及第三晶圓300b可分別透過各自的第三矽穿孔350來縮短傳輸路徑,但不以此為限。在一些實施例中,可利用一貫穿第一晶圓100與第二晶圓200的矽穿孔來取代第一矽穿孔150與第二矽穿孔250,以縮短控制單元10a中的傳輸路徑,如圖9所示。在一些實施例中,也可利用一貫穿第三晶圓300、第三晶圓300a以及第三晶圓300b的另一矽穿孔來取代各自的第三矽穿孔350,以縮短記憶單元10b中的傳輸路徑,如圖9所示。
在本實施例中,透過混合接合的方式可使相鄰的兩個晶圓以垂直的方式直接接觸且接合,因此可避免因使用凸塊或焊球來進行接合而增加傳輸路徑並提高電阻,以達到縮短傳輸路徑並降低功耗,進而具有提升工作效能、減少整體尺寸的效果。
在本實施例中,以晶圓與晶圓的堆疊來說明可利用混合接合的方式以及矽穿孔來縮短傳輸路徑,以提升工作效能,但本發明並不限制於晶圓與晶圓的堆疊。在一些實施例中,也可將混合接合的方式以及矽穿孔應用於晶片與晶片的堆疊或晶片與晶圓的堆疊。
以下將列舉其他實施例以作為說明。在此必須說明的是,下述實施例沿用前述實施例的元件標號與部分內容,其中採用相同的標號來表示相同或近似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施例,下述實施例不再重複贅述。
圖6繪示為本發明另一實施例的半導體封裝結構的剖面示意圖。圖7繪示為圖6的半導體封裝結構的第一晶圓的剖面示意圖。請同時參照圖1、圖2、圖6以及圖7,本實施例的半導體封裝結構20與圖1中的半導體封裝結構10相似,且本實施例的第一晶圓100a與圖2中的第一晶圓100相似,惟二者主要差異之處在於:在本實施例的半導體封裝結構20中,第二晶圓200與第一晶圓100a之間是以面對背的方式配置。
具體來說,請參照圖6與圖7,在本實施例中,第一晶圓100a包括第一接合結構110a、第一基底120、元件層130、第一矽穿孔150a以及第一連接結構160a。第一晶圓100a具有彼此相對的前側表面FS1與背側表面BS1。其中,前側表面FS1可以為第一連接結構160a遠離第一基底120的表面,且背側表面BS1可以為第一接合結構110a遠離第一基底120的表面。
第一接合結構110a包括介電層111與第一接合墊112a。第一接合墊112a內埋於介電層111且暴露於背側表面BS2。第一基底120設置於第一接合結構110a上。元件層130設置於第一基底120上。元件層130包括介電層131與半導體元件132。半導體元件132可包括主動元件和/或被動元件,例如電晶體、二極體、電容、電阻、電感等。
第一連接結構160a設置於第一基底120與元件層130上。第一連接結構160a可電性連接至元件層130中的半導體元件132。第一連接結構160a包括介電層161與多層第一連接墊162a。多層第一連接墊162a設置於介電層161中。介電層161具有開口,以暴露出多層第一連接墊162a中遠離第一基底120的第一連接墊162a。
第一矽穿孔150a可貫穿第一基底120、元件層130的介電層131以及第一接合結構110a的部分介電層111。第一矽穿孔150a具有相對的兩端151a、152a。其中,端151a可直接接觸第一接合結構110a的第一接合墊112a,且端152a可直接接觸第一連接結構160a中鄰近第一基底120的第一連接墊162a。
此外,在本實施例中,第一晶圓100a還可包括重佈線層170與導電端子180。重佈線層170設置於前側表面FS1上,且重佈線層170可包括介電層171與接墊172。接墊172設置於前側表面FS1,且可透過第一連接結構160a中的導通孔163電性連接至第一連接結構160a中遠離第一基底120的第一連接墊162a。介電層171具有開口,以暴露出接墊172。導電端子180設置於介電層171的開口中,以電性連接至接墊172。導電端子180可用於接合至電路板(未繪示),但不以此為限。
在本實施例中,第二晶圓200中的第二連接結構260的第二連接墊262可直接接觸第一晶圓100a中的第一接合結構110a的第一接合墊112a。也就是說,第二晶圓200的前側表面FS2可面向第一晶圓100a的背側表面BS1,以使第二晶圓200與第一晶圓100a之間是以面對背的方式配置。
圖8繪示為本發明另一實施例的半導體封裝結構的第二晶圓的剖面示意圖。請同時參照圖3與圖8,本實施例的第二晶圓200a與圖3中的第二晶圓200相似,惟二者主要差異之處在於:在本實施例的第二晶圓200a中,元件層230還包括圖案化線路層233。
具體來說,請參照圖8,圖案化線路層233設置於介電層231,且圖案化線路層233可電性連接至半導體元件232。第二矽穿孔250a可貫穿第二基底220、元件層230的部分介電層231以及第二接合結構210的部分介電層211。其中,第二矽穿孔250a的端251a可直接接觸第二接合結構210的第二接合墊212,且第二矽穿孔250a的端252a可直接接觸元件層230的圖案化線路層233。
在一些實施例中,第三晶圓的元件層中也可設置圖案化線路層(未繪示),以使第三晶圓的第三矽穿孔的兩端可分別直接接觸第三接合結構的第三接合墊與元件層的圖案化線路層。
圖9繪示為本發明另一實施例的半導體封裝結構的剖面示意圖。請同時參照圖6與圖9,本實施例的半導體封裝結構30與圖6中的半導體封裝結構10相似,惟二者主要差異之處在於:在本實施例的半導體封裝結構30中,以1個第四矽穿孔155來取代圖6中的第一矽穿孔150a與第二矽穿孔250,並以1個第五矽穿孔355來取代圖6中的2個第三矽穿孔350。
具體來說,請參照圖9,在本實施例中,在將第二晶圓200的前側表面FS2接合至第一晶圓100a的背側表面BS1後,形成第四矽穿孔155,以形成控制單元10a。其中,第四矽穿孔155可貫穿第一晶圓100a的第一連接結構160b的部分介電層161、元件層130的介電層131、第一基底120以及介電層111,且第四矽穿孔155還可延伸並貫穿第二晶圓200的第二內連線層240的介電層241、元件層230的介電層231、第二基底220以及第二接合結構210的部分介電層211。第四矽穿孔155具有相對的兩端1551、1552。其中,端1551可直接接觸第二接合結構210的第二接合墊212,且端1552可直接接觸第一連接結構160b中遠離第二晶圓200的第一連接墊162b。藉此設計,可省略設置圖6中的第一接合墊112a與第二連接墊262,以更加縮短控制單元10a中的第一晶圓100a與第二晶圓200之間的傳輸路徑並降低功耗,進而具有提升工作效能的效果。
在本實施例中,在將第三晶圓300a的前側表面FS3接合至第三晶圓300的背側表面BS3,並將第四晶圓400的前側表面FS4接合至第三晶圓300a的背側表面BS3之後,形成第五矽穿孔355,以形成記憶單元10b。其中,第五矽穿孔355可貫穿第三晶圓300的第三內連線層340的介電層341、元件層330的介電層331、第三基底320以及介電層311,第五矽穿孔355還可延伸並貫穿第三晶圓300a的第三內連線層340的介電層341、元件層330的介電層331、第三基底320以及介電層311,且第五矽穿孔355還可延伸並貫穿第四晶圓400的第四內連線層440的部分介電層441。
在本實施例中,第五矽穿孔355具有相對的兩端3551、3552。其中,端3551可直接接觸第四內連線層440中鄰近第三晶圓300a的第四金屬化圖案442,且端3552可直接接觸第三晶圓300的第三連接結構360的第三連接墊362。藉此設計,可省略設置圖6中的第三晶圓300的第三接合墊312與第三晶圓300a的第三連接墊362,以更加縮短記憶單元10b中的第三晶圓300、第三晶圓300a以及第四晶圓400之間的傳輸路徑並降低功耗,進而具有提升工作效能的效果。
在本實施例中,在形成控制單元10a與記憶單元10b之後,將第三晶圓300的第三連接墊362以混合接合的方式直接接合至第二晶圓200的第二接合墊212,以使記憶單元10b直接接合至控制單元10a的第二晶圓200上,並使記憶單元10b在半導體封裝結構10的法線方向Z上可重疊於控制單元10a。至此,已大致上製作完成本實施例的半導體封裝結構30。
綜上所述,在本發明的實施例的半導體封裝結構及其製作方法中,藉由將記憶單元以垂直堆疊的方式設置在控制單元,因而可縮短記憶單元與控制單元之間的傳輸路徑,進而可提升整體的工作效能。藉由使第二內連線層的金屬化圖案與第二接合結構的第二接合墊之間直接透過第二矽穿孔進行訊號傳輸,因而在第二內連線層的金屬化圖案與第二接合結構的第二接合墊之間可不需要額外設置重佈線層來進行訊號傳輸,進而可縮短傳輸路徑並可提升工作效能。藉由使第三內連線層的金屬化圖案與第三接合結構的第三接合墊之間直接透過第三矽穿孔進行訊號傳輸,因而在第三內連線層的金屬化圖案與第三接合結構的第三接合墊之間可不需要額外設置重佈線層來進行訊號傳輸,進而可縮短傳輸路徑並可提升工作效能。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10、20、30:半導體封裝結構 10a:控制單元 10b:記憶單元 100、100a:第一晶圓 110、110a:第一接合結構 111、131、161、171、211、231、241、261、311、331、341、361、431、441、461:介電層 112、112a:第一接合墊 113、163、263、363、463:導通孔 120:第一基底 130、230、330、430:元件層 132、232、332、432:半導體元件 150、150a:第一矽穿孔 151、151a、152、152a、1551、1552、251、251a、252、252a、351、352、3551、3552:端 155:第四矽穿孔 160、160a、160b:第一連接結構 162、162a、162b:第一連接墊 170:重佈線層 172:接墊 180:導電端子 200、200a:第二晶圓 210:第二接合結構 212:第二接合墊 220:第二基底 233:圖案化線路層 240:第二內連線層 242:第二金屬化圖案 2421、2422、2423、2424、3421、3422、3423、3424、4421、4422、4423、4424:金屬化圖案 250、250a:第二矽穿孔 260:第二連接結構 262:第二連接墊 300、300a、300b:第三晶圓 310:第三接合結構 312:第三接合墊 320:第三基底 340:第三內連線層 342:第三金屬化圖案 350:第三矽穿孔 355:第五矽穿孔 360:第三連接結構 362:第三連接墊 400:第四晶圓 420:第四基底 440:第四內連線層 442:第四金屬化圖案 460:第四連接結構 462:第四連接墊 BS1、BS2、BS3、BS4:背側表面 FS1、FS2、FS3、FS4:前側表面 Z:法線方向
圖1繪示為本發明一實施例的半導體封裝結構的剖面示意圖。 圖2繪示為圖1的半導體封裝結構的第一晶圓的剖面示意圖。 圖3繪示為圖1的半導體封裝結構的第二晶圓的剖面示意圖。 圖4繪示為圖1的半導體封裝結構的第三晶圓的剖面示意圖。 圖5繪示為圖1的半導體封裝結構的第四晶圓的剖面示意圖。 圖6繪示為本發明另一實施例的半導體封裝結構的剖面示意圖。 圖7繪示為圖6的半導體封裝結構的第一晶圓的剖面示意圖。 圖8繪示為本發明另一實施例的半導體封裝結構的第二晶圓的剖面示意圖。 圖9繪示為本發明另一實施例的半導體封裝結構的剖面示意圖。
10:半導體封裝結構
10a:控制單元
10b:記憶單元
100:第一晶圓
110:第一接合結構
112:第一接合墊
120:第一基底
150:第一矽穿孔
151、152、251、252、351、352:端
160:第一連接結構
162:第一連接墊
170:重佈線層
172:接墊
180:導電端子
200:第二晶圓
210:第二接合結構
212:第二接合墊
220:第二基底
240:第二內連線層
2421、3421:金屬化圖案
250:第二矽穿孔
260:第二連接結構
262:第二連接墊
300、300a、300b:第三晶圓
310:第三接合結構
312:第三接合墊
320:第三基底
340:第三內連線層
350:第三矽穿孔
360:第三連接結構
362:第三連接墊
400:第四晶圓
420:第四基底
460:第四連接結構
462:第四連接墊
BS1、BS2、BS3、BS4:背側表面
FS1、FS2、FS3、FS4:前側表面
Z:法線方向

Claims (12)

  1. 一種半導體封裝結構,包括: 控制單元,包括垂直堆疊的第一晶圓與第二晶圓;以及 記憶單元,設置於所述控制單元的所述第二晶圓上,且包括垂直堆疊的多個第三晶圓與第四晶圓; 其中所述記憶單元在所述半導體封裝結構的法線方向上重疊於所述控制單元。
  2. 如請求項1所述的半導體封裝結構,其中所述第一晶圓包括: 第一接合結構,包括第一接合墊; 第一基底,設置於所述第一接合結構上; 第一矽穿孔,貫穿所述第一基底;以及 第一連接結構,設置於所述第一基底上,且包括多層第一連接墊, 其中所述第一矽穿孔的相對兩端分別直接接觸所述第一接合墊與所述第一連接結構中鄰近所述第一基底的第一連接墊。
  3. 如請求項2所述的半導體封裝結構,其中所述第二晶圓包括: 第二接合結構,包括第二接合墊; 第二基底,設置於所述第二接合結構上; 第二內連線層,設置於所述第二基底上,且包括多層第二金屬化圖案; 第二矽穿孔,貫穿所述第二基底;以及 第二連接結構,設置於所述第二內連線層上,且包括第二連接墊, 其中所述第二矽穿孔的相對兩端分別直接接觸所述第二接合墊與所述多層第二金屬化圖案中的其中一層。
  4. 如請求項3所述的半導體封裝結構,其中所述第一晶圓中遠離所述第一基底的第一連接墊直接接觸所述第二晶圓的所述第二連接墊。
  5. 如請求項3所述的半導體封裝結構,其中所述第三晶圓包括: 第三接合結構,包括第三接合墊; 第三基底,設置於所述第三接合結構上; 第三內連線層,設置於所述第三基底上,且包括多層第三金屬化圖案; 第三矽穿孔,貫穿所述第三基底;以及 第三連接結構,設置於所述第三內連線層上,且包括第三連接墊, 其中所述第三矽穿孔的相對兩端分別直接接觸所述第三接合墊與所述多層第三金屬化圖案中的其中一層。
  6. 如請求項5所述的半導體封裝結構,其中所述第四晶圓包括: 第四基底; 第四內連線層,設置於所述第四基底上,且包括多層第四金屬化圖案;以及 第四連接結構,設置於所述第四內連線層上,且包括第四連接墊, 其中遠離所述控制單元的所述第三晶圓的所述第三接合墊直接接觸所述第四晶圓的所述第四連接墊。
  7. 如請求項5所述的半導體封裝結構,其中所述第二晶圓的所述第二接合墊直接接觸所述多個第三晶圓中的其中一個第三晶圓的第三連接墊。
  8. 如請求項1所述的半導體封裝結構,其中所述第一晶圓為系統晶片,所述第二晶圓為邏輯晶片,且所述多個第三晶圓與所述第四晶圓為記憶體晶片。
  9. 一種半導體封裝結構的製作方法,包括: 形成控制單元,其中所述控制單元包括垂直堆疊的第一晶圓與第二晶圓; 形成記憶單元,其中所述記憶單元包括垂直堆疊的多個第三晶圓與第四晶圓;以及 將所述記憶單元接合至所述控制單元的所述第二晶圓上,以使所述記憶單元在所述半導體封裝結構的法線方向上重疊於所述控制單元。
  10. 如請求項9所述的半導體封裝結構的製作方法,其中形成所述控制單元的方法包括: 將所述第二晶圓的第二連接墊直接接合至所述第一晶圓中遠離第一基底的第一連接墊。
  11. 如請求項9所述的半導體封裝結構的製作方法,其中形成所述記憶單元的方法包括: 將所述多個第三晶圓中的其中一個第三晶圓的第三連接墊直接接合至所述多個第三晶圓中的另一個第三晶圓的第三接合墊;以及 將所述第四晶圓的第四連接墊直接接合至遠離所述控制單元的所述第三晶圓的第三接合墊。
  12. 如請求項9所述的半導體封裝結構的製作方法,其中所述多個第三晶圓中的其中一個第三晶圓的第三連接墊直接接合至所述第二晶圓的第二接合墊。
TW111102244A 2022-01-19 2022-01-19 半導體封裝結構及其製作方法 TW202331996A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW111102244A TW202331996A (zh) 2022-01-19 2022-01-19 半導體封裝結構及其製作方法
CN202210104926.XA CN116528591A (zh) 2022-01-19 2022-01-28 半导体封装结构及其制作方法
US17/691,149 US20230230902A1 (en) 2022-01-19 2022-03-10 Semiconductor package structure and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW111102244A TW202331996A (zh) 2022-01-19 2022-01-19 半導體封裝結構及其製作方法

Publications (1)

Publication Number Publication Date
TW202331996A true TW202331996A (zh) 2023-08-01

Family

ID=87161131

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111102244A TW202331996A (zh) 2022-01-19 2022-01-19 半導體封裝結構及其製作方法

Country Status (3)

Country Link
US (1) US20230230902A1 (zh)
CN (1) CN116528591A (zh)
TW (1) TW202331996A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220165669A1 (en) * 2020-11-25 2022-05-26 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device structure, stacked semiconductor device structure and method of manufacturing semiconductor device structure

Also Published As

Publication number Publication date
CN116528591A (zh) 2023-08-01
US20230230902A1 (en) 2023-07-20

Similar Documents

Publication Publication Date Title
US11217563B2 (en) Fully interconnected heterogeneous multi-layer reconstructed silicon device
US10020267B2 (en) 2.5D electronic package
US7556983B2 (en) Thin planar semiconductor device having electrodes on both surfaces and method of fabricating same
US8138015B2 (en) Interconnection in multi-chip with interposers and bridges
JP2014099591A (ja) ブリッジング・ブロックを使用したマルチチップ・モジュール接続
TW201826461A (zh) 堆疊型晶片封裝結構
US20070290300A1 (en) Semiconductor device and method for manufacturing same
TW202032748A (zh) 具有封裝面積縮減的高頻寬晶粒對晶粒互連
JP5016811B2 (ja) 半導体装置
TWI725902B (zh) 半導體封裝結構及其製造方法
TW202101726A (zh) 具有中介件的堆疊半導體封裝件
WO2016165074A1 (zh) 一种芯片
WO2018121195A1 (zh) 一种封装芯片及基于封装芯片的信号传输方法
TW202011541A (zh) 半導體封裝
TWI715131B (zh) 三維積體電路電源網與其形成方法
TW202331996A (zh) 半導體封裝結構及其製作方法
TW201916318A (zh) 半導體裝置
CN116646335A (zh) 一种封装互联结构、制备方法及电子系统
CN114512456A (zh) 线路基板结构及其制造方法
TWI705547B (zh) 晶片封裝結構及其製造方法
CN112397475A (zh) 具有微细间距硅穿孔封装的扇出型封装晶片结构及单元
US20220149007A1 (en) Chip packaging structure and method
TWI776710B (zh) 中介層及半導體封裝
TWI739413B (zh) 半導體裝置及其製造方法
TWI768970B (zh) 晶圓堆疊結構及其製造方法