TW202303855A - 積體電路的形成方法 - Google Patents

積體電路的形成方法 Download PDF

Info

Publication number
TW202303855A
TW202303855A TW111113677A TW111113677A TW202303855A TW 202303855 A TW202303855 A TW 202303855A TW 111113677 A TW111113677 A TW 111113677A TW 111113677 A TW111113677 A TW 111113677A TW 202303855 A TW202303855 A TW 202303855A
Authority
TW
Taiwan
Prior art keywords
semiconductor
layer
sacrificial
gate
dielectric layer
Prior art date
Application number
TW111113677A
Other languages
English (en)
Inventor
林志昌
潘冠廷
陳仕承
張榮宏
張羅衡
姚茜甯
江國誠
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202303855A publication Critical patent/TW202303855A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L29/42392Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823412MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6653Unipolar field-effect transistors with an insulated gate, i.e. MISFET using the removal of at least part of spacer, e.g. disposable spacer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66469Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with one- or zero-dimensional channel, e.g. quantum wire field-effect transistors, in-plane gate transistors [IPG], single electron transistors [SET], Coulomb blockade transistors, striped channel transistors

Abstract

形成全繞式閘極電晶體的方法包括形成多個半導體奈米片。方法包括形成覆層內側間隔物於電晶體的源極區與電晶體的閘極區之間。方法包括形成片狀物內側間隔物於半導體奈米片之間,且片狀物內側間隔物的沉積製程與覆層內側間隔物的沉積製程分開。

Description

積體電路的形成方法
本發明實施例關於半導體製作,更特別關於與全繞式閘極電晶體的半導體奈米片相關的間隔物層。
增加電子裝置(如智慧型手機、平板電腦、桌機、筆記型電腦、或許多其他種類的電子裝置)中的計算能力的需求不斷提高。積體電路提供這些電子裝置所需的計算能力。增加積體電路中的計算能力的方法之一,係增加半導體基板的給定面積中所能包含的電晶體與其他積體電路結構的數目。
全繞式閘極電晶體可幫助增加計算能力,因為全繞式閘極電晶體非常小,且比習知電晶體改良更多功能。全繞式閘極電晶體可包括多個半導體奈米片或奈米線,其可作為電晶體所用的通道區。然而,目前難以有效絕緣半導體奈米片。
在一實施例中,積體電路的形成方法包括形成多個半導體奈米片的堆疊,且半導體奈米片對應全繞式閘極電晶體的多個通道區;形成第一組成的多個犧牲半導體奈米片於半導體奈米片之間;以及形成第二組成的犧牲半導體覆層以接觸半導體奈米片的堆疊與犧牲半導體奈米片,且第二組成與第一組成不同。方法包括以第一蝕刻製程使犧牲半導體覆層凹陷,以露出半導體奈米片的部分;以及形成覆層內側間隔物於使犧牲半導體覆層凹陷所露出的半導體奈米片的部分上。方法包括以第二蝕刻製程使犧牲半導體奈米片凹陷,以移除犧牲半導體奈米片的部分;以及形成個別的片狀物內側間隔物,以取代每一犧牲半導體奈米片的凹陷部分。
在一實施例中,積體電路的形成方法包括形成多個半導體奈米片以對應全繞式閘極電晶體的通道區;以第一沉積製程形成多個片狀物內側間隔物,其各自位於個別成對的半導體奈米片之間;以及以第二沉積製程形成覆層內側間隔物以接觸每一半導體奈米片與片狀物內側間隔物。方法包括形成電晶體的源極區以接觸半導體奈米片、片狀物內側間隔物、與覆層內側間隔物;沉積電晶體的閘極介電層於半導體奈米片之上以及片狀物內側間隔物之上;以及沉積電晶體的閘極金屬於閘極介電層之上與半導體奈米片之間。
在一實施例中,積體電路包括全繞式閘極電晶體,其包括源極區;汲極區;以及多個半導體奈米片,對應電晶體的通道區且各自延伸於源極區與汲極區之間。電晶體包括覆層內側間隔物,垂直延伸並接觸源極區與每一半導體奈米片;以及多個片狀物內側間隔物,各自位於個別成對的半導體奈米片之間並接觸覆層內側間隔物與源極區。電晶體包括閘極介電層,位於半導體奈米片上;以及閘極金屬,位於閘極介電層之上與半導體奈米片之間。
下述內容說明積體電路晶粒中的多種層狀物與結構所用的許多厚度與材料。具體尺寸與材料作為各種實施例的例子。本技術領域中具有通常知識者依據本發明實施例,在不偏離本發明實施例的範疇下可採用其他尺寸和材料。
下述內容提供的不同實施例或實例可實施本發明的不同結構。特定構件與排列的實施例係用以簡化本發明而非侷限本發明。舉例來說,形成第一構件於第二構件上的敘述包含兩者直接接觸,或兩者之間隔有其他額外構件而非直接接觸。此外,本發明之多種例子中可重複標號,但這些重複僅用以簡化與清楚說明,不代表不同實施例及/或設置之間具有相同標號之單元之間具有相同的對應關係。
此外,空間性的相對用語如「下方」、「其下」、「較下方」、「上方」、「較上方」、或類似用語可用於簡化說明某一元件與另一元件在圖示中的相對關係。空間性的相對用語可延伸至以其他方向使用之元件,而非侷限於圖示方向。元件亦可轉動90°或其他角度,因此方向性用語僅用以說明圖示中的方向。
在下述內容中,說明具體細節以利理解一些創造性實施例。然而,本技術領域中具有通常知識者可在沒有這些具體細節的情況下實現各種實施例。在其他例子中,不詳述電子構件與製作技術相關的常見結構,以避免非必要地混淆本發明實施例的說明。
除非內容特別提及,說明書全文與請求項中的用語「包含」指的是開放式的包含,比如「包含但不限於」。
順序性的用語如第一、第二、與第三等等不必然有順序上的意義,其僅用於區隔多個步驟或結構。
在說明書中,「一實施例」或「實施例」指的是至少一實施例所包含的特定結構或特徵。如此一來,在不同段落中提到的「一實施例」或「實施例」不必然為相同實施例。此外,特定結構與特性可以任何適當的方式結合於一或多個實施例中。
除非內容另有明確定義,否則說明書與請求項中的單數形式「一」,「一個」、與「該」包括複數個。值得注意的是用語「或」通常指的是「及/或」,除非內容另有明確定義。
本發明實施例提供的積體電路包括全繞式閘極電晶體,其各自具有多個半導體奈米片以對應電晶體的通道區。本發明實施例可提供不同組成與不同蝕刻特性的犧牲半導體區,以改良半導體奈米片所用的介電間隔物。第一犧牲半導體區對應最後自半導體奈米片之間移除的半導體材料。第二犧牲半導體區對應橫向圍繞半導體奈米片堆疊(最後被移除之前)的半導體覆層。由於第一犧牲半導體區與第二犧牲半導體區具有不同組成,因此可選擇性蝕刻上述兩者以形成高品質的介電間隔物。此方法具有許多優點,包括蝕刻製程時不損傷頂部奈米片、比習知方法更能改善電晶體的交流電效能、合併點的覆層完整性高、且不需處理第一犧牲半導體區與第二犧牲半導體區之間的凹陷負載。上述優點使電晶體具有較佳效能,並改善製程良率。
圖1A至1W係一實施例中,積體電路100於連續的製程中間階段的透視圖。圖1A至1W係產生積體電路(含有全繞式閘極奈米片電晶體)的例示性製程。圖1A至1W顯示如何依據本發明實施例的概念,以簡單有效的製程形成電晶體。在不偏離本發明範疇的情況下,可採用其他製程步驟與製程步驟的組合。
全繞式閘極電晶體結構的圖案化方法可為任何合適方法。舉例來說,可採用一或多道光微影製程圖案化結構,包括雙重圖案化或多重圖案化製程。一般而言,雙重圖案化或多重圖案化製程可結合光微影與自對準製程,其產生的圖案間距小於採用單一的直接光微影製程所得的圖案間距。舉例來說,一實施例形成犧牲層於基板上,並採用光微影製程圖案化犧牲層。採用自對準製程以沿著圖案化的犧牲層側部形成間隔物。接著移除犧牲層,而保留的間隔物之後可用於圖案化全繞式閘極結構。
在圖1A中,積體電路100包括半導體基板102。在一實施例中,基板102包括單晶半導體層於至少一表面部分上。基板102可包括單晶半導體材料,比如但不限於矽、鍺、矽鍺、砷化鎵、銻化銦、磷化鎵、銻化鎵、砷化鋁銦、砷化鎵銦、磷化鎵銻、砷化鎵銻、或磷化銦。在此處所述的製程例子中,基板102包括矽。但在不偏離本發明實施例的範疇的情況下,基板102可採用其他半導體材料。
基板102可包括表面區與一或多個緩衝層(未圖示)。緩衝層可用於使基板的晶格常數逐漸改變至源極/汲極區的晶格常數。緩衝層的組成可為磊晶成長的單晶半導體材料,比如但不限於矽、鍺、鍺錫、矽鍺、砷化鎵、銻化銦、磷化鎵、銻化鎵、砷化銦鋁、砷化銦鎵、磷化鎵銻、砷化鎵銻、氮化鎵、磷化鎵、或磷化銦。基板102可包括適於摻雜雜質(如p型或n型導電性的雜質)的多種區域。舉例來說,摻質可為n型電晶體所用的硼如二氟化硼,或p型電晶體所用的磷。
積體電路100包括多個半導體奈米片104或奈米線。半導體奈米片為導體材料層。半導體奈米片104對應此處說明的製程所得的全繞式閘極電晶體的通道區。半導體奈米片104可形成於基板102上。半導體奈米片104可包括一或多層的矽、鍺、矽鍺、砷化鎵、銻化銦、磷化鎵、銻化鎵、砷化鋁銦、砷化鎵銦、磷化鎵銻、砷化鎵銻、或磷化銦。在一實施例中,半導體奈米片104與基板102為相同的半導體材料。在不偏離本發明實施例的範疇的情況下,半導體奈米片104可採用其他半導體材料。在此處所述的非限制性主要例子中,半導體奈米片104與基板102為矽。
積體電路100包括多個犧牲半導體奈米片106位於半導體奈米片104之間。犧牲半導體奈米片106與半導體奈米片104包括不同的半導體材料。在一例中,半導體奈米片104可包括矽,而犧牲半導體奈米片106可包括矽鍺。在一例中,矽鍺的犧牲半導體奈米片106可包含20%至30%的鍺。但在不偏離本發明實施利的範疇的情況下,可採用其他濃度的鍺。可選擇矽鍺的犧牲半導體奈米片106中的鍺濃度,以與後續形成的矽鍺犧牲覆層中的鍺濃度不同。可選擇犧牲半導體奈米片106與犧牲覆層的材料組成,以達不同的蝕刻特性。此方法的目的與優點將詳述於下。
在一實施例中,半導體奈米片104與犧牲半導體奈米片106的形成方法,係自半導體基板102交錯進行磊晶成長製程。舉例來說,第一磊晶成長製程可形成最下側的犧牲半導體奈米片106於基板102的上表面上。第二磊晶成長製程可形成最下側的半導體奈米片104於最下側的犧牲半導體奈米片106的上表面上。第三磊晶成長製程可形成第二下側的犧牲半導體奈米片106於最下側的半導體奈米片104的頂部上。進行交錯的磊晶成長製程,直到形成選定數目的半導體奈米片104與犧牲半導體奈米片106。
在圖1A中,顯示3個半導體奈米片104。然而實際上,可採用多於或少於3個半導體奈米片104。舉例來說,全繞式閘極電晶體可各自包括3至20個半導體奈米片104。在不偏離本發明實施例的範疇的情況下,可採用其他數目的半導體奈米片104。
半導體奈米片104的垂直厚度可介於2 nm至15 nm之間。犧牲半導體奈米片106的厚度可介於5 nm至15 nm之間。在不偏離本發明實施例的範疇的情況下,半導體奈米片104與犧牲半導體奈米片106可採用其他厚度與材料。
在一實施例中,犧牲半導體奈米片106對應具有第一半導體組成的第一犧牲磊晶半導體區。在後續步驟中,將移除犧牲半導體奈米片106並置換為其他材料與結構,因此視作犧牲半導體奈米片。
在圖1B中,形成溝槽108於犧牲半導體奈米片106、半導體奈米片104、與基板102中。溝槽的形成方法可沉積硬遮罩層110於頂部的犧牲半導體奈米片106上。可採用標準光微影製程圖案化與蝕刻硬遮罩層110。在圖案化與蝕刻硬遮罩層110之後,蝕刻硬遮罩層110未覆蓋的犧牲半導體奈米片106、半導體奈米片104、與基板102。蝕刻製程可形成溝槽108。蝕刻製程可包括多個蝕刻步驟。舉例來說,第一蝕刻步驟可蝕刻頂部的犧牲半導體奈米片。第二蝕刻步驟可蝕刻頂部的半導體奈米片104。可重複交錯的蝕刻步驟,直到蝕刻露出區域中的所有犧牲半導體奈米片106與半導體奈米片104。最終的蝕刻步驟可蝕刻基板102。在其他實施例中,可由單一蝕刻製程形成溝槽108。
溝槽108定義半導體奈米片104與犧牲半導體奈米片106的三個柱狀物或堆疊。這些柱狀物或堆疊各自對應分開的全繞式閘極電晶體,其可由此處所述的後續製程步驟形成。具體而言,每一柱狀物或堆疊中的半導體奈米片104將對應特定全繞式閘極奈米片電晶體的通道區。
硬遮罩層110可包括鋁、氧化鋁、氮化矽、與其他合適材料的一或多者。硬遮罩層110的厚度可介於5 nm至50 nm之間。硬遮罩層110的沉積方法可為物理氣相沉積製程、原子層沉積製程、化學氣相沉積製程、或其他合適的沉積製程。在不偏離本發明實施例的範疇的情況下,硬遮罩層110可具有其他厚度、材料、與其他製程。
在圖1C中,可形成淺溝槽隔離區於溝槽108中。淺溝槽隔離區的形成方法可為沉積介電材料於溝槽108中,並使沉積的介電材料凹陷。凹陷的介電材料的上表面低於最低的犧牲半導體奈米片106。
可採用淺溝槽隔離區112以分開獨立的電晶體或電晶體組,而電晶體與半導體基板102一起形成。淺溝槽隔離區112所用的介電材料可包括氧化矽、氮化矽、氮氧化矽、碳氮氧化矽、碳氮化矽、氟矽酸鹽玻璃、或低介電常數的介電材料,其形成方法可為低壓化學氣相沉積、電漿輔助化學氣相沉積、或可流動的化學氣相沉積。在不偏離本發明實施例的範疇的情況下,淺溝槽隔離區112可採用其他材料與結構。
在圖1D中,沉積犧牲半導體覆層114於半導體奈米片104與犧牲半導體奈米片106的側壁之上以及硬遮罩層110之上。犧牲半導體覆層114定義間隙116於相鄰的半導體奈米片柱狀物的犧牲半導體覆層114之間。犧牲半導體覆層114的形成方法可為自半導體奈米片104、犧牲半導體奈米片106、與硬遮罩層110磊晶成長。在其他實施例中,犧牲半導體覆層114的沉積方法可為化學氣相沉積製程。在不偏離本發明實施例的範疇的情況下,可採用其他製程沉積犧牲半導體覆層114。
在一實施例中,犧牲半導體覆層包括矽鍺。具體而言,犧牲半導體覆層114包括矽鍺,其鍺濃度不同於犧牲半導體奈米片106的鍺濃度。如上所述,一例中的犧牲半導體奈米片106包括10%至20%的鍺。在一例中,犧牲半導體覆層114中的鍺濃度介於30%至50%之間。換言之,犧牲半導體覆層114中的鍺濃度比犧牲半導體奈米片106的鍺濃度高20%至40%。此組成差異可達選擇性蝕刻,其蝕刻犧牲半導體覆層114的速率與犧牲半導體奈米片106的速率不同。在不偏離本發明實施例的範疇的情況下,犧牲半導體覆層114可包括其他濃度、材料、或組成。
在圖1E中,形成混合鰭狀結構118於犧牲半導體覆層114之間的間隙116中。混合鰭狀結構118包括介電層120與介電層122。在一實施例中,介電層120包括氮化矽。在一實施例中,介電層122包括氧化矽。介電層120可沉積於淺溝槽隔離區112之上與犧牲半導體覆層114的側壁之上。可沉積介電層122於間隙116中的介電層120上,以填入犧牲半導體覆層114之間的其餘空間。介電層122之下的介電層120的沉積方法可為化學氣相沉積、原子層沉積、或其他合適的沉積製程。在沉積介電層120及122之後,可由化學機械平坦化製程平坦化混合鰭狀結構118。在不偏離本發明實施例的範疇的情況下,混合鰭狀結構118可採用其他材料或沉積製程。
在圖1F中,進行第一蝕刻製程以自硬遮罩層110的頂部移除犧牲半導體覆層114。第一蝕刻製程可包含非等向蝕刻,其向下選擇性蝕刻。第一蝕刻製程可包括濕蝕刻或乾蝕刻。可在無遮罩的情況下進行第一蝕刻製程。第一蝕刻製程可露出硬遮罩層110的上表面。
在圖1F中,進行第二蝕刻製程使混合鰭狀結構118的上表面凹陷。具體而言,可進行時控蝕刻使混合鰭狀結構118的上表面降低到低於硬遮罩層110的底部。第二蝕刻製程可包括濕蝕刻、乾蝕刻、或任何合適蝕刻,使混合鰭狀結構118凹陷至選定深度。
在圖1G中,沉積高介電常數的介電層124於混合鰭狀結構118上。高介電常數的介電層124可包含氧化鉿、氧化鉿矽、氮氧化鉿矽、氧化鉿鉭、氧化鉿鈦、氧化鉿鋯、氧化鋯、氧化鋁、氧化鈦、氧化鉿、氧化鋁合金、其他合適的高介電常數的介電材料、及/或上述之組合。高介電常數的介電層124的形成方法可為化學氣相沉積、原子層沉積、或任何合適方法。可進行平坦化製程如化學機械研磨製程,以平坦化高介電常數的介電層124的上表面。高介電常數的介電層124可視作混合鰭狀結構118所用的蓋層。在不偏離本發明實施例的範疇的情況下,高介電常數的介電層124可採用其他製程與材料。
在圖1H中,進行蝕刻製程以移除硬遮罩層110、使犧牲半導體覆層114凹陷、以及自奈米片堆疊移除頂部的犧牲半導體奈米片106。可進行一或多步的蝕刻製程。一或多步的蝕刻製程相對於高介電常數的介電層124的材料,可選擇性蝕刻硬遮罩、犧牲半導體覆層114、與犧牲半導體奈米片106的材料。綜上所述,在使其他層凹陷或移除其他層時,圖1H中的高介電常數的介電層124維持向上凸起而實質上不變。一或多個蝕刻步驟可包括濕蝕刻、乾蝕刻、時控蝕刻、或其他種類的蝕刻製程。
在圖1I中,沉積多晶矽層126於犧牲半導體覆層114、頂部的半導體奈米片104、與高介電常數的介電層124上。多晶矽層126的厚度可介於20 nm至100 nm之間。多晶矽層126的沉積方法可為磊晶成長、化學氣相沉積製程、物理氣相沉積製程、或原子層沉積製程。在不偏離本發明實施例的範疇的情況下,多晶矽層126可採用其他厚度或沉積製程。
在圖1I中,沉積介電層128於多晶矽層126上,並形成介電層130於介電層128上。在一例中,介電層128包括氮化矽。在一例中,介電層130包括氧化矽。介電層128及130的沉積方法可為化學氣相沉積。介電層128的厚度可介於5 nm至15 nm之間。介電層130的厚度可介於15 nm至50 nm之間。在不偏離本發明實施例的範疇的情況中,介電層128及130可採用其他厚度、材料、或沉積製程。
可圖案化與蝕刻介電層128及130以形成多晶矽層126所用的硬遮罩。介電層128及130的圖案化與蝕刻方法可採用標準光微影製程。在圖案化與蝕刻介電層128及130以形成硬遮罩之後,蝕刻多晶矽層126以保留直接位於介電層128及130之下的多晶矽,以形成多晶矽鰭狀物。
在一實施例中,可在沉積多晶矽層126之前沉積薄介電層131。薄介電層131的厚度可介於1 nm至5 nm之間。薄介電層131可包括氧化矽。在不偏離本發明實施例的範疇的情況下,薄介電層131可採用其他材料、沉積製程、或厚度。
在圖1J中,沉積閘極間隔物層132於犧牲半導體覆層114與頂部的半導體奈米片104的露出上表面之上,以及多晶矽層126與介電層128的側壁之上。在一例中,閘極間隔物層132包括碳氮氧化矽。閘極間隔物層132的沉積方法可為化學氣相沉積、物理氣相沉積、或原子層沉積。在不偏離本發明實施例的範疇的情況下,閘極間隔物層132可採用其他材料與沉積製程。
在準備成長源極與汲極區時可進行蝕刻製程,而閘極間隔物層132可作為蝕刻犧牲半導體覆層114、半導體奈米片104、與犧牲半導體奈米片106的部分所用的遮罩,如下詳述。在形成閘極間隔物層132之後,進行非等向蝕刻製程以向下選擇性蝕刻。蝕刻不直接位於閘極間隔物層132與多晶矽層126之下的犧牲半導體覆層114、半導體奈米片104、與犧牲半導體奈米片106的部分。蝕刻結果為露出淺溝槽隔離區112與基板102的部分。
相對於多種半導體層,高介電常數的介電層124的蝕刻速率較慢。這造成只蝕刻約一半的露出的高介電常數的介電層124。綜上所述,蝕刻製程時實質上不蝕刻高介電常數的介電層124之下的混合鰭狀結構118。
在圖1K中,進行蝕刻製程,其相對於犧牲半導體奈米片106與半導體奈米片104可使犧牲半導體覆層114凹陷。蝕刻製程可採用化學浴,其相對於犧牲半導體奈米片106與半導體奈米片104可選擇性蝕刻犧牲半導體覆層114。如上所述,一例中的犧牲半導體覆層114為矽鍺且鍺濃度明顯高於犧牲半導體奈米片106的鍺濃度。此組成差異可相對於犧牲半導體奈米片106而選擇性蝕刻犧牲半導體覆層114。綜上所述,圖1K的蝕刻製程可使犧牲半導體覆層114凹陷,而不明顯蝕刻犧牲半導體奈米片106與半導體奈米片104。
在圖1L中,沉積與圖案化覆層內側間隔物134的層狀物。覆層內側間隔物134的層狀物的沉積方法可為原子層沉積、化學氣相沉積、物理氣相沉積、或另一合適的沉積製程。在沉積覆層內側間隔物134的層狀物之後,採用閘極間隔物層132作為遮罩並蝕刻覆層內側間隔物層。綜上所述,可完全移除覆層內側間隔物134的層狀物,除了直接位於閘極間隔物層132之下的部分。在一例中,覆層內側間隔物134的層狀物為碳氮氧化矽,但相對於閘極間隔物層132的材料的多種元素濃度不同。因此相對於閘極間隔物層132,可選擇性蝕刻覆層內側間隔物134的層狀物。在不偏離本發明實施例的範疇的情況下,覆層內側間隔物134的層狀物可採用其他材料或沉積製程。
在圖1M中,進行蝕刻製程,可相對於犧牲半導體覆層114與半導體奈米片104使犧牲半導體奈米片106凹陷。蝕刻製程可採用化學浴,其相對於犧牲半導體覆層114與半導體奈米片104,可選擇性蝕刻犧牲半導體奈米片106。如上所述,一例中的犧牲半導體奈米片106為矽鍺,其鍺濃度明顯低於犧牲半導體覆層114的鍺濃度。此組成差異可相對於犧牲半導體覆層114而選擇性蝕刻犧牲半導體奈米片106。綜上所述,圖1M的蝕刻製程可使犧牲半導體奈米片106凹陷,而不明顯蝕刻犧牲半導體覆層114與半導體奈米片104。時控的蝕刻製程可使犧牲半導體奈米片106凹陷,而不完全移除犧牲半導體奈米片106。可採用凹陷製程,使形成內側片狀物間隔物層於半導體奈米片104之間(即移除犧牲半導體奈米片106的位置)的步驟可行。
在圖1N中,沉積片狀物內側間隔物136的層狀物於半導體奈米片104之間。片狀物內側間隔物136的層狀物的沉積方法可為原子層沉積製程、化學氣相沉積製程、或其他合適製程。在一例中,片狀物內側間隔物136的層狀物包括氮化矽。在沉積片狀物內側間隔物136的層狀物之後可進行蝕刻製程,其採用閘極間隔物層132作為遮罩。蝕刻製程可移除片狀物內側間隔物136的層狀物,除了直接位於閘極間隔物層132之下的部分。
以此處所述的方式沉積覆層內側間隔物134的層狀物與片狀物內側間隔物136的層狀物的優點之一,係覆層內側間隔物134的層狀物與片狀物內側間隔物136的層狀物之間不存在空洞或間隙。使犧牲半導體覆層114與犧牲半導體奈米片106選擇性凹陷的製程,可造成上述結果。
在圖1O中,形成源極/汲極區138。源極/汲極區138包括半導體材料。可自半導體奈米片104磊晶成長源極/汲極區138。可自半導體奈米片104或基板102磊晶成長源極/汲極區138。在n型電晶體的例子中,源極/汲極區138可摻雜n型摻質物種。在p型電晶體的例子中,源極/汲極區138可摻雜p型摻質物種。在磊晶成長時可進行原位摻雜。混合鰭狀結構118可作為相鄰電晶體的源極/汲極區138之間的電性隔離物。
在圖1P中,進行蝕刻製程以自多晶矽層126上移除介電層128及130。蝕刻製程亦可移除閘極間隔物層132的一部分。可採用多道蝕刻步驟以移除介電層128及130與閘極間隔物層132的部分。
在圖1P中,沉積介電層140於源極/汲極區138與高介電常數的介電層124上。介電層140可包括氮化矽或碳氮氧化矽。介電層140的沉積方法可為化學氣相沉積、原子層沉積、或其他合適製程。在一實施例中,沉積層間介電層142於介電層140上。層間介電層142可包括氧化矽。層間介電層142的沉積方法可為化學氣相沉積、原子層沉積、或其他合適製程。在不偏離本發明實施例的範疇的情況下,介電層140與層間介電層142可採用其他材料與製程。
在圖1Q中,進行蝕刻製程使多晶矽層126凹陷。凹陷製程可移除約一半厚度的多晶矽層126。在凹陷製程之後,可形成並圖案化遮罩143於層間介電層142、閘極間隔物層132、與多晶矽層126上。遮罩143的圖案可露出右側上的高介電常數的介電層124。之後可進行蝕刻製程使多晶矽層126進一步凹陷,並移除露出的高介電常數的介電層124的一部分。遮罩143可包含光阻、硬遮罩、或硬遮罩與光阻的組合。
圖1Q未顯示積體電路100的前景中的源極/汲極區138、層間介電層142、介電層140、閘極間隔物層132、覆層內側間隔物134的層狀物、或片狀物內側間隔物136的層狀物,以利顯示使多晶矽層126與高介電常數的介電層124凹陷的步驟。儘管如此,省略的結構仍存在於圖1Q所示的製程階段中。這些結構亦省略於圖1R至1U中,但這些結構仍存在於對應的製程階段。
在圖1R中,移除遮罩143與光阻。亦可移除薄介電層131。移除上述層狀物的方法可為一或多道蝕刻製程,包括濕蝕刻、乾蝕刻、或其他種類的蝕刻製程。
在圖1S中,移除犧牲半導體奈米片106與犧牲半導體覆層114。可在第一蝕刻步驟中移除犧牲半導體覆層114,接著可在第二蝕刻步驟中移除犧牲半導體奈米片106。第一蝕刻步驟與第二蝕刻步驟相對於半導體奈米片104的材料,可選擇性蝕刻對應的層狀物。在其他實施例中,可採用單一蝕刻製程移除犧牲半導體覆層114與犧牲半導體奈米片106。
在蝕刻製程之後,犧牲半導體結構不再覆蓋半導體奈米片104。閘極介電層與閘極金屬結構現在可形成於半導體奈米片周圍,如後續圖式所示。如上所述,覆層內側間隔物134、片狀物內側間隔物136、源極/汲極區138、與介電層140、層間介電層142、及閘極間隔物層132仍存在於前景中,但未顯示於圖1S中以清楚顯示移除犧牲半導體覆層114與犧牲半導體奈米片106的步驟。
在圖1T中,沉積閘極介電層146於半導體奈米片104的露出表面上。圖式中的閘極介電層146僅為單層,但實際上的閘極介電層146可包含多個介電層。舉例來說,閘極介電層146可包括界面介電層以直接接觸半導體奈米片104。閘極介電層146可包括高介電常數的閘極介電層位於界面介電層上。界面介電層與高介電常數的閘極介電層可一起形成全繞式閘極奈米片電晶體所用的閘極介電層。
界面介電層可包括介電材料如氧化矽、氮化矽、或其他合適的介電材料。界面介電層相對於高介電常數的介電層(如電晶體的閘極介電層所用的氧化鉿或其他高介電常數的介電材料),可具有較低的介電常數。
界面介電層的形成方法可為熱氧化製程、化學氣相沉積製程、或原子層沉積製程。界面介電層的厚度可介於0.5 nm至2 nm。界面介電層的厚度選擇的考量之一為保留足夠空間於半導體奈米片104之間以用於金屬閘極,如下詳述。在不偏離本發明實施例的範疇的情況下,界面介電層可採用其他材料、沉積製程、或厚度。
高介電常數的閘極介電層與界面介電層可物理分隔半導體奈米片104與後續步驟所沉積的閘極金屬。高介電常數的閘極介電層與界面介電層可隔離閘極金屬與半導體奈米片104 (對應電晶體的通道區)。
高介電常數的閘極介電層包括一或多層的介電材料如氧化鉿、氧化鉿矽、氮氧化鉿矽、氧化鉿鉭、氧化鉿鈦、氧化鉿鋯、氧化鋯、氧化鋁、氧化鈦、氧化鉿-氧化鋁合金、其他合適的高介電常數的介電材料、及/或上述之組合。高介電常數的閘極介電層的形成方法可為化學氣相沉積、原子層沉積、或任何合適方法。在一實施例中,高介電常數的閘極介電層的形成方法可採用高順應性的沉積製程如原子層沉積,以確保厚度一致的閘極介電層包覆每一半導體奈米片104。在一實施例中,高介電常數的閘極介電層的厚度為約1 nm至約3 nm。在不偏離本發明實施例的範疇的情況下,高介電常數的閘極介電層可採用其他厚度、沉積製程、或材料。高介電常數的閘極介電層可包括含氧化鉿與偶極摻雜(含鑭與鎂)的第一層,以及含較高介電常數的結晶氧化鋯的第二層。
在沉積閘極介電層146之後,可沉積閘極金屬148。閘極金屬148圍繞半導體奈米片104。實際上,閘極金屬148接觸閘極介電層146。閘極金屬148位於半導體奈米片104之間。換言之,閘極金屬148完全圍繞半導體奈米片104。因此與半導體奈米片104相關的電晶體可稱作全繞式閘極電晶體。
圖式中的所有閘極金屬148為單一金屬層,但實際上的閘極金屬148可包含多個金屬層。舉例來說,閘極金屬148可包括一或多個非常薄的功函數金屬層以接觸閘極介電層146。薄功函數層可包括氮化鈦、氮化鉭、或適於提供電晶體所用的選定功函數的其他導電材料。閘極金屬148可進一步包括閘極填充材料以對應閘極金屬148的主要部分。閘極填充材料可包括鈷、鎢、鋁、或其他合適的導電材料。閘極金屬148的層狀物的沉積方法可為物理氣相沉積、原子層沉積、化學氣相沉積、或其他合適的沉積製程。
在圖1U中,進行蝕刻製程使閘極金屬148凹陷。具體而言,閘極金屬148凹陷,使閘極金屬148的上表面低於高介電常數的介電層124的上表面。高介電常數的介電層124電性隔離最左側的半導體奈米片104的堆疊相關的電晶體的閘極金屬以及中間與右側的半導體奈米片104的堆疊相關的電晶體的閘極金屬。在圖1U中,沉積蓋層150於閘極金屬148的頂部上。蓋層150可包括碳氮化矽、氮化矽、與碳氮氧化矽的一或多者。蓋層150的沉積方法可為化學氣相沉積、原子層沉積、或其他合適製程。
圖1V再次顯示前景中的源極/汲極區138、覆層內側間隔物134、閘極間隔物層132、介電層140、與層間介電層142。在圖1V中,溝槽152形成於層間介電層142中。溝槽152露出源極/汲極區138,因此可形成金屬接點以接觸源極/汲極區138。溝槽152的形成方法可採用標準光微影技術,其包括遮罩與蝕刻層間介電層142以露出源極/汲極區138。
在圖1W中,形成源極與汲極接點154於層間介電層142中的溝槽152中。源極與汲極接點154可包括導電材料如鎢、鈷、銅、鈦、鋁、或其他合適的導電材料,使電壓可施加至源極/汲極區138。源極與汲極接點154的形成方法可為物理氣相沉積、化學氣相沉積、原子層沉積、或其他合適的沉積製程。在不偏離本發明實施例的範疇的情況下,源極與汲極接點154可採用其他材料與沉積製程。
圖1X係圖1W的積體電路沿著切線X的剖視圖。圖1X顯示單一的全繞式閘極奈米片電晶體。半導體奈米片104各自水平地延伸於兩個源極/汲極區138之間。閘極介電層146位於每一半導體奈米片104的表面上。閘極金屬148位於每一半導體奈米片104周圍的閘極介電層146上。源極與汲極接點154接觸源極/汲極區138。閘極間隔物層132位於閘極金屬148的兩側上的頂部的半導體奈米片104上。閘極介電層146沿著頂部的半導體奈米片104上的閘極間隔物層132。蓋層150位於閘極間隔物層132之間的閘極金屬148上。
片狀物內側間隔物136位於與源極/汲極區相鄰的半導體奈米片104之間。每一片狀物內側間隔物136自相鄰的源極/汲極區138的內側邊緣跨到閘極介電層146的橫向距離,可對應圖1M所示的製程步驟中犧牲半導體奈米片106凹陷的橫向距離。在一例中,橫向距離可介於3 nm至15 nm之間。在不偏離本發明實施例的範疇的情況下,片狀物內側間隔物136可採用其他尺寸。
可施加偏電壓至閘極金屬148以及源極與汲極接點154,使全繞式閘極電晶體160作用。偏電壓可使通道電流穿過源極/汲極區138之間的半導體奈米片104。綜上所述,半導體奈米片104對應全繞式閘極電晶體160的通道區。
圖1Y係圖1W的積體電路100沿著切線Y的剖視圖。圖1Y顯示積體電路100的一些優點。可使犧牲半導體覆層114與犧牲半導體奈米片106的每一者選擇性凹陷,以形成覆層內側間隔物134與片狀物內側間隔物136,其可使覆層內側間隔物134與片狀物內側間隔物136的區域中完全無空洞。這可形成更堅固且效能更佳的電晶體。
在一實施例中,覆層內側間隔物134的橫向寬度介於5 nm至15 nm之間。覆層內側間隔物134的深度可介於3 nm至20 nm之間。在不偏離本發明實施例的範疇的情況下,覆層內側間隔物134可採用其他尺寸。
圖1Z係一實施例中,圖1W的積體電路100沿著切線Z的剖視圖。圖1Z明顯顯示閘極介電層146圍繞每一半導體奈米片104。圖1Z亦顯示閘極金屬148圍繞半導體奈米片104,而閘極介電層146位於半導體奈米片104與閘極金屬148之間。圖1Z亦顯示左側的高介電常數的介電層124與左側的混合鰭狀結構118,如何電性隔離左側電晶體相關的閘極金屬148與中間及右側電晶體相關的閘極金屬148。
圖2係一實施例中,圖1Y的積體電路100沿著切線2的放大上視平面圖。綜上所述,圖2顯示圖1Y的半導體奈米片104的中間堆疊中,兩個半導體奈米片104之間的閘極金屬148。圖2顯示延伸於源極/汲極區138與閘極介電層146之間的片狀物內側間隔物136的橫向寬度W1。橫向寬度W1介於3 nm至15 nm之間。圖2顯示延伸於源極/汲極區138與閘極介電層146之間的覆層內側間隔物134的橫向寬度W2。橫向寬度W2介於3 nm至20 nm之間。圖2亦顯示覆層內側間隔物134橫向延伸超出片狀物內側間隔物136兩側的距離W3。在一例中,距離W3介於0 nm至3 nm之間。兩側的距離W3可不同。在不偏離本發明實施例的範疇的情況下,其他尺寸亦屬可能。此結構使位於片狀物內側間隔物136的源極/汲極區138,比位於覆層內側間隔物134的源極/汲極區138更向內凸出。
在一實施例中,積體電路的形成方法包括形成多個半導體奈米片的堆疊,且半導體奈米片對應全繞式閘極電晶體的多個通道區;形成第一組成的多個犧牲半導體奈米片於半導體奈米片之間;以及形成第二組成的犧牲半導體覆層以接觸半導體奈米片的堆疊與犧牲半導體奈米片,且第二組成與第一組成不同。方法包括以第一蝕刻製程使犧牲半導體覆層凹陷,以露出半導體奈米片的部分;以及形成覆層內側間隔物於使犧牲半導體覆層凹陷所露出的半導體奈米片的部分上。方法包括以第二蝕刻製程使犧牲半導體奈米片凹陷,以移除犧牲半導體奈米片的部分;以及形成個別的片狀物內側間隔物,以取代每一犧牲半導體奈米片的凹陷部分。
在一些實施例中,第一蝕刻製程蝕刻犧牲半導體覆層的速率大於蝕刻犧牲半導體奈米片的速率。
在一些實施例中,第一蝕刻製程蝕刻犧牲半導體奈米片的速率大於蝕刻犧牲半導體覆層的速率。
在一些實施例中,犧牲半導體覆層與犧牲半導體奈米片暴露至第一蝕刻製程。
在一些實施例中,犧牲半導體覆層與犧牲半導體奈米片暴露至第二蝕刻製程。
在一些實施例中,方法更包括在形成覆層內側間隔物之後,完全移除犧牲半導體覆層。
在一些實施例中,方法更包括在形成片狀物內側間隔物之後,完全移除犧牲半導體奈米片。
在一些實施例中,方法更包括形成電晶體的源極區以接觸覆層內側間隔物與片狀物內側間隔物。
在一些實施例中,方法更包括沉積電晶體的閘極介電層於每一半導體奈米片、覆層內側間隔物、與片狀物內側間隔物上。
在一些實施例中,方法更包括沉積閘極金屬於閘極介電層之上與半導體奈米片之間。
在一些實施例中,半導體奈米片為矽,犧牲半導體奈米片為具有20%至30%的鍺濃度的矽鍺,而犧牲半導體覆層為具有30%至50%的鍺濃度的矽鍺。
在一實施例中,積體電路的形成方法包括形成多個半導體奈米片以對應全繞式閘極電晶體的通道區;以第一沉積製程形成多個片狀物內側間隔物,其各自位於個別成對的半導體奈米片之間;以及以第二沉積製程形成覆層內側間隔物以接觸每一半導體奈米片與片狀物內側間隔物。方法包括形成電晶體的源極區以接觸半導體奈米片、片狀物內側間隔物、與覆層內側間隔物;沉積電晶體的閘極介電層於半導體奈米片之上以及片狀物內側間隔物之上;以及沉積電晶體的閘極金屬於閘極介電層之上與半導體奈米片之間。
在一些實施例中,形成片狀物內側間隔物的步驟包括:自半導體奈米片之間部分地移除犧牲半導體奈米片;以及沉積片狀物內側間隔物於移除犧牲半導體奈米片處。
在一些實施例中,形成覆層內側間隔物的步驟包括:自半導體奈米片部分地移除犧牲半導體覆層;以及沉積覆層內側間隔物於部分地移除犧牲半導體覆層處。
在一些實施例中,片狀物內側間隔物包括氮化矽或碳氮氧化矽。
在一些實施例中,覆層內側間隔物包括氮化矽或碳氮氧化矽。
在一實施例中,積體電路包括全繞式閘極電晶體,其包括源極區;汲極區;以及多個半導體奈米片,對應電晶體的通道區且各自延伸於源極區與汲極區之間。電晶體包括覆層內側間隔物,垂直延伸並接觸源極區與每一半導體奈米片;以及多個片狀物內側間隔物,各自位於個別成對的半導體奈米片之間並接觸覆層內側間隔物與源極區。電晶體包括閘極介電層,位於半導體奈米片上;以及閘極金屬,位於閘極介電層之上與半導體奈米片之間。
在一些實施例中,覆層內側間隔物與片狀物內側間隔物為相同的介電材料。
在一些實施例中,覆層內側間隔物與片狀物內側間隔物為不同的介電材料。
在一些實施例中,閘極介電層位於片狀物內側間隔物與覆層內側間隔物上。
上述多種實施例可組合以提供其他實施例。若必要則可以調整實施例以採用多種專利、申請、與出版物的概念以提供其他實施例。
依據上述詳細說明,可對實施例進行這些和其他改變。一般而言,在下述請求項中所用的術語,不應解釋成限制請求項至說明書與請求項中揭露的特定實施例,而應解釋成包含所有可能的實施例與這些請求項的等位物的所有範圍。綜上所述,請求項不受上述內容的限制。
W1,W2:橫向寬度 W3:距離 X,Y,Z,2:切線 100:積體電路 102:基板 104:半導體奈米片 106:犧牲半導體奈米片 108,152:溝槽 110:硬遮罩層 112:淺溝槽隔離區 114:犧牲半導體覆層 116:間隙 118:混合鰭狀結構 120,122,128,130:介電層 124:高介電常數的介電層 126:多晶矽層 131:薄介電層 132:閘極間隔物層 134:覆層內側間隔物 136:片狀物內側間隔物 138:源極/汲極區 140:介電層 142:層間介電層 143:遮罩 146:閘極介電層 148:閘極金屬 150:蓋層 154:源極與汲極接點 160:全繞式閘極電晶體
圖1A至1W係一些實施例中,積體電路於多種製程階段的透視圖。 圖1X至1Z與圖2係一些實施例中,圖1W的積體電路沿著多種切線的剖視圖。
100:積體電路
102:基板
104:半導體奈米片
112:淺溝槽隔離區
114:犧牲半導體覆層
118:混合鰭狀結構
128,130:介電層
124:高介電常數的介電層
126:多晶矽層
132:閘極間隔物層
134:覆層內側間隔物
136:片狀物內側間隔物

Claims (1)

  1. 一種積體電路的形成方法,包括: 形成多個半導體奈米片的堆疊,且該些半導體奈米片對應一全繞式閘極電晶體的多個通道區; 形成一第一組成的多個犧牲半導體奈米片於該些半導體奈米片之間; 形成一第二組成的一犧牲半導體覆層以接觸該些半導體奈米片的堆疊與該些犧牲半導體奈米片,且該第二組成與該第一組成不同; 以第一蝕刻製程使該犧牲半導體覆層凹陷,以露出該些半導體奈米片的部分; 形成一覆層內側間隔物於使該犧牲半導體覆層凹陷所露出的該些半導體奈米片的部分上; 以第二蝕刻製程使該些犧牲半導體奈米片凹陷,以移除該些犧牲半導體奈米片的部分;以及 形成個別的片狀物內側間隔物,以取代每一該些犧牲半導體奈米片的凹陷部分。
TW111113677A 2021-07-08 2022-04-11 積體電路的形成方法 TW202303855A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/370,833 US11916122B2 (en) 2021-07-08 2021-07-08 Gate all around transistor with dual inner spacers
US17/370,833 2021-07-08

Publications (1)

Publication Number Publication Date
TW202303855A true TW202303855A (zh) 2023-01-16

Family

ID=83915995

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111113677A TW202303855A (zh) 2021-07-08 2022-04-11 積體電路的形成方法

Country Status (3)

Country Link
US (1) US11916122B2 (zh)
CN (1) CN115332171A (zh)
TW (1) TW202303855A (zh)

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9236267B2 (en) 2012-02-09 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Cut-mask patterning process for fin-like field effect transistor (FinFET) device
US9136106B2 (en) 2013-12-19 2015-09-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
US9608116B2 (en) 2014-06-27 2017-03-28 Taiwan Semiconductor Manufacturing Company, Ltd. FINFETs with wrap-around silicide and method forming the same
US9786774B2 (en) 2014-06-27 2017-10-10 Taiwan Semiconductor Manufacturing Company, Ltd. Metal gate of gate-all-around transistor
US9881993B2 (en) 2014-06-27 2018-01-30 Taiwan Semiconductor Manufacturing Company Limited Method of forming semiconductor structure with horizontal gate all around structure
US9536738B2 (en) 2015-02-13 2017-01-03 Taiwan Semiconductor Manufacturing Company, Ltd. Vertical gate all around (VGAA) devices and methods of manufacturing the same
US9520466B2 (en) 2015-03-16 2016-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Vertical gate-all-around field effect transistors and methods of forming same
US9853101B2 (en) 2015-10-07 2017-12-26 Taiwan Semiconductor Manufacturing Company, Ltd. Strained nanowire CMOS device and method of forming
US9502265B1 (en) 2015-11-04 2016-11-22 Taiwan Semiconductor Manufacturing Company, Ltd. Vertical gate all around (VGAA) transistors and methods of forming the same
US9520482B1 (en) 2015-11-13 2016-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Method of cutting metal gate
US10692991B2 (en) * 2018-09-06 2020-06-23 Globalfoundries Inc. Gate-all-around field effect transistors with air-gap inner spacers and methods

Also Published As

Publication number Publication date
CN115332171A (zh) 2022-11-11
US20230012216A1 (en) 2023-01-12
US11916122B2 (en) 2024-02-27

Similar Documents

Publication Publication Date Title
US20210391420A1 (en) Fin recess last process for finfet fabrication
US10978355B2 (en) Multi-gate devices with replaced-channels and methods for forming the same
US9466696B2 (en) FinFETs and methods for forming the same
KR102575420B1 (ko) 반도체 장치 및 그 제조 방법
US10325852B2 (en) Self-aligned vertical transistor with local interconnect
KR102050465B1 (ko) 매립된 금속 트랙 및 그 형성 방법들
US8786019B2 (en) CMOS FinFET device
US10262894B2 (en) FinFET device and method for forming the same
TW201926708A (zh) 半導體裝置
TWI713144B (zh) 半導體裝置及其製造方法
TW201721726A (zh) 形成閘極的方法
TW202113945A (zh) 半導體裝置的形成方法
CN113113467A (zh) 半导体装置
TW202032634A (zh) 半導體裝置的製作方法
KR102042718B1 (ko) 핀 전계 효과 트랜지스터 디바이스 및 방법
TWI750785B (zh) 半導體元件及其製造方法
TW202305947A (zh) 半導體裝置
US10804160B2 (en) Semiconductor device and method of manufacturing the same
TW202303855A (zh) 積體電路的形成方法
KR20210046915A (ko) 반도체 소자
TWI807762B (zh) 半導體裝置的製作方法
CN218004864U (zh) 半导体装置
US20230369396A1 (en) Field effect transistor with dual layer isolation structure and method
US20230326798A1 (en) Semiconductor device and manufacturing method thereof
US20230155005A1 (en) Semiconductor device and method