TW202238694A - 半導體裝置的形成方法 - Google Patents

半導體裝置的形成方法 Download PDF

Info

Publication number
TW202238694A
TW202238694A TW111102557A TW111102557A TW202238694A TW 202238694 A TW202238694 A TW 202238694A TW 111102557 A TW111102557 A TW 111102557A TW 111102557 A TW111102557 A TW 111102557A TW 202238694 A TW202238694 A TW 202238694A
Authority
TW
Taiwan
Prior art keywords
layer
inner spacer
nanostructure
gate
spacer layer
Prior art date
Application number
TW111102557A
Other languages
English (en)
Inventor
翁翊軒
李威養
林家彬
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202238694A publication Critical patent/TW202238694A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L29/42392Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823468MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41775Source or drain electrodes for field effect devices characterised by the proximity or the relative position of the source or drain electrode and the gate electrode, e.g. the source or drain electrode separated from the gate electrode by side-walls or spreading around or above the gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66553Unipolar field-effect transistors with an insulated gate, i.e. MISFET using inside spacers, permanent or not
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6656Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823807Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/665Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned silicidation, i.e. salicide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6653Unipolar field-effect transistors with an insulated gate, i.e. MISFET using the removal of at least part of spacer, e.g. disposable spacer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

實施例在形成奈米結構場效電晶體裝置時,採用兩層的內側間隔物結構。可選擇第一內側間隔物層與第二內側間隔物層的材料,以具有不匹配的熱膨脹係數。一旦沉積後冷卻結構,具有較大熱膨脹係數的內側間隔物層將施加壓縮應力於其他內側間隔物層(因為兩層具有一般界面),而具有較小熱膨脹係數的層將施加反作用的拉伸應力。

Description

半導體裝置的形成方法
本發明實施例關於含有奈米結構場效電晶體的晶粒,更特別關於其內側間隔物。
半導體裝置用於多種電子應用,比如個人電腦、手機、數位相機、與其他電子設備。半導體裝置的製作方法通常為依序沉積絕緣或介電層、導電層、與半導體層於半導體基板上,且可採用微影圖案化多種材料層以形成電路構件與單元於半導體基板上。
半導體產業持續減少最小結構尺寸以改善多種電子構件(如電晶體、二極體、電阻、電容器、或類似物)的積體密度,以將更多構件整合至給定面積中。然而隨著最小結構尺寸減少,產生需解決的額外問題。
一實施例包括半導體裝置的形成方法,包括:形成自基板凸起的第一鰭狀物,且第一鰭狀物包括第二奈米結構於第一奈米結構上。方法亦包括形成絕緣結構,以橫向圍繞第一鰭狀物。方法亦包括移除第一鰭狀物的一部分,並形成邊界結構於第一鰭狀物中。方法亦包括形成虛置閘極於第一鰭狀物上,且虛置閘極與邊界結構的邊緣重疊。方法亦包括蝕刻凹陷於與虛置閘極相鄰的第一鰭狀物中,且凹陷露出第一奈米結構與第二奈米結構。方法亦包括蝕刻側壁凹陷於第一奈米結構中。方法亦包括沉積第一內側間隔物層於虛置閘極之上、凹陷之中、與側壁凹陷之中,且第一內側間隔物層具有第一熱膨脹係數。方法亦包括沉積第二內側間隔物層於虛置閘極之上、凹陷之中、與側壁凹陷之中,且第二內側間隔物層具有第二熱膨脹係數。方法亦包括冷卻第一內側間隔物層與第二內側間隔物層。方法亦包括蝕刻第一內側間隔物層與第二內側間隔物層,以形成第一內側間隔物與第二內側間隔物於側壁凹陷中。
另一實施例為半導體裝置的形成方法,包括:蝕刻第一凹陷於第一奈米結構與第二奈米結構中,第二奈米結構位於第一奈米結構上,第一凹陷位於閘極堆疊的第一側,邊界結構位於閘極堆疊的第二側,且第一側與第二側相對。方法亦包括經由第一凹陷蝕刻第一奈米結構的側壁,以形成第一奈米結構的側壁凹陷。方法亦包括沉積側壁間隔物層結構於側壁凹陷之中與閘極堆疊之上,側壁間隔物層結構在閘極堆疊的第一側上具有第一高度並延伸至第一凹陷中,側壁間隔物層結構在閘極堆疊的第二側上具有第二高度並位於邊界結構上,且第一高度大於第二高度,其中側壁間隔物層結構包括第一側壁間隔物層鄰接至第二側壁間隔物層。方法亦包括蝕刻側壁間隔物層結構以形成內側間隔物於側壁凹陷中。
一實施例包括半導體裝置,其包括第一奈米結構。半導體裝置亦包括第二奈米結構,位於第一奈米結構上。半導體裝置亦包括源極/汲極區,與第一奈米結構相鄰。半導體裝置亦包括閘極結構,圍繞第一奈米結構與第二奈米結構。半導體裝置亦包括第一內側間隔物,夾設於第一奈米結構與第二奈米結構之間,第一內側間隔物夾設於閘極與源極/汲極區之間,第一內側間隔物具有第一材料組成,且第一材料組成具有第一熱膨脹係數。半導體裝置亦包括第二內側間隔物,夾設於第一奈米結構與第二奈米結構之間,第二內側間隔物夾設於閘極與源極/汲極區之間,第二內側間隔物與第一內側間隔物相鄰,第二內側間隔物具有第二材料組成,第二材料組成具有第二熱膨脹係數,且第二熱膨脹係數與第一熱膨脹係數不同。
下述詳細描述可搭配圖式說明,以利理解本發明的各方面。值得注意的是,各種結構僅用於說明目的而未按比例繪製,如本業常態。實際上為了清楚說明,可任意增加或減少各種結構的尺寸。
以下揭露的內容提供許多不同的實施例或實例以實施本案的不同特徵。以下揭露的內容說明各個構件及其排列方式的特定例子以簡化說明。這些特定例子並非用以侷限本發明實施例。舉例來說,若本發明實施例說明第一結構形成於第二結構之上,即表示其第一結構可能與第二結構直接接觸,或額外結構可能形成於第一結構與第二結構之間,使第一結構與第二結構未直接接觸。此外,本發明多種例子可重複標號以簡化說明或使說明清楚,並不代表多種實施例及/或設置中具有相同標號的結構具有同樣的相對關係。
此外,空間相對用語如「在…下方」、「下方」、「較低的」、「上方」、「較高的」、或類似用詞,用於描述圖式中一些元件或結構與另一元件或結構之間的關係。這些空間相對用語包括使用中或操作中的裝置之不同方向,以及圖式中所描述的方向。當裝置轉向不同方向時(旋轉90度或其他方向),則使用的空間相對形容詞也將依轉向後的方向來解釋。
下述實施例的內容特別關於含有奈米結構場效電晶體的晶粒。然而多種實施例可用於含有其他種類的電晶體(比如鰭狀場效電晶體、平面電晶體、或類似物)的晶粒,以取代或搭配奈米結構場效電晶體。
在形成奈米結構場效電晶體裝置時,可自多層堆疊的半導體材料形成交錯的奈米片或奈米結構的平行鰭狀物,如下詳述。接著形成淺溝槽隔離區於平行鰭狀物的基底處。接著形成邊界區或邊界結構,以形成平行鰭狀物中的分隔物。接著形成平行的虛置閘極於平行鰭狀物與淺溝槽隔離區上,以垂直於鰭狀物。虛置閘極覆蓋平行鰭狀物的通道區。由於圖案負載效應,在相同製程中圖案化所有的鰭狀物與虛置閘極。如此一來,邊界虛置閘極可能形成於邊界結構上或部分地形成於邊界結構上。當源極/汲極區之後形成於與邊界虛置閘極相鄰的鰭狀物中,凹陷將位於邊界虛置閘極的一側上而不位於邊界虛置閘極的其他側上。凹陷露出鰭狀物的奈米結構,其可橫向凹陷以用於側壁間隔物。當側壁間隔物層沉積於凹陷之中與邊界虛置閘極之上,邊界虛置閘極的一側上的側壁間隔物的長度遠大於邊界虛置閘極的其他側上的側壁間隔物的長度。這是因為側壁間隔物層向下延伸至邊界虛置閘極的一側上的凹陷中,而不向下延伸至邊界虛置閘極的其他側上的凹陷中。在沉積側壁間隔物層之後冷卻結構時,側壁間隔物層的襯墊層收縮較大,可能造成壓縮應力於邊界虛置閘極上,其可能會使邊界虛置閘極朝凹陷傾斜或彎曲。為了避免邊界虛置閘極彎曲,本發明實施例在形成奈米結構場效電晶體裝置的內側間隔物時採用兩層的內側間隔物結構。第一內側間隔物層與第二內側間隔物層可刻意選擇熱膨脹係數不匹配的材料。然而在沉積後冷卻結構時,具有較大熱膨脹係數的層狀物會對其他層施加壓縮應力。由於兩層具有一般的界面,具有較小熱膨脹係數的層狀物會施加反作用的拉伸應力。反作用的應力會抵消第一應力,使邊緣閘極不會彎曲。
圖1係一些實施例中,奈米結構場效電晶體(如奈米線場效電晶體、奈米片場效電晶體、或類似物)的三維圖。奈米結構場效電晶體包括奈米結構55 (如奈米片、)奈米線、或類似物)於基板50 (如半導體基板)上的鰭狀物66上,其中奈米結構55作為奈米結構場效電晶體的通道區。奈米結構55可包含p型奈米結構、n型奈米結構、或上述之組合。隔離區68位於相鄰的鰭狀物66之間,其可自相鄰的隔離區68之間凸起高於隔離區68。雖然圖式與說明中的隔離區68與基板50為分開單元,但此處所述的用語「基板」可指半導體基板本身或半導體基板與隔離區的組合。此外,雖然圖式中的鰭狀物66其底部與基板50為單一的連續材料,但鰭狀物66的底部及/或基板50可包含單一材料或多種材料。在此說明中,鰭狀物66視作延伸於相鄰的隔離區68之間的部分。
閘極介電層100位於鰭狀物66的上表面上,並沿著奈米結構55的上表面、側壁、與下表面。閘極102位於閘極介電層100上。磊晶源極/汲極結構92位於閘極介電層100與閘極102的兩側上的鰭狀物66上。
圖1亦顯示後續圖式所用的參考剖面。參考剖面A-A’沿著閘極102的縱軸,且其方向垂直於流經奈米結構場效電晶體的磊晶源極/汲極結構92之間的電流方向。參考剖面B-B’垂直於參考剖面A-A’,且平行於奈米結構場效電晶體的鰭狀物66的縱軸,且其方向為流經奈米結構場效電晶體的磊晶源極/汲極結構92之間的電流方向。參考剖面C-C’平行於參考剖面A-A’且延伸穿過奈米結構場效電晶體的磊晶源極/汲極區。後續圖式將參考這些參考剖面以求圖式清楚。
此處所述的一些實施例中,奈米結構場效電晶體的形成方法採用閘極後製製程。在其他實施例中,可採用閘極優先製程。此外,一些實施例可用於平面裝置(如平面場效電晶體)或鰭狀場效電晶體。
圖2至21C係一些實施例中,製造奈米結構場效電晶體的中間階段的剖視圖。圖2、3、4、7A、8A、19A、20A、及21A顯示圖1所示的參考剖面A-A'。圖5、6、7B、8B、10B、11B、12、13、14、15、16、17、18B、19B、20B、及21B顯示圖1所示的參考剖面B-B'。圖9、10A、11A、18A、18C、20C、及21C顯示圖1所示的參考剖面C-C'。圖22A、22B、及22C係一些實施例中,奈米結構場效電晶體的剖視圖。
在圖2中,提供基板50。基板50可為半導體基板如基體半導體、絕緣層上半導體基板、或類似物,其可摻雜(比如摻雜p型或n型摻質)或未摻雜。基板50可為晶圓如矽晶圓。一般而言,絕緣層上半導體基板為半導體材料層形成於絕緣層上。舉例來說,絕緣層可為埋置氧化物層、氧化矽層、或類似物。絕緣層提供於基板上,通常提供於矽基板或玻璃基板上。亦可採用其他基板,比如多層基板或組成漸變基板。在一些實施例中,基板50的半導體材料可包含矽、鍺、半導體化合物(如碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、及/或銻化銦)、半導體合金(如矽鍺、磷砷化鎵、砷化鋁銦、砷化鋁鎵、砷化鎵銦、磷化鎵銦、及/或磷砷化鎵銦)、或上述之組合。
基板50具有n型區50N與p型區50P。n型區50N可用於形成n型裝置如n型金氧半電晶體(比如n型奈米結構場效電晶體),而p型區50P可用於形成p型裝置如p型金氧半電晶體(比如p型奈米結構場效電晶體)。n型區50N與p型區50P可物理分隔(比如隔有分隔物20),且任何數目的裝置結構(比如其他主動裝置、摻雜區、隔離結構、或類似物)可位於n型區50N與p型區50P之間。雖然圖式中只有一個n型區50N與一個p型區50P,但可提供任何數目的n型區50N與p型區50P。
在圖2中,多層堆疊64形成於基板50上。多層堆疊64包括交錯的第一半導體層51A至51C (一起視作第一半導體層51)與第二半導體層53A至53C (一起視作第二半導體層53)。為了說明目的,可移除第二半導體層53並圖案化第一半導體層51,以形成p型區50P中的奈米結構場效電晶體的通道區,如下詳述。此外,可移除第一半導體層51並圖案化第二半導體層53,以形成n型區50N中的奈米結構場效電晶體的通道區。不過一些實施例可移除第一半導體層51並圖案化第二半導體層53以形成n型區50N中的奈米結構場效電晶體的通道區,且可移除第二半導體層53並圖案化第一半導體層51以形成p型區50P中的奈米結構場效電晶體的通道區。
在其他實施例中,可移除第一半導體層51並圖案化第二半導體層53,以形成n型區50N與p型區50P中的奈米結構場效電晶體的通道區。在其他實施例中,可移除第二半導體層53並圖案化第一半導體層51,以形成n型區50N與p型區50P中的奈米結構場效電晶體的通道區。在這些實施例中,n型區50N與p型區50P中的通道區可具有相同的材料組成(如矽或另一半導體材料)且可同時形成。舉例來說,圖25A、25B、及25C顯示的結構來自於這些實施例,其中p型區50P與n型區50N中的通道區均包含矽。
為了說明目的,圖式中的多層堆疊64含有三個第一半導體層51與第二半導體層53。在一些實施例中,多層堆疊可包含任何數目的第一半導體層51與第二半導體層53。可磊晶成長多層堆疊64的每一層,且成長方法採用的製程可為化學氣相沉積、原子層沉積、氣相磊晶、分子束磊晶、或類似製程。在多種實施例中,第一半導體層51的組成可為適用於p型奈米結構場效電晶體的第一半導體材料,比如矽鍺或類似物。第二半導體層53的組成可為適用於n型奈米結構場效電晶體的第二半導體材料,比如矽、碳化矽、或類似物。為了說明目的,圖式中的多層堆疊64具有適用於p型奈米結構場效電晶體的最底部半導體層。在一些實施例中可形成多層堆疊64,使最底部層為適用於n型奈米結構場效電晶體的半導體層。
第一半導體材料與第二半導體材料,可為彼此具有高蝕刻選擇性的材料。如此一來,可移除n型區50N中的第一半導體材料的第一半導體層51,而不明顯移除第二半導體材料的第二半導體層53,以圖案化第二半導體層53而形成n型奈米結構場效電晶體的通道區。類似地,可移除p型區50P中的第二半導體材料而不明顯移除第一半導體材料的第一半導體層51,以圖案化第一半導體層51而形成p型奈米結構場效電晶體的通道區。
如圖3所示的一些實施例,鰭狀物66形成於基板50中,而奈米結構55形成於多層堆疊64中。在一些實施例中,奈米結構55與鰭狀物66可分別形成於多層堆疊64與基板50中,且形成方法可為蝕刻溝槽於多層堆疊64與基板50中。蝕刻可為任何可接受的蝕刻製程,比如反應性離子蝕刻、中性束蝕刻、類似方法、或上述之組合。蝕刻可為非等向。蝕刻多層堆疊64以形成奈米結構55的方法,可進一步自第一半導體層51定義第一奈米結構52A至52C (一起視作第一奈米結構52),並自第二半導體層53定義第二奈米結構54A至54C (一起視作第二奈米結構54)。第一奈米結構52與第二奈米結構54可一起視作奈米結構55。
可由任何合適方法圖案化鰭狀物66與奈米結構55。舉例來說,可採用一或多道光微影製程圖案化鰭狀物66與奈米結構55,比如雙重圖案化或多重圖案化製程。一般而言,雙重圖案化或多重圖案化製程結合光微影與自對準製程,其產生的圖案間距小於採用單一的直接光微影製程所得的圖案間距。舉例來說,一實施例形成犧牲層於基板上,並採用光微影製程圖案化犧牲層。採用自對準製程,以沿著圖案化的犧牲層側部形成間隔物。接著移除犧牲層,而保留的間隔物之後可用於圖案化鰭狀物66。為了達到良好的圖案化結果(特別是採用雙重圖案化或多重圖案化製程的結果),形成於工件的鰭狀物區的整個表面上的鰭狀物66可為一致圖案。之後可依需要切割圖案以移除鰭狀物或鰭狀物的部分,以用於裝置分隔及設計目的。採用一致的圖案可增加良率,因其可減少採用不一致圖案而產生的不利圖案負載效果。
為了說明目的,圖3顯示n型區50N與p型區50P中的鰭狀物66具有實質上相同的寬度。在一些實施例中,n型區50N中的鰭狀物66的寬度,可大於或小於p型區50P中的鰭狀物66的寬度。此外,雖然圖式中的每一鰭狀物66與奈米結構55具有一致的寬度,其他實施例中的鰭狀物66及/或奈米結構55可具有錐形側壁,使每一鰭狀物66及/或奈米結構55的寬度在朝向基板50的方向中持續增加。在這些實施例中,每一奈米結構可具有不同寬度且可為梯形。
在圖4中,形成淺溝槽隔離區68以與開口75中的鰭狀物66相鄰。淺溝槽隔離區68的形成方法可為沉積絕緣材料於基板50、鰭狀物66、與奈米結構55之上以及相鄰的鰭狀物66之間。絕緣材料可為氧化物如氧化矽、氮化物、類似物、或上述之組合,且其形成方法可為高密度電漿化學氣相沉積、可流動的化學氣相沉積、類似方法、或上述之組合。亦可採用任何可接受的製程所形成的其他絕緣材料。在所述實施例中,絕緣材料可為可流動的化學氣相沉積製程所形成的氧化矽。一旦形成絕緣材料,即可進行退火製程。在一實施例中,形成絕緣材料時的額外絕緣材料將覆蓋奈米結構55。雖然圖式中的絕緣材料為單層,一些實施例可採用多層的絕緣材料。舉例來說,一些實施例可先沿著基板50的表面、鰭狀物66、與奈米結構55形成襯墊層(未圖示)。接著可形成上述的填充材料於襯墊層上。
接著可對絕緣材料施加移除製程,以移除奈米結構55上的多餘絕緣材料。在一些實施例中,可採用平坦化製程如化學機械研磨、回蝕刻製程、上述之組合、或類似方法。平坦化製程露出奈米結構55,使完成平坦化製程之後的奈米結構55與絕緣材料的上表面齊平。
圖5及6顯示鰭狀物切割與邊界形成的製程。圖5及6所示的製程可用於n型區50N或p型區50P。應理解的是,可在形成淺溝槽隔離區68之前或形成淺溝槽隔離區68之後,進行鰭狀物切割與邊界形成製程。圖5的底部為沿著圖1的參考剖面B-B'的剖視圖,而圖5的上側部分為部分上視圖。在圖5中,形成開口75以沿著長度方向使鰭狀物66彼此分開。鰭狀物切割製程可圖案化鰭狀物66,以形成開口75於兩個鰭狀物部分之間,而分開鰭狀物66的一長度部分與鰭狀物66的另一長度部分。鰭狀物切割製程可用於定義最終奈米結構場效電晶體的裝置區之間的邊界。開口75可延伸越過多個平行的鰭狀物66,如圖5的上視圖所示。
開口75的形成方法可為形成遮罩於淺溝槽隔離區68與鰭狀物66的頂部上,並圖案化遮罩以形成開口於遮罩中而對應開口75。遮罩可為多層遮罩且可具有光敏組成,因此可採用光微影或光微影與蝕刻的組合以圖案化遮罩。接著可採用遮罩並回蝕刻淺溝槽隔離區68,以使淺溝槽隔離區68凹陷。可採用可接受的蝕刻製程使淺溝槽隔離區68凹陷,比如對淺溝槽隔離區68的絕緣材料具有選擇性的製程。舉例來說,氧化物移除步驟可採用稀氫氟酸。雖然圖5顯示可移除所有的淺溝槽隔離區68,但一些實施例的淺溝槽隔離區68的底部仍圍繞鰭狀物66的基底。接著可移除鰭狀物66,包括上方的奈米結構55。採用相同遮罩,可由合適蝕刻製程移除露出的鰭狀物66。在一些實施例中,多種合適蝕刻劑與蝕刻製程可用於充分移除奈米結構55的材料,接著移除鰭狀物66的底部。在其他實施例中,乾蝕刻製程如反應性離子蝕刻可同時移除鰭狀物66與淺溝槽隔離區68。在形成開口75之後,可由可接受的製程如灰化、研磨、類似方法、或上述之組合移除遮罩。在一些實施例中,在形成邊界結構77之後可移除遮罩,如下所述。
在圖6中,邊界結構77形成於開口75中。雖然形成邊界結構77所用的特定程序如下所述,但應理解亦可採用其他製程形成邊界結構77。一般而言,邊界結構77為位於鰭狀物66的第一部分與鰭狀物66的第二部分之間的絕緣結構,或位於鰭狀物66的第一部分與邊界結構的其他側上的其他裝置或結構之間的絕緣結構。邊界結構77的形成製程與材料,可與形成淺溝槽隔離區68所用的形成製程與材料類似。在一些實施例中,邊界結構77可包含不同的絕緣層,包括襯墊層與填充層。在一些實施例中,絕緣蓋層可形成於填充層上且可凸起高於第二奈米結構54C的上表面。
若採用襯墊層,其可包含任何合適的絕緣材料如氮化矽、碳化矽、氮氧化矽、氧化矽、類似物、或上述之組合。亦可採用其他絕緣材料。襯墊層的沉積方法可採用任何合適製程,比如物理氣相沉積、原子層沉積、化學氣相沉積、或類似製程。襯墊層可順應性地形成於開口75中。填充層可沉積於襯墊層上。填充層的組成可與淺溝槽隔離區68的絕緣材料相同或不同,且其沉積方法可採用類似的製程與材料。在沉積填充層之後,可進行移除製程以移除奈米結構55上的多餘絕緣材料。在一些實施例中,可採用平坦化製程如化學機械研磨、回蝕刻製程、上述之組合、或類似方法。
在一些實施例中,絕緣蓋層形成於填充層上。絕緣蓋層的形成方法可為沉積絕緣材料層於邊界結構77的填充層、淺溝槽隔離區68、與奈米結構55上。絕緣蓋層的沉積方法可採用任何合適技術,比如化學氣相沉積、物理氣相沉積、旋轉塗佈、類似方法、或上述之組合。絕緣蓋層的材料可包含任何合適的絕緣材料。在一些實施例中,絕緣蓋層的組成為高介電常數或非低介電常數的介電材料,比如氧化矽、碳化矽、碳氮化矽、碳氮氧化矽、或類似物。接著可採用可接受的光微影技術移除絕緣蓋層的不想要的材料,以圖案化絕緣蓋層。舉例來說,可移除鰭狀物66與淺溝槽隔離區68上的絕緣蓋層的部分。上述步驟完成的結構為邊界結構77,其包含視情況形成的襯墊層、填充層、與視情況形成的絕緣蓋層。
在圖7A及7B中,接著使鰭狀物66之間的淺溝槽隔離區68的絕緣材料凹陷,以完成鰭狀物66之間的淺溝槽隔離區68。可使絕緣材料凹陷,因此n型區50N及p型區50P中的鰭狀物66的上側部分自相鄰的淺溝槽隔離區68之間凸起。此外,淺溝槽隔離區68可具有圖示的平坦表面、凸起表面、凹陷表面(如碟化)、或上述之組合。可由合適蝕刻使淺溝槽隔離區68的上表面平坦、凸起、及/或凹陷。可採用可接受的蝕刻製程(比如對絕緣材料具有選擇性的蝕刻製程,其蝕刻絕緣材料的速度大於蝕刻鰭狀物66與奈米結構55的速度),使淺溝槽隔離區68凹陷。舉例來說,氧化物移除可採用稀釋氫氟酸。若採用此方法,則絕緣蓋層可作為遮罩以避免蝕刻邊界結構77的填充層。
圖2至7B所示的上述製程只是如何形成鰭狀物66、奈米結構55、淺溝槽隔離區68、與邊界結構77的例子之一。在一些實施例中,鰭狀物66及/或奈米結構55的形成方法可採用遮罩與磊晶成長製程。舉例來說,介電層可形成於基板50的上表面上,且可蝕刻溝槽穿過介電層以露出下方基板50。可磊晶成長磊晶結構於溝槽中並使介電層凹陷,因此磊晶結構自介電層凸起以形成鰭狀物66及/或奈米結構55。磊晶結構可包含交錯的半導體材料如上述,比如第一半導體材料與第二半導體材料。一些實施例磊晶成長磊晶結構,且可在成長時原位摻雜磊晶成長的材料以省略之前及/或之後的佈植,但原位摻雜與佈植摻雜可搭配使用。
此外,圖式與此處所述的p型區50P與n型區50N中的第一半導體層51 (及其形成的第一奈米結構52)與第二半導體層53 (及其形成的第二奈米結構54)包含相同材料,但此僅用於說明目的。如此一來,一些實施例中的第一半導體層51與第二半導體層53之一者或兩者可為不同材料,或由不同順序形成於p型區50P與n型區50N中。
如圖7A及7B所示,可形成合適井區(未圖示)於鰭狀物66、奈米結構55、及/或淺溝槽隔離區68中。在不同井型態的實施例中,可採用光阻或其他遮罩(未圖示)以達n型區50N與p型區50P所用的不同佈植步驟。舉例來說,可形成光阻於n型區50N與p型區50P中的鰭狀物66與淺溝槽隔離區68上。可圖案化光阻以露出p型區50P。光阻的形成方法可採用旋轉塗佈技術,而圖案化方法可採用可接受的光微影技術。一旦圖案化光阻,即可在p型區50P中進行n型雜質佈植,且光阻可作為遮罩以實質上避免n型雜質佈植至n型區50N中。n型雜質可為磷、砷、銻、或類似物,其佈植於區域中的濃度可為約10 13原子/cm 3至10 14原子/cm 3。在佈植之後可移除光阻,且移除方法可為可接受的灰化製程。
在佈植p型區50P之前或之後,可形成光阻或其他遮罩(未圖示)於p型區50P與n型區50N中的鰭狀物66、奈米結構55、與淺溝槽隔離區68上。圖案化光阻以露出n型區50N。光阻的形成方法可採用旋轉塗佈技術,而其圖案化方法可採用可接受的光微影技術。一旦圖案化光阻,可在n型區50N中進行p型雜質佈植,且光阻可作為遮罩以實質上避免p型雜質佈植至p型區50P中。P型雜質可為硼、氟化硼、銦、或類似物,其摻質至區域中的濃度可為約10 13原子/cm 3至10 14原子/cm 3。在佈植之後可移除光阻,且移除方法可為可接受的灰化製程。
在佈植n型區50N與p型區50P之後,可進行退火以修復佈植損傷並活化佈植的p型及/或n型雜質。在一些實施例中,磊晶鰭狀物的成長材料可在成長時原位摻雜以省略佈植,但原位摻雜與佈植摻雜可搭配使用。
如圖7A及7B所示,虛置介電層70形成於鰭狀物66、邊界結構77、淺溝槽隔離區68、及/或奈米結構55上。舉例來說,虛置介電層70可為氧化矽、氮化矽、上述之組合、或類似物,且其形成方法依據可接受的技術以進行沉積或熱成長。形成虛置閘極層72於虛置介電層70上,並形成遮罩層74於虛置閘極層72上。可沉積虛置閘極層72於虛置介電層70上,接著可由化學機械研磨等方法平坦化虛置閘極層72。可沉積遮罩層74於虛置閘極層72上。虛置閘極層72可為導電或非導電材料,且其可為非晶矽、多晶矽、多晶矽鍺、金屬氮化物、金屬矽化物、金屬氧化物、或金屬。虛置閘極層72的沉積方法可為物理氣相沉積、化學氣相沉積、濺鍍沉積、或沉積選定材料的其他技術。虛置閘極層72的組成可為其他材料,其對隔離區的蝕刻具有高蝕刻選擇性。舉例來說,遮罩層74可包含氮化矽、氮氧化矽、或類似物。在此例中,單一虛置閘極層72與單一遮罩層74形成於整個n型區50N與p型區50P。值得注意的是,圖式中的虛置介電層70指覆蓋鰭狀物66與奈米結構55,但此僅用於說明目的。在一些實施例中,可沉積虛置介電層70以覆蓋淺溝槽隔離區68,使虛置介電層70延伸於虛置閘極層72與淺溝槽隔離區68之間。
在圖8A及8B中,可採用可接受的光微影與蝕刻技術圖案化遮罩層74 (見圖7A及7B)以形成遮罩78。接著可將遮罩78的圖案轉移至虛置閘極層72與虛置介電層70,以分別形成虛置閘極76與虛置閘極介電層71。虛置閘極76覆蓋鰭狀物66的個別通道區。遮罩78的圖案可用於物理分隔相鄰的每一虛置閘極76。虛置閘極76的長度方向實質上垂直於個別鰭狀物66的長度方向。採用一致圖案以同時形成所有虛置閘極76,有利於減少負面的圖案負載效應。之後可依需求切割或移除虛置閘極76,以形成所需裝置。
如圖8B所示,第一組虛置閘極76如虛置閘極76A可置換成主動閘極。第二組虛置閘極76如虛置邊界閘極76B位於邊界結構77上或太靠近邊界結構77,而不能作為主動閘極。可置換虛置邊界閘極76B,但其仍為非主動閘極。為了圖案負載的目的,可保留虛置邊界閘極76B於圖案中。在一些實施例中,虛置邊界閘極76B可部分地位於邊界結構77的邊緣上,且可部分地位於鰭狀物66上。
圖9至20C顯示製造實施例的裝置的多種額外步驟。圖9、10A、11A、18A、18C、20C、21C、及22C顯示n型區50N或p型區50P中的結構。在圖9中,第一間隔物層80與第二間隔物層82形成於圖8A及8B所示的結構上。第一間隔物層80與第二間隔物層82之後將圖案化為形成自對準源極/汲極區所用的間隔物。第一間隔物層80形成於淺溝槽隔離區68的上表面上,鰭狀物66、奈米結構、與遮罩78的上表面與側壁上,以及虛置閘極76與虛置閘極介電層71的側壁上。第二間隔物層82可沉積於第一間隔物層80上。第一間隔物層80的組成可為氧化矽、氮化矽、氮氧化矽、或類似物,且其形成技術可為熱氧化或沉積如化學氣相沉積、原子層沉積、或類似方法。第二間隔物層82的組成與第一間隔物層80的組成具有不同的蝕刻速率。第二間隔物層82的材料可為氧化矽、氮化矽、氮氧化矽、或類似物,且其沉積方法可為化學氣相沉積、原子層沉積、或類似方法。
在形成第一間隔物層80之後與形成第二間隔物層82之前,可進行輕摻雜源極/汲極區(未圖示)所用的佈植。在不同裝置型態的實施例中,與圖9所示的上述佈植類似,可形成遮罩如光阻於n型區50N上並露出p型區50P,且可佈植適當型態(如p型)的雜質至p型區50P中露出的鰭狀物66與奈米結構55中。接著可移除遮罩。接著可形成遮罩如光阻於p型區50P上並露出n型區50N,且可佈植合適型態(如n型)的雜質至n型區50N中露出的鰭狀物66與奈米結構55中。接著可移除遮罩。n型雜質可為任何前述n型雜質,而p型雜質可為任何前述p型雜質。輕摻雜源極/汲極區的雜質濃度可為約1x10 15原子/cm 3至約1x10 19原子/cm 3。可採用退火以修復佈植損傷,並活化佈植的雜質。
在圖10A及10B中,蝕刻第一間隔物層80與第二間隔物層82以形成第一間隔物81與第二間隔物83。第一間隔物81與第二間隔物83用於後續形成的自對準源極與汲極區,並在後續製程時保護鰭狀物66及/或奈米結構55的側壁。可採用合適的蝕刻製程蝕刻第一間隔物層80與第二間隔物層82,比如等向蝕刻製程(如濕蝕刻製程)、非等向蝕刻製程(如乾蝕刻製程)、或類似製程。在一些實施例中,第二間隔物層82的材料與第一間隔物層80的材料具有不同蝕刻速率,使第一間隔物層80在圖案化第二間隔物層82時可作為蝕刻停止層,並使第二間隔物層82在圖案化第一間隔物層80時可作為遮罩。舉例來說,可採用非等向蝕刻製程蝕刻第二間隔物層82,其中第一間隔物層80作為蝕刻停止層,且第二間隔物層82的保留部分形成第二間隔物83,如圖10A所示。之後蝕刻第一間隔物層80的露出部分以形成第一間隔物81時,第二間隔物83可作為遮罩,如圖10A所示。
如圖10A所示,第一間隔物81與第二間隔物83位於鰭狀物66及/或奈米結構55的側壁上。如圖10B所示的一些實施例,可自與遮罩78、虛置閘極76、及虛置閘極介電層71相鄰的第一間隔物層80上移除第二間隔物層82,而第一間隔物81位於遮罩78、虛置閘極76、與虛置介電層60的側壁上。在其他實施例中,第二間隔物層82的一部分保留於與遮罩78、虛置閘極76、及虛置閘極介電層71相鄰的第一間隔物層80上。圖10B顯示圖8B的結構在n型區50N與p型區50P中的部分。
值得注意的是,上述內容說明形成間隔物與輕摻雜源極/汲極區的一般製程。亦可採用其他製程與順序。舉例來說,可採用較少或較多的間隔物、可採用不同的步驟順序(比如在沉積第二間隔物層82之前圖案化第一間隔物81)、可形成與移除額外的間隔物、及/或類似調整。此外,可採用不同結構與步驟以形成n型裝置與p型裝置。
在圖11A及11B所示的一些實施例中,第一凹陷86形成於鰭狀物66、奈米結構55、與基板50中。第一凹陷86不形成於邊界結構77中。磊晶源極/汲極區之後將形成於第一凹陷86中。第一凹陷86可延伸穿過第一奈米結構52與第二奈米結構54,並延伸至基板50中。如圖11A所示,淺溝槽隔離區68的上表面可與第一凹陷86的下表面齊平。在多種實施例中可蝕刻鰭狀物66,使第一凹陷86的下表面低於淺溝槽隔離區68的上表面。第一凹陷86的形成方法可採用非等向蝕刻製程如反應性離子蝕刻、中性束蝕刻、或類似方法,以蝕刻鰭狀物66、奈米結構55、與基板50。在形成第一凹陷86的蝕刻製程時,第一間隔物81、第二間隔物83、遮罩78、與絕緣層79可遮罩鰭狀物66、奈米結構55、與基板50的部分。亦可依需求採用其他蝕刻遮罩以遮罩其他區域,比如邊界結構77。在一些實施例中,邊界結構77的絕緣蓋層(若採用)可作為蝕刻第一凹陷86所用的蝕刻遮罩。可採用單一蝕刻製程或多重蝕刻製程,以蝕刻奈米結構55及/或鰭狀物66的每一層。可採用時間控制的蝕刻製程,以在第一凹陷86到達所需深度之後停止蝕刻第一凹陷86。
如圖11B所示,虛置邊界閘極76B與邊界結構77與奈米結構55重疊。第一凹陷86形成於虛置邊界閘極76B的一側上的基板50與奈米結構55中。在虛置編結閘極76B的其他側上,第一凹陷86不形成於邊界結構77中。如此一來,高度h1對應邊界結構77上的虛置邊界閘極76B的高度。高度h2對應奈米結構55上的虛置邊界閘極76B的高度h1與第一凹陷86的深度之組合。在一些實施例中,高度h2可為約1.2倍至約3.0倍的高度h1。換言之,高度h1與高度h2的比例可介於約1:1.2至1:3之間,但亦可採用其他比例。
在圖12中,蝕刻第一凹陷86所露出的第一半導體材料所形成的多層堆疊64的層狀物的側壁的部分(如第一奈米結構52),以形成側壁凹陷88於n型區50N中。蝕刻第一凹陷86所露出的第二半導體材料所形成的多層堆疊56的層狀物的側壁的部分(如第二奈米結構54),以形成側壁凹陷88於p型區50P中。雖然圖12B所示的側壁凹陷88中的第一奈米結構52與第二奈米結構54具有平直側壁,但側壁可凸起或凹陷。可採用等向蝕刻製程以蝕刻側壁,比如濕蝕刻或類似方法。可採用遮罩(未圖示)保護p型區50P,並採用對第一半導體材料具有選擇性的蝕刻劑以蝕刻第一奈米結構52,使n型區50N中的第二奈米結構54與基板50維持相對未蝕刻(與第一奈米結構52相較)。類似地,可採用遮罩(未圖示)保護n型區50N,並採用對第二半導體材料具有選擇性的蝕刻劑以蝕刻第二奈米結構54,使p型區50P中的第一奈米結構52與基板50維持相對未蝕刻(與第二奈米結構54相較)。在一實施例中,第一奈米結構52包括矽鍺且第二奈米結構54包括矽或碳化矽,可採用氫氧化四甲基銨、氫氧化銨、或類似物的乾蝕刻製程以蝕刻n型區50N中的第一奈米結構52的側壁,且可採用氫氟酸、另一氟為主的蝕刻劑、或類似物的濕蝕刻製程或乾蝕刻製程以蝕刻p型區50P中的第二奈米結構54的側壁。
在圖13中,第一內側間隔物層91形成於邊界結構77上、虛置閘極76上、沿著虛置閘極76的側壁、並形成於第一凹陷86中(包括形成於側壁凹陷88中)。第一內側間隔物層91可沉積於圖12所示的結構上。第一內側間隔物層91將用於形成內側間隔物,其可作為後續形成的源極/汲極區與閘極結構之間的隔離結構。源極/汲極區將形成於第一凹陷86中,而n型區50N中的第一奈米結構52與p型區50P中的第二奈米結構54將置換成對應的閘極結構,如下詳述。
第一內側間隔物層91的沉積方法可為順應性沉積製程如化學氣相沉積、原子層沉積、或類似製程,且沉積厚度介於約0.2 nm至5 nm之間。沉積的順應性可介於約50%至約99%之間。第一內側間隔物層91的材料可包含矽、鋁、碳、氧、氮、鍺、硼、磷、鉿、鑭、鋯、與鋇的組合。舉例來說,第一內側間隔物層91可包含第一絕緣材料如氧化矽、氮化矽、氮氧化矽、碳化矽、或碳氮氧化矽,或一或多種前述元素的氧化物或氮化物如氧化鍺、氧化磷、氧化鋇、氧化硼、氧化鋁、氧化鑭、氧化鉿、或氧化鋯。在一些實施例中,第一內側間隔物層91可包含第一絕緣材料與一或多種摻雜元素如硼、磷、碳、類似物、或上述之組合。在這些實施例中,摻雜第一內側間隔物層91的方法可為在沉積第一內側間隔物層91時進行原位摻雜,或在沉積第一內側間隔物層91之後進行摻雜。
在沉積第一內側間隔物層91的材料之後,可冷卻裝置。一旦冷卻裝置,第一內側間隔物層91將因熱膨脹係數而收縮。由於第一內側間隔物層91在虛置邊界閘極76B的一側上的高度h2大於在虛置邊界閘極76B的其他側上的高度h1,一旦第一內側間隔物層91冷卻,則沿著高度h2的長度的虛置邊界閘極76B上的不平衡壓縮力,將大於沿著高度h1的長度的虛置邊界閘極76B上的壓縮力。此不平衡的壓縮力可能造成虛置邊界閘極76B在第一凹陷86的方向中朝相鄰的閘極傾斜或彎曲。實施例可添加第二內側間隔物層以抵消此不平衡的壓縮力,如下所述。
在圖14中,為了抵消第一內側間隔物層91所施加的應力,在形成第一內側間隔物層91之後與自第一內側間隔物層91的沉積製程冷卻之前,立刻沉積第二間隔物層93於第一內側間隔物層91上。第二內側間隔物93沿著與第一內側間隔物層91的所有界面,黏著至第一內側間隔物層91。在沉積後冷卻裝至時,由於第一內側間隔物層91與第二內側間隔物層93之間的熱膨脹係數差異,且第二內側間隔物層93黏著至第一內側間隔物層91,具有較小熱膨脹係數的層狀物會提供反向的拉伸力至其他層的壓縮力。舉例來說,若第一內側間隔物層91的熱膨脹係數大於第二內側間隔物層93的熱膨脹係數,當裝置冷卻時,第一內側間隔物層91將收縮的比第二內側間隔物層93更多。然而由於這兩層黏結在一起,可避免第一內側間隔物層91沿著第一內側間隔物層91與第二內側間隔物層93之間的界面平面收縮。如此一來,第一內側間隔物層91將沿著兩者之間的界面施加壓縮應力於第二內側間隔物層93上。第二內側間隔物層93將在相反方向中相對於壓縮力或應力施加拉伸力或應力,以抵消壓縮應力(如對抗壓縮應力)。若第二內側間隔物層93的拉伸應力強到足以承受壓縮力,則虛置邊界閘極76B不會彎曲。然而若第二內側間隔物層93的拉伸應力不足以承受壓縮力,則虛置邊界閘極76B會改變形狀(如彎曲或傾斜),直到壓縮力與拉伸力相等。若第一內側間隔物層91的熱膨脹係數小於第二內側間隔物層93的熱膨脹係數,則相對關係將反轉:第二內側間隔物層93將施加壓縮應力於第一內側間隔物層91上,而第一內側間隔物層91將施加拉伸應力於第二內側間隔物層93上。
第二內側間隔物層93的形成方法,可與前述第一內側間隔物層91所用的上述製程與材料選擇類似。在一些實施例中,第二內側間隔物層93的材料與第一內側間隔物層91的材料之元素不同,比如摻雜元素不同或不同材料的組合。在其他實施例中,第二內側間隔物層93的材料可與第一內側間隔物層91的材料之元素相同。在這些實施例中,可採用不同的材料濃度以達不同的熱膨脹係數。第二內側間隔物層93的厚度可介於0.2 nm至5 nm 之間,但第一內側間隔物層91與第二內側間隔物層93的厚度可彼此不同。
具體而言,可形成第二內側間隔物層93,以控制虛置閘極76、第一內側間隔物層91、與第二內側間隔物層93之間的熱膨脹係數差異。在一些實施例中,第一內側間隔物層91的熱膨脹係數可介於約1x10 -7/K至約3x10 -5/K之間,且第二內側間隔物層93的熱膨脹係數可介於約1x10 -7/K至約3x10 -5/K之間。第一內側間隔物層91與第二內側間隔物層93之間的熱膨脹係數差異可介於約1x10 -7/K至約2x10 -6/K之間。若熱膨脹係數的差異過小,則具有較小熱膨脹係數的內側間隔物層無法貢獻足夠的拉伸力以抵銷具有較大熱膨脹係數的內側間隔物層的壓縮力,造成虛置邊界閘極76B彎曲。若熱膨脹係數差異過大,則具有較低熱膨脹係數的內側間隔物層不具有足夠的材料拉伸強度以承受壓縮力,造成虛置邊界閘極76B彎曲。當第一內側間隔物層91與第二內側間隔物層93的熱膨脹係數之間的差異介於約1x10 -7/K至約2x10 -6/K之間,則彎曲(若存在)屬於可接受的製程變異。在一些實施例中,第一內側間隔物層91與第二內側間隔物層93之較大的熱膨脹係數與較小的熱膨脹係數的比例可介於約10:1至約10:9,以有效降低及/或消除虛置邊界閘極76B的彎曲。若熱膨脹係數彼此過於接近,則具有較低熱膨脹係數的內側間隔物層無法提供足夠的拉伸應力,以反向平衡其他層的壓縮力。換言之,材料可能不具有足夠的拉伸強度且可能彎曲。另一方面,若熱膨脹係數彼此之間的差距過大,則具有較低熱膨脹係數的內側間隔物層所提供的拉伸力可能不足以避免虛置邊界閘極彎曲。換言之,虛置邊界閘極的拉伸強度仍不足以避免虛置閘極彎曲,就算有第二內側間隔物層的輔助。在一些實施例中,每一內側間隔物層的厚度可設置以提供額外的拉伸或壓縮強度。舉例來說,若較大的熱膨脹係數與較小的熱膨脹係數的比例為10:1,則具有較小熱膨脹係數的層狀物厚度可增加,以提供更多拉伸強度並以拉伸力抵消壓縮力,進而避免彎曲。舉例來說,增加熱膨脹係數較小的層狀物(相較於熱膨脹係數較大的層狀物)的厚度,亦可增加具有較小熱膨脹係數的材料之拉伸應力。
兩個相鄰膜所用的總面內應力取決於其熱膨脹係數,如下式所示:
Figure 02_image001
,其中α 1係第一膜的熱膨脹係數,α 2係第二膜的熱膨脹係數,且dT為T 0至T Max的溫度變化(比如25℃至900℃)。因此含有不同熱膨脹係數的第二膜可降低面內應力。第一膜(以熱膨脹係數α 2表示)轉變為壓縮性,而第二膜(以熱膨脹係數α 1表示)相對於第一膜轉變為拉伸性。因此可見第一內側間隔物層91與第二內側間隔物層93的組合,可減少虛置邊界閘極76B上的有效應力。與第一凹陷86相鄰的虛置邊界閘極76B的一側上的一些壓縮力,可由虛置邊界閘極76B的相反側上的壓縮力所抵消。舉例來說,虛置閘極76A所用的壓縮力在兩側上平衡,然而虛置邊界閘極76B所用的壓縮力只由相反側(如邊界側)部分抵消。基本上,虛置邊界閘極76B所保留的壓縮力取決於高度h2與高度h1的差異(h2-h1,或第一凹陷86的深度)。
由於採用第一內側間隔物層91與第二內側間隔物層93可減少虛置邊界閘極76B上的有效應力,虛置邊界閘極76B更能承受使其傾斜或彎曲的壓縮力。壓縮應力永遠尋求與拉伸力的平衡。在採用單層內側間隔物層的例子中,若虛置邊界閘極76B無法提供足夠的拉伸強度(拉伸的反作用力)以承受壓縮力,則虛置邊界閘極76B將傾斜或彎曲,直到達到內側間隔物層的壓縮力與虛置邊界閘極76B的拉伸力之間的平衡。在採用熱膨脹係數不同的雙層內側間隔物層(如圖14所示)的實施例中,第二內側間隔物層可提供拉伸力,有助於減少虛置邊界閘極76B反向平衡壓縮力所需的拉伸力。因此可達到壓縮力與拉伸力之間的平衡,而不會使虛置邊界閘極76B傾斜。
舉例來說,第一內側間隔物層91可為氧化矽、氮化矽、氮氧化矽、碳化矽、或碳氮氧化矽,而第二內側間隔物層93可為另一氧化物(如氧化鍺、氧化磷、氧化鋇、氧化硼、或氧化鋁)或氮化物(如氮化矽、碳氮化矽、或氮氧化矽)。若第一內側間隔物層91與第二內側間隔物層93的沉積厚度相同,則其沉積體積大致相同。氧化矽的熱膨脹係數違約0.65x10 -6/K。以氮化矽作為第二內側間隔物層93的例子中,氮化矽的熱膨脹係數違約2.9x10 -6/K。當兩層冷卻時,氮化矽壓縮的比氧化矽多。然而氮化矽無法與氧化矽在面內達到上述現象,因為兩者堆疊在一起而產生面內的壓縮力於氧化矽層上。氧化矽層將提供面內的拉伸力以抵消壓縮力。基板(此例為虛置邊界閘極76B的虛置閘極76)亦提供拉伸力以抵消壓縮力。若拉伸力無法平衡壓縮力,則虛置邊界閘極76B將彎曲以彌補(比如物理地改變形狀以減少壓縮力)。若拉伸力可平衡壓縮力,則虛置邊界閘極76B不會彎曲。舉例來說,當沉積膜的溫度為250℃且冷卻結構至100℃時,氮化矽層冷卻後的體積差異%為約0.0435% (收縮),而氧化矽層冷卻後的體積差異%為約0.00975%,兩者的比例為約9:2。沉積溫度的製程變異可能大幅改變。如此一來,更有效的量測方式為量測沉積內側間隔物層(91及93)的步驟與後續蝕刻內側間隔物層以形成內側間隔物的步驟(見圖16及17)之間的冷卻量。在一些實施例中,冷卻量可介於50℃至300℃之間,但亦可實施其他數值。冷卻量越大,則具有較高熱膨脹係數的內側間隔物層所施加的壓縮應力越大。
在沉積之中或之後添加其他材料至膜層,可增加氧化矽的熱膨脹係數或降低氮化矽層的熱膨脹係數。舉例來說,可摻雜或添加填充材料至膜中,以增加或減少氮化矽及/或氧化矽的熱膨脹係數。在一些實施例中,第一內側間隔物層91與第二內側間隔物層93可為絕緣氧化物或氮化物,且可摻雜矽、鋁、碳、鍺、硼、磷、鉿、鑭、鋯、與鋇的一或多者。應理解的是,上述材料僅為舉例,且可採用任何候選材料。此外,第一內側間隔物層91或第二內側間隔物層93可為壓縮膜(具有較高的熱膨脹係數)。候選材料可由任何上述方式結合。
圖15顯示上述說明中的多種可能結構。舉例來說,邊界結構77可包含視情況形成的介電蓋層77C、視情況形成的襯墊層77A、介電填充層77B、且可包含淺溝槽隔離區68的一部分。一些實施例採用視情況形成的介電蓋層77C,而介電蓋層77C可凸起高於第二奈米結構54的上表面,且在一些實施例中橫向凸入虛置邊界閘極76B。這可進一步縮短虛置邊界閘極76B的一側(與第一凹陷86相反側)上的虛置邊界閘極76B的高度。由於高度h3小於高度h1,虛置邊界閘極76B的邊界側上的內側間隔物層不提供這麼多的反向壓縮力,以用於虛置邊界閘極76B的較長凹陷側。
在圖16及17中,可由非等向蝕刻製程如反應性離子蝕刻、中性束蝕刻、或類似製程蝕刻第一內側間隔物層91與第二內側間隔物層93,以自第一內側間隔物層91形成內側間隔物90A,並自第二內側間隔物層93形成內側間隔物90B,兩者一起形成第一內側間隔物90。第一內側間隔物90可用於避免後續蝕刻製程(如形成閘極結構的蝕刻製程)損傷後續形成的源極/汲極區(比如圖18A至18C所示的下述磊晶源極/汲極結構92)。圖16顯示一些實施例中,第一內側間隔物90可具有平直側壁。圖17顯示一些實施例中,第一內側間隔物90可具有凹陷表面。在一些實施例中,第二內側間隔物層93為臨時結構且可在蝕刻時完全移除,以保留只含有第一內側間隔物層91的材料之第一內側間隔物90 (比如只保留內側間隔物90A)。
在形成第一內側間隔物90之後,由於第一內側間隔物層91與第二內側間隔物層93均用於反向平衡膜應力,虛置邊界閘極76B的頂部不會在邊界結構77傾斜或彎曲。第一內側間隔物90包括內側間隔物90A與內側間隔物90B。內側間格物90A與內側間隔物90B的材料組成可不同,如上述的第一內側間隔物層91與第二內側間隔物層93。內側間格物90A的熱膨脹係數與內側間隔物90B的熱膨脹係數可彼此不同,如上述的第一內側間隔物層91與第二內側間隔物層93。
可直接量測內側間隔物90A與內側間隔物90B的熱膨脹係數,然而一些實施例可分別比較各自沉積於基體基板(如載板或基體半導體基板)上的相同材料,以量測內側間隔物90A與內側間隔物90B的熱膨脹係數。舉例來說,可採用元素量測工具以確認內側間隔物90A與內側間隔物90B各自的化學材料組成。接著各自對內側間隔物90A及90B而言,可沉積對應的化學材料組成於基體基板上,並確認沉積的材料組成的熱膨脹係數。內側間隔物90A或90B的熱膨脹係數,可與對應的化學材料組成的熱膨脹係數大致相同。舉例來說,若元素分析確認內側間隔物90A的化學組成為氧化矽,則可沉積氧化矽層於空白基板上並量測其熱膨脹係數。類似地,若元素分析確認內側間隔物90B的化學組成為摻雜矽的氧化鋁,則可沉積摻雜矽的氧化鋁於空白基板上並量測其熱膨脹係數。
在圖18A、18B、及18C中,磊晶源極/汲極結構92形成於第一凹陷86中。在一些實施例中,磊晶源極/汲極結構92可施加應力於n型區50N中的第二奈米結構54與p型區50P中的第一奈米結構52上以改善效能。如圖18B所示,磊晶源極/汲極結構92形成於第一凹陷86中,使虛置閘極76位於個別的相鄰成對的磊晶源極/汲極結構92之間。在一些實施例中,第一間隔物81用於使磊晶源極/汲極結構92與虛置閘極76分開,而第一內側間隔物90用於使磊晶源極/汲極結構92與奈米結構55分開一段合適的橫向距離,因此磊晶源極/汲極結構92不會向外短接至最終奈米結構場效電晶體其後續形成的閘極。
n型區50N如n型金氧半區中的磊晶源極/汲極結構92的形成方法,可為遮罩p型區50P如p型金氧半區,接著可磊晶成長磊晶源極/汲極結構92於n型區50N中的第一凹陷86中。磊晶源極/汲極結構92可包含適用於n型奈米結構場效電晶體的任何可接受材料。舉例來說,若第二奈米結構54為矽,則磊晶源極/汲極結構92包含的材料可施加拉伸應力於第二奈米結構54上,比如矽、碳化矽、摻雜磷的碳化矽、磷化矽、或類似物。磊晶源極/汲極結構92可包含自奈米結構55的個別上表面隆起的表面,且可具有晶面。
p型區50P如p型金氧半區中的磊晶源極/汲極結構92的形成方法,可為遮罩n型區50N如n型金氧半區,接著可磊晶成長磊晶源極/汲極結構92於p型區50P中的第一凹陷86中。磊晶源極/汲極結構92可包含適用於p型奈米結構場效電晶體的任何可接受材料。舉例來說,若第一奈米結構52為矽鍺,則磊晶源極/汲極結構92包含的材料可施加壓縮應力於第一奈米結構52上,比如矽鍺、摻雜硼的矽鍺、鍺、鍺錫、或類似物。磊晶源極/汲極結構92可包含自多層堆疊56的個別上表面隆起的表面,且可具有晶面。
磊晶源極/汲極結構92、第一奈米結構52、第二奈米結構54、及/或基板50可佈植摻質以形成源極/汲極區,其與形成輕摻雜源極/汲極區所用的前述製程類似,且之後可進行退火。源極/汲極區的雜質濃度可介於約1x10 19原子/cm 3至約1x10 21原子/cm 3之間。源極/汲極區所用的n型及/或p型雜質可為前述的任何雜質。在一些實施例中,可在成長時原位摻雜磊晶源極/汲極結構92。
形成磊晶源極/汲極結構92於n型區50N與p型區50P中的磊晶製程,造成磊晶源極/汲極結構92的上表面具有晶面,且晶面橫向地向外擴張超出奈米結構55的側壁。在一些實施例中,這些晶面使相同的奈米結構場效電晶體其相鄰的磊晶源極/汲極結構92合併,如圖18A所示。在其他實施例中,完成磊晶製程之後的相鄰的磊晶源極/汲極結構92維持分開。如圖18C所示。
磊晶源極/汲極結構92可包含一或多個半導體材料層。舉例來說,磊晶源極/汲極結構92可包含第一半導體材料層92A、第二半導體材料層92B、與第三半導體材料層92C。可採用任何數目的半導體材料層以用於磊晶源極/汲極結構92。第一半導體材料層92A、第二半導體材料層92B、與第三半導體材料層92C的組成可各自為不同的半導體材料,且可摻雜至不同的摻質濃度。在一些實施例中,第一半導體材料層92A的摻質濃度可小於第二半導體材料層92B的摻質濃度,且大於第三半導體材料層92C的摻質濃度。在磊晶源極/汲極結構92含有三個半導體材料層的實施例中,可沉積第一半導體材料層92A、沉積第二半導體材料層92B於第一半導體材料層92A上、並沉積第三半導體材料層92C於第二半導體材料層92B上。
在圖19A及19B中,沉積第一層間介電層96於圖18A及18B所示的結構上。第一層間介電層96的組成可為介電材料,且其沉積方法可為任何合適方法如化學氣相沉積、電漿輔助化學氣相沉積、或可流動的化學氣相沉積。介電材料可包含磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼磷矽酸鹽玻璃、未摻雜的矽酸鹽玻璃、或類似物。亦可採用任何可接受的製程所形成的其他絕緣材料。在一些實施例中,接點蝕刻停止層94位於第一層間介電層96與磊晶源極/汲極結構92、遮罩78、及第一間隔物81之間。接點蝕刻停止層94可包含介電材料如氮化矽、氧化矽、氮氧化矽、或類似物,且其蝕刻速率與上方的第一層間介電層96的材料之蝕刻速率不同。
接著可進行平坦化製程如化學機械研磨,使第一層間介電層96的上表面與虛置閘極76或遮罩78的上表面齊平。平坦化製程亦可移除虛置閘極76上的遮罩78,以及沿著遮罩78的側壁的第一間隔物81的部分。在平坦化製程之後,虛置閘極76、第一間隔物81、與第一層間介電層96的上表面齊平(在製程變異的範圍中)。綜上所述,可由第一層間介電層96露出虛置閘極76的上表面。在一些實施例中可保留遮罩78,而平坦化製程使第一層間介電層96的上表面與遮罩78及第一間隔物81的上表面齊平。
接著以一或多道蝕刻步驟移除虛置閘極76與遮罩78 (若存在),以形成第二凹陷98。此步驟亦移除第二凹陷98中的虛置介電層60的部分。在一些實施例中,虛置閘極76與虛置介電層60的移除方法可為非等向乾蝕刻製程。舉例來說,蝕刻製程可包含乾蝕刻製程,其採用的反應氣體對虛置閘極76的蝕刻速率大於對第一層間介電層96或第一間隔物81的蝕刻速率,以選擇性蝕刻虛置閘極76。每一第二凹陷98露出奈米結構55的部分及/或位於奈米結構55的部分上,而奈米結構55的部分可作為後續完成的奈米結構場效電晶體的通道區。作為通道區的奈米結構55的部分,可位於相鄰的成對磊晶源極/汲極結構92之間。在蝕刻移除虛置閘極76時,虛置介電層60可作為蝕刻停止層。在移除虛置閘極76之後,可移除虛置介電層60。
接著移除n型區50N中的第一奈米結構52與p型區50P中的第二奈米結構54,以延伸第二凹陷98。值得注意的是,亦可移除與邊界結構77相鄰的第一奈米結構52及/或第二奈米結構54。第一奈米結構52的移除方法可為形成遮罩(未圖示)於p型區50P上,並進行等向蝕刻製程如濕蝕刻或類似製程(採用的蝕刻劑對第一奈米結構52的材料具有選擇性),而第二奈米結構54、基板50、與淺溝槽隔離區68與第一奈米結構52相較下維持相對未蝕刻。在第一奈米結構52包括矽鍺而第二奈米結構54A至54C包括矽或碳化矽的實施例中,可採用氫氧化四甲基銨、氫氧化銨、或類似物以移除n型區50N中的第一奈米結構52。
p型區50P中的第二奈米結構54的移除方法,可為形成遮罩(未圖示)於n型區50N上,並進行等向蝕刻製程如濕蝕刻或類似製程(採用的蝕刻劑對第二奈米結構54的材料具有選擇性),而第一奈米結構52、基板50、與淺溝槽隔離區68與第二奈米結構54相較下維持相對未蝕刻。在第二奈米結構54包括矽或碳化矽而第一奈米結構52包括矽鍺的實施例中,可採用氫氟酸、另一氟為主的蝕刻劑、或類似物以移除p型區50P中的第二奈米結構54。
在其他實施例中,可同時形成n型區50N與p型區50P中的通道區,比如移除n型區50N與p型區50P中的第一奈米結構52,或移除n型區50N與p型區50P中的第二奈米結構54。在這些實施例中,n型奈米結構場效電晶體與p型奈米結構場效電晶體的通道區可具有相同材料組成如矽、矽鍺、或類似物。舉例來說,圖22A、22B、及22C顯示這些實施例所形成的結構,其中p型區50P與n型區50N中的通道區由第二奈米結構54所提供且可包含矽。
在圖20A、20B、及20C中,形成閘極介電層100與閘極102以用於置換閘極。閘極介電層100順應性地沉積於第二凹陷98中。在n型區50N中,閘極介電層100可形成於基板50的上表面與側壁上以及第二奈米結構54的上表面、側壁、與下表面上。在p型區50P中,閘極介電層100可形成於基板50的上表面與側壁上、第一奈米結構52的上表面、側壁、與下表面上、以及沿著第一內側間隔物90。閘極介電層100亦可沉積於第一層間介電層96、接點蝕刻停止層94、第一間隔物81、與淺溝槽隔離區68的上表面上。雖然移除並置換虛置邊界閘極76B的虛置閘極76,最終的置換閘極仍為非主動閘極。
在一些實施例中,閘極介電層100包含一或多個介電層如氧化物、金屬氧化物、類似物、或上述之組合。舉例來說,一些實施例的閘極介電層可包含氧化矽層與氧化矽層上的金屬氧化物層。在一些實施例中,閘極介電層100包括高介電常數的介電材料。在這些實施例中,閘極介電層100的介電常數可大於約7.0,且可包含鉿、鋁、鋯、鑭、錳、鋇、鈦、鉛、或上述之組合的金屬氧化物或矽酸鹽。n型區50與p型區50P中的閘極介電層100的結構可相同或不同。閘極介電層100的形成方法可包含分子束沉積、原子層沉積、電漿輔助化學氣相沉積、或類似方法。
閘極102分別沉積於閘極介電層100上,並填入第二凹陷98的其餘部分。閘極102可包括含金屬材料如氮化鈦、氧化鈦、氮化鉭、碳化鉭、鈷、釕、鋁、鎢、上述之組合、或上述之多層。舉例來說,雖然圖20A及20B顯示單層的閘極102,但閘極102可包含任何數目的襯墊層、任何數目的功函數調整層、與填充材料。層狀物的任何組合使閘極102可沉積於相鄰的第二奈米結構54之間以及第二奈米結構54與基板50之間的n型區50N中,並可沉積於相鄰的第一奈米結構52之間的p型區50P中。
可同時形成閘極介電層100於n型區50N與p型區50P中,使每一區中的閘極介電層100的組成相同。亦可同時形成閘極102,使每一區中的閘極102的組成相同。在一些實施例中,每一區域中的閘極介電層100可由不同製程所形成,使閘極介電層100可具有不同材料或不同數目的層狀物;及/或每一區域中的閘極102可由不同製程所形成,使閘極102可具有不同材料及/或不同數目的層狀物。在採用分開製程時,可採用多種遮罩步驟以遮罩並露出合適區域。
在填入第二凹陷98之後可進行平坦化製程如化學機械研磨,以移除閘極介電層100與閘極102的材料位於第一層間介電層96的上表面上的多餘部分。因此閘極102與閘極介電層100的材料之保留部分形成最終奈米結構場效電晶體的置換閘極結構。閘極102與閘極介電層100可一起視作「閘極結構」。
接著使閘極結構(含有閘極介電層100與對應的上方閘極102)凹陷,使凹陷直接形成於閘極結構之上與第一間隔物81的相對部分之間。閘極遮罩104包含一或多層的介電材料如氮化矽、氮氧化矽、或類似物,其可填入凹陷。接著可進行平坦化製程以移除介電材料延伸於第一層間介電層96上的多餘部分。之後形成的閘極接點可穿過閘極遮罩104以接觸凹陷的閘極102的上表面。
接著沉積第二層間介電層106於第一層間介電層96與閘極遮罩104上。在一些實施例中,第二層間介電層106可可流動的化學氣相沉積所形成的可流動膜。在一些實施例中,第二層間介電層106的組成為介電材料如磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼磷矽酸鹽玻璃、未摻雜的矽酸鹽玻璃、或類似物,且其沉積方法可為任何合適方法如化學氣相沉積、電漿輔助化學氣相沉積、或類似方法。
在圖21A、21B、及21C中,蝕刻第二層間介電層106、第一層間介電層96、接點蝕刻停止層94、與閘極遮罩104,以形成第三凹陷而露出磊晶源極/汲極結構92及/或閘極結構的表面。第三凹陷的形成方法可採用非等向蝕刻製程如反應性離子蝕刻、中性束蝕刻、或類似方法。在一些實施例中,可採用第一蝕刻製程蝕刻第三凹陷以穿過第二層間介電層106與第一層間介電層96,可採用第二蝕刻製程蝕刻第三凹陷以穿過閘極遮罩104,且之後可採用第三蝕刻製程蝕刻第三凹陷以穿過接點蝕刻停止層94。可形成並圖案化遮罩如光阻於第二層間介電層106上,以遮罩第二層間介電層106的部分,使其免於第一蝕刻製程與第二蝕刻製程。在一些實施例中,蝕刻製程可為過蝕刻,因此第三凹陷延伸至磊晶源極/汲極結構92及/或閘極結構中,而第三凹陷108的底部可齊平(比如相同高度,或與基板隔有相同距離)或低於(比如較靠近基板)磊晶源極/汲極結構92及/或閘極結構。雖然圖21B顯示磊晶源極/汲極結構92上的第三凹陷與閘極結構上的第三凹陷在相同剖面中,但多種實施例中的磊晶源極/汲極結構92上的第三凹陷與閘極結構上的第三凹陷可在不同剖面中,以減少後續形成的接點短接的風險。
在形成第三凹陷之後,可形成矽化物區110於磊晶源極/汲極結構92上。在一些實施例中,矽化物區110的形成方法為先沉積可與下方的磊晶源極/汲極結構92的半導體材料(如矽、矽鍺、或鍺)反應以形成矽化物區或鍺化物區的金屬(未圖示,比如鎳、鈷、鈦、鉭、鉑、鎢、其他貴金屬、其他耐火金屬、稀土金屬、或其合金)於磊晶源極/汲極結構92的露出部分上,接著進行熱退火製程以形成矽化物區110。接著移除沉積金屬的未反應部分,且移除方法可為蝕刻製程。雖然矽化物區110稱作矽化物區,但矽化物區110亦可為鍺化物區或矽鍺化物區(含矽化物與鍺化物的區域)。在一實施例中,矽化物區110包括鈦矽化物,且其厚度介於約2 nm至約10 nm之間。
接著可形成接點112及114 (亦可視作接點插塞)於第三凹陷中。接點112及114可各自包含一或多層,比如阻障層、擴散層、與填充層。舉例來說,一些實施例的接點112及114各自包含阻障層與導電填充材料,且可電性耦接至下方的導電結構(比如所述實施例中的閘極102及/或矽化物區110)。接點114電性耦接至閘極102且可視作閘極接點,而接點112電性耦接至矽化物區110且可視作源極/汲極接點。接點112及114所用的阻障層可包含鈦、氮化鈦、鉭、氮化鉭、或類似物。接點112及114所用的導電填充材料可為銅、銅合金、銀、金、鎢、鈷、鋁、鎳、或類似物。可進行平坦化製程如化學機械研磨,以自第二層間介電層106的表面移除多餘材料。值得注意的是,未形成接點至與邊界結構77相鄰的非主動閘極。
圖22A、22B、及22C顯示一些其他實施例的裝置的剖視圖。圖22A顯示圖1所示的參考剖面A-A’。圖22B顯示圖1所示的參考剖面B-B’。圖22C顯示圖1所示的參考剖面C-C’。在圖22A、22B、及22C中,類似標號用於標示以類似製程所形成的類似單元,如圖21A、21B、及21C的結構。然而在圖22A、22B、及22C中,n型區50N與p型區50P中的通道區包含相同材料。舉例來說,第二奈米結構54包括矽,其可提供p型區50P中的p型奈米結構場效電晶體與n型區50N中的n型奈米結構場效電晶體所用的通道區,舉例來說,圖30A至30C的結構的形成方法可為自p型區50P與n型區50N同時移除第一奈米結構52,沉積閘極介電層100與閘極102P (如適用於p型奈米結構場效電晶體的閘極)於p型區50P中的第二奈米結構54周圍,以及沉積閘極介電層100與閘極102N (如適用於n型奈米結構場效電晶體的閘極)於n型區50N中的第二奈米結構54周圍。在這些實施例中,n型區50N與p型區50P中的磊晶源極/汲極結構92的材料可不同,如上所述。
實施例可達多種優點。採用兩個不同的內側間隔物層,可提供額外拉伸力以抵消不平衡的內側間隔物層沉積所造成的壓縮力。由於源極/汲極區所用的凹陷與邊界虛置閘極的一側相鄰而不與邊界虛置閘極的其他側相鄰,邊界虛置閘極的每一側上的內側間隔物層的高度不同。如此一來,單一內側間隔物層可施加較大的應力於邊界虛置閘極的一側上,造成邊界虛置閘極彎曲。實施例採用的第二內側間隔物層的熱膨脹係數小於第一內側間隔物層的熱膨脹係數,因此可提供與較高熱膨脹係數膜的壓縮應力相反的拉伸應力。拉伸應力抵消壓縮應力,因此邊界虛置閘極不彎曲。
一實施例包括半導體裝置的形成方法,包括:形成自基板凸起的第一鰭狀物,且第一鰭狀物包括第二奈米結構於第一奈米結構上。方法亦包括形成絕緣結構,以橫向圍繞第一鰭狀物。方法亦包括移除第一鰭狀物的一部分,並形成邊界結構於第一鰭狀物中。方法亦包括形成虛置閘極於第一鰭狀物上,且虛置閘極與邊界結構的邊緣重疊。方法亦包括蝕刻凹陷於與虛置閘極相鄰的第一鰭狀物中,且凹陷露出第一奈米結構與第二奈米結構。方法亦包括蝕刻側壁凹陷於第一奈米結構中。方法亦包括沉積第一內側間隔物層於虛置閘極之上、凹陷之中、與側壁凹陷之中,且第一內側間隔物層具有第一熱膨脹係數。方法亦包括沉積第二內側間隔物層於虛置閘極之上、凹陷之中、與側壁凹陷之中,且第二內側間隔物層具有第二熱膨脹係數。方法亦包括冷卻第一內側間隔物層與第二內側間隔物層。方法亦包括蝕刻第一內側間隔物層與第二內側間隔物層,以形成第一內側間隔物與第二內側間隔物於側壁凹陷中。
在一實施例中,第一內側間隔物層的第一熱膨脹係數小於第二內側間隔物層的第二熱膨脹係數,其中冷卻第一內側間隔物層與第二內側間隔物層之後,第二內側間隔物層提供壓縮力於虛置閘極上,且第一內側間隔物層提供拉伸力於虛置閘極上。在一實施例中,在沉積第一內側間隔物層之前沉積第二內側間隔物層。在一實施例中,第一熱膨脹係數與第二熱膨脹係數的比例介於1:10至9:10之間。在一實施例中,方法更包括以第一摻質摻雜第一內側間隔物層。在一實施例中,摻雜之前的第一內側間隔物層的材料與第二內側間隔物層的材料相同。在一實施例中,第一內側間隔物與第二內側間隔物包括絕緣材料,其包含的絕緣氧化物或氮化物含有或不含矽、鋁、碳、鍺、硼、磷、鉿、鑭、鋯、或鋇。
另一實施例為半導體裝置的形成方法,包括:蝕刻第一凹陷於第一奈米結構與第二奈米結構中,第二奈米結構位於第一奈米結構上,第一凹陷位於閘極堆疊的第一側,邊界結構位於閘極堆疊的第二側,且第一側與第二側相對。方法亦包括經由第一凹陷蝕刻第一奈米結構的側壁,以形成第一奈米結構的側壁凹陷。方法亦包括沉積側壁間隔物層結構於側壁凹陷之中與閘極堆疊之上,側壁間隔物層結構在閘極堆疊的第一側上具有第一高度並延伸至第一凹陷中,側壁間隔物層結構在閘極堆疊的第二側上具有第二高度並位於邊界結構上,且第一高度大於第二高度,其中側壁間隔物層結構包括第一側壁間隔物層鄰接至第二側壁間隔物層。方法亦包括蝕刻側壁間隔物層結構以形成內側間隔物於側壁凹陷中。
在一實施例中,方法更包括:沉積源極/汲極區於第一凹陷中;蝕刻開口於第一奈米結構與第二奈米結構上;蝕刻延伸開口以移除第一奈米結構;以及沉積閘極結構於開口之中與第二奈米結構周圍,且內側間隔物位於閘極結構與源極/汲極區之間。在一實施例中,第一側壁間隔物層與第二側壁間隔物層各自包含絕緣氧化物或絕緣氮化物,其含有或不含矽、鋁、碳、鍺、硼、磷、鉿、鑭、鋯、或鋇。在一實施例中,方法更包括:以第一摻質摻雜第一側壁間隔物層或第二側壁間隔物層。在一實施例中,在摻雜第一側壁間隔物層或第二側壁間隔物層之前,沉積的第一側壁間隔物層的材料組成與沉積的第二側壁間隔物層的材料組成相同。在一實施例中,方法更包括:在沉積側壁間隔物層結構之後與蝕刻側壁間隔物層結構之前,冷卻側壁間隔物層結構,且冷卻的溫度介於50℃至300℃之間。在一實施例中,蝕刻側壁間隔物層結構的步驟移除第二側壁間隔物層,其中內側間隔物只包含第一側壁間隔物層的一部分。
一實施例包括半導體裝置,其包括第一奈米結構。半導體裝置亦包括第二奈米結構,位於第一奈米結構上。半導體裝置亦包括源極/汲極區,與第一奈米結構相鄰。半導體裝置亦包括閘極結構,圍繞第一奈米結構與第二奈米結構。半導體裝置亦包括第一內側間隔物,夾設於第一奈米結構與第二奈米結構之間,第一內側間隔物夾設於閘極與源極/汲極區之間,第一內側間隔物具有第一材料組成,且第一材料組成具有第一熱膨脹係數。半導體裝置亦包括第二內側間隔物,夾設於第一奈米結構與第二奈米結構之間,第二內側間隔物夾設於閘極與源極/汲極區之間,第二內側間隔物與第一內側間隔物相鄰,第二內側間隔物具有第二材料組成,第二材料組成具有第二熱膨脹係數,且第二熱膨脹係數與第一熱膨脹係數不同。
在一實施例中,以具有第一材料組成沉積其上的第一空白基板量測第一熱膨脹係數,且其中以具有第二材料組成沉積其上的第二空白基板量測第二熱膨脹係數。在一實施例中,第一熱膨脹係數與第二熱膨脹係數的比例介於10:1至10:9之間。在一實施例中,第一熱膨脹係數與第二熱膨脹係數之間的差異介於1x10 -7/K至2x10 -6/K之間。在一實施例中,第一內側間隔物與第二內側間隔物包括絕緣材料,且其視情況與矽、鋁、碳、鍺、硼、鉿、鑭、鋯、與硼的一或多者結合。在一實施例中,源極/汲極區位於閘極結構的第一側,且更包括邊界絕緣區位於閘極結構的相反側。
上述實施例之特徵有利於本技術領域中具有通常知識者理解本發明。本技術領域中具有通常知識者應理解可採用本發明作基礎,設計並變化其他製程與結構以完成上述實施例之相同目的及/或相同優點。本技術領域中具有通常知識者亦應理解,這些等效置換並未脫離本發明精神與範疇,並可在未脫離本發明之精神與範疇的前提下進行改變、替換、或更動。
A-A’,B-B’,C-C’:參考剖面 h1,h2,h3:高度 20:分隔物 50:基板 50N:n型區 50P:p型區 51A,51B,51C:第一半導體層 52A,52B,52C:第一奈米結構 53A,53B,53C:第二半導體層 54A,54B,54C:第二奈米結構 55:奈米結構 56,64:多層堆疊 60,70:虛置介電層 66:鰭狀物 68:隔離區 71:虛置閘極介電層 72:虛置閘極層 74:遮罩層 75:開口 76,76A:虛置閘極 76B:虛置邊界閘極 77:邊界結構 77A:襯墊層 77B:介電填充層 77C:介電蓋層 78:遮罩 79:絕緣層 80:第一間隔物層 81:第一間隔物 82:第二間隔物層 83:第二間隔物 86:第一凹陷 88:側壁凹陷 90:第一內側間隔物 90A,90B:內側間隔物 91:第一內側間隔物層 92:磊晶源極/汲極結構 92A:第一半導體材料層 92B:第二半導體材料層 92C:第三半導體材料層 93:第二內側間隔物層 94:接點蝕刻停止層 96:第一層間介電層 98:第二凹陷 100:閘極介電層 102,102N,102P:閘極 104:閘極遮罩 106:第二層間介電層 108:第三凹陷 110:矽化物區 112,114:接點
圖1係一些實施例中,奈米結構場效電晶體的三維圖。 圖2、3、4、5、6、7A、7B、8A、8B、9、10A、10B、11A、11B、12、13、14、15、16、17、18A、18B、18C、19A、19B、20A、20B、20C、21A、21B、及21C係一些實施例中,製造奈米結構場效電晶體的中間階段的剖視圖,且圖5亦包含製造奈米結構場效電晶體的中間階段的上視圖。 圖22A、22B、及22C係一些實施例中,奈米結構場效電晶體的剖視圖。
h1,h2:高度
50:基板
50N:n型區
50P:p型區
52A,52B,52C:第一奈米結構
54A,54B,54C:第二奈米結構
55:奈米結構
66:鰭狀物
70:虛置介電層
76,76A:虛置閘極
76B:虛置邊界閘極
77:邊界結構
78:遮罩
81:第一間隔物
86:第一凹陷
91:第一內側間隔物層
93:第二內側間隔物層

Claims (1)

  1. 一種半導體裝置的形成方法,包括: 形成自一基板凸起的一第一鰭狀物,且該第一鰭狀物包括一第二奈米結構於一第一奈米結構上; 形成一絕緣結構,以橫向圍繞該第一鰭狀物; 移除該第一鰭狀物的一部分,並形成一邊界結構於該第一鰭狀物中; 形成一虛置閘極於該第一鰭狀物上,且該虛置閘極與該邊界結構的一邊緣重疊; 蝕刻一凹陷於與該虛置閘極相鄰的該第一鰭狀物中,且該凹陷露出該第一奈米結構與該第二奈米結構; 蝕刻一側壁凹陷於該第一奈米結構中; 沉積一第一內側間隔物層於該虛置閘極之上、該凹陷之中、與該側壁凹陷之中,且該第一內側間隔物層具有一第一熱膨脹係數; 沉積一第二內側間隔物層於該虛置閘極之上、該凹陷之中、與該側壁凹陷之中,且該第二內側間隔物層具有一第二熱膨脹係數; 冷卻該第一內側間隔物層與該第二內側間隔物層;以及 蝕刻該第一內側間隔物層與該第二內側間隔物層,以形成一第一內側間隔物與一第二內側間隔物於該側壁凹陷中。
TW111102557A 2021-03-26 2022-01-21 半導體裝置的形成方法 TW202238694A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163166366P 2021-03-26 2021-03-26
US63/166,366 2021-03-26
US17/406,937 US11973122B2 (en) 2021-03-26 2021-08-19 Nano-FET semiconductor device and method of forming
US17/406,937 2021-08-19

Publications (1)

Publication Number Publication Date
TW202238694A true TW202238694A (zh) 2022-10-01

Family

ID=82667434

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111102557A TW202238694A (zh) 2021-03-26 2022-01-21 半導體裝置的形成方法

Country Status (3)

Country Link
US (1) US11973122B2 (zh)
CN (1) CN114883257A (zh)
TW (1) TW202238694A (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102277610B1 (ko) * 2017-06-29 2021-07-14 삼성전자주식회사 반도체 장치의 제조 방법
US10600889B2 (en) * 2017-12-22 2020-03-24 International Business Machines Corporation Nanosheet transistors with thin inner spacers and tight pitch gate
US10535733B2 (en) * 2018-01-11 2020-01-14 International Business Machines Corporation Method of forming a nanosheet transistor
KR102473659B1 (ko) * 2018-08-08 2022-12-02 삼성전자주식회사 반도체 소자
US20200357911A1 (en) * 2019-05-08 2020-11-12 Globalfoundries Inc. Gate-all-around field effect transistors with inner spacers and methods
US11094803B1 (en) * 2020-01-29 2021-08-17 International Business Machines Corporation Nanosheet device with tall suspension and tight contacted gate poly-pitch

Also Published As

Publication number Publication date
CN114883257A (zh) 2022-08-09
US11973122B2 (en) 2024-04-30
US20220310816A1 (en) 2022-09-29

Similar Documents

Publication Publication Date Title
US11791421B2 (en) Nanosheet field-effect transistor device and method of forming
CN111261521B (zh) 半导体器件及其形成方法
TW202147414A (zh) 半導體裝置及其形成方法
TWI828962B (zh) 半導體裝置及其形成方法
KR20220015968A (ko) 트랜지스터 게이트 구조물들 및 그 형성 방법
CN114256235A (zh) 栅极结构及其形成方法
TW202232582A (zh) 半導體裝置及其製造方法
US11935754B2 (en) Transistor gate structure and method of forming
TWI780649B (zh) 半導體裝置及其形成方法
TW202217973A (zh) 半導體元件與其形成方法
CN113161353A (zh) 半导体装置
TW202238694A (zh) 半導體裝置的形成方法
CN113345893A (zh) 晶体管栅极及其形成方法
TWI808733B (zh) 半導體裝置及其形成方法
TWI829068B (zh) 半導體裝置的形成方法
US11615965B2 (en) Semiconductor FinFET device and method
TWI821698B (zh) 半導體元件及其製造方法
TWI760054B (zh) 電晶體及其形成方法
TWI832300B (zh) 半導體裝置及其形成方法
KR102669042B1 (ko) 소스/드레인 영역들 및 그 형성 방법들
US20230317859A1 (en) Transistor gate structures and methods of forming thereof
US20230187216A1 (en) Semiconductor FinFET Device and Method
TW202335105A (zh) 半導體裝置及其製造方法
TW202410163A (zh) 奈米結構場效電晶體及其製造方法
TW202242993A (zh) 半導體裝置及其製造方法