TW202143293A - 用於接合兩個半導體底材的方法 - Google Patents

用於接合兩個半導體底材的方法 Download PDF

Info

Publication number
TW202143293A
TW202143293A TW109144419A TW109144419A TW202143293A TW 202143293 A TW202143293 A TW 202143293A TW 109144419 A TW109144419 A TW 109144419A TW 109144419 A TW109144419 A TW 109144419A TW 202143293 A TW202143293 A TW 202143293A
Authority
TW
Taiwan
Prior art keywords
substrate
temperature
substrates
bonding interface
bonding
Prior art date
Application number
TW109144419A
Other languages
English (en)
Other versions
TWI836169B (zh
Inventor
葛威塔茲 高丁
席琳 傅汀
Original Assignee
法商索泰克公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 法商索泰克公司 filed Critical 法商索泰克公司
Publication of TW202143293A publication Critical patent/TW202143293A/zh
Application granted granted Critical
Publication of TWI836169B publication Critical patent/TWI836169B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/185Joining of semiconductor bodies for junction formation
    • H01L21/187Joining of semiconductor bodies for junction formation by direct bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76254Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Recrystallisation Techniques (AREA)
  • Pressure Welding/Diffusion-Bonding (AREA)
  • Element Separation (AREA)
  • Bipolar Transistors (AREA)
  • Led Devices (AREA)

Abstract

本發明係涉及一種用於透過分子黏附接合兩個半導體底材之方法,該方法包括:使第一底材(1)及第二底材(2)緊密接觸之步驟a),以形成具有一鍵合界面(4)之一組合件;在高於一預定第一溫度之第一溫度下對該鍵合界面(4)進行反應回火之步驟b),步驟b)在該接合界面處產生氣泡;在該鍵合界面(4)處至少部分剝離該兩個底材之步驟c),以去除所述氣泡;及使該第一底材(1)及該第二底材(2)在該鍵合界面(4)處重新緊密接觸之步驟d),以形成該組合件。

Description

用於接合兩個半導體底材的方法
本發明與微電子元件用半導體材料領域有關。詳言之,本發明係涉及一種用於透過分子黏附(molecular adhesion)接合兩個半導體底材之方法。
透過分子黏附接合底材(「直接晶圓鍵結」)為眾所皆知的技術,其可應用於微電子、光電及微機電系統等領域,例如用於製作絕緣體上矽底材、多接面光伏電池(multi-junction photovoltaic cell)或用於製作3D結構。
根據此技術,將兩個底材緊密接觸使其表面足夠接近,從而在兩者之間形成原子或分子鍵合。如此可在不使用例如聚合物或黏合層等中間黏附層(intermediate adhesion layer)的情況下,在兩個接觸表面之間產生黏附力。
由此所獲得之組合件接著通常會在50°C及1200°C之間的溫度下進行熱處理以強化所述黏附,該溫度取決於底材性質及所設想之應用。
在某些情況下,透過分子黏附接合將導致在鍵合界面處出現稱為「鍵合缺陷」(bonding defect)之缺陷。這類缺陷可能為「氣泡」(bubble)類型之缺陷(「鍵合空隙」(bonding void))。所述鍵合缺陷可能源自氣態物種在所接合底材表面之間的捕捉和積聚。該些物種可對應於在底材接合前的製備過程中被吸附在底材表面上的物種。詳言之,該些物種可對應於化學反應之殘餘物,尤其是在底材緊密接觸時或強化鍵合之回火期間所出現之水的化學反應之殘餘物。
接合界面處出現之鍵合缺陷,對於所製作結構的品質非常不利。舉例而言,在接合步驟後透過研磨或Smart Cut™技術薄化兩個底材中的其中一者以形成一層時,鍵合缺陷處的兩個表面之間可能因沒有黏附力,而導致此處發生薄層的局部斷裂。
此外,當用於製作垂直功率元件的複合結構包含,舉例而言,單晶碳化矽(SiC)薄層接合至SiC製載體底材時,該薄層與載體底材之間必須具有良好的導熱性及導電性。
為了接合底材以形成複合結構,有兩種進行直接鍵結的主要方法:親水(hydrophilic)法及疏水(hydrophobic)法。
在親水法中,兩個底材的表面係經過處理,以產生一層原生氧化物而使其親水。兩個底材間有一層水存在,以促進原子及/或分子鍵的形成,其負責兩個底材間的黏附力。然而,鍵合界面處存在一層原生氧化物會影響及劣化兩個底材間的導電性。
在疏水法中,兩個底材的表面係經過處理,以使其疏水:原生氧化物層被去除,且存在於兩個底材間的水係受到限制。為了進一步限制水的存在,兩個底材間的接合可在受控氣氛中進行,例如無水氣氛或真空。以此方法接合之兩個底材將表現出良好垂直導電及導熱性(Yushin et al, Applied Physics Letters, 84 (20), 3993-3995, 2004)。然而,這些條件可能過於複雜,難以在產業環境中實現。而且本案申請人已觀察到,當透過此方法接合的兩個SiC底材經歷高於700°C的溫度時,兩個底材間的界面處可能會形成加壓氣泡(pressurized bubble)而對鍵合品質產生負面影響。當該透過接合兩個底材所形成的組合件必須在超過氣泡會出現的溫度下進行熱處理時,例如使用Smart Cut™方法進行層移轉時,所述氣泡尤其麻煩。
另一方法則以主動表面之鍵合(「表面主動鍵合」(surface active bonding, SAB))為基礎,如F.Mu等人所闡述(4th IEEE International Workshop on Low Temperature Bonding for 3D Integration (LTB-3D), 15–16 July 2014)。使兩個底材的待接合表面受到原子轟擊,以在低溫下進行接合前活化這些表面。此方法可在兩個底材間獲得良好黏附力,但會在兩個底材間的界面處形成一非晶層。此非晶層的存在通常會劣化兩個底材間的導電性。
本發明之目的為克服上述全部或部分缺點。本發明涉及一種用於透過分子黏附接合兩個半導體底材之方法,其可允許接合界面具有良好導電性及導熱性,並可減少鍵合缺陷數目,或甚至完全防止鍵合缺陷出現。
為了達成此目標,本發明之標的為提供一種用於透過分子黏附接合兩個半導體底材之方法,該方法包括: - 使第一底材及第二底材緊密接觸之步驟a),以形成具有一鍵合界面之一組合件; - 在高於一預定第一溫度之第一溫度下對該鍵合界面進行反應回火(reaction-annealing)之步驟b),步驟b)在該鍵合界面處產生氣泡; 該方法之特徵在於包括: - 在該鍵合界面處至少部分剝離該兩個底材之步驟c),以去除所述氣泡;及 - 使該第一底材及該第二底材在該鍵合界面處重新緊密接觸之步驟d),以形成該組合件。
根據本發明之其他有利的和非限制性的特徵,其可以單獨實施,或以任何技術上可行的組合來實施: - 所述剝離步驟c)係在一受控氣氛下進行; - 所述剝離步驟c)之受控氣氛爲一無水氣氛或真空; - 所述剝離步驟c)係全部或部分在高於或等於環境溫度之第二溫度下進行; - 該第二溫度低於700°C,較佳者爲低於200°C,更佳者爲低於100°C; - 所述剝離步驟c)包括透過在該鍵合界面處將刀刃插入該兩個底材之間,以機械方式分離該兩個底材; - 該接合方法包括在步驟d)之後薄化該第一底材之步驟e),以形成一薄層; - 該第一底材包含一主表面及一埋置弱化平面,該薄層被界定成位於該主表面及該埋置弱化平面之間; - 步驟e)包括沿着該埋置弱化平面進行斷裂,以將該薄層移轉到該第二底材上; - 步驟e)包括在高於或等於一預定第二溫度之溫度下進行熱處理,以允許沿著該埋置弱化平面之自發斷裂;步驟b)之第一溫度及步驟c)之第二溫度低於該預定第二溫度。
如前所述,本發明係涉及一種用於透過分子黏附將第一底材1與第二底材2接合之方法,其中每一底材由一半導體材料形成。
詳細而言,本發明之目標為形成複合結構3',該複合結構3'包含一單晶薄層1'設置在載體底材2上(圖1)。第一底材1用於形成薄層1'以製作元件,因此第一底材1優選由良好品質之單晶材料形成。第二底材2用於形成複合結構3'之載體底材2,因此第二底材2可由較低品質之單晶或多晶材料形成。
薄層1'可有利地具有小於1微米之厚度,以相容於Smart Cut類型之方法。在接合之前,第一底材1及第二底材2具有大約數百微米之厚度。
底材1、2可由相異或完全相同的半導體材料形成,所述材料選自碳化矽(SiC)及磷化銦(InP)。一般而言,該些材料可為元素週期表上第IV族、第III族及第V族之元素所形成之二基、三基或四基化合物。
底材1、2各包含一主表面1a、2a,其對應於待緊密接觸以進行接合的面。
在緊密接觸前,為了透過分子黏附實現直接鍵結,主表面1a、2a可有利地經過許多處理。該些處理之目的為清潔主表面1a、2a以去除污染物(顆粒、有機物等)且可能活化主表面1a、2a,以促進有利於鍵合波傳播及鍵合界面4高強度之化學表面終端(chemical surface terminations)。亦可對主表面1a、2a進行化學機械研磨,以使主表面1a、2a盡可能平滑。吾人亦可設想到在主表面1a、2a其中一者或二者上形成導電中間層,該中間層亦可透過化學機械研磨而平滑化。
圖2a至圖2e繪示依照本發明之接合方法之步驟。
本發明之第一步驟a) (圖2a、4a)包括使第一底材1之主表面1a與第二底材2之主表面2a緊密接觸,以形成具有鍵合界面4之組合件3。「緊密」接觸意指在沒有黏合層的情況下使主表面1a、2a直接接觸,以透過分子黏附使主表面1a、2a沿著鍵合界面4接合。
使底材1、2緊密接觸可在環境空氣下進行或在受控氣氛下進行,例如在惰性氣體及/或真空下進行。吾人亦可設想到在環境溫度下或較高溫下,例如在30°C及500°C之間,進行所述緊密接觸。
在步驟a)完成後,組合件3接著在步驟b) (圖2b、4b)中進行鍵合界面之反應回火,其溫度(以下稱「第一溫度」)高於一預定第一溫度。該預定第一溫度對應之溫度爲,若超過此溫度,則在鍵合界面處被捕捉的物種(例如氫、氟,或在疏水鍵合情況下之水單層殘餘物)及/或在接觸前被吸收在主表面1a、2a上的物種,將全部或部分反應,而在鍵合界面4處形成氣泡5。所述回火之持續時間通常為1小時。
在底材1、2由SiC形成的情況下,該預定第一溫度爲大約200°C,而該第一溫度可被選定成,舉例而言,等於700°C。
被捕捉在氣泡5中的氣體可能為例如二氫、水蒸氣或二氧化碳,或在鍵合界面4處因熱反應而產生的其他氣體。已觀察到所述氣泡5可在大範圍的溫度下保持安定,例如在底材1、2為SiC製的情況下通常可高達1100°C或更高。當製程中稍後的薄化步驟必須在不超過氣泡5保持安定之前述溫度範圍進行時,此現象尤其棘手:因鍵合缺陷(對應於氣泡)容易損害第一底材1薄化後所形成薄層1'的完整性和品質。
本發明接下來的步驟c) (圖2c、4c)包括在鍵合界面4處至少部分剝離該兩個底材1、2。透過打開鍵合界面4分離兩個底材1、2,可允許被捕捉於氣泡5中的氣體釋放出來,從而去除氣泡5。
剝離步驟c)可包括透過在鍵合界面4處將刀刃6插入該兩個底材1、2之間,以機械方式分離該兩個底材1、2。刀刃6之材料係經過選定以避免任何污染,從而相容於微電子應用。刀刃6優選為鐵氟龍製。當刀刃6插入鍵合界面4處時,會產生沿著鍵合界面4傳播之剝離波,造成該兩個底材1、2分離。使剝離波抵達存在於界面4處之每一氣泡5,以釋放被捕捉於氣泡中之氣體並去除所有存在的氣泡5爲必要及足夠。因此,所述剝離不必然要在整個鍵合界面4上進行;該兩個底材1、2可在鍵合界面4之一部份保持接合。
剝離步驟c) (圖2c、4c)可有利地在一受控氣氛下進行。其可在無塵室進行,優選為在諸如乾燥氮氣或真空等無水氣氛下進行,以防止顆粒或水在底材1、2的主表面1a、2a上沈積,此種沈積可能在下一步驟中導致鍵合缺陷。
剝離步驟c)可全部或部分在高於或等於環境溫度之第二溫度下進行。該第二溫度通常低於700°C,較佳者爲低於200°C,更佳者爲低於100°C。
步驟c)亦可包含以離子束蝕刻該兩個底材1、2之主表面1a、2a之步驟,以去除任何氧化物層。離子束蝕刻通常包括使氬離子以數十至數百eV之能量,持續轟擊數十秒。
該兩個底材1、2接著在步驟d) (圖2d、4d)中於鍵合界面4處重新緊密接觸,以形成組合件3,並將主表面1a、2a明確接合。此重新接觸之步驟優選在與步驟c)相似之組成與溫度之受控氣氛下進行,以避免引入可能產生新氣泡的新雜質。
在此步驟d)後,便可使組合件3經歷熱處理,而不會產生可能對底材1或薄層1'品質造成負面影響之鍵合缺陷,薄層1'係在之後選擇性進行之薄化步驟e)完成後獲得。由於在明確接合後,鍵合界面4處已沒有或只有極少能夠與溫度反應之物種,因此不會存在有害的鍵合缺陷。此外,在步驟c)與d)中所採取避免引入新雜質之預防措施,亦有助於防止鍵合缺陷出現。
在步驟d)完成後,若目標應用需要薄層1',且第一底材1的初始厚度不合適,可進行薄化第一底材1之步驟e)。若第一底材1的薄化步驟e)包括熱處理,那麼,讓組合件3能夠承受熱處理但不產生鍵合缺陷尤其重要。事實上,若無法讓組合件3在不產生鍵合缺陷的情況下進行熱處理,步驟e)完成後所獲得之薄層1'的品質即有可能受到負面影響。
薄化第一底材1之步驟e) (圖2e、4e)的目標,是形成許多電子構件待製作於其上之薄層1'。
根據第一實施例(圖2e),薄層1'可透過乾式或濕式化學蝕刻及/或化學機械研磨與清潔程序交互進行之方式薄化第一底材1之背面1c而形成。可施加一(或多個)熱處理以鞏固鍵合界面4及/或提升薄層1'的結晶及/或表面品質,但又不會導致新的氣泡在鍵合界面4出現。
根據第二實施例,薄層1'可透過使用Smart Cut™方法進行層移轉而形成。在此情況下,本發明之接合方法包括在步驟a)之緊密接觸前,在第一底材1中形成一埋置弱化平面1b之步驟(圖3),該薄層1'被界定成位於該主表面1a及該埋置弱化平面1b之間。埋置弱化平面1b可有利地透過將輕質物種離子植入至給定深度而形成。植入之輕質物種較佳者為氫、氦或共同植入氫及氦。該些輕質物種將在給定深度附近形成微空腔分佈在平行於第一底材1主表面1a之薄層中。為簡潔起見,該薄層稱為埋置弱化平面1b。輕質物種之植入能量被選定成可抵達第一底材1中的給定深度,所述深度對應於薄層1'之目標厚度。
如圖4a至圖4d所繪示,此第二實施例的步驟a)至步驟d)與前述之實施方式一致。
步驟e)包括沿着該埋置弱化平面1b進行斷裂,以將薄層1'與第一底材1的剩餘部分1''分離,從而將該薄層1'移轉到第二底材2上(圖4e)。此斷裂可透過在高於或等於一預定第二溫度之溫度下對組合件3施加熱處理而誘發。此預定第二溫度對應於自發斷裂可沿著埋置弱化平面1b引發之溫度。在第一底材1為SiC製的情況下,該預定第二溫度通常介於750°C及1000°C之間。該斷裂熱處理之持續時間可從數分鐘至數小時。在所述熱處理期間,存在於埋置弱化平面1b中的微空腔遵守生長動力學,直到斷裂波自主引發,該斷裂波將在埋置弱化平面1b的整個範圍中傳播,造成與第二底材2接合之薄層1'與第一底材1之剩餘部分1''分離。作為替代方案,該分離可透過施加局部壓力而誘發,或透過結合熱處理與機械壓力而誘發。
同樣根據此第二實施例,第一底材1之材料及埋置弱化平面1b的特性(其與輕質物種的植入條件有關)必須允許能夠在第二預定溫度下發生斷裂,該第二預定溫度比步驟b)之第一溫度高至少50°C至150°C,以免造成薄層1'與第一底材1之剩餘部分1''過早分離。同樣的,步驟b) (圖4b)之第一溫度及步驟c) (圖4c)之第二溫度,不得超過此第二預定溫度。
當然,吾人亦可設想出前述步驟e)中用於形成薄層1'之方法以外的技術。
在前述步驟a)至步驟e)完成後,可獲得不含有害鍵合缺陷之複合結構3'。透過此方法獲得之複合結構3'可因此在薄層1'及載體底材2之間具有非常良好的黏附力。
該複合結構3'可用於在其上透過磊晶法形成額外層,例如在1700°C溫度下形成10微米之厚度,其中可形成元件而不必擔心損及複合結構3'。
該複合結構3'在薄層1'及載體底材2之間亦可表現出非常良好的垂直導電性及導熱性。這是因為選擇了薄層1'及載體底材2的合適材料,以及因爲沒有接合薄層1'及載體底材2的中間鍵合層。
當然,本發明不限於所述之實施方式,且對於實施例所為之各種變化,均落入以下申請專利範圍所界定之範疇。
1:第一底材 1':薄層 1'':剩餘部分 1a:主表面 1b:埋置弱化平面 1c:背面 2:第二底材 2a:主表面 3:組合件 3':複合結構 4:鍵合界面 5:氣泡 6:刀刃
下文關於本發明之實施方式一節,將更清楚說明本發明其他特徵和優點,實施方式係參考所附圖式,其中: 圖1繪示根據本發明之接合方法所製作之複合結構; 圖2a至圖2e繪示根據本發明之接合方法之步驟; 圖3及圖4a至圖4e繪示根據本發明之接合方法的替代性或選擇性步驟。
1':薄層
2:第二底材
3':複合結構
4:鍵合界面

Claims (10)

  1. 一種用於透過分子黏附接合兩個半導體底材之方法,該方法包括: - 使第一底材(1)及第二底材(2)緊密接觸之步驟a),以形成具有一鍵合界面(4)之一組合件(3); - 在高於一預定第一溫度之第一溫度下對該鍵合界面進行反應回火之步驟b),步驟b)在該鍵合界面處產生氣泡; 該方法之特徵在於包括: - 在該鍵合界面(4)處至少部分剝離該兩個底材(1, 2)之步驟c),以去除所述氣泡;及 - 使該第一底材(1)及該第二底材(2)在該鍵合界面(4)處重新緊密接觸之步驟d),以形成該組合件(3)。
  2. 如請求項1之方法,其中所述剝離步驟c)係在一受控氣氛下進行。
  3. 如請求項2之方法,其中所述剝離步驟c)之受控氣氛爲一無水氣氛或真空。
  4. 如請求項1至3任一項之方法,其中所述剝離步驟c)係全部或部分在高於或等於環境溫度之第二溫度下進行。
  5. 如請求項4之方法,其中該第二溫度低於700°C,較佳者爲低於200°C,更佳者爲低於100°C。
  6. 如請求項1至5任一項之方法,其中所述剝離步驟c)包括透過在該鍵合界面(4)處將刀刃(6)插入該兩個底材(1, 2)之間,以機械方式分離該兩個底材(1, 2)。
  7. 如請求項1至6任一項之方法,其包括在步驟d)之後薄化該第一底材(1)之步驟e),以形成一薄層(1')。
  8. 如請求項7之方法,其中該第一底材(1)包含一主表面(1a)及一埋置弱化平面(1b),該薄層(1')被界定成位於該主表面(1a)及該埋置弱化平面(1b)之間。
  9. 如請求項8之方法,其中步驟e)包括沿着該埋置弱化平面(1b)進行斷裂,以將該薄層(1')移轉到該第二底材(2)上。
  10. 如請求項9之方法,其中: -     步驟e)包括在高於或等於一預定第二溫度之溫度下進行熱處理,以允許沿著該埋置弱化平面(1b)之自發斷裂; - 步驟b)之第一溫度及步驟c)之第二溫度低於該預定第二溫度。
TW109144419A 2020-01-09 2020-12-16 用於接合兩個半導體底材的方法 TWI836169B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FRFR2000140 2020-01-09
FR2000140A FR3106235B1 (fr) 2020-01-09 2020-01-09 Procede d’assemblage de deux substrats semi-conducteurs

Publications (2)

Publication Number Publication Date
TW202143293A true TW202143293A (zh) 2021-11-16
TWI836169B TWI836169B (zh) 2024-03-21

Family

ID=70154630

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109144419A TWI836169B (zh) 2020-01-09 2020-12-16 用於接合兩個半導體底材的方法

Country Status (8)

Country Link
US (1) US20230040826A1 (zh)
EP (1) EP4088309B1 (zh)
JP (1) JP2023510514A (zh)
KR (1) KR20220124205A (zh)
CN (1) CN114787968A (zh)
FR (1) FR3106235B1 (zh)
TW (1) TWI836169B (zh)
WO (1) WO2021140285A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117594454B (zh) * 2024-01-18 2024-04-26 合肥晶合集成电路股份有限公司 晶圆键合方法及晶圆键合结构

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4818323A (en) * 1987-06-26 1989-04-04 Motorola Inc. Method of making a void free wafer via vacuum lamination
US4939101A (en) * 1988-09-06 1990-07-03 General Electric Company Method of making direct bonded wafers having a void free interface
DE19648501A1 (de) * 1996-11-22 1998-05-28 Max Planck Gesellschaft Verfahren für die lösbare Verbindung und anschließende Trennung reversibel gebondeter und polierter Scheiben sowie eine Waferstruktur und Wafer
US7601271B2 (en) * 2005-11-28 2009-10-13 S.O.I.Tec Silicon On Insulator Technologies Process and equipment for bonding by molecular adhesion
CN110098140B (zh) * 2019-05-16 2021-03-09 芯盟科技有限公司 低温晶圆直接键合机台和晶圆键合方法

Also Published As

Publication number Publication date
US20230040826A1 (en) 2023-02-09
JP2023510514A (ja) 2023-03-14
EP4088309A1 (fr) 2022-11-16
EP4088309B1 (fr) 2023-11-01
FR3106235B1 (fr) 2021-12-10
TWI836169B (zh) 2024-03-21
WO2021140285A1 (fr) 2021-07-15
CN114787968A (zh) 2022-07-22
FR3106235A1 (fr) 2021-07-16
KR20220124205A (ko) 2022-09-13

Similar Documents

Publication Publication Date Title
KR100996539B1 (ko) 산소 종을 제거하기 위해 열 처리를 이용하여 접합된 기판 구조물을 제조하는 방법 및 구조
KR101035699B1 (ko) 전자 공학, 광학 또는 광전자 공학용의 2개 기판의 직접본딩 방법
US8012855B2 (en) Method and structure for fabricating multiple tiled regions onto a plate using a controlled cleaving process
US7575988B2 (en) Method of fabricating a hybrid substrate
US6171965B1 (en) Treatment method of cleaved film for the manufacture of substrates
JP5415129B2 (ja) 貼り合わせ基板の製造方法
JP3900741B2 (ja) Soiウェーハの製造方法
US20080064182A1 (en) Process for high temperature layer transfer
US20070032044A1 (en) Method and structure for fabricating devices using one or more films provided by a layer transfer process and etch back
WO2007019544A2 (en) Pre-made cleavable substrate and devices using films provided by a layer transfer process
FR2767604A1 (fr) Procede de traitement pour le collage moleculaire et le decollage de deux structures
JP2009111381A (ja) 微細な埋め込み絶縁層を有するsoi基板
JP2010538459A (ja) 熱処理を用いる剥離プロセスにおける半導体ウエハの再使用
TWI430339B (zh) 用於製備一多層結晶結構之方法
US20070155183A1 (en) Process for manufacturing wafers usable in the semiconductor industry
TWI836169B (zh) 用於接合兩個半導體底材的方法
CN112768354A (zh) 一种退火方法、复合薄膜及电子元件
KR101302071B1 (ko) 제공 기판의 인장 응력 조건을 감소시키기 위한 이종 구조체의 제조 방법
JP2009253184A (ja) 貼り合わせ基板の製造方法
US7811901B1 (en) Method and edge region structure using co-implanted particles for layer transfer processes
WO2008088559A1 (en) Method and structure for cleaning surfaces for bonding layer transfer substrates
KR20090107919A (ko) 접합 기판의 제조 방법
KR20090043109A (ko) 이온 주입에 의한 ion-cut기술 및 웨이퍼 접합기술을 이용한 실리콘 웨이퍼 상의 단결정 GaAs박막제조 방법