TW202139445A - 用於像素裝置之負偏壓隔離結構 - Google Patents

用於像素裝置之負偏壓隔離結構 Download PDF

Info

Publication number
TW202139445A
TW202139445A TW109142584A TW109142584A TW202139445A TW 202139445 A TW202139445 A TW 202139445A TW 109142584 A TW109142584 A TW 109142584A TW 109142584 A TW109142584 A TW 109142584A TW 202139445 A TW202139445 A TW 202139445A
Authority
TW
Taiwan
Prior art keywords
semiconductor substrate
isolation structure
front side
transistor
pixel
Prior art date
Application number
TW109142584A
Other languages
English (en)
Other versions
TWI802828B (zh
Inventor
渡邊一史
熊志偉
文生 凡尼賈
鄭榮友
朴根淑
林德賽 艾力克山德 葛蘭特
Original Assignee
美商豪威科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商豪威科技股份有限公司 filed Critical 美商豪威科技股份有限公司
Publication of TW202139445A publication Critical patent/TW202139445A/zh
Application granted granted Critical
Publication of TWI802828B publication Critical patent/TWI802828B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14641Electronic components shared by two or more pixel-elements, e.g. one amplifier shared by two pixel elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • H01L27/14605Structural or functional details relating to the position of the pixel elements, e.g. smaller pixel elements in the center of the imager compared to pixel elements at the periphery
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1463Pixel isolation structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1464Back illuminated imager structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14687Wafer level processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14689MOS based technologies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • H01L27/14621Colour filter arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14625Optical elements or arrangements associated with the device
    • H01L27/14627Microlenses

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

本發明一般而言係關於一種背照式感測器像素結構。在一項實施例中,一影像感測器包含安置於一半導體基板中之配置成一像素陣列之列及行之複數個像素。該像素陣列之個別光電二極體經組態以接收穿過該半導體基板之一背側之一傳入光。該半導體基板之一前側與該背側相對。經安置接近於該半導體基板之該前側之複數個電晶體沿著各別像素之該等光電二極體之一外周界配置成一列;且複數個隔離結構經配置以沿著該等光電二極體之該外周界托撐該電晶體列。複數個觸點電接觸該複數個隔離結構,且該等觸點經組態以對該複數個隔離結構電壓偏壓。

Description

用於像素裝置之負偏壓隔離結構
本發明一般而言係關於影像感測器之設計,且特定而言係關於產生暗電流之影像感測器。
影像感測器已變得無所不在。其廣泛地用於數位靜態相機、蜂巢式電話、安全攝影機以及醫療、汽車及其他應用中。用於製造影像感測器之技術持續高度發展。舉例而言,對更高影像感測器解析度及更低功耗之需求促進影像感測器進一步微型化及整合至數位裝置中。
隨著影像感測器之解析度增加,光電二極體之間的間距通常減小,從而致使光電二極體更窄且更深。此等包裝更緊密之光電二極體更易受暗電流之干擾之影響。某些影像感測器包含淺溝渠隔離(STI),且已知STI係暗電流源之一。用於減少與STI相關聯之暗電流之一已知技術係用鈍化植入物鈍化STI之側壁及底部以減少側壁及底部上之缺陷或陷捕位點。此類缺陷可以其他方式陷捕電子並產生暗電流。然而,如此操作時,光電二極體之面積可由於植入物摻雜可擴散至矽基板中而減小,從而導致鈍化植入物摻雜侵入至光電二極體區域上。
揭示影像感測器,且特定而言,揭示具有經減少暗電流之影像感測器。在以下闡述中,陳述眾多具體細節以提供對實施例之一透徹理解。然而,熟習此項技術者將認識到,本文中所闡述之技術可在不具有具體細節中之一或多者之情況下實踐或者可利用其他方法、組件、材料等來實踐。在其他實例中,未詳細展示或闡述眾所周知之結構、材料或操作以避免使特定態樣模糊。
在本說明書通篇中提及之「一項實例」或「一項實施例」意味結合實例所闡述之一特定特徵、結構或特性包含於本發明之至少一項實例中。因此,在本說明書通篇之各個位置中出現之片語「在一項實例中」或「在一項實施例中」未必全部係指同一實例。此外,在一或多項實例中可以任何適合方式組合該等特定特徵、結構或特性。
可為了易於闡述而在本文中使用空間相對術語(諸如「在…之下」、「在…下面」、「下部」、「在…下方」、「在…上面」、「上部」及類似者)以闡述一個元件或特徵與另一(些)元件或特徵之關係,如各圖中所圖解說明 將理解,除了圖中繪示之定向外,該等空間相對術語亦意欲涵蓋裝置在使用或操作時之不同定向。舉例而言,若翻轉各圖中之裝置,則經闡述為在其他元件或特徵「下面」或「之下」或「下方」之元件將定向為在其他元件或特徵「上面」。因此,例示性術語「在…下面」及「在…下方」可涵蓋上面及下面二者之一定向。裝置可以其他方式定向(旋轉90度或呈其他定向)且相應地解釋本文中所使用之空間相關描述語。另外,亦將理解,當一層被稱為在兩個層「之間」時,其可係該兩個層之間的唯一層,或者亦可存在一或多個介入層。
在本發明中,術語「半導體基板」或「基板」係指用於在其上形成半導體裝置之任一類型之基板,包含單晶基板、絕緣體上半導體(SOI)基板、經摻雜矽體基板及半導體上磊晶膜(EPI)基板及類似者。此外,儘管將主要關於與基於矽之半導體材料(例如,矽及矽與鍺及/或碳之合金)相容之材料及程序來闡述各個實施例,但本發明技術在此方面不受限制。確切而言,可使用任何類型之半導體材料來實施各個實施例。
貫穿本說明書,使用數個技術術語。此等術語將呈現其在其所屬之技術中之普通含義,除非本文中另外具體定義或其使用之上下文將另外清晰地暗示。應注意,在本文件中,元件名稱及符號可互換使用(例如,Si與矽);然而,其兩者具有完全相同含義。
簡言之,本發明技術之實施例針對於具有經減少暗電流且具有經增加光電二極體面積之光電二極體(有時亦稱為像素)。背照式光電二極體具有在半導體基板之前側上之一電晶體列。C形隔離結構托撐該電晶體列以減少光電二極體之暗電流。在某些實施例中,該等隔離結構至少部分地由基板之一經摻雜區域環繞。觸點電接觸該等隔離結構以對該等隔離結構電壓偏壓。在某些實施例中,該等隔離結構係負偏壓的。
在某些實施例中,該等隔離結構包含一上部隔離結構及一溝渠隔離結構。該上部隔離結構自該半導體基板之一前側延伸出。該等溝渠隔離結構至少部分地嵌入至該半導體基板之該前側中。在某些實施例中,該等隔離結構僅僅由在該半導體基板之該前側處之一上部隔離結構構成。
圖1 係根據本發明技術之一實施例之一實例性影像感測器10之一圖式。影像感測器10包含配置成一像素陣列12之列(R)及行(C)之像素11。當影像感測器10曝露於光時,個別像素11 (亦稱為光電二極體)獲取特定電壓值。在每一像素已獲取其電壓值之後,影像資料由一讀出電路系統14讀出,且然後傳送至一功能邏輯18。
讀出電路系統14可擷取個別像素(P1 至Pn )之電壓值。舉例而言,一控制電路系統16可判定像素陣列12之一特定列Ri 以用於與讀出電路系統14耦合。在擷取列Ri 中之像素值之後,控制電路系統16可耦合列Ri+1 與讀出電路系統14,且程序重複直至擷取行中之所有像素之電壓值為止。在一項實施例中,控制電路系統16將一負電壓供應至負偏壓隔離結構。在其他實施例中,讀出電路系統14可使用各種其他技術( 1 中未圖解說明)讀出影像資料,諸如對所有像素之一串列讀出或同時對所有像素之一全並列讀出。在不同實施例中,讀出電路系統14可包含放大電路系統、類比/數位轉換(「ADC」)電路系統或其他電路系統。在某些實施例中,功能邏輯18擷取並處理像素值。舉例而言,此類處理可包含影像處理、影像濾波、影像提取及操縱、光強度判定等。
圖2A 係根據本發明技術之一實施例之一實例性像素之一圖式。為了簡單,圖解說明四個光電二極體136-1、136-2、136-3及136-4,但在其他實施例中,像素110可包含更大或更小數目個光電二極體136。用數字236表示像素110之一外周界。在所圖解說明之實施例中,一電晶體列配置於一裝置區域中在光電二極體136-1、136-2、136-3及136-4之側面上。另一選擇係,該電晶體列沿著像素110之光電二極體136-1、136-2、136-3及136-4之一外周界配置。在某些實施例中,該電晶體列可包含一列選擇電晶體(RS) 151、一源極隨耦器電晶體(SF) 153及一重設電晶體(Rst) 155 (統稱電晶體150)。在操作中,可自一電壓節點VDD給電晶體150供電。可透過所圖解說明之位元線傳送資料。在下文關於 3A 3B 更詳細地闡釋淺溝渠隔離(STI) 141及經摻雜區域161。
圖2B 2A 之一剖視圖X-X。為達到更佳理解, 2A 圖解說明各自包含兩個光電二極體136之兩個鄰近像素單元110-a及110-b,即使剖視圖X-X (嚴格而言)將在一個像素單元內包含兩個光電二極體之僅一個此類對。在所圖解說明之剖視圖中,每一像素110包含一半導體基板36,半導體基板36具有藉由一磊晶生長程序形成之一P型磊晶區域34。半導體基板36具有一前側72及一背側74。像素110之所圖解說明之剖視圖包含兩個光電二極體,然而,在其他實施例中,每一所圖解說明之像素單元110可取決於像素單元組態而包含一個、兩個或更高數目個光電二極體。每一光電二極體136-1、136-2、136-3、136-4 (統稱為「136-i」或「136」)可包含一N型經摻雜區域32,N型經摻雜區域32藉由在一離子植入程序期間在半導體基板36之前側72上將N型之摻雜劑(諸如砷(As)及磷(P))植入至P型磊晶區域34中而形成。P型磊晶區域34及N型經摻雜區域32統稱為半導體基板36。在某些實施例中,可顛倒極性,舉例而言,像素110可包含形成於一N型磊晶區域內之一P型經摻雜區域以用於回應於傳入光20而累積電洞作為電荷。
像素110可進一步包含每一光電二極體之形成於半導體基板36之背側74上之一微透鏡22及一彩色濾光片24。如上文所闡釋,為達到對所圖解說明之實施例之一更透徹理解,展示各自包含兩個光電二極體136之兩個鄰近像素單元110-a及110-b。亦圖解說明其對應微透鏡22及彩色濾光片24。微透鏡22可經組態以具有面對彩色濾光片24之一第一表面及背對該第一表面(與該第一表面相對)之一第二表面。彩色濾光片24可經組態以具有面對一緩衝氧化物層26之一第一側及背對該第一側(與該第一側相對)之一第二側。在某些實施例中,微透鏡22可將進入至背側74之傳入光20操作地聚焦至各別光電二極體(例如,圖1之光電二極體136-1、136-4)之N型經摻雜區域32上。彩色濾光片24可對自彩色濾光片24之第一側穿過彩色濾光片24之傳入光20進行操作地濾波以允許傳入光20之一選定波長範圍分量(例如 ,可見光分量)穿過,從而照射至N型經摻雜區域32上。
在操作中,去往一個別光電二極體之傳入光20可在一全域曝露或積分週期期間穿過各別微透鏡22、各別彩色濾光片24及在半導體基板36之背側74處之緩衝氧化物26以照射於各別光電二極體之N型經摻雜區域32上。所產生之電荷累積於各別光電二極體之N型經摻雜區域32中。此電荷可由安置於半導體基板36之一前側處之垂直轉移閘極60之電極351收集且在一全域電荷轉移週期期間回應於轉移信號TX而透過垂直轉移閘極60轉移至一浮動擴散部(FD) 48。接下來,電荷在一讀出週期期間(舉例而言)在一逐列基礎上朝向一相關聯浮動擴散區域(FD) 48轉移。
像素110之N型經摻雜區域32可藉由隔離結構90-2相互分開,隔離結構90-2隔離在像素110之區域內之光電二極體,同時允許電荷到達一浮動擴散區域FD。鄰近像素110a、110b可由井隔離結構90-1分開。
在所圖解說明之實施例中,一經摻雜區域161 (亦稱為一鈍化植入區域)環繞淺溝渠隔離結構(STI) 141中之每一者。STI之側壁及底部部分通常含有沿著STI與半導體基板36之間的氧化矽STI/矽界面形成(舉例而言,在半導體基板36中之STI之蝕刻程序期間形成)之缺陷及陷捕位點(例如,懸掛鍵/斷鍵),該等缺陷及陷捕位點可陷捕電子或電洞,導致在不存在光之情況下產生電流,稱為影響光電二極體之靈敏度之暗電流。經摻雜區域161係一鈍化植入區域,其經植入至半導體基板36中以鈍化STI之側壁及底部部分,從而減少陷捕電洞/電子之缺陷及/或陷阱以減少暗電流。然而,在某些實施例中,摻雜劑(例如 ,硼)可朝向N型經摻雜區域32擴散,因此減小N型經摻雜區域32之有效大小,此降低光電二極體之效能。由圓圈1610指示摻雜劑朝向光電二極體自身之此類擴散。
圖3A 至圖3B 展示根據本發明技術之一實施例之一實例性影像感測器之像素之俯視平面圖。為了簡單,圖解說明四個光電二極體136-1、136-2、136-3及136-4,但在其他實施例中,像素陣列可包含更大或更小數目個光電二極體136。如 3A 中所圖解說明,一電晶體列配置於半導體基板36之前側72處。在某些實施例中,此等電晶體可包含一列選擇電晶體(RS) 151、一源極隨耦器電晶體(SF) 153及一重設電晶體(Rst) 155。在其他實施例中,可取決於像素電路組態而用更大或更小數目個電晶體以及不同類型之電晶體來管理光電二極體136-1、136-2、136-3及136-4之電荷。所圖解說明之像素110演示一「四電晶體組態」,亦即,像素110之像素電晶體包含一轉移電晶體、列選擇電晶體(RS) 151、源極隨耦器電晶體(SF) 153及一重設電晶體(Rst)155。在某些實施例中,像素單元110可組態為一「三電晶體組態」且僅包含轉移電晶體、源極隨耦器電晶體(SF) 153及一重設電晶體(Rst) 155。在某些實施例中,像素單元110可組態為一「五電晶體組態」且包含轉移電晶體、列選擇電晶體(RS) 151、源極隨耦器電晶體(SF) 153、一重設電晶體(Rst) 155及一溢流電晶體或一雙浮動擴散(DFD)電晶體。將此等電晶體作為150共同地列出。
電晶體150列可由淺溝渠隔離(STI) 141部分地環繞,淺溝渠隔離(STI) 141位於電晶體與所圖解說明之光電二極體136及下一群組之光電二極體136 (未展示)之間的空間中。如 3B 中所圖解說明,經摻雜區域161可環繞STI 141。在某些實施例中,STI 141之形成可增加去往電晶體150列之暗電流。舉例而言,STI 141藉由蝕刻至半導體基板36中而形成,此可導致半導體基板36中之缺陷。此等缺陷又可產生雜訊及暗電流,且亦可促進朝向光電二極體之電流洩漏。在蝕刻之後,可用諸如氧化物之一介電材料填充STI 141。由於STI-Si邊界含有缺陷且亦具有折射率之差異,因此可需要藉由(舉例而言)用導電類型與周圍半導體基板36相同之摻雜劑(例如,P型摻雜劑,諸如硼(B))進行摻雜來鈍化STI 141,以形成防止缺陷及陷阱陷捕電子之一電洞累積層(未圖解說明)。然而,硼可朝向光電二極體之區域擴散,如 3B 中所見,其中導電類型與光電二極體相反之經摻雜區域161侵入至光電二極體136-3及136-4上,因此有效地減小光電二極體之面積
圖3C 展示沿著 3B 之線A-A之一剖視圖。所圖解說明之STI 141可至少部分地嵌入於半導體基板36中。一經摻雜區域161環繞STI 141。上部STI結構141-1在半導體基板36上面延伸。在經摻雜區域不需要額外空間之情況下,STI之周邊點之間的一距離表示為W2 ,其亦可稱為裝置之理想寬度,亦即,介於一個STI結構與鄰近STI之間的寬度。經硼摻雜區域之周邊點之間的一距離(亦稱為一「寬度」)標記為W1 。當在STI 141周圍植入硼摻雜時,硼可擴散至半導體基板中且朝向附近光電二極體之區。因此,寬度W1 大於寬度W2 。隨著連續幾代產品之光電二極體變得更小且更緊湊,歸因於硼擴散的光電二極體之區之有效損耗變得相對更顯著。
圖4 係根據本發明技術之一實施例之一製造程序200之一流程圖。在某些實施例中,方法可僅包含流程圖中所圖解說明之步驟中之某些步驟或可包含流程圖200中未圖解說明之額外步驟。
方法200可用於製作 3 之一例示性像素110。方法200在方塊205中開始。在方塊210中,提供一半導體基板36,且在半導體基板36之前側處形成STI結構141。STI 141在經蝕刻至矽基板36中時可產生一不對稱光阻劑(PR)輪廓。此不對稱PR意味缺陷可出現在基板36中在蝕刻出STI 141之地方。因此,所得不對稱輪廓可透過經增加洩漏及暗電流來使光電二極體136之效能降級。可用硼對STI進行摻雜以鈍化溝渠。在摻雜之後,硼原子可擴散至矽基板36中且侵入至光電二極體之區上。
在方塊220中,將摻雜劑植入至矽基板36中以形成深P型及/或N型經摻雜區域。可以高或中等能量植入此等摻雜劑。高能量及中等能量植入將光電二極體配製至半導體基板36中深部分處。在方塊225中,在半導體基板36中形成垂直轉移閘極60及垂直電極49。接下來,在方塊230中,形成 2 中所展示之電晶體(諸如重設電晶體、源極隨耦器電晶體、列選擇電晶體及轉移電晶體)之閘極。在方塊235中,完成後段程序。後段程序可包含針對每一各別光電二極體添加彩色濾光片24及微透鏡22。所圖解說明之程序200在方塊240中結束。
圖5 展示根據本發明技術之一實施例之一實例性像素之一俯視平面圖。在所繪示之實例中,圖解說明一像素510包含四個光電二極體136-1、136-2、136-3及136-4,但在其他實施例中,該像素可包含更大或更少數目個光電二極體136。用數字236表示像素110之一外周界。在某些實施例中,所圖解說明之電晶體150列沿著像素110之外周界236鄰近於光電二極體(舉例而言,圖5中之光電二極體136-3、136-4)而配置。所圖解說明之電晶體150列可包含列選擇電晶體(RS) 151、源極隨耦器電晶體(SF) 153及重設電晶體(Rst) 155。在某些實施例中,電晶體150列由至少兩個C形隔離結構341 (例如,一第一及一第二隔離結構(在本文中為了簡單而稱為隔離結構341))托撐。重申,兩個隔離結構341界定與一像素(例如,像素110)相關聯之電晶體150列之一裝置區域(或周邊區域)。在所圖解說明之實施例中,電晶體150列中之每一電晶體橫向間隔開,亦即,每一電晶體之閘極及每一電晶體之源極/汲極與鄰近電晶體之各別閘極及源極/汲極橫向間隔開。在實施例中,電晶體150列之裝置區域(或周邊區域)鄰近於光電二極體,諸如在像素510之像素區域中之光電二極體之外周界中。在某些實施例中,電晶體150列之裝置區域(或周邊區域)可垂直安置於像素510之像素區域中之光電二極體下面或上面。在某些實施例中,電晶體150列之裝置區域(或周邊區域)可相對於光電二極體之區域安置於側面(例如,左邊或右邊),其中電晶體150列可在一行或垂直方向上經定向及對準。應瞭解,電晶體150列中之電晶體數目可取決於像素單元組態(諸如像素大小及動態範圍組態)而變化,此不背離本發明之教示。舉例而言,電晶體150列可包含兩個、三個、四個、五個電晶體或更多電晶體。
在實施例中,C形隔離結構341以經摻雜區域162環繞隔離結構341之溝渠結構且與隔離結構341之溝渠結構保形之一方式鄰近於光電二極體而定位,使得經摻雜區域162不擁入或侵入光電二極體,亦即,在經摻雜區域162與鄰近光電二極體之間存在一間距或一半導體區域,其中半導體區域之間距或寬度係至少0.1 µm且基於像素大小及裝置區域與光電二極體之間所允許之最大間距而組態。
此等隔離結構可由諸如多晶矽或金屬之一導電材料填充。所圖解說明之隔離結構341至少部分地環繞經摻雜區域162。在某些實施例中,可與形成垂直轉移閘極(VTG)一起而形成隔離結構341且隔離結構341在半導體基板36中相對於前側72具有與垂直轉移閘極(VTG)相同之溝渠深度。因此,隔離結構341一般不導致半導體基板36中之缺陷。在操作中,隔離結構341藉由在隔離結構341中之每一者藉由一負電壓恆定地偏壓時在半導體基板36中累積電洞(正電荷)而減少朝向光電二極體之區之暗電流,因此累積電洞以減少朝向光電二極體之區之暗電流。亦展示剖切線A-A、B-B及C-C,其分別係 5A 、圖 5B 及圖 5C 中所圖解說明之剖面。
圖5A 展示沿著剖切線A-A之 5 之一剖面。在所圖解說明之實施例中,隔離結構341延伸至半導體基板36中。基板36內側之隔離結構341由經摻雜區域162環繞。電晶體151、153及155列至少部分地由隔離結構341環繞。在某些實施例中,與形成轉移電晶體之VTG同時地形成隔離結構341。照此,隔離結構341中之每一者可具有與轉移電晶體之垂直轉移閘極結構類似之機械及電性質。另外,由於不需要形成淺溝渠隔離結構,因此可節省至少一個光阻劑遮罩及蝕刻程序步驟,藉此降低處理複雜性及成本。因此,可減少朝向光電二極體區域136之暗電流。
圖5B 展示沿著剖切線B-B之 5 之剖面。經摻雜區域162可摻雜有硼。觸點351可連接至一電晶體151,例如 ,一列選擇電晶體(RS)。
圖5C 展示沿著剖切線C-C之 5 之剖面。隔離結構341至少部分地環繞電晶體151、153及155列。舉例而言,一第一隔離結構及第二隔離結構界定電晶體151、153及155列之裝置區域,其中安置於鄰近於電晶體151之一個端上之該第一隔離結構及安置於鄰近於電晶體153之另一端上之該第二隔離結構托撐電晶體列,從而在一像素510之電晶體151、153、155列與鄰近像素510之電晶體151、153、155列之間且在電晶體151、153、155列與像素510內之光電二極體之間提供隔離。在某些實施例中,隔離結構341可延伸至半導體基板36之前側72中。觸點351連接至電晶體151、153及155列。在某些實施例中,觸點351可對隔離結構341進行電偏壓,如下文更加詳細地闡釋。在實施例中,隔離結構中之每一者向半導體基板36中延伸之深度至少等於或大於電晶體之源極及汲極區域之接面深度。舉例而言,隔離結構中之每一者向半導體基板36中延伸之深度大於重設電晶體之源極及汲極之經植入接面深度、源極隨耦器電晶體之源極及汲極之經植入接面深度及/或列選擇電晶體之源極及汲極之經植入接面深度。
在某些實施例中,隔離結構341可填充有一導電材料,諸如多晶矽或金屬。在某些實施例中,隔離結構341可在(舉例而言) -1.4 V至-1.0 V之範圍中經負電壓偏壓。
在操作中,隔離結構之負電壓偏壓會在隔離結構341附近累積帶正電電洞。此等帶正電電洞鈍化隔離結構341之側壁,此又減少朝向光電二極體136區域之暗電流及洩漏。
圖5D 5 之一剖視圖D-D。為達到更佳理解, 5D 圖解說明各自包含兩個光電二極體136之兩個鄰近像素單元110-a及110-b,即使剖視圖X-X (嚴格而言)將在一個像素單元內包含兩個光電二極體之僅一個此類對。 5D 中與 2B 類似之元件以相同元件符號表示。因此,將省略對其之詳細闡述。像素110之所圖解說明之剖視圖包含兩個光電二極體,然而,在其他實施例中,每一所圖解說明之像素單元110可取決於像素單元組態而包含一個、兩個或更高數目個光電二極體。每一光電二極體136-1、136-2、136-3、136-4 (統稱為「136-i」或「136」)可包含一N型經摻雜區域32,N型經摻雜區域32藉由在一離子植入程序期間在半導體基板36之前側72上將N型之摻雜劑(諸如砷(As)及磷(P))植入至P型磊晶區域34中而形成。在某些實施例中,可顛倒極性,舉例而言,像素110a、110b可包含形成於一N型磊晶區域內之一P型經摻雜區域以用於回應於傳入光20而將電洞作為電荷進行累積。
對於所圖解說明之像素110a、110b,隔離結構341經充電至一負電壓V- 。作為回應,朝向隔離結構341拉動經摻雜區域162中之帶正電電洞,此減少朝向光電二極體之區之暗電流。
如所圖解說明,可與形成像素中之轉移電晶體之垂直轉移閘極(VTG) 60一起而形成隔離結構341且STI隔離結構341可在半導體基板36中相對於前側72具有與垂直轉移閘極(VTG) 60相同之溝渠深度且減少製作成本,此乃因可消除至少一個光微影程序及蝕刻程序。
圖6 係根據本發明技術之一實施例之一方法400之一流程圖。在某些實施例中,該方法可僅包含流程圖中之步驟中之某些步驟或可包含流程圖400中未圖解說明之額外步驟。
方法400可用於製作 5 之例示性像素。方法400在方塊405中開始。在方塊410中,高能量植入在基板36中形成N型經摻雜區域32。在所圖解說明之方法中,不需要如 4 中所闡述之一STI程序。替代地,在方塊420中,在VTG程序期間在形成垂直閘極(例如 ,垂直轉移閘極)時形成隔離結構341。另外,作為垂直閘極程序之一部分,在半導體基板36之前側上形成C形隔離結構341。隔離結構341托撐一電晶體150列。在方塊425中,閘極程序藉由形成觸點351及金屬電極353而繼續。金屬電極353可經組態以對隔離結構進行電偏壓,如下文所闡述。
如上文參考 5C 所闡釋,隔離結構341可係負電壓偏壓的,從而導致在溝渠側壁處累積帶正電電洞。所累積之帶正電電洞可鈍化溝渠側壁,藉此消除或至少減少添加一經植入鈍化層之一需要。在其他實施例中,隔離結構341可係負電壓偏壓的,藉此在隔離結構341之表面處累積帶正電電洞。在方塊430中,完成可包含形成彩色濾光片24及微透鏡22之後段程序。方法400在方塊435中結束。
圖7A 至圖10B 展示 5 中所展示之一例示性影像感測器110之製造步驟。在下文之每一對圖「A」及「B」中,「A」圖展示半導體基板36之一俯視圖,而「B」圖展示半導體基板36之沿著線D-D之一剖面。現在注意力轉向 7A 7B ,在半導體基板36之前側72上,蝕刻出呈字母「C」之形狀之一開口345,舉例而言,藉由一濕式蝕刻程序、一乾式蝕刻程序或者乾式與濕式蝕刻程序之一組合。在其他實施例中,其他形狀可用於托撐個別像素之電晶體,舉例而言,字母「U」之形狀。一般而言,開口345之形狀界定稍後形成之隔離結構341之形狀。開口345可至少部分地嵌入至半導體基板36之前側72中。在某些實施例中,一襯裡343形成於開口345內側。在某些實施例中,襯裡343係氧化矽或其他介電材料。在某些實施例中,襯裡343可藉由熱氧化程序來形成。
圖8A 至圖8B 展示根據本發明技術之一實例性影像感測器之一實施例之製造程序。 8A 展示半導體基板36之一俯視圖,而 8B 展示半導體基板36之一剖面。導電材料347 (舉例而言,一多晶矽或n型經摻雜多晶矽)可形成為沈積於半導體基板36之前側上之一多晶矽層,填充開口345。在某些實施例中,導電材料347可係一金屬。在某些實施例中,一導電材料347沈積至開口345中以填充開口345。
圖9A 至圖9B 展示根據本發明技術之一實例性影像感測器之一實施例之製造程序。 9A 展示半導體基板36之一俯視圖,而 9B 展示半導體基板36之一剖面。對於所圖解說明之實施例,蝕刻填充材料347以形成隔離結構341。在某些實施例中,可在導電材料之沈積及圖案化程序之後執行一退火程序以激活導電材料,舉例而言,激活經摻雜多晶矽。在某些實施例中,隔離結構341中之每一者包含:一溝渠隔離結構341-1,其在半導體基板36內;及一上部隔離結構341-2,其自半導體基板36延伸出且具有大於對應溝渠隔離結構341-1之一寬度。隔離結構341中之每一者之溝渠隔離結構341-1向半導體基板36中延伸一深度。在某些實施例中,在與形成轉移電晶體之垂直轉移閘極相同之程序中形成隔離結構341,且每一隔離結構341之溝渠隔離結構341-1之延伸深度與轉移電晶體之垂直轉移閘極結構相同。在某些實施例中,隔離結構341具有與垂直轉移閘極相同之機械及電性質。每一隔離結構341之隔離結構341-2可與電晶體之閘極橫向間隔開。在某些實施例中,隔離結構341具有可由一介電材料(諸如二氧化矽)製成之一襯裡343。
圖10A 至圖10B 展示根據本發明技術之一實例性影像感測器之一實施例之製造程序。 10A 展示半導體基板36之一俯視圖,而 10B 展示半導體基板36之一剖面。在某些實施例中,觸點351可經形成以電接觸對應隔離結構341。金屬電極353亦可經形成以電連接至對應觸點351。在操作中,觸點351對隔離結構341進行電偏壓。在不同實施例中,隔離結構可係負電壓偏壓的。
圖11A 至圖13B 展示根據本發明技術之一影像感測器之另一實施例之製造程序。 11A 展示半導體基板之一俯視圖,而 11B 展示半導體基板之一剖面。提供具有一前側72之一半導體基板36。接下來,在半導體基板36之前側72上形成導電材料347。在某些實施例中,導電材料347係經摻雜多晶矽。在其他實施例中,導電材料347可係一金屬。
圖12A 至圖12B 展示影像感測器之實施例之製造程序之另一步驟。 12A 展示半導體基板之一俯視圖,而 12B 展示半導體基板之一剖面。在此步驟中,蝕刻導電材料347以形成上部溝渠隔離結構341-2。由半導體基板36之前側72承載隔離結構341-2。在所圖解說明之實施例中,該等隔離結構在半導體基板36外側。
圖13A 至圖13B 展示影像感測器之實施例之製造程序之另一步驟。 13A 展示半導體基板之一俯視圖,而 13B 展示半導體基板之一剖面。在某些實施例中,觸點351附接至對應隔離結構341-2。金屬電極353電連接至對應觸點351。在操作中,金屬電極353將隔離結構341-2電偏壓至(例如 )一負電壓。作為回應,電洞401接近於隔離結構341-2累積於半導體基板36中,此可減少鈍化溝渠側壁之一需要。在某些實施例中,隔離結構341-2係在-1.4 V至-1.0 V之範圍中負電偏壓的。
上文所闡述之技術之諸多實施例可採取電腦或控制器可執行指令(包含由一可程式化電腦或控制器執行之常式)之形式。熟習此項技術者將瞭解,可在除上文所展示及闡述之彼等電腦/控制器系統以外之電腦/控制器系統上實踐本技術。可在經特殊程式化、組態或建構以執行上文所闡述之電腦可執行指令中之一或多者之一特殊用途電腦、特殊應用積體電路(ASIC)、控制器或資料處理器中體現本技術。當然,可在軟體或硬體或軟體與硬體之一組合中實施本文中所闡述之任何邏輯或演算法。
包含發明摘要中所闡述之內容之本發明之所圖解說明實例之以上說明並非意欲係詳盡的或將本發明限制於所揭示之精確形式。雖然出於說明性目的而在本文中闡述了本發明之特定實例,但如熟習此項技術者將認識到,可在本發明之範圍內做出各種修改。
可鑒於以上詳細說明對本發明做出此等修改。以下申請專利範圍中所使用之術語不應理解為將本發明限制於本說明書中所揭示之具體實例。確切而言,本發明之範疇將完全由所附申請專利範圍來判定,該隨附申請專利範圍將根據所創建之請求項解釋原則來加以理解。
10:影像感測器 11:像素 12:像素陣列 14:讀出電路系統 16:控制電路系統 18:功能邏輯 20:傳入光 22:微透鏡 24:彩色濾光片 26:緩衝氧化物層/緩衝氧化物 32:N型經摻雜區域 34:P型磊晶區域 48:浮動擴散部/浮動擴散區域 60:垂直轉移閘極 72:前側 74:背側 90-1:井隔離結構 90-2:隔離結構 110:像素/像素單元/影像感測器 110-a:像素/像素單元 110-b:像素/像素單元 136:光電二極體/光電二極體區域 136-1:光電二極體 136-2:光電二極體 136-3:光電二極體 136-4:光電二極體 141:淺溝渠隔離/淺溝渠隔離結構 141-1:上部淺溝渠隔離結構 150:電晶體 151:列選擇電晶體/電晶體 153:源極隨耦器電晶體/電晶體 155:重設電晶體/電晶體 161:經摻雜區域 162:經摻雜區域 200:製造程序/流程圖/方法 205:方塊 210:方塊 220:方塊 225:方塊 230:方塊 235:方塊 236:外周界 240:方塊 341:C形隔離結構/隔離結構 351:觸點 1610:圓圈 A-A:線/剖切線 B-B:剖切線 C-C:剖切線 D-D:剖視圖/線 P1至Pn:像素 RS:選擇電晶體/列選擇電晶體 Rst:重設電晶體 SF:源極隨耦器電晶體 TX:轉移信號 VDD:電壓節點 W1:距離/寬度 W2:距離/寬度 X-X:剖視圖
參考以下各圖闡述本發明之非限制性及非詳盡實施例,其中除非另有規定,否則貫穿各個視圖,相似元件符號係指相似部件。
圖1 係根據本發明技術之一實施例之一實例性影像感測器之一圖式。
圖2A 係根據本發明技術之一實施例之一實例性像素之一圖式。
圖2B 2A 之一剖視圖。
圖3A 至圖3C 係根據本發明技術之一實施例之一實例性影像感測器之像素之各個視圖。
圖4 係根據本發明技術之一實施例之一製造程序之一流程圖。
圖5 展示根據本發明技術之一實施例之一實例性影像感測器之一俯視平面圖。
圖5A 至圖5D 係根據本發明技術之一實施例之 5 之剖視圖。
圖6 係根據本發明技術之一實施例之一製造程序之一流程圖。
圖7A 係根據本發明技術之一影像感測器之一製造步驟之一俯視圖。
圖7B 係根據本發明技術之一影像感測器之一製造步驟之一剖視圖。
圖8A 係根據本發明技術之一影像感測器之一製造步驟之一俯視圖。
圖8B 係根據本發明技術之一影像感測器之一製造步驟之一剖視圖。
圖9A 係根據本發明技術之一影像感測器之一製造步驟之一俯視圖。
圖9B 係根據本發明技術之一影像感測器之一製造步驟之一剖視圖。
圖10A 係根據本發明技術之一影像感測器之一製造步驟之一俯視圖。
圖10B 係根據本發明技術之一影像感測器之一製造步驟之一剖視圖。
圖11A 係根據本發明技術之一影像感測器之一第二實施例之一製造步驟之一俯視圖。
圖11B 係根據本發明技術之一影像感測器之一第二實施例之一製造步驟之一剖視圖。
圖12A 係根據本發明技術之一影像感測器之一第二實施例之一製造步驟之一俯視圖。
圖12B 係根據本發明技術之一影像感測器之一第二實施例之一製造步驟之一剖視圖。
圖13A 係根據本發明技術之一影像感測器之一第二實施例之一製造步驟之一俯視圖。
圖13B 係根據本發明技術之一影像感測器之一第二實施例之一製造步驟之一剖視圖。
遍及圖式之數個視圖,對應參考字符指示對應組件。熟習此項技術者將瞭解,圖中之元件係為簡單及清晰起見而圖解說明的,且未必按比例繪製。舉例而言,為幫助改良對本發明之各個實施例之理解,各圖中之元件中之某些元件之尺寸可能相對於其他元件而放大。而且,通常不繪示一商業上可行之實施例中有用或必需之常見而眾所周知之元件以便促進對本發明之此等各個實施例之一較不受阻礙的觀看。
136-1:光電二極體
136-2:光電二極體
136-3:光電二極體
136-4:光電二極體
150:電晶體
151:列選擇電晶體/電晶體
153:源極隨耦器電晶體/電晶體
155:重設電晶體/電晶體
161:經摻雜區域
162:經摻雜區域
236:外周界
341:C形隔離結構/隔離結構
A-A:線/剖切線
B-B:剖切線
C-C:剖切線
D-D:剖視圖/線

Claims (27)

  1. 一種影像感測器,其包括: 複數個像素,其配置成一像素陣列之列及行、安置於一半導體基板中,其中一個別像素之光電二極體經組態以接收穿過該半導體基板之一背側之一傳入光,其中該半導體基板之一前側與該背側相對; 複數個電晶體,其經安置接近該半導體基板之該前側,且沿著各別像素之該等光電二極體之一外周界配置成一列; 複數個隔離結構,其經配置以托撐該電晶體列;及 複數個觸點,其電接觸該複數個隔離結構,其中該等觸點經組態以對該複數個隔離結構電壓偏壓。
  2. 如請求項1之影像感測器,其中每一個別隔離結構係C形的。
  3. 如請求項1之影像感測器,其中每一個別隔離結構包括嵌入至該基板中之一溝渠隔離結構,及由該基板之該前側承載之一上部隔離結構。
  4. 如請求項1之影像感測器,其中該複數個隔離結構係經負電壓偏壓的。
  5. 如請求項4之影像感測器,其中該複數個隔離結構係以-1.4 V至-1.0 V經負電壓偏壓的。
  6. 如請求項1之影像感測器,其中該等隔離結構自該半導體基板之該前側延伸至該半導體基板中。
  7. 如請求項1之影像感測器,其中該等隔離結構至少部分地被該半導體基板之一經摻雜區域環繞。
  8. 如請求項1之影像感測器,其中該等隔離結構在該半導體基板之該前側處完全由該半導體基板承載而不嵌入至該半導體基板中。
  9. 如請求項1之影像感測器,其中該等隔離結構包含該等隔離結構之一襯裡。
  10. 如請求項1之影像感測器,其中該複數個電晶體包含選自由列選擇電晶體(RS)、源極隨耦器電晶體(SF)及重設電晶體(Rst)組成之一群組之一或多個電晶體。
  11. 一種用於製造一影像感測器之方法,其包括: 提供一半導體基板,其中該半導體基板具有一背側及與該背側相對之一前側; 接近於該基板之該前側而蝕刻出一開口; 將一導電材料沈積至該基板中之該等開口中; 蝕刻該導電材料以形成經配置以托撐一電晶體列之隔離結構;及 形成與對應隔離結構接觸之複數個觸點,其中該複數個觸點經組態以對該等隔離結構進行電偏壓。
  12. 如請求項11之方法,其進一步包括形成複數個金屬電極,其中該等金屬電極電連接至對應觸點。
  13. 如請求項11之方法,其進一步包括在該等開口中形成一溝渠襯裡。
  14. 如請求項11之方法,其中該等隔離結構托撐沿著光電二極體之一外周界組態之一電晶體列。
  15. 如請求項11之方法,其中該等隔離結構係C形的。
  16. 如請求項11之方法,其中該等隔離結構係經負電壓偏壓的。
  17. 如請求項11之方法,其進一步包括在該複數個隔離結構之間形成複數個電晶體。
  18. 一種用於製造一影像感測器之方法,其包括: 提供一半導體基板,其中該半導體基板由一背側及與該背側相對之一前側定界; 將一導電材料沈積至該基板之該前側上; 蝕刻該導電材料以形成經配置以托撐一電晶體列之複數個隔離結構; 形成與對應隔離結構接觸之複數個觸點;且 其中該複數個觸點經組態以對該等隔離結構進行電偏壓。
  19. 如請求項18之方法,其中該等隔離結構係C形的。
  20. 一種像素,其包括: 一半導體基板,其具有一作用區域及鄰近於該作用區域之一電晶體區域; 複數個光電二極體,其形成於該半導體基板之一前側上且安置於該作用區域中,其中每一光電二極體經組態以接收穿過該半導體基板之與該前側相對之一背側之一傳入光; 至少兩個電晶體,其經安置接近該半導體基板之該前側,且安置於該電晶體區域中; 一第一隔離結構,其鄰近於該複數個光電二極體安置於該半導體基板之該前側上且安置於該電晶體區域中;及 一第二隔離結構,其鄰近於該複數個光電二極體安置於該半導體基板之該前側上且安置於該電晶體區域中; 其中該第一隔離結構及該第二隔離結構經組態以托撐該電晶體且隔離該電晶體與該複數個光電二極體;且 其中該第一隔離結構及該第二隔離結構耦合至一負電壓。
  21. 如請求項20之像素,其中該第一隔離結構及該第二隔離結構係C形的。
  22. 如請求項20之像素,其中該第一隔離結構及該第二隔離結構中之每一者包含形成於該半導體基板之該前側上之一上部導電結構,且其中該上部導電結構經耦合以接收該負電壓。
  23. 如請求項22之像素,其中一第一電洞累積層形成於該上部導電結構下面,且其中該第一電洞累積層橫向形成於該半導體基板中在該作用區域中之該等光電二極體與該電晶體區域中之該電晶體之間。
  24. 如請求項20之像素,其中該第一隔離結構及該第二隔離結構中之每一者進一步包含自上部部分延伸至該半導體基板中之一溝渠結構,該溝渠結構在其中沈積有一導電材料且該導電材料經耦合以接收該負電壓,從而形成環繞該溝渠結構之一第二電洞累積層。
  25. 如請求項24之像素,其進一步包括: 一浮動擴散部,其安置於該半導體基板之該前側上; 複數個轉移電晶體,其安置於該半導體基板之該前側上,該複數個轉移電晶體中之每一者經組態以將影像電荷自每一各別光電二極體轉移至該浮動擴散部,其中該複數個轉移電晶體中之每一者包含自該前側向該半導體基板中延伸達到一深度之一垂直轉移閘極; 其中該第一隔離結構及該第二隔離結構中之每一者之該溝渠結構經組態以延伸至該半導體基板中達到與轉移電晶體之該垂直轉移閘極相同之深度。
  26. 如請求項25之像素,其進一步包括: 一經摻雜區域,其安置於該半導體基板中,該經摻雜區域環繞該溝渠結構且與該第二電洞累積層之至少一部分重疊。
  27. 如請求項20之像素,其中該負電壓介於自-1.4 V至-1.0 V之範圍內。
TW109142584A 2019-12-19 2020-12-03 影像感測器及其製造方法及像素裝置 TWI802828B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/721,320 2019-12-19
US16/721,320 US11502120B2 (en) 2019-12-19 2019-12-19 Negatively biased isolation structures for pixel devices

Publications (2)

Publication Number Publication Date
TW202139445A true TW202139445A (zh) 2021-10-16
TWI802828B TWI802828B (zh) 2023-05-21

Family

ID=76383395

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109142584A TWI802828B (zh) 2019-12-19 2020-12-03 影像感測器及其製造方法及像素裝置

Country Status (3)

Country Link
US (1) US11502120B2 (zh)
CN (1) CN113013187B (zh)
TW (1) TWI802828B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210133739A (ko) * 2020-04-29 2021-11-08 에스케이하이닉스 주식회사 이미지 센서
KR20220152043A (ko) * 2021-05-07 2022-11-15 삼성전자주식회사 이미지 센서
CN116154022B (zh) * 2023-03-14 2024-03-22 江南大学 一种双层SiO2隔离的光电二极管结构、阵列及制造方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6818930B2 (en) * 2002-11-12 2004-11-16 Micron Technology, Inc. Gated isolation structure for imagers
US7297995B2 (en) * 2004-08-24 2007-11-20 Micron Technology, Inc. Transparent metal shielded isolation for image sensors
US7205627B2 (en) * 2005-02-23 2007-04-17 International Business Machines Corporation Image sensor cells
IT1392366B1 (it) * 2008-12-17 2012-02-28 St Microelectronics Rousset Fotodiodo operante in modalita' geiger con resistore di soppressione integrato e controllabile, schiera di fotodiodi e relativo procedimento di fabbricazione
JP5564874B2 (ja) * 2009-09-25 2014-08-06 ソニー株式会社 固体撮像装置、及び電子機器
KR101989567B1 (ko) * 2012-05-31 2019-06-14 삼성전자주식회사 이미지 센서
US9160949B2 (en) * 2013-04-01 2015-10-13 Omnivision Technologies, Inc. Enhanced photon detection device with biased deep trench isolation
US9496304B2 (en) * 2013-08-15 2016-11-15 Omnivision Technologies, Inc. Image sensor pixel cell with switched deep trench isolation structure
US9054007B2 (en) * 2013-08-15 2015-06-09 Omnivision Technologies, Inc. Image sensor pixel cell with switched deep trench isolation structure
US9748299B2 (en) * 2014-08-06 2017-08-29 Samsung Electronics Co., Ltd. Pixel, image sensor including the same, and portable electronic device including the image sensor
FR3026891A1 (fr) * 2014-10-06 2016-04-08 St Microelectronics Crolles 2 Sas Dispositif d'imagerie integre a illumination face arriere avec routage d'interconnexion simplifie
US9595555B2 (en) * 2015-05-04 2017-03-14 Semiconductor Components Industries, Llc Pixel isolation regions formed with conductive layers
US9584744B2 (en) * 2015-06-23 2017-02-28 Semiconductor Components Industries, Llc Image sensors with voltage-biased trench isolation structures
US9748298B2 (en) * 2015-06-30 2017-08-29 Semiconductor Components Industries, Llc Image sensors with backside trench structures
US9653511B2 (en) * 2015-08-11 2017-05-16 Omnivision Technologies, Inc. CMOS image sensor with peninsular ground contracts and method of manufacturing the same
US9806117B2 (en) * 2016-03-15 2017-10-31 Omnivision Technologies, Inc. Biased deep trench isolation
JP6818875B2 (ja) * 2016-09-23 2021-01-20 アップル インコーポレイテッドApple Inc. 積層背面照射型spadアレイ
US10944927B2 (en) * 2017-07-14 2021-03-09 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and operating method for improving charge transfer of image sensor device
US10079261B1 (en) * 2017-08-17 2018-09-18 Omnivision Technologies, Inc. Raised electrode to reduce dark current
US10566380B2 (en) * 2017-10-18 2020-02-18 Omnivision Technologies, Inc. Image sensor with dual trench isolation structures at different isolation structure depths
US10177191B1 (en) 2017-11-24 2019-01-08 Taiwan Semiconductor Manufacturing Co., Ltd. Image sensor device and method for forming the same
US10566359B1 (en) * 2018-08-22 2020-02-18 Omnivision Technologies, Inc. Variably biased isolation structure for global shutter pixel storage node
US11476290B2 (en) * 2020-07-01 2022-10-18 Omnivision Technologies, Inc. Metal deep trench isolation biasing solution

Also Published As

Publication number Publication date
TWI802828B (zh) 2023-05-21
US11502120B2 (en) 2022-11-15
CN113013187A (zh) 2021-06-22
US20210193703A1 (en) 2021-06-24
CN113013187B (zh) 2023-06-06

Similar Documents

Publication Publication Date Title
KR102288341B1 (ko) 이미지 센서를 위한 딥 트렌치 격리 (dti) 구조체 상의 픽셀 디바이스
TWI225304B (en) Solid-state image sensing device and camera system using the same
US7524695B2 (en) Image sensor and pixel having an optimized floating diffusion
KR20190037186A (ko) 핀형 포토다이오드 이미지 센서에 대한 후방 측 깊은 트렌치 격리(bdti) 구조물
TWI802828B (zh) 影像感測器及其製造方法及像素裝置
CN109728010B (zh) 集成芯片及其形成方法
KR20160091244A (ko) 고체 촬상 장치 및 고체 촬상 장치의 제조 방법
JP2001291858A (ja) 固体撮像素子及びその製造方法
KR20190136895A (ko) 개선된 암 전류 성능을 갖는 반도체 이미징 디바이스
CN109411490B (zh) 用于减少暗电流的凸起电极
TW200945567A (en) Image sensor and pixel including a deep photodetector
CN108615738B (zh) 半导体器件和制造半导体器件的方法
JP2015220255A (ja) 裏面照射型cmos型撮像素子、及び、裏面照射型cmos型撮像素子の製造方法
US11557626B2 (en) Complementary metal-oxide-semiconductor image sensor and method of making
KR20080062046A (ko) 이미지 센서의 제조 방법
CN112599548B (zh) 图像传感器及其制造方法
KR100935269B1 (ko) 이미지 센서 및 그 제조방법
KR100868646B1 (ko) 이미지 센서 및 그 제조방법
JP2003318383A (ja) 固体撮像素子およびその製造方法
KR20040058689A (ko) 시모스 이미지센서의 제조방법
JP6007524B2 (ja) 固体撮像装置
US20220278148A1 (en) Tilted transfer gate for advanced cmos image sensor
KR101038789B1 (ko) 이미지센서 및 그 제조방법
JP2004342784A (ja) 固体撮像素子および固体撮像素子の製造方法
KR101038886B1 (ko) 이미지센서 및 그 제조방법