TW202125855A - 線形記憶體及其形成方法 - Google Patents

線形記憶體及其形成方法 Download PDF

Info

Publication number
TW202125855A
TW202125855A TW109117095A TW109117095A TW202125855A TW 202125855 A TW202125855 A TW 202125855A TW 109117095 A TW109117095 A TW 109117095A TW 109117095 A TW109117095 A TW 109117095A TW 202125855 A TW202125855 A TW 202125855A
Authority
TW
Taiwan
Prior art keywords
memory
layer
strips
electrode
array
Prior art date
Application number
TW109117095A
Other languages
English (en)
Other versions
TWI758733B (zh
Inventor
林怡姿
林高照
曾國權
黃昶智
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202125855A publication Critical patent/TW202125855A/zh
Application granted granted Critical
Publication of TWI758733B publication Critical patent/TWI758733B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/10Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having two electrodes, e.g. diodes or MIM elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/021Formation of switching materials, e.g. deposition of layers
    • H10N70/023Formation of switching materials, e.g. deposition of layers by chemical vapor deposition, e.g. MOCVD, ALD
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/021Formation of switching materials, e.g. deposition of layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/061Shaping switching materials
    • H10N70/063Shaping switching materials by etching of pre-deposited switching material layers, e.g. lithography
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/061Shaping switching materials
    • H10N70/066Shaping switching materials by filling of openings, e.g. damascene method
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/841Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8833Binary metal oxides, e.g. TaOx
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/231Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/24Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies
    • H10N70/245Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies the species being metal cations, e.g. programmable metallization cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • H10N70/8828Tellurides, e.g. GeSbTe

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)

Abstract

本發明實施例提供一種元件,包含:多個第一導電帶,具有在第一方向上的縱向方向;選擇器陣列,與多個第一導電帶交疊;電極陣列,與選擇器陣列交疊;多個記憶體帶,處於電極陣列上方;以及多個第二導電帶,與多個記憶體帶交疊。多個記憶體帶及多個第二導電帶具有在垂直於第一方向的第二方向上的縱向方向。

Description

線形記憶體及其形成方法
在積體電路(integrated circuit;IC)元件中,電阻性隨機存取記憶體(resistive random access memory;RRAM)是用於非揮發性記憶體元件的技術。一般而言,RRAM使用介電材料,儘管所述介電材料通常絕緣,但可經由在施加特定電壓之後形成的長絲或導電路徑進行傳導。一旦長絲形成,其便可藉由施加適當電壓來設置(亦即重新形成,產生跨RRAM的較低電阻)或重置(亦即斷開,產生跨RRAM的高電阻)。低電阻狀態及高電阻狀態可用以指示取決於電阻狀態的為「1」或「0」的數位訊號,且藉此提供可儲存位元的非揮發性記憶胞。
自應用的角度來看,RRAM具有許多優點。RRAM具有簡單胞元結構及CMOS邏輯可比過程,此使得相較於其他非揮發性記憶體結構,製造複雜性及成本降低。儘管具有如上提及之具有吸引力的特性,仍存在諸多挑戰。
以下揭露內容提供用以實施本發明的不同特徵的許多不同實施例或實例。以下描述組件及配置的特定實例以簡化本揭露內容。當然,此等組件及配置僅為實例且不意欲為限制性的。舉例而言,在以下描述中,第一特徵在第二特徵上方或第二特徵上的形成可包含第一特徵及第二特徵直接接觸地形成的實施例,且亦可包含額外特徵可在第一特徵與第二特徵之間形成使得第一特徵及第二特徵可不直接接觸的實施例。另外,本揭露內容可在各種實例中重複附圖標號及/或字母。此重複是出於簡單及清楚的目的,且本身並不指示所論述的各種實施例及/或組態之間的關係。
此外,本文中為易於描述,可使用諸如「在...之下」、「下方」、「下部」、「上覆」、「上部」以及類似者等空間相對術語來描述如圖中所說明的一個構件或特徵與另一或多個構件或特徵的關係。除圖中所描繪的定向之外,空間相對術語亦意欲涵蓋元件在使用或操作中的不同定向。設備可以其他方式定向(旋轉90度或處於其他定向)且本文中所使用的空間相對描述詞可同樣相應地進行解釋。
根據一些實施例,提供隨機存取記憶體(RAM)胞及陣列以及其形成方法。論述一些實施例的一些變型。本文中論述的實施例將提供使得能夠製備或使用本揭露內容的主題的實例,且所屬領域的技術人員將易於理解在屬於不同實施例的所設想範疇內的情況下可進行的修改。貫穿各視圖及說明性實施例,相同的附圖標號用以指明相同構件。儘管方法實施例可論述為以特定次序執行,但其他方法實施例可以任何邏輯次序執行。
根據本揭露內容的一些實施例,記憶陣列包含經配置為多個列及多個行的多個記憶胞。RAM陣列的相同列(或相同行)中的多個RAM胞的狀態儲存(state-storage)構件(亦稱為位元儲存構件)是同一連續帶的部分,所述連續帶並不經由圖案化分隔成離散件。因此,在用於形成行的RAM胞的圖案化中,狀態儲存構件帶不經圖案化。在狀態儲存構件帶在單一方向而非兩個方向上經圖案化的情況下,有可能實現RAM陣列的更小尺寸且間隙填充製程更加容易。
圖1至圖7A示出根據本揭露內容的一些實施例的RAM陣列的形成中的中間階段的透視圖及截面圖。對應製程亦示意性地反映於圖18中所繪示的製程流程中。
在圖1中,設置作為晶圓10的一部分的基座結構20。基座結構20可以是基底或包括基底。基底可以是半導體基底,諸如塊狀半導體基底、絕緣層上半導體(Semiconductor-On-Insulator;SOI)基底或類似物。基座結構20中的半導體基底可經摻雜(例如用p型摻雜劑或n型摻雜劑摻雜)或未經摻雜。半導體基底可以是諸如矽晶圓的半導體晶圓的一部分。SOI基底是形成於絕緣體層上的半導體材料層。絕緣體層可以是例如埋入式氧化物(buried oxide;BOX)層、氧化矽層或類似物。絕緣體層設置於基底上,通常矽基底或玻璃基底上。亦可使用其他基底,諸如多層基底或梯度基底。根據一些實施例,半導體基底的半導體材料可包含:矽;鍺;化合物半導體,包含碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦;合金半導體,包含SiGe、SiC、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP;或其組合。基座結構中的基底亦可由諸如藍寶石、氧化銦錫(Indium tin oxide;ITO)或類似物的其他材料形成。根據替代性實施例,基座結構20中的基底是介電基底,其可以是例如氧化矽基底。另外,基座結構20可包含通孔25(圖16),其位於待在後續製程中形成的底部電極帶(其可以是字元線)之下且接觸所述底部電極帶。
基座結構20亦可包含額外層及元件,所述額外層及元件包含但不限於介電層、金屬特徵或類似物。舉例而言,可能存在層間介電質、金屬間介電質(其可包含低k介電層)及/或類似物。可能存在或可能不存在積體電路元件,諸如形成於基座結構20中的被動元件(電容器、電阻器、電感器及/或類似物)及/或主動元件(電晶體、二極體及/或類似物),所述元件可基於晶圓10中的基底而形成。
介電層22可形成在基座結構20上方。根據本揭露內容的一些實施例,介電層22由氧化矽、氮化矽、氮氧化矽、碳氧化矽或類似物、其組合及/或其多層結構形成。當通孔25(圖16)形成時,通孔25延伸至介電層22中。
根據一些實施例,蝕刻終止層24形成在介電層22上方。蝕刻終止層24亦可由介電材料形成或包括介電材料,所述介電材料可以是氧化矽、氧化鋁、氮化矽、氮氧化矽、碳氧化矽或類似物或其組合。根據替代性實施例,並不形成蝕刻終止層24,且隨後形成的底部電極層26與介電層22接觸。介電層22及蝕刻終止層24可使用電漿增強式化學氣相沉積(Plasma Enhanced Chemical Vapor Deposition;PECVD)、化學氣相沉積(Chemical Vapor Deposition;CVD)、原子層沉積(Atomic Layer Deposition;ALD)或類似方法形成。
在蝕刻終止層24(或在並不形成蝕刻終止層24的情況下,則為介電層22)上方沉積底部電極層26。各別製程示出為圖18中所繪示的製程流程200中的製程202。底部電極層26是導電層。根據一些實施例,底部電極層26由金屬形成或包括金屬,所述金屬可為鎢、鈦層、鈷、鎳及/或其合金。形成方法可包含物理氣相沉積(Physical Vapor Deposition;PVD)、ALD、CVD或類似方法。底部電極層可以是單層,或可包含由不同材料形成的多個層。
選擇器層28接著沉積於底部電極層26上方。各別製程示出為圖18中所繪示的製程流程200中的製程204。選擇器層28可包含由不同材料形成的多個層。選擇器層28隨後經圖案化以形成選擇器(如圖7A中,選擇器28''),其可取決於各別選擇器的偏壓電壓而分別接通或斷開以傳遞或切斷電流。選擇器能夠遞送高驅動電流。另外,非線性係數(或整流係數或開/關比)較高,例如高於約1,000以使得能夠形成具有高密度的大型記憶陣列。根據本揭露內容的一些實施例,選擇器層28具有P/N接面結構,其中p型半導體層與n型半導體層接觸,從而形成P/N接面。選擇器層28亦可具有金屬/半導體/絕緣體/半導體/金屬(M/S/I/S/M)結構或金屬/低帶隙介電質/絕緣體/低帶隙介電質/金屬(M/I/I/I/M)結構。舉例而言,選擇器層28可包含TiN/α-Si/富Si-SiN/α-Si/TiN堆疊、TiAlN/α-Si/富-Si-SiN/α-Si/TiAlN堆疊、TiN/α-Si/N摻雜Si/α-Si/TiN堆疊、TiAlN/α-Si/N摻雜Si/α-Si/TiAlN堆疊或類似物。
電極層30沉積於選擇器層28上方。各別製程示出為圖18中所繪示的製程流程200中的製程206。電極層30是導電層,其可以是金屬或包括金屬。應理解,因為選擇器層28及隨後沉積的狀態儲存層中的每一者可具有不同結構且由不同材料形成,所以電極層30亦可具有不同結構及不同材料的多個選擇以適合於上覆於其上的狀態儲存層。根據一些實施例,電極層30包括黏著層30A及金屬層30B。根據一些實施例,黏著層30A包括鈦、鉭、氮化鈦、氮化鉭或類似物或其合金。金屬層30B可由以下形成或包括以下:鉑(Pt)、銥(Ir)、金(Au)、鎢(W)、氮化鈦(TiN)或類似物。當形成導電橋接隨機存取記憶體(Conductive Bridging Random Access Memory;CBRAM)時,電極層30可以是惰性層。替代地,金屬層30B可以是主動層,且可由銅或銀或類似物形成。
根據一些實施例,底部電極層26、選擇器層28以及電極層30沉積為毯覆式層。接著,蝕刻罩幕32形成在電極層30上方。各別製程示出為圖28中所繪示的製程流程200中的製程208。根據本揭露內容的一些實施例,蝕刻罩幕32包含硬式罩幕32A及在硬式罩幕32A上方的光阻32B。形成製程可包含毯覆式沉積硬式罩幕層、經由微影塗覆並圖案化光阻32B以及接著蝕刻硬式罩幕層以形成硬式罩幕32A。
使用蝕刻罩幕32來蝕刻電極層30、選擇器層28以及底部電極層26。各別製程示出為圖18中所繪示的製程流程200中的製程210。在蝕刻製程之後,移除蝕刻罩幕32。在蝕刻製程中,蝕刻終止層24或介電層22(在並不形成蝕刻終止層24的情況下)可用於終止蝕刻製程。如圖2中所示出,進行蝕刻製程後,形成多個帶,所述多個帶包含底部電極帶26'、選擇器帶28'以及電極帶30'(包含電極帶30A'及電極帶30B')。底部電極帶26'、選擇器帶28'以及電極帶30'為具有在Y方向上的縱向方向的細長帶。寬帶及窄帶作為實例示出以展示可同時形成具有不同規格及尺寸的記憶體。多個帶藉由間隙34彼此分隔開。帶具有在Y方向上的縱向方向。根據一些實施例,Y方向稱為列方向,且X方向稱為行方向。然而應瞭解,「列方向」及「行方向」為相對術語,且可取決於查看結構的方向而互換。間隙34形成於經圖案化的帶之間。根據一些實施例,間隙34可包含具有寬度W1的寬間隙34A及具有寬度W2的窄間隙34B。舉例而言,W1/W2比可大於約1.5,且根據一些實施例可介於約2與約5之間的範圍內,其中寬度W1是較寬間隙34的寬度,且寬度W2是較窄間隙34的寬度。根據本揭露內容的一些實施例,間隙34具有均一寬度。
接著在間隙填充製程中填充間隙34,且於圖3中繪示所形成的間隙填充區36。各別製程示出為圖18中所繪示的製程流程200中的製程212。根據一些實施例,間隙填充製程包含沉積一或多個介電層,且接著執行平坦化製程,諸如化學機械拋光(Chemical Mechanical Polish;CMP)製程或機械研磨製程以移除所沉積的介電材料的過量部分。金屬層30B可充當平坦化製程中的拋光終止(polish stop)層。根據一些實施例,間隙填充區36包括介電層36A及介電層36B。介電層36A可由對於底部電極帶26'、選擇器帶28'以及電極帶30'具有良好黏著力的材料形成,且可使用諸如ALD的保形沉積方法形成。介電層36B可由具有良好間隙填充特性的材料形成,所述材料可填充間隙而不留下空隙。舉例而言,介電層36A可由氮化矽形成或包括氮化矽,且介電層36B可由氧化矽形成或包括氧化矽。
根據一些實施例,如圖3中所繪示,介電層36A完全填充窄間隙34B(圖2),且部分地填充寬間隙34A。因此,窄間隙34B中的間隙填充區36不含介電層36B。另一方面,寬間隙34A中的間隙填充區36可包含介電層36A及介電層36B兩者。
圖4示出狀態儲存層38的形成。貫穿本說明書,狀態儲存層38亦稱為RAM層或記憶體層。各別製程示出為圖18中所繪示的製程流程200中的製程214。根據一些實施例,狀態儲存層(亦稱為RAM層)38由用於形成記憶體的材料形成,所述記憶體包含但不限於電阻性隨機存取記憶體(RRAM)、導電橋接隨機存取記憶體(CBRAM)、磁阻式隨機存取記憶體(Magneto-Resistive Random Access Memory;MRAM)、相變隨機存取記憶體(Phase-Change Random Access Memory;PCRAM)、鐵電隨機存取記憶體(Ferroelectric Random Access Memory;FeRAM)或類似物。因此,狀態儲存層(亦稱為RAM層)38可包含單個層或多個層,且取決於待形成的RAM的類型,所述單個層或所述多個層可具有適當結構及材料。舉例而言,當待形成的各別RAM是CBRAM時,狀態儲存層(亦稱為RAM層)38可由固體電解質材料形成,其中可形成導電長絲。固體電解質材料可由硫族化物材料形成,所述硫族化物材料諸如但不限於GeSb2 Te5 。替代地,固體電解質材料是金屬氧化物材料,諸如但不限於氧化鉿。
在另一實例中,當待形成的各別RAM是PCRAM時,狀態儲存層(亦稱為RAM層)38可包含加熱層及相變層。加熱層可以是由TiN、TaN、TiSiN、TiAlN、TiCN或其組合形成的薄層,所述薄層經組態以產生足夠熱量以升高相鄰相變層的溫度。相變層可由例如GeSbTe形成或包括GeSbTe。狀態儲存層(亦稱為RAM層)38的形成方法可取決於狀態儲存層(亦稱為RAM層)38中的層的材料而包含CVD、PECVD、金屬有機化學氣相沉積(Metal Organic Chemical Vapor Deposition;MOCVD)及/或類似方法。
圖4進一步示出頂部電極層40的形成。各別製程示出為圖18中所繪示的製程流程200中的製程216。頂部電極層40是導電層,其可以是金屬層或包括金屬層。根據一些實施例,頂部電極層40包括黏著層40A及金屬層40B。根據一些實施例,黏著層40A包括鈦、鉭、氮化鈦、氮化鉭、鎢或類似物或其合金。金屬層40B亦可由以下形成或包括以下:鎢、銅、銀、鎳、鉑、銥、金或類似物。頂部電極層40可在形成CBRAM時充當主動電極或惰性電極。
參看圖5,蝕刻罩幕42形成在頂部電極層40上方。各別製程示出為圖18中所繪示的製程流程200中的製程218。根據本揭露內容的一些實施例,蝕刻罩幕42包含硬式罩幕42A及在硬式罩幕42A上方的光阻42B。形成製程可包含毯覆式沉積硬式罩幕層,經由曝光及顯影來塗覆並圖案化光阻42B,以及接著蝕刻硬式罩幕層以形成硬式罩幕42A。
參看圖6,使用蝕刻罩幕42作為蝕刻罩幕來蝕刻頂部電極層40及狀態儲存層(亦稱為RAM層)38。各別製程示出為圖18中所繪示的製程流程200中的製程220。在蝕刻之後,暴露間隙填充區36及電極帶30'。頂部電極層40的剩餘部分形成頂部電極帶40',其包含電極帶40A'及電極帶40B'。狀態儲存層(亦稱為RAM層)38的剩餘部分形成記憶體帶38',其亦稱為RAM帶。頂部電極帶40'及記憶體帶(亦稱為RAM帶)38’兩者皆為在X方向上延伸的細長帶,且藉由間隙44彼此分隔開。
接著,蝕刻繼續蝕刻貫穿間隙填充區36、電極帶30'以及選擇器帶28'。各別製程示出為圖18中所繪示的製程流程200中的製程222。在蝕刻製程之後,移除蝕刻罩幕42的剩餘部分(諸如硬式罩幕42A)。蝕刻在底部電極帶26'的頂部表面上終止。所形成的結構示出於圖7A、圖7B以及圖7C中。再次蝕刻電極帶30'(圖6)以形成電極30''(包含電極30A''及電極30B''),其形成具有在X方向上的行及在Y方向上的列的陣列。亦再次蝕刻選擇器帶28'(圖6)以形成選擇器28'',其亦形成陣列。相同列的選擇器28''位於相同底部電極帶26'上且接觸所述相同底部電極帶26'。底部電極帶26'、選擇器28''、電極30''、記憶體帶(亦稱為RAM帶)38’以及頂部電極帶40'統稱為RAM 50,其亦繪示於圖16中的透視圖中。
圖7B示出圖7A中的參考橫截面7B-7B。如圖7B中所繪示,頂部電極帶40'及記憶體帶(亦稱為RAM帶)38’是細長帶,所述細長帶延伸穿過RAM 50的各別行。此不同於習知記憶陣列,所述習知記憶陣列中狀態儲存層經圖案化為陣列而非經圖案化為帶。換言之,根據本揭露內容的一些實施例的相同列中的RAM是連續RAM帶的部分,而非分隔成離散RAM構件。使得記憶體帶(亦稱為RAM帶)38’保持為帶具有一些有利特徵。若RAM形成為離散陣列構件,則狀態儲存層(亦稱為RAM層)38(圖5)需要在如圖2中所繪示的圖案化製程之前沉積,以使得狀態儲存層(亦稱為RAM層)38可在圖2中所繪示的製程中經圖案化。然而,此意謂如圖2中所繪示的間隙34具有更高縱橫比(深度對對應寬度的比率)。當形成間隙填充區36時,具有更高縱橫比的間隙34是更加難以填充的,且可不利地產生空隙。空隙會填充狀態儲存層(亦稱為RAM層)38,此可產生缺陷。另外,具有更高縱橫比的間隙需要具有更厚的蝕刻罩幕32(圖1),再次增大對應微影製程的難度。
圖7C示出圖7A中的參考橫截面7C-7C。如圖7C中所繪示,底部電極帶26'為細長的,其延伸貫穿各別列。在後續製程中,如圖7A中所繪示的間隙44藉由繪示於圖7C中的間隙填充介電區46填充。各別製程示出為圖18中所繪示的製程流程200中的製程224。間隙填充介電區46的形成製程及材料可類似於間隙填充區36的形成製程及材料,且本文中並不重複。在所形成的結構中,形成RAM(亦稱為RAM陣列)50,其包含可分別用作字元線及位元線的底部電極帶26'及頂部電極帶40'。替代地,底部電極帶26'可用作位元線,而頂部電極帶40'可用作字元線。選擇器28''對應於上覆的狀態儲存構件,其是細長記憶體帶(亦稱為RAM帶)38’(圖7A及圖7B)的部分。
在後續製程中,如圖7C中所繪示,通孔51形成在頂部電極帶40'上方,其中通孔51中的每一者接觸頂部電極帶40'中的一者。用於程式化及讀取RAM 50的電壓及電流可由此提供至頂部電極帶40'。
圖16示出圖7A、圖7B以及圖7C中繪示的結構的透視圖,其中未繪示間隙填充區。通孔25示出為在底部電極帶26'中的每一者下方,所述底部電極帶26'可用作字元線。在底部電極帶(例如字元線)26'中的每一者上方,形成多個離散選擇器28''。電極30''可進一步形成在選擇器28''上方。相同列(在X方向上)中的多個電極30''位於同一記憶體帶(亦稱為RAM帶)38’之下且可與其接觸。此外,頂部電極帶40'與各別下伏的記憶體帶(亦稱為RAM帶)38’交疊,且頂部電極帶40'的所有邊緣可與各別下伏的記憶體帶(亦稱為RAM帶)38’的各別邊緣齊平。頂部電極帶40'可用作位元線。
圖17示出圖16中所繪示的結構的截面圖。如圖17中所繪示,記憶體帶(亦稱為RAM帶)38’中的每一者包含交替地安置的多個主動部分38'-A及非主動部分38'-I。主動部分38'-A是與電極30''、選擇器28''以及底部電極帶26'交疊的部分。非主動部分38'-I在主動部分38'-A之間。非主動部分38'-I並不與電極30''、選擇器28''以及底部電極帶26'中的任一個交疊。非主動部分38'-I中的狀態儲存材料中不含導電長絲,且因此一直處於高電阻狀態中。主動部分38'-A用於儲存狀態,且其狀態可例如藉由對底部電極帶26'及頂部電極帶40'施加適當程式化電壓或在底部電極帶26'與頂部電極帶40'之間傳導適當程式化電流而轉換。另一方面,無論相鄰主動部分38'-A的狀態如何,非主動部分38'-I皆具有固定狀態。非主動部分38'-I的狀態將不影響自相鄰主動部分38'-A讀取的值。舉例而言,非主動部分38'-I可一直具有高電阻值,且其中不包含導電長絲路徑。因此,若相鄰RAM處於低電阻狀態,則將適當地讀取低電阻值,且當相鄰RAM處於高電阻狀態時,將適當地讀取高電阻狀態值。根據一些實施例,當RAM 50是CBRAM時,沒有導電長絲處於非主動部分38'-I中,且相鄰主動部分38'-A的狀態是藉由主動部分38'-A是具有導電長絲還是不具有導電長絲來判定,且不受相鄰非主動部分38'-I影響。在另一實例中,當RAM 50是PCRAM時,非主動部分38'-I中的硫族化物半導體材料為非晶形(amorphous),且因此具有高電阻值。相鄰主動部分38'-A的狀態可為非晶形或結晶形,此判定其具有高電阻還是低電阻。
應理解,儘管記憶體帶(亦稱為RAM帶)38’是細長帶且並不形成陣列,但主動部分38'-A為陣列。非主動部分38'-I不是用於記憶狀態的記憶體部分的功能性部分,且使主動部分38'-A彼此電隔離。由此,非主動部分38'-I的功能類似於介電區。因此,貫穿本說明書,如圖16及圖17中繪示的電路仍稱作RAM陣列,此係因為儘管主動部分38'-A及非主動部分38'-I在沉積及圖案化時由相同材料形成,但主動部分38'-A藉由電絕緣的非主動部分38'-I形成陣列。
圖8至圖15示出根據本揭露內容的一些實施例的堆疊式RAM陣列的形成中的中間階段的截面圖。堆疊式RAM陣列可單獨地操作,同時堆疊式RAM陣列的形成可共用共同電極及相同圖案化製程,從而節省製造成本。除非另外規定,否則在此等實施例中的組件的材料及形成製程基本上與類似組件相同,所述類似組件在圖1至圖6、圖7A、圖7B以及7C中繪示的前述實施例中藉由類似附圖標號表示。關於圖8至圖15中繪示的組件的形成製程及材料的細節可由此在對前述實施例的論述中發現。
此等實施例的初始步驟基本上與圖1至圖4中繪示的步驟相同。狀態儲存層(亦稱為RAM層)38及電極層40以毯覆式層的方式沉積,且不經圖案化。根據一些實施例,電極層40被稱為中間電極層而非頂部電極層,此係因為其是兩個堆疊式RAM陣列的中間中的電極層。圖8中繪示後續製程,其中選擇器層128及電極層130經沉積。選擇器層128可由自用於形成選擇器層28的材料及結構的相同候選族群中選出的材料及結構形成。此外,選擇器層128的材料及結構可與選擇器層28的材料及結構相同或不同。電極層130可具有由單層形成的單層結構,或可具有由多個層形成的多層結構。舉例而言,電極層130可包含層130A及層130B,所述層130A及層130B可分別由與電極30A''及電極30B''的材料類似或相同的材料形成。
圖9示出經圖案化的蝕刻罩幕42的形成,所述經圖案化的蝕刻罩幕42基本上與圖5中所繪示的蝕刻罩幕42相同。接著,使用蝕刻罩幕42來執行圖案化製程以蝕刻底層,所述底層包含電極層130、選擇器層128、中間電極層40、狀態儲存層(亦稱為RAM層)38、電極帶30'、選擇器帶28'以及間隙填充區36。在蝕刻製程之後,移除蝕刻罩幕42的剩餘部分。圖10中繪示所形成的結構。蝕刻為非等向性的,且在底部電極帶26'的頂部表面暴露時終止。在蝕刻製程之後,底部電極帶26'保留為在Y方向上延伸的細長帶。另一方面,選擇器28''及電極30''形成為離散特徵,所述離散特徵呈陣列佈置,如圖16中所繪示。選擇器28''的每一列位於相同底部電極帶26'上且接觸所述相同底部電極帶26'。進行蝕刻後,電極層130的剩餘部分形成電極帶130',其包含電極帶130A'及電極帶130B'。選擇器層128的剩餘部分形成選擇器帶128'。中間電極層40的剩餘部分形成中間電極帶40',其包含電極帶40A'及電極帶40B'。狀態儲存層(亦稱為RAM層)38的剩餘部分形成記憶體帶(亦稱為RAM帶)38’。電極帶130'、選擇器帶128'、中間電極帶40'以及記憶體帶(亦稱為RAM帶)38’是具有在X方向上的縱向方向的細長帶,且藉由間隙44彼此分隔開。底部電極帶26'、選擇器28''、電極30''、記憶體帶(亦稱為RAM帶)38’以及頂部電極帶40'亦繪示於圖16中的透視圖中。
在圖10中,使用共同蝕刻罩幕42來蝕刻包含選擇器帶28'及選擇器層128的選擇器特徵的兩個層,以分別形成選擇器28''及選擇器帶128'。換言之,上部RAM陣列的選擇器及下部電極的蝕刻與下部RAM堆疊的選擇器及上部電極的蝕刻是共用相同的製程及相同的蝕刻罩幕42。由此節省製造成本。類似地,狀態儲存層(亦稱為RAM層)138(圖12)在如圖11中所繪示的蝕刻製程之後形成,使得可較易於執行圖10中所繪示的蝕刻製程,且可使蝕刻罩幕42(圖9)形成得更薄。
接著用介電材料填充如圖10中所繪示的間隙44以形成圖11中所繪示的間隙填充區46'。形成製程可包含沉積介電層,且接著執行平坦化製程以移除過量的介電材料。在平坦化製程中,電極帶130'可用作拋光終止層。
圖12示出狀態儲存層(亦稱為RAM層)138的形成。根據一些實施例,狀態儲存層(亦稱為RAM層)138是用於形成記憶體,所述記憶體包含但不限於MRAM、CBRAM、PCRAM、FeRAM或類似物。因此,狀態儲存層(亦稱為RAM層)138可包含具有儲存及改變狀態的能力的一或多個層。取決於RAM的類型,狀態儲存層(亦稱為RAM層)138中的一或多個層可具有適當結構及材料。狀態儲存層(亦稱為RAM層)138的類型可與狀態儲存層(亦稱為RAM層)38(圖4)的類型相同或不同。舉例而言,當狀態儲存層(亦稱為RAM層)38是用於形成CBRAM時,狀態儲存層(亦稱為RAM層)138可以用於形成CBRAM,或可以用於形成MRAM、PCRAM或FeRAM。
接著,形成頂部電極層140。頂部電極層140是導電層,其可以是金屬層或包括金屬層。根據一些實施例,頂部電極層140包括黏著層140A及金屬層140B。根據一些實施例,黏著層140A包括鈦、鉭、氮化鈦、氮化鉭、鎢或類似物或其合金。金屬層140B亦可由以下形成或包括以下:鎢、銅、鎳、鉑、銥、金、氮化鈦(TiN)或類似物。
參看圖13,蝕刻罩幕142形成在頂部電極層140上方。根據本揭露內容的一些實施例,蝕刻罩幕142包含硬式罩幕142A及在硬式罩幕142A上方的光阻142B。形成製程可包含毯覆式沉積硬式罩幕層、塗覆並圖案化光阻142B以及接著蝕刻硬式罩幕層以形成硬式罩幕142A。
參看圖14,使用蝕刻罩幕142來蝕刻頂部電極層140及狀態儲存層(亦稱為RAM層)138,以定義圖案。亦蝕刻間隙填充區46'的頂部部分。由此形成間隙144。在蝕刻之後,暴露間隙填充區46'及電極帶40'的底部部分。蝕刻在電極帶40'上終止,且因此電極帶40'保留為在X方向上延伸的細長帶。頂部電極層140的剩餘部分是電極帶140'(包含電極帶140A'及電極帶140B')。狀態儲存層(亦稱為RAM層)138的剩餘部分是記憶體帶(亦稱為RAM帶)138’。再次蝕刻電極帶130'(圖13)以形成電極130''(包含電極130A''及電極130B''),其形成具有在Y方向上的列及在X方向上的行的陣列。亦再次蝕刻選擇器帶128'(圖13)以形成選擇器128'',其形成陣列。
在後續製程中,間隙144由圖15中繪示的間隙填充介電區146填充。間隙填充介電區46的形成製程及材料可類似於間隙填充區36的形成製程及材料,且本文中並不重複。
在所形成的結構中,存在兩個RAM。底部RAM 50包含底部電極帶26'、選擇器28''、電極30''、記憶體帶(亦稱為RAM帶)38’以及電極帶40'。頂部RAM 150包含電極帶40'、選擇器128''、電極130''、記憶體帶(亦稱為RAM帶)138’以及電極帶140'。因此,電極帶40'由底部RAM 50及頂部RAM 150兩者共用。當操作(程式化或讀取)底部RAM 50時,底部電極帶26'可用作字元線(或位元線),且電極帶40'可用作位元線(或字元線)。當操作頂部RAM 150時,電極帶40'可用作字元線(或位元線),且電極帶140'可用作位元線(或字元線)。
本揭露內容的實施例具有一些有利特徵。藉由在RAM中採用RAM帶而非離散RAM陣列構件,待用介電材料填充的間隙可具有較小縱橫比,且間隙填充製程更加容易並在間隙填充製程中遭受較少製程困難。用於蝕刻的硬式罩幕亦可更薄,再次使得製程困難減少。此外,在RAM層在一個方向上而非兩個方向上經圖案化的情況下,RAM可形成得更小且遭受較少與小尺寸相關聯的問題,諸如光學式近接問題。
根據本揭露內容的一些實施例,方法包括:沉積第一電極層;在第一電極層上方沉積第一選擇器層;在第一選擇器層上方形成第二電極層;執行第一圖案化製程,其中第一電極層、第一選擇器層以及第二電極層分別經圖案化為第一電極帶、第一選擇器帶以及第二電極帶;在第二電極帶上方沉積記憶體層;在記憶體層上方沉積第三電極層;以及執行第二圖案化製程,其中第三電極層及記憶體層分別經圖案化為第三電極帶及記憶體帶,且其中第二電極帶及第一選擇器帶分別經圖案化為第一電極陣列及第一選擇器陣列。在一實施例中,方法更包括:在第一圖案化製程之後,將介電區填充至第一電極帶、第一選擇器帶與第二電極帶之間的間隙中;以及執行平坦化製程,其中第二電極帶在平坦化製程中用作拋光終止層。在一實施例中,第二圖案化製程在第一電極帶的頂部表面上終止。在一實施例中,方法更包括:形成多個導通孔,每一導通孔上覆於第三電極帶中的一者且接觸所述第三電極帶中的一者,其中在形成多個導通孔後,記憶體帶中的每一者是具有與第一選擇器陣列中的多個選擇器交疊的部分的連續帶。在一實施例中,沉積記憶體層包括沉積相變材料。在一實施例中,其中沉積記憶體層包括沉積氧化物。在一實施例中,方法更包括:在沉積第三電極層之前,沉積第二選擇器層,其中在第二圖案化製程中,第二選擇器層經圖案化為第二選擇器帶。在一實施例中,方法更包括:在沉積第三電極層之前,在第二選擇器層上方沉積額外記憶體層;在額外記憶體層上方沉積第四電極層;以及執行第三圖案化製程,其中第四電極層及額外記憶體層分別經圖案化為第四電極帶及額外記憶體帶。
根據本揭露內容的一些實施例,元件包括:多個第一導電帶,具有在第一方向上的縱向方向;第一選擇器陣列,與多個第一導電帶交疊;第一電極陣列,與第一選擇器陣列交疊;多個第一記憶體帶,處於第一電極陣列上方;以及多個第二導電帶,與多個第一記憶體帶交疊,其中多個第一記憶體帶及多個第二導電帶具有在垂直於第一方向的第二方向上的縱向方向。在一實施例中,元件更包括多個導通孔,每一導通孔上覆於多個第二導電帶中的一者且接觸所述多個第二導電帶中的一者。在一實施例中,多個第一記憶體帶中的每一者與第一選擇器陣列中的多個選擇器交疊。在一實施例中,元件更包括多個介電帶,其使得第一電極陣列中的電極彼此分隔開以及第一選擇器陣列中的選擇器彼此分隔開。在一實施例中,多個介電帶的頂部表面與多個第一記憶體帶的底部表面接觸。在一實施例中,多個第一記憶體帶包括記憶體的狀態儲存構件,所述記憶體由以下各者所組成的族群中選出:RRAM、CBRAM、MRAM以及PCRAM。在一實施例中,元件更包括:第二選擇器陣列,與多個第二導電帶交疊且接觸所述多個第二導電帶;第二電極陣列,與第二選擇器陣列交疊;多個第二記憶體帶,處於第二電極陣列上方;以及多個第三導電帶,與多個第二記憶體帶交疊,其中多個第二記憶體帶及多個第三導電帶具有在第一方向上的縱向方向。
根據本揭露內容的一些實施例,元件包括:電極的第一陣列;多個第一記憶體帶,每一記憶體帶與電極的第一陣列的行交疊;多個第一導電帶,每一導電帶與多個第一記憶體帶中的一者交疊且接觸多個第一記憶體帶中的一者;電極的第二陣列,與多個第一導電帶交疊;多個第二記憶體帶,處於電極的第二陣列上方,其中多個第二記憶體帶中的每一者與電極的第二陣列的列交疊;以及多個第二導電帶,每一導電帶與多個第二記憶體帶中的一者交疊。在一實施例中,多個第一記憶體帶中的每一者是由相同材料形成的連續帶,且連續帶越過電極的第一陣列中的多個電極且接觸所述電極的第一陣列中的多個電極。在一實施例中,多個第二記憶體帶中的每一者是由均質材料形成的連續帶,且連續帶越過電極的第二陣列中的多個電極且接觸所述電極的第二陣列中的多個電極。在一實施例中,多個第一記憶體帶包括導電CBRAM的狀態儲存構件。在一實施例中,多個第一記憶體帶包括PCRAM的狀態儲存構件。
前文概述若干實施例的特徵,使得所屬領域的技術人員可更佳地理解本揭露內容的態樣。所屬領域的技術人員應理解,其可易於使用本揭露內容作為設計或修改用於實現本文中所引入之實施例的相同目的及/或達成相同優點的其他方法及結構之基礎。所屬領域的技術人員亦應認識到,此類等效構造並不脫離本揭露內容的精神及範疇,且所屬領域的技術人員可在不脫離本揭露內容的精神及範疇的情況下在本文中作出各種改變、替代以及更改。
10:晶圓 20:基座結構 22:介電層 24:蝕刻終止層 25、51:通孔 26:底部電極層 26':底部電極帶 28、128:選擇器層 28'、128':選擇器帶 28"、128":選擇器 30、130:電極層 30'、30A'、30B'、40'、40A'、40B'、130'、130A'、130B'、140'、140A'、140B':電極帶 30"、30A"、30B"、130"、130A"、130B":電極 30A、40A、140A:黏著層 30B、40B、140B:金屬層 32、42、142:蝕刻罩幕 32A、42A、142A:硬式罩幕 32B、42B、142B:光阻 34、44、144:間隙 34A:寬間隙 34B:窄間隙 36、46':間隙填充區 36A、36B:介電層 38、138:狀態儲存層 38'、138':記憶體帶 38'-A:主動部分 38'-I:非主動部分 40、140:電極層 42A:剩餘部分 46、146:間隙填充介電區 50、150:RAM 130A、130B:層 200:製程流程 202、204、206、208、210、212、214、216、218、220、222、224:製程 W1、W2:寬度 7B-7B、7C-7C:橫截面
當結合隨附圖式閱讀時,自以下實施方式最佳地理解本揭露內容之態樣。應注意,根據業界中的標準慣例,各種特徵未按比例繪製。事實上,出於論述清楚起見,可任意地增加或減小各種特徵的尺寸。 圖1至圖6、圖7A、圖7B以及圖7C示出根據一些實施例的隨機存取記憶體(Random Access Memory;RAM)胞的形成中的中間階段的透視圖及截面圖。 圖8至圖15示出根據一些實施例的堆疊式RAM胞的形成中的中間階段的透視圖。 圖16示出根據一些實施例的RAM胞的透視圖。 圖17示出根據一些實施例的RAM胞的截面圖。 圖18示出根據一些實施例的用於形成RAM胞的製程流程。
10:晶圓
20:基座結構
22:介電層
24:蝕刻終止層
26':底部電極帶
28":選擇器
30"、30A"、30B"、:電極
36:間隙填充區
38':記憶體帶
40'、40A'、40B':電極帶
44:間隙
50:RAM
7B-7B、7C-7C:橫截面

Claims (20)

  1. 一種記憶體的製造方法,包括: 沉積第一電極層; 在所述第一電極層上方沉積第一選擇器層; 在所述第一選擇器層上方形成第二電極層; 執行第一圖案化製程,其中所述第一電極層、所述第一選擇器層以及所述第二電極層分別經圖案化為第一電極帶、第一選擇器帶以及第二電極帶; 在所述第二電極帶上方沉積記憶體層; 在所述記憶體層上方沉積第三電極層;以及 執行第二圖案化製程,其中所述第三電極層及所述記憶體層分別經圖案化為第三電極帶及記憶體帶,其中所述第二電極帶及所述第一選擇器帶分別經圖案化為第一電極陣列及第一選擇器陣列,且其中所述記憶體帶中的每一者與所述第一選擇器陣列中的多個選擇器交疊。
  2. 如請求項1所述的方法,更包括: 在所述第一圖案化製程之後,將介電區填充至所述第一電極帶、所述第一選擇器帶與所述第二電極帶之間的間隙中;以及 執行平坦化製程,其中所述第二電極帶在所述平坦化製程中用作拋光終止層。
  3. 如請求項1所述的方法,其中所述第二圖案化製程在所述第一電極帶的頂部表面上終止。
  4. 如請求項1所述的方法,更包括: 形成多個導通孔,每一導通孔上覆於所述第三電極帶中的一者且接觸所述第三電極帶中的一者,其中在形成所述多個導通孔後,所述記憶體帶中的每一者為具有與所述第一電極陣列中的多個電極交疊的部分的連續帶。
  5. 如請求項1所述的方法,其中所述沉積所述記憶體層包括沉積相變材料。
  6. 如請求項1所述的方法,其中所述沉積所述記憶體層包括沉積氧化物。
  7. 如請求項1所述的方法,更包括: 在沉積所述第三電極層之前,沉積第二選擇器層,其中在所述第二圖案化製程中,所述第二選擇器層經圖案化為第二選擇器帶。
  8. 如請求項7所述的方法,更包括: 在沉積所述第三電極層之前,在所述第二選擇器層上方沉積額外記憶體層; 在所述額外記憶體層上方沉積第四電極層;以及 執行第三圖案化製程,其中所述第四電極層及所述額外記憶體層分別經圖案化為第四電極帶及額外記憶體帶。
  9. 一種記憶體,包括: 多個第一導電帶,具有在第一方向上的縱向方向; 第一選擇器陣列,與所述多個第一導電帶交疊; 第一電極陣列,與所述第一選擇器陣列交疊; 多個第一記憶體帶,處於所述第一電極陣列上方;以及 多個第二導電帶,與所述多個第一記憶體帶交疊,其中所述多個第一記憶體帶及所述多個第二導電帶具有在垂直於所述第一方向的第二方向上的縱向方向,且其中所述多個第一記憶體帶中的每一者與所述第一選擇器陣列中的多個選擇器交疊。
  10. 如請求項9所述的記憶體,更包括多個導通孔,每一導通孔上覆於所述多個第二導電帶中的一者且接觸所述多個第二導電帶中的一者。
  11. 如請求項9所述的記憶體,其中所述多個第一記憶體帶中的每一者與所述第一選擇器陣列的整個列中的所有選擇器交疊。
  12. 如請求項9所述的記憶體,更包括: 多個介電帶,使得: 所述第一電極陣列中的電極彼此分隔開;以及 所述第一選擇器陣列中的選擇器彼此分隔開。
  13. 如請求項12所述的記憶體,其中所述多個介電帶的頂部表面與所述多個第一記憶體帶的底部表面接觸。
  14. 如請求項9所述的記憶體,其中所述多個第一記憶體帶包括記憶體的狀態儲存構件,所述記憶體由以下各者所組成的族群中選出:電阻性隨機存取記憶體(RRAM)、導電橋接隨機存取記憶體(CBRAM)、磁阻式隨機存取記憶體(MRAM)以及相變隨機存取記憶體(PCRAM)。
  15. 如請求項9所述的記憶體,更包括: 第二選擇器陣列,與所述多個第二導電帶交疊且接觸所述多個第二導電帶; 第二電極陣列,與所述第二選擇器陣列交疊; 多個第二記憶體帶,處於所述第二電極陣列上方;以及 多個第三導電帶,與所述多個第二記憶體帶交疊,其中所述多個第二記憶體帶及所述多個第三導電帶具有在所述第一方向上的縱向方向。
  16. 一種記憶體,包括: 電極的第一陣列; 多個第一記憶體帶,每一第一記憶體帶與所述電極的第一陣列的行交疊; 多個第一導電帶,每一第一導電帶與所述多個第一記憶體帶中的一者交疊且接觸所述多個第一記憶體帶中的一者; 電極的第二陣列,與所述多個第一導電帶交疊; 多個第二記憶體帶,處於所述電極的第二陣列上方,其中所述多個第二記憶體帶中的每一者與所述電極的第二陣列的列中的多個電極交疊;以及 多個第二導電帶,每一第二導電帶與所述多個第二記憶體帶中的一者交疊。
  17. 如請求項16所述的記憶體,其中所述多個第一記憶體帶中的每一者為由相同材料形成的連續帶,且所述連續帶越過所述電極的第一陣列中的多個電極且接觸所述電極的第一陣列中的多個電極。
  18. 如請求項16所述的記憶體,其中所述多個第二記憶體帶中的每一者為由均質材料形成的連續帶,且所述連續帶越過所述電極的第二陣列中的多個電極且接觸所述電極的第二陣列中的多個電極。
  19. 如請求項16所述的記憶體,其中所述多個第一記憶體帶包括導電橋接隨機存取記憶體(CBRAM)的狀態儲存構件。
  20. 如請求項16所述的記憶體,其中所述多個第一記憶體帶包括相變隨機存取記憶體(PCRAM)的狀態儲存構件。
TW109117095A 2019-12-26 2020-05-22 線形記憶體及其形成方法 TWI758733B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/727,051 US11404480B2 (en) 2019-12-26 2019-12-26 Memory arrays including continuous line-shaped random access memory strips and method forming same
US16/727,051 2019-12-26

Publications (2)

Publication Number Publication Date
TW202125855A true TW202125855A (zh) 2021-07-01
TWI758733B TWI758733B (zh) 2022-03-21

Family

ID=76310355

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109117095A TWI758733B (zh) 2019-12-26 2020-05-22 線形記憶體及其形成方法

Country Status (4)

Country Link
US (2) US11404480B2 (zh)
KR (1) KR102329578B1 (zh)
DE (1) DE102020100007B4 (zh)
TW (1) TWI758733B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11404480B2 (en) * 2019-12-26 2022-08-02 Taiwan Semiconductor Manufacturing Company, Ltd. Memory arrays including continuous line-shaped random access memory strips and method forming same

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100665227B1 (ko) 2005-10-18 2007-01-09 삼성전자주식회사 상변화 메모리 장치 및 그 제조 방법
US7391045B2 (en) * 2006-09-18 2008-06-24 Ovonyx, Inc. Three-dimensional phase-change memory
US7671354B2 (en) * 2007-06-11 2010-03-02 Qimonda Ag Integrated circuit including spacer defined electrode
JP5106031B2 (ja) * 2007-10-12 2012-12-26 パナソニック株式会社 半導体記憶装置及びその製造方法並びに半導体スイッチング装置
US8765581B2 (en) 2009-11-30 2014-07-01 Micron Technology, Inc. Self-aligned cross-point phase change memory-switch array
US8497182B2 (en) * 2011-04-19 2013-07-30 Macronix International Co., Ltd. Sidewall thin film electrode with self-aligned top electrode and programmable resistance memory
US9041129B2 (en) * 2012-02-24 2015-05-26 National Applied Research Laboratories Semiconductor memory storage array device and method for fabricating the same
US9257486B2 (en) 2014-03-11 2016-02-09 Taiwan Semiconductor Manufacturing Co., Ltd. RRAM array having lateral RRAM cells and vertical conducting structures
US9306165B2 (en) 2014-03-27 2016-04-05 Micron Technology, Inc. Replacement materials processes for forming cross point memory
EP3198645A4 (en) 2014-09-25 2018-05-23 Intel Corporation 1s1r memory cells incorporating a barrier layer
US9299747B1 (en) 2014-11-24 2016-03-29 Intel Corporation Electrode configurations to increase electro-thermal isolation of phase-change memory elements and associated techniques
US9741764B1 (en) 2016-02-22 2017-08-22 Samsung Electronics Co., Ltd. Memory device including ovonic threshold switch adjusting threshold voltage thereof
US20170173262A1 (en) * 2017-03-01 2017-06-22 François Paul VELTZ Medical systems, devices and methods
KR102295524B1 (ko) 2017-03-27 2021-08-30 삼성전자 주식회사 메모리 소자
TWI757635B (zh) * 2018-09-20 2022-03-11 美商森恩萊斯記憶體公司 記憶體結構及其用於電性連接三維記憶裝置之多水平導電層之階梯結構的製作方法
US10991879B2 (en) * 2019-06-26 2021-04-27 Western Digital Technologies, Inc. Multi-level phase change memory cells and method of making the same
US11404480B2 (en) * 2019-12-26 2022-08-02 Taiwan Semiconductor Manufacturing Company, Ltd. Memory arrays including continuous line-shaped random access memory strips and method forming same

Also Published As

Publication number Publication date
KR102329578B1 (ko) 2021-11-23
US11404480B2 (en) 2022-08-02
TWI758733B (zh) 2022-03-21
DE102020100007A1 (de) 2021-07-01
KR20210084194A (ko) 2021-07-07
US20220336530A1 (en) 2022-10-20
CN113130533A (zh) 2021-07-16
US20210202579A1 (en) 2021-07-01
DE102020100007B4 (de) 2023-10-05

Similar Documents

Publication Publication Date Title
US20200152869A1 (en) Memory device and method of manufacturing the same
US7608503B2 (en) Side wall active pin memory and manufacturing method
JP5241717B2 (ja) 抵抗スイッチング装置の抵抗スイッチング材料の制御された形成方法および該方法によって得られる装置
US11245071B2 (en) Memory cell, method of forming the same, and semiconductor device having the same
JP2010503194A (ja) 抵抗スイッチングデバイスの製造方法および該方法で得られるデバイス
TWI768651B (zh) 記憶體及其形成方法
US20220359616A1 (en) Memory device
US20230380310A1 (en) Semiconductor memory devices with electrically isolated stacked bit lines and methods of manufacture
US20240196764A1 (en) Semiconductor device, memory cell and method of forming the same
KR100642634B1 (ko) 게이트 상전이막 패턴을 갖는 피이. 램들 및 그 형성방법들
US20220336530A1 (en) Memory Arrays Including Continuous Line-Shaped Random Access Memory Strips and Method Forming Same
TWI497490B (zh) 使用釕/矽二極體之交叉點記憶體
CN113130533B (zh) 半导体器件及其形成方法
US10700127B2 (en) Semiconductor memory device
TWI846408B (zh) 記憶體選擇器和其形成方法
US11637240B2 (en) Semiconductor structure and method for forming the same
US20240006304A1 (en) Semiconductor device and method of forming the same
TW202137489A (zh) 積體晶片及用於形成其的方法
JP2023547165A (ja) メモリ・デバイスのアレイにおける均一な電圧降下
CN114843304A (zh) 存储器装置及其形成方法
KR20080099459A (ko) 메모리 장치 및 그 형성 방법