TW202112182A - 控制方法以及驅動電路 - Google Patents
控制方法以及驅動電路 Download PDFInfo
- Publication number
- TW202112182A TW202112182A TW109127559A TW109127559A TW202112182A TW 202112182 A TW202112182 A TW 202112182A TW 109127559 A TW109127559 A TW 109127559A TW 109127559 A TW109127559 A TW 109127559A TW 202112182 A TW202112182 A TW 202112182A
- Authority
- TW
- Taiwan
- Prior art keywords
- pulse width
- local clock
- clock signal
- input signal
- signal
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/30—Driver circuits
- H05B45/37—Converter circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K9/00—Demodulating pulses which have been modulated with a continuously-variable signal
- H03K9/08—Demodulating pulses which have been modulated with a continuously-variable signal of duration- or width-mudulated pulses or of duty-cycle modulated pulses
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/10—Controlling the intensity of the light
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/30—Driver circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/30—Driver circuits
- H05B45/32—Pulse-control circuits
- H05B45/325—Pulse-width modulation [PWM]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Circuit Arrangement For Electric Light Sources In General (AREA)
- Liquid Crystal (AREA)
- Led Devices (AREA)
Abstract
驅動電路用於提供發光二極體的驅動電流,包含脈衝寬度調變解調器、電流源及局域時脈產生器。脈衝寬度調變解調器用以取樣與局域時脈訊號相關聯之脈衝寬度調變輸入訊號且根據脈衝寬度調變輸入訊號的負載比率產生亮度代碼。電流源耦接於脈衝寬度調變解調器以及發光二極體且根據亮度代碼產生具有電流幅值的驅動電流。局域時脈產生器在脈衝寬度調變輸入訊號的連續循環週期當中的第一循環週期內,根據全域時脈訊號產生局域時脈訊號;在脈衝寬度調變輸入訊號的連續循環週期當中的第二循環週期內,暫停局域時脈訊號的震盪。
Description
本案是關聯於驅動電路。更具體的說,本案關聯於驅動電路對於發光二極體以及驅動電路對於發光二極體的控制方法。
發光二極體作為穩定以及有效率的光源是重要的電子組件,發光二極體在一些電子顯示面板可以被用來作為燈泡、光導管、背光模組或主動顯示單元。發光二極體是由驅動電路所產生的驅動電流來控制。驅動電路用以產生驅動電流,驅動電流具有特定電流幅值以調製發光二極體的亮度。
本案提供一種控制方法,包含下列步驟。接收脈衝寬度調變輸入訊號。在脈衝寬度調變輸入訊號的複數個連續循環週期當中的第一循環週期內,至少根據全域時脈訊號產生局域時脈訊號。在第一循環週期內,利用局域時脈訊號取樣並計算脈衝寬度調變輸入訊號的第一負載比率。根據第一負載比率更新亮度代碼。根據亮度代碼產生驅動電流至發光二極體。於第一循環週期之後,在脈衝寬度調變輸入訊號的連續循環週期當中的第二循環週期內,暫停局域時脈訊號的震盪。
本案亦提供一種發光二極體控制方法,包含下列步驟。接收脈衝寬度調變輸入訊號。在脈衝寬度調變輸入訊號的連續循環週期當中的第一循環週期內,至少根據全域時脈訊號產生局域時脈訊號。在第一循環週期內,利用局域時脈訊號取樣並計算脈衝寬度調變輸入訊號的第一負載比率。在脈衝寬度調變輸入訊號的連續循環週期當中的第二循環週期內,產生局域時脈訊號。在第二循環週期內,利用局域時脈訊號取樣並計算脈衝寬度調變輸入訊號的第二負載比率。當第二負載比率等於第一負載比率,增加在脈衝寬度調變輸入訊號的連續循環週期當中的局域時脈訊號的時脈暫停部分。在脈衝寬度調變輸入訊號的連續循環週期的時脈暫停部分內,暫停局域時脈訊號的震盪。
本案亦提供用以提供一種驅動電路,用以提供驅動電流至發光二極體。驅動電路包含脈衝寬度調變解調器、電流源以及局域時脈產生器。脈衝寬度調變解調器用以基於局域時脈訊號對脈衝寬度調變輸入訊號進行取樣並且根據脈衝寬度調變輸入訊號的負載比率產生亮度代碼。電流源耦接於脈衝寬度調變解調器以及發光二極體。電流源用以根據亮度代碼產生相應電流幅值的驅動電流。局域時脈產生器在脈衝寬度調變輸入訊號的連續循環週期當中的第一循環週期內,用以至少根據全域訊號產生局域時脈訊號,以及在脈衝寬度調變輸入訊號的連續循環週期當中的第二循環週期內,局域時脈產生器暫停局域時脈訊號的震盪。
應當理解,前面概略描述以及以下詳細描述均通過示例進行說明,並且旨在進一步提供要求保護發明的解釋。
現在可以詳細地參考本公開的當前實施例,其示例在附圖中示出。在附圖和說明書中,盡可能使用相同的附圖標記指代相同或相似的部件。
參考第1圖,第1圖繪示本案一些實施例中的驅動電路100的示意圖。驅動電路100用以產生驅動電流DC並提供給至少一發光二極體(light emitting diode, LED)200。第1圖僅繪示供電給單一個發光二極體作為例示性說明,但本案並不以驅動單一個發光二極體為限。發光二極體200可由驅動電流DC開啟,並由驅動電流DC驅動在一定的亮度灰階上發光。發光二極體200的亮度灰階是由驅動電流DC的電流幅值所影響。如第1圖所示的實施例中,驅動電路100接收脈衝寬度調變(pulse width modulation, PWM)輸入訊號PWMin,並且驅動電路100依據脈衝寬度調變輸入訊號PWMin產生具有特定電流幅值的驅動電流DC。
如第1圖所示於一些實施例中,驅動電路100包含脈衝寬度調變解調器120、局域時脈產生器140以及電流源180。脈衝寬度調變解調器120用以基於局域時脈訊號LCLK的脈衝寬度對脈衝寬度調變輸入訊號PWMin進行取樣,其中局域時脈訊號LCLK是由局域時脈產生器140所產生,並且脈衝寬度調變解調器120依據對脈衝寬度調變輸入訊號PWMin取樣得到的負載比率產生亮度代碼BC。
如第1圖所示於一些實施例中,驅動電路100更包含數據鎖存器160。數據鎖存器160耦接於脈衝寬度調變解調器120與電流源180之間。數據鎖存器160用以鎖存由脈衝寬度調變解調器120產生的亮度代碼BC。將由數據鎖存器160鎖存的亮度代碼BCL提供至電流源180。於此情形中,電流源180依據由數據鎖存器160鎖存的亮度代碼BCL產生驅動電流DC。
電流源180耦接於脈衝寬度調變解調器120以及發光二極體200之間。如第1圖的實施例中,電流源180耦接於數據鎖存器160以及發光二極體200之間。電流源180用以依據由數據鎖存器160鎖存的亮度代碼BCL,產生具有電流幅值的驅動電流DC。於一些實施例中,亮度代碼BC或亮度代碼BCL是數位代碼,可以包含10個資料位元用以表示1024個(例如2^10個)不同的亮度等級。舉例而言,當亮度代碼BC/BCL設為"800",電流源180可產生具有較高電流幅值(例如10mA)的驅動電流DC;並且當亮度代碼BC/BCL設為"650",電流源180可產生具有較低電流幅值(例如8.125mA或8mA)的驅動電流DC。
如第1圖所示,局域時脈產生器140與脈衝寬度調變解調器120耦接。局域時脈產生器140用以至少依據全域時脈訊號GCLK而產生局域時脈訊號LCLK。於一些實施例中,全域時脈訊號GCLK是常時開啟(always-on)的時脈訊號,全域時脈訊號GCLK的電壓依照一定的時脈頻率在高準位以及低準位之間震盪。
假設脈衝寬度調變解調器120是基於全域時脈訊號GCLK對脈衝寬度調變輸入訊號PWMin進行取樣,脈衝寬度調變解調器120將長時間被啟動並對脈衝寬度調變輸入訊號PWMin取樣並計算脈衝寬度調變輸入訊號PWMin的負載比率,並且脈衝寬度調變解調器120於前述取樣與計算之中可以消耗很多電能。
依據一些實施例,局域時脈產生器140用以依據全域時脈訊號GCLK,產生局域時脈訊號LCLK。由局域時脈產生器140所產生的局域時脈訊號LCLK不是常時開啟的時脈訊號,並且局域時脈訊號LCLK至少擁有一個時脈暫停部分。於時脈暫停部分內,局域時脈訊號LCLK維持固定準位(例如局域時脈訊號LCLK可維持在較低準位或較高準位)。於時脈暫停部分之外,局域時脈訊號LCLK基於一定時脈頻率在較高準位或較低準位之間震盪。
因為由局域時脈產生器140所產生的局域時脈訊號LCLK擁有前述的時脈暫停部分,脈衝寬度調變解調器120於局域時脈訊號LCLK的時脈暫停部分內,可用以停止對脈衝寬度調變輸入訊號PWMin進行取樣,使得至少脈衝寬度調變解調器120的耗電量甚至是整個驅動電路100的耗電量得以減少。關於如何產生局域時脈訊號LCLK的細節以及實施例將於以下段落進行說明。
請進一步參考第2圖,第2圖繪示第1圖之驅動電路100的局域時脈產生器140的示意圖。
如第2圖所示,局域時脈產生器140於一些實施例中包含轉換電路142以及邏輯電路144。轉換電路142用以將脈衝寬度調變輸入訊號PWMin轉換為至少一輸出訊號。邏輯電路144與轉換電路142耦接。邏輯電路144依據全域時脈訊號GCLK以及由轉換電路142所轉換的至少一輸出訊號產生局域時脈訊號LCLK。於一些實施例中,轉換電路142可包含分頻電路,分頻電路用於將脈衝寬度調變輸入訊號PWMin轉換為至少一輸出訊號。
請進一步參考第3圖以及第4圖。第3圖繪示部分實施例中第1圖以及第2圖之局域時脈產生器140的內部電路架構的示意圖。第4圖繪示部分實施例中第3圖中與局域時脈產生器140有關的多個操作訊號彼此關係的訊號波形圖。
如第3圖所示,局域時脈產生器140包含轉換電路142a以及邏輯電路144a。於第3圖的實施例中,轉換電路142a包含第一正反器(flip-flop)FF1。第一正反器FF1包含數據輸入端D、時脈端CK、正數據輸出端Q以及負數據輸出端QB。時脈端CK用以接收PWM輸入訊號PWMin。正數據輸出端Q用以提供第一輸出訊號Q0(作為由轉換電路142a所產生的輸出訊號)。負數據輸出端QB耦接於第一正反器FF1的數據輸入端D,以便回饋負數據輸出至數據輸入端D。第一正反器FF1經配置為除以二(divide-by-2)的切換正反器(toggle flip-flop)用以對脈衝寬度調變輸入訊號PWMin進行除頻。
如同接續說明,局域時脈產生器140在一或多個循環週期,例如第4圖所示的循環週期P1、P3以及P5之中,局域時脈產生器140可將全域時脈訊號GCLK複製作為局域時脈訊號LCLK,並且於一或多個循環週期,例如第4圖所示的循環週期P2、P4以及P6之中,局域時脈產生器140可以暫停局域時脈訊號LCLK的震盪。
如第3圖以及第4圖所示,脈衝寬度調變輸入訊號PWMin是循環週期訊號。脈衝寬度調變輸入訊號PWMin的每一上升緣可以觸發第一正反器以便改變(翻轉)第一輸出訊號Q0。因此,第一輸出訊號Q0於循環週期P1初始時,是從低準位改變至高準位;第一輸出訊號Q0於循環週期P2初始時,是從高準位改變至低準位;以及第一輸出訊號Q0於循環週期P3初始時,是從低準位改變至高準位,依此類推。第一輸出訊號Q0的切換頻率相當於脈衝寬度調變輸入訊號PWMin其切換頻率的一半。
如第3圖以及第4圖所示,邏輯電路144a包含及邏輯閘(AND gate)AG1。及邏輯閘AG1包含兩個輸入端以及一個輸出端。及邏輯閘AG1的兩個輸入端用以接收第一輸出訊號Q0以及全域時脈訊號GCLK。及邏輯閘AG1的輸出端用以提供局域時脈訊號LCLK。於此情形中,第一輸出訊號Q0於循環週期P1、P3以及P5之中,可允許全域時脈訊號GCLK通過及邏輯閘AG1,並且於循環週期P2、P4以及P6之中,遮蔽全域時脈訊號GCLK。
綜上所述,如第3圖以及第4圖的實施例所示,局域時脈產生器140可於循環週期P1、P3以及P5之中,複製全域時脈訊號GCLK作為局域時脈訊號LCLK,並且於循環週期P2、P4以及P6之中,暫停可局域時脈訊號LCLK的震盪。特別注意的是,第4圖繪示的實施例當中所舉例的局域時脈訊號是週期性進入暫停模式,但本案不以此為限。於其它實施例中,局域時脈訊號LCLK可依據電路設計或是應用上的需求調整局域時脈訊號其暫停震盪的時間分配。
於此情形中,脈衝寬度調變解調器120用以基於局域時脈訊號LCLK的脈衝寬度對脈衝寬度調變輸入訊號PWMin進行取樣,於循環週期P1、P3以及P5之中的局域時脈訊號LCLK是由局域時脈產生器140所產生。
請進一步參考第5圖,第5圖繪示部分實施例中第1圖以及第2圖之脈衝寬度調變解調器120的示意圖。如第5圖所示,脈衝寬度調變解調器120包含第一取樣電路122、第二取樣電路124、分頻電路126以及數位轉換器128。
如第4圖以及第5圖所示,於循環週期P1、P3以及P5內,第一取樣電路122用以基於局域時脈訊號LCLK的脈衝寬度對脈衝寬度調變輸入訊號PWMin的脈衝寬度H進行計算,並且第二取樣電路124用以基於局域時脈訊號LCLK的脈衝寬度對脈衝寬度調變輸入訊號PWMin的單一循環週期的時間長度T進行計算。分頻電路126於每一循環週期P1、P3以及P5之中,用以對脈衝寬度調變輸入訊號PWMin的負載比率DCR進行計算。在完成負載比率DCR的計算之後,數位轉換器128用以轉換負載比率DCR為亮度代碼以控制電流源180。
於循環週期P1,脈衝寬度調變輸入訊號PWMin的脈衝寬度H可以被取樣為"13"個局域時脈訊號LCLK的脈衝,並且脈衝寬度調變輸入訊號PWMin的一循環週期的時間長度T可以被取樣為"20"個局域時脈訊號LCLK的脈衝。於循環週期P1結束時,完成脈衝寬度調變輸入訊號PWMin的取樣。於此情形中,於循環週期P1的脈衝寬度調變輸入訊號PWMin的負載比率DCR可以由分頻電路126計算為65%(例如13/20)。數位轉換器128可將於循環週期P1之中的負載比率DCP(其數值65%)映射為相應的亮度代碼BC。舉例而言,於循環週期P1結束時,亮度代碼BC1可被更新為"666"(例如1024*0.65=665.6約等於666)。
特別注意的是,上述第4圖所示的脈衝寬度調變輸入訊號PWMin的局域時脈訊號LCLK(例如於脈衝寬度調變輸入訊號PWMin的單一循環週期之中有20個局域時脈訊號LCLK的脈衝)的取樣解析度僅為便於理解的示範性舉例。於實際應用中,局域時脈訊號LCLK所採用的頻率可能更高於第4圖所示的實施例。舉例而言,局域時脈訊號LCLK於脈衝寬度調變輸入訊號PWMin的一循環週期之中,可擁有256、512、1024、2048或是更多個脈衝(未繪示)。於其它情形中(未繪示),於循環週期之中的脈衝寬度調變輸入訊號PWMin的負載比率DCR可以由分頻電路126計算為29.296875%(假設脈衝寬度H=600脈衝,以及時間長度T=2048脈衝,並且600/2048=0.29296875)。數位轉換器128將循環週期的負載比率DCP也就是29.296875%映射為相應的亮度代碼BC。舉例而言,於循環週期結束時,亮度代碼可被更新為"300"(例如1024*0.29296875=300)。
於一些實施例中,如第1圖至第3圖,亮度代碼BC1其數值"666"可由數據鎖存器160維持,電流源180可依據亮度代碼BC1產生驅動電流DC直到亮度代碼再次被更新。
如第3圖以及第4圖所示,於循環週期P2中,局域時脈訊號LCLK的震盪將被暫停。因此,循環週期P2之中的脈衝寬度調變輸入訊號PWMin將不會進行取樣。在這樣的情況下,藉此可減少脈衝寬度調變解調器的耗電量。此時數據鎖存器160當中鎖存的亮度代碼BC1是基於在循環週期P1內的取樣結果。
於實際應用中,脈衝寬度調變輸入訊號PWNin的負載比率DCR不會總是固定在一定準位。當脈衝寬度調變輸入訊號PWMin的負載比率DCR改變,驅動電路100需要能夠檢測到脈衝寬度調變輸入訊號PWMin的負載比率DCR已經發生變化,並且能夠產生相應的亮度代碼BC/BCL以及驅動電流DC。
如第4圖所示的實施例中,脈衝寬度調變輸入訊號PWMin於循環週期P3之中有不同的負載循環。於循環週期P3內,亮度代碼BC1是依據於循環週期P1內的取樣結果由數據鎖存器160鎖存。於循環週期P3結束時,脈衝寬度調變輸入訊號PWMin的脈衝寬度H可以被取樣為"16"個局域時脈訊號LCLK的脈衝,並且脈衝寬度調變輸入訊號PWMin的單一循環週期的時間長度T可以被取樣為"20"個局域時脈訊號LCLK的脈衝。於循環週期P3結束時,於循環週期P3的脈衝寬度調變輸入訊號PWMin的負載比率DCP可由分頻電路126計算為80%(例如16/20)。數位轉換器128將循環週期P3當中負載比率DCR(其數值為80%)映射為相應的亮度代碼BC2。於循環週期P3結束時,舉例而言,亮度代碼BC2將被設定為819(例如1024*0.8=819.2約等於819)。
於一些實施例中,如第1圖至第3圖所示,亮度代碼BC2其數值"819"可由數據鎖存器160維持,電流源180可依據亮度代碼BC2產生驅動電流DC到亮度代碼再次被更新。
如第3圖以及第4圖所示,於循環週期P4之中,暫停局域時脈訊號LCLK的震盪。因此,循環週期P4之中的脈衝寬度調變輸入訊號PWMin將不會進行取樣。於此情形中,藉此可減少脈衝寬度調變解調器120耗電量。根據數據鎖存器160所鎖存亮度代碼BC2是依據於循環週期P3之中的取樣結果。
於循環週期P5內,亮度代碼BC2是依據於循環週期P3之中的取樣結果由數據鎖存器160鎖存。於循環週期P5結束時,於循環週期P5之中的脈衝寬度調變輸入訊號PWMin的負載比率DCR可由分頻電路126計算為80%(例如16/20)。數位轉換器128將循環週期P5的負載比率(其數值為80%)映射為相應的亮度代碼BC3。於循環週期P5結束時,舉例而言,亮度代碼BC3可配置為819(例如1024*0.8=819.2約等於819)。於此情況下,由於負載比率維持在80%,使得亮度代碼BC3等同於亮度代碼BC2。
如第3圖以及第4圖所示,於循環週期P6之中,暫停局域時脈訊號LCLK的震盪。因此,循環週期P6之中的PWM輸入訊號PWMin將不會進行取樣。於情形中,藉此可減少脈衝寬度調變解調器120的耗電量。數據鎖存器160當中鎖存的亮度代碼BC3是依據於循環週期P5之中的取樣結果。
於第3圖以及第4圖所示的實施例中,於脈衝寬度調變輸入訊號PWMin的連續循環週期當中有50%的循環週期暫停了局域時脈訊號LCLK的震盪。於此情形中中,局域時脈訊號的時脈暫停部分為50%,如第3圖以及第4圖所示。
如第4圖所示,於循環週期P2、P4以及P6之中,週期性的暫停局域時脈訊號LCLK的震盪。於脈衝寬度調變輸入訊號的連續的每兩個循環週期中有一個循環週期會暫停局域時脈訊號的震盪。
如第3圖所述的前述實施例,局域時脈產生器140包含除以二的切換正反器用以對脈衝寬度調變輸入訊號PWMin進行除頻。然而,本案不以除以二的切換正反器此為限。請進一步參考第6圖以及第7圖。
請進一步參考第6圖以及第7圖。第6圖繪示其他實施例中第1圖以及第2圖之局域時脈產生器140的內部電路架構的示意圖。第7圖繪示部分實施例中第6圖中與局域時脈產生器140有關的多個操作訊號彼此關係的訊號波形圖。
如第6圖所示,局域時脈產生器140包含轉換電路142b以及邏輯電路144b。於第6圖所示的實施例中,轉換電路142b包含第一正反器FF1以及第二正反器FF2。
第一正反器FF1包含數據輸出端D、時脈端CK、正數據輸出端Q以及負數據輸出端QB。時脈端CK用以接收脈衝寬度調變輸入訊號PWMin。正數據輸出端Q用以提供第一輸訊號Q0。負數據輸出端QB耦接於第一正反器FF1的數據輸出端,以便回饋負數據輸出至數據輸入端D。
第二正反器FF2亦包含數據輸出端D、時脈端CK、正數據輸出端Q以及負數據輸端QB。第二正反器FF2的時脈端CK耦接於第一正反器的正數據輸出端Q並用以第一輸出訊號Q0。第二正反器FF2的正數據輸出端Q用以提供第二輸出訊號Q1。負數據輸出端QB耦接於第二正反器FF2的數據輸入端,以便回饋負數據輸出至數據輸入端D。第一正反器FF1以及第二正反器FF2經配置為除以四(divided-by four)的切換正反器以便對脈衝寬度調變輸入訊號PWMin進行除頻。
如第6圖所示,邏輯電路144b包含及邏輯閘AG2。及邏輯閘AG2包含三個輸入端以及一個輸出端。及邏輯閘AG1的三個輸入端用以接收第一輸出訊號Q0、第二輸出訊號Q1以及全域時脈訊號GCLK。及邏輯閘AG1的輸出端用以提供局域時脈訊號LCLK。在此情形中,第一輸出訊號Q0以及第二輸出訊號Q1於脈衝寬度調變輸入訊號PWMin的每四個連續循環週期中有一個循環週期可容許全域時脈訊號GCLK通過及邏輯閘AG2,並於其它循環週期遮蔽全域時脈訊號GCLK。如第7圖所示,第一輸出訊號Q0以及第二輸出訊號Q1於循環週期P1至P5之中,可容許全域時脈訊號GCLK通過及邏輯閘AG2,並於循環週期P2至P4以及P6之中遮蔽全域時脈訊號GCLK。
如第7圖所示,於循環週期P1之中,脈衝寬度調變PWM輸入訊號PWMin的負載比率DCR於循環週期P1中可由分頻電路126計算為65%(例如13/20)。數位轉換器128可將於循環週期P1的負載比率DCR(其數值65%)映射為相應的亮度代碼BC1。舉例而言,於循環週期P1結束時,亮度代碼BC1可以被更新為"666"(例如1024*0.65=665.6約等於666)。
於一些實施例中,如第1圖至地3圖所示亮度代碼BC1其數值"666"可以由數據鎖存器160維持,電流源180可依據亮度代碼BC1產生驅動電流DC直到亮度代碼再次被更新。
如第7圖所示,於循環週期P2、P3以及P4之中,暫停局域時脈訊號LCLK的震盪。因此,不能取樣於循環週期P2、P3以及P4之中的脈衝寬度調變輸入訊號PWMin。於此情形中,藉此可減少脈衝寬度調變解調器120的耗電量。數據鎖存器160鎖存的亮度代碼BC1是依據於循環週期P1內的取樣結果。
於循環週期P5內,數據鎖存器160鎖存的亮度代碼BC1是依據於循環週期P1的取樣結果。於循環週期P5結束時,脈衝寬度調變輸入訊號PWMin的負載比率DCR於循環週期P5內可由分頻電路126計算為80%(例如16/20)。數位轉換器128可將於循環週期P5的負載比率DCR(其數值80%)映射為相應的亮度代碼BC2。舉例而言,於循環週期P5結束時,亮度代碼BC2可以被更新為819(例如1024*0.8=819.2約等於819)。
如第7圖所示,於循環週期P2、P3、P4、P6以及其它兩個於循環週期P6之後的循環週期之中,週期性的暫停了局域時脈訊號LCKL的震盪。於脈衝寬度調變輸入訊號的連續的每四個循環週期中有三個循環週期會暫停局域時脈訊號LCKL的震盪。
換句話說,於脈衝寬度調變輸入訊號的連續M個循環週期當中的N個循環週期內會暫停局域時脈訊號LCLK的震盪。N以及M為正整數並且N<M。N以及M不限於N=1以及M=2(如第3圖所示)或N=3以及M=4(如第7圖所示)。依據實際需求用可以將N以及M配置於不同設置。
於一些其它的實施例中,局域時脈產生器140不限於如第3圖或第6圖所示的轉換電路142a/142b以及邏輯電路144a/144b。局域時脈產生器140可包含串接多個正反器(未繪示)和及邏輯閘。串接多個正反器的第一正反轉換器的時脈端用以接收脈衝寬度調變輸入訊號。串接多個正反器的最後一正反器的正數據輸出端用以產生輸出訊號。及邏輯閘(未繪示)包含輸入端及輸出端。及邏輯閘的輸出端用以分別從最後正反器以及全域時脈訊號接收至少一輸出訊號,並且及邏輯閘的輸出端用以提供局域時脈訊號。
如第6圖以及第7圖的實施例所示,於脈衝寬度調變輸入訊號PWMin的連續循環週期中的75%循環週期暫停局域時脈訊號LCKL。於此情形中,局域時脈訊號的暫停部分為75%,如第6圖以及第7圖實施例所示。
進一步參考第8圖,第8圖繪示本案一些實施例中的驅動電路300的示意圖。驅動電路300用以產生驅動電流DC提供給發光二極體200。於第8圖的驅動電路300包含脈衝寬度調變解調器320、局域時脈產生器340、數據鎖存器360以及電流源380。於第8圖的驅動電路300中的脈衝寬度調變解調器320、局域時脈產生器340、數據鎖存器360以及電流源380分別相似於第1圖以及第2圖的前述實施例的驅動電路100中的脈衝寬度調變解調器120、局域時脈產生器140、數據鎖存器160以及電流源180,在此不再贅述。
如第8圖所示,驅動電路300更包含耦接於脈衝寬度調變解調器320以及局域時脈產生器340之間的控制電路390。控制電路390用以接收由脈衝寬度調變解調器320計算的負載比率DCR(關於如何計算負載比率DCR,請參閱於第5圖之脈衝寬度調變解調器120的實施例),並且控制電路390控制局域時脈產生器340以便產生具有不同時脈暫停部分的局域時脈訊號LCLK。
於一些實施例中,於第8圖的局域時脈產生器340可包含直通電路(未繪示)以傳遞全域時脈訊號GCLK作為局域時脈訊號LCLK(不具備時脈暫停部分)。更進一步地說,於第8圖的局域時脈產生器亦包含於第3圖的轉換電路142a以及邏輯電路144a用於產生具有50%時脈暫停部分的局域時脈訊號LCLK,以及於第7圖的轉換電路142b以及邏輯電路144b用於產生具有75%時脈暫停部分的局域時脈訊號LCLK。於一些實施例中,控制電路390用以控制局域時脈產生器340在前述實施例中提到的多種相異的模式(不具備時脈暫停部分,50%時脈暫停部分,75%時脈暫停部分)之間切換。
進一步參考第9圖以及第10圖。第9圖繪示部分實施例中第8圖之驅動電路300操作的控制方法400的流程圖。第10圖繪示相應於第9圖的控制方法400的一實施例中的操作訊號彼此關係的波形圖。於步驟S410,驅動電路300接收脈衝寬度調變輸入訊號PWMin。於步驟S420,驅動電路300的局域時脈產生器340依據全域時脈訊號GCLK產生不具有時脈暫停部分的局域時脈訊號LCLK,以便取樣脈衝寬度調變輸入訊號PWMin的負載比率DCR。如第10圖所示,於循環週期P1以及循環週期P2之中,產生不具有時脈暫停部分CPS的局域時脈訊號LCLK以便取樣脈衝寬度調變輸入訊號PWMin的負載比率DCR。
如前述實施例說明,亮度代碼BC1是依據於循環週期P1之中量測的負載比率。亮度代碼BC2是依據於循環週期P2之中量測的負載比率。電流源380可依據亮度代碼BC(包含BC1以及BC2)產生發光二極體200的驅動電流DC。
於步驟S430,控制電路390可以判斷脈衝寬度調變輸入訊號PWMin的負載比率DCR是否改變。如第10圖所示的實施例,於循環週期P1之中所量測的負載比率DCR為65%並且於循環週期P2之中所量測的負載比率DCR亦為65%。因此,控制電路390可以判斷於循環週期P2結束時脈衝寬度調變輸入訊號PWMin的負載比率DCR沒有改變,並且控制方法400可轉到步驟S440。
於一些實施例中,當於步驟S340的負載比率DCR維持不變,控制方法400可立即地轉到步驟S440。
於一些其它實施例中,當於步驟S340的負載比率DCR維持不變,控制方法400可立即地轉到步驟S440並且控制方法400可以將維持不變的負載比率DCR的持續計數繼續累計。當對於第一數量的循環週期,譬如3個循環週期、5個循環週期或8個週期,負載比率DCR維持不變,控制方法400可轉到步驟S440。
於另一方面,如果負載比率DCR改變(第10圖未繪示),控制方法400可返回步驟S420。
於步驟S440中,控制電路390將時脈暫停部分CSP增加。於這個實施例中,控制電路390將時脈暫停部分CSP增加至50%。於步驟S450中,局域時脈產生器340產生具有50%時脈暫停部分的局域時脈訊號LCLK以便取樣脈衝寬度調變輸入訊號PWMin的負載比率DCR。當時脈暫停部分被設置在50%,局域時脈產生器340於單一循環周期之中(例如第10圖的循環週期P3)暫停局域時脈訊號LCLK的震盪,並且於之後循環週期(例如第10圖中的循環週期P4)中產生局域時脈訊號LCLK。
如前述實施例的說明,電流源380於循環週期P3以及P4內可依據亮度代碼BC2產生驅動電流DC。於循環週期P3結束時,依據於循環週期P3之中量測的負載比率計算亮度代碼BC3。
於步驟S460,控制電路390可判斷於循環週期P4結束時的脈衝寬度調變輸入訊號PWMin的負載比率DCR是否改變。
如第10圖的實施例所示,於循環週期P4之中量測的負載比率DCR仍然與於循環週期P2之中量測的負載比率一樣為65%。因此,控制電路390可判斷脈衝寬度調變輸入訊號PWMin的負載比率DCR於循環週期P4結束時沒有改變,並且控制方法400可轉到步驟S470。
於一些實施例中,當於步驟S460中負載比率DCR維持不變,控制方法400可立即地轉到步驟S470。
於一些其它實施例中,當負載比率DCR於步驟S460維持不變。控制方法400可將維持不變的負載比率的持續計數累積。當對於第二數量的循環週期,譬如3個循環週期、5個循環週期、8個週期或15個循環週期,負載比率DCR維持不變,控制方法400可轉到步驟S470。第二數量可相同或不同於第一數量。
於步驟S470中,控制電路390可再增加時脈暫停部分CSP。於這個實施例中,控制電路390將時脈暫停部分CSP增加至75%。於步驟S480中,局域時脈產生器340產生具有75%時脈暫停部分CSP的局域時脈訊號LCLK以便取樣脈衝寬度調變輸入訊號PWMin的負載比率DCR。當時脈暫停部分CSP被設置為75%,局域時脈產生器340於三個週期(譬如第10圖的循環週期P5至P7)中暫停了局域時脈訊號LCLK的震盪,並且於之後週期(譬如第10圖的循環週期P8)中產生局域時脈訊號LCLK。換句話說,於M個循環週期內(M為整數),局域時脈訊號LCLK的狀態可以變化一次。於此情形中,局域時脈訊號LCLK於三個循環週期暫停並且於一個週期內正常地震盪,CSP為3/(1+3)=75%。特別注意的是,於一些實施例中,當於第9圖的步驟S490中的負載比率經檢測為沒有改變,可以變換整數M,舉例而言,將整數M從4變換至8,導致時脈暫停部分CSP從75%至87.5%。
如前述實施例說明,電流源380於循環週期P5至P8之中可依據亮度代碼BC3產生驅動電流DC。於循環週期P8結束時,依據於循環週期P8之中所量測的負載比率DCR計算亮度代碼BC4。
於步驟S490,控制電路390於循環週期P8結束時可判斷脈衝寬度調變輸入訊號PWMin的負載比率DCR是否改變。
如第10圖的實施例所示,於循環週期P8之中量測的負載比率DCR與在循環週期P4之中量測的負載比率DCR(其數值65%)不同,於循環週期P8之中量測的負載比率DCR其數值為80%,。因此,控制電路390於循環週期P4結束時,可判斷脈衝寬度調變輸入訊號PWMin的負載比率DCR改變,並且控制方法400可轉到步驟S420,以便依據於循環週期P9以及P10之中的全域時脈訊號GCLK產生不具備時脈暫停部分的局域時脈訊號LCLK,如第10圖所示。
根據前述實施例,響應於脈衝寬度調變輸入訊號PWMin的負載比率DCR維持穩定時(舉例而言,顯示器於長時間週期顯示靜止的背景),局域時脈訊號LCLK的震盪用以於一些時脈暫停部分內動態地暫停。於此情形中,脈衝寬度調變解調器以及驅動電路的耗電量將可減少。另一方面,當脈衝寬度調變輸入訊號PWMin的負載比率DCR迅速地改變(舉例而言,顯示器放映電影和像素從一幀切換至另一幀的亮度),驅動電路100/300可恢復局域時脈訊號LCLK的震盪。
請進一步參考第11圖以及第12圖。第11圖繪示依據本案一些實施例中的驅動電路500的示意圖。第12圖繪示相應於第11圖中的驅動電路500的一實施例中的操作訊號彼此關係的波形圖。於第11圖的驅動電路500包含脈衝寬度調變解調器520、局域時脈產生器540、數據鎖存器560、電流源580以及控制電路590。於第11圖的驅動電路500中的脈衝寬度調變解調器520、局域時脈產生器540、數據鎖存器560、電流源580以及控制電路590分別相似第1圖、第2圖以及第8圖的前述實施例之中的脈衝寬度調變解調器120/320、局域時脈產生器140/340、數據鎖存器160/360、電流源180/380以及控制電路390,在此不再贅述。
如第11圖所示的實施例,驅動電路500包含頻率偵測器510以及分頻器530。頻率偵測器510用以偵測脈衝寬度調變輸入訊號PWMin的頻率。如第12圖所示,頻率偵測器510可對脈衝寬度調變輸入訊號PWMin的兩上升緣之間的時間長度進行計算。如第12圖所示,於循環週期P1以及循環週期P2內,頻率偵測器510偵測於兩個上升緣之間的時間長度T1。如第12圖所示,於循環週期P3內,頻率偵測器510偵測於兩個上升緣之間的時間長度T2。因為時間長度T2比時間長度T1更長,頻率偵測器510可能會偵測到脈衝寬度調變輸入訊號PWMin的頻率從1/T1減少至1/T2。當頻率偵測器510偵測到脈衝寬度調變輸入訊號PWMin的頻率減少,分頻器530用以將局域時脈訊號LCLK的頻率調整,使其正相關於脈衝寬度調變輸入訊號PWMin。
舉例而言,假設頻率偵測器510偵測到於循環週期P3至P6之中的脈衝寬度調變輸入訊號PWMin的頻率減少至於循環週期P1以及P2中的脈衝寬度調變輸入訊號PWMin的原始頻率的60%,分頻器530用以於循環週期P4至P6內,將局域時脈訊號LCLK的頻率調整至局域時脈訊號LCLK的原始頻率的60%。
調整局域時脈訊號LCLK的頻率,使其可以正相關於PWM輸入訊號的頻率。
於一些實施例中,判斷局域時脈訊號LCLK的頻率是藉由亮度代碼BC/BCL解析度的需求。於一實施例中,若亮度代碼BC/BCL包含8個資料位元,可以將局域時脈訊號LCLK的頻率設定為fPWM
*28
*2以上的頻率,其中fPWM
代表脈衝寬度調變輸入訊號PWMin的頻率以。於其它實施例中,若亮度代碼包含10個資料位元,可以將局域時脈訊號LCLK的頻率設定為fPWM
*210
*2以上的頻率,fPWM
代表脈衝寬度調變輸入訊號PWMin的頻率。
當脈衝寬度調變輸入訊號PWMin的頻率為相對低頻,就不需提供相對高頻的局域時脈訊號LCLK。當提供相對高頻的局域時脈訊號LCLK,脈衝寬度調變解調器520可能會在高頻被觸發來取樣並計算脈衝寬度調變輸入訊號PWMin的工作週期,造成在脈衝寬度調變解調器520上更多的耗電量。根據第11圖以及第12圖的實施例所示,頻率偵測器510以及分頻器530可以將局域時脈訊號LCLK的頻率調整為相應於脈衝寬度調變輸入訊號PWMin的頻率。因此,驅動電路500可操作於更好的能源效率而不用減少亮度代碼BC/BCL的解析度。
雖然本案已以實施方式揭示如上,然其並非用以限定本案,任何熟習此技藝者,在不脫離本案之精神和範圍內,當可作各種之更動與潤飾,因此本案之保護範圍當視後附之申請專利範圍所界定者為準。
本領域任何熟習此技藝者,在不脫離本揭露之精神和範圍內,當可作各種之改變或替換。舉例而言,可組合不同的實施例。因此所有的這些改變或替換都應涵蓋於本揭露所附權利要求的保護範圍之內。
為使本揭露之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附符號之說明如下:
100,300,500:驅動電路
120:脈衝寬度調變解調器
122:第一取樣電路
124:第二取樣電路
126:分頻電路
128:數位轉換器
140:局域時脈產生器
142:轉換電路
142a:轉換電路
144:邏輯電路
144b:邏輯電路
160:數據鎖存器
180:電流源
200:發光二極體
300:控制方法
320:脈衝寬度調變解調器
340:局域時脈產生器
360:數據鎖存器
380:電流源
390:控制電路
400:控制方法
510:頻率偵測器
520:脈衝寬度調變解調器
530:分頻器
540:局域時脈產生器
560:數據鎖存器
580:電流源
590:控制電路
PWMin:PWM輸入訊號
GCLK:全域時脈訊號
LCLK:局域時脈訊號
BC:亮度代碼
BCL:亮度代碼
DC:驅動電流
Q:正數據輸出端
QB:負數據輸出端
CK:時脈端
D:數據輸入端
FF1:第一正反器
Q0:第一輸出訊號
AG1:及邏輯閘
H:脈衝寬度
T:時間長度
FF2:第二正反器
AG2:及邏輯閘
P1,P2,P3,P4,P5,P6,P7,P8,P9,P10:循環週期
S410,S420,S430,S440,S450,S460:步驟
S470,S480,S490:步驟
本案可藉由理解以下的實施例細節描述更全面的了解,參考以下附圖:
第1圖繪示本案一些實施例中的驅動電路的示意圖。
第2圖繪示第1圖之驅動電路的局域時脈產生器的示意圖。
第3圖繪示部分實施例中第1圖以及第2圖之局域時脈產生器的內部電路架構的示意圖。
第4圖繪示部分實施例中第3圖中與局域時脈產生器有關的多個操作訊號彼此關係的訊號波形圖。
第5圖繪示部分實施例中第1圖以及第2圖之脈衝寬度調變解調器的示意圖。
第6圖繪示其他實施例中第1圖以及第2圖之局域時脈產生器的內部電路架構的示意圖。
第7圖繪示部分實施例中第6圖中與局域時脈產生器有關的多個操作訊號彼此關係的訊號波形圖。
第8圖繪示本案一些實施例中的驅動電路的示意圖。
第9圖繪示部分實施例中第8圖之驅動電路操作的控制方法的流程圖。
第10圖繪示相應於第9圖的控制方法的一實施例中的操作訊號彼此關係的波形圖。
第11圖繪示依據本案一些實施例中的驅動電路的示意圖。
第12圖繪示相應於第11圖中的驅動電路的一實施例中的操作訊號彼此關係的波形圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記)
無
國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記)
無
100:驅動電路
120:脈衝寬度調變解調器
140:局域時脈產生器
160:數據鎖存器
180:電流源
200:發光二極體
PWMin:脈衝寬度調變輸入訊號
GCLK:全域時脈訊號
LCLK:局域時脈訊號
BC:亮度代碼
BCL:亮度代碼
DC:驅動電流
Claims (26)
- 一種控制方法,包含: 接收一脈衝寬度調變輸入訊號; 在該脈衝寬度調變輸入訊號的複數個連續循環週期當中的一第一循環週期內,至少根據一全域時脈訊號產生一局域時脈訊號; 在該第一循環週期內,利用該局域時脈訊號取樣並計算該脈衝寬度調變輸入訊號的一第一負載比率; 根據該第一負載比率更新一亮度代碼; 根據該亮度代碼產生一驅動電流至一發光二極體;以及 於該第一循環週期之後,在該脈衝寬度調變輸入訊號的該些連續循環週期當中的一第二循環週期內,暫停該局域時脈訊號的震盪。
- 如請求項1所述之控制方法,其中該局域時脈訊號是進一步根據該脈衝寬度調變輸入訊號所產生。
- 如請求項2所述之控制方法,更包含: 轉換該脈衝寬度調變輸入訊號為至少一輸出訊號;以及 其中該局域時脈訊號是根據該至少一輸出訊號以及該全域時脈訊號所產生。
- 如請求項1所述之控制方法,其中該控制方法週期性地暫停該局域時脈訊號的震盪。
- 如請求項4所述之控制方法,其中該控制方法在該脈衝寬度調變輸入訊號的連續M個循環週期其中的N個循環週期的時間內暫停該局域時脈訊號的震盪,N以及M是正整數並且N<M。
- 如請求項1所述之控制方法,包含: 於該第二循環週期之後,在該脈衝寬度調變輸入訊號的該些連續循環週期當中的一第三循環週期內,根據該全域時脈訊號產生該局域時脈訊號; 在該第三循環週期內,利用該局域時脈訊號取樣並計算該脈衝寬度調變輸入訊號的一第二負載比率; 根據該第二負載比率更新該亮度代碼;以及 根據該亮度代碼產生該驅動電流至該發光二極體。
- 如請求項6所述之控制方法,包含: 當該第二負載比率等於該第一負載比率,增加在該脈衝寬度調變輸出訊號的該些連續循環週期之中的該局域時脈訊號的一時脈暫停部分;以及 當該第二負載比率不等於該第一負載比率,減少在該脈衝寬度調變輸出訊號的該些連續循環週期之中的該局域時脈訊號的該時脈暫停部分。
- 如請求項1所述之控制方法,包含: 偵測該脈衝寬度調變輸出訊號的一頻率;以及 調整該局域時脈訊號的一頻率,使其正相關於該脈衝寬度調變輸出訊號的該頻率。
- 如請求項1所述之控制方法,包含: 鎖存該亮度代碼;以及 根據鎖存的該亮度代碼產生該發光二極體的該驅動電流。
- 一種控制方法,包含: 接收一脈衝寬度調變輸出訊號; 在該脈衝寬度調變輸入訊號的複數個連續循環週期當中的一第一循環週期內,至少根據一全域時脈訊號產生一局域時脈訊號; 在該第一循環週期內,利用該局域時脈訊號取樣並計算該脈衝寬度調變輸入訊號的一第一負載比率; 在該脈衝寬度調變輸入訊號的該些連續循環週期當中的一第二循環週期內,產生該局域時脈訊號; 在該第二循環週期內,利用該局域時脈訊號以取樣並計算該脈衝寬度調變輸入訊號的一第二負載比率; 當該第二負載比率等於該第一負載比率,增加在該脈衝寬度調變輸入訊號的該些連續循環週期當中該局域時脈訊號的一時脈暫停部分;以及 在該脈衝寬度調變輸入訊號的該些連續循環週期的該時脈暫停部分內,暫停該局域時脈訊號的震盪。
- 如請求項10所述之控制方法,包含: 當該第二負載比率相異於該第一負載比率,重置在該些連續循環週期之間的該時脈暫停部分。
- 如請求項10所述之控制方法,包含: 根據該第一負載比率或該第二負載比率更新一亮度代碼;以及 根據該亮度代碼產生一驅動電流至該發光二極體。
- 如請求項12所述之控制方法,包含: 在該脈衝寬度調變輸入訊號的該些連續循環週期的該時脈暫停部分內,鎖存最近一次更新的該亮度代碼;以及 根據鎖存的該亮度代碼產生該驅動電流至該發光二極體。
- 如請求項10所述之控制方法,包含: 偵測該脈衝寬度調變輸入訊號的一頻率;以及 調整該局域時脈訊號的一頻率,使其正相關於該脈衝寬度調變輸入訊號的該頻率。
- 一種驅動電路,用以提供一驅動電流至一發光二極體,該驅動電路包含: 一脈衝寬度調變解調器,用以基於一局域時脈訊號對一脈衝寬度調變輸入訊號進行取樣並且根據該脈衝寬度調變輸入訊號的一負載比率產生一亮度代碼; 一電流源,耦接於該脈衝寬度調變解調器與該發光二極體之間,該電流源用以根據該亮度代碼產生相應之一電流幅度的該驅動電流;以及 一局域時脈產生器,在該脈衝寬度調變輸入訊號的複數個連續循環週期當中的一第一循環週期內該局域時脈產生器至少根據一全域時脈訊號產生該局域時脈訊號,以及在該脈衝寬度調變輸入訊號的該些連續循環週期的一第二循環週期內該局域時脈產生器暫停該局域時脈訊號的震盪。
- 如請求項15所述之驅動電路,其中該局域時脈產生器更進一步根據該脈衝寬度調變輸入訊號產生該局域時脈訊號。
- 如請求項16所述之驅動電路,其中該局域時脈產生器包含: 一轉換電路,用以將該脈衝寬度調變輸入訊號轉換為至少一輸出訊號;以及 一邏輯電路,用以根據該至少一輸出訊號以及該全域時脈訊號產生該局域時脈訊號。
- 如請求項17所述之驅動電路,其中該轉換電路包含一第一正反器,其中該第一正反器包含一數據輸入端、一時脈端、一正數據輸出端以及一負數據輸出端,該第一正反器的該時脈端用於接收該脈衝寬度調變輸入訊號,該第一正反器的該正數據輸出端用於提供一第一輸出訊號作為該至少一輸出訊號中之一者,該第一正反器的該負數據輸出端耦接至該第一正反器的該數據輸入端。
- 如請求項18所述之驅動電路,其中該轉換電路更包含一第二正反器,其中該第二正反器包含一數據輸入端、一時脈端、一正數據輸出端以及一負數據輸出端,該第二正反器的該時脈端用於接收來自該第一正反器的該第一輸出訊號,該第二正反器的該正數據輸出端用於提供一第二輸出訊號作為該至少一輸出訊號中之一者,該第二正反器的該負數據輸出端耦接至該第二正反器的該數據輸入端。
- 如請求項17所述之驅動電路,其中該邏輯電路包含一及邏輯閘,其中該及邏輯閘包含複數個輸入端以及一輸出端,該及邏輯閘的該些輸入端用以接收該轉換電路的該至少一輸出訊號以及該全域時脈訊號,該及邏輯閘的該輸出端用於提供該局域時脈訊號。
- 如請求項15所述之驅動電路,其中該脈衝寬度調變解調器包含: 一第一取樣電路,用以基於該局域時脈訊號計算該脈衝寬度調變輸入訊號的一脈衝寬度; 一第二取樣電路,用以基於該局域時脈訊號計算該脈衝寬度調變輸入訊號的單一循環週期的一時間長度;以及 一分頻電路,耦接該第一取樣電路以及該第二取樣電路,該分頻電路用以根據該脈衝寬度以及該脈衝寬度調變輸入訊號的單一循環週期的該時間長度計算該負載比率。
- 如請求項15所述之驅動電路,更包含: 一數據鎖存器,耦接於該脈衝寬度調變解調器以及該電流源之間,該數據鎖存器用以鎖存該亮度代碼,其中該電流源根據由該數據鎖存器鎖存的該亮度代碼產生該驅動電流。
- 如請求項15所述之驅動電路,其中該局域時脈產生器更包含: 至少一正反器,該至少一正反器包含一個正反器或一系列串接多個正反器,該至少一正反器當中排序第一的正反器的一時脈端用以接收該脈衝寬度調變輸入訊號,該至少一正反器當中排序最後的正反器的一負數據輸出端用以產生一輸出訊號;以及 一及邏輯閘,該及邏輯閘包含兩個輸入端以及一輸出端,該及邏輯閘的該兩個輸入端用以分別接收來自該最後正反器的該至少一輸出訊號以及該全域時脈訊號,該及邏輯閘的該輸出端用於提供該局域時脈訊號。
- 如請求項15所述之驅動電路,更包含: 一頻率偵測器,用以偵測該脈衝寬度調變輸入訊號的一頻率;以及 一分頻器,耦接於該頻率偵測器、該局域時脈產生器以及該脈衝寬度調變解調器,該分頻器用以調整該局域時脈訊號的一頻率使其正相關於該脈衝寬度調變輸入訊號的該頻率。
- 如請求項15所述之驅動電路,其中於該第二循環週期之後,在該脈衝寬度調變輸入訊號的該些連續循環週期當中的一第三循環週期內,該局域時脈產生器根據該全域時脈訊號產生該局域時脈訊號,該脈衝寬度調變解調器在該第三循環週期內利用該局域時脈訊號取樣並計算該脈衝寬度調變輸入訊號的一第二負載比率,該脈衝寬度調變解調器根據該第二負載比率更新該亮度代碼。
- 如請求項25所述之驅動電路,其中當該第二負載比率等於該負載比率,該局域時脈產生器增加在該脈衝寬度調變輸入訊號的該些連續循環週期之中的該局域時脈訊號的一時脈暫停部分,以及 當該第二負載比率相異於該負載比率,該局域時脈產生器減少在該脈衝寬度調變輸入訊號的該些連續循環週期之中的該局域時脈訊號的該時脈暫停部分。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/562,457 US11076464B2 (en) | 2019-09-06 | 2019-09-06 | Control method and driving circuit for light emitting diode |
US16/562,457 | 2019-09-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202112182A true TW202112182A (zh) | 2021-03-16 |
TWI755019B TWI755019B (zh) | 2022-02-11 |
Family
ID=74833653
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109127559A TWI755019B (zh) | 2019-09-06 | 2020-08-13 | 控制方法以及驅動電路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11076464B2 (zh) |
CN (1) | CN112466247B (zh) |
TW (1) | TWI755019B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI785996B (zh) * | 2021-02-26 | 2022-12-01 | 日商日亞化學工業股份有限公司 | 圖像顯示方法 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113271702B (zh) * | 2021-05-07 | 2023-02-28 | 华润微集成电路(无锡)有限公司 | 一种自适应调节三通道彩灯led恒流驱动电路和方法 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5250939A (en) * | 1990-11-30 | 1993-10-05 | Victor Company Of Japan, Ltd. | Drive apparatus for optical element array |
TW566002B (en) * | 2002-09-05 | 2003-12-11 | Faraday Tech Corp | Self-calibrating clock generator for generating process and temperature independent clock signals |
CN1282305C (zh) * | 2003-10-29 | 2006-10-25 | 威盛电子股份有限公司 | 分频器及分频器设计的方法 |
US7459951B2 (en) * | 2006-02-22 | 2008-12-02 | Exar Corporation | Self-calibrating digital pulse-width modulator (DPWM) |
TWI430705B (zh) * | 2009-09-16 | 2014-03-11 | Novatek Microelectronics Corp | 發光二極體的驅動裝置及其驅動方法 |
WO2011121846A1 (ja) * | 2010-03-29 | 2011-10-06 | シャープ株式会社 | 電力制御装置、バックライトユニット、および液晶表示装置 |
TWI422269B (zh) * | 2010-07-14 | 2014-01-01 | Richtek Technology Corp | 具有去除閃爍功能之led控制器及led去除閃爍電路與相關方法 |
CN102469658B (zh) * | 2010-11-15 | 2014-10-08 | 联阳半导体股份有限公司 | 负载驱动装置及其方法 |
TW201306486A (zh) * | 2011-07-28 | 2013-02-01 | Advanced Analog Technology Inc | 脈波寬度調變訊號產生方法與裝置 |
TWI457045B (zh) * | 2011-08-30 | 2014-10-11 | Novatek Microelectronics Corp | 發光二極體裝置、發光二極體驅動電路及方法 |
TWI465151B (zh) * | 2011-12-07 | 2014-12-11 | Richtek Technology Corp | 控制led亮度的調光控制器及方法 |
CN104272687B (zh) * | 2012-03-07 | 2017-10-24 | 思睿逻辑国际半导体有限公司 | 信号转换系统及方法 |
DE102012219244A1 (de) * | 2012-10-22 | 2014-04-24 | Robert Bosch Gmbh | Verfahren und Vorrichtung zur Leistungssteuerung eines elektrischen Verbrauchers |
TWI558262B (zh) * | 2015-01-28 | 2016-11-11 | 友達光電股份有限公司 | 發光二極體驅動器 |
CN108243542B (zh) * | 2016-12-26 | 2021-07-27 | 精工爱普生株式会社 | 发光控制电路、光源装置以及投射型影像显示装置 |
US10361684B2 (en) * | 2017-07-19 | 2019-07-23 | Invecas, Inc. | Duty cycle detection |
CN109640433B (zh) * | 2017-10-05 | 2023-03-31 | 精工爱普生株式会社 | 发光控制电路、光源装置以及投射型影像显示装置 |
-
2019
- 2019-09-06 US US16/562,457 patent/US11076464B2/en active Active
-
2020
- 2020-08-13 TW TW109127559A patent/TWI755019B/zh active
- 2020-08-20 CN CN202010844068.3A patent/CN112466247B/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI785996B (zh) * | 2021-02-26 | 2022-12-01 | 日商日亞化學工業股份有限公司 | 圖像顯示方法 |
Also Published As
Publication number | Publication date |
---|---|
CN112466247B (zh) | 2022-03-25 |
CN112466247A (zh) | 2021-03-09 |
US11076464B2 (en) | 2021-07-27 |
US20210076463A1 (en) | 2021-03-11 |
TWI755019B (zh) | 2022-02-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI558262B (zh) | 發光二極體驅動器 | |
TWI533743B (zh) | 用於直流對直流轉換器之使用調光信號之脈衝寬度調變信號產生電路及在具有固定相位模式之數位脈衝寬度調變方法中使用該脈衝寬度調變信號產生電路之發光二極體驅動器電路 | |
TW202112182A (zh) | 控制方法以及驅動電路 | |
US7679296B2 (en) | Light emitting diode drive circuit | |
US9179519B2 (en) | Phase-shift dimming for LED controller and the method thereof | |
TWI395511B (zh) | 顯示模組、發光二極體驅動器及電源控制電路 | |
KR101792259B1 (ko) | 위상 시프트 컨트롤러, 위상 시프트의 방법, 및 그것들을 이용한 발광장치, 전자기기 | |
US8493001B2 (en) | Control circuit and light emitting diode driver and method using thereof | |
US9072145B2 (en) | Light-emitting diode driving circuit for lighting | |
US7953145B2 (en) | Pulse width modulation signal generating circuit | |
KR20050006885A (ko) | 다중 위상 클럭을 위한 디지털 듀티 사이클 보정 회로 및그 방법 | |
US7605545B2 (en) | Control system for multiple fluorescent lamps | |
US20130193859A1 (en) | Apparatus, Circuit and Method for Automatic Phase-Shifting Pulse Width Modulated Signal Generation | |
US20140035646A1 (en) | Phase Shift Generating Circuit | |
JP4688846B2 (ja) | コンバータ装置 | |
US9935634B2 (en) | Communication between voltage domains | |
CN105282922A (zh) | 发光元件驱动电路及其中的控制电路与控制方法 | |
US9356579B2 (en) | Waveform generation | |
US20220117055A1 (en) | Led drive control circuitry, electronic circuitry, and led drive control method | |
JP5784315B2 (ja) | 位相シフトコントローラ、位相シフトの方法、およびそれらを用いた発光装置、電子機器 | |
US11032886B2 (en) | Light emitting diode driver and driving method thereof | |
CN112951149B (zh) | 发光二极管显示驱动电路 | |
US20160172967A1 (en) | Switching power supply circuit | |
CN102237045B (zh) | 多相位区域控光驱动用变换器 | |
US8217586B2 (en) | Apparatus and method for dimming a backlight with pseudo-random phase delay |