CN112466247B - 控制方法以及驱动电路 - Google Patents

控制方法以及驱动电路 Download PDF

Info

Publication number
CN112466247B
CN112466247B CN202010844068.3A CN202010844068A CN112466247B CN 112466247 B CN112466247 B CN 112466247B CN 202010844068 A CN202010844068 A CN 202010844068A CN 112466247 B CN112466247 B CN 112466247B
Authority
CN
China
Prior art keywords
local clock
input signal
clock signal
cycle
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010844068.3A
Other languages
English (en)
Other versions
CN112466247A (zh
Inventor
邱珦益
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Novatek Microelectronics Corp
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Publication of CN112466247A publication Critical patent/CN112466247A/zh
Application granted granted Critical
Publication of CN112466247B publication Critical patent/CN112466247B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/37Converter circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K9/00Demodulating pulses which have been modulated with a continuously-variable signal
    • H03K9/08Demodulating pulses which have been modulated with a continuously-variable signal of duration- or width-mudulated pulses or of duty-cycle modulated pulses
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/10Controlling the intensity of the light
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/32Pulse-control circuits
    • H05B45/325Pulse-width modulation [PWM]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Circuit Arrangement For Electric Light Sources In General (AREA)
  • Liquid Crystal (AREA)
  • Led Devices (AREA)

Abstract

一种控制方法以及驱动电路,驱动电路用于提供发光二极管的驱动电流,包含脉冲宽度调变解调器、电流源及局域时脉产生器。脉冲宽度调变解调器用以取样与局域时脉信号相关联的脉冲宽度调变输入信号且根据脉冲宽度调变输入信号的负载比率产生亮度代码。本揭示文件提出的驱动电路可操作于更好的能源效率而不用减少亮度代码的解析度。

Description

控制方法以及驱动电路
技术领域
本案是关联于驱动电路。更具体的说,本案关联于驱动电路对于发光二极管以及驱动电路对于发光二极管的控制方法。
背景技术
发光二极管作为稳定以及有效率的光源是重要的电子组件,发光二极管在一些电子显示面板可以被用来作为灯泡、光导管、背光模块或主动显示单元。发光二极管是由驱动电路所产生的驱动电流来控制。驱动电路用以产生驱动电流,驱动电流具有特定电流幅值以调制发光二极管的亮度。
发明内容
本揭示文件提供一种控制方法,包含下列步骤。接收脉冲宽度调变输入信号。在脉冲宽度调变输入信号的多个连续循环周期当中的第一循环周期内,至少根据全域时脉信号产生局域时脉信号。在第一循环周期内,利用局域时脉信号取样并计算脉冲宽度调变输入信号的第一负载比率。根据第一负载比率更新亮度代码。根据亮度代码产生驱动电流至发光二极管。于第一循环周期之后,在脉冲宽度调变输入信号的连续循环周期当中的第二循环周期内,暂停局域时脉信号的震荡。
本揭示文件的控制方法,其中该局域时脉信号是进一步根据该脉冲宽度调变输入信号所产生。
本揭示文件的控制方法,还包含:转换该脉冲宽度调变输入信号为至少一输出信号;以及其中该局域时脉信号是根据该至少一输出信号以及该全域时脉信号所产生。
本揭示文件的控制方法,其中该控制方法周期性地暂停该局域时脉信号的震荡。
本揭示文件的控制方法,其中该控制方法在该脉冲宽度调变输入信号的连续M个循环周期其中的N个循环周期的时间内暂停该局域时脉信号的震荡,N以及M是正整数并且N<M。
本揭示文件的控制方法,包含:于该第二循环周期之后,在该脉冲宽度调变输入信号的所述多个连续循环周期当中的一第三循环周期内,根据该全域时脉信号产生该局域时脉信号;在该第三循环周期内,利用该局域时脉信号取样并计算该脉冲宽度调变输入信号的一第二负载比率;根据该第二负载比率更新该亮度代码;以及根据该亮度代码产生该驱动电流至该发光二极管。
本揭示文件的控制方法,包含:当该第二负载比率等于该第一负载比率,增加在该脉冲宽度调变输入信号的所述多个连续循环周期之中的该局域时脉信号的一时脉暂停部分;以及当该第二负载比率不等于该第一负载比率,减少在该脉冲宽度调变输入信号的所述多个连续循环周期之中的该局域时脉信号的该时脉暂停部分。
本揭示文件的控制方法,包含:侦测该脉冲宽度调变输入信号的一频率;以及调整该局域时脉信号的一频率,使其正相关于该脉冲宽度调变输入信号的该频率。
本揭示文件的控制方法,包含:锁存该亮度代码;以及根据锁存的该亮度代码产生该发光二极管的该驱动电流。
本揭示文件亦提供一种发光二极管控制方法,包含下列步骤。接收脉冲宽度调变输入信号。在脉冲宽度调变输入信号的连续循环周期当中的第一循环周期内,至少根据全域时脉信号产生局域时脉信号。在第一循环周期内,利用局域时脉信号取样并计算脉冲宽度调变输入信号的第一负载比率。在脉冲宽度调变输入信号的连续循环周期当中的第二循环周期内,产生局域时脉信号。在第二循环周期内,利用局域时脉信号取样并计算脉冲宽度调变输入信号的第二负载比率。当第二负载比率等于第一负载比率,增加在脉冲宽度调变输入信号的连续循环周期当中的局域时脉信号的时脉暂停部分。在脉冲宽度调变输入信号的连续循环周期的时脉暂停部分内,暂停局域时脉信号的震荡。
本揭示文件的控制方法,包含:当该第二负载比率相异于该第一负载比率,重置在所述多个连续循环周期之间的该时脉暂停部分。
本揭示文件的控制方法,包含:根据该第一负载比率或该第二负载比率更新一亮度代码;以及根据该亮度代码产生一驱动电流至该发光二极管。
本揭示文件的控制方法,包含:在该脉冲宽度调变输入信号的所述多个连续循环周期的该时脉暂停部分内,锁存最近一次更新的该亮度代码;以及根据锁存的该亮度代码产生该驱动电流至该发光二极管。
本揭示文件的控制方法,包含:侦测该脉冲宽度调变输入信号的一频率;以及调整该局域时脉信号的一频率,使其正相关于该脉冲宽度调变输入信号的该频率。
本揭示文件亦提供用以提供一种驱动电路,用以提供驱动电流至发光二极管。驱动电路包含脉冲宽度调变解调器、电流源以及局域时脉产生器。脉冲宽度调变解调器用以基于局域时脉信号对脉冲宽度调变输入信号进行取样并且根据脉冲宽度调变输入信号的负载比率产生亮度代码。电流源耦接于脉冲宽度调变解调器以及发光二极管。电流源用以根据亮度代码产生相应电流幅值的驱动电流。局域时脉产生器在脉冲宽度调变输入信号的连续循环周期当中的第一循环周期内,用以至少根据全域信号产生局域时脉信号,以及在脉冲宽度调变输入信号的连续循环周期当中的第二循环周期内,局域时脉产生器暂停局域时脉信号的震荡。
本揭示文件的驱动电路,其中该局域时脉产生器还进一步根据该脉冲宽度调变输入信号产生该局域时脉信号。
本揭示文件的驱动电路,其中该局域时脉产生器包含:一转换电路,用以将该脉冲宽度调变输入信号转换为至少一输出信号;以及一逻辑电路,用以根据该至少一输出信号以及该全域时脉信号产生该局域时脉信号。
本揭示文件的驱动电路,其中该转换电路包含一第一正反器,其中该第一正反器包含一数据输入端、一时脉端、一正数据输出端以及一负数据输出端,该第一正反器的该时脉端用于接收该脉冲宽度调变输入信号,该第一正反器的该正数据输出端用于提供一第一输出信号作为该至少一输出信号中的一者,该第一正反器的该负数据输出端耦接至该第一正反器的该数据输入端。
本揭示文件的驱动电路,其中该转换电路还包含一第二正反器,其中该第二正反器包含一数据输入端、一时脉端、一正数据输出端以及一负数据输出端,该第二正反器的该时脉端用于接收来自该第一正反器的该第一输出信号,该第二正反器的该正数据输出端用于提供一第二输出信号作为该至少一输出信号中的一者,该第二正反器的该负数据输出端耦接至该第二正反器的该数据输入端。
本揭示文件的驱动电路,其中该逻辑电路包含一及逻辑门,其中该及逻辑门包含多个输入端以及一输出端,该及逻辑门的所述多个输入端用以接收该转换电路的该至少一输出信号以及该全域时脉信号,该及逻辑门的该输出端用于提供该局域时脉信号。
本揭示文件的驱动电路,其中该脉冲宽度调变解调器包含:一第一取样电路,用以基于该局域时脉信号计算该脉冲宽度调变输入信号的一脉冲宽度;一第二取样电路,用以基于该局域时脉信号计算该脉冲宽度调变输入信号的单一循环周期的一时间长度;以及一分频电路,耦接该第一取样电路以及该第二取样电路,该分频电路用以根据该脉冲宽度以及该脉冲宽度调变输入信号的单一循环周期的该时间长度计算该负载比率。
本揭示文件的驱动电路,还包含:一数据锁存器,耦接于该脉冲宽度调变解调器以及该电流源之间,该数据锁存器用以锁存该亮度代码,其中该电流源根据由该数据锁存器锁存的该亮度代码产生该驱动电流。
本揭示文件的驱动电路,其中该局域时脉产生器还包含:至少一正反器,该至少一正反器包含一个正反器或一系列串接多个正反器,该至少一正反器当中排序第一的正反器的一时脉端用以接收该脉冲宽度调变输入信号,该至少一正反器当中排序最后的正反器的一负数据输出端用以产生一输出信号;以及一及逻辑门,该及逻辑门包含两个输入端以及一输出端,该及逻辑门的该两个输入端用以分别接收来自该最后正反器的该至少一输出信号以及该全域时脉信号,该及逻辑门的该输出端用于提供该局域时脉信号。
本揭示文件的驱动电路,还包含:一频率侦测器,用以侦测该脉冲宽度调变输入信号的一频率;以及一分频器,耦接于该频率侦测器、该局域时脉产生器以及该脉冲宽度调变解调器,该分频器用以调整该局域时脉信号的一频率使其正相关于该脉冲宽度调变输入信号的该频率。
本揭示文件的驱动电路,其中于该第二循环周期之后,在该脉冲宽度调变输入信号的所述多个连续循环周期当中的一第三循环周期内,该局域时脉产生器根据该全域时脉信号产生该局域时脉信号,该脉冲宽度调变解调器在该第三循环周期内利用该局域时脉信号取样并计算该脉冲宽度调变输入信号的一第二负载比率,该脉冲宽度调变解调器根据该第二负载比率更新该亮度代码。
本揭示文件的驱动电路,其中当该第二负载比率等于该负载比率,该局域时脉产生器增加在该脉冲宽度调变输入信号的所述多个连续循环周期之中的该局域时脉信号的一时脉暂停部分,以及当该第二负载比率相异于该负载比率,该局域时脉产生器减少在该脉冲宽度调变输入信号的所述多个连续循环周期之中的该局域时脉信号的该时脉暂停部分。
应当理解,前面概略描述以及以下详细描述均通过示例进行说明,并且旨在进一步提供要求保护发明的解释。
附图说明
本案可通过理解以下的实施例细节描述更全面的了解,参考以下附图:
图1绘示本案一些实施例中的驱动电路的示意图;
图2绘示图1的驱动电路的局域时脉产生器的示意图;
图3绘示部分实施例中图1以及图2的局域时脉产生器的内部电路架构的示意图;
图4绘示部分实施例中图3中与局域时脉产生器有关的多个操作信号彼此关系的信号波形图;
图5绘示部分实施例中图1以及图2的脉冲宽度调变解调器的示意图;
图6绘示其他实施例中图1以及图2的局域时脉产生器的内部电路架构的示意图;
图7绘示部分实施例中图6中与局域时脉产生器有关的多个操作信号彼此关系的信号波形图;
图8绘示本案一些实施例中的驱动电路的示意图;
图9绘示部分实施例中图8的驱动电路操作的控制方法的流程图;
图10绘示相应于图9的控制方法的一实施例中的操作信号彼此关系的波形图;
图11绘示依据本案一些实施例中的驱动电路的示意图;
图12绘示相应于图11中的驱动电路的一实施例中的操作信号彼此关系的波形图。
【符号说明】
为使本揭露的上述和其他目的、特征、优点与实施例能更明显易懂,所附符号的说明如下:
100,300,500:驱动电路
120:脉冲宽度调变解调器
122:第一取样电路
124:第二取样电路
126:分频电路
128:数字转换器
140:局域时脉产生器
142:转换电路
142a:转换电路
144:逻辑电路
144b:逻辑电路
160:数据锁存器
180:电流源
200:发光二极管
300:控制方法
320:脉冲宽度调变解调器
340:局域时脉产生器
360:数据锁存器
380:电流源
390:控制电路
400:控制方法
510:频率侦测器
520:脉冲宽度调变解调器
530:分频器
540:局域时脉产生器
560:数据锁存器
580:电流源
590:控制电路
PWMin:PWM输入信号
GCLK:全域时脉信号
LCLK:局域时脉信号
BC:亮度代码
BCL:亮度代码
DC:驱动电流
Q:正数据输出端
QB:负数据输出端
CK:时脉端
D:数据输入端
FF1:第一正反器
Q0:第一输出信号
AG1:及逻辑门
H:脉冲宽度
T:时间长度
FF2:第二正反器
AG2:及逻辑门
P1,P2,P3,P4,P5,P6,P7,P8,P9,P10:循环周期
S410,S420,S430,S440,S450,S460:步骤
S470,S480,S490:步骤
具体实施方式
现在可以详细地参考本公开的当前实施例,其示例在附图中示出。在附图和说明书中,尽可能使用相同的附图标记指代相同或相似的部件。
参考图1,图1绘示本案一些实施例中的驱动电路100的示意图。驱动电路100用以产生驱动电流DC并提供给至少一发光二极管(light emitting diode,LED)200。图1仅绘示供电给单一个发光二极管作为例示性说明,但本案并不以驱动单一个发光二极管为限。发光二极管200可由驱动电流DC开启,并由驱动电流DC驱动在一定的亮度灰阶上发光。发光二极管200的亮度灰阶是由驱动电流DC的电流幅值所影响。如图1所示的实施例中,驱动电路100接收脉冲宽度调变(pulse width modulation,PWM)输入信号PWMin,并且驱动电路100依据脉冲宽度调变输入信号PWMin产生具有特定电流幅值的驱动电流DC。
如图1所示于一些实施例中,驱动电路100包含脉冲宽度调变解调器120、局域时脉产生器140以及电流源180。脉冲宽度调变解调器120用以基于局域时脉信号LCLK的脉冲宽度对脉冲宽度调变输入信号PWMin进行取样,其中局域时脉信号LCLK是由局域时脉产生器140所产生,并且脉冲宽度调变解调器120依据对脉冲宽度调变输入信号PWMin取样得到的负载比率产生亮度代码BC。
如图1所示于一些实施例中,驱动电路100还包含数据锁存器160。数据锁存器160耦接于脉冲宽度调变解调器120与电流源180之间。数据锁存器160用以锁存由脉冲宽度调变解调器120产生的亮度代码BC。将由数据锁存器160锁存的亮度代码BCL提供至电流源180。于此情形中,电流源180依据由数据锁存器160锁存的亮度代码BCL产生驱动电流DC。
电流源180耦接于脉冲宽度调变解调器120以及发光二极管200之间。如图1的实施例中,电流源180耦接于数据锁存器160以及发光二极管200之间。电流源180用以依据由数据锁存器160锁存的亮度代码BCL,产生具有电流幅值的驱动电流DC。于一些实施例中,亮度代码BC或亮度代码BCL是数字代码,可以包含10个数据位元用以表示1024个(例如2^10个)不同的亮度等级。举例而言,当亮度代码BC/BCL设为"800",电流源180可产生具有较高电流幅值(例如10mA)的驱动电流DC;并且当亮度代码BC/BCL设为"650",电流源180可产生具有较低电流幅值(例如8.125mA或8mA)的驱动电流DC。
如图1所示,局域时脉产生器140与脉冲宽度调变解调器120耦接。局域时脉产生器140用以至少依据全域时脉信号GCLK而产生局域时脉信号LCLK。于一些实施例中,全域时脉信号GCLK是常时开启(always-on)的时脉信号,全域时脉信号GCLK的电压依照一定的时脉频率在高准位以及低准位之间震荡。
假设脉冲宽度调变解调器120是基于全域时脉信号GCLK对脉冲宽度调变输入信号PWMin进行取样,脉冲宽度调变解调器120将长时间被启动并对脉冲宽度调变输入信号PWMin取样并计算脉冲宽度调变输入信号PWMin的负载比率,并且脉冲宽度调变解调器120于前述取样与计算之中可以消耗很多电能。
依据一些实施例,局域时脉产生器140用以依据全域时脉信号GCLK,产生局域时脉信号LCLK。由局域时脉产生器140所产生的局域时脉信号LCLK不是常时开启的时脉信号,并且局域时脉信号LCLK至少拥有一个时脉暂停部分。于时脉暂停部分内,局域时脉信号LCLK维持固定准位(例如局域时脉信号LCLK可维持在较低准位或较高准位)。于时脉暂停部分之外,局域时脉信号LCLK基于一定时脉频率在较高准位或较低准位之间震荡。
因为由局域时脉产生器140所产生的局域时脉信号LCLK拥有前述的时脉暂停部分,脉冲宽度调变解调器120于局域时脉信号LCLK的时脉暂停部分内,可用以停止对脉冲宽度调变输入信号PWMin进行取样,使得至少脉冲宽度调变解调器120的耗电量甚至是整个驱动电路100的耗电量得以减少。关于如何产生局域时脉信号LCLK的细节以及实施例将于以下段落进行说明。
请进一步参考图2,图2绘示图1的驱动电路100的局域时脉产生器140的示意图。
如图2所示,局域时脉产生器140于一些实施例中包含转换电路142以及逻辑电路144。转换电路142用以将脉冲宽度调变输入信号PWMin转换为至少一输出信号。逻辑电路144与转换电路142耦接。逻辑电路144依据全域时脉信号GCLK以及由转换电路142所转换的至少一输出信号产生局域时脉信号LCLK。于一些实施例中,转换电路142可包含分频电路,分频电路用于将脉冲宽度调变输入信号PWMin转换为至少一输出信号。
请进一步参考图3以及图4。图3绘示部分实施例中图1以及图2的局域时脉产生器140的内部电路架构的示意图。图4绘示部分实施例中图3中与局域时脉产生器140有关的多个操作信号彼此关系的信号波形图。
如图3所示,局域时脉产生器140包含转换电路142a以及逻辑电路144a。于图3的实施例中,转换电路142a包含第一正反器(flip-flop)FF1。第一正反器FF1包含数据输入端D、时脉端CK、正数据输出端Q以及负数据输出端QB。时脉端CK用以接收PWM输入信号PWMin。正数据输出端Q用以提供第一输出信号Q0(作为由转换电路142a所产生的输出信号)。负数据输出端QB耦接于第一正反器FF1的数据输入端D,以便回馈负数据输出至数据输入端D。第一正反器FF1经配置为除以二(divide-by-2)的切换正反器(toggle flip-flop)用以对脉冲宽度调变输入信号PWMin进行除频。
如同接续说明,局域时脉产生器140在一或多个循环周期,例如图4所示的循环周期P1、P3以及P5之中,局域时脉产生器140可将全域时脉信号GCLK复制作为局域时脉信号LCLK,并且于一或多个循环周期,例如图4所示的循环周期P2、P4以及P6之中,局域时脉产生器140可以暂停局域时脉信号LCLK的震荡。
如图3以及图4所示,脉冲宽度调变输入信号PWMin是循环周期信号。脉冲宽度调变输入信号PWMin的每一上升缘可以触发第一正反器以便改变(翻转)第一输出信号Q0。因此,第一输出信号Q0于循环周期P1初始时,是从低准位改变至高准位;第一输出信号Q0于循环周期P2初始时,是从高准位改变至低准位;以及第一输出信号Q0于循环周期P3初始时,是从低准位改变至高准位,依此类推。第一输出信号Q0的切换频率相当于脉冲宽度调变输入信号PWMin其切换频率的一半。
如图3以及图4所示,逻辑电路144a包含及逻辑门(AND gate)AG1。及逻辑门AG1包含两个输入端以及一个输出端。及逻辑门AG1的两个输入端用以接收第一输出信号Q0以及全域时脉信号GCLK。及逻辑门AG1的输出端用以提供局域时脉信号LCLK。于此情形中,第一输出信号Q0于循环周期P1、P3以及P5之中,可允许全域时脉信号GCLK通过及逻辑门AG1,并且于循环周期P2、P4以及P6之中,遮蔽全域时脉信号GCLK。
综上所述,如图3以及图4的实施例所示,局域时脉产生器140可于循环周期P1、P3以及P5之中,复制全域时脉信号GCLK作为局域时脉信号LCLK,并且于循环周期P2、P4以及P6之中,暂停可局域时脉信号LCLK的震荡。特别注意的是,图4绘示的实施例当中所举例的局域时脉信号是周期性进入暂停模式,但本案不以此为限。于其它实施例中,局域时脉信号LCLK可依据电路设计或是应用上的需求调整局域时脉信号其暂停震荡的时间分配。
于此情形中,脉冲宽度调变解调器120用以基于局域时脉信号LCLK的脉冲宽度对脉冲宽度调变输入信号PWMin进行取样,于循环周期P1、P3以及P5之中的局域时脉信号LCLK是由局域时脉产生器140所产生。
请进一步参考图5,图5绘示部分实施例中图1以及图2的脉冲宽度调变解调器120的示意图。如图5所示,脉冲宽度调变解调器120包含第一取样电路122、第二取样电路124、分频电路126以及数字转换器128。
如图4以及图5所示,于循环周期P1、P3以及P5内,第一取样电路122用以基于局域时脉信号LCLK的脉冲宽度对脉冲宽度调变输入信号PWMin的脉冲宽度H进行计算,并且第二取样电路124用以基于局域时脉信号LCLK的脉冲宽度对脉冲宽度调变输入信号PWMin的单一循环周期的时间长度T进行计算。分频电路126于每一循环周期P1、P3以及P5之中,用以对脉冲宽度调变输入信号PWMin的负载比率DCR进行计算。在完成负载比率DCR的计算之后,数字转换器128用以转换负载比率DCR为亮度代码以控制电流源180。
于循环周期P1,脉冲宽度调变输入信号PWMin的脉冲宽度H可以被取样为"13"个局域时脉信号LCLK的脉冲,并且脉冲宽度调变输入信号PWMin的一循环周期的时间长度T可以被取样为"20"个局域时脉信号LCLK的脉冲。于循环周期P1结束时,完成脉冲宽度调变输入信号PWMin的取样。于此情形中,于循环周期P1的脉冲宽度调变输入信号PWMin的负载比率DCR可以由分频电路126计算为65%(例如13/20)。数字转换器128可将于循环周期P1之中的负载比率DCR(其数值65%)映射为相应的亮度代码BC。举例而言,于循环周期P1结束时,亮度代码BC1可被更新为"666"(例如1024*0.65=665.6约等于666)。
特别注意的是,上述图4所示的脉冲宽度调变输入信号PWMin的局域时脉信号LCLK(例如于脉冲宽度调变输入信号PWMin的单一循环周期之中有20个局域时脉信号LCLK的脉冲)的取样解析度仅为便于理解的示范性举例。于实际应用中,局域时脉信号LCLK所采用的频率可能更高于图4所示的实施例。举例而言,局域时脉信号LCLK于脉冲宽度调变输入信号PWMin的一循环周期之中,可拥有256、512、1024、2048或是更多个脉冲(未绘示)。于其它情形中(未绘示),于循环周期之中的脉冲宽度调变输入信号PWMin的负载比率DCR可以由分频电路126计算为29.296875%(假设脉冲宽度H=600脉冲,以及时间长度T=2048脉冲,并且600/2048=0.29296875)。数字转换器128将循环周期的负载比率DCR也就是29.296875%映射为相应的亮度代码BC。举例而言,于循环周期结束时,亮度代码可被更新为"300"(例如1024*0.29296875=300)。
于一些实施例中,如图1至图3,亮度代码BC1其数值"666"可由数据锁存器160维持,电流源180可依据亮度代码BC1产生驱动电流DC直到亮度代码再次被更新。
如图3以及图4所示,于循环周期P2中,局域时脉信号LCLK的震荡将被暂停。因此,循环周期P2之中的脉冲宽度调变输入信号PWMin将不会进行取样。在这样的情况下,借此可减少脉冲宽度调变解调器的耗电量。此时数据锁存器160当中锁存的亮度代码BC1是基于在循环周期P1内的取样结果。
于实际应用中,脉冲宽度调变输入信号PWNin的负载比率DCR不会总是固定在一定准位。当脉冲宽度调变输入信号PWMin的负载比率DCR改变,驱动电路100需要能够检测到脉冲宽度调变输入信号PWMin的负载比率DCR已经发生变化,并且能够产生相应的亮度代码BC/BCL以及驱动电流DC。
如图4所示的实施例中,脉冲宽度调变输入信号PWMin于循环周期P3之中有不同的负载循环。于循环周期P3内,亮度代码BC1是依据于循环周期P1内的取样结果由数据锁存器160锁存。于循环周期P3结束时,脉冲宽度调变输入信号PWMin的脉冲宽度H可以被取样为"16"个局域时脉信号LCLK的脉冲,并且脉冲宽度调变输入信号PWMin的单一循环周期的时间长度T可以被取样为"20"个局域时脉信号LCLK的脉冲。于循环周期P3结束时,于循环周期P3的脉冲宽度调变输入信号PWMin的负载比率DCR可由分频电路126计算为80%(例如16/20)。数字转换器128将循环周期P3当中负载比率DCR(其数值为80%)映射为相应的亮度代码BC2。于循环周期P3结束时,举例而言,亮度代码BC2将被设定为819(例如1024*0.8=819.2约等于819)。
于一些实施例中,如图1至图3所示,亮度代码BC2其数值"819"可由数据锁存器160维持,电流源180可依据亮度代码BC2产生驱动电流DC到亮度代码再次被更新。
如图3以及图4所示,于循环周期P4之中,暂停局域时脉信号LCLK的震荡。因此,循环周期P4之中的脉冲宽度调变输入信号PWMin将不会进行取样。于此情形中,借此可减少脉冲宽度调变解调器120耗电量。根据数据锁存器160所锁存亮度代码BC2是依据于循环周期P3之中的取样结果。
于循环周期P5内,亮度代码BC2是依据于循环周期P3之中的取样结果由数据锁存器160锁存。于循环周期P5结束时,于循环周期P5之中的脉冲宽度调变输入信号PWMin的负载比率DCR可由分频电路126计算为80%(例如16/20)。数字转换器128将循环周期P5的负载比率(其数值为80%)映射为相应的亮度代码BC3。于循环周期P5结束时,举例而言,亮度代码BC3可配置为819(例如1024*0.8=819.2约等于819)。于此情况下,由于负载比率维持在80%,使得亮度代码BC3等同于亮度代码BC2。
如图3以及图4所示,于循环周期P6之中,暂停局域时脉信号LCLK的震荡。因此,循环周期P6之中的PWM输入信号PWMin将不会进行取样。于情形中,借此可减少脉冲宽度调变解调器120的耗电量。数据锁存器160当中锁存的亮度代码BC3是依据于循环周期P5之中的取样结果。
于图3以及图4所示的实施例中,于脉冲宽度调变输入信号PWMin的连续循环周期当中有50%的循环周期暂停了局域时脉信号LCLK的震荡。于此情形中,局域时脉信号的时脉暂停部分为50%,如图3以及图4所示。
如图4所示,于循环周期P2、P4以及P6之中,周期性的暂停局域时脉信号LCLK的震荡。于脉冲宽度调变输入信号的连续的每两个循环周期中有一个循环周期会暂停局域时脉信号的震荡。
如图3所述的前述实施例,局域时脉产生器140包含除以二的切换正反器用以对脉冲宽度调变输入信号PWMin进行除频。然而,本案不以除以二的切换正反器此为限。请进一步参考图6以及图7。
请进一步参考图6以及图7。图6绘示其他实施例中图1以及图2的局域时脉产生器140的内部电路架构的示意图。图7绘示部分实施例中图6中与局域时脉产生器140有关的多个操作信号彼此关系的信号波形图。
如图6所示,局域时脉产生器140包含转换电路142b以及逻辑电路144b。于图6所示的实施例中,转换电路142b包含第一正反器FF1以及第二正反器FF2。
第一正反器FF1包含数据输出端D、时脉端CK、正数据输出端Q以及负数据输出端QB。时脉端CK用以接收脉冲宽度调变输入信号PWMin。正数据输出端Q用以提供第一输信号Q0。负数据输出端QB耦接于第一正反器FF1的数据输出端,以便回馈负数据输出至数据输入端D。
第二正反器FF2亦包含数据输出端D、时脉端CK、正数据输出端Q以及负数据输端QB。第二正反器FF2的时脉端CK耦接于第一正反器的正数据输出端Q并用以第一输出信号Q0。第二正反器FF2的正数据输出端Q用以提供第二输出信号Q1。负数据输出端QB耦接于第二正反器FF2的数据输入端,以便回馈负数据输出至数据输入端D。第一正反器FF1以及第二正反器FF2经配置为除以四(divided-by four)的切换正反器以便对脉冲宽度调变输入信号PWMin进行除频。
如图6所示,逻辑电路144b包含及逻辑门AG2。及逻辑门AG2包含三个输入端以及一个输出端。及逻辑门AG2的三个输入端用以接收第一输出信号Q0、第二输出信号Q1以及全域时脉信号GCLK。及逻辑门AG2的输出端用以提供局域时脉信号LCLK。在此情形中,第一输出信号Q0以及第二输出信号Q1于脉冲宽度调变输入信号PWMin的每四个连续循环周期中有一个循环周期可容许全域时脉信号GCLK通过及逻辑门AG2,并于其它循环周期遮蔽全域时脉信号GCLK。如图7所示,第一输出信号Q0以及第二输出信号Q1于循环周期P1至P5之中,可容许全域时脉信号GCLK通过及逻辑门AG2,并于循环周期P2至P4以及P6之中遮蔽全域时脉信号GCLK。
如图7所示,于循环周期P1之中,脉冲宽度调变PWM输入信号PWMin的负载比率DCR于循环周期P1中可由分频电路126计算为65%(例如13/20)。数字转换器128可将于循环周期P1的负载比率DCR(其数值65%)映射为相应的亮度代码BC1。举例而言,于循环周期P1结束时,亮度代码BC1可以被更新为"666"(例如1024*0.65=665.6约等于666)。
于一些实施例中,如图1至图3所示亮度代码BC1其数值"666"可以由数据锁存器160维持,电流源180可依据亮度代码BC1产生驱动电流DC直到亮度代码再次被更新。
如图7所示,于循环周期P2、P3以及P4之中,暂停局域时脉信号LCLK的震荡。因此,不能取样于循环周期P2、P3以及P4之中的脉冲宽度调变输入信号PWMin。于此情形中,借此可减少脉冲宽度调变解调器120的耗电量。数据锁存器160锁存的亮度代码BC1是依据于循环周期P1内的取样结果。
于循环周期P5内,数据锁存器160锁存的亮度代码BC1是依据于循环周期P1的取样结果。于循环周期P5结束时,脉冲宽度调变输入信号PWMin的负载比率DCR于循环周期P5内可由分频电路126计算为80%(例如16/20)。数字转换器128可将于循环周期P5的负载比率DCR(其数值80%)映射为相应的亮度代码BC2。举例而言,于循环周期P5结束时,亮度代码BC2可以被更新为819(例如1024*0.8=819.2约等于819)。
如图7所示,于循环周期P2、P3、P4、P6以及其它两个于循环周期P6之后的循环周期之中,周期性的暂停了局域时脉信号LCKL的震荡。于脉冲宽度调变输入信号的连续的每四个循环周期中有三个循环周期会暂停局域时脉信号LCKL的震荡。
换句话说,于脉冲宽度调变输入信号的连续M个循环周期当中的N个循环周期内会暂停局域时脉信号LCLK的震荡。N以及M为正整数并且N<M。N以及M不限于N=1以及M=2(如图4所示)或N=3以及M=4(如图7所示)。依据实际需求用可以将N以及M配置于不同设置。
于一些其它的实施例中,局域时脉产生器140不限于如图3或图6所示的转换电路142a/142b以及逻辑电路144a/144b。局域时脉产生器140可包含串接多个正反器(未绘示)和及逻辑门。串接多个正反器的第一正反转换器的时脉端用以接收脉冲宽度调变输入信号。串接多个正反器的最后一正反器的正数据输出端用以产生输出信号。及逻辑门(未绘示)包含输入端及输出端。及逻辑门的输入端用以分别从最后正反器接收全域时脉信号以及至少一输出信号,并且及逻辑门的输出端用以提供局域时脉信号。
如图6以及图7的实施例所示,于脉冲宽度调变输入信号PWMin的连续循环周期中的75%循环周期暂停局域时脉信号LCKL。于此情形中,局域时脉信号的暂停部分为75%,如图6以及图7实施例所示。
进一步参考图8,图8绘示本案一些实施例中的驱动电路300的示意图。驱动电路300用以产生驱动电流DC提供给发光二极管200。于图8的驱动电路300包含脉冲宽度调变解调器320、局域时脉产生器340、数据锁存器360以及电流源380。于图8的驱动电路300中的脉冲宽度调变解调器320、局域时脉产生器340、数据锁存器360以及电流源380分别相似于图1以及图2的前述实施例的驱动电路100中的脉冲宽度调变解调器120、局域时脉产生器140、数据锁存器160以及电流源180,在此不再赘述。
如图8所示,驱动电路300还包含耦接于脉冲宽度调变解调器320以及局域时脉产生器340之间的控制电路390。控制电路390用以接收由脉冲宽度调变解调器320计算的负载比率DCR(关于如何计算负载比率DCR,请参阅于图5和脉冲宽度调变解调器120的实施例),并且控制电路390控制局域时脉产生器340以便产生具有不同时脉暂停部分的局域时脉信号LCLK。
于一些实施例中,于图8的局域时脉产生器340可包含直通电路(未绘示)以传递全域时脉信号GCLK作为局域时脉信号LCLK(不具备时脉暂停部分)。更进一步地说,于图8的局域时脉产生器亦包含于图3的转换电路142a以及逻辑电路144a用于产生具有50%时脉暂停部分的局域时脉信号LCLK,以及于图6的转换电路142b以及逻辑电路144b用于产生具有75%时脉暂停部分的局域时脉信号LCLK。于一些实施例中,控制电路390用以控制局域时脉产生器340在前述实施例中提到的多种相异的模式(不具备时脉暂停部分,50%时脉暂停部分,75%时脉暂停部分)之间切换。
进一步参考图9以及图10。图9绘示部分实施例中图8的驱动电路300操作的控制方法400的流程图。图10绘示相应于图9的控制方法400的一实施例中的操作信号彼此关系的波形图。于步骤S410,驱动电路300接收脉冲宽度调变输入信号PWMin。于步骤S420,驱动电路300的局域时脉产生器340依据全域时脉信号GCLK产生不具有时脉暂停部分的局域时脉信号LCLK,以便取样脉冲宽度调变输入信号PWMin的负载比率DCR。如图10所示,于循环周期P1以及循环周期P2之中,产生不具有时脉暂停部分CPS的局域时脉信号LCLK以便取样脉冲宽度调变输入信号PWMin的负载比率DCR。
如前述实施例说明,亮度代码BC1是依据于循环周期P1之中量测的负载比率。亮度代码BC2是依据于循环周期P2之中量测的负载比率。电流源380可依据亮度代码BC(包含BC1以及BC2)产生发光二极管200的驱动电流DC。
于步骤S430,控制电路390可以判断脉冲宽度调变输入信号PWMin的负载比率DCR是否改变。如图10所示的实施例,于循环周期P1之中所量测的负载比率DCR为65%并且于循环周期P2之中所量测的负载比率DCR亦为65%。因此,控制电路390可以判断于循环周期P2结束时脉冲宽度调变输入信号PWMin的负载比率DCR没有改变,并且控制方法400可转到步骤S440。
于一些实施例中,当于步骤S440的负载比率DCR维持不变,控制方法400可立即地转到步骤S440。
于一些其它实施例中,当于步骤S440的负载比率DCR维持不变,控制方法400可立即地转到步骤S440并且控制方法400可以将维持不变的负载比率DCR的持续计数继续累计。当对于第一数量的循环周期,譬如3个循环周期、5个循环周期或8个周期,负载比率DCR维持不变,控制方法400可转到步骤S440。
于另一方面,如果负载比率DCR改变(图10未绘示),控制方法400可返回步骤S420。
于步骤S440中,控制电路390将时脉暂停部分CSP增加。于这个实施例中,控制电路390将时脉暂停部分CSP增加至50%。于步骤S450中,局域时脉产生器340产生具有50%时脉暂停部分的局域时脉信号LCLK以便取样脉冲宽度调变输入信号PWMin的负载比率DCR。当时脉暂停部分被设置在50%,局域时脉产生器340于单一循环周期之中(例如图10的循环周期P3)暂停局域时脉信号LCLK的震荡,并且于之后循环周期(例如图10中的循环周期P4)中产生局域时脉信号LCLK。
如前述实施例的说明,电流源380于循环周期P3以及P4内可依据亮度代码BC2产生驱动电流DC。于循环周期P3结束时,依据于循环周期P3之中量测的负载比率计算亮度代码BC3。
于步骤S460,控制电路390可判断于循环周期P4结束时的脉冲宽度调变输入信号PWMin的负载比率DCR是否改变。
如图10的实施例所示,于循环周期P4之中量测的负载比率DCR仍然与于循环周期P2之中量测的负载比率一样为65%。因此,控制电路390可判断脉冲宽度调变输入信号PWMin的负载比率DCR于循环周期P4结束时没有改变,并且控制方法400可转到步骤S470。
于一些实施例中,当于步骤S460中负载比率DCR维持不变,控制方法400可立即地转到步骤S470。
于一些其它实施例中,当负载比率DCR于步骤S460维持不变。控制方法400可将维持不变的负载比率的持续计数累积。当对于第二数量的循环周期,譬如3个循环周期、5个循环周期、8个周期或15个循环周期,负载比率DCR维持不变,控制方法400可转到步骤S470。第二数量可相同或不同于第一数量。
于步骤S470中,控制电路390可再增加时脉暂停部分CSP。于这个实施例中,控制电路390将时脉暂停部分CSP增加至75%。于步骤S480中,局域时脉产生器340产生具有75%时脉暂停部分CSP的局域时脉信号LCLK以便取样脉冲宽度调变输入信号PWMin的负载比率DCR。当时脉暂停部分CSP被设置为75%,局域时脉产生器340于三个周期(譬如图10的循环周期P5至P7)中暂停了局域时脉信号LCLK的震荡,并且于之后周期(譬如图10的循环周期P8)中产生局域时脉信号LCLK。换句话说,于M个循环周期内(M为整数),局域时脉信号LCLK的状态可以变化一次。于此情形中,局域时脉信号LCLK于三个循环周期暂停并且于一个周期内正常地震荡,CSP为3/(1+3)=75%。特别注意的是,于一些实施例中,当于图9的步骤S490中的负载比率经检测为没有改变,可以变换整数M,举例而言,将整数M从4变换至8,导致时脉暂停部分CSP从75%至87.5%。
如前述实施例说明,电流源380于循环周期P5至P8之中可依据亮度代码BC3产生驱动电流DC。于循环周期P8结束时,依据于循环周期P8之中所量测的负载比率DCR计算亮度代码BC4。
于步骤S490,控制电路390于循环周期P8结束时可判断脉冲宽度调变输入信号PWMin的负载比率DCR是否改变。
如图10的实施例所示,于循环周期P8之中量测的负载比率DCR与在循环周期P4之中量测的负载比率DCR(其数值65%)不同,于循环周期P8之中量测的负载比率DCR其数值为80%。因此,控制电路390于循环周期P4结束时,可判断脉冲宽度调变输入信号PWMin的负载比率DCR改变,并且控制方法400可转到步骤S420,以便依据于循环周期P9以及P10之中的全域时脉信号GCLK产生不具备时脉暂停部分的局域时脉信号LCLK,如图10所示。
根据前述实施例,响应于脉冲宽度调变输入信号PWMin的负载比率DCR维持稳定时(举例而言,显示器于长时间周期显示静止的背景),局域时脉信号LCLK的震荡用以于一些时脉暂停部分内动态地暂停。于此情形中,脉冲宽度调变解调器以及驱动电路的耗电量将可减少。另一方面,当脉冲宽度调变输入信号PWMin的负载比率DCR迅速地改变(举例而言,显示器放映电影和像素从一帧切换至另一帧的亮度),驱动电路100/300可恢复局域时脉信号LCLK的震荡。
请进一步参考图11以及图12。图11绘示依据本案一些实施例中的驱动电路500的示意图。图12绘示相应于图11中的驱动电路500的一实施例中的操作信号彼此关系的波形图。于图11的驱动电路500包含脉冲宽度调变解调器520、局域时脉产生器540、数据锁存器560、电流源580以及控制电路590。于图11的驱动电路500中的脉冲宽度调变解调器520、局域时脉产生器540、数据锁存器560、电流源580以及控制电路590分别相似图1、图2以及图8的前述实施例之中的脉冲宽度调变解调器120/320、局域时脉产生器140/340、数据锁存器160/360、电流源180/380以及控制电路390,在此不再赘述。
如图11所示的实施例,驱动电路500包含频率侦测器510以及分频器530。频率侦测器510用以侦测脉冲宽度调变输入信号PWMin的频率。如图12所示,频率侦测器510可对脉冲宽度调变输入信号PWMin的两上升缘之间的时间长度进行计算。如图12所示,于循环周期P1以及循环周期P2内,频率侦测器510侦测于两个上升缘之间的时间长度T1。如图12所示,于循环周期P3内,频率侦测器510侦测于两个上升缘之间的时间长度T2。因为时间长度T2比时间长度T1更长,频率侦测器510可能会侦测到脉冲宽度调变输入信号PWMin的频率从1/T1减少至1/T2。当频率侦测器510侦测到脉冲宽度调变输入信号PWMin的频率减少,分频器530用以将局域时脉信号LCLK的频率调整,使其正相关于脉冲宽度调变输入信号PWMin。
举例而言,假设频率侦测器510侦测到于循环周期P3至P6之中的脉冲宽度调变输入信号PWMin的频率减少至于循环周期P1以及P2中的脉冲宽度调变输入信号PWMin的原始频率的60%,分频器530用以于循环周期P4至P6内,将局域时脉信号LCLK的频率调整至局域时脉信号LCLK的原始频率的60%。
调整局域时脉信号LCLK的频率,使其可以正相关于PWM输入信号的频率。
于一些实施例中,判断局域时脉信号LCLK的频率是通过亮度代码BC/BCL解析度的需求。于一实施例中,若亮度代码BC/BCL包含8个数据位元,可以将局域时脉信号LCLK的频率设定为fPWM*28*2以上的频率,其中fPWM代表脉冲宽度调变输入信号PWMin的频率。于其它实施例中,若亮度代码包含10个数据位元,可以将局域时脉信号LCLK的频率设定为fPWM*210*2以上的频率,fPWM代表脉冲宽度调变输入信号PWMin的频率。
当脉冲宽度调变输入信号PWMin的频率为相对低频,就不需提供相对高频的局域时脉信号LCLK。当提供相对高频的局域时脉信号LCLK,脉冲宽度调变解调器520可能会在高频被触发来取样并计算脉冲宽度调变输入信号PWMin的工作周期,造成在脉冲宽度调变解调器520上更多的耗电量。根据图11以及图12的实施例所示,频率侦测器510以及分频器530可以将局域时脉信号LCLK的频率调整为相应于脉冲宽度调变输入信号PWMin的频率。因此,驱动电路500可操作于更好的能源效率而不用减少亮度代码BC/BCL的解析度。
虽然本案已以实施方式揭示如上,然其并非用以限定本案,任何熟悉此技艺者,在不脱离本案的精神和范围内,当可作各种的更动与润饰,因此本案的保护范围当视所附的权利要求书所界定的范围为准。
本领域任何熟悉此技艺者,在不脱离本揭露的精神和范围内,当可作各种的改变或替换。举例而言,可组合不同的实施例。因此所有的这些改变或替换都应涵盖于本揭露所附权利要求的保护范围之内。

Claims (26)

1.一种控制方法,其特征在于,包含:
接收一脉冲宽度调变输入信号;
在该脉冲宽度调变输入信号的多个连续循环周期当中的一第一循环周期内,至少根据一全域时脉信号产生一局域时脉信号;
在该第一循环周期内,利用该局域时脉信号取样并计算该脉冲宽度调变输入信号的一第一负载比率;
根据该第一负载比率更新一亮度代码;
根据该亮度代码产生一驱动电流至一发光二极管;以及
于该第一循环周期之后,在该脉冲宽度调变输入信号的所述多个连续循环周期当中的一第二循环周期内,暂停该局域时脉信号的震荡,于该局域时脉信号暂停震荡时停止对该脉冲宽度调变输入信号进行取样。
2.根据权利要求1所述的控制方法,其特征在于,其中该局域时脉信号是进一步根据该脉冲宽度调变输入信号所产生。
3.根据权利要求2所述的控制方法,其特征在于,还包含:
转换该脉冲宽度调变输入信号为至少一输出信号;以及
其中该局域时脉信号是根据该至少一输出信号以及该全域时脉信号所产生。
4.根据权利要求1所述的控制方法,其特征在于,其中该控制方法周期性地暂停该局域时脉信号的震荡。
5.根据权利要求4所述的控制方法,其特征在于,其中该控制方法在该脉冲宽度调变输入信号的连续M个循环周期其中的N个循环周期的时间内暂停该局域时脉信号的震荡,N以及M是正整数并且N<M。
6.根据权利要求1所述的控制方法,其特征在于,包含:
于该第二循环周期之后,在该脉冲宽度调变输入信号的所述多个连续循环周期当中的一第三循环周期内,根据该全域时脉信号产生该局域时脉信号;
在该第三循环周期内,利用该局域时脉信号取样并计算该脉冲宽度调变输入信号的一第二负载比率;
根据该第二负载比率更新该亮度代码;以及
根据该亮度代码产生该驱动电流至该发光二极管。
7.根据权利要求6所述的控制方法,其特征在于,包含:
当该第二负载比率等于该第一负载比率,增加在该脉冲宽度调变输入信号的所述多个连续循环周期之中的该局域时脉信号的一时脉暂停部分;以及
当该第二负载比率不等于该第一负载比率,减少在该脉冲宽度调变输入信号的所述多个连续循环周期之中的该局域时脉信号的该时脉暂停部分。
8.根据权利要求1所述的控制方法,其特征在于,包含:
侦测该脉冲宽度调变输入信号的一频率;以及
调整该局域时脉信号的一频率,使其正相关于该脉冲宽度调变输入信号的该频率。
9.根据权利要求1所述的控制方法,其特征在于,包含:
锁存该亮度代码;以及
根据锁存的该亮度代码产生该发光二极管的该驱动电流。
10.一种控制方法,其特征在于,包含:
接收一脉冲宽度调变输入信号;
在该脉冲宽度调变输入信号的多个连续循环周期当中的一第一循环周期内,至少根据一全域时脉信号产生一局域时脉信号;
在该第一循环周期内,利用该局域时脉信号取样并计算该脉冲宽度调变输入信号的一第一负载比率;
在该脉冲宽度调变输入信号的所述多个连续循环周期当中的一第二循环周期内,产生该局域时脉信号;
在该第二循环周期内,利用该局域时脉信号以取样并计算该脉冲宽度调变输入信号的一第二负载比率;
当该第二负载比率等于该第一负载比率,增加在该脉冲宽度调变输入信号的所述多个连续循环周期当中该局域时脉信号的一时脉暂停部分;以及
在该脉冲宽度调变输入信号的所述多个连续循环周期的该时脉暂停部分内,暂停该局域时脉信号的震荡,于该局域时脉信号暂停震荡时停止对该脉冲宽度调变输入信号进行取样。
11.根据权利要求10所述的控制方法,其特征在于,包含:
当该第二负载比率相异于该第一负载比率,重置在所述多个连续循环周期之间的该时脉暂停部分。
12.根据权利要求10所述的控制方法,其特征在于,包含:
根据该第一负载比率或该第二负载比率更新一亮度代码;以及
根据该亮度代码产生一驱动电流至一发光二极管。
13.根据权利要求12所述的控制方法,其特征在于,包含:
在该脉冲宽度调变输入信号的所述多个连续循环周期的该时脉暂停部分内,锁存最近一次更新的该亮度代码;以及
根据锁存的该亮度代码产生该驱动电流至该发光二极管。
14.根据权利要求10所述的控制方法,其特征在于,包含:
侦测该脉冲宽度调变输入信号的一频率;以及
调整该局域时脉信号的一频率,使其正相关于该脉冲宽度调变输入信号的该频率。
15.一种驱动电路,用以提供一驱动电流至一发光二极管,其特征在于,该驱动电路包含:
一脉冲宽度调变解调器,用以基于一局域时脉信号对一脉冲宽度调变输入信号进行取样并且根据该脉冲宽度调变输入信号的一负载比率产生一亮度代码;
一电流源,耦接于该脉冲宽度调变解调器与该发光二极管之间,该电流源用以根据该亮度代码产生相应的一电流幅度的该驱动电流;以及
一局域时脉产生器,在该脉冲宽度调变输入信号的多个连续循环周期当中的一第一循环周期内该局域时脉产生器至少根据一全域时脉信号产生该局域时脉信号,以及在该脉冲宽度调变输入信号的所述多个连续循环周期的一第二循环周期内该局域时脉产生器暂停该局域时脉信号的震荡,其中于该局域时脉信号暂停震荡时该脉冲宽度调变解调器停止对该脉冲宽度调变输入信号进行取样。
16.根据权利要求15所述的驱动电路,其特征在于,其中该局域时脉产生器还进一步根据该脉冲宽度调变输入信号产生该局域时脉信号。
17.根据权利要求16所述的驱动电路,其特征在于,其中该局域时脉产生器包含:
一转换电路,用以将该脉冲宽度调变输入信号转换为至少一输出信号;以及
一逻辑电路,用以根据该至少一输出信号以及该全域时脉信号产生该局域时脉信号。
18.根据权利要求17所述的驱动电路,其特征在于,其中该转换电路包含一第一正反器,其中该第一正反器包含一数据输入端、一时脉端、一正数据输出端以及一负数据输出端,该第一正反器的该时脉端用于接收该脉冲宽度调变输入信号,该第一正反器的该正数据输出端用于提供一第一输出信号作为该至少一输出信号中的一者,该第一正反器的该负数据输出端耦接至该第一正反器的该数据输入端。
19.根据权利要求18所述的驱动电路,其特征在于,其中该转换电路还包含一第二正反器,其中该第二正反器包含一数据输入端、一时脉端、一正数据输出端以及一负数据输出端,该第二正反器的该时脉端用于接收来自该第一正反器的该第一输出信号,该第二正反器的该正数据输出端用于提供一第二输出信号作为该至少一输出信号中的一者,该第二正反器的该负数据输出端耦接至该第二正反器的该数据输入端。
20.根据权利要求17所述的驱动电路,其特征在于,其中该逻辑电路包含一及逻辑门,其中该及逻辑门包含多个输入端以及一输出端,该及逻辑门的所述多个输入端用以接收该转换电路的该至少一输出信号以及该全域时脉信号,该及逻辑门的该输出端用于提供该局域时脉信号。
21.根据权利要求15所述的驱动电路,其特征在于,其中该脉冲宽度调变解调器包含:
一第一取样电路,用以基于该局域时脉信号计算该脉冲宽度调变输入信号的一脉冲宽度;
一第二取样电路,用以基于该局域时脉信号计算该脉冲宽度调变输入信号的单一循环周期的一时间长度;以及
一分频电路,耦接该第一取样电路以及该第二取样电路,该分频电路用以根据该脉冲宽度以及该脉冲宽度调变输入信号的单一循环周期的该时间长度计算该负载比率。
22.根据权利要求15所述的驱动电路,其特征在于,还包含:
一数据锁存器,耦接于该脉冲宽度调变解调器以及该电流源之间,该数据锁存器用以锁存该亮度代码,其中该电流源根据由该数据锁存器锁存的该亮度代码产生该驱动电流。
23.根据权利要求15所述的驱动电路,其特征在于,其中该局域时脉产生器还包含:
至少一正反器,该至少一正反器包含一个正反器或一系列串接多个正反器,该至少一正反器当中排序第一的正反器的一时脉端用以接收该脉冲宽度调变输入信号,该至少一正反器当中排序最后的正反器的一正数据输出端用以产生一输出信号;以及
一及逻辑门,该及逻辑门包含两个输入端以及一输出端,该及逻辑门的该两个输入端用以分别接收来自该至少一正反器当中排序最后的正反器的至少一输出信号以及该全域时脉信号,该及逻辑门的该输出端用于提供该局域时脉信号。
24.根据权利要求15所述的驱动电路,其特征在于,还包含:
一频率侦测器,用以侦测该脉冲宽度调变输入信号的一频率;以及
一分频器,耦接于该频率侦测器、该局域时脉产生器以及该脉冲宽度调变解调器,该分频器用以调整该局域时脉信号的一频率使其正相关于该脉冲宽度调变输入信号的该频率。
25.根据权利要求15所述的驱动电路,其特征在于,其中于该第二循环周期之后,在该脉冲宽度调变输入信号的所述多个连续循环周期当中的一第三循环周期内,该局域时脉产生器根据该全域时脉信号产生该局域时脉信号,该脉冲宽度调变解调器在该第三循环周期内利用该局域时脉信号取样并计算该脉冲宽度调变输入信号的一第二负载比率,该脉冲宽度调变解调器根据该第二负载比率更新该亮度代码。
26.根据权利要求25所述的驱动电路,其特征在于,其中当该第二负载比率等于该负载比率,该局域时脉产生器增加在该脉冲宽度调变输入信号的所述多个连续循环周期之中的该局域时脉信号的一时脉暂停部分,以及
当该第二负载比率相异于该负载比率,该局域时脉产生器减少在该脉冲宽度调变输入信号的所述多个连续循环周期之中的该局域时脉信号的该时脉暂停部分。
CN202010844068.3A 2019-09-06 2020-08-20 控制方法以及驱动电路 Active CN112466247B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/562,457 2019-09-06
US16/562,457 US11076464B2 (en) 2019-09-06 2019-09-06 Control method and driving circuit for light emitting diode

Publications (2)

Publication Number Publication Date
CN112466247A CN112466247A (zh) 2021-03-09
CN112466247B true CN112466247B (zh) 2022-03-25

Family

ID=74833653

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010844068.3A Active CN112466247B (zh) 2019-09-06 2020-08-20 控制方法以及驱动电路

Country Status (3)

Country Link
US (1) US11076464B2 (zh)
CN (1) CN112466247B (zh)
TW (1) TWI755019B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11837181B2 (en) * 2021-02-26 2023-12-05 Nichia Corporation Color balancing in display of multiple images
CN113271702B (zh) * 2021-05-07 2023-02-28 华润微集成电路(无锡)有限公司 一种自适应调节三通道彩灯led恒流驱动电路和方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5250939A (en) * 1990-11-30 1993-10-05 Victor Company Of Japan, Ltd. Drive apparatus for optical element array
TW566002B (en) * 2002-09-05 2003-12-11 Faraday Tech Corp Self-calibrating clock generator for generating process and temperature independent clock signals
CN1540866A (zh) * 2003-10-29 2004-10-27 威盛电子股份有限公司 分频器及分频器设计的方法
CN101496280A (zh) * 2006-02-22 2009-07-29 爱萨有限公司 自校准数字脉宽调制器(dpwm)
CN102469658A (zh) * 2010-11-15 2012-05-23 联阳半导体股份有限公司 负载驱动装置及其方法
TW201306486A (zh) * 2011-07-28 2013-02-01 Advanced Analog Technology Inc 脈波寬度調變訊號產生方法與裝置
DE102012219244A1 (de) * 2012-10-22 2014-04-24 Robert Bosch Gmbh Verfahren und Vorrichtung zur Leistungssteuerung eines elektrischen Verbrauchers
CN104640330A (zh) * 2015-01-28 2015-05-20 友达光电股份有限公司 发光二极管驱动器及其控制方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI430705B (zh) * 2009-09-16 2014-03-11 Novatek Microelectronics Corp 發光二極體的驅動裝置及其驅動方法
US8890909B2 (en) * 2010-03-29 2014-11-18 Sharp Kabushiki Kaisha Power control device, backlight unit, and liquid crystal display device
TWI422269B (zh) * 2010-07-14 2014-01-01 Richtek Technology Corp 具有去除閃爍功能之led控制器及led去除閃爍電路與相關方法
TWI457045B (zh) * 2011-08-30 2014-10-11 Novatek Microelectronics Corp 發光二極體裝置、發光二極體驅動電路及方法
TWI465151B (zh) * 2011-12-07 2014-12-11 Richtek Technology Corp 控制led亮度的調光控制器及方法
CN104272687B (zh) * 2012-03-07 2017-10-24 思睿逻辑国际半导体有限公司 信号转换系统及方法
CN108243542B (zh) * 2016-12-26 2021-07-27 精工爱普生株式会社 发光控制电路、光源装置以及投射型影像显示装置
US10361684B2 (en) * 2017-07-19 2019-07-23 Invecas, Inc. Duty cycle detection
CN109640433B (zh) * 2017-10-05 2023-03-31 精工爱普生株式会社 发光控制电路、光源装置以及投射型影像显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5250939A (en) * 1990-11-30 1993-10-05 Victor Company Of Japan, Ltd. Drive apparatus for optical element array
TW566002B (en) * 2002-09-05 2003-12-11 Faraday Tech Corp Self-calibrating clock generator for generating process and temperature independent clock signals
CN1540866A (zh) * 2003-10-29 2004-10-27 威盛电子股份有限公司 分频器及分频器设计的方法
CN101496280A (zh) * 2006-02-22 2009-07-29 爱萨有限公司 自校准数字脉宽调制器(dpwm)
CN102469658A (zh) * 2010-11-15 2012-05-23 联阳半导体股份有限公司 负载驱动装置及其方法
TW201306486A (zh) * 2011-07-28 2013-02-01 Advanced Analog Technology Inc 脈波寬度調變訊號產生方法與裝置
DE102012219244A1 (de) * 2012-10-22 2014-04-24 Robert Bosch Gmbh Verfahren und Vorrichtung zur Leistungssteuerung eines elektrischen Verbrauchers
CN104640330A (zh) * 2015-01-28 2015-05-20 友达光电股份有限公司 发光二极管驱动器及其控制方法

Also Published As

Publication number Publication date
TWI755019B (zh) 2022-02-11
US11076464B2 (en) 2021-07-27
TW202112182A (zh) 2021-03-16
CN112466247A (zh) 2021-03-09
US20210076463A1 (en) 2021-03-11

Similar Documents

Publication Publication Date Title
CN112466247B (zh) 控制方法以及驱动电路
KR100473813B1 (ko) 다중 위상 클럭을 위한 디지털 듀티 사이클 보정 회로 및그 방법
CN104640330B (zh) 发光二极管驱动器及其控制方法
TWI533743B (zh) 用於直流對直流轉換器之使用調光信號之脈衝寬度調變信號產生電路及在具有固定相位模式之數位脈衝寬度調變方法中使用該脈衝寬度調變信號產生電路之發光二極體驅動器電路
EP2174311B1 (en) Remote control signaling infrared generator
US7953145B2 (en) Pulse width modulation signal generating circuit
US8493001B2 (en) Control circuit and light emitting diode driver and method using thereof
US8633779B2 (en) Pulse width modulator
CN1017298B (zh) 省电型寻呼接收机的自调节直接耦合数据限幅器
KR20040089881A (ko) 효율적으로 부팅이 수행되는 전계발광 디스플레이 패널의구동 방법 및 장치
CN105790738A (zh) 脉宽调变信号产生电路与方法
US6784716B2 (en) Clock generation circuit and clock conversion circuit
CN1282465A (zh) 多分割分频
US9420648B2 (en) Timing circuits and driving circuits used in lighting systems
JP2009081829A (ja) 光絶縁チャンネルを介した高耐性クロック再生
WO2010107706A1 (en) A phase shift generating circuit
US6177812B1 (en) Phase detector
US9356579B2 (en) Waveform generation
CN112312615B (zh) 发光二极管驱动器及其驱动方法
EP3032745A1 (en) Switching power supply circuit
JPS59222889A (ja) 液晶駆動回路
KR101768603B1 (ko) 주파수와 듀티가 변화하는 인버터 제어용 pwm 신호 발생기
Shankar et al. Implementation of simple pwm/ppm generator for microcontroller using Verilog
CN1848017A (zh) 可调整失效时间的适应性失效时间控制器
JP2020028158A (ja) 電力変換装置の制御装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant