TW202103174A - 記憶體陣列的佈局結構 - Google Patents
記憶體陣列的佈局結構 Download PDFInfo
- Publication number
- TW202103174A TW202103174A TW109104802A TW109104802A TW202103174A TW 202103174 A TW202103174 A TW 202103174A TW 109104802 A TW109104802 A TW 109104802A TW 109104802 A TW109104802 A TW 109104802A TW 202103174 A TW202103174 A TW 202103174A
- Authority
- TW
- Taiwan
- Prior art keywords
- row
- word line
- memory array
- polysilicon
- storage
- Prior art date
Links
- 210000000352 storage cell Anatomy 0.000 claims abstract description 67
- 238000000034 method Methods 0.000 claims abstract description 23
- 238000005520 cutting process Methods 0.000 claims description 88
- 238000003860 storage Methods 0.000 claims description 74
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 84
- 229920005591 polysilicon Polymers 0.000 description 84
- 210000004027 cell Anatomy 0.000 description 22
- 238000010586 diagram Methods 0.000 description 16
- 238000004519 manufacturing process Methods 0.000 description 7
- 230000008569 process Effects 0.000 description 7
- 230000008859 change Effects 0.000 description 3
- 230000005669 field effect Effects 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 238000004458 analytical method Methods 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 108091081062 Repeated sequence (DNA) Proteins 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000004907 flux Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000005012 migration Effects 0.000 description 1
- 238000013508 migration Methods 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/70—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
- G06F21/78—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data
- G06F21/79—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data in semiconductor storage media, e.g. directly-addressable memories
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/025—Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/14—Protection against unauthorised use of memory or access to memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/392—Floor-planning or layout, e.g. partitioning or placement
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/16—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/18—Auxiliary circuits, e.g. for writing into memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/18—Bit line organisation; Bit line lay-out
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/24—Memory cell safety or protection circuits, e.g. arrangements for preventing inadvertent reading or writing; Status cells; Test cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/14—Word line organisation; Word line lay-out
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B20/00—Read-only memory [ROM] devices
- H10B20/20—Programmable ROM [PROM] devices comprising field-effect components
- H10B20/25—One-time programmable ROM [OTPROM] devices, e.g. using electrically-fusible links
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0207—Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computer Security & Cryptography (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Software Systems (AREA)
- Architecture (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- Semiconductor Memories (AREA)
Abstract
本發明實施例係關於一種佈局方法,其包含:形成具有一第一列及一第二列之一記憶體陣列之一佈局結構,其中該第一列及該第二列之各者包括複數個儲存單元;在該第一列與該第二列之間安置一字線;跨該字線安置複數個控制電極用於分別連接該第一列之該複數個儲存單元及該第二列之該複數個儲存單元;在位於該字線之一第一側上之該複數個控制電極之一第一控制電極上安置一第一切割層;及在位於該字線之一第二側上之該複數個控制電極之一第二控制電極上安置一第二切割層;其中該字線之該第一側與該字線之該第二側對置。
Description
本發明實施係有關記憶體陣列的佈局結構。
在一積體電路(IC)中,熔絲通常用於儲存永久資訊或形成永久連接。例如,熔絲可用於確定錯誤電路連接且替換IC中之缺陷元件。熔絲亦可用於晶片識別或用於實施安全構件。熔絲亦可用於類比微調或校準以改良電路功能。熔絲亦可用於藉由啟用或停用IC中之構件來庫存控制。熔絲亦可用作一次性可程式化(OTP)記憶體元件,其可在晶片呈封裝形式之後程式化。一次性可程式化記憶體元件在IC中用於提供非揮發性記憶體(「NVM」)。在切斷IC時,NVM中之資料不會丟失。例如,NVM允許一IC製造商在IC上儲存批號及安全資料,且可用於諸多其他應用中。一類型之NVM通常稱為一電熔絲(E熔絲)。然而,一人可透過逆向工程(例如物理失效分析(PFA))之方式來得到嵌入於電熔絲中之製造商之專用碼或資訊。因此,迫切需要提高IC中熔絲陣列之安全性。
根據本發明的一實施例,一種佈局方法包括:形成具有一第一列及一第二列之一記憶體陣列之一佈局結構,其中該第一列及該第二列之各者包括複數個儲存單元;在該第一列與該第二列之間安置一字線;跨該字線安置複數個控制電極用於分別連接該第一列之該複數個儲存單元及該第二列之該複數個儲存單元;在位於該字線之一第一側上之該複數個控制電極之一第一控制電極上安置一第一切割層;及在位於該字線之一第二側上之該複數個控制電極之一第二控制電極上安置一第二切割層;其中該字線之該第一側與該字線之該第二側對置。
根據本發明的一實施例,一種一記憶體陣列之佈局結構包括:一第一列及一第二列,其中該第一列及該第二列之各者包括複數個儲存單元;一字線,其安置於該第一列與該第二列之間;複數個控制電極,其等跨該字線配置以分別連接該第一列之該複數個儲存單元及該第二列之該複數個儲存單元;一第一切割層,其位於該字線之一第一側上且安置於該複數個控制電極之一第一控制電極上;及一第二切割層,其位於該字線之一第二側上且安置於該複數個控制電極之一第二控制電極上;其中該字線之該第一側與該字線之該第二側對置。
根據本發明的一實施例,一種記憶體陣列包括:一第一列及一第二列,其中該第一列及該第二列之各者包括複數個儲存單元;一字線,其安置於該第一列與該第二列之間;一第一控制電極,其耦合至該字線之一第一側及該第一列之一第一儲存單元;及一第二控制電極,其耦合至該字線之一第二側及該第二列之一第二儲存單元;其中該字線之該第一側與該字線之該第二側對置。
以下揭露提供用於實施所提供標的之不同特徵之諸多不同實施例或實例。下文將描述組件及配置之特定實例以簡化本揭露。當然,此等僅為實例且不意在限制。例如,在以下描述中,使一第一構件形成於一第二構件上方或一第二構件上可包含其中形成直接接觸之該第一構件及該第二構件之實施例,且亦可包含其中額外構件可形成於該第一構件與該第二構件之間使得該第一構件及該第二構件可不直接接觸之實施例。另外,本揭露可在各種實例中重複元件符號及/或字母。此重複係為了簡單及清楚且其本身不指示所討論之各種實施例及/或組態之間的一關係。
此外,為便於描述,空間相對術語(諸如「下面」、「下方」、「下」、「上方」、「上」及其類似者)在本文中可用於描述一元件或構件與另一(些)元件或構件之關係,如圖中所繪示。空間相對術語除涵蓋圖中所描繪之定向之外,亦意欲涵蓋裝置在使用或操作中之不同定向。可依其他方式定向設備(旋轉90度或依其他定向)且亦可因此解譯本文中所使用之空間相對描述詞。
通常,藉由在一般指稱陽極及陰極之兩個襯墊之間使用一窄條導電材料(金屬、多晶矽等等)來將電熔絲整合至半導體IC中。向電熔絲施加一程式化電流以破壞或熔斷鏈路以因此改變電熔絲之電阻。此通常指稱「程式化」電熔絲。可藉由使用一感測電路來讀取熔絲狀態(即,經程式化或未經程式化)。
在程式化期間,在一指定時段內透過熔絲鏈來施加電流。歸因於電流擁擠及散熱差異,程式化電流使熔絲鏈比相鄰區域更熱以產生一溫度梯度。溫度梯度及載子通量引起電及應力遷移發生且驅動材料(例如矽化物、摻雜劑及多晶矽)遠離熔絲鏈。
程式化一般將電熔絲自一原始電阻轉換成一程式化電阻。可期望程式化電阻比原始電阻高得多(通常高多個數量級)以允許使用一感測電路來可靠地讀取電熔絲。通常將一第一邏輯狀態(例如一邏輯「0」)指派給一未經程式化、低電阻熔絲狀態,且將一第二邏輯狀態(例如一邏輯「1」)指派給經程式化、高電阻熔絲狀態。由一感測電路感測(讀取)電阻之變化以產生一資料位元。
圖1係繪示根據一些實施例之用於形成一記憶體陣列之一佈局結構之一佈局方法100的一流程圖。佈局方法100可由一處理器或手動執行。佈局方法100中之一些操作可手動執行。佈局方法100可經編譯於一電腦可讀程式中。電腦可讀程式可儲存於一記憶體裝置中。處理器可自記憶體裝置讀取或重新載入電腦可讀程式以對記憶體陣列之佈局結構執行佈局方法100。記憶體陣列之佈局結構由複數個儲存單元組成。儲存單元可經預設計且儲存於單元庫中。一般而言,佈局方法100經設計以將儲存單元分別指派給記憶體陣列之複數個字線。明確言之,佈局方法100經設計以在儲存單元之(若干)多晶矽線上安置複數個切割層以切割(若干)多晶矽線,使得各儲存單元可耦合至一對應字線。切割層亦指稱切割多晶矽層(CPO)。
根據一些實施例,佈局方法100包括操作102至106。在操作102中,形成具有複數個列之一記憶體陣列之一佈局結構。各列包括複數個儲存單元。記憶體陣列可為一可熔記憶體陣列。因此,儲存單元可分別包括複數個熔絲。
在操作104中,在記憶體陣列上水平安置複數個字線。明確言之,各字線安置於記憶體陣列中之各兩個相鄰列之間。
在操作106中,在記憶體陣列上垂直安置複數個控制電極用於分別連接複數個列中之複數個儲存單元。各控制電極包括至少一多晶矽線。在此實施例中,各控制電極包括複數個多晶矽線。
在操作108中,針對各字線,在位於字線之上側上之控制電極之一第一部分上安置複數個切割層,使得控制電極之第一部分在製造之後被切割且與字線分離。明確言之,各切割層位於字線之上側與連接至對應控制電極之一對應儲存單元之間。
根據一些實施例,針對控制電極之第一部分中之各控制電極,切割層可安置於控制電極之一部分或全部多晶矽線上。
根據一些實施例,針對一切割層,切割層可安置於控制電極之第一部分中之複數個連續控制電極上。例如,一切割層可安置於儲存單元之兩個或三個連續控制電極上。
在操作110中,針對各字線,在位於字線之下側上之控制電極之一第二部分上安置複數個切割層,使得控制電極之第二部分在製造之後被切割且與字線分離。明確言之,各切割層位於字線之下側與連接至對應控制電極之一對應儲存單元之間。
根據一些實施例,針對控制電極之第二部分中之各控制電極,切割層可安置於控制電極之一部分或全部多晶矽線上。
根據一些實施例,針對一切割層,切割層可安置於控制電極之第二部分中之複數個連續控制電極上。例如,一切割層可安置於儲存單元之兩個或三個連續控制電極上。
另外,針對一字線,控制電極之第一部分可不同於控制電極之第二部分。
根據一些實施例,針對一字線,控制電極之第一部分及控制電極之第二部分分別位於記憶體陣列之不同行上。
根據一些實施例,針對一字線及針對一行,控制電極之第一部分可與控制電極之第二部分部分重疊。
根據操作108及110,一處理器經配置以擾亂或隨機擾亂切割層且將經擾亂切割層安置於儲存單元之控制電極上。切割層經組態以切割控制電極,使得對應儲存單元與字線分離。
當設計記憶體陣列之佈局結構時,可執行一製程以製造佈局結構之一實體記憶體陣列。
當擾亂安置於控制電極上之切割層時,可無規律分佈記憶體陣列中之儲存單元之控制電極,其可防止一人透過逆向工程之方式取得嵌入於記憶體陣列100中之製造商之專用碼或資訊。
根據一些實施例,可由一場效電晶體(FET)形成儲存單元,且將多晶矽線(即,控制電極)安置於場效電晶體之擴散區域或主動區域上用於誘發擴散區域上之一磁場。因此,可將(若干)多晶矽線視作場效電晶體之一閘極端子。
圖2係繪示根據一些實施例之一記憶體陣列之一佈局結構200的一圖式。佈局結構200包括複數個儲存單元202_1_1至202_4_2、複數個切割層204_1至204_4及複數個多晶矽線(或控制電極) 206_1至206_4。儲存單元202_1_1至202_4_2分別耦合至複數個熔絲212_1_1至212_4_2。熔絲分別耦合至儲存單元之對應電晶體之汲極(或源極)。熔絲212_1_1至212_4_2可為金屬熔絲。根據一些實施例,熔絲212_1_1至212_4_2之各者包括一第一襯墊(例如204)、一第二襯墊(例如206)及一鏈路或條帶(例如208)。當製造佈局結構200時且在程式化之前,鏈路208經配置以連接第一襯墊及第二襯墊。第一襯墊及第二襯墊之一者經配置以耦合至儲存單元之對應電晶體之汲極(或源極),且另一襯墊(即,位元線)耦合至感測電路用於輸出資料。在程式化期間,透過鏈路施加電流以破壞或熔斷鏈路以因此改變熔絲之電阻。
另外,切割層204_1至204_4可為用於在製程期間切割其上安置切割多晶矽層之多晶矽層的遮罩。在此實施例中,切割層204_1至204_4係切割多晶矽層。根據一些實施例,切割層204_1位於導電路徑210之上側上且安置於對應儲存單元之多晶矽線206_1上。切割層204_2位於導電路徑210之上側上且安置於對應儲存單元之多晶矽線206_3上。切割層204_3位於導電路徑210之下側上且安置於對應儲存單元之多晶矽線206_2上。切割層204_4位於導電路徑210之下側上且安置於對應儲存單元之多晶矽線206_4上。
圖3係繪示根據一些實施例之一記憶體陣列300的一圖式。記憶體陣列300可為佈局結構200之實體電路。為簡潔起見,圖3中之記憶體陣列300中之一些元件符號經配置以類似於圖2中之佈局結構200之元件符號。記憶體陣列300包括複數個儲存單元302_1_1至302_4_2。儲存單元302_1_1至302_4_1經配置為一第一列,且儲存單元302_1_2至302_4_2經配置為一第二列。導電路徑210水平安置於第一列與第二列之間。
記憶體陣列300進一步包括複數個第一多晶矽線(或控制電極) 306_1、複數個第二多晶矽線306_2、複數個第三多晶矽線306_3、複數個第四多晶矽線306_4、複數個第五多晶矽線306_5、複數個第六多晶矽線306_6、複數個第七多晶矽線306_7及複數個第八多晶矽線306_8。多晶矽線306_1至306_8分別垂直安置於儲存單元302_1_1至302_m_n中。明確言之,切割層204_1經配置以在製程期間切割多晶矽線206_1以形成多晶矽線306_1及306_5。切割層204_2經配置以在製程期間切割多晶矽線206_3以形成多晶矽線306_3及306_7。切割層204_3經配置以在製程期間切割多晶矽線206_2以形成多晶矽線306_2及306_6。切割層204_4經配置以在製程期間切割多晶矽線206_4以形成多晶矽線306_4及306_8。
根據一些實施例,導電路徑210電耦合至多晶矽線306_2、306_4、306_6及306_8,且導電路徑210未耦合至多晶矽線306_1、306_3、306_5及306_7。因此,導電路徑210可為儲存單元302_2_1、302_4_1、302_1_2及302_3_2之字線。當啟用導電路徑210之電壓位準(例如用於N型電晶體之高電壓位準或用於P型電晶體之低電壓位準)時,可由一感測電路選擇及讀出儲存單元302_2_1、302_4_1、302_1_2及302_3_2中之資料(即,邏輯狀態)。換言之,在記憶體陣列300中,由字線(即,210)選擇之儲存單元未安置於字線之相同側上。根據實施例,一些儲存單元(例如302_2_1及302_4_1)安置於字線之上側上,而其他儲存單元(例如302_1_2及302_3_2)安置於字線之下側上。此外,在字線(即,210)之上側上,耦合至字線之儲存單元(例如302_2_1及302_4_1)不是連續儲存單元。儲存單元302_2_1及302_4_1由儲存單元302_3_1分離。在字線(即,210)之下側上,耦合至字線之儲存單元(例如302_1_2及302_3_2)不是連續儲存單元。儲存單元302_1_2及302_3_2由儲存單元302_2_2分離。
因此,在此實施例中,耦合至字線(即,210)之儲存單元302_2_1、302_4_1、302_1_2及302_3_2經配置成一Z字形圖案。儲存單元302_2_1、302_4_1、302_1_2及302_3_2之Z字形配置可防止一人透過逆向工程(例如物理失效分析(PFA))之方式得到嵌入於記憶體陣列300中之製造商之專用碼或資訊。
應注意,儲存單元302_1_1及302_3_1及儲存單元302_2_2及302_4_2可分別由其他字線(圖3中未展示)控制。
圖4係繪示根據一些實施例之一記憶體陣列之一佈局結構400的一圖式。佈局結構400包括複數個儲存單元402_1_1至402_4_4、複數個切割層404_1至404_12及複數個多晶矽線406_1至406_4。儲存單元402_1_1至402_4_4分別耦合至複數個熔絲(例如412)。熔絲分別耦合至儲存單元之對應電晶體之汲極(或源極)。各熔絲之結構類似於熔絲212_1_1至212_4_2之結構,因此,為簡潔起見,此處省略詳細描述。
另外,切割層404_1至404_4經配置以在製程期間切割多晶矽線406_1至406_4,使得耦合至導電路徑408_1之儲存單元形成一第一Z字形圖案。切割層404_5至404_8經配置以在製程期間切割多晶矽線406_1至406_4,使得耦合至導電路徑408_2之儲存單元形成一第二Z字形圖案。切割層404_9至404_12經配置以在製程期間切割多晶矽線406_1至406_4,使得耦合至導電路徑408_3之儲存單元形成一第三Z字形圖案。明確言之,切割層404_1、404_5及404_9安置於多晶矽線406_1上且分別位於導電路徑408_1至408_3之上側上。切割層404_2、404_6及404_10安置於多晶矽線406_3上且分別位於導電路徑408_1至408_3之上側上。切割層404_3、404_7及404_11安置於多晶矽線406_2上且分別位於導電路徑408_1至408_3之下側上。切割層404_4、404_8及404_12安置於多晶矽線406_4上且分別位於導電路徑408_1至408_3之下側上。
圖5係繪示根據一些實施例之一記憶體陣列500的一圖式。記憶體陣列500可為佈局結構400之實體電路。記憶體陣列500包括複數個儲存單元502_1_1至502_m_n。參數「m」及「n」係不小於1之整數。以此實施例為例,參數「m」及「n」係4。儲存單元502_1_1至502_4_1經配置為一第一列,儲存單元502_1_2至502_4_2經配置為一第二列,儲存單元502_1_3至502_4_3經配置為一第三列,且儲存單元502_1_4至502_4_4經配置為一第四列。記憶體陣列500進一步包括複數個導電路徑504_1至504_3。導電路徑504_1水平安置於第一列與第二列之間,導電路徑504_2水平安置於第二列與第三列之間,且導電路徑504_3水平安置於第三列與第四列之間。
在佈局結構400之製程之後,歸因於切割層404_1至404_4,耦合至第一字線(即,504_1)之儲存單元502_2_1、502_4_1、502_1_2及502_3_2形成一第一Z字形圖案(例如圖5中之虛線)。歸因於切割層404_5至404_8,耦合至第二字線(即,504_2)之儲存單元502_2_2、502_4_2、502_1_3及502_3_3形成一第二Z字形圖案。歸因於切割層404_9至404_12,耦合至第三字線(即,504_3)之儲存單元502_2_3、502_4_3、502_1_4及502_3_4形成一第三Z字形圖案。
根據一些實施例,在頂部列(即,第一列)中,儲存單元502_1_1及502_3_1未耦合至字線,因此,儲存單元502_1_1及502_3_1可為記憶體陣列500之虛設單元。類似地,在底部列(即,第四列)中,儲存單元502_2_4及502_4_4未耦合至字線,因此,儲存單元502_2_4及502_4_4亦可為記憶體陣列500之虛設單元。根據一些實施例,虛設單元(即,502_1_1、502_3_1、502_2_4及502_4_4)之熔絲不會在程式化期間熔斷。因此,連接虛設單元之熔絲中之襯墊的鏈路在程式化之後保持完好。
根據一些實施例,切割層404_1至404_12可經配置以切割多晶矽線406_1,406_2、406_3及406_4以形成儲存單元之另一圖案,如圖6中所展示。圖6係繪示根據一些實施例之一記憶體陣列之一佈局結構600的一圖式。佈局結構600包括複數個儲存單元602_1_1至602_4_4。儲存單元602_1_1至602_4_1經配置為一第一列,儲存單元602_1_2至602_4_2經配置為一第二列,儲存單元602_1_3至602_4_3經配置為一第三列,且儲存單元602_1_4至602_4_4經配置為一第四列。佈局結構600進一步包括複數個導電路徑608_1至608_3。導電路徑608_1水平安置於第一列與第二列之間,導電路徑608_2水平安置於第二列與第三列之間,且導電路徑608_3水平安置於第三列與第四列之間。
在此實施例中,切割層604_1、604_5及604_9安置於多晶矽線606_2上且分別位於導電路徑608_1至608_3之上側上。切割層604_2、604_6及604_10安置於多晶矽線606_3上且分別位於導電路徑608_1至608_3之上側上。切割層604_3、604_7及604_11安置於多晶矽線606_1上且分別位於導電路徑608_1至608_3之下側上。切割層604_4、604_8及604_12安置於多晶矽線606_4上且分別位於導電路徑608_1至608_3之下側上。
根據一些實施例,耦合至第一字線(即,608_1)之儲存單元602_1_1、602_2_2,602_3_2及602_4_1經配置為一第一U形圖案(例如圖6中之虛線)。耦合至第二字線(即,608_2)之儲存單元602_1_2、602_2_3、602_3_3及602_4_2經配置為一第二U形圖案。耦合至第三字線(即,608_3)之儲存單元602_1_3、602_2_4、602_3_4及602_4_3經配置為一第三U形圖案。
在上述實施例中,各切割層經配置以切割一個儲存單元之多晶矽線。然而,此並非為本發明實施例之限制。一切割層可經配置以切割一個以上儲存單元之多晶矽線,如圖7中所展示。圖7係繪示根據一些實施例之一記憶體陣列之一佈局結構700的一圖式。佈局結構700包括複數個儲存單元702_1_1至702_4_4。儲存單元702_1_1至702_4_1經配置為一第一列,儲存單元702_1_2至702_4_2經配置為一第二列,儲存單元702_1_3至702_4_3經配置為一第三列,且儲存單元702_1_4至702_4_4經配置為一第四列。記憶體陣列700進一步包括複數個導電路徑708_1至708_3。導電路徑708_1水平安置於第一列與第二列之間,導電路徑708_2水平安置於第二列與第三列之間,且導電路徑708_3水平安置於第三列與第四列之間。
在此實施例中,切割層704_1安置於多晶矽線706_1及706_2上且位於導電路徑708_1之上側上。切割層704_2安置於多晶矽線706_3及706_4上且位於導電路徑708_1之下側上。切割層704_3安置於多晶矽線706_1、706_2及706_3上且位於導電路徑708_2之上側上。切割層704_4安置於多晶矽線706_4上且位於導電路徑708_2之下側上。切割層704_5安置於多晶矽線706_1、706_2、706_3及706_4上且位於導電路徑708_3之上側上。
根據一些實施例,在一記憶體陣列中,切割層704_1至704_5可經隨機選擇且安置於適當位置上用於切割多晶矽線以形成儲存單元之一特定圖案。接著,可無規律分佈記憶體陣列中之儲存單元之控制電極,且可防止一人透過逆向工程之方式得到嵌入於記憶體陣列中之製造商之專用碼或資訊。應注意,特定圖案係製造商已知之一圖案。
在圖7之實施例中,一切割層經配置以切割一個以上儲存單元之多晶矽線。然而,此並非為本發明實施例之限制。一切割層可經配置以切割一儲存單元之多晶矽線之一部分,如圖8中所展示。多晶矽線之部分可為一儲存單元之奇數或偶數個多晶矽線。圖8係繪示根據一些實施例之一記憶體陣列之一佈局結構800的一圖式。佈局結構800包括複數個儲存單元802_1_1至802_2_2。儲存單元802_1_1至802_2_1經配置為一第一列,且儲存單元802_1_2至802_2_2經配置為一第二列。記憶體陣列800進一步包括複數個導電路徑808_1至808_2。導電路徑808_1水平安置於第一列與第二列之間,且導電路徑808_2水平安置於第二列之底部上。
在此實施例中,切割層804_1安置於儲存單元802_1_1之多晶矽線806_1及806_2上且位於導電路徑808_1之上側上。切割層804_2安置於儲存單元802_2_1之多晶矽線806_5及806_6上且位於導電路徑808_1之上側上。切割層804_3安置於儲存單元802_1_1之多晶矽線806_3及806_4上且位於導電路徑808_1之下側上。切割層804_4安置於儲存單元802_2_1之多晶矽線806_7及806_8上且位於導電路徑808_1之下側上。
切割層804_5安置於儲存單元802_1_2之多晶矽線806_1及806_2上且位於導電路徑808_2之上側上。切割層804_6安置於儲存單元802_2_2之多晶矽線806_5及806_6上且位於導電路徑808_2之上側上。切割層804_7安置於儲存單元802_1_2之多晶矽線806_3及806_4上且位於導電路徑808_2之下側上。切割層804_8安置於儲存單元802_2_2之多晶矽線806_7及806_8上且位於導電路徑808_2之下側上。
例如,在製造之後,多晶矽線806_1及806_2與導電路徑808_1斷接,而多晶矽線806_3及806_4連接至導電路徑808_1。
在此實施例中,一切割層經配置以切割一儲存單元之兩個多晶矽線。然而,此並非為本發明實施例之一限制。一切割層可經配置以切割一儲存單元之一個、兩個、三個或四個多晶矽線。此外,切割層804_1至804_8可經配置以隨機切割多晶矽線806_1至806_8以形成儲存單元之一特定圖案。應注意,特定圖案係製造商已知之一圖案。
根據一些實施例,圖6中所展示之切割層之類型、圖7中所展示之切割層之類型及圖8中所展示之切割層之類型可經選擇及安置於一記憶體陣列中之多晶矽線上以形成儲存單元之一不規則圖案。
簡言之,在本發明實施例中,一記憶體陣列中之一列之儲存單元不耦合至一字線之相同側。針對記憶體陣列中之一字線,儲存單元之一部分可安置於字線之上側上,而儲存單元之其他部分可安置於字線之下側上。換言之,可無規律分佈記憶體陣列中之儲存單元之控制電極。因此,可防止一人透過逆向工程之方式得到嵌入於記憶體陣列中之製造商之專用碼或資訊,且可提高記憶體陣列之安全性。
圖9係根據一實施例之一積體電路設計及模型化系統900之一功能方塊圖。積體電路設計及模型化系統900包含一第一電腦系統910、一第二電腦系統920、一網路儲存裝置930及連接第一電腦系統910、第二電腦系統920及網路儲存裝置930之一網路940。在一些實施例中,省略第二電腦系統920、儲存裝置930及網路940之一或多者。在一些實施例中,第一電腦系統910、第二電腦系統920及/或儲存裝置930之兩者或更多者經組合成一單一電腦系統。
第一電腦系統910包含與一非暫時性電腦可讀儲存媒體914通信耦合之一硬體處理器912,非暫時性電腦可讀儲存媒體914編碼有(即,儲存)一所產生之積體佈局914a、一電路設計914b、一電腦程式碼914c (即,一組可執行指令)及具有本文中所描述之佈局圖案之一標準單元庫914d。處理器912與電腦可讀儲存媒體914電及通信耦合。處理器912經組態以執行編碼於電腦可讀儲存媒體914中之指令組914c以引起電腦910可用作一放置及路由工具以基於標準單元庫914d來產生一佈局設計。處理器912亦經組態以執行編碼於電腦可讀儲存媒體914中之指令組914c以引起電腦910執行佈局方法100之操作102至106。
在一些實施例中,標準單元庫914d經儲存於一非暫時性儲存媒體而非儲存媒體914中。在一些實施例中,標準單元庫914d經儲存於網路儲存裝置930或第二電腦系統920中之一非暫時性儲存媒體中。在此情況中,標準單元庫914d可由處理器912透過網路存取。
在一些實施例中,處理器912係一中央處理單元(CPU)、一多處理器、一分佈式處理系統、一專用積體電路(ASIC)及/或一適合處理單元。
在一些實施例中,電腦可讀儲存媒體914係一電子、磁性、光學、電磁、紅外線及/或半導體系統(或設備或裝置)。例如,電腦可讀儲存媒體914包含一半導體或固態記憶體、一磁帶、一可抽換電腦磁碟、一隨機存取記憶體(RAM)、一唯讀記憶體(ROM)、一剛性磁碟及/或一光碟。在使用光碟之一些實施例中,電腦可讀儲存媒體914包含一光碟-唯讀記憶體(CD-ROM)、一讀/寫光碟(CD-R/W)及/或一數位視訊光碟(DVD)。
在至少一些實施例中,電腦系統910包含一輸入/輸出介面916及一顯示單元917。輸入/輸出介面916耦合至控制器912且允許電路設計者操縱第一電腦系統910。在至少一些實施例中,顯示單元917依一即時方式顯示執行放置及路由工具914a之狀態且提供一圖形使用者介面(GUI)。在至少一些實施例中,輸入/輸出介面916及顯示器917允許一操作者依一互動方式操作電腦系統910。
應注意,上述實施例中所提及之術語「金屬」僅為一例示性導電材料,且此並非為本發明實施例之一限制。
在一些實施例中,本揭露提供一種佈局方法。該佈局方法包括:形成具有一第一列及一第二列之一記憶體陣列之一佈局結構,其中該第一列及該第二列之各者包括複數個儲存單元;在該第一列與該第二列之間安置一字線;跨該字線安置複數個控制電極用於分別連接該第一列之該複數個儲存單元及該第二列之該複數個儲存單元;在位於該字線之一第一側上之該複數個控制電極之一第一控制電極上安置一第一切割層;及在位於該字線之一第二側上之該複數個控制電極之一第二控制電極上安置一第二切割層;其中該字線之該第一側與該字線之該第二側對置。
在一些實施例中,本揭露提供一種一記憶體陣列之佈局結構。該佈局結構包括一第一列及一第二列、一字線、複數個控制電極、一第一切割層及一第二切割層。該第一列及該第二列之各者包括複數個儲存單元。該字線安置於該第一列與該第二列之間。該複數個控制電極跨該字線配置以分別連接該第一列之該複數個儲存單元及該第二列之該複數個儲存單元。該第一切割層位於該字線之一第一側上且安置於該複數個控制電極之一第一控制電極上。該第二切割層位於該字線之一第二側上且安置於該複數個控制電極之一第二控制電極上。該字線之該第一側與該字線之該第二側對置。
在一些實施例中,本揭露提供一種記憶體陣列。該記憶體陣列包括一第一列及一第二列、一字線、一第一控制電極及一第二控制電極。該第一列及該第二列之各者包括複數個儲存單元。該字線安置於該第一列與該第二列之間。該第一控制電極耦合至該字線之一第一側及該第一列之一第一儲存單元。該第二控制電極耦合至該字線之一第二側及該第二列之一第二儲存單元。該字線之該第一側與該字線之該第二側對置。
上文概述若干實施例之特徵,使得熟習技術者可較佳理解本揭露之態樣。熟習技術者應瞭解,其可易於將本揭露用作用於設計或修改用於實施相同目的及/或達成本文中所引入之實施例之相同優點之其他程序及結構之一基礎。熟習技術者亦應意識到,此等等效建構不應背離本揭露之精神及範疇,且其可在不背離本揭露之精神及範疇之情況下對本文作出各種改變、替換及更改。
100:佈局方法
102:操作
104:操作
106:操作
108:操作
110:操作
200:佈局結構
202_1_1至202_4_2:儲存單元
204:第一襯墊
204_1至204_4:切割層
206:第二襯墊
206_1至206_4:多晶矽線
208:鏈路/條帶
210:導電路徑
212_1_1至212_4_2:熔絲
300:記憶體陣列
302_1_1至302_4_2:儲存單元
306_1至306_8:多晶矽線
400:佈局結構
402_1_1至402_4_4:儲存單元
404_1至404_12:切割層
406_1至406_4:多晶矽線
408_1至408_3:導電路徑
500:記憶體陣列
502_1_1至502_m_n:儲存單元
504_1至504_3:導電路徑
600:佈局結構
602_1_1至602_4_4:儲存單元
604_1至604_12:切割層
606_1至606_4:多晶矽線
608_1至608_3:導電路徑
700:佈局結構/記憶體陣列
702_1_1至702_4_4:儲存單元
704_1至704_5:切割層
706_1至706_4:多晶矽線
708_1至708_3:導電路徑
800:佈局結構/記憶體陣列
802_1_1至802_2_2:儲存單元
804_1至804_8:切割層
806_1至806_8:多晶矽線
808_1至808_2:導電路徑
900:積體電路設計及模型化系統
910:第一電腦系統
912:硬體處理器/控制器
914:電腦可讀儲存媒體
914a:所產生之積體佈局/放置及路由工具
914b:電路設計
914c:電腦程式碼/指令組
914d:標準單元庫
916:輸入/輸出介面
917:顯示單元/顯示器
920:第二電腦系統
930:網路儲存裝置
940:網路
自結合附圖閱讀之以下詳細描述最佳理解本揭露之態樣。應注意,根據行業標準做法,各種構件未按比例繪製。實際上,為使討論清楚,可任意增大或減小各種構件之尺寸。
圖1係繪示根據一些實施例之用於形成一記憶體陣列之一佈局結構之一佈局方法的一流程圖。
圖2係繪示根據一些實施例之一記憶體陣列之一佈局結構的一圖式。
圖3係繪示根據一些實施例之一記憶體陣列的一圖式。
圖4係繪示根據一些實施例之一記憶體陣列之一佈局結構的一圖式。
圖5係繪示根據一些實施例之一記憶體陣列的一圖式。
圖6係繪示根據一些實施例之一記憶體陣列之一佈局結構的一圖式。
圖7係繪示根據一些實施例之一記憶體陣列之一佈局結構的一圖式。
圖8係繪示根據一些實施例之一記憶體陣列之一佈局結構的一圖式。
圖9係根據一實施例之一積體電路設計及一模型化系統之一功能方塊圖。
210:導電路徑
300:記憶體陣列
302_1_1至302_4_2:儲存單元
306_1至306_8:多晶矽線
Claims (1)
- 一種佈局方法,其包括: 形成具有一第一列及一第二列之一記憶體陣列之一佈局結構,其中該第一列及該第二列之各者包括複數個儲存單元; 在該第一列與該第二列之間安置一字線; 跨該字線安置複數個控制電極用於分別連接該第一列之該複數個儲存單元及該第二列之該複數個儲存單元; 在位於該字線之一第一側上之該複數個控制電極之一第一控制電極上安置一第一切割層;及 在位於該字線之一第二側上之該複數個控制電極之一第二控制電極上安置一第二切割層; 其中該字線之該第一側與該字線之該第二側對置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/509,524 | 2019-07-12 | ||
US16/509,524 US10878930B1 (en) | 2019-07-12 | 2019-07-12 | Layout structure of memory array |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202103174A true TW202103174A (zh) | 2021-01-16 |
TWI793400B TWI793400B (zh) | 2023-02-21 |
Family
ID=74039890
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109104802A TWI793400B (zh) | 2019-07-12 | 2020-02-14 | 記憶體陣列的佈局結構 |
Country Status (3)
Country | Link |
---|---|
US (3) | US10878930B1 (zh) |
CN (1) | CN112216314A (zh) |
TW (1) | TWI793400B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10878930B1 (en) * | 2019-07-12 | 2020-12-29 | Taiwan Semiconductor Manufacturing Company Ltd. | Layout structure of memory array |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4726292B2 (ja) * | 2000-11-14 | 2011-07-20 | ルネサスエレクトロニクス株式会社 | 薄膜磁性体記憶装置 |
JP3908685B2 (ja) * | 2003-04-04 | 2007-04-25 | 株式会社東芝 | 磁気ランダムアクセスメモリおよびその書き込み方法 |
JP3813942B2 (ja) * | 2003-04-25 | 2006-08-23 | 株式会社東芝 | 磁気ランダムアクセスメモリ |
US20060139995A1 (en) * | 2004-12-28 | 2006-06-29 | Ali Keshavarzi | One time programmable memory |
US7894248B2 (en) * | 2008-09-12 | 2011-02-22 | Grandis Inc. | Programmable and redundant circuitry based on magnetic tunnel junction (MTJ) |
US8508971B2 (en) * | 2011-11-08 | 2013-08-13 | Wafertech, Llc | Semiconductor device with one-time programmable memory cell including anti-fuse with metal/polycide gate |
US9324457B2 (en) * | 2014-03-12 | 2016-04-26 | Kabushiki Kaisha Toshiba | Nonvolatile memory |
US10014066B2 (en) * | 2015-11-30 | 2018-07-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Anti-fuse cell structure including reading and programming devices with different gate dielectric thickness |
CA2952941C (en) * | 2016-01-08 | 2018-12-11 | Sidense Corp. | Puf value generation using an anti-fuse memory array |
US10878930B1 (en) * | 2019-07-12 | 2020-12-29 | Taiwan Semiconductor Manufacturing Company Ltd. | Layout structure of memory array |
-
2019
- 2019-07-12 US US16/509,524 patent/US10878930B1/en active Active
-
2020
- 2020-02-14 TW TW109104802A patent/TWI793400B/zh active
- 2020-04-27 CN CN202010342168.6A patent/CN112216314A/zh active Pending
- 2020-12-15 US US17/123,039 patent/US11250923B2/en active Active
-
2022
- 2022-01-03 US US17/567,705 patent/US11842781B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US11250923B2 (en) | 2022-02-15 |
US20210012846A1 (en) | 2021-01-14 |
US20210104287A1 (en) | 2021-04-08 |
TWI793400B (zh) | 2023-02-21 |
US10878930B1 (en) | 2020-12-29 |
US11842781B2 (en) | 2023-12-12 |
CN112216314A (zh) | 2021-01-12 |
US20220122681A1 (en) | 2022-04-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11094701B2 (en) | Layout structure of storage cell and method thereof | |
CN104396014B (zh) | 以反熔丝为特征的集成电路器件及其制造方法 | |
JP3515556B2 (ja) | プログラマブル素子、プログラマブル回路及び半導体装置 | |
US10090059B2 (en) | One time programmable memory and a data writing method thereof | |
TWI489475B (zh) | 阻擋記憶體陣列中的漏電流 | |
JP2009117461A (ja) | アンチヒューズ素子、およびアンチヒューズ素子の設定方法 | |
TWI452664B (zh) | Semiconductor device and manufacturing method thereof | |
JP5590842B2 (ja) | 半導体記憶装置および半導体記憶装置の制御方法 | |
JP2008085342A (ja) | 集積回路を識別および/またはプログラムするための方法 | |
JP2008526007A (ja) | アンチフューズセル及びその製造方法 | |
JP4524176B2 (ja) | 電子デバイスの製造方法 | |
KR20140010273A (ko) | 반도체 소자의 안티퓨즈, 그 반도체 소자를 포함하는 반도체 모듈 및 시스템 그리고 그 안티퓨즈 형성 방법 | |
US20150228436A1 (en) | Fuses and fuse programming methods | |
TWI793400B (zh) | 記憶體陣列的佈局結構 | |
US20150206595A1 (en) | Antifuse array architecture | |
JP2008053323A (ja) | 半導体装置およびその製造方法 | |
KR102331812B1 (ko) | 이퓨즈 | |
KR102037696B1 (ko) | 이-퓨즈 어레이 회로 | |
KR102031155B1 (ko) | 이-퓨즈 어레이 회로 | |
JP5492929B2 (ja) | 半導体装置の製造方法 | |
KR101150495B1 (ko) | 반도체 소자의 퓨즈 | |
KR20120002750A (ko) | 반도체 소자의 안티 퓨즈 | |
TW202141760A (zh) | 記憶體單元以及形成記憶體單元的方法 | |
KR20110109548A (ko) | 반도체 소자의 안티퓨즈 및 그의 형성 방법 |