TW201933641A - 多晶-絕緣體-多晶(pip)電容器 - Google Patents

多晶-絕緣體-多晶(pip)電容器 Download PDF

Info

Publication number
TW201933641A
TW201933641A TW107111648A TW107111648A TW201933641A TW 201933641 A TW201933641 A TW 201933641A TW 107111648 A TW107111648 A TW 107111648A TW 107111648 A TW107111648 A TW 107111648A TW 201933641 A TW201933641 A TW 201933641A
Authority
TW
Taiwan
Prior art keywords
capacitor
gate
stack
control gate
sidewall
Prior art date
Application number
TW107111648A
Other languages
English (en)
Other versions
TWI701853B (zh
Inventor
蔡新樹
學深 陳
Original Assignee
新加坡商格羅方德半導體私人有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新加坡商格羅方德半導體私人有限公司 filed Critical 新加坡商格羅方德半導體私人有限公司
Publication of TW201933641A publication Critical patent/TW201933641A/zh
Application granted granted Critical
Publication of TWI701853B publication Critical patent/TWI701853B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/42Simultaneous manufacture of periphery and memory cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • H01L29/42328Gate electrodes for transistors with a floating gate with at least one additional gate other than the floating gate and the control gate, e.g. program gate, erase gate or select gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

揭示數種裝置及用於形成裝置之方法。製備具有記憶體區及電容器區的基板。分離式非揮發性記憶體(NVM)單元可形成於該記憶體區中且電容器可形成於電容器區中。該分離式NVM單元及該電容器形成為具有相同的閘極電極及介電層。該電容器可為可包括第一及第二電容器控制閘極堆疊或電容器板的多晶-絕緣體-多晶(PIP)。關於電容器控制閘極堆疊,該電容器被整合至該裝置而不需要額外遮罩。關於電容器板,在只用一個額外遮罩的情況下,將該電容器整合至該裝置。

Description

多晶-絕緣體-多晶(PIP)電容器
本揭示內容係有關於半導體裝置的領域。具體而言,本揭示內容係有關於多晶-絕緣體-多晶(PIP)電容器。
分離式閘極(split gate)非揮發性記憶體(NVM)積體電路(IC)已實現用於代碼及資料儲存應用的廣泛採用。分離式閘極NVM電路的重要方面是其效能,包括耐久性(程式化或寫入/抹除周期的次數)以及在寫入/抹除循環後的資料保存。例如,分離式閘極嵌入式快閃記憶技術有範圍廣泛的嵌入式非揮發性應用,其要求極高的耐久性及低耗電量。
另一方面,電容器也廣泛使用於IC。例如金屬-絕緣體-金屬(MIM)電容器、堆疊式金屬(MOM)電容器或PIP電容器的習知電容器已被嵌入NVM IC。不過,嵌入此類習知電容器需要多個額外遮罩且對於例如5V的高電壓(HV)電容器應用沒有幫助。此外,此類電容器常有大佔用面積(footprint)。例如,MOM電容器使用金屬間介電質(IMD)的低k介電質用作電容器介電質。 使用低k介電質需要較大的間隔體,特別是對於HV應用。這會不合意地增加電容器或裝置的佔用面積。此外,這些各種缺點會增加總製造成本。
本揭示內容係針對具有嵌入式電容器而不需要額外遮罩的成本效益IC,這對有較小佔用面積的HV應用是有益的。
本揭示內容的具體實施例大體有關於半導體裝置。在一具體實施例中,揭示一種裝置。該裝置包括:基板,其具有設置在該基板之表面上的電容器隔離區,以及設置在該電容器隔離區上的電容器。該電容器包括:第一電容器控制閘極堆疊,第一電容器側壁介電層,電容器閘極,以及控制閘極電極。該第一電容器控制閘極堆疊包括第一及第二控制閘極堆疊側壁。該第一電容器控制閘極堆疊包括在控制閘極上方的硬遮罩,該第一電容器控制閘極堆疊用作記憶體單元(memory cell)之儲存閘極(storage gate)的上部。該第一電容器側壁介電層設置在該第一控制閘極堆疊側壁上。該電容器閘極包括第一及第二電容器閘極側壁,該電容器閘極設置為鄰接於該第一電容器控制閘極堆疊,該第一電容器閘極側壁抵接該第一電容器側壁介電層,該電容器閘極用作該記憶體單元的存取閘極(access gate)。該電容器控制閘極堆疊之該控制閘極電極用作該電容器的第一電容器板。該電容器閘極用 作該電容器的第二板,以及該第一電容器側壁介電層用作在該第一及該第二電容器板之間的電容器介電質。
在另一具體實施例中,揭示一種裝置。該裝置包括:基板,其具有設置在該基板之表面上的電容器隔離區;以及電容器,設置在該電容器隔離區上。該電容器包括:第一電容器電極層,設置在該電容器隔離層上;電容器介電層,設置在該第一電容器電極層上;以及第二電容器電極層,設置在該電容器介電層上。該第一電容器電極層為在記憶體區中用作記憶體單元之存取閘極之第一存取閘極電極層且在邏輯區中用作邏輯閘極之邏輯閘極電極的第一電極層。該第二電容器電極層為用作該存取閘極之第二存取閘極電極層的第二電極層。該電容器介電層在該邏輯區中設置於該第一及該第二電極層之間用作虛擬介電質,以促進移除在該邏輯區中的該第二電極層。
在另一具體實施例中,描述一種形成裝置之方法。該方法包括:提供基板,其具有設置在該基板之表面上的電容器隔離區,以及在該電容器隔離區上形成電容器。形成有第一及第二控制閘極堆疊側壁的第一電容器控制閘極堆疊。該第一電容器控制閘極堆疊包括在控制閘極上方的硬遮罩,同時該第一電容器控制閘極堆疊用作記憶體單元之儲存閘極的上部。在該第一控制閘極堆疊側壁上形成第一電容器側壁介電層。此外,有第一及第二電容器閘極側壁的電容器閘極形成為鄰接於該第一電容器控制閘極堆疊,其中該第一電容器閘極側壁抵接該第一電容 器側壁介電層,以及該電容器閘極用作該記憶體單元的存取閘極。該電容器控制堆疊的控制閘極電極用作該電容器的第一電容器板,該電容器閘極用作該電容器的第二板,以及該第一電容器側壁介電層用作在該第一及該第二電容器板之間的電容器介電質。
通過參考以下說明及附圖可明白揭示於本文之具體實施例的以上及其他優點及特徵。此外,應瞭解,描述於本文之各種具體實施例的特徵彼此不互斥而且可存在於各種組合及排列中。
100‧‧‧裝置
101‧‧‧基板
102‧‧‧第一裝置區、裝置區
104‧‧‧摻雜井
106‧‧‧第二裝置區、電容器區
108‧‧‧裝置隔離區
109‧‧‧電容器隔離區
110‧‧‧記憶體單元對、記憶體單元
115‧‧‧電容器
120‧‧‧閘極
122‧‧‧第一源極/汲極區、第一S/D區、S/D區、第一極性類型摻雜S/D區
124‧‧‧第二源極/汲極區、第二S/D區、S/D區、源極區
130‧‧‧第一閘極、儲存閘極
131‧‧‧浮動閘極、浮動閘極層
132‧‧‧浮動閘極介電質
134‧‧‧浮動閘極電極、電極層
135‧‧‧控制閘極、控制閘極層
136‧‧‧控制閘極介電質、控制閘極介電層
138‧‧‧控制閘極電極、電極層、第一多晶層
139‧‧‧介電質硬遮罩層、硬遮罩層、下硬遮罩層、下遮罩層、硬遮罩、電容器介電質、電容器介電層
140‧‧‧第二閘極、存取閘極
142‧‧‧存取閘極介電質、存取閘極氧化物
144‧‧‧存取閘極電極
147‧‧‧硬遮罩堆疊
148‧‧‧蝕刻止擋襯墊、蝕刻止擋層、第二多晶層
149‧‧‧上硬遮罩層、上遮罩層
150‧‧‧第三閘極、抹除閘極
152‧‧‧抹除閘極介電質
160‧‧‧第一上側壁介電質堆疊、第一上儲存閘極側壁、第一儲存閘極側壁O/N/O堆疊、儲存閘極介電質側壁堆疊、第一儲存閘極側壁堆疊、第一上儲存閘極堆疊
161‧‧‧第二上側壁介電質堆疊、第二上儲存閘極側壁、第二儲存閘極側壁O/N/O堆疊、儲存閘極側壁間隔體堆疊、第二儲存閘極側壁堆疊、第二上儲存閘極堆疊
162‧‧‧第一上介電質側壁間隔體、第一上側壁間隔體、第一上側壁介電質堆疊、第一介電質側壁間隔體、第一側壁間隔體
163‧‧‧第二上介電質側壁間隔體、第二上側壁間隔體、第二上側壁介電質堆疊、第二介電質側壁間隔體、第二側壁間隔體
164‧‧‧外儲存閘極介電質間隔體、儲存閘極介電質間隔體、外側壁間隔體、外介電質間隔體、側壁間隔體、HTO側壁間隔體
165‧‧‧穿隧介電層、側面穿隧介電層、側面穿隧介電質氧化物層
168‧‧‧介電質存取閘極間隔體、間隔體、介電質偏移間隔體
169‧‧‧介電層
171‧‧‧控制閘極堆疊、電容器控制閘極堆疊
1711‧‧‧第一電容器控制閘極堆疊、控制閘極堆疊、第一控制閘極堆疊、第一閘極堆疊、電容器控制閘極堆疊
1712‧‧‧第二控制閘極堆疊、控制閘極堆疊、第二閘極堆疊、電容器控制閘極堆疊
180‧‧‧第二電容器閘極、電容器閘極
181‧‧‧雙多晶堆疊
182‧‧‧第二電容器閘極介電質
184‧‧‧第二電容器閘極電極
186‧‧‧第一多晶層、底部電容器板
187‧‧‧電容器介電層、電容器介電質
188‧‧‧第二多晶層、頂部電容器板、第二閘極電極層
190‧‧‧第一控制閘極側壁介電質堆疊、第一介電質側壁間隔體、第一控制閘極側壁堆疊
191‧‧‧第二控制閘極側壁介電質堆疊、第二介電質側壁間隔體、第二側壁介電質堆疊、第二控制閘極側壁堆疊、
200‧‧‧裝置
247‧‧‧第一閘極電極層
248‧‧‧第二閘極電極層
300‧‧‧裝置
BL‧‧‧共用位元線
CA‧‧‧接觸層級
CGL1‧‧‧第一控制閘極線
CGL2‧‧‧第二控制閘極線
EGL‧‧‧抹除閘極線
M1‧‧‧第一金屬層級
M2‧‧‧第二金屬層級
SL‧‧‧源極線
Vt‧‧‧閘極臨界電壓
WL1‧‧‧第一字元線
WL2‧‧‧第二字元線
併入專利說明書且形成彼之一部分的附圖圖解說明本揭示內容的較佳具體實施例,且與說明一起用來解釋揭示內容之各種具體實施例的原理,其中類似的元件用相同的元件符號表示。
第1a圖至第1b圖的簡化橫截面圖圖示裝置的具體實施例;第2a圖至第2g圖圖示用於形成裝置之製程的具體實施例;以及第3a圖至第3c圖圖示用於形成裝置之製程的另一具體實施例。
本揭示內容的具體實施例大體有關於裝置,例如,半導體裝置或積體電路(IC)。具體而言,該等IC大體包括嵌有電容器的NVM IC。例如,該等電容器為多 晶-絕緣體-多晶(PIP)電容器。該等電容器可應用於高電壓應用,例如5V。該等IC可用於各種應用,包括RF及混合訊號應用。其他類型的IC應用也可能有用。例如,該等裝置或IC可併入或使用於各種消費者或商用產品。
第1a圖的簡化橫截面圖圖示裝置100的具體實施例。該裝置包括基板101。例如,該基板可為矽基板。該基板可輕度摻雜p型摻雜物。也可使用其他類型的半導體基板。例如,該基板可為矽鍺或絕緣體上覆矽(SOI)以及固有或摻有其他類型之摻雜物或摻雜物濃度者。
可製備有第一及第二裝置區102及106的基板。例如,該第一裝置區可為含有數個記憶體單元的記憶體區。如圖示,該記憶體區包括該裝置的記憶體單元對(memory cell pair)110。該記憶體區可稱為陣列區。該第二區可為具有電容器115的電容器區。應瞭解,該記憶體區可包括許多記憶體單元且該電容器區可包括附加電容器。取決於應用,電容器可形成於相同及/或不同的電容器隔離區中。提供備有其他附加類型之區域(未圖示)的基板也可能有用。例如,該基板可包括用於其他類型之邏輯電路的邏輯區。取決於裝置或IC的類型,該基板也可包括用於其他類型之電路的區域。例如,該邏輯區可包括用於高電壓(HV)、中電壓(MV)及低電壓(LV)裝置的子區。
在一具體實施例中,該等記憶體單元為NVM記憶體單元。提供其他類型的記憶體單元也可能有用。該對記憶體單元可為一記憶體單元直行的相鄰記憶體單元。該陣列區的記憶體單元可排成數行及數列以形成記憶體陣列。可將該陣列組配成有數個子陣列或區段。
該陣列區可包括有第二極性類型摻雜物的摻雜井(doped well)104。可中度或重度摻雜該摻雜井。提供有其他摻雜物濃度的摻雜井也可能有用。該摻雜井可為記憶體單元陣列區的共用摻雜井。在一具體實施例中,以陣列井偏壓(Vbias)偏壓該陣列井。在一具體實施例中,Vbias約為0V。該第二極性類型摻雜井用作第一極性類型記憶體單元的井。在一具體實施例中,該第二極性類型為p型。例如,該p型摻雜井用作n型記憶體單元的井。提供n型摻雜井也可能有用。例如,n型摻雜井用作p型記憶體單元的井。p型摻雜物可包括硼(B)、鋁(Al)、銦(In)或彼等之組合,同時n型摻雜物可包括磷(P)、砷(As)、銻(Sb)或彼等之組合。
該基板可包括裝置隔離區108以按需要使主動裝置區與其他主動裝置區隔離。例如,隔離區可用來隔離記憶體單元的橫列及直行。例如,該等隔離區為淺溝槽隔離(STI)區。其他類型的隔離區也可能有用。
記憶體單元包括具有閘極120的單元電晶體。在一具體實施例中,閘極120為分離式閘極。例如,該分離式閘極包括第一及第二閘極130及140。該分離式 閘極設置在第一及第二源極/汲極區122、124之間。第一S/D區122設置為鄰接於分離式閘極的第一側且第二S/D區124設置為鄰接於分離式閘極的第二側。
第一閘極130可用作儲存閘極。該儲存閘極包括設置在浮動閘極131上的控制閘極135。浮動閘極131設置在基板上且包括設置在浮動閘極介電質132上的浮動閘極電極134。浮動閘極電極134可為多晶矽且浮動閘極介電質132可為熱氧化物(thermal oxide)。至於控制閘極135,它包括在控制閘極介電質136上的控制閘極電極138。控制閘極電極138可為多晶矽且控制閘極介電質136可為氧化物/氮化物/氧化物(ONO)堆疊。控制閘極介電質136用作阻擋介電質(blocking dielectric)以用於防止浮動閘極中所儲存的電荷滲入控制閘極。介電質硬遮罩層139可設置在儲存閘極上。例如,硬遮罩層139設置在控制閘極135上。例如,硬遮罩139可為氧化矽。其他合適類型的硬遮罩或介電質材料也可能有用。硬遮罩層139可為有多個遮罩層之遮罩堆疊的殘餘下遮罩層。例如,該遮罩堆疊可包括被蝕刻止擋層分離的下、上遮罩層。
如圖示,儲存閘極130的下部比儲存閘極的上部寬。在一具體實施例中,該下部包括浮動閘極131。例如,該下部包括浮動閘極介電質132及浮動閘極電極134。該上部包括控制閘極135及硬遮罩139。例如,該上部包括控制閘極介電質136、控制閘極電極138及硬遮 罩139。在一具體實施例中,在鄰接第二S/D區之第二側上的第一上儲存閘極側壁比在接近第一S/D區之第一側上的第二上儲存閘極側壁有更多偏移。其他的組構也可能有用。
上側壁介電質堆疊設置在該儲存閘極的側壁上。例如,第一及第二上側壁介電質堆疊160及161形成於第一及第二上儲存閘極側壁上。上側壁介電質堆疊包括在第一及第二上儲存閘極側壁160及161上的第一及第二上介電質側壁間隔體162及163。第一上側壁間隔體162可為高溫氧化物(HTO)間隔體。至於第二上側壁間隔體163,它可為氮化物間隔體。如圖示,該HTO間隔體可呈L形。例如,該氮化物間隔體的底部設置在L形HTO間隔體上。第一上側壁間隔體162的厚度可約為100埃且第二上側壁間隔體163的厚度可等於150埃。其他的厚度也可能有用。
在一具體實施例中,外儲存閘極介電質間隔體164設置在該第一儲存閘極側壁上。該儲存閘極介電質間隔體延伸該儲存閘極的高度。例如,該儲存閘極介電質間隔體設置在該第一儲存閘極側壁的上、下部上。如圖示,該儲存閘極介電質間隔體164設置在該第一上側壁介電質堆疊及該浮動閘極的第一側上。該外介電質側壁間隔體可為氧化物間隔體。在一具體實施例中,該外介電質側壁間隔體為HTO間隔體。在一具體實施例中,外側壁間隔體164與第一上側壁介電質堆疊162及163形成第一 儲存閘極側壁O/N/O堆疊160。該外儲存閘極介電質間隔體的厚度可約為120埃。其他的厚度也可能有用。
在一具體實施例中,穿隧介電層165設置在該第二儲存閘極側壁上。該穿隧介電層延伸該儲存閘極的高度。例如,該穿隧介電層設置在該第二儲存閘極側壁的上、下部上。如圖示,穿隧介電層165設置在第一上側壁介電質堆疊及該浮動閘極的第二側上。該穿隧介電層用作第二側浮動閘極介電質。該穿隧介電層可為氧化物層。在一具體實施例中,該穿隧介電層為HTO層。該穿隧介電層的厚度可約為120埃。其他的厚度也可能有用。在一具體實施例中,穿隧介電層165與第二上側壁介電質堆疊162及163形成第二儲存閘極側壁O/N/O堆疊161。
至於第二閘極140,它用作存取閘極。該第二閘極在基板上設置為鄰接於該儲存閘極的第一側。例如,該第二閘極設置為鄰接於第一閘極130及第一S/D區122。該第二或存取閘極包括在存取閘極介電質142上方的存取閘極電極144。存取閘極電極144可為多晶矽且存取閘極介電質142可為熱氧化物。存取閘極140用儲存閘極介電質側壁堆疊160與儲存閘極130隔離。
至於S/D區122及124,它們為重度摻雜的第一極性類型摻雜區。例如,第一極性類型摻雜S/D區122用於第一極性類型單元電晶體。在一具體實施例中,該第一極性類型為用於n型單元電晶體的n型。提供用於p型單元電晶體的p型S/D區也可能有用。在一具體實施 例中,第二S/D區124用作記憶體單元的源極線(source line)。例如,該第二S/D區為一記憶體單元橫列的共用S/D區。第二S/D區124可具有與第一S/D區122不同的深度。第一及第二S/D區122及124也可具有不同的摻雜物濃度。例如,該第一及該第二S/D區可用個別的製程形成。
第三閘極150設置在第二S/D區124上方。該第三閘極用作抹除閘極(erase gate)。例如,該抹除閘極可為多晶矽。其他合適類型的閘極材料或形成技術也可能有用。抹除閘極150用抹除閘極介電質152而與第二S/D區124隔離。例如,抹除閘極介電質152可為熱氧化物層。其他合適的介電質材料也可用作為抹除閘極介電質。抹除閘極介電質152的厚度應足以使抹除閘極150與第二S/D區124電氣隔離。抹除閘極150也用儲存閘極側壁間隔體堆疊161而與儲存閘極130隔離。抹除閘極150用在浮動閘極之第二側上的穿隧介電層165而與浮動閘極131隔離。
在一具體實施例中,存取及抹除閘極140及150可包括第一及第二多晶矽層。例如,該存取及抹除閘極為雙多晶矽閘極。其他類型的存取及抹除閘極也可能有用。可使抹除及存取閘極的高度凹陷到該控制閘極的頂部高度。各種閘極,例如儲存閘極130、存取閘極140及抹除閘極150,可為閘極導體。例如,該等閘極形成一記憶體單元橫列的共用閘極。
介電質存取閘極間隔體168可設在暴露的第一存取閘極側壁上。該間隔體可用來促進在第一S/D區中形成輕度摻雜的延伸及暈圈區(未圖示)。該間隔體可為具有多個介電層的間隔體堆疊。在一具體實施例中,該存取閘極側壁包括在氧化物襯墊上方的氮化物層。其他類型的間隔體也可能有用。該存取閘極間隔體也可設置在高於抹除閘極的暴露的儲存閘極側壁堆疊上。
在一具體實施例中,間隔體168也可形成在高於存取及抹除閘極140及150的該儲存閘極之暴露側壁上。該等間隔體可為氧化物間隔體。在其他具體實施例中,該等間隔體可為具有多個層的合成間隔體,例如氧化物/氮化物間隔體。
如圖示,記憶體單元對的單元電晶體共享共用第二S/D區。同樣,記憶體單元對的電晶體共享共用抹除閘極。抹除閘極線(EGL)耦合至該抹除閘極且源極線(SL)耦合至該第二S/D區。第一字元線(WL1)耦合至該第一單元電晶體的存取閘極且第一控制閘極線(CGL1)耦合至該第一單元電晶體的控制閘極;第二字元線(WL2)耦合至該第二單元電晶體的存取閘極且第二控制閘極線(CGL2)耦合至該第二單元電晶體的控制閘極。至於該等單元電晶體的第一S/D區,它們耦合至共用位元線(BL)。例如,該記憶體單元對的單元為同一條記憶體單元直行的一部分。記憶體單元可用WL、CGL、EGL、SL及BL互連以形成有數行及數列之記憶體單元的記憶體陣列。
介電層169設置在該記憶體單元上方。例如,該介電層用作層間介電質(ILD)層的接觸層級。例如,該介電層用作第一ILD層級或層的接觸層級CA。形成通到陣列區之各種端子的接觸件(未圖示)。例如,數個接觸件被耦合至陣列區之記憶體單元的第一及第二S/D區、控制閘極及存取閘極。在CA層級中的接觸件可為鎢接觸件。其他類型的接觸件也可能有用。可裝設導線於ILD層高於接觸層級介電層的金屬層級中。例如,可裝設導線於該第一ILD層的第一金屬層級M1中。M1中的導線可為銅導線。CA及M1中的接觸件及導線可用單鑲嵌技術(single damascene technique)形成。提供具有接觸件及金屬層級的附加ILD層。附加ILD層中的接觸件及導線可為例如由雙鑲嵌技術形成的銅接觸件及導線。
以相同方向設置的線路可設在同一個金屬層級中。不同方向的線路設在不同的金屬層級中。例如,在CGL、WL、SL及EGL以第一方向設置的情形下,它們可設置在同一個金屬層級中,例如第一金屬層級(M1),同時設置在第二方向的BL可設在不同的金屬層級中,例如第二金屬層級(M2)。其他合適的導線組構也可能有用。
至於電容器區106,它包括電容器隔離區109。該電容器隔離區可為STI區。例如,該電容器隔離區可類似裝置隔離區108。電容器隔離區109界定電容器區。例如,電容器115形成於該電容器隔離區上。該電容 器隔離區的形狀可為矩形。其他形狀的電容器隔離區也可能有用。
在一具體實施例中,電容器115為多晶矽-絕緣體-多晶矽(PIP)電容器。該電容器包括設置於在電容器隔離區上之電容器區中的第一電容器控制閘極堆疊1711。該控制閘極堆疊類似儲存閘極的上部。例如,控制閘極堆疊1711包括有設置在控制閘極介電質136上之控制閘極電極138的控制閘極。
該第一控制閘極堆疊包括硬遮罩堆疊147。該硬遮罩堆疊可包括下硬遮罩層139。該下硬遮罩層可類似在儲存閘極130之控制閘極135上的硬遮罩139。例如,該下硬遮罩層可為氧化矽層。此外,硬遮罩堆疊147包括蝕刻止擋襯墊148與上硬遮罩層149。蝕刻止擋襯墊148可為氮化矽,同時上硬遮罩層149可為氧化矽。硬遮罩堆疊的其他組構也可能有用。
第一及第二控制閘極側壁介電質堆疊190及191設置在該控制閘極堆疊的第一及第二側壁上。第一及第二控制閘極側壁介電質堆疊190及191類似該儲存閘極的第一及第二儲存閘極側壁堆疊160及161。例如,該等側壁堆疊使用同一個製程形成。第一控制閘極側壁介電質堆疊190包括第一介電質側壁間隔體162、第二側壁間隔體163及外介電質間隔體164。至於第二控制閘極側壁介電質堆疊191,它包括第一介電質側壁間隔體162、第二側壁間隔體163及側面穿隧介電層165。第一介電質 側壁間隔體190的厚度可約為100埃,第二介電質側壁間隔體191的厚度可約為150埃,而側面穿隧介電層165的厚度可約為120埃。其他的厚度也可能有用。該第二側壁介電質堆疊的總厚度應足以適應HV PIP應用,例如5V。
第二電容器閘極180設置於在鄰接控制閘極堆疊1711之電容器隔離區109上的電容器區106中。例如,該第二電容器閘極可類似存取閘極140。例如,該第二電容器閘極的形成可與存取閘極的形成一起。第二電容器閘極180包括在第二電容器閘極介電質182上的第二電容器閘極電極184。該電容器閘極的一側抵接該控制閘極堆疊的側壁介電質堆疊之其中一者。例如,該電容器閘極的一側抵接第一控制閘極堆疊1711的第二側壁介電質堆疊。
控制閘極電極138可用作第一電容器板,例如底部電容器板,同時第二電容器閘極電極184用作第二電容器板,例如頂部電容器板。第二側壁介電質堆疊191用作在該等電容器板之間的電容器介電質。
如圖示,電容器區106包括第二控制閘極堆疊1712。該第二控制閘極堆疊類似第一控制閘極堆疊1711。電容器閘極180設置在第一及第二閘極堆疊1711、1712之間。例如,電容器閘極180的側面抵接控制閘極堆疊1711及1712的第二側壁介電質堆疊191。在一具體實施例中,第二電容器閘極電極184用作第一及第二電 容器的共用端子。在介電層169中可形成通到不同電容器板的接觸件。例如,在第一ILD層級或層的接觸層級中可形成接觸件。在該ILD層高於接觸層級介電層的金屬層級中可裝設導線以提供通到該電容器的所欲連接。
第1b圖的簡化橫截面圖圖示裝置100的具體實施例。該裝置類似第1a圖的裝置。共用元件可能不予描述或詳述。
該裝置包括基板101。例如,該基板可為矽基板。可製備具有第一及第二裝置區102及106的基板。例如,該第一裝置區可為含有數個記憶體單元的記憶體區。如圖示,該記憶體區包括該裝置的記憶體單元對110。該記憶體區可稱為陣列區。該第二區可為有電容器115的電容器區。
在一具體實施例中,該等記憶體單元為NVM記憶體單元,例如在說明第1a圖時提及的分離式閘極NVM單元。提供其他類型的記憶體單元也可能有用。該對記憶體單元可為一記憶體單元直行的相鄰記憶體單元。該陣列區的記憶體單元可排成數行及數列以形成記憶體陣列。可將該陣列組構成具有數個子陣列或區段。
至於該電容器區,它包括電容器隔離區109。該電容器隔離區可為STI區。該電容器隔離區界定電容器區。例如,電容器115形成於電容器隔離區109上。該電容器隔離區的形狀可為矩形。其他形狀的電容器隔離區也可能有用。
在一具體實施例中,該電容器為多晶矽-絕緣體-多晶矽(PIP)電容器。該電容器包括設置於在電容器隔離區109上之電容器區106中的控制閘極堆疊171。在一具體實施例中,控制閘極堆疊171可類似在說明第1a圖時所述的。在另一具體實施例中,沒有設置在電容器區106中的控制閘極堆疊171。
雙多晶堆疊(double poly stack)181設置為鄰接於控制閘極堆疊171。該多晶堆疊包括第一及第二多晶層186及188。在一具體實施例中,該等多晶層為存取及抹除閘極的雙多晶層。該第一及該第二多晶層被電容器介電層187分離。第一多晶層186用作底部電容器板且第二多晶層188用作頂部電容器板。
電容器介電層187可為氧化矽。包括介電質堆疊的其他類型電容器介電質也可能有用。可調整該電容器介電質以實現所欲電容及電壓容差(voltage tolerance)。例如,可針對HV PIP應用(例如5V)而調整該電容器介電質的厚度。針對其他電壓和電容而調整電容器介電質也可能有用。
電容器介電質139設置在第一多晶層138上方。第二多晶層148設置在電容器介電層139上方。如圖示,第二多晶層148為設置在電容器介電層上的多晶層。該第二多晶板經圖案化成包括偏移以暴露該第一多晶層,致能通到該第一多晶層的接觸件。在一具體實施例中,該電容器介電質可為設置在該第一及該第二多晶層之間 的虛擬介電層。例如,該虛擬介電層用作蝕刻止擋以用於移除在邏輯區中的第二多晶層。
在介電層169中可形成通到該電容器之不同板的接觸件。例如,在該第一ILD層級或層的接觸層級中可形成接觸件。在該ILD層高於該接觸層級介電層的金屬層級中可裝設導線以提供通到該電容器的所欲連接。
第2a圖至第2g圖的橫截面圖圖示用於形成裝置200之製程的具體實施例。例如,該裝置類似在說明第1a圖至第1b圖時所述的。共用元件可能不予描述或詳述。
請參考第2a圖,提供基板101。在一具體實施例中,該基板為矽基板。例如,該基板可為半導體基板,例如矽基板。其他類型的基板或晶圓也可能有用。例如,該基板可為矽鍺、鍺、砷化鎵、或絕緣體上覆晶體(COI)(例如絕緣體上覆矽(SOI))基板。該基板可為摻雜基板。例如,該基板可輕度摻雜p型摻雜物。提供有其他類型之摻雜物或摻雜物濃度的基板以及無摻雜基板也可能有用。
製備有第一及第二裝置區102及106的基板。例如,該第一裝置區可為記憶體或陣列區。至於該第二區,它可為電容器區。其他類型的裝置區,例如用於包括LV、MV及HV電晶體之邏輯電晶體的邏輯區也可被包括在該裝置中。
裝置及電容器隔離區形成於該第一及該第二裝置區中。例如,該等裝置隔離區為STI區。也可形成其他類型的隔離區。STI區包圍裝置區。例如,裝置隔離區108包圍裝置區102。關於該陣列區,它可被組構成可隔離在直行及橫列方向中的記憶體單元對。裝置隔離區的其他組構也可能有用。
至於電容器隔離區109,它界定電容器區106。各種製程可用來形成該等STI區。在一具體實施例中,使用遮罩及蝕刻技術可蝕刻該基板以形成隔離溝槽。例如,阻劑遮罩(resist mask)的圖案化係藉由通過含有所欲圖案之標線片(reticle)的曝光源使它曝光。該標線片的圖案在顯影後轉印到該阻劑遮罩。為了改善微影解析度,可在該阻劑遮罩下方設置抗反射塗層(ARC)。例如反應性離子蝕刻(RIE)的非等向性蝕刻對該基板進行蝕刻,而形成該等隔離溝槽。然後,該等溝槽填充介電質材料,例如氧化矽。該氧化物可用化學氣相沉積(CVD)形成。可執行化學機械研磨(CMP)以移除多餘的氧化物且提供平坦的基板正面。其他製程或材料也可用來形成該等STI。例如,該等STI的深度約為3000-5000埃。用於該等STI的其他深度也可能有用。
摻雜井104形成於該陣列區中。在一具體實施例中,該摻雜井包括用於第一極性類型NVM單元的第二極性類型摻雜物。該摻雜井可為輕度或中度摻雜的第二極性類型摻雜井。該摻雜井可具有比該隔離區之底部深 的深度。藉由植入第二極性類型摻雜物可形成該摻雜井。植入遮罩(implant mask)可用來植入第二極性類型摻雜物。例如,該植入遮罩暴露將會植入摻雜物的單元區。在形成該等裝置井後,執行退火。該退火激活該等摻雜物。
如上述,該製程用來製備該單元區。製備例如LV、MV及HV裝置區的其他裝置區也可能有用。可形成隔離不同區域的隔離區。可執行植入以形成該等裝置井。個別的植入製程可用來形成摻雜程度不同或不同類型的裝置井。
在一些具體實施例中,可提供數個深隔離井(未圖示)。該等深隔離井用來使該裝置摻雜井與該基板隔離。例如,該等深隔離井具有大於裝置摻雜井的深度。該等深隔離井可具有極性類型與彼等所隔離之裝置井相反的摻雜物。
如圖示,該基板製備成具有儲存閘極堆疊層的下部。在一具體實施例中,該基板製備成有數層浮動閘極131。例如,浮動閘極介電質及電極層132及134形成於該基板上。該浮動閘極介電質可為用熱氧化形成的氧化物層且該浮動閘極電極可為由CVD形成的多晶矽層。其他類型的層或形成技術也可能有用。
在一具體實施例中,圖案化浮動閘極層131以從電容器區和其他裝置區移除它們。在有些情形下,可留下在邏輯區中的層,例如HV、MV及LV區。圖案化該等浮動閘極層可使用遮罩及蝕刻技術達成。例如,在 基板上可提供帶圖案阻劑遮罩,使浮動閘極層中將會被移除之部分暴露。例如RIE的非等向性蝕刻會對被阻劑遮罩暴露的浮動閘極層進行蝕刻。在圖案該等層後,例如用灰化法(ashing)移除該阻劑遮罩。
請參考第2b圖,在該基板上形成上部閘極堆疊層。該上部儲存閘極堆疊層包括控制閘極層135及硬遮罩堆疊147。在一具體實施例中,控制閘極層135包括控制閘極介電質及電極層136及138。控制閘極介電層136可為ONO堆疊且控制閘極電極138可為多晶矽層。該控制堆疊的諸層可由CVD形成。其他類型的層或形成技術也可能有用。
至於硬遮罩堆疊147,它包括下遮罩層139,蝕刻止擋層148與上遮罩層149。該等遮罩層可為氧化物層且該蝕刻止擋層可為氮化物層。該硬遮罩堆疊的諸層可由CVD形成。其他類型的層或形成技術也可能有用。
圖案化該等上部閘極堆疊層以形成用於記憶體區中之記憶體單元110的上部閘極堆疊與電容器區中的電容器控制閘極堆疊1711-2。圖案化該等上部閘極堆疊層可使用遮罩及蝕刻技術達成。例如,在該基板上可提供帶圖案阻劑遮罩,使控制閘極及硬遮罩堆疊層中將會被移除之部分暴露。非等向性蝕刻(例如RIE)會對被阻劑遮罩暴露的控制閘極及硬遮罩堆疊層進行蝕刻。在圖案化該等層後,用例如灰化法來移除該阻劑遮罩。
在第2c圖中,該製程繼續以形成第一及第二上儲存閘極堆疊160及161於儲存閘極130的第一及第二側壁上以及形成第一及第二控制閘極側壁堆疊190及191於電容器控制閘極堆疊1711及1712的第一及第二側壁上。可用各種技術來形成該等側壁堆疊的各種層。在一具體實施例中,儲存及電容器控制閘極的側壁堆疊在模組的相同製程流程中形成。
在一具體實施例中,第一及第二上側壁間隔體162及163形成於儲存閘極堆疊及電容器控制閘極堆疊的上部上。在此加工階段,仍未圖案化陣列區中的下浮動閘極層131。該等第一側壁間隔體可為HTO間隔體且該等第二側壁間隔體可為氮化物間隔體。為了形成該等間隔體,在該基板上形成HTO間隔體層。該HTO間隔體層可由CVD然後接著退火而形成。氮化物間隔體層是藉由CVD而形成於該HTO間隔體層上方。例如,用RIE非等向性蝕刻而對該第一及該第二側壁間隔體層進行蝕刻。該蝕刻移除該等間隔體層的水平部分,留下在儲存閘極堆疊及控制閘極堆疊之上部側壁上的HTO及氮化物間隔體。
在形成第一及第二側壁間隔體162及163後,在該第一及該第二側壁間隔體上方可形成犧牲間隔體。在一具體實施例中,該等犧牲間隔體為氧化物犧牲間隔體。例如,在該基板上藉由CVD形成氧化物犧牲間隔體層, 接著進行間隔體蝕刻,以在該等第二側壁間隔體上形成犧牲間隔體。
在一具體實施例中,移除在儲存閘極堆疊之上部之第一側壁上的犧牲間隔體。該製程也可移除在電容器控制閘極堆疊之第二側壁上的犧牲間隔體。在一具體實施例中,在移除犧牲間隔體之前,對於該存取閘極,可執行閘極臨界電壓(Vt)植入。例如,使用植入遮罩,摻雜物被植入通過浮動閘極以調整存取閘極的Vt。該植入遮罩也可用來移除在儲存閘極之上部之第一側壁上的犧牲間隔體。可用濕蝕刻移除該等犧牲間隔體。在移除犧牲間隔體後,用例如灰化法移除該阻劑遮罩。
在一具體實施例中,圖案化浮動閘極層131以形成儲存堆疊的下部。例如,圖案化該等浮動閘極層以形成在控制閘極下面的浮動閘極。形成浮動閘極係使用遮罩及蝕刻技術達成。在一具體實施例中,該等浮動閘極自對準於殘餘間隔體。例如,該阻劑蝕刻遮罩只暴露陣列區。在該陣列區內,該蝕刻對殘餘側壁間隔體選擇性地移除浮動閘極層的暴露部分。由於在儲存閘極之上部之第二側壁上的殘餘犧牲間隔體,所以該等控制閘極之第二側的偏移大於第一側。在邏輯區包括浮動閘極層的情況中,邏輯區也被移除。這會暴露出邏輯裝置區。
在圖案化浮動閘極層後,在該等閘極堆疊上形成側壁間隔體164。在一具體實施例中,該等側壁間隔體為HTO間隔體。例如,藉由CVD在該基板上形成 氧化物層,然後接著進行退火,以形成HTO間隔體層。該HTO間隔體層的圖案化係藉由間隔體蝕刻,例如RIE,以形成該等HTO間隔體。
如上述,該裝置可包括具有邏輯電晶體的邏輯區,例如HV、MV及LV電晶體。在此加工階段,形成該等HV電晶體的閘極氧化物。在一具體實施例中,該HV閘極氧化物為熱氧化物及HTO氧化物的組合。該熱氧化物形成於該等邏輯區上,同時該HTO氧化物為覆蓋基板的毯覆氧化物,包括該陣列區。
該製程可繼續以形成第二S/D區124。使用植入遮罩執行植入。例如,該植入暴露出該基板中將會形成第二S/D區的區域。在一具體實施例中,該植入遮罩暴露出該等儲存閘極中將會形成第二S/D區的第二側。蝕刻移除在該等儲存閘極之第二側壁上的HV氧化物及HTO側壁間隔體。例如,該蝕刻為使用該植入遮罩的濕蝕刻。這導致浮動閘極的第二上側壁間隔體及第二側露出。在儲存閘極之第一側壁上的HTO側壁間隔體164繼續存在。在蝕刻後,用例如灰化法移除該阻劑遮罩。
在該等儲存閘極的第二側壁上形成側面穿隧介電質氧化物層165。在一具體實施例中,該側面穿隧層為HTO層。例如,在該基板上形成氧化物層,接著進行退火。在形成該穿隧氧化物層後,予以圖案化,讓它留在儲存閘極的第二側壁上以及第二S/D區上方。例如,該 蝕刻移除在存取閘極及第一S/D區上方的穿隧氧化物。該蝕刻也移除在MV及LV邏輯區中的穿隧氧化物。
在此加工階段,MV閘極氧化物的一部分可形成於該等邏輯區中。在一具體實施例中,氧化該基板以形成在該等邏輯區中的閘極氧化物。這形成抹除閘極氧化物,其係在存取閘極及第一S/D區上方的氧化物,增加HV氧化物、MV氧化物之一部分及在LV區上方之氧化物的厚度。
該製程繼續以形成存取閘極氧化物142。形成該存取閘極氧化物也可形成LV邏輯區的氧化物以及完成HV及MV氧化物。在一具體實施例中,移除在存取閘極及LV區上方的氧化物。例如,執行使用暴露存取閘極及LV區之阻劑遮罩的濕蝕刻。在蝕刻後,用例如灰化法移除該阻劑遮罩。執行例如快速熱氧化(RTO)的熱氧化以形成存取閘極及LV氧化物以及完成HV及MV氧化物。
請參考第2d圖,在該基板上形成第一閘極電極層247。例如,該第一閘極電極層為由CVD形成的多晶矽層。該第一閘極電極層可稱為邏輯閘極電極層。該第一閘極電極的厚度具有等於邏輯閘極電極之厚度的厚度。如圖示,該第一閘極電極層足以填滿記憶體及電容器區的閘極堆疊之間的間隙。例如,該厚度可約為800-1000埃。其他的厚度也可能有用。
在第2e圖中,該製程繼續。在該第一閘極電極層上方可形成帽蓋介電層(cap dielectric layer)。例如,該帽蓋介電層可為由CVD形成的氧化物層。該帽蓋介電層的厚度可約為200-500埃。其他的厚度或類型的帽蓋介電層也可能有用。圖案化該帽蓋介電層,從記憶體及電容器區移除它,讓它留在該等邏輯區中。
在該基板上形成第二閘極電極層248。該第二電極層填滿間隙且覆蓋記憶體及電容器區中之閘極堆疊,同時與邏輯區中的第一閘極電極層分離。平坦化該基板。例如,用CMP平坦化該基板。如圖示,該CMP使電極層的正面凹陷到與該等儲存閘極堆疊共平面。
該平坦化製程繼續,如第2f圖所示,以進一步減少該等閘極電極層的高度以產生具有該等電容器控制閘極堆疊的平坦表面。例如,該CMP在該儲存閘極堆疊的下遮罩層停止。這移除在該儲存閘極堆疊上方的上遮罩及蝕刻止擋層。
請參考第2g圖,執行回蝕製程(etch back process)以使閘極電極層的頂部凹陷到低於閘極堆疊的頂部。例如,該回蝕製程為對於氧化物及氮化物有選擇性的RIE。在一具體實施例中,該回蝕使該等閘極電極層的高度大約減少到該等儲存堆疊之控制閘極電極的頂部。減少該等閘極電極層到其他的高度也可能有用。這在記憶體單元對110的兩個相鄰儲存閘極之間形成抹除閘極150。也可移除在該等邏輯區中的帽蓋氧化物。
圖案化該等凹陷閘極電極層以在記憶體區中形成存取閘極140。圖案化該電極層也可移除在該電容器區外的閘極電極材料以及在該等邏輯區中形成閘極。
該製程可繼續以在該記憶體區中形成第一S/D區122。形成該等第一S/D區也可包括形成輕度摻雜延伸區。為了形成該等輕度摻雜延伸區,執行第一極性類型輕度摻雜延伸部植入。該等輕度摻雜延伸區稍微延伸到該等存取閘極下方。也可形成用於第一極性類型邏輯電晶體的輕度摻雜延伸區。在延伸區形成後,移除該植入遮罩。對於第二極性類型邏輯電晶體,可執行個別的第二極性類型輕度摻雜延伸區。
可在該等存取閘極的暴露側壁上形成介電質偏移間隔體168。也可在該等儲存閘極高於存取及抹除閘極的暴露側壁和暴露電容器控制閘極側壁上形成偏移間隔體。該等偏移間隔體可為氧化物間隔體。在其他具體實施例中,該等偏移間隔體可為具有多個層的合成間隔體,例如氧化物/氮化物間隔體。為了形成該等偏移間隔體,在該基板上形成偏移間隔體層。執行形成該等偏移間隔體的間隔體蝕刻,例如RIE。
使用S/D植入遮罩來執行第一極性類型S/D植入。該植入形成鄰接存取閘極的第一S/D區。該S/D植入也可形成第一極性類型井或基板接觸件。在形成該等S/D區後,用例如灰化法移除該植入遮罩。可執行個別的第二極性類型S/D植入以形成用於第二極性類型邏 輯電晶體及第二極性類型基板接觸件的第二極性類型S/D區。
可在該基板上形成介電層169。該介電層覆蓋閘極及基板。該介電層可為由CVD形成的氧化矽層。該介電層用作層間介電質(ILD)層的接觸層級。例如,該介電層用作第一ILD層級或層的接觸層級CA。形成通到在各種裝置區中之各種端子的接觸件(未圖示)。例如,可形成通到裝置之陣列、電容器及邏輯區之各種端子的接觸件。端子可包括閘極,例如控制閘極電極、存取閘極電極及邏輯閘極電極、S/D區、基板接觸件及電容器板。也可包括其他類型的端子。CA層級中的接觸件可為鎢接觸件。其他類型的接觸件也可能有用。可使用單鑲嵌技術來形成該等接觸件。例如,用蝕刻及遮罩技術在該介電層中形成暴露端子區的接觸通孔(contact via)。接觸件的導電材料,例如鎢,沉積於基板上以填滿通孔。例如CMP的研磨製程可用來移除多餘導電材料以形成接觸件。
導線可設在ILD層高於接觸層級介電層的金屬層級中。例如,導線可設在第一ILD層的第一金屬層級M1中。M1中的導線可為銅導線。可用單鑲嵌技術形成CA及M1中的接觸件及導線。
提供具有接觸件及金屬層級的附加ILD層。附加ILD層中的接觸件及導線可為例如用雙鑲嵌技術形成的銅接觸件及導線。用於形成附加ILD層的其他技術也可能有用。
以相同方向設置的線路可設在同一個金屬層級中。不同方向的線路設在不同的金屬層級中。例如,在CGL、WL、SL及EGL以第一方向設置的情形下,它們可設置在同一個金屬層級中,例如第一金屬層級(M1),同時設置在第二方向的BL可設在不同的金屬層級中,例如第二金屬層級(M2)。可提供用於電源線及接地線的ILD層級。此外,在最上面ILD層級之上提供具有數個接觸墊的墊層級。該墊層級提供該裝置的外部連接。ILD層級的其他組構也可能有用。
如上述,可輕易實現該電容器與具有數個記憶體單元(例如分離式閘極NVM單元)之該裝置的整合。描述於第1a圖及第2a圖至第2g圖的具體實施例致能該電容器的整合而不需要任何額外遮罩。只需要修改該等遮罩。此外,因為該電容器形成於電容器隔離區上,所以可實現增加的密度,消除來自基板的雜訊問題。各種優點可減低製造成本。
第3a圖至第3c圖的橫截面圖圖示用於形成裝置300之製程的另一具體實施例。例如,該製程及裝置類似在說明第1a圖至第1b圖及第2a圖至第2g圖時所述的。共用元件可能不予描述或詳述。
請參考第3a圖,該裝置的加工階段類似在說明第2d圖時所述的。例如,具有第一及第二儲存閘極側壁堆疊160及161的儲存閘極形成於陣列區102中。在記憶體單元對的相鄰儲存閘極堆疊之間設置源極區 124。在源極區之上的是抹除閘極介電質152。在一具體實施例中,具有第一及第二控制閘極側壁堆疊190及191的電容器控制閘極堆疊171形成於電容器區106中。例如,不像在說明第2d圖時提及的具體實施例,在電容器區中只有形成一個控制閘極堆疊用於電容器115。第一閘極電極層247形成於基板101上。
請參考第3b圖,該製程繼續。如圖示,該第一閘極電極層用作電容器區中的底部電容器板186。例如,該第一閘極電極層的厚度界定邏輯閘極以及底部電容器板的厚度。
在一具體實施例中,帽蓋介電層可形成於該第一閘極電極層上方。該帽蓋介電層用作邏輯區中的蝕刻止擋。在一具體實施例中,該帽蓋介電層為氧化物層。例如,該帽蓋介電層可為化學氣相沉積(CVD)沉積的氧化物層。其他類型的帽蓋介電層也可能有用,包括具有多個介電層的帽蓋介電質堆疊。
該帽蓋介電層也用作電容器介電質187。例如,可訂製該帽蓋介電層的厚度以調整電容器區中之電容器115的電容。該帽蓋介電質的厚度可約為200-500埃。取決於所欲電容及介電質材料,其他厚度或類型的帽蓋介電層也可能有用。在一具體實施例中,圖案化該帽蓋介電層,從該記憶體區移除它,讓它留在該等電容器及邏輯區中。
在該基板上形成第二閘極電極層188。該第二閘極電極層可為由CVD形成的多晶矽層。其他類型的閘極電極層也可能有用。該第二電極層填滿間隙且覆蓋記憶體及電容器區中的閘極堆疊。該第二閘極電極層與電容器及邏輯區中的第一閘極電極層分離。
加工該基板,這類似在說明第2e圖至第2g圖時所述的。例如,用化學機械研磨(CMP)平坦化該基板。該CMP使電極層的正面凹陷到與電容器控制閘極堆疊共平面。例如,該CMP在該儲存閘極堆疊的下遮罩層停止。這移除在該儲存閘極堆疊上方的上遮罩及蝕刻止擋層。
執行回蝕製程以使閘極電極層的頂部凹陷到閘極堆疊的頂部以下。在一具體實施例中,該回蝕使閘極電極層的高度大約減少到控制閘極電極的頂部。減少該等閘極電極層到其他的高度也可能有用。這在記憶體單元對110的兩個相鄰儲存閘極之間形成抹除閘極150。也可移除邏輯區中的帽蓋氧化物。
圖案化該等凹陷閘極電極層以在記憶體區中形成存取閘極140。圖案化該等電極層也在電容器區中形成電容器115。例如,該電容器包括被電容器介電質187分離的底部及頂部電容器板186及188。圖案化該等電極層也可移除在電容器區外的閘極電極材料以及在邏輯區中形成閘極。
在第3c圖中,圖案化頂部電容器板188以提供偏移以暴露底部電容器板。這致能連接至底部電容器板186。在回蝕製程期間,可用遮罩及蝕刻技術圖案化該頂部電容器板。例如,可提供阻劑蝕刻遮罩以暴露頂部電容器電極層中將會用蝕刻移除的部份,例如反應性離子蝕刻(RIE)。
在圖案化該頂部電容器板後,該製程可繼續以在記憶體區中形成第一S/D區122。形成該等第一S/D區也可包括形成輕度摻雜延伸區。為了形成該等輕度摻雜延伸區,執行第一極性類型輕度摻雜延伸部植入。該輕度摻雜延伸區稍微延伸到該等存取閘極下方。也可形成用於第一極性類型邏輯電晶體的輕度摻雜延伸區。在該等延伸區形成後,移除該植入遮罩。可形成用於第二極性類型邏輯電晶體的個別的第二極性類型輕度摻雜延伸區。
使用S/D植入遮罩來執行第一極性類型S/D植入。該植入形成鄰接存取閘極的第一S/D區。該S/D植入也可形成第一極性類型井或基板接觸件。在形成該等S/D區後,用例如灰化法移除該植入遮罩。可執行個別的第二極性類型S/D植入以形成用於第二極性類型邏輯電晶體及第二極性類型基板接觸件的第二極性類型S/D區。
在該基板上可形成介電層169。該介電層覆蓋閘極及基板。該介電層可為藉由CVD形成的氧化矽層。該介電層用作層間介電質(ILD)層的接觸層級。例如, 該介電層用作第一ILD層級或層的接觸層級CA。形成通到在各種裝置區中之各種端子的接觸件(未圖示)。例如,可形成通到裝置之陣列、電容器及邏輯區之各種端子的接觸件。端子可包括閘極,例如控制閘極電極、存取閘極電極及邏輯閘極電極、S/D區、基板接觸件及電容器板。也可包括其他類型的端子。CA層級中的接觸件可為鎢接觸。其他類型的接觸件也可能有用。可使用單鑲嵌技術來形成該等接觸件。例如,用蝕刻及遮罩技術在該介電層中形成暴露端子區的接觸通孔。接觸件的導電材料,例如鎢,沉積於基板上以填滿通孔。例如CMP的研磨製程可用來移除多餘導電材料以形成接觸件。
導線可設在ILD層高於接觸層級介電層的金屬層級中。例如,導線可設在第一ILD層的第一金屬層級M1中。M1中的導線可為銅導線。可用單鑲嵌技術形成CA及M1中的接觸件及導線。
提供具有接觸件及金屬層級的附加ILD層。附加ILD層中的接觸件及導線可為例如用雙鑲嵌技術形成的銅接觸件及導線。用於形成附加ILD層的其他技術也可能有用。
以相同方向設置的線路可設在同一個金屬層級中。不同方向的線路設在不同的金屬層級中。例如,在CGL、WL、SL及EGL以第一方向設置的情形下,它們可設置在同一個金屬層級中,例如第一金屬層級(M1),同時設置在第二方向的BL可設在不同的金屬層級中,例 如第二金屬層級(M2)。ILD層級可提供用於電源線及接地線。此外,在最上面ILD層級上方提供具有數個接觸墊的墊層級。該墊層級提供該裝置的外部連接。ILD層級的其他組構也可能有用。
如上述,可輕易實現該電容器與具有數個記憶體單元(例如分離式閘極NVM單元)之該裝置的整合。在說明第1b圖及第3a圖至第3c圖時提及的具體實施例致能只用一個額外遮罩來整合該電容器。例如,提供用於圖案化頂部電容器板的一額外遮罩。此外,因為該電容器形成於電容器隔離區上,所以可實現增加的密度,消除來自基板的雜訊問題。各種優點可減低製造成本。
本揭示內容可用其他特定形式體現而不脫離彼等的精神或本質特性。因此,前述具體實施例在各方面都應被視為僅供圖解說明而不是限定描述於本文的本揭示內容。因此,本揭示內容的範疇是用隨附申請專利範圍陳明,而不是以上的描述,且旨在涵蓋落在該等申請項之意思及等效範圍內的所有改變。

Claims (20)

  1. 一種裝置,包含:基板,具有設置在該基板之表面上的電容器隔離區;以及電容器,設置在該電容器隔離區上,其中,該電容器包含:第一電容器控制閘極堆疊,具有第一控制閘極堆疊側壁及第二控制閘極堆疊側壁,該第一電容器控制閘極堆疊用作記憶體單元之儲存閘極的上部,第一電容器側壁介電層,設置在該第一控制閘極堆疊側壁上,電容器閘極,具有第一電容器閘極側壁及第二電容器閘極側壁,該電容器閘極設置為鄰接於該第一電容器控制閘極堆疊,該第一電容器閘極側壁抵接該第一電容器側壁介電層,該電容器閘極用作該記憶體單元的存取閘極,該電容器控制閘極堆疊的控制閘極電極,用作該電容器的第一電容器板,該電容器閘極用作該電容器的第二板,以及該第一電容器側壁介電層用作在該第一電容器板與該第二電容器板之間的該電容器介電質。
  2. 如申請專利範圍第1項所述之裝置,其中,該基板包含具有該記憶體單元的記憶體區,該記憶體單元包 含:具有第一儲存閘極側壁及第二儲存閘極側壁的該儲存閘極,該儲存閘極包括:下部,包含浮動閘極,該上部,包含在該浮動閘極上的控制閘極與在該控制閘極上的硬遮罩,以及該儲存閘極介電層,設置在該第一儲存閘極側壁上;以及該存取閘極,設置為鄰接於該儲存閘極,該存取閘極抵接該儲存閘極介電層。
  3. 如申請專利範圍第1項所述之裝置,其中:該控制閘極電極包含多晶矽;該電容器介電層包含氧化矽;以及該電容器閘極包含多晶矽,以製成多晶矽-絕緣體-多晶矽(PIP)電容器。
  4. 如申請專利範圍第1項所述之裝置,其中,該電容器隔離區包含電容器淺溝槽隔離區,該電容器淺溝槽隔離區包含填滿隔離材料的電容器溝槽。
  5. 如申請專利範圍第1項所述之裝置,其中,該電容器控制閘極包含在第一控制閘極電極上方的第二控制閘極電極,其中,該第一控制閘極電極及該第二控制閘極電極用作該記憶體單元之該存取閘極的第一存取閘極電極及第二存取閘極電極。
  6. 如申請專利範圍第1項所述之裝置,包含: 第二電容器控制閘極堆疊,具有該第二電容器控制閘極堆疊的第一閘極堆疊側壁及第二閘極堆疊側壁且包括在該第二電容器控制閘極堆疊之控制閘極上方的硬遮罩;該第二電容器控制閘極堆疊的第一電容器側壁介電層,設置在該第二控制閘極堆疊之該第一控制閘極堆疊側壁上;其中,該第二電容器控制閘極設置為鄰接於第二電容器控制閘極側壁,該第一電容器側壁介電層抵接該第二電容器控制閘極側壁;以及其中,該電容器閘極用作第二電容器的共用電極,該第二電容器係由該第二控制閘極堆疊的控制閘極電極、該第二控制閘極堆疊之該第一電容器側壁介電層以及該電容器閘極形成。
  7. 如申請專利範圍第6項所述之裝置,其中,該第二電容器包含第二PIP電容器。
  8. 一種裝置,包含:基板,具有設置在該基板之表面上的電容器隔離區;以及設置在該電容器隔離區上的電容器,其中,該電容器包含:第一電容器電極層,設置在該電容器隔離層上,其中,該第一電容器電極層為第一電極層,在記憶體區中用作記憶體單元之存取閘極的第一存取閘 極電極層且在邏輯區中用作邏輯閘極的邏輯閘極電極,電容器介電層,設置在該第一電容器電極層上,第二電容器電極層,設置在該電容器介電層上,其中,該第二電容器電極層為用作該存取閘極之第二存取閘極電極層的第二電極層,以及其中,該電容器介電層在該邏輯區中設置於該第一電極層與該第二電極層之間用作為虛擬介電質以促進移除該邏輯區中的該第二電極層。
  9. 如申請專利範圍第8項所述之裝置,其中,該基板包含:記憶體區,具有該記憶體單元,該記憶體單元包含:該儲存閘極,具有第一儲存閘極側壁及第二儲存閘極側壁,該儲存閘極包括:下部,包含浮動閘極,上部,包含在該浮動閘極上之控制閘極與在該控制閘極上之硬遮罩,以及儲存閘極介電層,設置在該第一儲存閘極側壁上,以及具有該第一存取閘極電極層及該第二存取閘極電極層之該存取閘極係設置為鄰接於該儲存閘極,該存取閘極抵接該儲存閘極介電層;以及 邏輯區,具有邏輯電晶體,該邏輯電晶體具有包含該第一電極層的邏輯閘極電極。
  10. 如申請專利範圍第8項所述之裝置,其中:該第一電容器電極層包含多晶矽;該電容器介電層包含氧化矽;以及該第二電容器電極層包含多晶矽,以製成PIP電容器。
  11. 如申請專利範圍第8項所述之裝置,其中,該電容器隔離區包含電容器淺溝槽隔離區,該電容器淺溝槽隔離區包含填滿隔離材料的電容器溝槽。
  12. 如申請專利範圍第10項所述之裝置,其中,該第二電容器電極層包含偏移以提供第一電容器電極接觸件進入以接觸該第一電容器電極。
  13. 如申請專利範圍第8項所述之裝置,其中,該電容器區包含電容器控制閘極堆疊,其中,該電容器閘極堆疊包含:第一閘極堆疊側壁及第二閘極堆疊側壁;該記憶體單元之儲存閘極的上部,該上部包含控制閘極與在該控制閘極上的硬遮罩;以及儲存閘極介電層,設置在該第一儲存閘極堆疊側壁上。
  14. 如申請專利範圍第13項所述之裝置,其中:該第一電容器電極層設置於在該第一儲存閘極堆疊側壁上的該儲存閘極介電層上及在該電容器隔離區 上;該電容器介電層設置在該第一電容器電極層上;以及該第二電容器電極層遵循該第一電容器電極層的輪廓而設置在該電容器介電層上。
  15. 如申請專利範圍第14項所述之裝置,其中,該第二電容器電極層包含偏移以提供第一電容器電極接觸件進入以接觸該第一電容器電極。
  16. 一種用於形成裝置之方法,包含:提供基板,該基板具有設置在該基板之表面上的電容器隔離區;在該電容器隔離區上形成電容器,其中,形成該電容器包含:形成具有第一控制閘極堆疊側壁及第二控制閘極堆疊側壁的第一電容器控制閘極堆疊,該第一電容器控制閘極堆疊用作記憶體單元之儲存閘極的上部,在該第一控制閘極堆疊側壁上形成第一電容器側壁介電層,形成具有第一電容器閘極側壁及第二電容器閘極側壁的電容器閘極,該電容器閘極形成為鄰接於該第一電容器控制閘極堆疊,其中,該第一電容器閘極側壁抵接該第一電容器側壁介電層,該電容器閘極用作該記憶體單元的存取閘極,其中, 該電容器控制堆疊的控制閘極電極用作該電容器的第一電容器板,該電容器閘極用作該電容器的第二板,以及該第一電容器側壁介電層用作在該第一電容器板及該第二電容器板之間的該電容器介電質。
  17. 如申請專利範圍第16項所述之方法,包括:形成記憶體單元於該記憶體區中,包含:形成該記憶體單元的儲存閘極,該儲存閘極具有第一儲存閘極側壁及第二儲存閘極側壁,其中,形成該儲存閘極包含:形成該儲存閘極的下部,形成該儲存閘極的上部,其中,該上部包含在控制閘極上方的硬遮罩,其中,形成該儲存閘極之該上部也形成該電容器控制閘極堆疊於該電容器區中,以及形成儲存閘極介電層於該第一儲存閘極側壁上,其中,形成該儲存閘極介電層也形成該第一電容器側壁介電層;以及形成鄰接該儲存閘極的存取閘極,該存取閘極抵接該儲存閘極介電層,其中,形成該存取閘極也形成該電容器閘極。
  18. 如申請專利範圍第16項所述之方法,其中:形成該第一電容器控制閘極堆疊也形成第二電容器控制閘極堆疊;以及 該電容器閘極形成在該第一電容器控制堆疊及該第二電容器控制堆疊之間且抵接該第一電容器控制堆疊及該第二電容器控制閘極堆疊的該電容器介電層。
  19. 如申請專利範圍第18項所述之方法,其中:該第一控制閘極堆疊的控制閘極電極用作第一電容器的一第一板;該第二控制閘極堆疊的控制閘極電極用作第二電容器的第一板;以及該電容器閘極用作該第一電容器及該第二電容器的共用板。
  20. 如申請專利範圍第16項所述之方法,其中:該控制閘極的控制閘極電極包含多晶矽;該第一電容器側壁介電層包含氧化矽;以及該電容器閘極層包含多晶矽,以製成PIP電容器。
TW107111648A 2018-01-23 2018-04-02 半導體裝置及其形成方法 TWI701853B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/877,394 2018-01-23
US15/877,394 US10468427B2 (en) 2018-01-23 2018-01-23 Poly-insulator-poly (PIP) capacitor

Publications (2)

Publication Number Publication Date
TW201933641A true TW201933641A (zh) 2019-08-16
TWI701853B TWI701853B (zh) 2020-08-11

Family

ID=67145192

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107111648A TWI701853B (zh) 2018-01-23 2018-04-02 半導體裝置及其形成方法

Country Status (3)

Country Link
US (1) US10468427B2 (zh)
DE (1) DE102018206372B4 (zh)
TW (1) TWI701853B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI767629B (zh) * 2020-07-31 2022-06-11 台灣積體電路製造股份有限公司 半導體元件及其形成方法
TWI832264B (zh) * 2021-08-02 2024-02-11 台灣積體電路製造股份有限公司 具有多層溝渠電容器結構的積體晶片及其形成方法
TWI845990B (zh) * 2021-10-11 2024-06-21 新唐科技股份有限公司 浮動節點記憶體元件及其浮動節點記憶體胞的形成方法

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10868108B2 (en) 2018-06-27 2020-12-15 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device having high voltage lateral capacitor and manufacturing method thereof
US10762966B2 (en) * 2018-10-30 2020-09-01 Globalfoundries Singapore Pte. Ltd. Memory arrays and methods of forming the same
US10991806B2 (en) * 2019-05-09 2021-04-27 United Microelectronics Corp. Two-transistor memory device and method for fabricating memory device
US11610999B2 (en) * 2020-06-10 2023-03-21 Globalfoundries Dresden Module One Limited Liability Company & Co. Kg Floating-gate devices in high voltage applications
US11362218B2 (en) * 2020-06-23 2022-06-14 Silicon Storage Technology, Inc. Method of forming split gate memory cells with thinned side edge tunnel oxide
CN116033751A (zh) * 2021-10-22 2023-04-28 联华电子股份有限公司 电子抹除式可复写只读存储器单元及其形成方法
CN114068725B (zh) * 2021-11-23 2024-05-28 武汉新芯集成电路制造有限公司 Pip电容器及pip电容器的制造方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW434907B (en) * 1998-12-09 2001-05-16 Matsushita Electronics Corp Semiconductor memory apparatus and its manufacturing method
US6277686B1 (en) 1999-07-06 2001-08-21 Taiwan Semiconductor Manufacturing Company PIP capacitor for split-gate flash process
US6548406B2 (en) * 2001-08-17 2003-04-15 Macronix International Co., Ltd. Method for forming integrated circuit having MONOS device and mixed-signal circuit
US6747310B2 (en) 2002-10-07 2004-06-08 Actrans System Inc. Flash memory cells with separated self-aligned select and erase gates, and process of fabrication
JP5129541B2 (ja) * 2007-10-15 2013-01-30 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US8780628B2 (en) * 2011-09-23 2014-07-15 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuit including a voltage divider and methods of operating the same
TWI485811B (zh) * 2012-07-18 2015-05-21 Maxchip Electronics Corp 半導體結構的製造方法
US8669607B1 (en) * 2012-11-01 2014-03-11 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus for non-volatile memory cells with increased programming efficiency
US9236453B2 (en) * 2013-09-27 2016-01-12 Ememory Technology Inc. Nonvolatile memory structure and fabrication method thereof
US20160190146A1 (en) * 2014-12-29 2016-06-30 GLOBAL FOUNDRIES Singapore Pte. Ltd. Integrated circuits and methods for fabricating memory cells and integrated circuits
US9716097B2 (en) * 2015-01-14 2017-07-25 Taiwan Semiconductor Manufacturing Co., Ltd. Techniques to avoid or limit implant punch through in split gate flash memory devices
US9570539B2 (en) * 2015-01-30 2017-02-14 Taiwan Semiconductor Manufacturing Co., Ltd. Integration techniques for MIM or MIP capacitors with flash memory and/or high-κ metal gate CMOS technology
JP6568751B2 (ja) * 2015-08-28 2019-08-28 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US9728543B1 (en) * 2016-08-15 2017-08-08 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure and fabricating method thereof
US9842845B1 (en) * 2016-10-28 2017-12-12 Globalfoundries Inc. Method of forming a semiconductor device structure and semiconductor device structure

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI767629B (zh) * 2020-07-31 2022-06-11 台灣積體電路製造股份有限公司 半導體元件及其形成方法
US11501812B2 (en) 2020-07-31 2022-11-15 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor devices including ferroelectric memory and methods of forming the same
US11727976B2 (en) 2020-07-31 2023-08-15 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor devices including ferroelectric memory and methods of forming the same
TWI832264B (zh) * 2021-08-02 2024-02-11 台灣積體電路製造股份有限公司 具有多層溝渠電容器結構的積體晶片及其形成方法
US11916100B2 (en) 2021-08-02 2024-02-27 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-layer trench capacitor structure
TWI845990B (zh) * 2021-10-11 2024-06-21 新唐科技股份有限公司 浮動節點記憶體元件及其浮動節點記憶體胞的形成方法

Also Published As

Publication number Publication date
TWI701853B (zh) 2020-08-11
DE102018206372A1 (de) 2019-07-25
DE102018206372B4 (de) 2020-02-20
US10468427B2 (en) 2019-11-05
US20190229122A1 (en) 2019-07-25

Similar Documents

Publication Publication Date Title
TWI701853B (zh) 半導體裝置及其形成方法
US7408224B2 (en) Vertical transistor structure for use in semiconductor device and method of forming the same
US7153745B2 (en) Recessed gate transistor structure and method of forming the same
KR101731202B1 (ko) 자가 정렬 플로팅 게이트 및 소거 게이트를 갖는 비휘발성 메모리 셀, 및 그를 제조하는 방법
USRE46890E1 (en) Method of forming semiconductor device having contact pad on source/drain region in peripheral circuit area
KR101923791B1 (ko) 자가 정렬 플로팅 게이트 및 소거 게이트를 가지는 비휘발성 메모리 셀, 및 그를 제조하는 방법
EP1199745A2 (en) Vertical transistor trench capacitor DRAM with SOI logic devices
US11706914B2 (en) Method of forming an array boundary structure to reduce dishing
US10276582B2 (en) High coupling ratio split gate memory cell
CN109786384B (zh) 半导体结构及其制造方法
KR20150131927A (ko) Hkmg 기술로 플래시 메모리를 내장하기 위한 이중 실리사이드 형성 방법
US10026741B2 (en) Logic-compatible memory cell manufacturing method and structure thereof
CN100405589C (zh) 半导体器件及其制造方法
US9780107B2 (en) Methods of forming integrated circuit devices
US7563671B2 (en) Method for forming trench capacitor and memory cell
US8952536B2 (en) Semiconductor device and method of fabrication
US10109638B1 (en) Embedded non-volatile memory (NVM) on fully depleted silicon-on-insulator (FD-SOI) substrate
US9318604B2 (en) Semiconductor device including a gate electrode
US6221718B1 (en) Method of fabricating a flash memory
US7094644B2 (en) Method for manufacturing a semiconductor device
US20040079984A1 (en) Polysilicon self-aligned contact and a polysilicon common source line and method of forming the same
CN106549018B (zh) 单元接触结构
KR100620442B1 (ko) 반도체 장치의 제조 방법
US20240153540A1 (en) Semiconductor device structure
KR101099562B1 (ko) 반도체 소자의 제조방법