TW201822206A - 用於記憶體之基於動態追蹤之低功率高速解碼 - Google Patents

用於記憶體之基於動態追蹤之低功率高速解碼 Download PDF

Info

Publication number
TW201822206A
TW201822206A TW106127454A TW106127454A TW201822206A TW 201822206 A TW201822206 A TW 201822206A TW 106127454 A TW106127454 A TW 106127454A TW 106127454 A TW106127454 A TW 106127454A TW 201822206 A TW201822206 A TW 201822206A
Authority
TW
Taiwan
Prior art keywords
memory
tracking
signal
bypass
word line
Prior art date
Application number
TW106127454A
Other languages
English (en)
Inventor
梁賓
湯尼 仲 堯 高
李�瑞
賽森 楊
Original Assignee
美商高通公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商高通公司 filed Critical 美商高通公司
Publication of TW201822206A publication Critical patent/TW201822206A/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/41Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
    • G11C11/413Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
    • G11C11/417Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
    • G11C11/418Address circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/41Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
    • G11C11/413Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
    • G11C11/417Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
    • G11C11/419Read-write [R-W] circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • G11C7/227Timing of memory operations based on dummy memory elements or replica circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/18Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0061Timing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1072Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for memories with random access ports synchronised on clock signal pulse trains, e.g. synchronous memories, self timed memories
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Static Random-Access Memory (AREA)

Abstract

本發明揭示一種記憶體。該記憶體包括具有複數個記憶體單元之一記憶體陣列。該記憶體亦包括組態以確證啟用該等記憶體單元之一字線之一位址解碼器。另外,該記憶體包括組態以隨著所存取之該等記憶體單元中之一者而改變確證該字線之一持續時間的一追蹤電路。亦揭示一種方法。該方法包括確證啟用該等記憶體單元之一字線及隨著所存取之複數個記憶體單元中之一者而改變該字線之一持續時間。

Description

用於記憶體之基於動態追蹤之低功率高速解碼
本發明大體上係關於記憶體系統,且更特定而言係關於用於記憶體之動態追蹤。
編譯程式記憶體追蹤可模仿記憶體陣列中之要徑存取時間。此編譯程式記憶體追蹤可為保守的追蹤方案,因為會追蹤到最壞情況,例如最長路徑。藉由此編譯程式記憶體追蹤,在追蹤針對最壞情況之讀取及寫入界限時,僅具有最長路徑之列可要求最壞情況的界限。因此,藉由此編譯程式記憶體追蹤,在存取除具有最長路徑之列以外的列時,可提供不必要的界限。另外,因為在存取其他列(例如,具有更短路徑之列)時,位元線及感測放大器輸入可以超過必要的方式放電,所以此編譯程式記憶體追蹤方案可比必要情況消耗更多功率。因此,在下一記憶體存取之前,位元線及感測放大器可需要更多功率來恢復位元線及感測放大器。
以下呈現一或多個態樣之簡化概述,以便提供對此類態樣之基本理解。此概述並非所有涵蓋態樣之廣泛綜述,且既不意欲識別所有態樣之關鍵或重要元素,亦不意欲敍述任何或所有態樣之範疇。概述之唯一目的為以簡化形式呈現一或多個態樣之一些概念,作為稍後所呈現的更為具體之實施方式的序言。 在本發明之一態樣中,提供一種方法及一種裝置。該裝置可為記憶體。該記憶體包括具有複數個記憶體單元之記憶體陣列。另外,該記憶體包括經組態以確證啟用記憶體單元之字線的位址解碼器。該記憶體亦包括追蹤電路。追蹤電路經組態以隨著所存取之複數個記憶體單元中之記憶體單元而改變所確證字線的持續時間。 該裝置可為位址解碼器。位址解碼器包括經組態以確證啟用記憶體單元之字線的字線確證電路。位址解碼器包括追蹤電路。追蹤電路經耦接至字線確證電路且經組態以隨所存取之複數個記憶體單元之記憶體單元而改變所確證字線的持續時間。 該裝置可為一種處理系統。處理系統可包括至少一個處理器。另外,該處理系統亦可包括耦接至該至少一個處理器之記憶體陣列。記憶體陣列可具有複數個記憶體單元。處理系統亦包括經組態以確證啟用記憶體單元之字線的位址解碼器。另外,該處理系統包括經組態以隨所存取之複數個記憶體單元中之記憶體單元而改變所確證字線之持續時間的追蹤電路。 方法可由記憶體執行。方法包括確證啟用記憶體單元的字線。另外,方法包括隨著所存取之複數個記憶體單元中之記憶體單元而改變所確證字線的持續時間。 為實現前述及相關目的,該一或多個態樣包含在下文中充分描述且在申請專利範圍中特別指出之特徵。以下描述及隨附圖式詳細闡述一或多個態樣之某些說明性特徵。然而,此等特徵僅指示可採用各種態樣原理之各種方式中之少許,且此描述意欲包括所有此類態樣及其等效物。
相關申請案之交叉參考 本申請案主張於2016年9月7日所申請之名為「LOWER POWER HIGH SPEED DECODING BASED DYNAMIC TRACKING FOR MEMORIES」的美國專利申請案第15/258,964號之權益,其內容以全文引用之方式併入本文中。 下文結合附圖所闡述之[實施方式]意欲作為對各種組態之描述,且並不意欲表示可實踐本文中所描述之概念的唯一組態。出於提供對各種概念之透徹理解之目的,詳細描述包括具體細節。然而,對於熟習此項技術者而言,以下情形將為顯而易見的:可在無此等具體細節之情況下實踐此等概念。在一些情況下,熟知結構及組件係以方塊圖形式展示,以便避免混淆此類概念。僅為方便及清晰起見而可使用首字母縮寫詞及其他描述性術語且不意欲限制本文所揭示之任何概念。 貫穿本發明呈現之各種記憶體可以一單獨記憶體形式實施。此類態樣亦可包括於以下中:積體電路(IC)或系統,或積體電路或系統之一部分(例如,駐存於積體電路或積體電路之部分中之模組、組件、電路或其類似者)或積體電路或系統與其他積體電路或系統組合之中間產品(例如,視訊卡、母板等)或終產品(例如,行動電話、個人數位助理(PDA)、桌上型電腦、膝上型電腦、掌上型電腦、平板電腦、工作站、遊戲控制台、媒體播放器、基於電腦的模擬器、用於膝上型電腦之無線通信附加檔案或其類似者)。 本文中所使用之詞語「例示性」意謂充當實例、例子或說明。本文中描述為「例示性」之任何實施例未必被認作比其他實施例較佳或有利。同樣地,裝置之術語「實施例」並不要求本發明之所有實施例包括所描述之組件、結構、特徵、功能性、程序、優勢、益處,或操作模式。 術語「連接」、「耦接」或任何其變體意謂在兩個或多於兩個元件之間直接或間接地任何連接或耦接,且可涵蓋存在於「連接」或「耦接」在一起之兩個元件之間的一或多個中間元件。該等元件之間的耦接或連接可為實體、邏輯或其組合。如本文中所使用,兩個元件可經視為藉由使用一或多個電線、纜線及/或列印電連接件以及藉由使用電磁能,諸如射頻區、微波區及光學(可見及不可見兩者)區中之具有波長的電磁能而「連接」或「耦接」在一起,如若干非限制性及非詳盡實例。 本文中使用諸如「第一」、「第二」等名稱之元件之任何參考大體上並不限制彼等元件之數量或次序。確切而言,本文中使用此等名稱作為區分兩個或多於兩個元件或元件之例子的便利方法。因此,對第一及第二元件之參考並不意謂僅可使用兩個元件,或第一元件必須一定先於第二元件。如本文中所使用,對複數個之參考包括單數個,且對單數個之參考包括複數個。 記憶體之各種態樣現將以靜態隨機存取記憶體(SRAM)之形式呈現於上下文中。SRAM係需要功率以保存資料之揮發性記憶體。然而,熟習此項技術者將易於瞭解,此等態樣可延伸至其他記憶體及/或電路組態。其他記憶體之實例可包括隨機存取記憶體(RAM)、動態RAM (DRAM)、同步動態RAM (SDRAM)、雙資料速率RAM (DDRAM)、唯讀記憶體(ROM)、可程式化ROM (PROM)、可抹除PROM (EPROM)、電可抹除PROM (EEPROM)、處理器上之通用寄存器、快閃記憶體或任何其他合適的記憶體。因此,雖然SRAM可用於本文所描述之各種實例中,但對SRAM之參考係意欲說明除SRAM以外的其他記憶體類型之例示性態樣。舉例而言,關於SRAM所描述之態樣可在此等態樣可延伸至廣泛範圍之應用程序之理解下應用至RAM、DRAM、SDRAM、DDRAM、ROM、PROM、EPROM或EEPROM(僅舉幾例)。 圖1為說明處理系統100之實例的概念性方塊圖。處理系統100包括處理器102及記憶體104。處理器102可為微處理器、微控制器、數位信號處理器(DSP)、實施處理器之可程式化邏輯電路或其他處理電路。記憶體104可為多排記憶體,諸如同步動態隨機存取記憶體(SDRAM)或能夠擷取及儲存資訊之任何其他多排組件。 圖1中所說明之處理器102係連接至記憶體104。處理器102與記憶體104之間的連接可包括位址匯流排106、寫入資料匯流排108、讀取資料匯流排110及控制匯流排112。寫入資料匯流排108可用於將資料自處理器102寫入至記憶體104。控制匯流排112可包括用於控制自處理器102至記憶體104之資料的寫入之信號。讀取資料匯流排110可用於自記憶體104讀取資料至處理器102。控制匯流排112可包括用以控制自記憶體104至處理器102之資料之讀取的信號。舉例而言,控制匯流排112可包括諸如讀取信號及寫入信號之信號。讀取信號可為指示記憶體何時由處理器102讀取之單一信號線,例如單一位元。寫入信號可為指示記憶體何時由處理器102寫入至單一信號線。在一些實例中,控制匯流排112亦可包括位元組啟用信號。位元組啟用信號可為指示資料之大小(例如,8個、16個、32個、64個位元組)的一組信號線。然而,在一些實例中,資料之大小可為固定的,例如,8個、16個、32個、64個位元組中之一者。因此,位元組啟用信號可在控制匯流排112上視情況選用。 可為控制匯流排112之部分之其他視情況選用之信號可包括(但不限於)轉移確認(ACK)、匯流排請求、匯流排授予、中斷請求、一或多個時脈信號及重設信號。轉移確認信號可指示資料由器件(例如處理器102)確認為已讀取。匯流排請求可指示例如處理器102或記憶體104之器件正請求匯流排,例如處理器102或記憶體104正請求使用位址匯流排106及寫入資料匯流排108或讀取資料匯流排110中之一者。匯流排授予可指示已授予處理器102對匯流排的存取。中斷請求可向處理器102指示一較低優先級器件正請求匯流排。控制匯流排112上之任何時脈信號可用於同步控制匯流排112上之器件,諸如處理器102、記憶體104或其兩者。重設可用於重設處理器102、記憶體104或其兩者。上文描述為視情況選用之信號不可用於本文所描述之實例系統中,但可用於所描述之系統及方法的特定實施中。 控制匯流排112可包括讀取信號及寫入信號。讀取信號及寫入信號可用於在記憶體104內分別產生讀取啟用及寫入啟用,如將關於圖3更詳細地論述。 位址匯流排106可用於指示處理器正讀取或寫入記憶體104內之哪一位置。舉例而言,若處理器102希望讀取記憶體104中之記憶體位置,則處理器102可在位址匯流排106上輸出該記憶體位置的位址。另外,處理器102可將可為控制匯流排112之部分的讀取信號驅動為啟動的。記憶體104接著可在讀取資料匯流排110上輸出由位址匯流排106指示之記憶體位置中之資料。類似地,若處理器102希望寫入記憶體104中之記憶體位置,則處理器可在位址匯流排106上輸出待寫入之記憶體位置的位址。另外,處理器102可將可為控制匯流排112之部分的寫入信號驅動為啟動的。處理器102可驅動具有待寫入至記憶體104之資料的寫入資料匯流排108。 在圖1中,將寫入資料匯流排108及讀取資料匯流排110說明為獨立匯流排。然而,應理解,在其他實例中單一雙向資料匯流排可用於將資料自處理器102寫入至記憶體104及用於自記憶體104讀取資料至處理器102。使用可用於將資料自處理器102寫入至記憶體104及用於自記憶體104讀取資料至處理器102之單一雙向資料匯流排之系統可包括各種控制信號以允許使用單一雙向資料匯流排,諸如讀取/寫入信號及資料有效信號。讀取/寫入信號可指示何時讀取或寫入資料。資料有效信號可指示雙向資料匯流排上之資料是否為有效資料。 圖2為記憶體104之例示性實施例的功能性方塊圖。記憶體組可為靜態隨機存取記憶體(SRAM)。記憶體104可包括解碼位址且執行讀取及寫入操作之具有支援電路的記憶體陣列218。記憶體陣列218可由用於儲存資料之記憶體單元214組成。舉例而言,記憶體單元214可為儲存資料之一位元之位元單元。因此,諸如記憶體104中之記憶體單元214的記憶體單元可提供用於儲存第一位元之構件。類似地,大體上在另一記憶體組中之另一記憶體單元可提供用於儲存第二位元之構件。 記憶體單元214可經佈置以呈水平列及垂直行之形式共用連接。特定言之,記憶體單元214之每一水平列可共用字線WL,且記憶體單元214之每一垂直行可共用一對位元線(例如,BL-1a及BL-1b)。記憶體陣列218之大小(例如,單元之數目)可取決於多種因素而變化,該多種因素包括特定應用、速度要求、晶粒佈局約束及測試要求及施加在系統上之整體設計約束。記憶體陣列218可含有數千或數百萬之記憶體單元。 在圖2中所展示之記憶體104之例示性實施例中,記憶體陣列218可包括以2n水平列及2m(x)垂直行形式佈置之(2n∙2m(x))記憶體單元214,其中2m為每一列之字數目及x為每一字之位元數目。周邊器件(未展示)可使用(n+m)位元寬位址任意存取記憶體陣列218中之任何字(亦即,x個單元),將該(n+m)位元寬位址經由控制器202分別提供至列解碼器204及行解碼器206。如稍後將更詳細地描述,控制器202可負責記憶體讀取及寫入操作。舉例而言,控制器可為記憶體週期中之讀取及寫入操作提供時序。自控制器202之輸出可包括提供至列解碼器204之輸入的n位元位址及提供至行解碼器206之輸入的m位元位址。行解碼器206提供具有針對位址輸入之每一不同組合確證之輸出中的一不同者的2m輸出(WM(1)至WM(2m))。 將輸出提供至x個多工器208。對於寫入記憶體存取而言,每一多工器為2m:1多工器,該多工器基於自行解碼器206之輸出而在2m位元線對之間切換來自寫入驅動器210之x個輸入中之一者。藉助於實例,每行儲存四個(4) 128位元字之記憶體陣列需要128個4:1多工器。舉例而言,每一多工器輸入經耦接至來自寫入驅動器210之128個輸出中之一者。基於經解碼m位元位址,每一多工器輸入可自寫入驅動器210耦接至4個位元線對中之一者。該4個位元線對可耦接至四個記憶體單元,該等記憶體單元各自儲存用於一列中之不同字的對應位元。舉例而言,4個記憶體單元中之第一個可儲存第一個字的最低有效位元(LSB),4個記憶體單元之第二個可儲存第二個字的LSB,4個記憶體單元之第三個可儲存第三個字的LSB且4個記憶體單元之第四個可儲存第四個字的LSB。 因此,在自控制器202之寫入啟用信號經確證時,寫入驅動器210將自周邊器件(未展示)所接收之寫入資料輸出至x對位元線BL-a及BL-b,其中x個多工器中之每一者驅動一對位元線(例如,BL-1a及BL-1b)。列解碼器204將n位元位址轉化為2n字線輸出。藉由列解碼器204針對每一不同n位元列位址確證一不同字線WL。因此,經由每一記憶體單元214存取電晶體將具有經確證字線WL之水平列中之2m(x)記憶體單元214中之每一者連接至一對2m(x)位元線(例如BL-1a及BL-1b),如下文將參考圖3更詳細地描述。將寫入資料經由x個多工器208驅動至選定位元線對(例如BL-1a及BL-1b)上並且將寫入資料寫入至具有所確證字線WL之記憶體單元。 用於讀取記憶體存取,列解碼器204將n位元位址轉化為2n讀取字線中之一者。藉由列解碼器204針對每一不同n位元列位址選擇不同讀取字線WL。因此,經由記憶體單元之存取電晶體將具有選定讀取字線WL之水平列中之2m(x)記憶體單元中之每一者連接至2m(x)讀取位元線BL中之一者,如下文將參考圖3更詳細地描述。2m(x)讀取位元線BL用以將由2m(x)記憶體單元儲存之位元傳輸至x個多工器208,其中每一多工器208自在讀取位元線BL上傳輸至彼多工器208之輸入之2m位元選擇一個位元。將自x個多工器208之選定位元提供至感測放大器212用於輸出讀取資料信號230。因此,諸如記憶體104中之感測放大器212之感測放大器可提供用於產生第一資料位元輸出之構件,該第一資料位元輸出在第一讀取啟用為啟動的時隨第一位元變化。大體上在另一記憶體組中之另一感測放大器可提供用於產生第二資料位元輸出之構件,該第二資料位元輸出在第一讀取啟用為啟動的時隨第一位元變化。在確證由控制器202產生的讀取啟用信號之後,選定位元係準備好用於感測放大器212。自控制器202之讀取啟用可用於產生讀取時脈。另外,控制器202可產生n及m信號以分別用於列與行解碼器。在例如基於n及m信號而選擇位元線BL及字線WL後以及在產生讀取時脈後,自多工器208至感測放大器212中之資料(資料輸入(DATA IN))可為可用的。大體而言,因為存取記憶體以及經由多工器208傳播可耗費時間,所以在選擇位元線BL及字線WL及讀取時脈時以及自多工器208至感測放大器212中之資料(資料輸入)為可用時可存在延時。 如先前所提及,藉由向記憶體週期中之讀取及寫入操作提供時序,控制器202負責記憶體操作。記憶體週期可由輸入至控制器202之系統時脈限定。讀取及寫入操作之時序係自內部讀取及寫入時脈獲得,該等內部讀取及寫入時脈係用於分別對自周邊器件輸入至位址解碼器(亦即,列解碼器204及行解碼器206)之讀取及寫入位址進行多工。讀取時脈係藉由讀取啟用設定且藉由讀取時脈重設而重設。類似地,一旦完成讀取操作即藉由寫入啟用設定寫入時脈且藉由寫入時脈重設而重設。可將讀取及寫入啟用自周邊器件輸入至控制器202且藉由周邊器件控制。讀取時脈及寫入時脈重設可由記憶體陣列218中之追蹤電路產生且輸入至控制器202。讀取啟用可用於產生讀取時脈。寫入啟用可用於產生寫入時脈。讀取時脈可由時序產生器220產生。時序產生器220可經組態以控制讀取時脈之時序,使得在資料輸入信號係有效時感測放大器212為啟動的。類似地,時序產生器220可經組態以控制寫入時脈之時序使得在寫入資料信號係有效時寫入驅動器210為啟動的。 如本文中所使用,關於時脈或其他信號之術語「設定」及「重設」可描述此時脈或其他信號之與極性無關的兩種不同邏輯狀態。藉助於實例,在設定時可將時脈或其他信號描述為具有高邏輯狀態(例如,邏輯位準「1」)且在重設時描述為低邏輯狀態(例如,邏輯「0」)。替代地,如可能為反相時脈或信號之情況下,在設定時可將時脈或其他信號描述為具有低邏輯狀態且在重設時描述為高邏輯狀態。因此,如本文中所使用之術語「設定」及「重設」不應具有限定的極性,而是應被認作大致意謂關於彼此之不同邏輯狀態。 在所描述之例示性實施例中,追蹤電路可包括記憶體陣列中之虛設單元,例如實例虛設單元216。虛設單元(諸如虛設單元216)可用於判定自記憶體單元(諸如記憶體單元214)之資料何時係有效的。每一虛設單元216可經組態以模仿記憶體單元214列之操作。每一虛設單元216經連接至用於記憶體單元214之虛設單元216之列的相同WL。(因此,可存在用於每一列之虛設單元使得可基於彼列之虛設單元,例如虛設單元216監測每一列。)時序產生器220可用於監測自連接至所確證WL之虛設單元216的虛設位元線(BL)。特定言之,在讀取及/或寫入操作期間,時序產生器220可監測虛設BL並且將虛設BL上之電壓與臨限值進行比較以追蹤選定記憶體單元214之存取時間。 藉助於實例,在讀取操作期間,時序產生器220監測虛設BL並且可在儲存於虛設單元216中之已知位元出現於虛設BL上時重設讀取時脈。(例如,時序產生器220可監測虛設BL以判定虛設BL何時自一個邏輯狀態(例如邏輯1狀態)變化至另一邏輯狀態(例如,邏輯0狀態)。邏輯狀態之改變可指示對應記憶體單元位元線上之資料係有效的。)類似地,在寫入操作期間,時序產生器220監測虛設BL並且在由寫入驅動器210寫入至虛設單元之已知位元出現於虛設BL上時重設寫入時脈。(例如,時序產生器220可監測虛設BL以判定虛設BL何時自一個邏輯狀態變化至另一邏輯狀態。邏輯狀態之改變可指示對應記憶體單元位元線上之資料係有效的。)在至少一個例示性實施例中,時序產生器220亦可用於產生寫入就緒信號。可由控制器使用寫入就緒信號以滿足在讀取操作之後的寫入操作的某些內部時序約束。每一記憶體單元214可經組態以儲存一個資料位元(例如,邏輯位準「1」或邏輯位準「0」)。 圖2之概念性方塊圖200亦包括連接至一系列虛設記憶體單元224之字線追蹤電路222。虛設記憶體單元224沿字線追蹤信號線之長度運行。字線追蹤電路222包括字線追蹤信號線、一或多個開關、一或多個反相器及字線追蹤信號傳回線。字線追蹤信號線經耦接至一或多個開關。該一或多個開關係各自耦接至一或多個反相器中之一者。該一或多個反相器之輸出經耦接至字線追蹤信號傳回線。開關可由位元線控制。因此,可使用虛設單元224模擬基於類似路徑長度而分組在一起之某些記憶體單元之延時實現追蹤。單元組可構成單一列或列組。可一起追蹤列組。虛設單元224及對應記憶體單元可基於用以存取特定記憶體位址之位元線存取。開關及反相器可由位元線控制。舉例而言,每一位元線可控制開關。追蹤信號可經由由位元線選擇之開關及經由對應反相器(或緩衝器)反饋。因此,位元線可選擇用於反饋路徑之反饋路徑的長度,例如字線WL2n + 1 。 在一些實例中,字線追蹤電路可提供最壞情況追蹤方案,該最壞情況追蹤方案可基於最長路徑追蹤字線,如關於圖4及圖5所描述。在其他實例中,字線追蹤電路222可提供動態追蹤方案,如關於圖2及圖6至圖9所描述。如圖2中所說明,動態追蹤方案可提供取決於存取列而不是取決於最長路徑的追蹤,該最長路徑的追蹤由於最長路徑之長度可為最壞情況的延時。最長路徑可具有最長路徑延時。在非動態追蹤方案可取決於最長路徑延時,動態追蹤方案可取決於存取列之長度而不是最長路徑。 圖3為圖2之記憶體組之記憶體單元214, (例如圖2之記憶體104)之例示性實施例的示意圖。圖3中所說明之記憶體單元214為六個電晶體(6T)組態。然而,熟習此項技術者將易於瞭解,記憶體單元214可經實施具有四個電晶體(4T)組態、八個電晶體(8T)組態、十個電晶體(10T)組態或可用於實施記憶體單元之任何其他合適的電晶體組態。 記憶體單元214經展示具有兩個反相器302、304。第一反相器302包含p通道金屬氧化物半導體場效(PMOS)上拉電晶體306及n通道金屬氧化物半導體場效(NMOS)308。第二反相器304包含PMOS上拉電晶體310及NMOS電晶體312。在所描述的實施例中,反相器302及304係由VDD供電且具有傳回VSS (例如,接地)。第一反相器302與第二反相器304經互連以形成交叉耦合鎖存器。第一NMOS存取電晶體314將輸出節點316自第二反相器304耦接至位元線BL-a 322,且第二NMOS存取電晶體318將輸出節點322自第一反相器302耦接至位元線BL-b 324(其之值係與位元線322相反或互逆)。NMOS存取電晶體314、318之閘極經耦接至字線WL 326。 可藉由將位元線BL-a 322及BL-b 324設定為待寫入至記憶體單元214之值及確證字線WL 326而執行寫入操作。在將待寫入值(例如,寫入資料)提供至位元線BL-a 322及BL-b 324之前,可確證字線WL 326。藉助於實例,藉由將位元線BL-a 322設定為邏輯位準0及將位元線BL-b 324設定為邏輯位準「1」,可將低值(例如邏輯位準「1」)寫入至記憶體單元214。將位元線BL-a 322處之邏輯位準0經由NMOS存取電晶體314應用至反相器304,其轉而促使第二反相器304之輸出節點320至VDD。將第二反相器304之輸出節點320應用至第一反相器302之輸入端,其轉而促使第一反相器302之輸出節點316至VSS。藉由將位元線BL-a 322及BL-b 324之值反相可將邏輯位準0寫入至記憶體單元214。寫入驅動器210可經設計以比記憶體單元214中之PMOS上拉電晶體(306及310)更強以使得寫入驅動器210可更動交叉耦接反相器302、304之先前狀態。 一旦完成寫入操作,字線WL 326經撤銷確證,由此致使NMOS存取電晶體314及318斷開兩個反相器302、304與位元線BL-a 322及BL-b 324之連接。只要將功率應用至記憶體單元214,兩個反相器302、304之間的交叉耦接保持反相器輸出之狀態。 記憶體單元214根據儲存於節點316及322處之資料值儲存資料。若記憶體單元214儲存邏輯高位準(亦即,『1』),則節點316為邏輯高位準且節點322為邏輯低位準(亦即,『0』)。若記憶體單元214儲存邏輯低,則節點316為邏輯低位準且節點322為邏輯高位準。在讀取操作期間,藉由預充電電路可為差分位元線BL-1a及BL-1b預充電。字線WL 326隨後經確證,藉此接通NMOS存取電晶體314、318。預充電與確證字線WL 326之間的時序可藉由列解碼器204控制。 若記憶體單元214儲存邏輯高位準,則位元線BL-1a經由NMOS存取電晶體314保持充電且互補位元線BL-1b經由NMOS存取電晶體318放電。若記憶體單元214儲存邏輯低位準,則位元線BL-1a經由NMOS存取電晶體314放電,且補充位元線BL-1b經由NMOS存取電晶體318保持充電。 如圖4至圖5中所說明,藉由一些記憶體追蹤(例如編譯程式記憶體追蹤),追蹤將信號傳輸通過列解碼器之完整長度及返回的時間。例如因為圖4至圖5中所說明之追蹤方案將最長路徑延時用於自具有最短路徑延時之記憶體存取至具有最長路徑延時之記憶體存取的所有記憶體存取,所以圖4至圖5中所說明之追蹤方案追蹤最壞情況延時。不管特定記憶體存取之路徑延時,使用與最長路徑相關聯之存取的延時。 圖4為說明實例記憶體追蹤系統400之方塊圖。實例記憶體追蹤系統400包括輸入/輸出端(IO) 402及記憶體核心404。實例記憶體追蹤系統400亦包括控制器406及一系列列解碼器408。實例記憶體追蹤系統400亦包括字線追蹤電路410。 IO 402可提供至記憶體核心404之輸入及自記憶體核心404輸出。因此,IO 402可允許讀取及/或寫入記憶體核心404。記憶體核心404可提供資料儲存。可自記憶體核心404寫入及讀取數位資料。可將儲存於記憶體核心404中之資料經由IO 402寫入至記憶體核心404。另外,可經由IO 402自記憶體核心404讀取儲存於記憶體核心404中之資料。 控制器406可基於位址資訊及追蹤資訊控制至及/或自記憶體核心404之資料之讀取及/或寫入。可使用字線追蹤電路410產生追蹤資訊。字線追蹤電路410可用於判定隨可存取之最遠記憶體單元而變化的所確證之字線的持續時間。舉例而言,字線追蹤電路410可沿平行於一系列字線之信號路徑發送追蹤入信號。追蹤入信號可充當用於一系列虛設單元或一系列虛設閘極之字線。一系列虛設單元或一系列虛設閘極允許估算沿字線之信號路徑的時序。舉例而言,用於沿字線傳播信號之時間可與用於沿追蹤入信號傳播信號之時間相同。在圖4中,可將追蹤入信號連接至最遠虛設單元或虛設閘極。追蹤入信號可接著沿追蹤出信號路徑傳回。追蹤出信號可為追蹤入信號之反相或緩衝版本。在一些實例中,控制器406可將啟動的字線信號自啟動的追蹤入信號之時間維持至接收追蹤出信號之時間。 舉例而言,假定反相器經用以在追蹤入信號與追蹤出信號之間緩衝。追蹤入信號及字線可以非啟動的邏輯位準開始,例如指示追蹤信號或特定字線為非啟動之邏輯狀態。舉例而言,在未存取執行本文所描述之系統及方法的記憶體時,字線及追蹤信號可全部為非啟動的邏輯位準。舉例而言,字線及追蹤入信號可為「高態有效」,例如,在處於邏輯「1」時啟動,及在處於邏輯「0」時非啟動。追蹤出信號亦可為非啟動的(但由於反相器之使用,非啟動的追蹤信號之極性可與非啟動的追蹤入信號之極性相反)。在一些實例中,可同時將追蹤入信號及字線驅動為啟動的。在可對應於追蹤入信號到達最遠閘極或單元的時間之某一時間後,可藉由反相器緩衝追蹤信號。反相器可將追蹤出信號驅動為啟動的。某一時間後,現啟動的追蹤出信號可到達控制器406。追蹤出信號提供字線已到達單元或閘極之反饋。因此,當追蹤出信號在控制器406處轉化為啟動時,控制器406可將字線及追蹤入信號驅動為非啟動的。舉例而言,追蹤入信號可為「高態有效」。由於將反相器用作緩衝器,追蹤出信號可為「低態有效」。當追蹤出信號在控制器406處轉化為啟動時,控制器406可將字線及追蹤入信號驅動為非啟動的,例如用於低態有效信號之邏輯低位準,例如因為追蹤出信號由於反相器為低態有效之邏輯高位準。 作為一更特定實例,當字線及追蹤入信號為邏輯高位準時,假定字線及信號追蹤為啟動的。當處於邏輯低位準時,假定追蹤出信號為啟動的。假定反相器係用於緩衝追蹤入信號。追蹤入信號及字線可以非啟動狀態開始,例如,未存取記憶體。追蹤出信號亦可為非啟動的,但為邏輯高位準。例如在存取記憶體時,可將追蹤入信號及字線驅動為啟動的且同時為邏輯高位準。在可對應於追蹤入信號到達最遠閘極或單元之時間的某一時間後,追蹤信號可在至反相器之輸入處轉化為高位。反相器可緩衝追蹤入信號。因此,反相器可具有邏輯高位準輸入。因此,反相器可將追蹤出信號驅動為啟動的狀態,例如邏輯低位準值。某一時間後,啟動的追蹤出信號可到達控制器406。基於追蹤出信號在控制器406處轉化為啟動狀態,控制器可將字線及追蹤入信號驅動為非啟動的。 在其他實例中,當字線及追蹤入信號為邏輯低位準時,字線及信號追蹤可為啟動的。當為邏輯高位準時,追蹤出信號可為啟動的。在另一實例中,非反相緩衝器可用於緩衝追蹤入信號。因此,追蹤入信號及追蹤出信號兩者可共用相同啟動邏輯狀態,例如,兩者皆為邏輯高位準或兩者皆為邏輯低位準。 如上文所論述,在一些實例中,在追蹤入信號與字線信號之間的時序可為相同或大致相同。舉例而言,可同時將追蹤入信號及字線信號驅動為啟動的。在其他實例中,在追蹤入信號與字線信號之間的時序可變化。舉例而言,可基於追蹤電路首先將字線信號驅動為啟動的以幫助保證字線信號在停用之前符合時序要求。在其他實例中,追蹤入信號可先於字線調整追蹤出信號之傳回以對應於到達最遠單元或閘極之字線信號,字線信號可驅動該等單元或閘極以存取一或多個記憶體單元。 圖5為說明圖4之實例記憶體追蹤系統之一態樣的電路圖。實例記憶體追蹤系統包括字線追蹤電路410及控制器406。實例電路圖包括追蹤入信號502及追蹤出信號504。在電路圖中所說明之實例記憶體追蹤系統將追蹤入信號路由至超出虛設閘極508、510之虛設閘極508之最遠閘極的點506。在點506處,追蹤入信號可藉由反相器512緩衝並且輸出至追蹤出信號線。因此,追蹤出信號504可經傳回至圖4之控制器406,例如反相器512的輸出可將追蹤出信號驅動至控制器406之追蹤出輸入。追蹤入信號502及追蹤出信號504可各自具有特定固定長度。在一些實例中該等長度可大體上類似。 如上文所論述,控制器406可基於位址資訊及追蹤資訊控制至及/或自記憶體核心404之讀取及/或寫入之資料。可使用字線追蹤電路410產生追蹤資訊。字線追蹤電路410可用於判定隨可存取之最遠記憶體單元變化的所確證之字線的持續時間。舉例而言,字線追蹤電路410可將追蹤入信號502沿平行於記憶體系統中之一系列字線的信號路徑發送。追蹤入信號502可充當用於一系列虛設單元(參見,例如圖2)或一系列虛設閘極508、510之字線。一系列虛設單元或一系列虛設閘極508、510允許估算沿字線之信號路徑的時序。舉例而言,用於信號沿字線傳播之時間可與用於信號沿追蹤入傳播信號之時間相同。在圖5中,追蹤入信號係連接至最遠虛設閘極508。追蹤入信號隨後沿追蹤出信號504路徑經由反相器512傳回。追蹤出信號504係追蹤入信號之反相版本。沿追蹤入信號,經由反相器512且沿追蹤出信號之路徑係固定的而不是動態可變的。路徑係藉由執行本文所描述之系統及方法之IC的特定佈局設定。 然而,圖4至圖5中所說明之記憶體追蹤的實例不為動態的。換言之,追蹤入信號係始終連接至最遠虛設閘極508。因此,記憶體存取可比必須情況耗時更長,因為記憶體存取可基於沿字線信號之路徑的最長延時。另外,由於沿最長字線之路徑的增加延時,位元線及感測放大器在記憶體存取期間可比必須情況放電更多。在記憶體存取期間,位元線及感測放大器上之預充電電壓可放電。若記憶體存取係長於將資料寫入及/或讀取至記憶體中之特定位址所必要的,則由於預充電之放電可大於在藉由使用動態追蹤系統而允許之更短記憶體存取時間情況下出現的放電,預充電電壓可減小。舉例而言,較近記憶體單元集可更快速讀取或寫入且因此可具有用於預充電信號的更低放電。 動態追蹤方案可提供取決於所存取列而不是取決於沿最長信號路徑的最壞情況延時的追蹤,與用於所存取的一或多個特定記憶體單元之字線的信號路徑之長度無關。因此,動態追蹤可減小用於一些記憶體存取之延時且可減少預充電信號之不必要的放電。圖6至圖7以及圖2說明實例動態記憶體追蹤系統。 圖6為說明使用動態記憶體追蹤之實例記憶體追蹤系統600的方塊圖。實例記憶體追蹤系統600包括IO 602及記憶體核心604。實例記憶體追蹤系統600亦包括控制器606及一系列列解碼器608。實例記憶體追蹤系統600亦包括字線追蹤電路610。 IO 602可提供至記憶體核心604之輸入及自記憶體核心604輸出。因此,IO可允許讀取及/或寫入記憶體核心604。記憶體核心604可提供資料儲存。數位資料可經寫入且自記憶體核心604讀取。可將儲存於記憶體核心604中之資料經由IO 602寫入至記憶體核心604。另外,可經由IO 602自記憶體核心604讀取儲存於記憶體核心604中之資料。 控制器606可基於位址資訊及追蹤資訊控制至及/或自記憶體核心604之資料之讀取及/或寫入。可使用字線追蹤電路610產生追蹤資訊。字線追蹤電路610可用於判定隨可存取之特定記憶體單元動態地變化的所確證字線的持續時間。舉例而言,字線追蹤電路610可將追蹤入信號612沿平行於一系列字線之信號路徑發送。追蹤入信號612可充當用於一系列虛設單元或一系列虛設閘極之字線。一系列虛設單元或一系列虛設閘極允許基於至所存取的虛設單元或虛設閘極之距離而估算沿字線之信號路徑的時序。舉例而言,用於信號沿字線傳播之時間可與用於信號沿追蹤入信號612傳播之時間相同。 在圖6中,可將追蹤入信號612連接至一系列虛設單元或虛設閘極使得追蹤入信號612可接著沿追蹤出信號614路徑自所存取的虛設單元或虛設閘極而不是自最遠虛設單元或虛設閘極傳回,除非最遠虛設單元或虛設閘極係所存取的虛設單元或虛設閘極。藉由使用沿追蹤出信號614路徑自所存取的虛設單元或虛設閘極傳回追蹤入信號612之記憶體追蹤系統600,可動態地調節追蹤信號(亦即自控制器606經由字線追蹤電路610且傳回至控制器606的追蹤入信號612及追蹤出信號614)之時序以更好地估計記憶體單元或閘極的存取時間。動態追蹤方案可提供取決於所存取的列而不是取決於用於具有用於可存取的最遠列之最長路徑之記憶體單元或閘極之最壞情況延時的追蹤。舉例而言,動態追蹤方案可取決於至所存取列之長度而不是最長路徑。就圖6而言,對於較近單元追蹤可更快,例如在左邊,且對於較遠單元追蹤更慢,例如在右邊(例如,當藉由除標頭中之文字外之文字查看圖6時,其經定向為自左至右讀取)。類似地,就圖7而言,如下文所論述,對於較近單元追蹤可更快,例如較低列,且對於較遠單元更慢,例如較高列(例如,當藉由除標頭中之文字外之文字查看圖7時,其經定向自左至右讀取)。 另外,在一實例中,由於字線為啟動的減小時間,所以為位元線及/或感測放大器的預充電可僅放電低至特定記憶體存取所需(或更接近僅低至必需)。因此,除更快速完成針對更接近控制器606之閘極/單元之記憶體存取以外,因為在存取記憶體之後可需要更小電流以恢復位元線及感測放大器,所以動態追蹤方案可致使功率節省。當用於存取記憶體單元或記憶體閘極之時間愈多時,位元線及/或感測放大器上之電壓可具有愈多時間以減小電壓且因此可將電壓降得更低。另外,位元線及/或感測放大器處之電壓降越大,可需要更長時間及更大電流來恢復位元線及感測放大器,例如,恢復至預充電狀態。 在一些實例中,動態追蹤方案可執行與非動態追蹤方案相同的操作且可提供與非動態追蹤方案類似的良率。另外,由於針對更接近驅動字線之控制器之列的更快追蹤,動態追蹤方案可減小記憶體之一些單元的操作時間段,例如針對記憶體之單元中之一些的記憶體存取時間及針對記憶體中之單元的寬鬆時序要求。動態追蹤方案操作可更快結束,例如針對更接近控制器606之單元/閘極。另外,針對一些位址組合可減小時序,例如針對對應於實體地更接近控制器606之單元/閘極的位址。在一些實例中,動態追蹤方案可用於「自定時」記憶體。自定時記憶體可為藉由外部時脈信號之上升邊緣,但在下一上升時脈邊緣之前讀取或寫入週期內部之其餘部分所需的時間事件開始讀取或寫入存取的記憶體。本文所描述之系統及方法可使用動態追蹤信號(例如)以產生可藉由自定時記憶體使用之內部時序信號中之一或多者。 在圖6之實例中,解碼器可產生至傳回路徑之連接,例如在616、618處。信號之延時可取決於所解碼之列。因此,圖6中所說明之實例可提供字線延時之較近追蹤。例如由於較短傳回路徑,更接近控制器606之列可具有較快追蹤信號。例如由於較長傳回路徑,離控制器606較遠之列可具有較長追蹤信號。 追蹤出信號614可為追蹤入信號612之反相或緩衝版本。在一些實例中,控制器606可將啟動的字線信號自激活追蹤入信號612之時間維持至接收追蹤出信號614之時間。舉例而言,當反相用於在追蹤入信號612與追蹤出信號614之間緩衝時,追蹤入信號612及字線可初始為非啟動的。追蹤出信號614亦可初始為非啟動的(但由於反相器之使用,非啟動追蹤信號之極性可與非啟動追蹤入信號之極性相反)。在一些實例中,可同時將追蹤入信號612及字線驅動為啟動的。在可對應於用於追蹤入信號612到達所存取的閘極或單元之時間的某一時間後,追蹤信號可藉由反相器緩衝。反相器可將追蹤出信號614驅動為啟動的。反相器可位於接近所存取閘極或單元處。不同反相器可與沿追蹤入信號612之信號路徑所存取之每一閘極或單元集使用。因此,用於追蹤入信號612傳輸信號路徑、傳播經由特定反相器且傳輸用於追蹤出信號614之信號路徑之時間長度可取決於所存取的特定閘極或單元而變化。在一些實例中,個別閘極或單元可使用特定信號路徑長度,亦即,追蹤入信號612路徑之一部分反相器及追蹤出信號614路徑之一部分。在一些實例中,構成個別字之多個閘極或單元可使用特定信號路徑長度。在其他實例中,構成個別字集合之多個閘極或單元可使用特定信號路徑長度。換言之,可(例如)基於組中之最長路徑長度將不同路徑長度分組在一起。在一態樣中,可將具有類似長度之路徑長度分組在一起。 某一時間後,啟動狀態的追蹤出信號614可到達控制器606。追蹤出信號614提供字線已到達所定址的單元或閘極之反饋。基於至所存取的單元或閘極之路徑長度而動態地修改反饋。當啟動狀態的追蹤出信號614到達控制器606時,控制器606可將字線及追蹤如信號612驅動為非啟動的。 如關於圖4所論述,在其他實例中,在字線及追蹤入信號為邏輯低位準時,字線及追蹤入信號可為啟動的。當為邏輯高位準時,追蹤出信號可為啟動的。在另一實例中,非反相緩衝器可用於緩衝追蹤入信號。因此,追蹤入信號及追蹤出信號兩者可共用同一啟動邏輯狀態,例如,兩者皆為邏輯高或兩者皆為邏輯低。 如上文所論述,在一些實例中,在追蹤入信號與字線信號之間的時序可為相同或大致相同。舉例而言,可同時將追蹤入信號及字線驅動啟動為邏輯高位準。在其他實例中,追蹤入信號與字線信號之間的時序可變化。舉例而言,可基於追蹤電路首先將字線信號驅動為啟動的以幫助保證字線信號在停用之前符合時序要求。在其他實例中,追蹤入信號可先於字線調整追蹤出信號之傳回以對應於到達單元或閘極之字線信號,單元或閘極驅動該字線信號以存取記憶體單元或單元。 圖7為說明圖6之實例記憶體追蹤系統之態樣的電路圖。實例記憶體追蹤系統包括字線追蹤電路610及控制器606。實例記憶體追蹤系統亦包括一系列虛設閘極702、704、一系列開關706及一系列反相器708。 實例電路圖包括追蹤入信號612及追蹤出信號614。電路圖中所說明之實例記憶體追蹤系統將追蹤入信號612路由至鄰近於虛設閘極702、704之一系列開關706。開關706-1、706-2、706-3將點沿追蹤入信號612信號路徑連接至一系列反相器708-1、708-2、708-3。因此,可將每一反相器708-1、708-2、708-3連接至鄰近於虛設閘極702、704 (未展示所說明用於反相器708-2之虛設閘極)之點。在每一點處,可基於連接至對應反相器708-1、708-2、708-3之對應開關706-1、706-2、706-3之狀態而藉由反相器708-1、708-2、708-3緩衝追蹤入信號612。可基於所定址之虛設閘極702、704或虛設記憶體單元而激活特定開關706-1、706-2、706-3。舉例而言,若例如連同沿對應字線位於類似距離處之一或多個記憶體閘極或記憶體單元一起定址虛設閘極704,則可連通鄰近虛設閘極704之開關706-1且對應反相器708-1可緩衝追蹤入信號612且產生與追蹤出信號614相對的追蹤入信號612之反相版本。因此,在相較於(例如)經由開關706-3及反相器708-3之信號路徑時,信號路徑可更短。因此,所包括的字線追蹤電路610可用於基於所定址的閘極/單元而動態地追蹤字線。追蹤出信號614可傳回至控制器606。在存取虛設閘極702及對應閘極/單元時,可使用經由開關706-2及反相器708-2之信號路徑。 在一實例中,解碼器可建立至傳回路徑之連接。信號之延時可取決於經解碼列。圖6至圖7中所說明之實例可提供字線延時之較近追蹤。例如由於較短傳回路徑,較低/左邊列可具有較快追蹤信號。例如由於較長傳回路徑,較高/右邊列可具有較長追蹤信號。 圖8為說明關於記憶體追蹤系統之複數個例示性波形的曲線圖。根據一態樣,實例時序圖式係用於實例非動態(例如,基於最壞情況)追蹤方案802及動態追蹤方案804。隨著較近(例如較低)列經存取,一些追蹤方案追蹤在最遠(例如最高)列處產生之差分位元線電壓(DVBL)。其可為經由緩衝器或反相器反饋的在最遠列處產生之DVBL。因此,在所說明的實例中,時脈(CLK)上之上升邊緣引起追蹤信號入及字線(WL)上之上升邊緣。例如由於將反相器用作緩衝器,追蹤信號入上之上升邊緣引起追蹤信號出上之下降邊緣。例如,延時之後在控制器406處接收之追蹤信號傳回之下降邊緣致使控制器406引起追蹤信號入上之下降邊緣,該下降邊緣引起追蹤信號出及字線(WL)上之上升邊緣。字線(WL)上之下降邊緣引起下降預充電輸入,(例如放電位元線及感測放大器)之結束。應理解,在反相器充當緩衝器的情況下,圖8之實例為高態有效追蹤入及字線(WL)及低態有效追蹤信號出。如上文所描述,其他實例係可能的。 動態追蹤方案804可追蹤所存取的準確列或列組。可使用虛設緩衝器模擬基於類似路徑長度而分組在一起之某些記憶體單元之延時實現追蹤。單元組可構成單一列或列組。一起追蹤之列組可大體上為彼此鄰近的列。可基於用以存取特定記憶體位址之位元線而存取虛設單元及對應記憶體單元。開關及反相器集可由位元線控制。舉例而言,每一位元線可控制開關。追蹤信號可經由藉由位元線選擇之開關及經由對應反相器(或緩衝器)反饋。因此,位元線可選擇用於反饋路徑之反饋路徑多長,例如字線WL2n + 1 。此外,時脈(CLK)上之上升邊緣引起追蹤信號入及字線(WL)上之上升邊緣。例如由於將反相器用作緩衝器,追蹤信號入上之上升邊緣引起追蹤信號出上之下降邊緣。例如,延時之後在控制器606處接收之追蹤信號傳回之下降邊緣致使控制器606引起追蹤信號入上之下降邊緣,該下降邊緣引起追蹤信號出及字線(WL)上之上升邊緣。字線(WL)上之下降邊緣引起下降預充電信號(例如放電位元線及感測放大器)之結束。 在動態追蹤方案804中,然而由於追蹤信號入、反相器(或緩衝器)及追蹤信號出信號之較低延時,字線(WL)脈衝寬度可變窄。例如,因為由於用於許多位元單元之存取係短於最壞情況存取時序,所以目前對於使用動態追蹤之許多記憶體存取而言,預充電信號可不會減少,所以預充電信號之差分位元線電壓要求仍可符合。在一些實例中,因為每一I/O可要求更小預先充電電流來恢復位元線及感測放大器,所以針對預充電信號之功率節省可增加系統中可能的輸入/輸出 (I/O)數目且因此更多I/O可能有給定電流量。 此外,如上文所描述,應理解,在反相器充當緩衝器的情況下,圖8之實例為高態有效追蹤入及字線(WL)及低態有效追蹤信號出。如上文所描述,其他實例係可能的。 如本文所描述,非動態編譯程式記憶體追蹤可模仿最壞情況位單元存取。在記憶體存取後,此追蹤方案可比消耗比必須情況更多功率以預充電位元線及感測放大器。在一態樣中,可使用取決於位元單元位置之動態追蹤方案。因為針對大部分位元單元(例如,除字線下之最遠位單元外)可對位單元存取進行排序,用於位元線及感測放大器之預充電電壓可能不會放電與模仿最壞情況位元單元存取之非動態編譯程式記憶體追蹤系統一樣低。因為可需要更小電流來恢復為位元線及感測放大器預充電,所以動態追蹤方案可致使功率節省。在一些態樣中,記憶體存取週期可縮短且用於記憶體存取之時序寬鬆,例如針對較近位元單元降低。另外,動態追蹤可用於自定時記憶體。 圖9為使用記憶體之方法之一個實例的流程圖900。在區塊902處,實施方法之裝置確證啟用記憶體單元(例如,構成字之所有記憶體單元)之字線。舉例而言,在方法900中,實施方法之控制器606確證啟用記憶體單元(例如對應虛設記憶體單元224之記憶體單元214)之字線(WL1…WL2n + 1 )。字線(WL2n + 1 、追蹤信號612、614)可充當追蹤信號。 在區塊904處,在記憶體之方法900中,實施方法之裝置隨所存取之複數個記憶體單元中之記憶體單元(虛設記憶體單元224)而改變字線(WL2n + 1 )之持續時間。舉例而言,實施方法之控制器606隨所存取之複數個記憶體單元(虛設記憶體單元224、虛設閘極702、704)中之一者改變確證字線(WL2n + 1 、追蹤信號612、614)之持續時間。改變確證字線(WL2n + 1 、6)之持續時間可包括隨延時追蹤信號(追蹤入610、追蹤出612)而改變字線的持續時間。虛設記憶體單元可用於估計可用於存取多個位元之例如字的字線之持續時間。舉例而言,返回參看圖2,由於多個記憶體單元可一起儲存資料字,單一虛設記憶體單元沿字線WL2n + 1 可為等距的。 在一實例中,如上文所描述,圖2中所說明之字線追蹤電路222可連接至一系列虛設記憶體單元224。虛設記憶體單元224可沿字線追蹤信號線之長度運行。字線追蹤電路222可包括字線追蹤信號線、一或多個開關、一或多個反相器及字線追蹤信號傳回線。字線追蹤信號線經耦接至一或多個開關。該一或多個開關係各自耦接至一或多個反相器中之一者。該一或多個反相器之輸出經耦接至字線追蹤信號傳回線。字線追蹤電路222可提供動態追蹤方案,該動態追蹤方案可提供取決於所存取之列而不是取決於最壞情況的追蹤。舉例而言,動態追蹤方案可取決於所存取列之長度而不是追蹤最長路徑。 在區塊906處,方法900指示裝置自沿傳輸線隔開之複數個虛設負載接收追蹤信號且輸出延時追蹤信號。舉例而言,控制器606自沿傳輸線(在追蹤信號出612處)隔開之複數個虛設負載(虛設記憶體單元224、虛設閘極702、704)接收追蹤信號(追蹤出612)且輸出延時追蹤信號(追蹤信號出)。追蹤信號入610可經由開關706反饋且藉由反相器708緩衝以形成自控制器輸出至虛設閘極702、706且傳回至控制器之可變長度信號路徑。 應理解,所揭示之處理程序/流程圖中之區塊的特定次序或階層為例示性方法的說明。基於設計偏好,應理解可重新佈置處理程序/流程圖中之區塊的特定次序或階層。此外,可組合或省略一些區塊。隨附方法申請專利範圍以樣本次序呈現各種區塊之要素,且並非意謂受限於所呈現之特定次序或階層。 記憶體(104)可包括具有複數個記憶體單元(214,216)之記憶體陣列。記憶體(104)可包括經組態以確證啟用記憶體單元(214、216)之字線的位址解碼器(列解碼器204)。記憶體(104)包括經組態以隨所存取之複數個記憶體單元中之記憶體單元而改變所確證之字線的持續時間之追蹤電路(222、610)。 在一實例記憶體中,追蹤電路(222、610)可包括組態以隨所存取之複數個記憶體單元中之該記憶體單元(702、704)而改變追蹤信號之延時的可變延時電路(例如,追蹤入信號612、追蹤出信號614、虛設閘極702、704、開關706及反相器708)。追蹤電路(222、610)進一步經組態以隨延時追蹤信號改變所確證之字線的持續時間。 在一實例記憶體中,可變延時電路可包括經組態以接收追蹤信號之傳輸線(追蹤入信號612及追蹤出信號614)、沿傳輸線(追蹤入信號612及追蹤出信號614)隔開之複數個虛設負載(虛設單元224、虛設閘極702、704)及經組態以輸出延時追蹤信號之旁路電路(開關706及反相器708)。另外,旁路電路可為可切換的(開關706)以旁路通過隨所存取之複數個記憶體單元中之該記憶體單元變化的複數個虛設負載(虛設單元224、虛設閘極702、704)中之一或多者。 在一實例中,複數個虛設負載(虛設閘極702、704)中之每一虛設負載(虛設閘極702、704)包含電晶體(虛設閘極702、704)。 在一實例中,旁路電路可包括複數個旁路開關(開關706)。複數個旁路開關(706)中之每一旁路開關(706)可經組態以旁路通過不同數目個虛設負載(虛設單元224、虛設閘極702、704)、旁路開關(706),該旁路開關旁路通過隨所選擇之複數個記憶體單元(214、216)中之該記憶體單元(214、216)變化的虛設負載(虛設單元224、虛設閘極702、704)。 在一實例中,旁路電路可進一步包括複數個邏輯電路(例如,產生可用於控制旁路開關708之位元線信號的邏輯電路)。複數個邏輯電路中之每一邏輯電路可與複數個旁路開關(708-1、708-2、708-3)中之對應旁路開關(708)串聯耦接。 位址解碼器包括經組態以確證啟用記憶體單元(214、216)之字線的字線確證電路(列解碼器204)。位址解碼器亦包括追蹤電路(222、610)。追蹤電路(222、610)經耦接至字線確證電路(204)且經組態以隨所存取之複數個記憶體單元(214、216)中之記憶體單元(214、216)改變所確證字線的持續時間。 處理系統包括,至少一個處理器(102)及耦接至該至少一個處理器(102)之記憶體陣列(104)。記憶體陣列(104)可具有複數個記憶體單元(214、216)。處理系統包括組態以確證啟用記憶體單元之字線的位址解碼器(包括列解碼器204)。另外,處理系統包括經組態以隨所存取之複數個記憶體單元(214、216)中之記憶體單元(214、216)改變所確證字線之持續時間的追蹤電路(222、610)。 提供先前描述以使任何熟習此項技術者能夠實踐本文中所描述之各種態樣。對此等態樣之各種修改對於熟習此項技術者而言將容易顯而易見,且本文中定義之一般原理可應用於其他態樣。因此,申請專利範圍不意欲侷限於本文中所展示之態樣,而是將被賦予與語言申請專利範圍一致的完整範疇,其中對單數形式之元件的參考不意欲意謂「一個且僅有一個」(除非明確地如此陳述),而是表示「一或多個」。本文所使用之詞語「例示性」意謂「充當實例、例子或說明」。本文中經描述為「例示性」之任何態樣未必被認作比其他態樣更佳或更有利。除非特定地陳述,否則術語「一些」指代一或多個。諸如「A、B或C中之至少一者」、「A、B或C中之一或多者」、「A、B及C中之至少一者」、「A、B及C中之一或多者」及「A、B、C或其任何組合」之組合包括A、B及/或C之任何組合,且可包括多個A、多個B或多個C。特定言之,諸如「A、B或C中之至少一者」、「A、B或C中之一或多者」、「A、B及C中之至少一者」、「A、B及C中之一或多者」及「A、B、C或其任何組合」之組合可為僅A、僅B、僅C、A及B、A及C、B及C或A及B及C,其中任何此等組合可含有一或多個成員或A、B或C中之成員。一般熟習此項技術者已知或稍後將知曉的貫穿本發明而描述之各種態樣之元件的所有結構及功能等效物以引用的方式明確地併入本文中,且意欲由申請專利範圍涵蓋。此外,本文中所揭示之任何內容均不意欲專用於公眾,無論申請專利範圍中是否明確敍述此揭示內容。詞語「模組」、「機制」、「元件」、「器件」及類似者不可取代詞語「構件」。因而,任何申請專利範圍元件皆不應解釋為構件加功能,除非該元件使用片語「用於...之構件」來明確地敍述。
100‧‧‧處理系統
102‧‧‧處理器
104‧‧‧記憶體
106‧‧‧位址匯流排
108‧‧‧寫入資料匯流排
110‧‧‧讀取資料匯流排
112‧‧‧控制匯流排
202‧‧‧控制器
204‧‧‧列解碼器
206‧‧‧行解碼器
208‧‧‧多工器
210‧‧‧寫入驅動器
212‧‧‧感測放大器
214‧‧‧記憶體單元
216‧‧‧虛設單元/記憶體單元
218‧‧‧記憶體陣列
220‧‧‧時序產生器
222‧‧‧字線追蹤電路/追蹤電路
224‧‧‧虛設記憶體單元
302‧‧‧第一反相器
304‧‧‧第二反相器
306‧‧‧p通道金屬氧化物半導體場效上拉電晶體
308‧‧‧n通道金屬氧化物半導體場效
310‧‧‧PMOS上拉電晶體
312‧‧‧NMOS電晶體
314‧‧‧第一NMOS存取電晶體/NMOS存取電晶體
316‧‧‧輸出節點/節點
318‧‧‧第二NMOS存取電晶體/NMOS存取電晶體
322‧‧‧位元線BL-a/輸出節點/節點
324‧‧‧位元線BL-b
326‧‧‧字線
400‧‧‧記憶體追蹤系統
402‧‧‧輸入
404‧‧‧記憶體核心
406‧‧‧控制器
408‧‧‧列解碼器
410‧‧‧字線追蹤電路
502‧‧‧追蹤入信號
504‧‧‧追蹤出信號
506‧‧‧點
508‧‧‧虛設閘極
510‧‧‧虛設閘極
512‧‧‧反相器
600‧‧‧記憶體追蹤系統
602‧‧‧輸入
604‧‧‧記憶體核心
606‧‧‧控制器
608‧‧‧列解碼器
610‧‧‧字線追蹤電路/追蹤電路
612‧‧‧追蹤入信號/追蹤信號
614‧‧‧追蹤出信號/追蹤信號
616‧‧‧傳回路徑
618‧‧‧傳回路徑
702‧‧‧虛設閘極
704‧‧‧虛設閘極
706-1‧‧‧開關
706-2‧‧‧開關
706-3‧‧‧開關
708-1‧‧‧反相器
708-2‧‧‧反相器
708-3‧‧‧反相器
802‧‧‧非動態追蹤方案
804‧‧‧動態追蹤方案
900‧‧‧流程圖/方法
902‧‧‧區塊
904‧‧‧區塊
906‧‧‧區塊
圖1為說明一種處理系統之實例的概念性方塊圖; 圖2為SRAM之例示性實施例的功能性方塊圖; 圖3為用於SRAM之記憶體單元之例示性實施例的示意圖; 圖4為說明實例記憶體追蹤系統之方塊圖; 圖5為說明圖4之實例記憶體追蹤系統之態樣的電路圖; 圖6為說明實例記憶體追蹤系統之方塊圖; 圖7為說明圖6之實例記憶體追蹤系統之態樣的電路圖; 圖8為說明關於記憶體追蹤系統之複數個例示性波形的曲線圖;及 圖9為使用記憶體之方法之一個實例的流程圖。

Claims (21)

  1. 一種記憶體,其包含: 一記憶體陣列,其具有複數個記憶體單元; 一位址解碼器,其經組態以確證啟用該等記憶體單元之一字線;及 一追蹤電路,其經組態以隨所存取之該複數個記憶單元中之記憶體單元而改變確證該字線之一持續時間。
  2. 如請求項1之記憶體,其中該追蹤電路包含經組態以隨所存取之該複數個記憶體單元中之該記憶體單元而改變一追蹤信號之一延時的一可變延時電路,且其中該追蹤電路進一步經組態以隨該延時追蹤信號改變確證該字線的該持續時間。
  3. 如請求項2之記憶體,其中該可變延時電路包含經組態以接收該追蹤信號之一傳輸線,沿該傳輸線隔開之複數個虛設負載及經組態以輸出該延時追蹤信號之一旁路電路,該旁路電路為可切換的以旁路通過隨所存取之該複數個記憶體單元中之該記憶體單元變化的該複數個虛設負載中之一或多者。
  4. 如請求項3之記憶體,其中該複數個虛設負載中之每一虛設負載包含一電晶體。
  5. 如請求項3之記憶體,其中該旁路電路包含複數個旁路開關,該複數個旁路開關中之每一旁路開關經組態以旁路通過不同數目個虛設負載,且其中該等旁路開關旁路通過隨所選擇之該複數個記憶體單元中之該記憶體單元變化的該等虛設負載。
  6. 如請求項5之記憶體,其中該旁路電路進一步包含複數個邏輯電路,該複數個邏輯電路中之每一邏輯電路與該複數個旁路開關中之一對應旁路開關串聯耦接。
  7. 一種位址解碼器,其包含: 一字線確證電路,其組態以確證啟用該等記憶體單元之一字線;及 一追蹤電路,其耦接至該字線確證電路且組態以隨所存取之該複數個記憶體單元中之記憶體單元而改變確證該字線之一持續時間。
  8. 如請求項7之位址解碼器,其中該追蹤電路包含經組態以隨所存取之該複數個記憶體單元中之該記憶體單元改變一追蹤信號之一延時的一可變延時電路,且其中該追蹤電路進一步經組態以隨該延時追蹤信號改變確證該字線的該持續時間。
  9. 如請求項8之位址解碼器,其中該可變延時電路包含經組態以接收該追蹤信號之一傳輸線,沿該傳輸線隔開之複數個虛設負載及經組態以輸出該延時追蹤信號的一旁路電路,該旁路電路為可切換的以旁路通過隨所存取之該複數個記憶體單元中之該記憶體單元變化的該複數個虛設負載中之一或多者。
  10. 如請求項9之位址解碼器,其中該複數個虛設負載中之每一虛設負載包含一電晶體。
  11. 如請求項9之位址解碼器,其中該旁路電路包含複數個旁路開關,該複數個旁路開關中之每一旁路開關經組態以旁路通過不同數目個虛設負載,且其中該等旁路開關旁路通過隨所選擇之該複數個記憶體單元中之該記憶體單元變化的該等虛設負載。
  12. 如請求項11之位址解碼器,其中該旁路電路進一步包含複數個邏輯電路,該複數個邏輯電路中之每一邏輯電路與該複數個旁路開關中之一對應旁路開關串聯耦接。
  13. 一種處理系統,其包含: 至少一個處理器; 一記憶體陣列,其耦接至該至少一個處理器,該記憶體陣列具有複數個記憶體單元; 一位址解碼器,其經組態以確證啟用該等記憶體單元的一字線;及 一追蹤電路,其經組態以隨所存取之該複數個記憶單元中之記憶體單元而改變確證該字線之一持續時間。
  14. 如請求項13之處理系統,其中該追蹤電路包含經組態以隨所存取之該複數個記憶體單元中之該記憶體單元而改變一追蹤信號之一延時的一可變延時電路,且其中該追蹤電路進一步經組態以隨該延時追蹤信號而改變確證該字線的該持續時間。
  15. 如請求項14之處理系統,其中該可變延時電路包含經組態以接收該追蹤信號之一傳輸線,沿該傳輸線隔開之複數個虛設負載及經組態以輸出該延時追蹤信號的一旁路電路,該旁路電路為可切換的以旁路通過隨所存取之該複數個記憶體單元中之該記憶體單元變化的該複數個虛設負載中之一或多者。
  16. 如請求項15之處理系統,其中該複數個虛設負載中之每一虛設負載包含一電晶體。
  17. 如請求項15之處理系統,其中該旁路電路包含複數個旁路開關,該複數個旁路開關中之每一旁路開關經組態以旁路通過不同數目個虛設負載,且其中該等旁路開關旁路通過隨所選擇之該複數個記憶體單元中之該記憶體單元變化的該等虛設負載。
  18. 如請求項17之處理系統,其中該旁路電路進一步包含複數個邏輯電路,該複數個邏輯電路中之每一邏輯電路與該複數個旁路開關中之一對應旁路開關串聯耦接。
  19. 一種使用一記憶體之方法,其包含: 確證啟用該記憶體內之複數個記憶體單元之一字線;及 隨所存取之複數個記憶體單元中之一者而改變確證該字線之一持續時間。
  20. 如請求項19之方法,其中改變該所確證之字線之該持續時間包含隨一延時追蹤信號改變確證該字線的該持續時間。
  21. 如請求項20之方法,其進一步包含自沿一傳輸線隔開之複數個虛設負載接收該延時追蹤信號且輸出該延時追蹤信號。
TW106127454A 2016-09-07 2017-08-14 用於記憶體之基於動態追蹤之低功率高速解碼 TW201822206A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/258,964 US9978442B2 (en) 2016-09-07 2016-09-07 Lower power high speed decoding based dynamic tracking for memories
US15/258,964 2016-09-07

Publications (1)

Publication Number Publication Date
TW201822206A true TW201822206A (zh) 2018-06-16

Family

ID=59684106

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106127454A TW201822206A (zh) 2016-09-07 2017-08-14 用於記憶體之基於動態追蹤之低功率高速解碼

Country Status (5)

Country Link
US (1) US9978442B2 (zh)
EP (1) EP3510596B1 (zh)
CN (1) CN109690676B (zh)
TW (1) TW201822206A (zh)
WO (1) WO2018048576A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10115444B1 (en) * 2017-08-09 2018-10-30 Qualcomm Incorporated Data bit inversion tracking in cache memory to reduce data bits written for write operations
US10650906B2 (en) 2018-08-09 2020-05-12 Synopsys, Inc. Memory bypass function for a memory
DE102018128927A1 (de) * 2018-08-31 2020-03-05 Taiwan Semiconductor Manufacturing Co., Ltd. Wortleitungsaktivierung für eine variable Verzögerung
CN111370043B (zh) * 2020-03-06 2022-01-21 展讯通信(上海)有限公司 Sram存储阵列和存储器
CN114255795A (zh) * 2020-11-20 2022-03-29 台湾积体电路制造股份有限公司 存储器器件的控制电路

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4110842A (en) * 1976-11-15 1978-08-29 Advanced Micro Devices, Inc. Random access memory with memory status for improved access and cycle times
US5592684A (en) * 1994-07-22 1997-01-07 Dell Usa, L.P. Store queue including a byte order tracking mechanism for maintaining data coherency
JPH08278916A (ja) * 1994-11-30 1996-10-22 Hitachi Ltd マルチチャネルメモリシステム、転送情報同期化方法及び信号転送回路
JP3298536B2 (ja) * 1999-01-29 2002-07-02 日本電気株式会社 半導体記憶装置
US6684298B1 (en) * 2000-11-09 2004-01-27 University Of Rochester Dynamic reconfigurable memory hierarchy
US20030058698A1 (en) * 2001-09-26 2003-03-27 Gerhard Mueller Memory with high performance unit architecture
US6674329B1 (en) * 2002-06-27 2004-01-06 Motorola, Inc. Distributed RF amplifier with filtered dummy load
US7215587B2 (en) 2005-07-05 2007-05-08 Taiwan Semiconductor Manufacturing Company, Ltd. Tracking circuit for a memory device
US7522443B2 (en) * 2005-07-15 2009-04-21 Solomon Systech Limited Flat-cell read-only memory structure
JP4745169B2 (ja) * 2005-09-16 2011-08-10 株式会社東芝 半導体記憶装置
US7755964B2 (en) * 2006-10-25 2010-07-13 Qualcomm Incorporated Memory device with configurable delay tracking
JP2008135116A (ja) 2006-11-28 2008-06-12 Toshiba Corp 半導体記憶装置
US7646658B2 (en) 2007-05-31 2010-01-12 Qualcomm Incorporated Memory device with delay tracking for improved timing margin
US7859920B2 (en) * 2008-03-14 2010-12-28 Qualcomm Incorporated Advanced bit line tracking in high performance memory compilers
US8649212B2 (en) * 2010-09-24 2014-02-11 Intel Corporation Method, apparatus and system to determine access information for a phase change memory
US8976614B2 (en) 2011-02-11 2015-03-10 Taiwan Semiconductor Manufacturing Company, Ltd. Tracking scheme for memory
JP5539916B2 (ja) * 2011-03-04 2014-07-02 ルネサスエレクトロニクス株式会社 半導体装置
US8315085B1 (en) * 2011-11-04 2012-11-20 Taiwan Semiconductor Manufacturing Co., Ltd. SRAM timing tracking circuit
US8767494B2 (en) * 2012-06-11 2014-07-01 Taiwan Semiconductor Manufacturing Co., Ltd. Far end resistance tracking design with near end pre-charge control for faster recovery time
US8787099B2 (en) * 2012-06-20 2014-07-22 Lsi Corporation Adjusting access times to memory cells based on characterized word-line delay and gate delay
TWI474336B (zh) * 2012-08-17 2015-02-21 Etron Technology Inc 可雙向追蹤時序參數之記憶裝置
US8773927B2 (en) 2012-09-07 2014-07-08 Lsi Corporation Adjusting bit-line discharge time in memory arrays based on characterized word-line delay and gate delay
US8811070B1 (en) * 2013-02-19 2014-08-19 Lsi Corporation Write-tracking circuitry for memory devices
US20150067290A1 (en) * 2013-09-04 2015-03-05 Qualcomm Incorporated Memory access time tracking in dual-rail systems
CA2867589A1 (en) * 2013-10-15 2015-04-15 Coho Data Inc. Systems, methods and devices for implementing data management in a distributed data storage system
US9640246B2 (en) 2014-09-22 2017-05-02 Taiwan Semiconductor Manufacturing Company, Ltd. Memory tracking scheme

Also Published As

Publication number Publication date
US20180068714A1 (en) 2018-03-08
US9978442B2 (en) 2018-05-22
CN109690676B (zh) 2022-09-27
EP3510596A1 (en) 2019-07-17
EP3510596B1 (en) 2020-01-22
CN109690676A (zh) 2019-04-26
WO2018048576A1 (en) 2018-03-15

Similar Documents

Publication Publication Date Title
EP3482395B1 (en) Overlapping precharge and data write
CN109690676B (zh) 基于较低功率高速译码的对于存储器的动态跟踪
US6178133B1 (en) Method and system for accessing rows in multiple memory banks within an integrated circuit
US10325648B2 (en) Write driver scheme for bit-writable memories
EP3437096B1 (en) Efficient memory bank design
EP3482396B1 (en) Improved timing circuit for memories
JP2010009646A (ja) 半導体記憶装置
US9373379B2 (en) Active control device and semiconductor device including the same
CN114730595A (zh) 具有锁存器的静态随机存取存储器读路径
US9196350B2 (en) Active control device, semiconductor device and system including the same
JP2005071454A (ja) 半導体記憶装置
CN109791788B (zh) 具有提高的写入能力的存储器和设备
US10140224B2 (en) Noise immune data path scheme for multi-bank memory architecture
CN108027787B (zh) 伪双端口存储器
TW202312166A (zh) 記憶體寫入方法和電路
JP2011034607A (ja) 半導体記憶装置及びその制御方法