TW201733042A - 帶有具有複合半導體裝置整合在封裝體組織上的高頻通訊模組之微電子裝置 - Google Patents

帶有具有複合半導體裝置整合在封裝體組織上的高頻通訊模組之微電子裝置 Download PDF

Info

Publication number
TW201733042A
TW201733042A TW105137623A TW105137623A TW201733042A TW 201733042 A TW201733042 A TW 201733042A TW 105137623 A TW105137623 A TW 105137623A TW 105137623 A TW105137623 A TW 105137623A TW 201733042 A TW201733042 A TW 201733042A
Authority
TW
Taiwan
Prior art keywords
die
communication module
coupled
compound semiconductor
microelectronic device
Prior art date
Application number
TW105137623A
Other languages
English (en)
Other versions
TWI721040B (zh
Inventor
吉爾吉斯 C. 道吉亞米斯
泰勒斯弗 坎嘉因
賈維爾 A. 法爾寇
富田佳宏
維傑伊 K. 納爾
Original Assignee
英特爾公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英特爾公司 filed Critical 英特爾公司
Publication of TW201733042A publication Critical patent/TW201733042A/zh
Application granted granted Critical
Publication of TWI721040B publication Critical patent/TWI721040B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6661High-frequency adaptations for passive devices
    • H01L2223/6672High-frequency adaptations for passive devices for integrated passive components, e.g. semiconductor device with passive components only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6661High-frequency adaptations for passive devices
    • H01L2223/6677High-frequency adaptations for passive devices for antenna, e.g. antenna included within housing of semiconductor device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13025Disposition the bump connector being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16235Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06517Bump or bump-like direct electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06572Auxiliary carrier between devices, the carrier having an electrical connection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/10329Gallium arsenide [GaAs]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/1033Gallium nitride [GaN]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/19011Structure including integrated passive components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本發明之實施例包括一微電子裝置其包括使用以矽為主的基體形成的一第一晶粒及耦合至該第一晶粒的一第二晶粒。該第二晶粒係以化合物半導體材料於一不同基體(例如,化合物半導體基體、III-V族基體)形成。一天線單元係耦合至該第二晶粒。該天線單元於約4 GHz或更高的一頻率發射及接收通訊。

Description

帶有具有複合半導體裝置整合在封裝體組織上的高頻通訊模組之微電子裝置
發明領域 本發明之實施例大致上係有關於半導體裝置之製造。更明確言之,本發明之實施例係有關於帶有具有複合半導體裝置整合在封裝體組織上的高頻通訊模組之微電子裝置。
發明背景 未來的無線產品係鎖定目標於比較目前運用的較低GHz範圍遠更高的頻率操作。例如,5G(第五代行動網路或第五代無線系統)通訊係預期於大於或等於15 GHz的頻率操作。再者,目前WiGig(無線十億位元聯盟)產品於約60 GHz操作。包括汽車雷達及醫療成像的其它應用將無線通訊技術利用於毫米波頻率(例如,30 GHz-300 GHz)。用於此等無線應用,設計RF(射頻)電路需要高品質匹配被動網路,以便因應預先界定的頻帶(於該處進行通訊)的發射以及需要高效功率放大器及低損耗功率組合器/開關。
依據本發明之一實施例,係特地提出一種微電子裝置,其包含:使用一以矽為主的基體所形成的一第一晶粒;被耦接至該第一晶粒的一第二晶粒,該第二晶粒係以化合物半導體材料於一不同基體中被形成;及被耦接至該第二晶粒的一天線單元,該天線單元用於約4 GHz或更高的一頻率發射及接收通訊。
較佳實施例之詳細說明 本文描述者為具有化合物半導體裝置整合至一封裝組織上之帶有高頻通訊模組的微電子裝置。於後文描述中,具體實施例的各種面向將使用熟諳技藝人士將其工作本質傳遞給熟諳技藝的其它人士常用的術語描述。然而,熟諳技藝人士顯然易知本發明可只以所描述面向中之部分實施。為了解說目的,陳述特定數字、材料及組態以供徹底瞭解例示實施例。然而,熟諳技藝人士顯然易知,本發明之實施例可無特定細節而予實施。於其它情況下,眾所周知的特徵經刪除或簡化以免遮掩了例示實施例。
各種操作將描述為多個分開操作,轉而以最有助於瞭解本發明之實施例之方式描述,但描述順序不應解譯為暗示此等操作必然為順序相依性。更明確言之,此等操作無需以呈現的順序進行。用於高頻(例如,5G、WiGig)無線應用,設計的RF電路(例如,低雜訊放大器、混合器、功率放大器等)需要高品質被動匹配網路,以便因應於進行通訊的,以及需要高效率功率放大器及低損耗功率組合器/開關等的經預先界定的頻帶之發射。可利用於大於30 GHz操作的CMOS技術,但帶有功率放大器的效率減低及帶有低品質被動元件,主要原因在於採用典型有損耗的矽基體故。如此不僅導致較低系統效能,同時也因產生過量熱而導致熱要求增加。於一個實例中,高熱散逸的原因在於下述事實,於相位陣列排列中必須利用多個功率放大器以達成期望的輸出功率及發射範圍。此點於5G系統上甚至更苛刻,原因在於細胞式網路(例如,4G、LTE、LTE-Adv)的典型發射範圍係比連接性(例如,WiFi、WiGig)要求的範圍大數倍故。
本設計利用非CMOS技術(例如,非矽基體)於通訊系統的關鍵部件(例如,GaAs、GaN、玻璃上被動元件等)。藉由最佳系統分區,可以另一項技術製造要求高效率及高品質因數的關鍵部件。此等部件可在裝置層級(例如,GaN/GaAs上電晶體)上或在電路層級(例如,III-V晶粒整合功率放大器、低雜訊放大器等)上。如於本發明之實施例中討論,完整通訊系統將以封裝組織方式形成。
本設計技術允許共同整合晶粒及/或裝置,其係以不同技術製造及/或製造於相同封裝件上的基體上以獲得效能提升及熱要求的鬆弛。本設計包括封裝件,其事包括用與其它無線系統通訊的天線。行動與無線通訊的先前及目前世代(例如,2G、3G、4G)沒有天線共同整合在封裝件上,原因在於此點並非面積有效故。
於一個實施例中,本設計為具有以非CMOS為基礎的收發器積木塊(諸如以III-V族為基礎的裝置或晶粒)的5G(第五代行動網路或第五代無線系統)架構,其係與低頻電路及整合被動裝置(IPD)共同整合於相同封裝件上用於提升效能與熱要求鬆弛。於本配置中,各個組件係直接組裝於封裝件內。封裝件可具有直接整合其上的天線。5G架構以高頻(例如,至少20 GHz、至少28 GHz、至少30 GHz等)操作及也可具有1-10每秒十億位元(Gbps)連結至端點。於另一個實例中,本設計於低頻(例如,至少4 GHz,約4 GHz)操作。
於一個實施例中,此種5G架構的設計導致成本降低,原因在於收發器組件之功能測試係與需將其初步組裝於封裝件上解耦。此外,包含RFIC有或無封裝件上天線的無線5G模組可經設計為分開模組及出售。本設計也藉利用整合被動裝置或晶粒(IPD)提供較高品質被動元件。功能塊諸如阻抗匹配電路、調諧濾波器、耦合器、功率組合器/除法器等可以IPD實施。IPD通常使用晶圓製造技術(例如,薄膜沈積、蝕刻、微影術製程)製造。
分區5G收發器有效地允許此種架構達成更高功率放大器效率(例如,使用III-V族技術),改良的被動元件(例如,利用IPD及更有效的功率組合器或開關),原因在於在非CMOS基體上製造被動元件之故。本架構使其有能力將全部此等不同的分開組件連同天線整合於封裝件上以產生完整5G收發器。此等組件可在裝置層級(例如,分開電晶體)上或在電路層級(例如,功率放大器、低雜訊放大器)上。
圖1例示依據一個實施例於一微電子裝置(例如,封裝組織架構)中共同整合不同組件。微電子裝置100(例如,封裝組織架構100)包括一晶粒110的互補金氧半導體(CMOS)電路(例如,以矽為主的基體形成的具有至少一個基頻單元及至少一個收發器單元之CMOS電路、CMOS晶粒),以化合物半導體材料(例如,III-V族材料、砷化鎵(GaAs)、氮化鎵(GaN)、化合物半導體晶粒等)或有機材料形成的晶粒120之電路或裝置(例如,個別電晶體、電晶體組群),以化合物半導體材料(例如,III-V族材料、砷化鎵(GaAs)、氮化鎵(GaN)、化合物半導體晶粒等)或有機材料形成的晶粒130之電路或裝置(例如,個別電晶體、電晶體組群),IPD 140,及具有用於發射與接收高頻通訊的至少一個天線之天線單元150。額外組件諸如傳統表面黏貼被動元件也可被安裝至封裝件。此外,圖1之組件可被覆蓋成形(overmolded)及以一外部屏蔽所覆蓋。模塑材料可以是低損耗非傳導性介電材料,及屏蔽可由傳導材料形成。天線單元150包括傳導層151-153。於本實例中,通孔121及傳導層122耦合電路120至CMOS電路110用於此等組件間之電氣連結。通孔132及傳導層131耦合IPD 140及晶粒130至晶粒之CMOS電路110用於此等組件間之電氣連結。微電子裝置100包括具有多個介電層的基體160用於傳導層與組件間之絕緣。
於一個實施例中,CMOS晶粒110係覆晶於微電子裝置(例如,封裝組織架構)的一側上。於一個實例中,在微電子裝置的一側(例如,下表面)上的CMOS晶粒110具有約10-300微米(例如,約50微米)的厚度112,而形成於晶粒120及130中之高功率高效率III-V族功率放大器係位在微電子裝置(例如,封裝組織架構)的第二側(例如,上表面)上。於一個實例中,化合物半導體材料(例如,GaN、GaAs)具有比較矽材顯著更高的電子遷移率其允許更快速操作。化合物半導體材料也具有較寬的帶隙,比較矽材,其允許功率裝置於較高溫操作,及對功率裝置於室溫給予較低熱雜訊。化合物半導體材料也具有直接帶隙,其比較矽的間接帶隙,提供了更有利的光電子性質。被動匹配網路需要的數個被動元件(例如,解耦電容器、電感器)係整合入IPD 140;或者被動功率組合器、濾波器、或分路器可被組裝於微電子裝置(例如,封裝組織架構)上。於一個實例中,天線單元150係位在微電子裝置(例如,封裝組織架構)上儘可能地接近晶粒120及130的功率放大器。取決於特定架構,該等組件可約略按比例繪製或可不必照比例繪製。於一個實例中,針對約30 GHz的頻率,天線單元150具有約2.5毫米x2.5毫米的維度,而電路120及130具有約2.0毫米x2.0毫米的維度。
於另一個實施例中,該等裝置中之任一者可彼此耦合。舉例言之,IPD 140可耦合至晶粒110、120及130中之至少一者。
圖2例示依據另一個實施例於一微電子裝置(例如,封裝組織架構)中共同整合不同組件。微電子裝置200(例如,封裝組織架構100)包括CMOS電路210(例如,以矽為主的基體形成的具有至少一個基頻單元及至少一個收發器單元之CMOS電路、CMOS晶粒),以化合物半導體材料(例如,III-V族材料、砷化鎵(GaAs)、氮化鎵(GaN)、化合物半導體晶粒等)形成的晶粒220之電路或裝置,以化合物半導體材料(例如,III-V族材料、砷化鎵(GaAs)、氮化鎵(GaN)、化合物半導體晶粒等)形成的晶粒230之電路或裝置,IPD 240,及具有用於發射與接收高頻通訊的至少一個天線(例如,5G、WiGig、至少4 GHz、至少15 GHz、至少25 GHz、至少28 GHz、至少30 GHz)之天線單元250。天線單元250包括傳導層251-253。於本實例中,通孔226及傳導層224耦合晶粒220及IPD 240至晶粒210用於此等組件間之電氣連結。貫穿通孔222、通孔223、及傳導層224及225耦合天線單元250至IPD 240、晶粒220、晶粒240、及晶粒210用於此等組件間之電氣連結。微電子裝置200包括多個介電層260用於傳導層與組件間之絕緣。
圖2顯示於基於z方向在裝置200中埋設晶粒達成較低高度的裝置200的另一個潛在發展。於圖2中,晶粒220及230及IPD 240埋入裝置200內,且可作為CMOS電路210(例如,CMOS晶粒)與天線單元250間之介面。貫穿通孔可用於III-V晶粒(例如,晶粒220、電路230)直接垂直連結到天線單元250。自被動元件或開關形成的匹配網路也能最終整合於裝置200。
於一個實施例中,CMOS電路210係覆晶於微電子裝置(例如,封裝組織架構)的一側上。於一個實例中,晶粒210具有約10-300微米(例如,約50微米)的厚度212,而形成於晶粒220及230中之高功率高效率III-V族功率放大器埋設於微電子裝置200(例如,封裝組織架構),如圖2中例示。於一個實例中,晶粒220及230的電路或裝置埋設於裝置200的介電層260內部。被動匹配網路需要的被動元件整合於IPD 240中,或被動功率整合器或分路器可組裝於微電子裝置(例如,封裝組織架構)上。天線單元250係位在微電子裝置(例如,封裝組織架構)上儘可能地接近晶粒220及230的功率放大器。取決於特定架構,該等組件可約略按比例繪製或可不必按比例繪製。
於另一個實施例中,該等裝置中之任一者可彼此耦合。舉例言之,IPD 140可耦合至晶粒210、220及230中之至少一者。
另一個整合技術係在附接到微電子裝置(例如,通訊模組)之前,初步將化合物半導體裝置或晶粒(例如,全部III-V裝置/晶粒)、分開SMT組件及IPD一起模塑於分開的覆蓋成形組件(或模組)。圖3例示依據一個實施例共同整合不同的組件包括覆蓋成形組件於微電子裝置(例如,封裝組織架構)。微電子裝置300(例如,封裝組織架構100)包括CMOS電路310(例如,以矽為主的基體形成的CMOS基頻及收發器電路、CMOS晶粒)及包含晶粒及/或裝置的覆蓋成形組件320。於一個實例中,覆蓋成形組件320包括以化合物半導體材料(例如,III-V族材料、砷化鎵(GaAs)、氮化鎵(GaN)、化合物半導體晶粒等)或有機材料形成的晶粒322之電路或裝置,以化合物半導體材料(例如,III-V族材料、砷化鎵(GaAs)、氮化鎵(GaN)、化合物半導體晶粒等)或有機材料形成的晶粒323之電路或裝置,及IPD 324。晶粒322-324係彼此耦合或耦合封裝件或基體360上的其它組件。第二覆蓋成形組件330包括以化合物半導體材料(例如,III-V族材料、砷化鎵(GaAs)、氮化鎵(GaN)、化合物半導體晶粒等)或有機材料形成的晶粒331之電路或裝置,以化合物半導體材料(例如,III-V族材料、砷化鎵(GaAs)、氮化鎵(GaN)、化合物半導體晶粒等)或有機材料形成的晶粒333之電路或裝置,IPD 332、及用於將此等組件的晶粒330與其它組件、電路、或裝置的晶粒300耦合的路由或重新分配層338。晶粒331-333係彼此耦合,或使用路由或重新分配層338與其它組件耦合及也在封裝件或基體360上。具有至少一個天線之天線單元350發射與接收高頻通訊(例如,5G、WiGig、至少4 GHz、至少15 GHz、至少25 GHz、至少28 GHz、至少30 GHz)。天線單元350包括傳導層351-353。於本實例中,通孔327及328及傳導層325及326耦合晶粒322及323及IPD 324至CMOS電路310用於此等組件間之電氣連結。天線單元350經由連結(未顯示於圖中)耦合至裝置300的電路及晶粒。微電子裝置300包括一基體360具有用於傳導層與裝置300的組件間絕緣的多個介電層。
圖3例示依據一個實施例,如圖4中顯示,可組合分開裝置以產生功能電路於塑模中的架構。覆蓋成形組件的電路可首先測試功能,及然後若電路有功能則組裝於微電子裝置或模組上。藉此方式,如果電路或裝置中之一者故障,覆蓋成形組件可達成成本降低。覆蓋成形組件的一體成型電路可使用將在裝置間進行路由的塑模上的路由或重新分配層實施,或路由可直接設計於微電子裝置(例如,封裝件)上。覆蓋成形組件400包括以化合物半導體材料(例如,III-V族材料、砷化鎵(GaAs)、氮化鎵(GaN)、化合物半導體晶粒等)或有機材料形成的晶粒430之電路或裝置,以化合物半導體材料(例如,III-V族材料、砷化鎵(GaAs)、氮化鎵(GaN)、化合物半導體晶粒等)或有機材料形成的晶粒432之電路或裝置,IPD 420-423,及級間匹配IPD 440。組件400包括用於經由電氣連結耦合晶粒及IPD的一或多個傳導層450。於一個實例中,級間匹配IPD耦合至晶粒430及432。
於一個實施例中,帶有覆蓋成形晶粒及CMOS SoC的5G封裝組織架構係與天線單元組裝於相同雙面封裝件上。於圖3中,覆蓋成形組件320已經於封裝件上安排路徑,而組件330包括路由層(RDL)。模塑組件可以是獨立電路,其包括連同被動匹配網路製造在不同基體上的裝置層級組件用於匹配或解耦。該等裝置間之路由可以在封裝件上或在塑模上的路由層上。
一體成型電路減低成本,原因在於在組裝之前能夠與基體的其餘部分分開地測試一體成型電路。本設計產生可分開製造與出售的獨立5G模組。
須瞭解於單晶片系統實施例中,晶粒可包括處理器、記憶體、通訊電路等。雖然圖中例示單一晶粒,但在晶圓的相同區域可沒有、有一個或數個晶粒。
於一個實施例中,微電子裝置可以是使用塊狀矽或絕緣體上矽基體形成的結晶基體。於其它實施例中,微電子裝置可使用其它材料形成,其可以或可不組合矽,其包括但非僅限於鍺、銻化銦、碲化鉛、砷化銦、磷化銦、砷化鎵、砷化銦鎵、銻化鎵、或III-V族或IV族材料的其它組合。雖然本文描述可形成基體的材料之數個實例,但可作為於其上建立半導體裝置的基礎的任何材料皆係落入於本發明之實施例的範圍內。
圖5例示依據本發明之一個實施例的一計算裝置700。計算裝置700罩住一板702。板702可包括多個組件,包括但非僅限於至少一個處理器704及至少一個通訊晶片706。至少一個處理器704係實體上及電氣上耦合至板702。於若干實施例中,至少一個通訊晶片706也實體上及電氣上耦合至板702。於進一步實施例中,通訊晶片706為處理器704的部分。於一個實例中,通訊晶片706(例如,微電子裝置100、200、300等)包括天線單元720(例如,天線單元150、250、350等)。
取決於其應用,計算裝置700可包括可以或可不實體式及電氣式耦合至板702的其它組件。此等其它組件包括,但非限制性,依電性記憶體(例如,DRAM 710、711)、非依電性記憶體(例如,ROM 712)、快閃記憶體、圖形處理器716、數位信號處理器、密碼處理器、晶片組714、天線單元720、顯示器、觸控螢幕顯示器730、觸控螢幕控制器722、電池732、音訊編解碼器、視訊編解碼器、功率放大器715、全球定位系統(GPS)裝置726、羅盤724、感測裝置740(例如,加速度計)、迴轉儀、揚聲器、相機750、及大容量儲存裝置(例如,硬碟驅動裝置、光碟(CD)、數位影音碟(DVD)及其類)。
通訊晶片706使得無線通訊能傳輸資料至及自計算裝置700。術語「無線」及其衍生詞可被使用來描述電路、裝置、系統、方法、技術、通訊通道等,其可透過非固體媒體經由調諧電磁輻射的使用而通訊資料。該術語並非暗示相關聯的裝置不含任何導線,但於若干實施例中其可能不含。通訊晶片706可實施多種無線標準或協定中之任一者,包括但非僅限於Wi-Fi(IEEE 802.11家族)、WiMAX(IEEE 802.16家族)、WiGig、IEEE 802.20、長期演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍牙、其衍生協定,以及標示為3G、4G、5G及其後的任何其它無線協定。計算裝置700可包括多個通訊晶片706。例如,第一通訊晶片706可專用於短程無線通訊諸如Wi-Fi、WiGig、及藍牙;及第二通訊晶片706可專用於長程無線通訊諸如GPS、EDGE、GPRS、CDM、WiMAX、LTE、Ev-DO、5G及其它。
計算裝置700的至少一個處理器704包括封裝於至少一個處理器704內部的積體電路晶粒。於本發明之實施例的若干具體實施中,處理器的積體電路晶粒包括一或多個裝置,諸如依據本發明之實施例的具體實施的微電子裝置(例如,微電子裝置100、200、300等)。術語「處理器」可指處理得自暫存器及/或記憶體的電子資料的任何裝置或裝置部分,用以將該電子資料變換成可儲存於暫存器及/或記憶體中的電子資料。
通訊晶片706也包括封裝於通訊晶片706內部的積體電路晶粒。依據本發明之實施例的另一個具體實施,通訊晶片的積體電路晶粒包括一或多個微電子裝置(例如,微電子裝置100、200、300等)。
下列實例係有關於進一步實施例。實例1為一種微電子裝置其包括使用一以矽為主的基體所形成的一第一晶粒,被耦接至該第一晶粒的一第二晶粒。該第二晶粒係以化合物半導體材料於一不同基體中被(例如,化合物半導體基體、III-V族基體)形成。一天線單元係耦接至該第二晶粒。該天線單元用於約4 GHz或更高(例如,至少4 GHz、至少15 GHz、至少25 GHz、至少30 GHz等)的一頻率發射及接收通訊。
於實例2中,實例1之主旨可選擇性地包括被耦接到至少一個晶粒的一整合被動晶粒(IPD)。該IPD包括用於被動匹配網路的被動元件。
於實例3中,實例1-2中任一者之主旨可選擇性地包括該第一晶粒具有一互補金氧半導體(CMOS)基頻單元及收發器單元。該第一晶粒係覆晶於該微電子裝置的一第一側的一表面上。
於實例4中,實例1-3中任一者之主旨可選擇性地包括該第二晶粒包含被附接於該微電子裝置的一第二側的一表面上以III-V族材料所形成的功率放大器。該微電子裝置的該第一側係與該微電子裝置的該第二側相對。
於實例5中,實例1-4中任一者之主旨可選擇性地包括該微電子裝置進一步具有被耦接到至少一個晶粒的一第三晶粒。該第三晶粒具有以化合物半導體材料於一不同基體(例如,化合物半導體基體、III-V族基體)所形成的裝置或電路。
於實例6中,實例1-5中任一者之主旨可選擇性地包括該微電子裝置具有用於5G通訊的一5G封裝架構。
於實例7中,一種通訊模組(或晶片)包含使用一以矽為主的基體所形成的一第一晶粒及被耦接至該第一晶粒的一第二晶粒。該第二晶粒係以化合物半導體材料於一不同基體中被形成,該基體係嵌入該通訊模組內部。一天線單元係耦接至該等第一及第二晶粒中之至少一者。該天線單元用於約15 GHz或更高(例如,至少15 GHz、至少25 GHz、至少30 GHz等)的一頻率發射及接收通訊。
於實例8中,實例7之主旨可選擇性地包括該通訊模組具有被耦接到至少一個晶粒的一整合被動晶粒(IPD)。該IPD係嵌入於該通訊模組內部。
於實例9中,實例7-8中任一者之主旨可選擇性地包括該第一晶粒具有一互補金氧半導體(CMOS)基頻及收發器電路。該第一晶粒係覆晶於該通訊模組的一第一側上。該第二晶粒包含被嵌入於該通訊模組內部以III-V族材料所形成的功率放大器。
於實例10中,實例7-9中任一者之主旨可選擇性地包括被耦接到至少一個晶粒的一第三晶粒。該第三晶粒具有以化合物半導體材料所形成的裝置或電路。該第三晶粒係嵌入於該通訊模組內部。
於實例11中,實例7-10中任一者之主旨可選擇性地包括該通訊模組包含用於5G通訊的一5G封裝架構。
於實例12中,一種計算裝置包括至少一個處理器用以處理資料及被耦接至該至少一個處理器的一通訊模組或晶片。該通訊模組或晶片包含使用一以矽為主的基體所形成的一第一晶粒及具有被耦接至該第一晶粒的一第二晶粒的一第一覆蓋成形組件。該第二晶粒具有使用化合物半導體材料於一不同基體中所形成的裝置或電路。該通訊模組或晶片也包括被耦接至該第二晶粒的一天線單元。該天線單元用於約15 GHz或更高(例如,至少15 GHz、至少25 GHz、至少30 GHz等)的一頻率發射及接收通訊。
於實例13中,實例12之主旨可選擇性地包括該第一覆蓋成形組件具有被耦接到至少一個晶粒的一整合被動晶粒(IPD)。該IPD包括用於被動匹配網路的被動元件。
於實例14中,實例12-13中任一者之主旨可選擇性地包括該第一晶粒具有一互補金氧半導體(CMOS)基頻及收發器電路。該第一晶粒係覆晶於該通訊模組或晶片的一第一側上。
於實例15中,實例12-14中任一者之主旨可選擇性地包括該第二電路具有以III-V族材料所形成的功率放大器。
於實例16中,實例12-15中任一者之主旨可選擇性地包括該第一覆蓋成形組件係附接於該通訊模組或晶片的一第二側的一表面上。
於實例17中,實例12-16中任一者之主旨可選擇性地包括該第一覆蓋成形組件具有被耦接到至少一個晶粒的一第三晶粒。該第三晶粒具有以化合物半導體材料所形成的裝置。
於實例18中,實例12-17中任一者之主旨可選擇性地包括該第二覆蓋成形組件具有被耦接到至少一個晶粒的一第四晶粒。該第四晶粒具有以化合物半導體材料於一基體中所形成的裝置或電路。
於實例19中,實例12-18中任一者之主旨可選擇性地包括該通訊模組或晶片其為用於5G通訊的一5G封裝架構。
於實例20中,實例12-19中任一者之主旨可選擇性地包括該計算裝置進一步包含括一記憶體,一顯示模組,及一輸入模組。該記憶體、顯示模組及輸入模組係在一晶片晶片組平台上及係彼此呈操作通訊。
100、200、300‧‧‧微電子裝置、封裝組織架構
110、210、310‧‧‧CMOS電路、晶粒
112‧‧‧厚度
120、130、220、230、322-324、331-333、430、432‧‧‧電路、晶粒
121、131、223、226、327、328‧‧‧通孔
122、132、151-153、224、225、251-253、450‧‧‧傳導層
140、240、324、420-423‧‧‧整合被動裝置(IPD)
150、250、350‧‧‧天線單元
160、260、360‧‧‧封裝件或基體
222‧‧‧貫穿通孔
320、330、400‧‧‧覆蓋成形組件
338‧‧‧路由或重新分配層
440‧‧‧級間匹配IPD
700‧‧‧計算裝置
702‧‧‧板
704‧‧‧處理器
706‧‧‧通訊晶片
710、711‧‧‧DRAM
712‧‧‧ROM
714‧‧‧晶片組
715‧‧‧功率放大器
716‧‧‧圖形處理器
720‧‧‧天線單元
722‧‧‧觸控螢幕控制器
724‧‧‧羅盤
726‧‧‧全球定位系統(GPS)裝置
728‧‧‧揚聲器
730‧‧‧觸控螢幕顯示器
732‧‧‧電池
740‧‧‧感測裝置
750‧‧‧相機
圖1例示依據一個實施例於一微電子裝置(例如,封裝組織架構)中共同整合不同組件。
圖2例示依據另一個實施例於一微電子裝置(例如,封裝組織架構)中共同整合不同組件。
圖3例示依據另一個實施例於一微電子裝置(例如,封裝組織架構)中共同整合不同組件。
圖4例示依據一個實施例於封裝組織架構的塑模中之一功能電路。
圖5例示依據一個實施例一計算裝置700。
100‧‧‧微電子裝置、封裝組織架構
110‧‧‧CMOS電路或晶粒
112‧‧‧厚度
120、130‧‧‧電路或晶粒
121、132‧‧‧通孔
122、131、151-153‧‧‧傳導層
140‧‧‧IPD
150‧‧‧天線單元
160‧‧‧基體

Claims (22)

  1. 一種微電子裝置,其包含: 使用一以矽為主的基體所形成的一第一晶粒; 被耦接至該第一晶粒的一第二晶粒,該第二晶粒係以化合物半導體材料於一不同基體中被形成;及 被耦接至該第二晶粒的一天線單元,該天線單元用於約4 GHz或更高的一頻率發射及接收通訊。
  2. 如請求項1之微電子裝置,其進一步包含: 被耦接到至少一個晶粒的一整合被動晶粒(IPD),該IPD包括用於被動匹配網路的被動元件。
  3. 如請求項2之微電子裝置,其中該第一晶粒包含一互補金氧半導體(CMOS)基頻單元及收發器單元其係覆晶於該微電子裝置的一第一側的一表面上。
  4. 如請求項3之微電子裝置,其中該第二晶粒包含被附接於該微電子裝置的一第二側的一表面上以III-V族材料所形成的功率放大器。
  5. 如請求項4之微電子裝置,其中該微電子裝置的該第一側係與該微電子裝置的該第二側相對。
  6. 如請求項1之微電子裝置,其進一步包含: 被耦接到至少一個晶粒的一第三晶粒,該第三晶粒具有以化合物半導體材料所形成的裝置或電路。
  7. 如請求項1之微電子裝置,其中該微電子裝置包含用於5G通訊的一5G封裝架構。
  8. 一種通訊模組,其包含: 使用一以矽為主的基體所形成的一第一晶粒; 被耦接至該第一晶粒的一第二晶粒,該第二晶粒係以化合物半導體材料於一不同基體中被形成,該基體係嵌入該通訊模組內部;及 被耦接至該等第一及第二晶粒中之至少一者的一天線單元,該天線單元用於約15 GHz或更高的一頻率發射及接收通訊。
  9. 如請求項1之通訊模組,其進一步包含: 被耦接到至少一個晶粒的一整合被動晶粒(IPD),該IPD係嵌入於該通訊模組內部。
  10. 如請求項9之通訊模組,其中該第一晶粒包含一互補金氧半導體(CMOS)基頻及收發器電路其係覆晶於該通訊模組的一第一側上。
  11. 如請求項10之通訊模組,其中該第二晶粒包含被嵌入於該通訊模組內部以III-V族材料所形成的功率放大器、低雜訊放大器、開關及其它電路中之至少一者。
  12. 如請求項8之通訊模組,其進一步包含: 被耦接到至少一個晶粒的一第三晶粒,該第三晶粒具有以化合物半導體材料所形成的裝置或電路。
  13. 如請求項12之通訊模組,其中該第三晶粒係嵌入於該通訊模組內部。
  14. 如請求項8之通訊模組,其中該通訊模組包含用於5G通訊的一5G封裝架構。
  15. 一種計算裝置,其包含: 至少一個處理器用以處理資料;及 被耦接至該至少一個處理器的一通訊模組或晶片,該通訊模組或晶片包含: 使用一以矽為主的基體所形成的一第一晶粒; 具有被耦接至該第一晶粒的一第二晶粒的一第一覆蓋成形(overmolded)組件,該第二晶粒具有使用化合物半導體材料於一不同基體中所形成的裝置或電路;及 被耦接至該第二晶粒的一天線單元,該天線單元用於約15 GHz或更高的一頻率發射及接收通訊。
  16. 如請求項15之計算裝置,其中該第一覆蓋成形組件進一步包含被耦接到至少一個晶粒的一整合被動晶粒(IPD),該IPD包括用於被動匹配網路的被動元件。
  17. 如請求項16之計算裝置,其中該第一晶粒包含一互補金氧半導體(CMOS)基頻及收發器電路其係覆晶於該通訊模組或晶片的一第一側上。
  18. 如請求項15之計算裝置,其中該第二電路包含以III-V族材料所形成的功率放大器、低雜訊放大器、及開關中之至少一者,其中該第一覆蓋成形組件係附接於該通訊模組或晶片的一第二側的一表面上。
  19. 如請求項15之計算裝置,其中該第一覆蓋成形組件進一步包含被耦接到至少一個晶粒的一第三晶粒,該第三晶粒具有以化合物半導體材料所形成的裝置。
  20. 如請求項15之計算裝置,其進一步包含: 一第二覆蓋成形組件具有被耦接到至少一個晶粒的一第四晶粒,該第四晶粒具有以化合物半導體材料於一基體中所形成的裝置或電路。
  21. 如請求項15之計算裝置,其中該通訊模組或晶片包含用於5G通訊的一5G封裝架構。
  22. 如請求項15之計算裝置,其進一步包含:一記憶體;一顯示模組;及一輸入模組,該記憶體、顯示模組及輸入模組係在一晶片晶片組平台上及係彼此呈操作通訊。
TW105137623A 2015-12-22 2016-11-17 帶有具有化合物半導體裝置整合在封裝體組織上的高頻通訊模組之微電子裝置 TWI721040B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
WOPCT/US15/67539 2015-12-22
PCT/US2015/067539 WO2017111975A1 (en) 2015-12-22 2015-12-22 Microelectronic devices with high frequency communication modules having compound semiconductor devices integrated on a package fabric

Publications (2)

Publication Number Publication Date
TW201733042A true TW201733042A (zh) 2017-09-16
TWI721040B TWI721040B (zh) 2021-03-11

Family

ID=59091090

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105137623A TWI721040B (zh) 2015-12-22 2016-11-17 帶有具有化合物半導體裝置整合在封裝體組織上的高頻通訊模組之微電子裝置

Country Status (4)

Country Link
US (2) US10629551B2 (zh)
CN (1) CN108292650A (zh)
TW (1) TWI721040B (zh)
WO (1) WO2017111975A1 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11050155B2 (en) 2016-12-14 2021-06-29 Intel Corporation Microelectronic devices designed with mold patterning to create package-level components for high frequency communication systems
JP6729790B2 (ja) * 2017-03-14 2020-07-22 株式会社村田製作所 高周波モジュール
US10404313B1 (en) 2018-02-21 2019-09-03 Analog Devices, Inc. Low noise amplifiers with output limiting
US11616283B2 (en) * 2018-09-05 2023-03-28 Intel Corporation 5G mmWave antenna architecture with thermal management
JP7115222B2 (ja) * 2018-11-01 2022-08-09 富士通株式会社 半導体装置及び増幅器
US10685948B1 (en) 2018-11-29 2020-06-16 Apple Inc. Double side mounted large MCM package with memory channel length reduction
US10811402B2 (en) 2018-12-26 2020-10-20 AP Memory Technology Corp. Memory device and microelectronic package having the same
US11672111B2 (en) 2018-12-26 2023-06-06 Ap Memory Technology Corporation Semiconductor structure and method for manufacturing a plurality thereof
US11417628B2 (en) 2018-12-26 2022-08-16 Ap Memory Technology Corporation Method for manufacturing semiconductor structure
US11158552B2 (en) 2018-12-26 2021-10-26 AP Memory Technology Corp. Semiconductor device and method to manufacture the same
US11380614B2 (en) * 2018-12-26 2022-07-05 AP Memory Technology Corp. Circuit assembly
CN110635221A (zh) * 2019-09-20 2019-12-31 上海先方半导体有限公司 一种应用于天线产品的bga封装结构和方法
US11296043B2 (en) * 2019-12-04 2022-04-05 Advanced Semiconductor Engineering, Inc. Semiconductor device packages and methods of manufacturing the same
JP2021100213A (ja) * 2019-12-23 2021-07-01 株式会社村田製作所 高周波モジュール及び通信装置
US20230197698A1 (en) * 2021-12-17 2023-06-22 Wolfspeed, Inc. Multi-typed integrated passive device (ipd) components and devices and processes implementing the same

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003030254A2 (en) * 2001-09-28 2003-04-10 Hrl Laboratories, Llc Process for assembling systems and structure thus obtained
KR100656300B1 (ko) * 2005-12-29 2006-12-11 (주)웨이브닉스이에스피 3차원 알루미늄 패키지 모듈, 그의 제조방법 및 3차원알루미늄 패키지 모듈에 적용되는 수동소자 제작방법
US7852281B2 (en) * 2008-06-30 2010-12-14 Intel Corporation Integrated high performance package systems for mm-wave array applications
US8164158B2 (en) * 2009-09-11 2012-04-24 Stats Chippac, Ltd. Semiconductor device and method of forming integrated passive device
US8218337B2 (en) * 2009-12-18 2012-07-10 Intel Corporation Apparatus and method for embedding components in small-form-factor, system-on-packages
US8218323B2 (en) * 2009-12-18 2012-07-10 Intel Corporation Apparatus and method for embedding components in small-form-factor, system-on-packages
US9225379B2 (en) * 2009-12-18 2015-12-29 Intel Corporation Apparatus and method for embedding components in small-form-factor, system-on-packages
US8217272B2 (en) * 2009-12-18 2012-07-10 Intel Corporation Apparatus and method for embedding components in small-form-factor, system-on-packages
US8759950B2 (en) * 2011-05-05 2014-06-24 Intel Corporation Radio- and electromagnetic interference through-silicon vias for stacked-die packages, and methods of making same
KR101434003B1 (ko) * 2011-07-07 2014-08-27 삼성전기주식회사 반도체 패키지 및 그 제조 방법
US9048284B2 (en) * 2012-06-28 2015-06-02 Skyworks Solutions, Inc. Integrated RF front end system
US8917210B2 (en) * 2012-11-27 2014-12-23 International Business Machines Corporation Package structures to improve on-chip antenna performance
JP6121705B2 (ja) * 2012-12-12 2017-04-26 株式会社東芝 無線装置
US9461355B2 (en) 2013-03-29 2016-10-04 Intel Corporation Method apparatus and material for radio frequency passives and antennas
US9252077B2 (en) 2013-09-25 2016-02-02 Intel Corporation Package vias for radio frequency antenna connections
JP6279754B2 (ja) * 2013-12-09 2018-02-14 インテル コーポレイション パッケージングされたダイ用のセラミック上アンテナ

Also Published As

Publication number Publication date
CN108292650A (zh) 2018-07-17
US20180342472A1 (en) 2018-11-29
US10629551B2 (en) 2020-04-21
WO2017111975A1 (en) 2017-06-29
US20200227366A1 (en) 2020-07-16
US11387200B2 (en) 2022-07-12
TWI721040B (zh) 2021-03-11

Similar Documents

Publication Publication Date Title
US11387200B2 (en) Microelectronic devices with high frequency communication modules having compound semiconductor devices integrated on a package fabric
US11367708B2 (en) Microelectronic devices designed with efficient partitioning of high frequency communication devices integrated on a package fabric
US20200412858A1 (en) Microelectronic devices designed with integrated antennas on a substrate
US20220246554A1 (en) Microelectronic devices designed with compound semiconductor devices and integrated on an inter die fabric
US10573608B2 (en) Microelectronic devices designed with high frequency communication devices including compound semiconductor devices integrated on a die fabric on package
US10410983B2 (en) Microelectronic devices designed with high frequency communication devices including compound semiconductor devices integrated on an inter die fabric on package
US10439671B2 (en) Microelectronic devices designed with high frequency communication modules having steerable beamforming capability
US11658418B2 (en) Microelectronic devices designed with mold patterning to create package-level components for high frequency communication systems