TW201727825A - 積體電路結構及形成方法 - Google Patents

積體電路結構及形成方法 Download PDF

Info

Publication number
TW201727825A
TW201727825A TW105134126A TW105134126A TW201727825A TW 201727825 A TW201727825 A TW 201727825A TW 105134126 A TW105134126 A TW 105134126A TW 105134126 A TW105134126 A TW 105134126A TW 201727825 A TW201727825 A TW 201727825A
Authority
TW
Taiwan
Prior art keywords
tsv
twinned
substrate
backside
front side
Prior art date
Application number
TW105134126A
Other languages
English (en)
Other versions
TWI705527B (zh
Inventor
林政賢
楊敦年
林杏芝
劉人誠
高敏峰
黃薰瑩
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201727825A publication Critical patent/TW201727825A/zh
Application granted granted Critical
Publication of TWI705527B publication Critical patent/TWI705527B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76805Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics the opening being a via or contact hole penetrating the underlying conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/10Applying interconnections to be used for carrying current between separate components within a device
    • H01L2221/1068Formation and after-treatment of conductors
    • H01L2221/1073Barrier, adhesion or liner layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

揭露一積體電路結構,其內具有一背側矽晶穿孔(B/S TSV),以及形成此結構之方法。此方法包含步驟:接收一晶圓其包含基板,基板具有導體於其上之前側和背側;自基板的背側穿透基板,形成背側矽晶穿孔(B/S TSV);填充此背側矽晶穿孔以導電材料,以形成與導體的電性連接。因此形成背側矽晶穿孔,其穿過基板的背側,且電性地連接至基板前側上的導體。

Description

積體電路結構及形成方法
本揭露內是有關一種積體電路結構及形成方法,特別是背側矽晶穿孔之積體電路裝置。
伴隨著半導體製造上縮小化需求不斷地增加,封裝技術已從二維(2D)晶片封裝發展為三維(3D)晶片封裝,以進一步地在積體電路裝置中提高密度和性能。
在三維晶片封裝中,堆積複數個晶圓。通常使用矽晶穿孔(TSV)以連結一晶圓至另一個晶圓。然而,這種典型形成TSV方式導入缺陷至晶圓內,因而需要將缺陷解決。
一形成積體電路結構之方法,該方法包含:接收一基板,該基板具有包含一導體於該基板上之前側和一背側;自該基板的該背側形成一導孔開口;以及填充該導孔開口以一導電材料,以電性連接至該導體。
10、20、30、40、46、50、60、70、80、90‧‧‧方法
110‧‧‧晶圓
120‧‧‧接合介面
130‧‧‧介電層
132‧‧‧導體
140‧‧‧基板
141‧‧‧背側
143‧‧‧前側
144‧‧‧溝槽
148‧‧‧主動區域
150‧‧‧背側矽晶穿孔
152‧‧‧第二導孔開口
160‧‧‧側壁膜
172‧‧‧第一鈍化層
174‧‧‧聚酰亞胺介電層
176‧‧‧第二鈍化層
180‧‧‧背側矽晶穿孔電極
190‧‧‧重分佈層
192‧‧‧凸點下金屬化層
196‧‧‧焊料凸點
230‧‧‧介電層
232‧‧‧導電層
240‧‧‧基板
241‧‧‧背側
243‧‧‧前側
244‧‧‧溝槽
248‧‧‧主動區域
250‧‧‧背側矽晶穿口
252‧‧‧第二導孔開口
260‧‧‧側壁膜
280‧‧‧背側矽晶穿孔電極
290‧‧‧光阻遮罩
330‧‧‧介電層
332‧‧‧導體
340‧‧‧基板
341‧‧‧背側
343‧‧‧前側
344‧‧‧溝槽
348‧‧‧主動區域
360‧‧‧側壁膜
364‧‧‧側壁膜
380‧‧‧背側矽晶穿孔電極
384‧‧‧前側矽晶穿孔電極
430‧‧‧介電層
432‧‧‧導體
440‧‧‧基板
441‧‧‧背側
443‧‧‧前側
444‧‧‧溝槽
448‧‧‧主動區域
460‧‧‧側壁膜
480‧‧‧背側矽晶穿孔電極
486‧‧‧接觸點
當與附圖同時閱讀時,從以下的詳細描述中可最好地理解本揭露內容。應注意的是,根據產業的標準做法,各個特徵不是按比例繪製。事實上,為了討論上的清楚性,各個特徵的尺寸可能任意地增加或減小。
圖式第1圖為根據實施方式,繪示藉由1-遮罩和2-遮罩製程,製造背側矽晶穿孔之過程的流程圖。
圖式第2圖為根據實施方式,繪示其中具有接合界面之接合晶圓的結構的橫截面圖。
圖式第3A圖至第3F圖為根據實施方式,繪示在1-遮罩製程的不同階段,積體電路裝置之結構的橫截面圖。
圖式第4A圖至第4B圖為根據實施方式,繪示在2-遮罩製程的不同階段,積體電路裝置之結構的橫截面圖。
圖式第5圖為根據實施方式,繪示積體電路裝置之結構的橫截面圖。
圖式第6圖為根據實施方式,繪示積體電路裝置之結構的橫截面圖。
以下揭露內容提供許多不同的實施方式或實施例,以執行所提供標的的不同特徵。以下描述成分和配置的具體實施例,以簡化揭露內容。當然這些僅是實施例,目的不在於限制。例如,在描述中,形成第一特徵其高於或在第二特徵之上,之後可能包括實施方式,其中以直接接觸形成 第一和第二特徵,且也可能包含實施方式,其中可能形成額外的特徵介於第一和第二特徵之間,因而第一和第二特徵可能不是直接接觸。此外,在各式例中,本揭露內容可能重複標號和/或字母。這樣的重複,目的在於簡化和清楚,並不是指稱在所討論的實施方式和/或配置之間有關係。
除非上下文另外明確指出,否則單數形式「一」和「該」包括複數指代物。因此,除非上下文另有明確說明,否則,例如提及一導電插塞,包括了具有兩個或更多個這種插塞。更進一步地,空間的的關聯性用語,例如「下面」、「之下」、「低於」、「高於」、「上面」和類似者,可能在此使用以簡化敘述來描述,所繪示於圖式中之一元件或特徵和另外的元件和特徵之間的關係。
在半導體製造,對於晶圓裝置而言,晶圓薄化是非常重要的,例如在複數個晶圓的三維(3D)封裝中的矽基板。為了封裝複數個晶圓,在半導體結構中形成矽晶穿孔(TSV)以連接晶圓至電性元件,諸如接合墊、中介層、重分佈層,和晶圓。已知的是傳統的前側TSV(F/S TSV)提供接合或連接晶圓至電性元件的方法。然而,傳統的前側TSV(F/S TSV)的尺寸和厚度太大以至於無法減薄晶圓的厚度。在典型的製造前側矽晶穿孔(F/S TSV)結構的方法中,前側矽晶穿孔(F/S TSV)延伸自晶圓的前側而端點止於晶圓的基板內,此晶圓具有半導體元件在其上。之後,經由移除基板的一部分而薄化晶圓,以暴露前側矽晶穿孔(F/S TSV),因而前側矽 晶穿孔(F/S TSV)連接至導電元件,諸如接合墊、中介層、重分佈層、第二基板,或後續的類似者。然而,在晶圓的薄化期間,裂隙或缺陷可能由此形成。對於前側矽晶穿孔(F/S TSV),其不在同一高度者,這樣的缺陷更容易發生。該等缺陷導致晶圓可薄化之厚度的限制。因此,晶圓厚度的限制導致在三維(3D)封裝中半導體裝置之電路密度的限制。有鑑於此,根據各實施方式,在此揭露背側TSV(B/S TSV)和其製造方法。
背側矽晶穿孔(B/S TSV)電極的製造流程總結於圖式第1圖,其中包含兩個不同的步驟,1-遮罩製程80和2-遮罩製程90。在1-遮罩製程80中,在形成背側矽晶穿孔(B/S TSV)之蝕刻期間,只有一光阻遮罩形成在基板的背側。之後隨之以側壁膜的沉積製程和襯墊蝕刻製程,以在背側矽晶穿孔(BS/TSV)之下形成第二導孔開口。相較於1-遮罩製程80,2-遮罩製程90更進一步地包含,在前述的襯墊蝕刻製程之前,形成第二光阻遮罩於背側矽晶穿孔(B/S TSV)。因此,根據在第二光阻遮罩中一開口的尺寸,藉由2-遮罩製程90所形成的第二導孔開口可能具有小於背側矽晶穿孔的尺寸。在之後的實施方式中,使用1-遮罩製程80以製造如在圖式第3D圖、第5圖、第6圖中所示的積體電路結構中的背側矽晶穿孔,而2-遮罩製程90僅使用於圖式第4圖。
參看圖式第3A至3F圖,其係根據本揭露內容的實施方式,形成背側矽晶穿孔(B/S TSV)電極的1-遮罩製程之 不同階段時之積體電路結構的各橫截面圖。現在參看圖式第2圖,其係橫截面圖,顯示的結構為兩晶圓110以相對方向接合在一起,和其中的接合介面120。在一些實施方式中,經由合適的製程,晶圓110可能互相接合在一起,製程諸如:直接接合製程、電漿活化接合製程、陽極接合製程、共晶接合製程、玻璃料接合製程、粘接接合製程、熱壓縮接合製程、反應性接合製程、瞬態液相擴散接合製程。此外,兩晶圓之接合,也可經由傳統前側矽晶穿孔(F/S TSV)製程的前端而接合,在其中,前側矽晶穿孔(F/S TSV)電極端點止於基板內而沒有在晶圓的背側突出。亦即,兩基板經由前側矽晶穿孔(F/S TSV)電極接合,而未蝕刻此基板以暴露前側矽晶穿孔(F/S TSV)。值得注意的是,根據一實施方式,在晶圓中製造背側矽晶穿孔(B/S TSV)電極,係執行在晶圓110接合之後。
接下來,參看圖式第3A圖,其顯示在圖式第2圖所示的接合晶圓中的一晶圓之結構的橫截面圖。為了簡化,在後續圖式中,在一晶圓中,只顯示同樣元件的一或兩個物體,以代表在現實中,在連續的結構中,可能有重複複數個元件。關於製造背側矽晶穿孔(B/S TSV)電極,製造流程起始於晶圓110。晶圓110包含基板140和介電層130其鄰接於基板140。額外地,在製程10中,基板140具有兩個側面,背側141和前側143,其中背側141定義為一表面其形成在基板140的一外側,而前側143定義為一介面其介於基板140以及相鄰的介電層130之間。基板140包含任何合適的 材料,諸如矽(Si),特別是矽,但不限於此。以複數個製造流程製成基板140,流程包含矽的熱氧化製程、光刻製程、光阻層的塗覆製程、蝕刻製程、化學機械製程(CMP),和磷離子和硼離子的離子佈植製程。因此,晶圓包含氧化物的溝槽(如:淺溝槽隔離)144和主動區域148,其可能包含閘極電極、源極/汲極區域、輕度摻雜汲極(LDD)區域,N-井、P-井,和其中的雙井。為了簡化,在主動區域148的複數個結構,沒有顯示在後續的圖式中。
形成或沉積相鄰於基板140之介電層130,可經由合適的製程,諸如化學氣相沉積(CVD)、常壓CVD(APCVD)、低壓CVD(LPCVD)、電漿促進CVD(PECVD)、有機金屬CVD(MOCVD)、物理氣相沉積(PVD)、原子層沉積(ALD)、化學溶液沉積、濺鍍,和其組合。介電層130為低k層且功能作為間隔物和介電的濾器,以減少介於二導體或導電元件之間的寄生電容。在此所使用的用語「低K」指的是具有低介電常數的材料,k小於3.9,其為氧化矽的k值。在這實施方式中,介電層130的材料可能是含碳的介電材料,且可能進一步地包含氮、氫、氧,和其組合。介電層130的材料之實施例包含但不限於,氮摻雜的碳化矽(N-SiC)、氮化鋁(AlN)、氧化鋁(Al2O3)、富含矽的氮化物。
更進一步地,介電層130包含在內的導體132。在實施方式中,導體132在半導體裝置中,任何合適的導電元件。例如,導體可能為,但不受限於,互連、多晶矽閘極、 金屬閘極、接觸點、前側矽晶穿孔(F/S TSV)電極,和其組合。導體132的材料依其功能而異。一般而言,導體132的材料選擇自一群組,其組成為多晶矽、銅、銀、鎢,和其組合。
仍然參看圖式第3A圖,根據實施方式,薄化晶圓110的基板140,至厚度範圍從大約1.5μm至大約3.0μm。晶圓的薄化製程可以係任何合適的製程,諸如化學機械研磨(CMV)製程和蝕刻製程。值得注意的是,既然基板140的厚度是非常小,所以較高的複數個積體電路裝置的封裝密度是可以理解的。因此,封裝的積體電路裝置的電路密度可以大為增加。
接下來參看圖式第3B圖,在基板140的背側141執行光刻製程和蝕刻製程,以形成背側矽晶穿孔(B/S TSV)150。在製程20中,光刻製程可能包含形成光阻層(未圖式)在基板上、將光阻層曝光以形成圖案、執行曝光後烘烤製程、將圖案顯影以形成光阻遮罩190。當經由如製程30的蝕刻製程,在基板140內形成背側矽晶穿孔(B/S TSV)150,使用如後所述的光阻遮罩190以保護基板140的局部。在如圖式第3B圖所示的實施方式中,背側矽晶穿孔(B/S TSV)150穿過基板140且也穿過溝槽144。在一些實施方式中,背側矽晶穿孔(B/S TSV)150,沒有穿透基板140。在之後的其他實施方式中,背側矽晶穿孔(B/S TSV)150可能穿過主動區域,而不是溝槽144。
參看圖式第3C圖,在形成背側矽晶穿孔(B/S TSV)150之後,移除在圖式第3B圖中的光阻遮罩190。之後在製程40中,形成或沉積側壁膜160在背側矽晶穿孔(B/S TSV)150之內壁的至少一側。側壁膜160功能作為一隔離層,其介於基板140和背側矽晶穿孔(B/S TSV)電極之間,該電極形成於後述的背側矽晶穿孔(B/S TSV)150。因而,背側矽晶穿孔(B/S TSV)電極不會直接地接觸基板140。更重要地,側壁膜160可以預防背側矽晶穿孔(B/S TSV)電極的離子遷移至周遭的基板140,因而可避免其間的化學反應。在這實施方式中,側壁膜160可能由隔絕材料或阻擋材料之單層或多層所組成。該等隔絕材料包含、但不限於:氧化物、氮化物,或其組合。而阻擋層包含、但不限於:鉭(Ta)、氮化鉭(TaN)、鈦(Ti)、氮化鈦(TiN),和其組合。額外地,沉積製程可為任何合適的製程,包含:電漿促進化學氣相沉積(PECVD)製程、常壓化學氣相沉積(APCVD)製程、旋塗製程,或濺鍍製程。之後,執行烘烤製程以從側壁膜160移除水氣,所以之後的背側矽晶穿孔(B/S TSV)電極材料可以有效地附著在側壁膜上。在其他實施方式,側壁膜可能形成在如後討論的襯墊蝕刻製程之後。在其他實施方式中,可以刪除形成側壁的步驟。
參看圖式第3D圖,根據實施方式,在製程50中,沉積側壁膜160之後,執行毯覆式蝕刻製程。利用毯覆式蝕刻以更進一步地移除介於背側矽晶穿孔(B/S TSV)150和導體132之間的介電層152的一部分。在毯覆式蝕刻製程期間,側壁膜160功能作為保護的遮罩以保護基板140免於被 移除。因此,藉由毯覆式蝕刻製程,只有此部分的介電層152被移除,以暴露導體132。值得注意的是,背側矽晶穿孔(B/S TSV)150的側壁,和介電層152所移除部分的側壁,為連續性的,所以,背側矽晶穿孔(B/S TSV)150和介電層152所移除的部分可視為係單獨的導孔開口。即是說,在毯覆蝕刻製程後,背側矽晶穿孔(B/S TSV)150變地更大,且更進一步地延伸至導體132。額外地,介電層152所移除的側壁沒有被如上所述的側壁膜覆蓋。值得注意的是,背側矽晶穿孔(B/S TSV)具有的尺寸,其範圍從大約0.1μm至大約10μm,且厚度從大約1.6μm至大約3.2μm,其略大於基板的厚度。在之後的其他實施方式,介電層152的移除部分小於背側矽晶穿孔(B/S TSV)150,所以介電層152的移除部分和背側矽晶穿孔(B/S TSV)150為兩個獨立的部分,而不是單獨的導孔開口。
參看圖式第3E圖,根據製程60,可經由任何合適的製程,例如濺鍍製程,背側矽晶穿孔(B/S TSV)150,以及介電層152的移除部分,之後以背側矽晶穿孔(B/S TSV)電極材料填充,以形成背側矽晶穿孔(B/S TSV)雷極180。因此,形成背側矽晶穿孔(B/S TSV)電極180在基板140內,而且直接地連接至導體132。背側矽晶穿孔(B/S TSV)電極材料可以是任何導電材料,諸如例如,但是不限於,矽晶、銅、銀、鎢,和其組合。在實施方式中,在形成背側矽晶穿孔(B/S TSV)雷極180之後,執行平坦化製程,諸如化學機械製程(CMP),執行在基板140的背側141的表面上。
參看圖式第3F圖,在形成背側矽晶穿孔(B/S TSV)雷極180之後,根據製程70,執行一系列的封裝製程在基板140的背側141上。第一,基板140的背側141沉積以第一鈍化層172於其上。第一鈍化層可能包含介電材料,諸如例如氮化矽、碳化矽、氮氧化矽、氧化矽、高分子材料,和其組合。額外地,第一鈍化層172可能具有單層結構或是由不同材料製成之多層的複合結構。形成第一鈍化層可能藉由任何合適的製程,諸如例如,但不限於,電漿促進化學氣相沉積(PECVD)製程。
第二,沉積聚酰亞胺介電層174在第一鈍化層172上。在沉積聚酰亞胺介電層174之後,執行光刻製程和蝕刻製程,以暴露背側矽晶穿孔(B/S TSV)電極180。第三,形成或沉積重分佈層(RDL)190在聚酰亞胺介電層174之上,且接觸背側矽晶穿孔(B/S TSV)電極180。重分佈層190功能作為晶圓110上佈線的額外層,因而在晶圓110中不同位置的導電材料可以向外接合,且使得晶圓對晶圓的接合更簡單。在實施方式中,沉積再分配層190可經由任何合適的製程,諸如例如,濺鍍製程。額外地,製造重分佈層190可由任何合適的材料,包含由鈦(Ti)、鋁(Al)、銅(Cu),和其組合所組成的群組。
接下來,形成第二鈍化層176在重分佈層190以及聚酰亞胺介電層174上。第二鈍化層176可能包含類似於第一鈍化層172的材料,諸如例如,氮化矽、碳化矽、氮氧化矽、氧化矽、高分子材料,和其組合。額外地,類似於第一 鈍化層,第二鈍化層176可能由單層結構組成,或是由不同材料製成的多層複合材料組成。形成第二鈍化層176可能經由任何合適的製程,諸如例如,但不限於,電漿促進化學氣相沉積(PECVD)製程。之後,形成的第二鈍化層176再更進一步也圖案化和蝕刻以暴露重分佈層190。
之後,凸點下金屬化(UBM)層192濺鍍或電鍍在第二鈍化層176之上,並連接到重分佈層190。凸點下金屬化(UBM)層192係由單層組成,或是由不同材料的金屬層的堆疊組成,其材料選自由鉻(Cr)、銅(Cu)、銀(Ag)、和其組合所組成的群組。最後,經由任何合適的製程,包括蒸發製程、濺鍍製程、電鍍製程,和印刷製程,在凸點下金屬化(UBM)層192上形成焊料凸點196。現在,背側矽晶穿孔(B/S TSV)電極180直接地連接至導體132以及已製成的焊料凸點196。關於不同結構的其他實施方式如後描述,然而,在一實施方式中只有一個或兩個圖式,以繪示結構的差異,用以簡化及避免重複地描述製造製程。
相較於圖式第3D圖中的第二導孔開口152,在其他實施方式中,參看圖式第4A圖,經由2-遮罩製程90,第二導孔開口252更進一步地窄化。在2-遮罩製程90,根據製程46,光阻遮罩290之顯影係經由光刻製程,其包含形成光阻層(未圖示)在基板240的背側241上、將光阻層曝光以形成圖案,執行曝光後烘烤製程。值得注意的是光阻遮罩290覆蓋背側矽晶穿孔(B/S TSV)250的一部分且留下一開口,其尺寸小於背側矽晶穿孔(B/S TSV)250的尺寸。之後,根據 如在圖式第3D圖所述的製程50,執行毯覆式蝕刻製程在基板240之上,因此形成第二導孔開口252。所形成的第二導孔開口252尺寸小於背側矽晶穿孔(B/S TSV)250的尺寸,且連接至下方的導體232。如前所述,導體可能為,但不限於,互連、多晶矽閘極、金屬閘極、接觸點、前側矽晶穿孔(B/S TSV)電極、和其組合。
仍然參看圖式第4A圖,形成第二導孔開口252之後,依序填充導電材料至第二導孔開口252和背側矽晶穿孔(B/S TSV)250,以形成複合的電極,這可經由合適的製程,例如濺鍍製程。在實施方式中,填充至至第二導孔開口252和背側矽晶穿孔(B/S TSV)250的導電材料,係獨立地選自由多晶矽、銅(Cu)、銀(Ag)、鎢(W)、和其組合所組成的群組。在實施方式中,如圖式第4B圖所示,第二導孔252的導電材料等同於背側矽晶穿孔(B/S TSV)250的材料,介於二電極間的介面會消失,因而形成單獨的背側矽晶穿孔(B/S TSV)電極280,其具有窄的較低部分。
參看圖式第4B圖,除了背側矽晶穿孔(B/S TSV)電極280經由前述圖式第3A至3E圖所示的製程和材料,可製造其他元件,諸如介電層230,導電層232,基板240,溝槽244,主動區域248,和側壁膜260。
參看圖式第5圖,在其他實施方式中,背側矽晶穿孔(B/S TSV)電極380端點止於基板340內,不接觸溝槽344,但接觸前側矽晶穿孔(F/S TSV)電極384。前側矽晶穿孔(F/S TSV)電極384自導體332的上表面延伸,且穿過 介電層330和溝槽344。形成前側矽晶穿孔(F/S TSV)電極384的一方法,已為本領域具通常知識者所知悉,因此在此不詳細描述此方法。值得注意的是,前側矽晶穿孔(F/S TSV)電極384具有小於基板340的厚度,因而前側矽晶穿孔(F/S TSV)電極384端點止於基板340內。所以,製造背側矽晶穿孔(B/S TSV)電極380可為一方式,其向外接合前側矽晶穿孔(F/S TSV)電極384,而不突出於基板340的背側341。如前所述,導電層可能為,但不限於,互連、多晶矽閘極、金屬閘極、接觸點、前側矽晶穿孔(F/S TSV)電極,和其組合。
仍然參看圖式第5圖,根據實施方式,前側矽晶穿孔(F/S TSV)電極384可能包含一側壁膜364,其介於前側矽晶穿孔(F/S TSV)電極384和基板340,以及介電層330之間。前側矽晶穿孔(F/S TSV)電極384的材料,和相鄰的側壁膜364的材料,分別地類似於背側矽晶穿孔(B/S TSV)電極380的材料,和相鄰側壁膜360的材料;或是獨立地選自任何其他合適的材料。例如,前側矽晶穿孔(F/S TSV)電極384的材料可能包含多晶矽、銅、銀、鎢,和其組合。側壁膜364的材料的實施例可能包含,但不限於,氧化物、氮化物、鉭(Ta)、氮化鉭(TaN)、鈦(Ti)、氮化鈦(TiN),和其組合。
仍然參看圖式第5圖,除了背側矽晶穿孔(B/S TSV)電極380和前側矽晶穿孔(F/S TSV)電極384,可經由如前所述在圖式第3A至3E圖所示之製程和材料,製造其他 元件,諸如介電層330、導體332、基板340、溝槽344,和主動區域348。
參看圖式第6圖,在其他實施方式中,相於於圖式第3D圖,背側矽晶穿孔(F/S TSV)電極480穿過主動區域448,而不是溝槽444。在主動區域448,接觸點486自導體432延伸,接觸背側矽晶穿孔(F/S TSV)電極480。如前所述,導體可能為,但不限於,互連、多晶矽、金屬閘極、接觸點、前側矽晶穿孔(F/S TSV)電極,和其組合。在實施方式中,製造接觸點486的材料,例如,鋁(Al)和矽(Si),經由包含沉積製程和退火製程的過程所形成。接觸點486的功能係為自主動區域的元件導出訊號和電流。值得注意的是,背側矽晶穿孔(B/S TSV)電極480端點可止於基板440內,介電層430內,或在基板440的前側443。值得注意的是,由於背側矽晶穿孔(B/S TSV)電極480的小尺寸,背側矽晶穿孔(B/S TSV)電極480可落在接觸點486,且穿過主動區域448。在傳統的前側矽晶穿孔(F/S TSV)方式,前側矽晶穿孔(F/S TSV)可能具有大於主動區域的尺寸,以致前側矽晶穿孔(F/S TSV)不能穿過主動區域。
仍然參看圖式第6圖,除了背側矽晶穿孔(B/S TSV)電極480和接觸點486,可經由如前所述圖式第3A至3E所示的製程和材料,製造其他元件,諸如介電層430、導體432、基板440、溝槽444,主動區域448,和側壁膜460。
如前所述,對於改良半導體裝置的性能,增加積體電路裝置之三維(3D)封裝密度的方法非常重要。對於封裝 半導體裝置,前側矽晶穿孔(F/S TSV)是已知的傳統方式。然而,封裝密度以及電路密度受限於前側矽晶穿孔(F/S TSV)的尺寸和厚度,其尺寸係大約50μm,且其厚度係大約80μm。前側矽晶穿孔(F/S TSV)之如此大的尺寸會減少可形成在晶圓內之電路的可用空間,且前側矽晶穿孔(F/S TSV)之如此大的厚度會增加晶圓的厚度。
根據實施方式,本揭露內容提供一方法,其係利用新穎的背側矽晶穿孔(B/S TSV)結構,以解決如上所述問題,此問題係肇因於傳統前側矽晶穿孔(F/S TSV)結構,導致低的封裝密度以及低的電路密度。背側矽晶穿孔(B/S TSV)其尺寸範圍自大約0.1μm至大約10μm,且其厚度範圍自大約1.6μm至大約3μm,而晶圓厚度範圍自大約1.5μm至大約3μm。伴隨著背側矽晶穿孔(B/S TSV)其尺寸和厚度的減小,允許更多的空間以在晶圓中置放電路,且更多的晶圓可被封裝在一個單位體積。因此,在半導體裝置中,由於傳統前側矽晶穿孔(F/S TSV)結構,造成的電路密度的限制被背側矽晶穿孔(B/S TSV)所打破,且增加至一個新的水平。額外地,由於背側矽晶穿孔(B/S TSV)的小尺寸,背側矽晶穿孔(B/S TSV)可穿過晶圓中的主動區域,以電性連接至電子元件。因此,經由背側矽晶穿孔(B/S TSV),可在半導體裝置中做出更多樣和複雜的電路設計。更進一步地,背側矽晶穿孔(B/S TSV)電極的較低部分可經 由2-遮罩製程而窄化,以在佈線過程中,提供金屬路由更好的性能。
根據本揭露內容的一些實施方式,製造一積體電路結構其具有來自基板背側的導孔開口,製造方法包含下述步驟。第一,接收一晶圓,其具有一基板,且此基板具有導體在其上之前側和背側。之後,經由蝕刻製程,自基板背側形成導孔開口。並且填充導電材料至導孔開口,使導電材料電性連接至導體。
根據本揭露內容的一些實施方式,積體電路設施之組成為基板,其具有溝槽和主動區域,背側矽晶穿孔,導電材料,和互連。主動區域更進一步地包含接觸點。背側矽晶穿孔穿過基板,且導電材料填充入矽晶穿孔以形成至互連的電性連接。
根據本揭露內容的一些實施方式,積體電路結構之組成為基板,其包含具有導體之前側和背側,溝槽,第一導孔開口其填充以第一導電材料,第二導孔開口其填充以第二導電材料,和導體。第一導孔開口接觸基板的背側且端點止於基板內,而第二導孔開口連接至第一導孔開口且突出於基板的前側。填充入第一導孔開口之第一導電材料,直接地連接至填充入第二導孔開口之第二導電材料。並且填充至第二導孔開口之第二導電材料電性地連接至導體。
上述列出了幾個實施方式的特徵,所以本領域具通常知識者可更好地理解本揭露內容的觀點。具通常知識者應明白,他們可快速地運用本揭露內容,作為設計或修改其他 製程和結構的基礎,用以實現和此述實施方式同樣的目的,和/或是達成同樣的優點。具通常知識者應理解,這樣的等同的建構,並不背離本揭露內容的精神和範圍,並且他們可做各式變化、替換、改造,其不背離本揭露內容的情神和範圍。
10、20、30、40、46、50、60、70、80、90‧‧‧製程

Claims (1)

  1. 一形成積體電路結構之方法,該方法包含:接收一基板,該基板具有包含一導體於該基板上之前側和一背側;自該基板的該背側形成一導孔開口;以及填充該導孔開口以一導電材料,以電性連接至該導體。
TW105134126A 2015-10-30 2016-10-21 形成積體電路結構之方法、積體電路裝置、和積體電路結構 TWI705527B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/929,040 2015-10-30
US14/929,040 US9786592B2 (en) 2015-10-30 2015-10-30 Integrated circuit structure and method of forming the same

Publications (2)

Publication Number Publication Date
TW201727825A true TW201727825A (zh) 2017-08-01
TWI705527B TWI705527B (zh) 2020-09-21

Family

ID=58635109

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105134126A TWI705527B (zh) 2015-10-30 2016-10-21 形成積體電路結構之方法、積體電路裝置、和積體電路結構

Country Status (3)

Country Link
US (1) US9786592B2 (zh)
CN (1) CN106653682A (zh)
TW (1) TWI705527B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102450580B1 (ko) 2017-12-22 2022-10-07 삼성전자주식회사 금속 배선 하부의 절연층 구조를 갖는 반도체 장치
CN115172339B (zh) * 2022-09-01 2022-12-02 合肥晶合集成电路股份有限公司 一种电容器及其制备方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6383879B1 (en) * 1999-12-03 2002-05-07 Agere Systems Guardian Corp. Semiconductor device having a metal gate with a work function compatible with a semiconductor device
TW492100B (en) * 2000-03-13 2002-06-21 Disco Corp Semiconductor wafer processing apparatus
TW584950B (en) * 2001-12-31 2004-04-21 Megic Corp Chip packaging structure and process thereof
JP4439976B2 (ja) * 2004-03-31 2010-03-24 Necエレクトロニクス株式会社 半導体装置およびその製造方法
DE102005050782B4 (de) * 2005-10-24 2015-10-22 Robert Bosch Gmbh Verfahren zur Herstellung einer Mikrodüsenplatte
US7902643B2 (en) * 2006-08-31 2011-03-08 Micron Technology, Inc. Microfeature workpieces having interconnects and conductive backplanes, and associated systems and methods
JP2011515843A (ja) * 2008-03-19 2011-05-19 アイメック 基板貫通バイアの作製方法
US9219032B2 (en) * 2012-07-09 2015-12-22 Qualcomm Incorporated Integrating through substrate vias from wafer backside layers of integrated circuits
US9293392B2 (en) * 2013-09-06 2016-03-22 Taiwan Semiconductor Manufacturing Company, Ltd. 3DIC interconnect apparatus and method
KR102177702B1 (ko) * 2014-02-03 2020-11-11 삼성전자주식회사 비아 플러그를 갖는 비아 구조체 및 반도체 소자

Also Published As

Publication number Publication date
CN106653682A (zh) 2017-05-10
US9786592B2 (en) 2017-10-10
TWI705527B (zh) 2020-09-21
US20170125341A1 (en) 2017-05-04

Similar Documents

Publication Publication Date Title
US11004832B2 (en) System, structure, and method of manufacturing a semiconductor substrate stack
JP5656341B2 (ja) 半導体装置およびその製造方法
TWI420590B (zh) 積體電路結構與其形成方法
US8421238B2 (en) Stacked semiconductor device with through via
JP3961412B2 (ja) 半導体装置及びその形成方法
US7932602B2 (en) Metal sealed wafer level CSP
US7919834B2 (en) Edge seal for thru-silicon-via technology
US9472690B2 (en) Deep trench capacitor manufactured by streamlined process
US8822329B2 (en) Method for making conductive interconnects
TWI812168B (zh) 三維元件結構及其形成方法
CN108666284A (zh) 半导体装置的制造方法及半导体装置
CN106653848A (zh) 半导体器件结构的结构和形成方法
TW201917091A (zh) Mems與ic裝置之單石整合
JP2007059826A (ja) 半導体集積回路装置およびその製造方法
TWI604590B (zh) 半導體裝置及其製造方法
TWI705527B (zh) 形成積體電路結構之方法、積體電路裝置、和積體電路結構
KR20220100480A (ko) 금속 상에 랜딩되는 배면 또는 전면 기판 관통 비아(tsv)
US9257337B2 (en) Semiconductor structure and manufacturing method thereof
CN109712953B (zh) 一种半导体器件的制造方法和半导体器件
US10192808B1 (en) Semiconductor structure
TWI546866B (zh) 半導體元件與製作方法
US20240071911A1 (en) Semiconductor device having inductor and method of manufacturing thereof
TW202207407A (zh) 半導體結構及其製造方法
CN116782758A (zh) 半导体器件及其制作方法
KR20060078389A (ko) 반도체 소자 및 그의 형성 방법