TW201714674A - 整合合成噴射裝置之封裝體 - Google Patents

整合合成噴射裝置之封裝體 Download PDF

Info

Publication number
TW201714674A
TW201714674A TW105111644A TW105111644A TW201714674A TW 201714674 A TW201714674 A TW 201714674A TW 105111644 A TW105111644 A TW 105111644A TW 105111644 A TW105111644 A TW 105111644A TW 201714674 A TW201714674 A TW 201714674A
Authority
TW
Taiwan
Prior art keywords
layer
cavity
forming
opening
dielectric material
Prior art date
Application number
TW105111644A
Other languages
English (en)
Other versions
TWI693101B (zh
Inventor
菲拉斯 伊德
潔西卡 古爾布蘭德
梅莉莎A 考恩
Original Assignee
英特爾公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英特爾公司 filed Critical 英特爾公司
Publication of TW201714674A publication Critical patent/TW201714674A/zh
Application granted granted Critical
Publication of TWI693101B publication Critical patent/TWI693101B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/46Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements involving the transfer of heat by flowing fluids
    • H01L23/467Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements involving the transfer of heat by flowing fluids by flowing gases, e.g. air
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B05SPRAYING OR ATOMISING IN GENERAL; APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05BSPRAYING APPARATUS; ATOMISING APPARATUS; NOZZLES
    • B05B17/00Apparatus for spraying or atomising liquids or other fluent materials, not covered by the preceding groups
    • B05B17/04Apparatus for spraying or atomising liquids or other fluent materials, not covered by the preceding groups operating with special methods
    • B05B17/06Apparatus for spraying or atomising liquids or other fluent materials, not covered by the preceding groups operating with special methods using ultrasonic or other kinds of vibrations
    • B05B17/0607Apparatus for spraying or atomising liquids or other fluent materials, not covered by the preceding groups operating with special methods using ultrasonic or other kinds of vibrations generated by electrical means, e.g. piezoelectric transducers
    • B05B17/0638Apparatus for spraying or atomising liquids or other fluent materials, not covered by the preceding groups operating with special methods using ultrasonic or other kinds of vibrations generated by electrical means, e.g. piezoelectric transducers spray being produced by discharging the liquid or other fluent material through a plate comprising a plurality of orifices
    • B05B17/0646Vibrating plates, i.e. plates being directly subjected to the vibrations, e.g. having a piezoelectric transducer attached thereto
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B05SPRAYING OR ATOMISING IN GENERAL; APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05BSPRAYING APPARATUS; ATOMISING APPARATUS; NOZZLES
    • B05B17/00Apparatus for spraying or atomising liquids or other fluent materials, not covered by the preceding groups
    • B05B17/04Apparatus for spraying or atomising liquids or other fluent materials, not covered by the preceding groups operating with special methods
    • B05B17/06Apparatus for spraying or atomising liquids or other fluent materials, not covered by the preceding groups operating with special methods using ultrasonic or other kinds of vibrations
    • B05B17/0607Apparatus for spraying or atomising liquids or other fluent materials, not covered by the preceding groups operating with special methods using ultrasonic or other kinds of vibrations generated by electrical means, e.g. piezoelectric transducers
    • B05B17/0653Details
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00015Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems
    • B81C1/00222Integrating an electronic processing unit with a micromechanical structure
    • B81C1/00238Joining a substrate with an electronic processing unit and a substrate with a micromechanical structure
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F15FLUID-PRESSURE ACTUATORS; HYDRAULICS OR PNEUMATICS IN GENERAL
    • F15DFLUID DYNAMICS, i.e. METHODS OR MEANS FOR INFLUENCING THE FLOW OF GASES OR LIQUIDS
    • F15D1/00Influencing flow of fluids
    • F15D1/002Influencing flow of fluids by influencing the boundary layer
    • F15D1/0065Influencing flow of fluids by influencing the boundary layer using active means, e.g. supplying external energy or injecting fluid
    • F15D1/008Influencing flow of fluids by influencing the boundary layer using active means, e.g. supplying external energy or injecting fluid comprising fluid injection or suction means
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F15FLUID-PRESSURE ACTUATORS; HYDRAULICS OR PNEUMATICS IN GENERAL
    • F15DFLUID DYNAMICS, i.e. METHODS OR MEANS FOR INFLUENCING THE FLOW OF GASES OR LIQUIDS
    • F15D1/00Influencing flow of fluids
    • F15D1/08Influencing flow of fluids of jets leaving an orifice
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0201Thermal arrangements, e.g. for cooling, heating or preventing overheating
    • H05K1/0203Cooling of mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F04POSITIVE - DISPLACEMENT MACHINES FOR LIQUIDS; PUMPS FOR LIQUIDS OR ELASTIC FLUIDS
    • F04DNON-POSITIVE-DISPLACEMENT PUMPS
    • F04D33/00Non-positive-displacement pumps with other than pure rotation, e.g. of oscillating type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0272Adaptations for fluid transport, e.g. channels, holes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10227Other objects, e.g. metallic pieces
    • H05K2201/10378Interposers

Abstract

實施例包括一種合成噴射裝置,其形成於一封裝體基體之層內以便提供一受控氣流用於感測或冷卻應用。該噴射裝置包括一頂部空腔與一底部空腔之間的一電磁驅動之導電材料振動膜。具有一開口之一頂部蓋子覆蓋該頂部空腔,且一永久磁體係在該底部空腔下面。傳導通過該膜之一交流電訊號使得該膜在由該永久磁體引起之一磁場存在的情況下振動。藉由以封裝體形成製程製造,該噴射器(1)製造起來相較於藉由使用矽晶片或晶圓處理更具成本效益;(2)易於整合為一封裝體基體之部分且與該封裝體基體之其他層整合;及(3)可由安裝於該封裝體上之一晶片驅動。實施例亦包括具有該噴射器之系統及用於形成該噴射器之製程。

Description

整合合成噴射裝置之封裝體 發明領域
本發明之實施例係關於一種合成噴射裝置,其形成於具有導電跡線、導電通孔及介電材料之層之封裝體基體內,或形成為該封裝體基體的層。該噴射裝置包括一頂部空腔與一底部空腔之間的一電磁驅動之導電材料振動膜。具有一開口之一頂部蓋子覆蓋該頂部空腔,且一永久磁體係在該底部空腔下面。
發明背景
傳統地,風扇及吹風機可用以產生氣流,以便冷卻主動電子裝置(例如,電晶體或電腦處理器)或提供受控量之氣流用於感測目的。不利的是,風扇及吹風機在按比例縮小至諸如毫米(mm)等級之極小尺寸時為極其低效之空氣移動器。因此,裝置可經製造以甚至針對極小等級仍遞送相對大之流動速率。然而,此等製造技術可為耗時且昂貴的。因此,需要一種快速且低成本地製造之裝置以針對諸如mm等級裝置之極小等級遞送相對大之流動速率。
依據本發明之一實施例,係特地提出一種合成噴射裝置,其包含:一振動膜,其安置於一頂部空腔與一底部空腔之間;安置於該膜與一永久磁體之間的一下部支架,該下部支架具有圍繞該永久磁體之一頂面的一周邊耦接至該永久磁體之該頂面的一底面;安置於該膜與一頂部蓋子之間的一上部支架,該上部支架具有圍繞該頂部蓋子之一底面之一周邊耦接至該頂部蓋子之該底面之一頂面;以及一開口,該開口通過該蓋子以允許空氣團狀物或液體團狀物在該振動膜振動時經由該開口自該頂部空腔排出。
100、301、401、403、501‧‧‧合成噴射裝置
110‧‧‧頂部蓋子
112、122、、132、142、152、212、252、272‧‧‧頂面
115、124、134、144、154、214、254、274‧‧‧底面
116、350、372、416、472‧‧‧開口
114‧‧‧底部空腔
118、318、418‧‧‧頂部空腔
120‧‧‧振動膜/部件
126‧‧‧邊緣或位置
127‧‧‧振動實體振幅
128‧‧‧第二或對置邊緣或位置
130‧‧‧下部支架/導電部件
140‧‧‧上部支架
150‧‧‧永久磁體/特徵/組件
170‧‧‧團狀物
200‧‧‧系統
210、300‧‧‧基體
212‧‧‧熱邊界
216‧‧‧流
218‧‧‧間隙
220、222、224‧‧‧頂部觸點
226、228‧‧‧底部觸點
230、231、232、234、235、236‧‧‧導電通孔或互連件
240、241、242、243、244、245、246‧‧‧電跡線
250、604‧‧‧處理器
256‧‧‧控制電路
257‧‧‧控制電路線
258、286‧‧‧接地電路
259‧‧‧接地線
260、262、264、280、282、284‧‧‧觸點
266‧‧‧資料輸入/輸出(I/O)電路
268‧‧‧資料線
270‧‧‧板
287‧‧‧線
288‧‧‧跡線
301‧‧‧頂部噴射裝置/第一噴射裝置
302‧‧‧可剝離核心
303‧‧‧底部第二噴射裝置/第二鏡像噴射裝置
304‧‧‧可移除黏著劑
310‧‧‧絕緣體/剩餘層/絕緣體材料
320‧‧‧導體
322‧‧‧層或島狀物
324‧‧‧導電通孔
326‧‧‧跡線/島狀物
330‧‧‧絕緣體/底層ABF層/第二絕緣體層
340‧‧‧通孔/支架
342、348‧‧‧島狀物/較厚部分
344‧‧‧網狀物層
346‧‧‧導體/導電材料層/薄層
352‧‧‧位置
360、374、460、474‧‧‧蝕刻
370‧‧‧阻焊劑/阻焊劑層
375‧‧‧凸塊
376‧‧‧晶粒側
378‧‧‧板側
410‧‧‧蓋子
446‧‧‧薄的硬式遮罩層/遮罩
448‧‧‧島狀物
449‧‧‧阻焊劑層壓物/阻焊劑層
450‧‧‧開放窗/開口
452‧‧‧薄SiN層/表面移除鈍化層
462‧‧‧硬式遮罩
510‧‧‧離散蓋子
516‧‧‧噴射裝置開口
550‧‧‧磁體
600‧‧‧計算裝置
602‧‧‧板/系統單晶片(SoC)
606‧‧‧通訊晶片
P‧‧‧外部周邊
D2、D4、D41‧‧‧直徑
D1‧‧‧內部周邊或直徑
D3‧‧‧外部周邊或直徑
B‧‧‧磁場
C‧‧‧中心軸線/中心
H1、H2、H3、H4、H5‧‧‧高度
Iac‧‧‧交流電控制訊號
EA‧‧‧空氣
R‧‧‧速率或速度
本發明之實施例借助於實例且不作為對附圖中之諸圖的限制來說明,附圖中相同參考指示類似元件。應注意,本揭示內容中對發明之「一實施例」或「一個實施例」之參考並不必為同一實施例,且其意謂至少一個。
圖1A展示根據本發明之實施例之合成噴射裝置之截面圖。
圖1B展示圖1A之合成噴射裝置之俯視圖。
圖2展示根據本發明之實施例之包括合成噴射裝置之系統的實施例。
圖3A至圖3H展示用於形成合成噴射裝置之封裝體基體形成製程的一個實例。
圖4A至圖4E展示用於形成合成噴射裝置之封裝體基體形成製程的第二實例。
圖5展示用於形成合成噴射裝置之封裝體基體形 成製程的第三實例。
圖6說明根據一些實施之諸如系統單晶片(SoC)的計算裝置。
較佳實施例之詳細說明
在以上描述內容中,出於解釋之目的,已闡述眾多具體細節以便提供對實施例之透徹理解。然而,對於熟習此項技術者將為顯而易見的是,一或多個其他實施例可在無此等特定細節中之一些的情況下來實踐。所描述之特定實施例不經提供以限制本發明而是說明本發明。本發明之範疇並不由上文提供之特定實例來判定,而是僅由以下申請專利範圍判定。在其他情況下,以方塊圖形式或不具有細節的方式來展示眾所熟知之結構、裝置及操作以便避免混淆對該描述之理解。在視為適當之處,參考編號或參考編號之終端部分已在諸圖中重複以指示可視情況具有類似特性之對應或類似元件。
傳統地,風扇及吹風機可用以產生氣流,以便冷卻主動電子裝置(例如,電晶體或電腦處理器「晶片」)或提供受控量之氣流用於感測用途(例如,空氣品質感測器或諧振感測器)。然而,風扇及吹風機在按比例縮小至諸如處於毫米(mm)等級之極小大小時為極其低效之空氣移動器。
根據實施例(例如,無對其之限制),在受約束至僅毫米等級裝置之應用中,合成噴射裝置在需要大之流 動速率時可為較佳選擇。此類mm等級裝置可包括小於幾個毫米之合成噴射裝置(即,實例可為2mm寬,或裝置之外部周邊或直徑(以便下直徑D3)介於1mm與3mm寬)。因此,合成噴射器可為用於遞送受控流至感測器位置尤其是諸如穿戴型裝置(例如,實驗室護套、手鐲、腕錶)、智慧型電話、平板電腦等之空間受約束裝置中的較佳技術。mm等級合成噴射裝置亦可在極薄氣隙中提供氣流以在氣流先前尚未被產生之處增加冷卻能力(例如,對於電腦處理器或處理器封裝體)。來自合成噴射裝置之脈動流提供良好適合之流以打破熱邊界層從而產生更均勻之溫度分佈。
在一些狀況下(例如,無對其之限制),合成噴射裝置可包括在垂直方向上自由地振動並由兩側上之空腔包圍的膜。頂側空腔可具有流經吸入並排出經由之孔隙或開口。永久磁體(與封裝體成一體式或附接至裝置)可用以在膜之位置處建立磁場。交流電(AC)電流可接著經發送通過此膜,從而產生使得膜上下振動之勞侖茲力。在膜之向下運動期間,頂部空腔中壓力之減小使得空氣自環境被吸入。在膜之向上運動中,頂部空腔中壓力之增加使得空氣「團狀物」(例如,渦流)或流體團狀物經產生並經由孔隙被排出。此等團狀物可沿著通路「夾帶」或汲取周圍空氣,從而產生遠離孔隙之淨流出(例如,「噴射」)。夾帶周圍空氣可由團狀物之空氣拉動鄰近於團狀物之空氣一起且在與團狀物相同之方向上的移動引起。此類合成噴射裝置可經 設計以移動或產生空氣、氣體或流體之噴射。舉例而言,在一些實施例中,替代空氣,流體可自環境被吸入並被排出(例如,藉由使噴射裝置之空腔被液體密封)。
在一些狀況下,合成噴射裝置可使用矽(例如,電腦處理器「晶片」)或晶圓製造技術(例如,基於晶圓之微機電系統(MEMS)製造製程)來製造以甚至針對此等較小等級仍遞送相對大的流動速率。然而,使用此等技術製造噴射裝置可為昂貴的。
根據本文中所描述之一些實施例,使用電腦處理器封裝體裝置製造技術(例如,諸如使用對於形成處理器封裝體基體已知之製程的「封裝體技術」)替代矽或晶圓製造技術。封裝體技術可藉由以下操作而不同於矽微機械加工:使用相較於矽較低廉之材料(諸如,銅或有機介電材料),及製造大於通常與矽微機械加工相關聯之6"或8"晶圓等級之等級(例如,20"×20"面板)的大批量單元。相對於矽微機械加工,此情形在使用封裝體製造技術時引起每製造單元之淨的低成本。封裝體技術可用以產生噴射裝置,藉由併入封裝體處理介電質蝕刻製程(例如,參見圖3A至圖5)來產生包括噴射裝置之電腦處理器封裝體。此等封裝體技術實施例可包括mm等級之合成噴射裝置(例如,參見圖1至圖5),該等合成噴射裝置以低成本大批量地製造以針對諸如小於幾毫米之裝置的較小大小遞送相對大之流動速率。
使用封裝體技術(例如,參見圖3至圖5)給予優 於噴射裝置之矽微機械加工之顯著優點,諸如歸因於在矽晶片中實現噴射裝置要求的基體封裝體製造對晶圓級矽晶片製造之面板級本質及諸如深反應性離子蝕刻(DRIE)之昂貴製程之不存在的成本節省。使用封裝技術藉由不需要獨立封裝體來收容噴射裝置或獨立特殊應用積體電路(ASIC)晶粒以驅動裝置而亦允許與系統之剩餘部分的更緊密整合(例如,參見圖2)。實情為,驅動電路諸如藉由整合至安裝在包括噴射裝置之封裝體上之處理器中而現可與系統單晶片(SoC)晶粒直接成一體式。
因此,本文中所描述之一些實施例包括基於封裝體之合成噴射裝置技術以藉由形成合成噴射裝置而實現受控氣流自噴射裝置之遞送(例如,參見圖1A至圖2),該合成噴射裝置具有包圍於空腔中之振動膜且蓋子中具有孔隙或開口。隨著膜振動,夾帶周圍空氣並產生空氣噴射之空氣「團狀物」經由孔隙被排出。可瞭解,本文中之概念可經應用以產生夾帶周圍氣體並產生氣體(例如,除空氣外的氣體,諸如氧氣、氫氣、氮氣、氟氣、氬氣、氦氣及類似者)之噴射的團狀物。可瞭解,本文中之概念可經應用以產生夾帶周圍液體並產生液體(例如,諸如水、潤滑劑、油、冷卻劑及類似者)之噴射的液體團狀物。
更具體而言,圖1A展示根據本發明之實施例之合成噴射裝置的橫截面圖。圖1B展示圖1A之合成噴射裝置之簡化俯視圖。圖1展示包括安置於頂部空腔118與底部空腔114之間的振動膜120之合成噴射裝置100。振動膜120 具有可為平坦表面之頂面122及底面124,諸如藉由在封裝體基體之製造期間在包括導體及絕緣體之層上電鍍導體來製造的表面。頂面122可形成(例如,可為或可定義)空腔118之底面,且底面124可形成空腔114之頂面。在一些狀況下,諸如空腔114之空腔可為無開口之閉合或密封空間、腔室或容積。在一些狀況下,諸如空腔118之空腔可為具有僅一個開口之閉合或密封空間、腔室或容積。
振動膜120可由諸如金屬或合金之導電材料製成。在一些狀況下,振動膜可由諸如銅、金、鈦、銀或合金之導體製成。膜120可安置於封裝體基體中或形成為封裝體基體之部分,該封裝體基體係諸如用於封裝或介接至如此項技術中已知之微處理器、電腦處理器、晶片或其他邏輯電路(例如,具有主動裝置(例如,電晶體)及/或電阻器、電容器及二極體)的封裝體基體。膜120可藉由在晶片封裝體製造製程期間在介電質層上層壓或電鍍金屬或銅來形成。在一些狀況下,諸如在裝置100、301、401或501(例如,參見圖1至圖5)之形成期間將膜120形成為封裝體基體之部分。
膜120被展示為在下部支架130上方(例如,安裝或形成於該下部支架上)且在上部支架140下面。在某狀況下,膜120安置於或懸置於下部支架130之頂面132之間(例如,安裝或形成於該等頂面上)。在一些狀況下,支架140可安裝或形成於膜120上(例如,如圖1A中所展示)。在一些狀況下,支架140可表示並未安裝或形成於膜120上之上 部支架(例如,如圖3A至圖5中所展示)。
下部支架130被展示為具有附接至(例如,實體耦接至或接觸)底面124之外部周邊或直徑的頂面132。下部支架130形成或定義在表面124下面之空腔114的外表面。下部支架130可由諸如針對膜120提到之導電材料形成。下部支架130可安置於封裝體基體中,或形成為封裝體基體的部分或藉由電鍍形成,諸如針對膜120所提到。
自頂部視角(例如,參見圖1B之P),表面124、部件120或表面122之外部周邊P可為環繞部件120之外部邊緣的環形區域。在一些狀況下,周邊P可為介於直徑D1之距離之3%至5%之間的寬度或水平環狀距離。在一些狀況下,周邊P可為介於直徑D1之距離之5%至10%之間的寬度或水平環狀距離。在一些狀況下,周邊P可為介於直徑D3與直徑D1之間的寬度或水平環狀距離。在一些狀況下,替代圓形直徑,周邊P可具有內部周邊或外部周邊(或兩者),該內部周邊或外部周邊具有卵形、矩形、正方形、三角形、菱形、梯形或多邊形之形狀。在一些狀況下,該形狀之橫截面面積將與針對圓形直徑(例如,P)描述之橫截面面積相同。
上部支架140在圖1A至圖1B中被展示為具有附接至(例如,實體耦接至或接觸)頂面122之外部周邊或直徑的底面144。上部支架140形成或定義在表面122上方之空腔118的外表面。上部支架140可由諸如針對膜120提到之導電材料形成。上部支架140可安置於封裝體基體中,或 形成為封裝體基體的部分或藉由電鍍形成,諸如針對膜120所提到。
永久磁體150展示為具有頂面152,該頂面耦接至底面132並形成或定義空腔114之底面。磁體150具有底面154。磁體150可具有由諸如黏著劑之另一材料附接(例如,並非實體耦接至或接觸)至底面134之頂面152的外部周邊或直徑。在某狀況下,類似於針對膜120描述之周邊P的寬度,此周邊延伸越過磁體150之寬度的一部分。
磁體150可由鐵磁性材料形成或包括鐵磁性材料,且產生磁場,如此項技術中所知曉。展示磁體150,從而在至圖1A之紙面的方向上且如圖1B中所展示產生磁場B。磁體150可由永磁材料形成。磁體150可諸如藉由在封裝體裝置之形成期間(例如,在形成裝置100、301、401或501期間)將磁體150附接或黏結至表面134而形成作為封裝體基體製程的部分。在一些狀況下,磁體150在膜120振動同時關於支架130並不垂直地移動或撓曲。
根據一些實施例,展示於圖1A至圖1B中之特徵或組件150並非磁體,而是表示類似於膜120塑形但具有膜120之厚度之至少兩倍之厚度(或並不厚到足以在使用噴射裝置期間振動或改變輸出)之非磁性材料層。此材料層可為類似於膜120塑形之絕緣體(例如,介電材料)層。在此狀況下,提供獨立磁體,該獨立磁體附接至底面154或安置於表面154下面以在空腔114中產生磁場。
頂部蓋子110展示為具有表面112及底面115,該 底面耦接至頂面142並形成或定義空腔118之頂面。頂部蓋子110具有頂面112。在一些狀況下,頂部蓋子110具有附接至(例如,實體上耦接至或接觸)頂面142之底面115的外部周邊或直徑。在其他實施例中,頂部蓋子110具有由諸如黏著劑之另一材料附接至(例如,非實體耦接至或接觸)頂面142之底面115的外部周邊或直徑。當由另一材料附接時,蓋子110可由絕緣體形成或由導電材料形成。類似於針對膜120描述之周邊P的寬度,所附接外部周邊可延伸越過頂部蓋子110之寬度的一部分。
頂部蓋子110展示為具有開口116,諸如沿著膜120之中心軸線C之開口,如圖1B中所展示。開口116展示為形成通過蓋子110,諸如自表面112延伸至表面115(例如,形成在表面112與115之間的開口)。蓋子110可由絕緣材料或介電材料形成。蓋子110可安置於封裝體基體中或形成為封裝體基體之部分,該封裝體基體係諸如用於封裝或介接至如此項技術中已知之微處理器、電腦處理器、晶片、印刷電路板或其他邏輯電路的基體。頂部蓋子110可為在封裝體基體製造製程期間的形成絕緣體材料或介電材料層之製程期間形成的此材料層(例如,參見圖3至圖5)。在一些狀況下,蓋子110可藉由將蓋子110附接或黏結至表面142來形成。
膜120展示為具有高度H1,支架130展示為具有高度H2,磁體150展示為具有高度H3,支架140展示為具有高度H4,且蓋子110(以及開口116)具有高度H5。開口 116展示為具有直徑D2。蓋子110、支架130、支架140、膜120及磁體150展示為具有外部周邊或直徑D3。支架130及140展示為具有內部周邊或直徑D1。因此,在圖1A至圖1B中,空腔114及118具有直徑D1。在一些狀況下,上部支架140、膜120及下部支架130由導體形成;且蓋子110由絕緣體形成。在一些狀況下,上部支架140、膜120及下部支架130由金屬或合金形成;且蓋子110由介電材料形成。在一些狀況下,上部支架140、膜120及下部支架130由相同材料形成;且蓋子110由阻焊劑形成。在一些狀況下,上部支架140、膜120及下部支架130由銅形成;且蓋子110由阻焊劑形成。在一些狀況下,上部支架140、膜120及下部支架130由銅形成;且蓋子110在封裝體形成製程期間由阻焊劑形成,該封裝體形成製程形成包括電子襯墊、電子跡線、電子通孔及介電材料之層的封裝基體之層。
一些實施例以電磁方式驅動合成噴射裝置(例如,裝置100、301、401或501),該合成噴射裝置在封裝體基體之長度等級(例如,針對空腔114及118為15至30微型間隙高度)下相較於其他致動方法更有效(例如,好於將要求極高致動電壓之靜電或壓電致動)。以電磁方式驅動合成噴射裝置可包括藉由以下操作使得膜120振動:使交流電控制訊號(例如,Iac)傳導通過振動膜,及使磁體(例如,磁體150)位於膜上方或下面垂直於電流(亦即,來自圖1A中之頁面)越過膜提供磁場。
在一些狀況下(例如,無對其之限制),膜之諧 振頻率可經選擇或預定(例如,基於裝置100之設計)以使此頻率保持高於可聽頻率等級(諸如高於20KHz)以達成系統的「安靜」操作。在一些狀況下,上部空腔之赫爾姆霍茲頻率經選擇或預定(例如,基於裝置100之設計)以使此頻率保持於高於可聽頻率等級(諸如,高於20KHz)以達成系統之「安靜」操作。在一些狀況下,兩個頻率皆高於可聽頻率等級。在其他狀況下,僅一個頻率為約可聽頻率等級或頻率皆非可聽頻率等級。對於一些實施例,合成噴射器之操作頻率可仍高於20kHz,即使膜本質頻率及/或空腔之赫爾姆霍茲頻率並非高於20kHz。以高於20kHz之頻率操作噴射裝置可致使「安靜」操作。針對相同頻率設計膜及空腔(例如,空腔114及/或118)可使效能最佳化(例如,使電力及流最佳化)。
在一些狀況下(例如,無對其之限制),膜120之諧振頻率可經選擇或預定為小於100kHz或低於90kHz。在一些狀況下,膜之諧振頻率可經選擇或預定為低於50kHz。在一些狀況下,膜之諧振頻率可經選擇或預定以介於30至50kHz之間。在一些狀況下,膜之諧振頻率可經選擇或預定為介於25至80kHz之間。在一些狀況下,噴射裝置歸因於其小的大小或體積足夠小以對於使用收容裝置100或系統200之裝置之使用者不可聽到的團狀物170(或流216)可為不可聽到的。
在圖1A中,膜120展示為具有振動實體振幅127,諸如膜120之頂面122之位置在膜120之使用或致動期 間在上下方向上將行進或撓曲之最大距離。膜120可藉由使交流電通過膜120諸如自膜之一個「邊緣」位置至對置邊緣位置而由電磁力或激勵來致動。在一些狀況下,驅動訊號Iac可為施加至膜120之一個邊緣或位置126之交流電,該交流電流過膜至膜120之第二或對置邊緣或位置128,如圖1B中所展示。在一些狀況下,上部支架、振動膜或下部支架中之電子觸點電耦接至振動膜之邊緣126及128從而供應或傳導交流電通過振動膜。
在一些實施例中,磁體150為與膜120電子隔離之導電或半導電材料。在此等實施例中,磁體150與導電部件130電隔離。即,雖然訊號Iac流過膜120,但其並不流過磁體150或蓋子110。磁體150可藉由在磁體150與部件130之間使用絕緣環氧樹脂、絕緣黏著劑或絕緣層而與部件130電子隔離。
在一些實施例中,認為蓋子110可為與膜120電子隔離之導電或半導電性材料。此處,蓋子110可藉由在磁體150與部件140之間使用絕緣環氧樹脂、絕緣黏著劑或絕緣層而與導電部件140電子隔離。
膜120視如圖所示之流過膜之電流Iac是自右至左或自左至右而向上或向下撓曲)。在一些實施例中,Iac之頻率經選擇或預定,使得膜隨著其以Iac之頻率上下振動而在其中心C處形成單一波峰或波谷。此情形可為膜120之「第一振動模式」或「第一諧波」。在一些狀況下,Iac經選擇以具有電流之頻率及量從而使得振動膜120以如本文 中所指出之所選擇振幅127且以等於Iac之頻率之所選擇頻率振動。隨著膜振動,膜在其向下撓曲時拉動空氣通過開口116並至空腔118中;且接著膜在其向上撓曲時推動空氣通過開口116脫離空腔118。向外推動空氣可經描述為產生空氣「團狀物」(例如,渦流)。團狀物可以Iac之頻率產生。可瞭解,若開口116暴露至或處於液體(例如,流體)環境,則裝置100(例如,膜120)可產生液體團狀物。儘管開口116展示為處於蓋子110中心(例如,開口具有與中心C對準之中心或鑽孔軸線),但在一些狀況下,開口可關於膜120之中心軸線偏移。在一些狀況下,開口116可自中心朝向蓋子之邊緣中之一者偏移達距離D1之十分之一、四分之一或三分之一。
舉例而言,圖1A展示(1)離開開口116之空氣或液體的團狀物170及(2)夾帶之周圍空氣或流體EA。在膜120上下振動(例如,以Iac之頻率振動)同時,團狀物170可以足以夾帶周圍空氣EA之團狀物氣流速度脫離開口116。在一些狀況下,空氣EA為鄰近於開口116或在該開口旁邊之空氣,該空氣以速率或速度R與團狀物170一起被拉動以形成淨的朝外(向上且遠離開口116)空氣流。在一些狀況下,團狀物170與經夾帶空氣EA之組合形成可用於本文中所提到之應用的處於速度R之「噴射」空氣流。
在一些狀況下,速率R將取決於以下參數:電流Iac之量、Iac之頻率、磁場強度、直徑D1、直徑D2、部件140之高度、蓋子110之高度以及膜120之厚度及材料。 彼等參數可經選擇或預定以使R最大化。
在一些狀況下,裝置100經設計,使得空腔118之赫爾姆霍茲頻率與膜120之諧振頻率匹配,因此致使空氣流或流體流之最大值或速率R的最大值。舉例而言,空腔118之高度H5、直徑D2及/或容積經選擇以使得空腔118之赫爾姆霍茲頻率與膜120之諧振頻率匹配。在一些狀況下,膜120之厚度H1或高度、直徑D1、直徑D2及空腔118之容積可經選擇,使得空腔118之赫爾姆霍茲頻率等於膜120之諧振頻率。
儘管膜120(及蓋子110、支架130及140以及磁體150)展示為自上方看具有圓形形狀(例如,參見圖1B),但亦涵蓋其他形狀。舉例而言,其可具有卵形、正方形、矩形、三角形、菱形、梯形或多邊形之形狀。認為該形狀之橫截面面積將於針對圓形直徑(例如,如適用之D1、D3或P)描述之橫截面面積相同。在一些狀況下,替代圓形直徑(例如,D2),開口116可具有內部周邊,該內部周邊具有卵形、矩形、正方形、三角形、菱形、梯形或多邊形之形狀。在一些狀況下,該形狀之橫截面面積將與針對圓形直徑(例如,D2)描述之橫截面面積相同。
一些實施例包括形成於具有導電跡線、導電通孔及介電材料層之封裝體基體內或形成為該封裝體基體之層的合成噴射裝置(例如,裝置100、301、401或501)。經由裝置之孔隙排出之空氣團狀物夾帶周圍空氣並產生空氣噴射,該空氣噴射可提供受控量之氣流(例如,圖1之速率 R)及/或區域化冷卻氣流(例如,參見圖2之流216)。在一些狀況下,至噴射裝置之驅動訊號Iac自交流電之來源(諸如附接至包括噴射裝置之封裝體基體之控制電路或處理器)提供。
此外,儘管開口116展示為通過蓋子110,但在一些實施例中,開口116可形成通過噴射器之另一組件。在一些實施例中,開口116可為如針對開口116描述之開口,唯其係通過支架140之位置之開口(例如,且不存在通過蓋子110之開口)外。在此狀況下,開口可自支架140之內部周邊中之位置直接向外(例如,水平地且具有與自噴射器之中心C向外延伸之線對準之中心軸線)延伸通過支架並脫離支架的外部周邊。在此狀況下,D2可小於或等於H4。此處,團狀物170及流216可在水平(例如,側向或徑向)方向上脫離通過支架140之開口,以便在側向或徑向方向上提供受控流或冷卻至噴射器之側面。在一些狀況下,本文中針對形成開口116之描述應用於形成通過支架140之開口。在一些狀況下,本文中針對圖案化及蝕刻;形成通過......之開口;或移除導體或金屬之一部分的描述可用以形成通過支架140之開口。在一些狀況下,具有通過支架140之開口的噴射器可安置於其側面上,使得流被向上導向。
圖2展示根據本發明之實施例之包括合成噴射裝置之系統的實施例。圖2展示包括裝置100之系統200。在一些狀況下,圖2之裝置100表示裝置301、401或501。基 體210展示為具有頂面212及底表面214。系統200包括封裝體基體210,該封裝體基體具有安置於基體210內或形成於該基體內之裝置100。在此狀況下,表面112為基體210之一層的形成於表面212下面之部分,且表面154為基體210之一層之形成於表面214上方的部分。其他狀況涵蓋,裝置100可具有與基體210之表面212內平齊地安置或平齊地形成於該表面內之表面112。在一些狀況下,裝置100可具有在基體210之表面214內平齊地安置或平齊地形成於該表面內的表面154。
基體210展示為具有形成於表面212上、中或上方之頂部觸點220、222及224。基體210展示為具有形成於表面214上、中或下方之底部觸點226及228。基體210展示為具有電跡線(例如,導電跡線、導線或類似者)240、241、242、243、244、245及246。基體210展示為具有導電通孔或互連件230、231、232、234、235及236。通孔230將跡線240連接至跡線241。通孔231將跡線241連接至觸點226。通孔232將跡線242連接至跡線243。通孔234將跡線244連接至跡線245。通孔235將跡線245連接至跡線246。通孔236將跡線246連接至觸點228。
基體210可為或包括具有多個層之封裝基體,該等層包括電子跡線、電子通孔及介電材料層。在一些狀況下,基體210為封裝體基體之部分,該封裝體基體係諸如用於封裝或介接至微處理器、電腦處理器「晶片」或如此項技術中已知之其他邏輯電路(例如,具有主動裝置(例 如,電晶體)及/或電阻器、電容器及二極體)的封裝體基體。基體210可為用於封裝或在上面安裝電腦處理器以便介接處理器與以下各者之封裝體基體:板270、「主機板」、印刷電路板,或如此項技術中已知之具有用於經由基體210與處理器250互連之觸點及跡線的另一板。
基體210可具有安置或完全包覆於基體210內或者基體210之層內之合成噴射裝置100。在一些狀況下,裝置100在形成基體210之層期間形成。舉例而言,膜120及支架140可形成為層,或諸如藉由已知曉以形成封裝基體之處理在形成封裝體基體210之層期間形成。在一些狀況下,蓋子110在形成基體210期間形成。在一些狀況下,蓋子110在形成基體210期間附接至裝置100。
舉例而言,膜120、支架130或支架140可在形成跡線245期間形成。舉例而言,膜120、支架130或支架140可在形成跡線243期間在形成跡線245期間形成。又,蓋子110可於在跡線245或跡線243上方形成介電層期間形成。在一些狀況下,在介電質經蝕刻以自支架130之間移除介電質以形成空腔114(同時不蝕刻支架130或膜120)之後,磁體150可附接至支架130。
在一些狀況下,磁體150在與用於形成封裝體基體210之製程獨立之製程期間形成,且在形成封裝基體210期間附接至封裝體基體210。在一些狀況下,蓋子110在與用於形成封裝體基體210之製程獨立之製程期間形成,且在形成封裝體基體210期間附接至封裝體基體210。在一些 狀況下,蓋子110及磁體150兩者在與用於形成封裝體基體210之製程獨立之製程期間形成,且在形成封裝體基體210期間附接至封裝體基體210。磁體150及/或蓋子110之附接可包括使用環氧樹脂、黏著劑或其他黏結製程。此附接可包括使磁體150與下部支架電子絕緣及/或使蓋子110與上部支架電絕緣,如上文所提到。
系統200包括可安裝於表面212上或電耦接至該表面之處理器250。處理器250可為微處理器、電腦處理器、晶片或如此項技術中已知之其他邏輯電路(例如,具有主動裝置(例如,電晶體)及/或電阻器、電容器及二極體)。處理器250可具有頂面252及底面254。處理器250具有觸點260、262及264。處理器250具有藉由資料線268附接至觸點260之資料輸入/輸出(I/O)電路266。處理器250具有藉由控制電路線257附接至觸點262之控制電路256。處理器250具有藉由接地線259附接至觸點264之接地電路258。
系統200包括具有頂面272及底面274之板270。板270具有觸點280、282及284。接地電路286經由線287連接至觸點282。板270包括將觸點280連接至觸點284之跡線288。板270可為「主機板」、印刷電路板,或如此項技術中已知之具有用於經由基體210與處理器250互連之觸點及跡線的其他板。
可瞭解,處理器250可經由如圖所示之線268、觸點、跡線及通孔自電路266提供資料輸入及輸出,以在 觸點284處提供輸入/輸出(IO)資料。此IO資料可表示至/自如此項技術中已知之電腦處理器、記憶體、共處理器、匯流排及類似者的資料。
在一些狀況下,控制電路256可經由以下特徵提供諸如交流電Iac之控制訊號至膜120:線257、觸點262及222、跡線242及243以及通孔232。可瞭解,板270可經由基體210提供電壓偏壓或電力(例如,Vcc、Vdd及類似者)至處理器250,諸如在此項技術中所知曉。可瞭解,板270可提供電壓偏壓或電力至基體210,諸如在此項技術中所知曉。
圖2亦展示諸如空氣或液體流之流216。流216可表示團狀物170與以速率R流動之經夾帶空氣EA之組合,如針對圖1所描述。流216展示為進入間隙218。間隙218可為封裝體210中之空腔、腔室或開口,諸如對於本文中所描述之應用,需要使流216進入該空腔、腔室或開口中(例如,所選擇或預定位置)。此等應用可包括提供受控流動速率R及/或流之速率R用於冷卻基體210及/或處理器250。間隙218可為或包括在基體210之層之間或通過該等層的空氣或液體通風口、路徑、套管、薄的間隙。因此,本文中之mm等級合成噴射裝置亦可在極薄氣隙(例如,間隙218)中提供氣流以增加氣流先前尚未產生之處的冷卻能力(例如,對於電腦處理器或處理器封裝體)。來自合成噴射裝置之脈動流提供良好適合流以打破熱邊界層(例如,邊界212)以產生更均勻之溫度分佈。在一些狀況下,流可被導 向至冷卻區,經衝擊,以一角度導向,及/或平行於需要冷卻之表面。
在一些狀況下,流216包括呈速率R之空氣流從而在氣流先前尚未產生之處(例如,在間隙218中、通過該間隙或脫離該間隙)增加冷卻能力。在一些狀況下,流216包括呈速率R之空氣流從而在強制氣流先前尚未產生之處增加冷卻能力以提供用於打破熱邊界層之良好適合流從而在基體210中;在處理器250中或處;或針對基體210附近或附接至該基體之另一裝置產生更均勻溫度分佈。在一些狀況下,流打破熱邊界212,此熱邊界係在處理器250之表面下或處。熱邊界212可表示由處理器250在針對由處理器250執行之計算的使用期間產生熱引起的邊界層。邊界212可表示溫度移動遠離基體210且朝向處理器250增加之邊界。邊界212可表示需要使用流216或速率R冷卻或減小之溫度的邊界。在一些狀況下,熱邊界層可經產生,且接著由來自噴射器之脈動流「打破」。在一些狀況下,合成噴射裝置亦可藉由以下操作來增加冷卻:在表面上衝擊流(垂直或以不同角度)、平行於熱表面及/或將冷空氣「帶」至想要冷卻之區。
圖3A至圖5為用於形成諸如由圖1A、圖1B及圖2中之裝置100表示之彼等之合成噴射裝置的封裝體基體形成製程(例如,封裝體技術)之實例。圖3A至圖5之形成製程可包括標準封裝體基體形成製程及諸如包括或使用以下各者之彼等的工具:諸如味之素積膜(ABF)之介電層之層 壓、雷射或機械鑽孔以在介電質薄膜中形成通孔、乾燥薄膜抗蝕劑(DFR)之層壓及光微影圖案化、諸如銅(Cu)跡線之導電跡線(CT)之電鍍,及其他堆積層及表面修整製程以在基體面板或可剝離核心面板之一個或兩個表面(例如,頂面及底面)上形成電子導電跡線、電子導電通孔及介電材料之層。基體可為用於電子裝置封裝體或微處理器封裝體中之基體。
舉例而言,圖3A至圖3H展示用於形成合成噴射裝置之封裝體基體形成製程的一個實例。圖3A至圖3H可展示可用以在具有晶粒側孔隙(例如,噴射裝置開口116)及阻焊劑蓋子(例如,蓋子110)之封裝體基體中產生合成噴射裝置之製程,該阻焊劑蓋子形成為噴射裝置之部分。
圖3A展示具有頂面及底面之可剝離核心302,可移除黏著劑304之層可形成於頂面及底面上。在一些狀況下,諸如銅(或鎳或金)之導體的薄之無電鍍「晶種」層形成於黏著劑上或上方。核心302、黏著劑304及晶種層可為如電腦處理器封裝體裝置形成之領域中已知之先前製造封裝體基體核心之部分。核心302可由以下各者形成:味之素積膜(ABF)、玻璃增強型環氧樹脂層壓薄片(例如,阻燃劑-FR4)、印刷電路板(PCB)薄片、有機介電質、金屬或銅薄片或層,或如已知的用於產生用於封裝體基體之載體板之另一材料。
導體320之層或島狀物322可諸如藉由乾燥膜抗蝕劑(DFR)圖案化及導電電鍍形成於黏著劑304上(或晶種 層上)。電鍍可為導體320在晶種層中、形成於黏著劑304上(或晶種層上)之DFR之島狀物之間的電解電鍍,如此項技術中所知曉。導體320可為金屬。在一些狀況下,導體320為銅、鎳或金。在一些狀況下,導體320為銅。
接著,絕緣體310之層可形成於黏著劑304上(或晶種層)上。絕緣體310可為如此項技術中已知之介電材料,諸如味之素積膜(ABF)層。絕緣體310可由如此項技術中已知之ABF層壓製程形成。
接著,可諸如藉由使用如此項技術中已知之諸如二氧化碳雷射之雷射或藉由使用機械鑽孔而將開口形成於絕緣體310中的所選擇或預定位置處。接著,導體(諸如銅或鎳或金)可電鍍至開口中以形成諸如支架130及通孔324之通孔,且電鍍於絕緣體310之所選擇或預定部分上方以形成跡線326及膜120。舉例而言,導體320之跡線326及膜120可藉由DFR光微影圖案化及導電金屬電鍍(例如,銅電鍍)形成。在一些狀況下,跡線及膜形成於導體之無電鍍晶種層上或者絕緣體310上所形成之上面可電鍍導體之金屬上方。
在一些狀況下,跡線326形成於通孔324上,且膜120形成於支架通孔130上及支架通孔130之間的絕緣體310上方。在一些狀況下,導體320形成支架130、導電通孔324、跡線326及振動膜120。
在一些狀況下,絕緣體310可具有介於15微米與35微米之間的厚度。在一些狀況下,厚度可為25微米。絕 緣體310之厚度可諸如藉由為高度H2而等於空腔114之高度。膜120可具有高度H1,使得膜120之頂面在可移除黏著劑304上方具有高度H1+H2。類似地,跡線326可具有在黏著劑304上方處於高度H1+H2之頂面。
圖3A至圖3G展示基體封裝體形成製程,該製程以第一噴射裝置301形成於核心302之頂側上且第二鏡像噴射裝置303形成於核心302之底面上開始。舉例而言,線L-L'越過核心的中心劃分核心,使得線L-L'下面的部分為線L-L'上方之部分的鏡像。可瞭解,藉由使用此封裝基體形成技術或製程,同時形成兩個噴射裝置,因此相較於使用單側拋光矽、晶圓或晶片形成製程,以兩倍之形成速率形成該等噴射裝置。舉例而言,針對圖3A至圖3E描述之封裝製程在單一封裝體基體上同時(例如,在同一處理製程期間或使用同一處理製程)形成兩個噴射裝置之大部分。針對圖3F至圖3H描述的用以形成兩個噴射裝置之剩餘部分的剩餘封裝製程可在分離之基體或裝置301及303上同時執行(例如,在同一處理製程期間或使用同一處理製程)或在不同時間執行。
圖3B展示圖3A之於在基體上層壓第二絕緣體層之後的基體。絕緣體330之層可層壓於絕緣體310、導體326及膜120之表面上。此層壓可類似於針對層310所描述之層壓。接著,在絕緣體330中鑽出雷射孔洞。此等孔洞可如針對形成於層310中之孔洞所描述而形成。接著,孔洞可被電鍍導體以形成通孔340。可如針對電鍍以形成通 孔324所描述而進行電鍍。
接著,導電材料層可形成於通孔340及絕緣體330之表面上。形成導電材料層可類似於針對形成層326及120之描述內容。此層可描述為網狀物層344,其包括通孔340上之島狀物342;膜120上方之層330上方的島狀物348(例如,支架130之間);及島狀物342與島狀物348之間的導體346之層。因此,導體320可形成於層330之表面上以形成通孔、跡線及網狀物層344。在圖3B中,在形成於用作網狀物層344之晶種層之絕緣體層330之整個頂面上方形成的層344中形成薄的導電材料層346。此薄層識別為網狀物之較厚部分342與348之間的層346。
圖3C展示圖3B之在圖案化薄層346以形成用於蝕刻噴射裝置之上部空腔(例如,空腔118)之硬式遮罩之後的基體。圖3C展示圖案化層346(例如,使用DFR層壓、微影以圖案化DFR,及濕式蝕刻製程以圖案化層346)以產生用於蝕刻噴射器之上部空腔(例如,空腔118)之硬式遮罩之後的基體300。圖3C展示圖案化以暴露開口350至網狀島狀物348之間的絕緣體層330之頂面。開口350為層346在島狀物342與348之間且在島狀物348當中、在膜120上方之層330上方(例如,支架130之間)被移除之處。用以圖案化層346之此濕式蝕刻可為選擇性的以移除導電材料320但不移除絕緣體材料310。
DFR在層346頂部上之層壓及使用光微影圖案化DFR可保護鄰近於將為噴射裝置之頂部空腔之物件之直徑 D4且在該直徑外部之位置352處的薄層346。在一些狀況下,網狀物層344中之層346之蝕刻可包含歷時所選擇或預定時間量之濕式蝕刻以在薄層346暴露至蝕刻劑之處移除薄層346(例如,而位置352受DFR保護或遮蔽)但並非移除所有厚度之島狀物348或移除僅所選擇或預定厚度之島狀物348。位置352可用以保護絕緣體330之可能並非噴射裝置之部分的部分免受用以產生噴射裝置之空腔(例如,空腔118)之後續絕緣體蝕刻製程影響。
圖3D展示圖3C之在蝕刻掉絕緣層330之在膜120上方之部分以形成頂部空腔318之後的基體。在一些狀況下,空腔318表示圖1之空腔118。在一些狀況下,通孔340及島狀物342表示針對圖1描述之支架140。在一些狀況下,島狀物342、通孔340、島狀物326、通孔324及島狀物322表示如針對圖1描述之支架140。此蝕刻可為選擇性的以移除絕緣體材料310但不移除導電材料320。
蝕刻360可為導體之島狀物348之間的蝕刻貫通開口350以自空腔318移除層330但不移除島狀物348外部(諸如層330在位置352處受網狀物344之薄層346保護之處)之層330。在一些狀況下,蝕刻360可為各向同性蝕刻。蝕刻諸如藉由為歷時所選擇或預定時間量以自空腔318移除層330但不足夠長以移除絕緣體之層310的蝕刻而可移除絕緣體之層330但不移除層310。在一些狀況下,蝕刻360為四氟化碳(CF4)、六氟化硫(SF6)、三氟化氮(NF3)或另一已知蝕刻劑之電漿蝕刻或移除層330之材料(例如,移除絕緣 材料或ABF)的蝕刻。
圖3E展示圖3D之在諸如藉由以下操作移除薄層346之剩餘物之後的封裝體基體:使用濕式蝕刻,繼之以形成阻焊劑材料370之層;及層之阻焊劑圖案化以形成噴射裝置之蓋子110及開口116。圖3E展示阻焊劑370,諸如絕緣有機材料、層壓材料、感光性材料或其他已知阻焊劑材料。阻焊劑370可為在如本文中所描述之基體封裝體形成製程期間形成之絕緣體材料。阻焊劑370可包括藉由如本文中所知曉之圖案化及顯影形成通過阻焊劑370之開口372及116。此顯影製程可為選擇性的以視使用正調性抗蝕劑抑或負調性抗蝕劑而經由微影製程移除暴露至光或經遮蔽以免暴露至光之指定位置(例如,開口116及372)中之阻焊劑370,同時保持剩餘位置中之層370完好。此外,顯影製程可經選擇以係選擇性的以便不移除絕緣體材料310或不移除導體320。阻焊劑370可具有可介於5微米與50微米之間的高度H5。
圖3E展示具有頂部噴射裝置301及底部第二噴射裝置303之基體300。可瞭解,如針對圖3A、針對圖3A至圖3E所描述,兩個噴射裝置在單一封裝體基體上同時形成(例如,在相同或後續處理製程期間或使用相同或後續處理製程)。
圖3F展示自圖3E之在以下操作之後的基體:使裝置301及303解除拼接;反轉裝置301;在底部空腔114將存在之區域外部在層310之暴露表面(圖3F中之頂面)上圖案 化並形成硬式遮罩(例如,使用導體或銅之薄層,未圖示);ABF蝕刻以移除層310從而形成空腔114;及最終自層310之表面移除硬式遮罩(例如,藉由使用濕式蝕刻製程)。在此整個製程序列期間,阻焊劑層370藉由在任何蝕刻開始之前對該阻焊劑層塗佈諸如氮化矽(SiN)之鈍化層且最終在上述製程流程序列結束時移除此鈍化層而受到保護而免受非所要蝕刻影響。在一些狀況下,圖3F展示自圖3E之在分離裝置301與303;以及蝕刻以移除層310在支架130之間的一部分之後的基體。圖3F展示在自絕緣體310、導體322及支架130之底面移除可剝離核心302及可移除黏著劑304之後的噴射裝置301。此分離製程可包括首先在層370之頂面上形成保護性鈍化層(例如,SiN,未圖示),該鈍化層在蝕刻以移除層310以形成空腔114之後將被移除。核心302及黏著劑304之移除可在封裝體形成製程期間進行,如此項技術中所知曉。
可瞭解,針對圖3F至圖3G中之裝置301描述之製程亦可對裝置303執行以自圖3E之基體產生第二噴射裝置。
裝置301之底部(圖3F中之頂面)可接著覆蓋有硬式遮罩(例如,導體或銅之薄的無電鍍層,未圖示),該硬式遮罩可在空腔114將存在之區域外部可形成於層310之所暴露表面上方以在蝕刻374期間在底部空腔114外部或遠離該底部空腔(例如,在直徑D1外部)保護層310。
接著,蝕刻374可移除絕緣體310之在支架130之 間或直徑D1內(亦參見圖1)之全部,但歸因於硬式遮罩(例如,導體或銅之薄的無電鍍層,未圖示)進行之對層310的在支架130存在之處外部的部分之保護而不移除層310的該部分。蝕刻374可為電漿蝕刻以移除ABF材料,以便移除層310以形成空腔114。蝕刻374可為類似於蝕刻360之蝕刻或使用類似蝕刻劑。此蝕刻可為選擇性的以移除絕緣體材料310但不移除導體320。
在蝕刻374之後,支架130外部(例如,直徑D1外部)之任何剩餘硬式遮罩(例如,導體或銅之薄的無電鍍層,未圖示)可經移除或蝕刻掉以暴露絕緣體310,如圖3F中所展示。移除無電鍍硬式遮罩可包括自圖3F中之層310之頂部濕式蝕刻無電鍍硬式遮罩,該無電鍍硬式遮罩係在剩餘層310之表面上方並保護該剩餘層。在該硬式遮罩蝕刻之後,另一硬式或乾式蝕刻可經執行以移除保護性鈍化層(例如,SiN),該保護性鈍化層形成於蓋子110上方以在用以形成空腔114之處理流程序列期間保護蓋子。
圖3G展示圖3F之在附接磁體150至支架130或形成該磁體於該支架之表面上方之後的基體。圖3G展示使磁體150附接至支架130之表面或使該磁體形成於該支架之表面上方的裝置301。在一些狀況下,此附接係如針對圖1A至圖1B所描述。
在圖3G中,磁體(例如,磁體150)可附接於封裝體基體之板側上。此情形有可能,此係因為磁體厚度(例如,高度H3)可經選擇或預定為小於或低於球狀柵格陣列 (BGA)之摺疊後高度。即,磁體之高度可低於用於BGA中之焊球之高度,該BGA將使封裝體基體(例如,基體210)表面黏著於板(例如,板270)上。在一些狀況下,磁體之高度(例如,磁體150之H3)可為200微米,或介於100微米與300微米之間。此等磁體可使用封裝體基體形成製程之抓放精準組裝工具或晶片覆蓋射擊器工具而組裝至封裝體基體(例如,基體210或裝置301)。在一些狀況下,磁體可藉由使用塗覆至磁體及/或支架130之表面之環氧樹脂或黏著劑而被附接。在一些狀況下,覆蓋射擊器為具有金屬化邊緣之磁體被射擊於基體表面上之裝置,且焊料回焊製程經執行以使得焊料將磁體附接至基體(例如,支架130)。焊料可附接至不電連接至支架130之(虛設)凸塊,使得磁體與支架130或膜120電隔離。
圖3G展示噴射裝置301,其具有具開口116之蓋子110,該開口具有直徑D2;具有直徑D4之頂部空腔318;具有直徑D1之底部空腔114;下部支架130;上部支架340;及附接至下部支架130且形成於該下部支架上之振動膜120。在一些狀況下,上部支架可包括通孔324及340、島狀物326。在一些狀況下,上部支架亦可包括島狀物342及348。
可瞭解,圖3G之裝置301看起來並不與展示於圖1中之裝置100準確地相同。在一些狀況下,在裝置301中,蓋子110可形成於上部支架(例如,島狀物342及348)上,該上部支架不形成於膜120上或不接觸該膜,諸如針 對圖1之裝置100之支架140所展示。實情為,在裝置301中,蓋子110可諸如藉由在不同於支架130及膜120形成於核心302上之位置的位置處形成於通孔324上方而形成於上部支架上。然而,可瞭解,上文關於裝置100描述之概念同樣適用於裝置301之對應部分。此外,上文針對空腔118之描述可適用於空腔318。又,上文針對支架140之描述可適用於支架340。在一些狀況下,上文針對諸如空腔118及支架140之直徑、高度及容積之選擇或預定的描述亦可用於或適用於空腔318及支架340。然而,針對裝置100及流動速率R等描述之概念可基於取代空腔118及支架140之空腔318及支架340進行選擇或預定。
圖3H展示圖3G之於經由阻焊劑370在鄰近於蓋子110之開口372中形成焊料凸塊之後的裝置。凸塊375可由諸如錫、金、鎳及用於形成焊料凸塊已知之各種其他材料的各種導體形成。凸塊375可為覆晶凸塊陣列之部分。凸塊375可為裝置301之晶粒側376,且可用以將裝置301或含有基體(例如,基體210)之裝置301附接至處理器(例如,處理器250)。在一些狀況下,凸塊375表示觸點224及/或係如圖2中所展示。圖3H亦展示裝置301之板側378為裝置的板(例如,板270)附接於上面或朝向的側。在一些狀況下,板側378諸如經由觸點(例如,觸點228及/或226)正接觸或附接至板。在其他個例中,裝置301位於基體內,諸如針對圖2中位於基體210內之裝置100所展示。在一些狀況下,凸塊375可存在或可能不存在。
圖4A至圖4E展示用於形成合成噴射裝置之封裝體基體形成製程的第二實例。圖4A至圖4E展示自圖3A之基體連續或使用該基體之第二實例。圖4A至圖4E可展示可用以在封裝體基體中產生合成噴射裝置之製程,該封裝體基體具有形成於經組裝作為噴射裝置之部分的離散蓋子中之晶粒側孔隙(例如,形成於離散蓋子410中之噴射裝置開口416,該離散蓋子與形成於噴射裝置上或層壓於噴射裝置上相對分離地附接至噴射裝置)。
相較於圖3B至圖3G,在圖4A至圖4E中,通過蓋子之開口現處於組裝於晶粒側上之離散蓋子上,且網狀物344之島狀物348及薄層346經消除並由開放「窗」450替換,且頂部空腔418可在阻焊劑層壓物449發生之後產生。若圖3E至圖3H中網狀物344之頂部上之阻焊劑層壓物370被發現為引起顯著之網狀物344之變形,則以上情形可為有利的。此外,藉由用開放窗450替換圖3E至圖3H中之網狀物,底層ABF層330之圖4B之自上部支架340內的蝕刻460預期為以快於圖3D之蝕刻360之速率的速率發生。
圖4A至圖4B展示第一噴射裝置401可形成於核心302之頂側上且第二鏡像噴射裝置403可形成於基體300之核心302之底面上的基體封裝體形成製程。此情形可提供類似於針對圖3A至圖3G提到之彼等優點的優點,其中噴射裝置301及303諸如使用此封裝體基體形成技術或製程形成於核心302之頂側及底側上,在該等封裝體基體形成技術或製程期間,兩個噴射裝置同時形成,因此相較於使 用單側拋光矽、晶圓或晶片形成製程以兩倍之形成速率形成該等噴射裝置。舉例而言,針對圖4A至圖4B描述之封裝製程在單一封裝體基體上同時(例如,在同一或後續處理製程期間或使用同一或後續處理製程期間)形成兩個噴射裝置之大部分。針對圖4C至圖4E描述以形成兩個噴射裝置之剩餘部分的剩餘封裝製程可在分離基體或裝置401及403上同時執行(例如,在同一或後續處理製程期間或使用同一或後續處理製程期間)或於不同時間執行。
圖4A展示圖3A之在沈積及圖案化以產生用於蝕刻以形成頂部空腔418之硬式遮罩之後的基體。圖4A可展示圖3A之在沈積薄之硬式遮罩層(諸如,無電鍍鍍覆導體或金屬,例如銅)並使用DFR圖案化硬式遮罩層以產生用於蝕刻以形成頂部空腔418之硬式遮罩之後的基體。圖4A可展示圖3A之在以下操作之後的基體:在基體300上層壓第二絕緣體層330,在層330中鑽出孔洞,及用導體電鍍孔洞以形成通孔340,諸如針對圖3B所描述。
接著,導電材料層可形成於通孔340及絕緣體330之表面上以形成島狀物342。形成導電材料層可類似於針對圖3B中之形成層342之描述內容,唯網狀物344之島狀物348及薄層346經消除並用開放「窗」450替換外。
接著,阻焊劑449之層可形成於導電材料層上,該導電材料層可形成於通孔340上。阻焊劑449可為如針對阻焊劑370所描述在基體封裝體形成製程期間形成之材料。阻焊劑449可包括藉由如針對層370描述及/或如此項 技術中已知之圖案化及顯影形成通過阻焊劑449的開口472及450。圖案化及顯影可包括圖案化感光性阻焊劑以打開用於晶粒附接之蓋子410或焊料凸塊375稍後將添加之位置。阻焊劑449可具有為H4之部分之高度。
接著,薄的硬式遮罩層446可諸如藉由無電鍍鍍覆;或藉由電鍍且接著自開口450蝕刻薄層而形成於層449之剩餘部分(且視需要開口472中之島狀物342)上方。此遮罩446可為藉由無電鍍沈積及使用DRF進行之圖案化而形成之導體320之薄層(例如,薄銅層)以產生用於蝕刻通過開口450或該開口之蝕刻之硬式遮罩從而移除在開口450下面之層330以形成頂部空腔418。
圖4B展示圖4A之在蝕刻掉絕緣體層330之在膜120上方之一部分以形成頂部空腔418之後的基體。在一些狀況下,空腔418表示圖1A至圖1B之空腔118。在一些狀況下,通孔340及島狀物342表示如針對圖1A至圖1B所描述之支架140。在一些狀況下,島狀物342、通孔340、島狀物326、通孔324及島狀物322表示如針對圖1A至圖1B所描述之支架140。
蝕刻460可為如下蝕刻:通過導體之島狀物342之間的開口450以自空腔418移除層330但不移除島狀物342之內側表面448外部(諸如,層330受島狀物448保護之處)的層330。在一些狀況下,蝕刻460可為歷時所選擇或預定時間量之蝕刻。在一些狀況下,蝕刻460可為各向異性蝕刻。此蝕刻可為選擇性的以移除絕緣體材料330但不移除 導體320。在一些狀況下,蝕刻460使用如針對蝕刻360所描述之蝕刻化學。遮罩446可在藉由使用如針對移除薄層346描述之濕式蝕刻製程來蝕刻層330之後被移除。
若在圖3E至圖3H中之網狀物344頂部上之阻焊劑層壓物370發現為引起顯著之網狀物344之變形,則在阻焊劑層壓物449發生之後產生頂部空腔418可為有利的。此外,藉由用開放窗450替換圖3E至圖3H中之網狀物,底層ABF層330之圖4B之自上部支架440內的蝕刻460預期為以快於圖3D之蝕刻360之速率的速率發生。
圖4C展示圖4B之在以下操作之後的基體:鈍化阻焊劑層449之所暴露表面(例如,藉由在該表面上沈積薄SiN層452);使裝置401與403解除拼接;翻轉裝置401,在裝置401的空腔114將存在之區域外部(圖4C中之頂側)之底部上圖案化並形成硬式遮罩462(例如,無電鍍鍍覆導體或銅之薄層)。在一些狀況下,圖4C展示來自圖4B之在分離裝置401與403之後的基體。圖4C展示在諸如針對圖3F所描述自絕緣體310、導體322及支架130之底面移除可剝離核心302及可移除黏著劑304之後的噴射裝置401。
可瞭解,針對圖4C至圖4F中之裝置401描述之製程亦可對裝置403執行以自圖4B之基體產生第二噴射裝置。
裝置401之底部(圖4C中之頂側)可接著經圖案化,且無電鍍硬式遮罩462可形成於空腔114將存在之區域外部的層310之所暴露表面上方以在蝕刻474期間保護底部 空腔114外部或遠離該底部空腔(例如,直徑D1外部)之層310。
圖4D展示來自圖4C之在蝕刻以移除層310在支架130之間的一部分之後的基體。圖4D可包括ABF蝕刻以移除層310從而形成空腔114;例如由濕式蝕刻製程移除無電鍍硬式遮罩462(例如,薄的導體或銅層);及最終蝕刻製程以自裝置401之表面移除鈍化層452。
蝕刻474可移除絕緣體310在支架130之間或在直徑D1內的全部(亦參見圖1A至圖1B),但歸因於層310之在支架130存在之處的外部之部分由無電鍍硬式遮罩462進行之保護而不移除層310的該部分。蝕刻474可為ABF蝕刻以移除層310從而形成空腔114。此蝕刻可為選擇性的以移除絕緣體材料310但不移除導體320。蝕刻474可為類似於蝕刻360之蝕刻或使用類似於蝕刻360之蝕刻劑的蝕刻劑。
在蝕刻474之後,支架130外部(例如,直徑D1外部)之任何剩餘無電鍍硬式遮罩462可經移除以暴露絕緣體310,如圖4D中所展示。移除無電鍍硬式遮罩可包括濕式蝕刻無電鍍硬式遮罩以自裝置401之表面移除無電鍍硬式遮罩。在蝕刻之後,另一蝕刻製程(例如,侵蝕SiN之蝕刻)可經執行以移除形成於裝置401之表面上的鈍化層452。
圖4E展示圖4D之在如下操作之後的基體:將磁體150附接至支架130之表面或附接於該等表面上方,在層449之開口472中形成焊料凸塊,及將蓋子410附接至層449之表面。圖4E展示具有附接至支架130之表面或附接於該等 表面上方之磁體150的裝置401。
在圖4E中,磁體(例如,磁體150)可附接於封裝體基體之板側上。此情形可類似於圖3G中之安裝磁體150。在附接磁體150之後,焊料凸塊375可通過阻焊劑449鄰近於蓋子410形成於開口472中。凸塊375可具有類似材料,且如針對圖3H之凸塊375所描述附接至類似晶粒或處理器。
在圖4E中,蓋子410可附接於封裝體基體之晶粒側上。此情形可在形成凸塊375之前或之後進行。在一些狀況下,蓋子之高度(例如,H5)可為200微米,或介於100微米與500微米之間。此附接可包括使用封裝體基體形成製程之抓放精準組裝工具或晶片覆蓋射擊器工具而將蓋子組裝至封裝體基體(例如,基體210或裝置401)。在一些狀況下,蓋子可藉由使用塗覆至蓋子及/或基體表面(例如,層449之表面)之環氧樹脂或黏著劑來附接。在一些狀況下,覆蓋射擊器為將具有金屬化邊緣之蓋子射擊至基體表面上之裝置,且焊料回焊製程經執行以使得焊料將蓋子附接至基體(例如,層449)。焊料可附接至不電連接至膜120之(虛設)凸塊,使得蓋子與膜120電隔離。
圖4E展示噴射裝置401,其具有以下各者:具有開口416之蓋子410,該開口具有直徑D2;具有直徑D41之頂部空腔418;具有直徑D1之底部空腔114;下部支架130、上部支架340;及附接至下部支架130且形成於下部支架130上方的振動膜120。在一些狀況下,上部支架可包括通孔324及340以及島狀物326及342,以及層449。在一些狀況下, 上部支架可包括層330以及島狀物342以及層449以便係附接至膜120之頂面的上部支架。
可瞭解,圖4E之裝置401看起來並不與展示於圖1A至圖1B中之裝置100準確地相同。在一些狀況下,在裝置401中,蓋子410可形成上部支架(例如,層449)上,諸如針對圖1A至圖1B之裝置100之支架140所展示,上部支架不形成於膜120上或接觸膜120。實情為,在裝置401中,蓋子410可形成於層449及通孔324上方,該層及該等通孔在不同於支架130及膜120形成於核心302上之位置處形成。然而,可瞭解,上文關於裝置100描述之概念同樣適用於裝置401之對應部分。此外,上文針對空腔118之描述可適用於空腔418。又,上文針對支架140之描述可適用於支架340。在一些狀況下,上文針對諸如空腔118及支架140之直徑及高度的選擇或預定之描述亦可用於或適用於空腔418及支架340。針對裝置100及速率R等描述之概念可基於取代空腔118及支架140之空腔418及支架340進行選擇或預定。
相較於圖3B至圖3G,在圖4A至圖4E中,通過蓋子之開口現可通過組裝或附接於裝置401之晶粒側上之離散蓋子。
圖5展示用於形成合成噴射裝置之封裝體基體形成製程的第三實例。圖5展示自圖4D之基體繼續或使用該基體之第三實例。圖5可展示可用以在封裝體基體中產生合成噴射裝置的製程,該封裝體基體具有形成於經組裝作為噴射裝置之部分的離散蓋子中之板側378之孔隙(例如,形成 於離散蓋子510中之噴射裝置開口516)。
相較於圖4A至圖4E,在圖5中,通過蓋子之開口現可在組裝於板側378上之離散蓋子中,且磁體可係在封裝體基體之晶粒側376上。相較於圖3E至圖3H,如針對4A至圖4E所描述,附接離散蓋子可為有利的。在此組態中,蓋子厚度H5必須經選擇以小於用以將封裝體基體(例如,基體210)附接至板(例如,板270)之BGA滾珠(未圖示)之高度。又,在板(例如,板270)中可需要孔洞以允許經由孔隙(例如,開口516)與環境之空氣交換。
圖5展示圖4D之在將蓋子510附接至支架130之表面、在層449之開口中形成焊料凸塊及將磁體550附接至層449之表面或附接於該等表面上方之後的噴射裝置。相較於圖4E,在圖5中,裝置401之磁體及蓋子附接至之側(例如,側376及378)可經翻轉。
圖5展示蓋子510已在板側378上附接至支架130之表面或附接於該等表面上方之裝置501。蓋子510可與蓋子410之材料及厚度相同(且以相同方式形成),但可具有針對空腔114設計之開口直徑D2的大小。蓋子510如針對圖4E中將蓋子410附接至層449所描述而附接至支架130之表面。在此狀況下,圖1之空腔114現為圖5中之空腔414,且針對該空腔(例如,參見圖1中之空腔114)之選擇及預定適用於圖5之空腔414。
在圖5中,磁體550附接於封裝體基體之晶粒側376上。圖5之磁體550可為與圖4之磁體150相同之材料及厚 度(且以相同方式形成),而是可具有針對空腔414設計之直徑大小。磁體550可如針對圖3G中附接磁體150於支架130上所描述而附接至層449之表面。在此狀況下,圖1之空腔118現為圖5中之空腔418,且針對該空腔(例如,參見圖1中之空腔118)之選擇及預定適用於圖5之空腔418。焊料凸塊375可通過阻焊劑449鄰近於磁體550而形成於開口372中。凸塊375如針對圖3H之凸塊375所描述可具有類似材料且附接至類似晶粒或處理器。
在圖5中,磁體(例如,磁體550)可附接於封裝體基體之晶粒側376上。在一些狀況下,磁體之高度(例如,磁體550之H3)可為200微米,或介於100微米與500微米之間。此磁體可使用封裝體基體形成製程之抓放精準組裝工具或晶片覆蓋射擊器工具而組裝至封裝體基體(例如,基體210或裝置300)。在一些狀況下,磁體可藉由使用塗覆至磁體及/或基體表面(例如,層449)之環氧樹脂或黏著劑而附接。在一些狀況下,覆蓋射擊器為將具有金屬化邊緣之磁體射擊至基體表面上之裝置,且焊料回焊製程經執行以使得焊料將磁體附接至基體(例如,層449)。焊料可附接至不電連接至支架130之(虛設)凸塊,使得磁體與支架130或膜120電隔離。
在圖5中,蓋子510可附接於封裝體基體之板側378上。此情形有可能,此係因為蓋子厚度(例如,高度H5)可經選擇或預定為小於或低於球狀柵格陣列(BGA)之摺疊後高度。即,磁體之高度可低於用於BGA中之焊球之高度, 該BGA將使封裝體基體(例如,基體210)表面黏著於板(例如,板270)上。在一些狀況下,蓋子之高度(例如,H5)可為200微米,或介於100微米與300微米之間。此附接可包括使用封裝體基體形成製程之抓放精準組裝工具或晶片覆蓋射擊器工具而將蓋子組裝至封裝體基體(例如,裝置501或支架130)。在一些狀況下,蓋子可藉由使用塗覆至蓋子及/或支架130之表面之環氧樹脂或黏著劑而被附接。在一些狀況下,覆蓋射擊器為具有金屬化邊緣之蓋子被射擊於基體表面上之裝置,且焊料回焊製程經執行以使得焊料將蓋子附接至基體(例如,支架130)。焊料可附接至不電連接至膜120之(虛設)凸塊,使得蓋子與膜120電隔離。
圖5展示具有具開口516之蓋子510的噴射裝置501,該開口具有直徑D2。圖5展示空腔及支架之位置相較於圖4E之反轉。可瞭解,圖5之裝置501看起來並不與展示於圖1A至圖1B中之裝置100準確地相同。然而,可瞭解,上文關於裝置100描述之概念同樣適合於裝置501之對應部分。
此外,圖1A至圖1B之針對空腔118之描述可適用於圖5之空腔418。在一些狀況下,圖1A至圖1B之針對裝置100及速率R等描述之概念可基於圖5之取代圖1A至圖1B之空腔118的空腔418而經選擇或預定。又,圖1A至圖1B之針對空腔114之描述可適用於圖5之空腔414。
相較於圖3B至圖3G,在圖5中,通過蓋子之開口現可在組裝於板側上之離散蓋子中,且磁體可係在組裝於 晶粒側上之離散磁體上。相較於圖4A至圖4E,在圖5中,蓋子現組裝於板側上,且磁體為組裝於晶粒側上之離散磁體。
本文所描述之實施例相較於已知解決方案提供以便下各者之若干優點。在一些狀況下,來自如本文所描述之合成噴射裝置(例如,裝置100、301、401或501)之實施例之氣流可用以產生受控量之氣流(例如,團狀物170、速率R或流216之流動速率)諸如用於環境監視及熱管理應用。產生受控量之氣流可為環境感測應用中之要求,以便偵測給定環境中粒子、污染物及/或有毒氣體之準確濃度。產生受控量之氣流可為能夠針對用於感測空氣品質及混合物並偵測混合物之濃度的小等級且準確解決方案遞送準確濃度的要求。此功能性係在對以便下各者之新裝置的高需求中:穿戴型裝置(例如,實驗護套、手鐲、腕錶)、智慧型電話、平板電腦等,以及物聯網(IoT)系統(例如,無線辦公、零售或工業系統)。
在一些狀況下,來自如本文所描述之合成噴射裝置(例如,裝置100、301、401或501)之實施例之氣流可用以產生足夠量之區域化氣流(例如,團狀物170、速率R或流216之流動速率)用於處理器封裝體(例如,基體210及/或處理器250)之熱管理或冷卻。足夠量之氣流可用以增強通常不使用主動熱管理之裝置(諸如智慧型電話及平板電腦)中的裝置及/或點冷卻。其在靠近於熱的電子組件置放時可為尤其有利的。甚至小之氣流(例如,流216)可有益於減小熱點溫 度並在處理器封裝體(或其他熱組件)中產生更均勻之溫度分佈。藉由靠近於熱組件(亦即,安裝於封裝體210上或中之處理器250)將合成噴射裝置實施於封裝體上,所產生之脈動氣流216可用以打破間隙218中之熱邊界層並增強處理器250之冷卻能力,從而允許處理器之較高功率處理器工作負荷。根據一些實施例,展示於圖2中之噴射裝置100可具有至基體210之表面212或在該表面處之開口116。在此狀況下,間隙218不存在,而是替代地流216直接自表面212流動,諸如在圖1A之表面112與表面212平齊(例如,平行於該表面212)或為與該表面212相同的表面之處。在一些狀況下,相較於具有間隙218之彼等式順利,此實施例可提供處理器250(例如,表面254)之更好或增加之冷卻。
此外,應指出,本文中之實施例描述在基體210中使用噴射裝置100以提供關於基體210之頂面在垂直及向上方向上脫離開口之團狀物170及流216。然而,亦認為,噴射裝置100可經安置以在基體210中具有垂直定向之直徑D1(例如,藉由將裝置100定位於其一側)從而提供關於基體210之頂面在水平(例如,側向或徑向)方向上脫離開口的團狀物170及流216。此情形可在預定水平方向上或至預定位置提供受控流或冷卻空氣流至噴射器之側(例如,以冷卻至噴射裝置之側的組件)。此情形可冷卻基體210之或中之組件。此外,在一些狀況下,噴射裝置100可經安置以在基體210中具有倒置定向之直徑D1(例如,藉由定位裝置100以關於流216之方向翻轉180度),從而提供關於基體210之底面 在垂直及向下方向上脫離開口之團狀物170及流216。此情形可在預定垂直且向下方向上或至噴射器下面之預定位置提供受控流或冷卻空氣流(例如,以冷卻噴射裝置下面之組件)。此情形可冷卻板270之或上的組件。
本文所描述之實施例歸因於使用封裝形成製程而非矽晶片或晶圓處理而提供以便下各者之若干優點。在一些狀況下,如本文所描述之合成噴射裝置(例如,裝置100、301、401或501)之實施例包括於封裝體整合式合成噴射裝置之產生中以產生氣流用於此等類型之應用(例如,參見圖2至圖5)。一些狀況包括用於直接在封裝體基體中產生合成噴射裝置之製程(例如,參見圖3A至圖5)。程序流程中之一些可使用標準基體製造技術及額外介電質蝕刻製程以釋放振動膜(例如,參見圖3D及圖3F;或圖4B及圖4D)。隨著膜振動,空氣「團狀物」170經由孔隙116排出。此等團狀物夾帶周圍空氣EA並產生空氣噴射216,該空氣噴射提供受控量之氣流及/或區域化冷卻氣流216或速率R。
因為噴射器之一些實施例以面板層級封裝體形成製程製造,所以其相較於晶圓級處理(例如,使用矽或其他晶圓)可更具成本效益。此外,使用封裝體形成製程產生易於作為封裝體基體之部分並與該封裝體基體之其他層整合之噴射器(例如,參見圖2至圖5)。此整合亦允許噴射器驅動訊號(例如,電流Iac)由安裝於封裝體基體(例如,基體210及/或裝置301、401或501)上之晶片或處理器(例如,處理器250)之電路提供或驅動。實際上,噴射器可用以冷卻控制 噴射器之處理器(例如,處理器250)。
在一些狀況下,來自如本文所描述之合成噴射裝置(例如,裝置100、301、401或501)之實施例之氣流可用於各種應用中,該等應用包括(1)在電子感測裝置中需要受控氣流,尤其在小的總感測解決方案之要求存在之處,諸如在穿戴型裝置、智慧型電話、平板電腦等中;(2)針對平台整合之感測解決方案;(3)不同於整合於平台內之新穎感測解決方案;(4)IoT獨立感測器解決方案;或(5)微流體微型等級泵汲應用。
在一些狀況下,來自如本文所描述之合成噴射裝置(例如,裝置100、301、401或501)之實施例之氣流可用於各種應用中,該等應用包括(1)用於處理器之局部熱管理解決方案;(2)小型及/或薄型裝置中需要主動冷卻以滿足人體工學及/或對高功率工作負荷之組件溫度限值的其他裝置。
圖6說明根據一些實施之諸如系統單晶片(SoC)的計算裝置600。計算裝置600收容板602。板602可包括多個組件,該等組件包括但不限於處理器604及至少一通訊晶片606。處理器604諸如使用或經由處理器封裝體而實體且電連接至板602,該處理器封裝體可包括如本文中所描述之合成噴射裝置(例如,裝置100、301、401或501)。在一些實施中,至少一通訊晶片606亦諸如使用或經由處理器封裝體而實體且電連接至板602,該處理器封裝體可包括如本文中所描述的合成噴射裝置(例如,裝置100、301、401或501), 如本文中所指出。在其他實施中,通訊晶片606為處理器604之部分。
在一些狀況下,圖6說明根據一個實施之包括一系統單晶片(SoC)602的計算裝置600。在一些狀況下,圖6展示一系統單晶片(SoC)技術(例如,主機板602)之實例。此SoC可包括微處理器或CPU以及各種其他組件,該等其他組件包括用於以下用途之電子器件及電晶體:電力及電池調節;射頻(RF)處理、接收及傳輸;電壓調節;功率管理;及諸如可在蜂巢式電話等中找到之彼等的可能其他系統。圖6可包括諸如使用或經由處理器封裝體安裝於板602或諸如不同卡或PCB之另一組件上的一或多個額外處理器或晶片,該處理器封裝體可包括如本文中所描述之合成噴射裝置(例如,裝置100、301、401或501),如本文中所指出。
取決於其應用,計算裝置600可包括可以或可不實體地且電連接至板602之其他組件。此等其他組件包括(但不限於)依電性記憶體(例如,DRAM)、非依電性記憶體(例如,ROM)、快閃記憶體、圖形處理器、數位訊號處理器、密碼處理器、晶片組、天線、顯示器、觸控式螢幕顯示器、觸控式螢幕控制器、電池、音訊寫碼解碼器、視訊寫碼解碼器、功率放大器、全球定位系統(GPS)裝置、羅盤、加速度計、陀螺儀、揚聲器、攝影機,及大容量儲存裝置(諸如,硬碟機、光碟(CD)、數位影音光碟(DVD)等等)。
通訊晶片606實現無線通訊以用於傳送資料至計算裝置600以及自該計算裝置傳送資料。術語「無線」及其 衍生詞可用以描述可經由非固體媒體經由使用經調變電磁輻射來傳達資料之電路、裝置、系統、方法、技術、通訊頻道等。該術語並不暗示相關聯裝置不含有任何導線,但在一些實施例中該等裝置可能含有導線。通訊晶片606可實施多個無線標準或協定中之任一者,其包括(但不限於)Wi-Fi(IEEE 802.11族)、WiMAX(IEEE 802.16族)、IEEE 802.20、長期演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍芽、其衍生物以及指明為3G、4G、5G及以上之任何其他無線協定。計算裝置600可包括多個通訊晶片606。舉例而言,第一通訊晶片606可專用於較短距離無線通訊(諸如,Wi-Fi及藍芽),且第二通訊晶片606可專用於較長距離無線通訊(諸如,GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO及其他)。
計算裝置600之處理器604包括封裝於處理器604內之積體電路晶粒。在一些實施中,諸如參看圖2至圖5,積體電路晶粒封裝於如本文中所指出之可包括如本文所描述之合成噴射裝置(例如,裝置100、301、401或501)內,使用或經由該處理器封裝體封裝,因此提供封裝體基體及/或處理器上之更穩定且增加之冷卻,如本文中所指出。術語「處理器」可指任何裝置或裝置之部分,該裝置處理來自暫存器及/或記憶體之電子資料以將彼電子資料變換為可存儲於暫存器及/或記憶體中之其他電子資料。在一些狀況下,處理器604可為SoC。
通訊晶片606亦包括封裝於通訊晶片606內之積體電路晶粒。在一些實施中,諸如參看圖2至圖5,此積體電路晶粒封裝於如本文中所指出之可包括如本文所描述之合成噴射裝置(例如,裝置100、301、401或501)內,使用或經由該處理器封裝體封裝,因此提供封裝體基體及/或處理器上之更穩定且增加之冷卻,如本文中所指出。
在各種實施中,計算裝置600可為膝上型電腦、上網本、筆記型電腦、超級本、智慧型電話、平板電腦、個人數位助理(PDA)、超級行動PC、行動電話、桌上型電腦、伺服器、印表機、掃描儀、監視器、機上盒、娛樂控制單元、數位攝影機、攜帶型音樂播放器或數位視訊錄製器。在其他實施中,計算裝置600可為處理資料之任何其他電子裝置。
實例
以下實例係關於實施例。
實例1為一種合成噴射裝置,其包含:一振動膜,其安置於一頂部空腔與一底部空腔之間;安置於該膜與一永久磁體之間的一下部支架,該下部支架具有圍繞該永久磁體之一頂面的一周邊耦接至該永久磁體之該頂面的一底面;安置於該膜與一頂部蓋子之間的一上部支架,該上部支架具有圍繞該頂部蓋子之一底面之一周邊耦接至該頂部蓋子之該底面之一頂面;以及一開口,該開口通過該蓋子以允許空氣團狀物或液體團狀物在該振動膜振動時經由該開口自該頂部空腔排出。
在實例2中,實例1之標的物視需要可包括其中該下部支架具有圍繞該膜之一底面之一周邊附接至該膜之該底面的一頂面。
在實例3中,實例2之標的物視需要可包括其中該上部支架具有圍繞該膜之一頂面之一周邊附接至該膜之該頂面的一底面。
在實例4中,實例1之標的物視需要可包括其中該振動膜包含一電鍍導體,具有形成該頂部空腔之一底面之一頂面,且具有形成該底部空腔之一頂面的一底面;其中該下部支架包含一導電材料,且在該振動膜下面形成該底部空腔之一外表面;其中該上部支架包含一導電材料,且在該振動膜上方形成該頂部空腔之一外表面;其中該永久磁體包含一鐵磁性材料,具有形成該底部空腔之一底面之一頂面,且與該振動膜電絕緣;其中該頂部蓋子包含一絕緣體材料,且具有形成該頂部空腔之一頂面之一底面;且其中該開口自該蓋子之一頂面延伸至該底面。
在實例5中,實例1之標的物視需要可包括其中該開口具有一直徑以允許空氣或流體被吸入且自該頂部空腔且向該開口外排出而以夾帶周圍空氣或流體之一速度產生輸出空氣團狀物或流體團狀物,從而產生具有該等團狀物及所夾帶周圍空氣或流體之一淨流出的空氣或流體之一合成噴射。
在實例6中,實例1之標的物視需要可包括其中該開口為具有一直徑之一孔隙,該直徑基於該空腔之容積、 該振動膜之該直徑及該振動膜之厚度來預定;且其中該頂部空腔之一赫姆霍茲頻率與該振動膜之一諧振頻率匹配。
在實例7中,實例1之標的物視需要可包括第一電子觸點及第二電子觸點,其分別電耦接至該振動膜之一第一邊緣及一第二邊緣,從而傳導一交流電通過該振動膜。
在實例8中,實例1之標的物視需要可包括一交流電源,其經由該第一觸點或該第二觸點電連接至該膜;其中該交流電具有一頻率及電流量以使得該振動膜以一預定振幅且以一預定頻率振動。
在實例9中,實例1之標的物視需要可包括一電絕緣環氧樹脂、一電絕緣黏著劑或安置於該下部支架與該磁體之間的一電絕緣層中之一者;其中該上部支架、該膜及該下部支架為一電鍍銅材料;且其中該頂部蓋子為一阻焊劑材料。
實例10為一種封裝體基體,其包含:多個介電材料層;多個導電材料層,其包括形成於該等多個介電材料層之間的多個導電跡線及導電通孔層;以及一合成噴射裝置,其安置於該封裝體基體內且具有:一磁體;以及該等多個導電材料層中之一些以及該等多個介電材料層中的一些。
在實例11中,實例10之標的物視需要可包括其中該等多個導電跡線及導電通孔層經電鍍於該等多個介電材料層上;且其中該合成噴射裝置安置於該等多個導電跡線、導電通孔以及電介質層內。
在實例12中,實例11之標的物視需要可包括其中該合成噴射裝置具有係一導電材料之一振動部件,具有耦接至一交流電源之一個邊緣;且其中該交流電源為附接至該封裝體基體之一電路或處理器,該封裝體基體包括該合成噴射裝置。
在實例13中,實例12之標的物視需要可包括其中該合成噴射裝置由該交流電驅動以將一脈動空氣流提供至該噴射裝置中之一開口上方的一毫米或微米等級氣隙中以打破該間隙中的熱邊界。
在實例14中,實例10之標的物視需要可包括其中該等電子跡線中之一第一電子跡線經由該合成噴射裝置之一電子觸點耦接至該合成噴射裝置之一振動膜之一第一邊緣;且其中該等電子跡線中之一第二電子跡線經由一第二觸點耦接至該振動膜之一第二邊緣,其中該第二邊緣安置於該第一邊緣之相反側。
在實例15中,實例14之標的物視需要可包括安裝於該封裝體基體之一第一表面上之一處理器晶片,該處理器晶片具有耦接至該封裝體基體之該第一表面上之電子觸點的電子觸點,該處理器晶片具有一控制電路以將一交流電作為一電驅動訊號傳輸至該封裝體基體之該第一電子跡線。
在實例16中,實例15之標的物視需要可包括安裝於該封裝體基體之一第二表面上之一主機板,該主機板具有耦接至該封裝體基體之該第二表面上之電子觸點。
在實例17中,實例10之標的物視需要可包括該合成噴射裝置包括:一振動膜,其安置於一頂部空腔與一底部空腔之間;一下部支架,其具有圍繞該膜之一底面之一周邊附接至該膜之該底面的一頂面;一上部支架,其具有圍繞該膜之一頂面之一周邊附接至該膜之該頂面的一底面;其中該磁體為一永久磁體,該永久磁體具有一頂面,該頂面圍繞該永久磁體之該頂面之一周邊耦接至該下部支架之一底面;具有一底面之一頂部蓋子,該底面圍繞該頂部蓋子之該底面之一周邊附接至該上部支架之一頂面;以及一開口,該開口通過該蓋子以在該振動膜振動時允許空氣團狀物或液體團狀物自該開口排出。
實例18為一種形成一合成噴射裝置之方法;將一第一介電材料層層壓於一封裝體基體之一載體基體上方;在該第一介電材料層中形成用於該噴射裝置之一振動膜之一下部支架的一開口;在該開口中形成用於該振動膜的一金屬下部支架;在該第一介電材料層上且在該下部支架上形成一導電金屬振動部件,該部件之一周邊附接至該下部支架;在該振動部件上形成一第二介電材料層;在該第二介電材料層中形成用於該噴射裝置之一頂部蓋子之一上部支架的一開口;在該開口中形成用於該頂部蓋子的一金屬上部支架;蝕刻以自該振動部件上方移除該第二介電材料層以在該振動部件上方形成一頂部空腔;分離該第一介電層與該載體基體;蝕刻以自該振動部件下面移除該第一介電材料層以在該振動部件下面形成一底部空腔;跨越該上 部支架之一頂面形成一頂部蓋子以在該頂部蓋子與該振動部件之該頂面之間形成該頂部空腔,該頂部蓋子具有一開口以在該振動膜振動時允許空氣團狀物或液體團狀物經由該開口自該頂部空腔排出;以及越過該下部支架之該底面附接一磁體以在該磁體與該振動部件之該底面之間形成該底部空腔。
在實例19中,實例18之標的物視需要可包括其中形成該導電金屬振動部件包含形成該導電金屬振動部件,使得該部件之一周邊附接至該下部支架之一頂面;其中該上部支架形成於在該下部支架上方之該振動部件或鄰近於該下部支架之一獨立支架中的一者上;且其中形成該蓋子包含在電鍍於該第二介電材料層上之一導體層上方形成一阻焊劑或將一離散蓋子附接至該上部支架中的一者。
在實例20中,實例18之標的物視需要可包括其中在形成該金屬上部支架之後且在蝕刻以移除該第二介電材料層之前,進一步包含:在該第二介電層上形成一上部金屬層;形成通過該上部金屬層之開口,經由通過該上部金屬層之該等開口進行蝕刻以移除該第二介電層;除該金屬層之中心中的一單一開口之外,在該金屬層中之該等開口上方形成一阻焊劑並覆蓋該等開口;以及用一硬式遮罩塗佈該阻焊劑以在該第二介電材料層之蝕刻期間保護該阻焊劑的數個部分。
在實例21中,實例18之標的物視需要可包括其中層壓一第一介電材料層包含在該載體基體之兩個對置表面 上層壓兩個第一介電材料層;其中在該第一介電材料層中形成用於該下部支架的該開口包含在該等第一層中形成用於兩個振動膜之兩個下部支架之兩個開口;其中形成該金屬下部支架包含在該等兩個開口中形成用於兩個噴射裝置之兩個金屬下部支架;其中形成該導電金屬振動部件包含在該等第一層及該等下部支架上形成兩個導電金屬振動部件;其中在該振動部件上形成該第二介電材料層包含在該等兩個振動部件上方層壓兩個第二介電材料層;其中在該第二介電材料層中形成該開口包含形成用於該等兩個噴射裝置之兩個頂部蓋子之兩個上部支架的兩個開口;其中在該開口中形成用於該頂部蓋子之一金屬上部支架包含形成用於該等兩個頂部蓋子之兩個金屬上部支架;其中蝕刻以自該振動部件上方移除該第二介電材料層包含蝕刻以自該等兩個振動部件上方移除該等兩個第二介電材料層以在該振動部件上方形成兩個頂部空腔;且其中分離該第一介電層與該載體基體包含分離該等兩個第二介電材料層與該載體基體之該等兩個對置表面。
亦應瞭解,貫穿本說明書對「一個實施例」、「一實施例」、「一或多個實施例」或「不同實施例」之提及(例如)意謂特定特徵可包括於實施例之實踐內。類似地,應瞭解,在描述內容中,各種特徵出於精簡本發明並輔助理解實施例之各種創造性態樣之目的而在單一實施例、圖或其描述中有時分組在一起。然而,不應將本發明之方法解釋為反映以下實施例:要求比各技術方案中明確敍述之特徵 多的特徵。確切而言,如以下申請專利範圍反應,實施例之可在於比單個所揭露實施例之所有特徵少的態樣。舉例而言,儘管以上描述內容及諸圖使用基體210中之單一噴射裝置100描述,但應瞭解,2、3、4或12個此等裝置可藉由在基體210內由封裝形成製程製造,以便冷卻基體210及/或處理器250。因此,在【實施方式】之後的申請專利範圍藉此明確地併入至此【實施方式】中,其中每一技術方案使其自身獨立成為本發明之單獨實施例。
100‧‧‧合成噴射裝置
110‧‧‧頂部蓋子
112、122、132、142、152‧‧‧頂面
115、124、134、144、154‧‧‧底面
116‧‧‧開口
114‧‧‧底部空腔
118‧‧‧頂部空腔
120‧‧‧振動膜/部件
127‧‧‧振動實體振幅
128‧‧‧第二或對置邊緣或位置
130‧‧‧下部支架/導電部件
140‧‧‧上部支架
150‧‧‧永久磁體/特徵/組件
170‧‧‧團狀物
B‧‧‧磁場
D1‧‧‧內部周邊或直徑
D2‧‧‧直徑
D3‧‧‧外部周邊或直徑
EA‧‧‧空氣
H1、H2、H3、H4、H5‧‧‧高度
Iac‧‧‧交流電控制訊號

Claims (21)

  1. 一種合成噴射裝置,其包含:一振動膜,其被安置於一頂部空腔與一底部空腔之間;安置於該膜與一永久磁體之間的一下部支架,該下部支架具有圍繞該永久磁體之一頂面的一周邊耦接至該永久磁體之該頂面的一底面;安置於該膜與一頂部蓋子之間的一上部支架,該上部支架具有圍繞該頂部蓋子之一底面之一周邊耦接至該頂部蓋子之該底面之一頂面;以及一開口,其通過該蓋子以允許空氣或液體之團狀物在該振動膜振動時經由該開口自該頂部空腔排出。
  2. 如請求項1之裝置,其中該下部支架具有圍繞該膜之一底面之一周邊附接至該膜之該底面的一頂面。
  3. 如請求項2之裝置,其中該上部支架具有圍繞該膜之一頂面之一周邊附接至該膜之該頂面的一底面。
  4. 如請求項1之裝置,其中該振動膜包含一電鍍導體,具有形成該頂部空腔之一底面之一頂面,且具有形成該底部空腔之一頂面的一底面;其中該下部支架包含一導電材料,且在該振動膜下面形成該底部空腔之一外表面;其中該上部支架包含一導電材料,且在該振動膜上方形成該頂部空腔之一外表面; 其中該永久磁體包含一鐵磁性材料,具有形成該底部空腔之一底面之一頂面,且與該振動膜電氣地絕緣;其中該頂部蓋子包含一絕緣體材料,且具有形成該頂部空腔之一頂面之一底面;且其中該開口自該蓋子之一頂面延伸至該底面。
  5. 如請求項1之裝置,其中該開口具有一直徑以允許空氣或流體被吸入且自該頂部空腔且向該開口外排出而以夾帶周圍空氣或流體之一速度產生輸出空氣或流體之團狀物,從而產生具有該等團狀物及所夾帶周圍空氣或流體之一淨流出的空氣或流體之一合成噴射。
  6. 如請求項1之裝置,其中該開口為具有一直徑之一孔隙,該直徑基於該空腔之容積、該振動膜之直徑及該振動膜之厚度來預定;且其中該頂部空腔之一赫姆霍茲頻率與該振動膜之一諧振頻率匹配。
  7. 如請求項1之裝置,其進一步包含:第一電子觸點及第二電子觸點,其分別電氣地耦接至該振動膜之一第一邊緣及一第二邊緣,從而傳導一交流電通過該振動膜。
  8. 如請求項1之裝置,其進一步包含:一交流電源,其經由該等第一觸點或第二觸點電氣地連接至該膜;其中該交流電具有一頻率及電流量以使得該振動膜以一預定振幅且以一預定頻率振動。
  9. 如請求項1之裝置,其進一步包含一電絕緣環氧樹脂、 一電絕緣黏著劑或安置於該下部支架與該磁體之間的一電絕緣層中之一者;其中該上部支架、該膜及該下部支架為一電鍍銅材料;且其中該頂部蓋子為一阻焊劑材料。
  10. 一種封裝體基體,其包含:複數個介電材料層;複數個導電材料層,其包括形成於該等複數個介電材料層之間的複數個導電跡線及導電通孔層;以及一合成噴射裝置,其被安置於該封裝體基體內且具有:一磁體;以及該等複數個導電材料層中之一些以及該等複數個介電材料層中的一些。
  11. 如請求項10之封裝體基體,其中該等複數個導電跡線及導電通孔層經電鍍於該等複數個介電材料層上;且其中該合成噴射裝置被安置於該等複數個導電跡線、導電通孔以及電介質層內。
  12. 如請求項11之封裝體基體,其中該合成噴射裝置具有係一導電材料之一振動部件,具有耦接至一交流電源之一個邊緣;且其中該交流電源為附接至該封裝體基體之一電路或處理器,該封裝體基體包括該合成噴射裝置。
  13. 如請求項12之封裝體基體,其中該合成噴射裝置由該交流電驅動以提供一脈動空氣流進入該噴射裝置中之一開口上方的一毫米或微米等級氣隙中以打破該間隙中 的熱邊界。
  14. 如請求項10之封裝體基體,其中該等電子跡線中之一第一電子跡線經由該合成噴射裝置之一電子觸點耦接至該合成噴射裝置之一振動膜之一第一邊緣;且其中該等電子跡線中之一第二電子跡線經由一第二觸點耦接至該振動膜之一第二邊緣,其中該第二邊緣被安置於該第一邊緣之相反側。
  15. 如請求項14之封裝體基體,其進一步包含安裝於該封裝體基體之一第一表面上之一處理器晶片,該處理器晶片具有電子觸點耦接至該封裝體基體之該第一表面上之電子觸點,該處理器晶片具有一控制電路以傳輸一交流電作為一電驅動訊號至該封裝體基體之該第一電子跡線。
  16. 如請求項15之封裝體基體,其進一步包含安裝於該封裝體基體之一第二表面上之一主機板,該主機板具有電子觸點耦接至該封裝體基體之該第二表面上之電子觸點。
  17. 如請求項10之封裝體基體,該合成噴射裝置包括:一振動膜,其被安置於一頂部空腔與一底部空腔之間;一下部支架,其具有圍繞該膜之一底面之一周邊附接至該膜之該底面的一頂面;一上部支架,其具有圍繞該膜之一頂面之一周邊附接至該膜之該頂面的一底面;其中該磁體為一永久磁體,其具有一頂面耦接至該 下部支架之一底面,其圍繞該永久磁體之該頂面之一周邊;具有一底面之一頂部蓋子,其附接至該上部支架之一頂面,其圍繞該頂部蓋子之該底面之一周邊;以及一開口,其通過該蓋子以在該振動膜振動時允許空氣或液體之團狀物自該開口排出。
  18. 一種形成一合成噴射裝置之方法;層壓一第一介電材料層於一封裝體基體之一載體基體上方;在該第一介電材料層中形成用於該噴射裝置之一振動膜之一下部支架的一開口;在該開口中形成用於該振動膜的一金屬下部支架;在該第一介電材料層上且在該下部支架上形成一導電金屬振動部件,該部件之一周邊附接至該下部支架;在該振動部件上形成一第二介電材料層;在該第二介電材料層中形成用於該噴射裝置之一頂部蓋子之一上部支架的一開口;在該開口中形成用於該頂部蓋子的一金屬上部支架;蝕刻以自該振動部件上方移除該第二介電材料層以在該振動部件上方形成一頂部空腔;自該載體基體分離該第一介電層;蝕刻以自該振動部件下面移除該第一介電材料層 以在該振動部件下面形成一底部空腔;跨越該上部支架之一頂面形成一頂部蓋子以在該頂部蓋子與該振動部件之該頂面之間形成該頂部空腔,該頂部蓋子具有一開口以在該振動膜振動時允許空氣或液體之團狀物經由該開口自該頂部空腔排出;以及越過該下部支架之該底面附接一磁體以在該磁體與該振動部件之該底面之間形成該底部空腔。
  19. 如請求項18之方法,其中形成該導電金屬振動部件包含形成該導電金屬振動部件,使得該部件之一周邊被附接至該下部支架之一頂面;其中該上部支架形成於在該下部支架上方之該振動部件或鄰近於該下部支架之一獨立支架中的一者上;且其中形成該蓋子包含在電鍍於該第二介電材料層上之一導體層上方形成一阻焊劑或附接一離散蓋子至該上部支架中的一者。
  20. 如請求項18之方法,其中在形成該金屬上部支架之後且在蝕刻以移除該第二介電材料層之前,進一步包含:在該第二介電層上形成一上部金屬層;形成通過該上部金屬層之開口,經由通過該上部金屬層之該等開口進行蝕刻以移除該第二介電層;除在該金屬層之中心中的一單一開口之外,在該金屬層中之該等開口上方形成一阻焊劑並覆蓋該等開口;以及 用一硬式遮罩塗佈該阻焊劑以在該第二介電材料層之蝕刻期間保護該阻焊劑的數個部分。
  21. 如請求項18之方法,其中層壓一第一介電材料層包含在該載體基體之兩個對置表面上層壓兩個第一介電材料層;其中在該第一介電材料層中形成用於該下部支架的該開口,包含在該等第一層中形成用於兩個振動膜之兩個下部支架之兩個開口;其中形成該金屬下部支架,包含在該等兩個開口中形成用於兩個噴射裝置之兩個金屬下部支架;其中形成該導電金屬振動部件,包含在該等第一層及該等下部支架上形成兩個導電金屬振動部件;其中在該振動部件上形成該第二介電材料層,包含在該等兩個振動部件上方層壓兩個第二介電材料層;其中在該第二介電材料層中形成該開口,包含形成用於該等兩個噴射裝置之兩個頂部蓋子之兩個上部支架的兩個開口;其中在該開口中形成用於該頂部蓋子之一金屬上部支架,包含形成用於該等兩個頂部蓋子之兩個金屬上部支架;其中蝕刻以自該振動部件上方移除該第二介電材料層,包含蝕刻以自該等兩個振動部件上方移除該等兩個第二介電材料層以在該振動部件上方形成兩個頂部空腔;且 其中自該載體基體分離該第一介電層,包含自該載體基體之該等兩個對置表面分離該等兩個第一介電材料層。
TW105111644A 2015-06-02 2016-04-14 合成噴射裝置及其製造方法以及封裝體基體 TWI693101B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/728,705 2015-06-02
US14/728,705 US9559037B2 (en) 2015-06-02 2015-06-02 Package integrated synthetic jet device

Publications (2)

Publication Number Publication Date
TW201714674A true TW201714674A (zh) 2017-05-01
TWI693101B TWI693101B (zh) 2020-05-11

Family

ID=57441419

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105111644A TWI693101B (zh) 2015-06-02 2016-04-14 合成噴射裝置及其製造方法以及封裝體基體

Country Status (6)

Country Link
US (3) US9559037B2 (zh)
EP (1) EP3302961B1 (zh)
KR (1) KR102496273B1 (zh)
CN (1) CN107667420B (zh)
TW (1) TWI693101B (zh)
WO (1) WO2016195823A1 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10305019B1 (en) 2014-03-28 2019-05-28 Intel Corporation Piezoelectric devices fabricated in packaging build-up layers
US9653378B2 (en) * 2014-08-04 2017-05-16 National Center For Advanced Packaging Co., Ltd. Heat dissipation solution for advanced chip packages
US9559037B2 (en) * 2015-06-02 2017-01-31 Intel Corporation Package integrated synthetic jet device
CN108879114A (zh) * 2017-05-16 2018-11-23 华为技术有限公司 集成天线封装结构和终端
US11464140B2 (en) 2019-12-06 2022-10-04 Frore Systems Inc. Centrally anchored MEMS-based active cooling systems
US11710678B2 (en) 2018-08-10 2023-07-25 Frore Systems Inc. Combined architecture for cooling devices
CN110783727A (zh) * 2018-11-09 2020-02-11 广州方邦电子股份有限公司 一种连接器及制作方法
CN110681559B (zh) * 2019-09-10 2020-12-01 武汉大学 具有亥姆霍兹谐振腔的mems压电超声换能器
CN114586479A (zh) 2019-10-30 2022-06-03 福珞尔系统公司 基于mems的气流系统
US11510341B2 (en) 2019-12-06 2022-11-22 Frore Systems Inc. Engineered actuators usable in MEMs active cooling devices
US11796262B2 (en) 2019-12-06 2023-10-24 Frore Systems Inc. Top chamber cavities for center-pinned actuators
CN113391669B (zh) * 2020-03-12 2023-02-17 英业达科技有限公司 电子装置及流体驱动装置
US11765863B2 (en) 2020-10-02 2023-09-19 Frore Systems Inc. Active heat sink
CN112188369B (zh) * 2020-11-02 2021-08-27 地球山(苏州)微电子科技有限公司 一种扬声器及其制造方法
US11692776B2 (en) * 2021-03-02 2023-07-04 Frore Systems Inc. Mounting and use of piezoelectric cooling systems in devices

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6457654B1 (en) 1995-06-12 2002-10-01 Georgia Tech Research Corporation Micromachined synthetic jet actuators and applications thereof
EP1130631A1 (en) * 2000-02-29 2001-09-05 STMicroelectronics S.r.l. Process for forming a buried cavity in a semiconductor material wafer
CN1117987C (zh) * 2001-06-15 2003-08-13 清华大学 合成喷射流角速度计
US20060196638A1 (en) * 2004-07-07 2006-09-07 Georgia Tech Research Corporation System and method for thermal management using distributed synthetic jet actuators
JP4887652B2 (ja) * 2005-04-21 2012-02-29 ソニー株式会社 噴流発生装置及び電子機器
US8672648B2 (en) * 2006-05-23 2014-03-18 Nuventix, Inc. Methods for reducing the non-linear behavior of actuators used for synthetic jets
JP4755119B2 (ja) * 2007-02-14 2011-08-24 株式会社リコー 液体吐出ヘッド用液体供給部材、液体吐出装置及び画像形成装置
US20090108094A1 (en) * 2007-10-23 2009-04-30 Yehuda Ivri Synthetic jet air freshener
JP2009132140A (ja) * 2007-11-05 2009-06-18 Seiko Epson Corp 液滴吐出ヘッドおよび液滴吐出装置
KR101799485B1 (ko) * 2007-12-07 2017-11-20 필립스 라이팅 홀딩 비.브이. 내부 합성 제트를 이용한 냉각 장치
US8752775B2 (en) * 2008-08-26 2014-06-17 General Electric Company Method and apparatus for reducing acoustic noise in a synthetic jet
US8418934B2 (en) * 2008-08-26 2013-04-16 General Electric Company System and method for miniaturization of synthetic jets
US10720350B2 (en) * 2010-09-28 2020-07-21 Kla-Tencore Corporation Etch-resistant coating on sensor wafers for in-situ measurement
US20120181360A1 (en) * 2010-12-21 2012-07-19 Nuventix Inc. Systems And Methodologies For Preventing Dust and Particle Contamination of Synthetic Jet Ejectors
US20120298769A1 (en) * 2010-12-21 2012-11-29 Nuventix Inc. Synthetic Jet Ejector With Sealed Motor
US20120292401A1 (en) 2011-05-18 2012-11-22 Nuventix Inc. Power Delivery to Diaphragms
US20130243030A1 (en) 2012-03-16 2013-09-19 Nuventix, Inc. Augmentation of Fans With Synthetic Jet Ejectors
US9200973B2 (en) * 2012-06-28 2015-12-01 Intel Corporation Semiconductor package with air pressure sensor
US9429427B2 (en) * 2012-12-19 2016-08-30 Intel Corporation Inductive inertial sensor architecture and fabrication in packaging build-up layers
US20140271277A1 (en) 2013-03-15 2014-09-18 General Electric Company Synthetic jet with non-metallic blade structure
US9260294B2 (en) * 2013-12-27 2016-02-16 Intel Corporation Integration of pressure or inertial sensors into integrated circuit fabrication and packaging
US9791470B2 (en) 2013-12-27 2017-10-17 Intel Corporation Magnet placement for integrated sensor packages
CN103894306A (zh) 2014-04-09 2014-07-02 西北工业大学 一种基于电磁驱动的合成射流器
US10282965B2 (en) * 2014-12-11 2019-05-07 Intel Corporation Synthetic jet delivering controlled flow to sensor system
US9505607B2 (en) * 2015-03-27 2016-11-29 Intel Corporation Methods of forming sensor integrated packages and structures formed thereby
US9559037B2 (en) * 2015-06-02 2017-01-31 Intel Corporation Package integrated synthetic jet device
US9902152B2 (en) * 2016-06-30 2018-02-27 Intel Corporation Piezoelectric package-integrated synthetic jet devices

Also Published As

Publication number Publication date
US9559037B2 (en) 2017-01-31
US10121730B2 (en) 2018-11-06
EP3302961A4 (en) 2019-01-16
US20160358841A1 (en) 2016-12-08
CN107667420A (zh) 2018-02-06
KR102496273B1 (ko) 2023-02-03
KR20180014691A (ko) 2018-02-09
EP3302961A1 (en) 2018-04-11
EP3302961B1 (en) 2020-03-25
CN107667420B (zh) 2021-04-13
WO2016195823A1 (en) 2016-12-08
US20170098593A1 (en) 2017-04-06
US10134656B2 (en) 2018-11-20
US20170098594A1 (en) 2017-04-06
TWI693101B (zh) 2020-05-11

Similar Documents

Publication Publication Date Title
TW201714674A (zh) 整合合成噴射裝置之封裝體
JP5869183B2 (ja) 空気圧力センサを有する半導体パッケージ
TWI659521B (zh) 用以減輕射頻干擾(rfi)及訊號完整性(si)風險的封裝體上浮接金屬/加強件接地技術
US9902152B2 (en) Piezoelectric package-integrated synthetic jet devices
US9501068B2 (en) Integration of pressure sensors into integrated circuit fabrication and packaging
US10179729B2 (en) Hermetic encapsulation for microelectromechanical systems (MEMS) devices
TWI646607B (zh) 無芯積體電路封裝系統及其製造方法
JP2015523220A (ja) 機械的ヒューズを備える半導体パッケージ
US20150266725A1 (en) Methods of forming buried electromechanical structures coupled with device substrates and structures formed thereby
WO2020009827A1 (en) High density interconnects in an embedded trace substrate (ets) comprising a core layer
KR102484174B1 (ko) 센서 통합 패키지 제조 방법 및 이로부터 형성된 구조물
EP3506343A1 (en) Package assembly with hermetic cavity
JP2006005221A (ja) 半導体装置、半導体装置の製造方法および電子機器