TW201644037A - 非揮發性記憶體及其製造方法 - Google Patents

非揮發性記憶體及其製造方法 Download PDF

Info

Publication number
TW201644037A
TW201644037A TW104119099A TW104119099A TW201644037A TW 201644037 A TW201644037 A TW 201644037A TW 104119099 A TW104119099 A TW 104119099A TW 104119099 A TW104119099 A TW 104119099A TW 201644037 A TW201644037 A TW 201644037A
Authority
TW
Taiwan
Prior art keywords
gate
dielectric layer
memory cell
substrate
volatile memory
Prior art date
Application number
TW104119099A
Other languages
English (en)
Other versions
TWI605572B (zh
Inventor
鄭宗文
鄭育明
Original Assignee
物聯記憶體科技股份有限公司
鄭宗文
鄭育明
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 物聯記憶體科技股份有限公司, 鄭宗文, 鄭育明 filed Critical 物聯記憶體科技股份有限公司
Priority to TW104119099A priority Critical patent/TWI605572B/zh
Publication of TW201644037A publication Critical patent/TW201644037A/zh
Application granted granted Critical
Publication of TWI605572B publication Critical patent/TWI605572B/zh

Links

Landscapes

  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

一種非揮發性記憶體,具有記憶胞。堆疊閘極結構具有依序設置的閘介電層、輔助閘極、絕緣層以及抹除閘極。浮置閘極設置於堆疊閘極結構的第一側的側壁,浮置閘極的頂部具有轉角部。抹除閘極包覆轉角部。穿隧介電層設置於浮置閘極下。抹除閘介電層設置於抹除閘極與浮置閘極之間。輔助閘介電層設置於輔助閘極與浮置閘極之間。源極區與汲極區分別設置於堆疊閘極結構與浮置閘極兩側。控制閘極設置於源極區與浮置閘極上。閘間介電層設置於控制閘極與浮置閘極之間。

Description

非揮發性記憶體及其製造方法
本發明是有關於一種半導體元件及其製造方法,且特別是有關於一種非揮發性記憶體及其製造方法。
非揮發性記憶體由於具有可多次進行資料的存入、讀取、抹除等動作,且存入的資料在斷電後也不會消失的優點,已廣泛採用在個人電腦和電子設備。
典型的一種非揮發性記憶體設計成具有堆疊式閘極(Stack-Gate)結構,其中包括依序設置於基底上的穿隧氧化層、浮置閘極(Floating gate)、閘間介電層以及控制閘極(Control Gate)。對此快閃記憶體元件進行程式化或抹除操作時,係分別於源極區、汲極區與控制閘極上施加適當電壓,以使電子注入多晶矽浮置閘極中,或將電子從多晶矽浮置閘極中拉出。
在非揮發性記憶體的操作上,通常浮置閘極與控制閘極之間的閘極耦合率(Gate-Coupling Ratio,GCR)越大,其操作所需之工作電壓將越低,而快閃記憶體的操作速度與效率就會大大的提升。其中增加閘極耦合率的方法,包括了增加浮置閘極與控制 閘極間之重疊面積(Overlap Area)、降低浮置閘極與控制閘極間之介電層的厚度、以及增加浮置閘極與控制閘極之間的閘間介電層的介電常數(Dielectric Constant;k)等。
然而,隨著積體電路正以更高的集積度朝向小型化的元件發展,所以必須縮小非揮發性記憶體之記憶胞尺寸以增進其集積度。其中,縮小記憶胞之尺寸可藉由減小記憶胞的閘極長度與位元線的間隔等方法來達成。但是,閘極長度變小會縮短了穿隧氧化層下方的通道長度(Channel Length),容易造成汲極與源極間發生不正常的電性貫通(Punch Through),如此將嚴重影響此記憶胞的電性表現。而且,在程式化及或抹除記憶胞時,電子重複穿越過穿隧氧化層,將耗損穿隧氧化層,導致記憶體元件可靠度降低。
本發明提供一種非揮發性記憶體及其製造方法,可以低操作電壓操作,進而增加半導體元件的可靠度。
本發明提供一種非揮發性記憶體及其製造方法,可以提高元件的積集度。
本發明提出一種非揮發性記憶體,具有第一記憶胞,設置於基底上。此第一記憶胞具有堆疊閘極結構、浮置閘極、穿隧介電層、抹除閘介電層、輔助閘介電層、源極區、汲極區、控制閘極以及閘間介電層,其中堆疊閘極結構具有依序設置於基底上的閘介電層、輔助閘極、絕緣層以及抹除閘極。浮置閘極設置於 堆疊閘極結構的第一側的側壁,且浮置閘極的頂部具有轉角部,且抹除閘極包覆轉角部。穿隧介電層設置於浮置閘極與基底之間。抹除閘介電層設置於抹除閘極與浮置閘極之間。輔助閘介電層設置於輔助閘極與浮置閘極之間。源極區與汲極區分別設置於堆疊閘極結構與浮置閘極兩側的基底中,其中源極區鄰接浮置閘極,汲極區鄰接堆疊閘極結構的第二側,第一側與第二側相對。控制閘極設置於源極區與浮置閘極上。閘間介電層設置於控制閘極與浮置閘極之間以及所述控制閘極與所述抹除閘極之間。
在本發明的一實施例中,上述非揮發性記憶體更具有第二記憶胞。第二記憶胞設置於基底上,且第二記憶胞的結構與第一記憶胞的結構相同,第二記憶胞與第一記憶胞成鏡像配置,共用源極區或汲極區。
在本發明的一實施例中,上述第一記憶胞與上述的第二記憶胞共用控制閘極,且控制閘極填滿第一記憶胞與第二記憶胞之間的開口。
在本發明的一實施例中,上述非揮發性記憶體更具有第三記憶胞。第三記憶胞設置於基底上,且第三記憶胞的結構與第一記憶胞的結構相同,共用源極區、輔助閘極、抹除閘極以及控制閘極,且控制閘極填滿第一記憶胞與第三記憶胞之間。
在本發明的一實施例中,上述穿隧介電層更設置於控制閘極與源極區之間。
在本發明的一實施例中,上述輔助閘介電層的材質包括 氧化矽/氮化矽、氧化矽/氮化矽/氧化矽或氧化矽。
在本發明的一實施例中,上述絕緣層的材質包括氧化矽。上述閘間介電層的材質包括氧化矽/氮化矽/氧化矽或氮化矽/氧化矽或其他高介電常數的材質(介電常數k>4)。
在本發明的一實施例中,上述穿隧介電層的材質包括氧化矽,穿隧介電層的厚度介於60埃至200埃之間。
在本發明的一實施例中,上述閘介電層的材質包括氧化矽,閘介電層的厚度小於或等於穿隧介電層的厚度。上述抹除閘介電層的材質包括氧化矽,抹除閘介電層的厚度介於100埃至180埃之間。
在本發明的一實施例中,上述浮置閘極的轉角部角度小於或等於90度。
本發明提供一種非揮發性記憶體的製造方法,包括下列步驟。首先,提供基底。接著,於基底上形成至少二堆疊結構,各堆疊結構由基底起依序包括閘介電層、輔助閘極、絕緣層以及犧牲層。然後,於堆疊結構側壁形成輔助閘介電層,於堆疊結構之間的基底上形成穿隧介電層。於堆疊結構的第一側的側壁形成浮置閘極,其中浮置閘極的頂部具有轉角部,轉角部鄰近犧牲層。於基底上形成材料層,填滿堆疊結構之間的間隙。移除犧牲層後,移除部分的材料層、部分的絕緣層以及部分的輔助閘介電層,以形成至少暴露出浮置閘極的轉角部的開口。至少於浮置閘極的轉角部上形成抹除閘介電層。於基底上形成填滿開口的抹除閘極, 其中抹除閘極包覆浮置閘極的轉角部。移除材料層,於浮置閘極及抹除閘極上形成閘間介電層。於浮置閘極上形成控制閘極。
在本發明的一實施例中,於堆疊結構的第一側的側壁形成浮置閘極的步驟包括:於堆疊結構的第一側的側壁形成導體間隙壁;以及圖案化導體間隙壁,以形成浮置閘極。在本發明的一實施例中,於堆疊結構的第一側的側壁形成導體間隙壁的步驟包括:於基底上形成導體層;以及對導體層進行非等向性蝕刻製程。
在本發明的一實施例中,上述非揮發性記憶體的製造方法,更包括:於導體間隙壁之間的基底中形成源極區;以及於堆疊結構的第二側的基底中形成汲極區,第一側與第二側相對。
本發明的非揮發性記憶體及其製造方法中,在X方向(行方向)相鄰的兩記憶胞結構相同且例如是成鏡像配置,共用源極區或汲極區,以及共用控制閘極。而在Y方向(列方向)相鄰的兩記憶胞結構相同,共用源極區、輔助閘極(字元線)、抹除閘極以及控制閘極。因此能提高元件的積集度。
本發明的非揮發性記憶體及其製造方法中,輔助閘極與抹除閘極平行設置,因此能提高元件的積集度。
本發明的非揮發性記憶體中,輔助閘極下方的閘介電層的厚度較薄,在操作記憶胞時,可以使用較小的電壓打開/關閉輔助閘極下方的通道區,亦即可以降低操作電壓。
本發明的非揮發性記憶體及其製造方法中,控制閘極包覆浮置閘極,能夠增加控制閘極與浮置閘極之間所夾的面積,而 提高了記憶體元件的耦合率。
本發明的非揮發性記憶體及其製造方法中,由於浮置閘極設置有轉角部,抹除閘極包覆此轉角部。轉角部的角度小於或等於90度,藉由轉角部使電場集中,可降低抹除電壓,有效率的將電子從浮置閘極拉出,提高抹除資料的速度。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
100、200‧‧‧基底
102‧‧‧隔離結構
104‧‧‧主動區
110、112、114、116、MC‧‧‧記 憶胞
120‧‧‧堆疊閘極結構
122‧‧‧閘介電層
124‧‧‧輔助閘極
126‧‧‧絕緣層
128、236‧‧‧抹除閘極
130‧‧‧輔助閘介電層
132、234‧‧‧抹除閘介電層
140、224、FG0、FG1‧‧‧浮置閘極
141、226‧‧‧轉角部
142、218‧‧‧穿隧介電層
146、222‧‧‧源極區
148、242‧‧‧汲極區
150、240‧‧‧控制閘極
152、238‧‧‧閘間介電層
160、244‧‧‧層間絕緣層
162、246‧‧‧插塞
164、248‧‧‧位元線
202、214、216‧‧‧介電層
204‧‧‧導體層
206‧‧‧絕緣層
208‧‧‧犧牲層
210‧‧‧堆疊結構
212‧‧‧隔離材料層
220‧‧‧導體間隙壁
228‧‧‧材料層
230、232‧‧‧開口
圖1A為依照本發明之實施例所繪示的一種非揮發性記憶體的上視圖。
圖1B為依照本發明之實施例所繪示的一種非揮發性記憶體的剖面示意圖。
圖2A到圖2I為依照本發明之一實施例所繪示的一種非揮發性記憶體的製作流程的剖面示意圖。
圖3A為對記憶胞進行程式化操作之一實例的示意圖。
圖3B為對記憶胞進行抹除操作之一實例的示意圖。
圖3C為對記憶胞進行讀取操作之一實例的示意圖。
圖1A為依照本發明之實施例所繪示的一種非揮發性記憶體的上視圖。圖1B為依照本發明之實施例所繪示的一種非揮發 性記憶體的剖面示意圖。圖1B所繪示為沿著圖1A中A-A'線的剖面圖。
請參照圖1A及圖1B,非揮發性記憶體包括多個記憶胞MC。這些記憶胞MC排列成行/列陣列。
非揮發性記憶體設置於基底100上。在基底100中例如設置有規則排列的多個隔離結構102,以定義出具有格狀的主動區104。隔離結構102例如是淺溝渠隔離結構。
各記憶胞MC包括堆疊閘極結構120、輔助閘介電層130、抹除閘介電層132、浮置閘極140、穿隧介電層142、源極區146、汲極區148、控制閘極150以及閘間介電層152。此外,基底100上更具有層間絕緣層160、插塞162與位元線164。
堆疊閘極結構120從基底100起依序由閘介電層122、輔助閘極(字元線)124、絕緣層126以及抹除閘極128構成。閘介電層122例如是設置於輔助閘極124與基底100之間。閘介電層122的材質例如是氧化矽。閘介電層122的厚度例如小於或等於穿隧介電層142的厚度。
輔助閘極124例如是設置於閘介電層122與絕緣層126之間。抹除閘極128例如是設置於絕緣層126上。輔助閘極124、抹除閘極128例如是在Y方向延伸。輔助閘極124、抹除閘極128的材質例如是摻雜多晶矽等導體材料。絕緣層126例如是設置於輔助閘極124與抹除閘極128之間。絕緣層126的材質例如是氧化矽。
輔助閘介電層130例如是設置於浮置閘極140與輔助閘極124之間。輔助閘介電層130的材質例如是氧化矽/氮化矽/氧化矽或氮化矽/氧化矽。輔助閘介電層130的厚度例如大於或等於抹除閘介電層132的厚度。抹除閘介電層132例如是設置於抹除閘極128與浮置閘極140之間。抹除閘介電層132的材質例如是氧化矽。抹除閘介電層132的厚度例如介於100埃至180埃之間。抹除閘介電層132例如是更設置於抹除閘極128與輔助閘極124之間。
浮置閘極140例如是設置於堆疊閘極結構120之第一側的側壁,且此浮置閘極140的頂部具有轉角部141。抹除閘極128包覆浮置閘極140的轉角部141。此轉角部141角度小於或等於90度。浮置閘極140的材質例如是摻雜多晶矽等導體材料。浮置閘極140可由一層或多層導體層構成。
穿隧介電層142例如是設置於浮置閘極140與基底100之間。此穿隧介電層142例如是更設置於控制閘極150與源極區146之間。穿隧介電層142的材質例如是氧化矽。穿隧介電層142的厚度介於60埃至200埃之間。
源極區146例如是設置於浮置閘極140旁的基底100中。汲極區148例如是設置於堆疊閘極結構120第二側的基底100中,其中第一側與第二側相對。源極區146、汲極區148例如是含有N型或P型摻質的摻雜區,端視元件的設計而定。
控制閘極150例如是設置於源極區146與浮置閘極140 上。控制閘極150例如是在Y方向(列方向)延伸。控制閘極150的材質例如是摻雜多晶矽等導體材料。閘間介電層152例如是設置於控制閘極150與浮置閘極140之間。閘間介電層152的材質例如是氧化矽/氮化矽/氧化矽或氮化矽/氧化矽或其他高介電常數的材質(k>4)。
層間絕緣層160例如是設置於基底100上,並且覆蓋第一記憶胞110與第二記憶胞112。層間絕緣層160的材質例如是氧化矽、磷矽玻璃、硼磷矽玻璃或其他適合之介電材料。插塞162例如是設置於層間絕緣層160中,插塞162與汲極區148電性連接。插塞162的材質例如是鋁、鎢等導體材料。位元線164例如是設置於層間絕緣層160上,位元線164藉由插塞162與汲極區148電性連接。位元線164的材質例如是鋁、鎢、銅等導體材料。
在X方向(行方向)上,多個記憶胞MC藉由源極區146或汲極區148串接在一起。舉例來說,記憶胞110的結構與記憶胞112的結構相同,且記憶胞110與記憶胞112成鏡像配置,共用源極區146或汲極區148;記憶胞114的結構與記憶胞116的結構相同,且記憶胞114與記憶胞116成鏡像配置,共用源極區146或汲極區148。同時,記憶胞110與記憶胞112共用控制閘極150,且控制閘極150填滿記憶胞110與記憶胞112之間;記憶胞114與記憶胞116共用控制閘極150,且控制閘極150填滿記憶胞114與記憶胞116之間。
在Y方向(列方向)上,多個記憶胞MC由源極區146、輔 助閘極(字元線)124、抹除閘極128以及控制閘極150串接在一起。亦即,在列方向上,多個記憶胞MC共用同一個源極區146、輔助閘極(字元線)124、抹除閘極128以及控制閘極150。舉例來說,記憶胞110的結構與記憶胞114的結構相同,記憶胞112的結構與記憶胞116的結構相同,控制閘極150填滿記憶胞110與記憶胞114以及記憶胞112的結構與記憶胞116之間。同一列的記憶胞114與第一記憶胞110共用同一源極區146、輔助閘極(字元線)124、抹除閘極128以及控制閘極150。
在上述的非揮發性記憶體中,在X方向(行方向)相鄰的兩記憶胞MC結構相同且例如是成鏡像配置,共用源極區146或汲極區148,以及共用控制閘極150。而在Y方向(列方向)相鄰的兩記憶胞MC結構相同,共用源極區146、輔助閘極(字元線)124(124a)、抹除閘極128以及控制閘極150。因此能提高元件的積集度。
在上述的非揮發性記憶體中,輔助閘極與抹除閘極配置成堆疊閘極結構,因此能提高元件的積集度。
在上述的非揮發性記憶體中,閘介電層122的厚度較薄,在操作記憶胞時,可以使用較小的電壓打開/關閉輔助閘極124下方的通道區,亦即可以降低操作電壓。控制閘極150包覆浮置閘極140,能夠增加控制閘極150與浮置閘極140之間所夾的面積,而提高了記憶體元件的的耦合率。由於浮置閘極140具有轉角部141。抹除閘極128包覆轉角部141,且此轉角部141的角度小於 或等於90度,藉由轉角部141使電場集中,可降低抹除電壓有效率的將電子從浮置閘極140拉出,提高抹除資料的速度。
圖2A到圖2H為依照本發明之一實施例所繪示的一種非揮發性記憶體的製作流程的剖面示意圖。
請參照圖2A,首先提供基底200。接著,於基底200上依序形成介電層202、導體層204、絕緣層206以及犧牲層208。介電層202的材質例如是氧化矽,其形成方法例如是熱氧化法。導體層204的材質例如是摻雜多晶矽或多晶矽化金屬等。當導體層204的材質為摻雜多晶矽時,其形成方法例如是利用化學氣相沈積法形成一層未摻雜多晶矽層後,進行離子植入步驟以形成;或者也可採用臨場(in-situ)植入摻質的方法,利用化學氣相沈積法形成。絕緣層206的材質例如是氧化矽,其形成方法例如是化學氣相沈積法。犧牲層208的材質包括與絕緣層206的材質具有不同蝕刻選擇性者,例如是氮化矽,其形成方法例如是化學氣相沈積法。
接著,圖案化犧牲層208、絕緣層206、導體層204以及介電層202,以形成至少二堆疊結構210。形成至少二堆疊結構210的方法例如是先於基底200上形成一層圖案化光阻層(未繪示),圖案化光阻層的形成方法例如是先於整個基底200上形成一層光阻材料層,然後進行曝光、顯影而形成之。然後,以圖案化光阻層為罩幕,移除部份犧牲層208、絕緣層206、導體層204以及介電層202,以形成至少二堆疊結構210。接著,移除圖案化光阻層。 移除圖案化光阻層的方法例如是濕式去光阻法或乾式去光阻法。其中,介電層202作為閘介電層。導體層204作為輔助閘極(字元線)。
請參照圖2B,於此堆疊結構210的側壁形成隔離材料層212。隔離材料層212的材質例如是氧化矽/氮化矽/氧化矽或氮化矽/氧化矽。隔離材料層212的形成方法例如是先於基底200上依序形成覆蓋各堆疊結構210的介電層214與介電層216,然後移除部分介電層214與介電層216而於堆疊結構210的側壁形成隔離材料層212。介電層214的材質例如是氮化矽,介電層216的材質例如是氧化矽。介電層214與介電層216的形成方法例如是化學氣相沈積法。移除部分介電層214與介電層216的方法例如是非等向性蝕刻法。
接著,於各堆疊結構210之間的基底200上形成穿隧介電層218。穿隧介電層218的材質例如是氧化矽,其形成方法例如是熱氧化法。
請參照圖2C,於堆疊結構210的側壁形成導體間隙壁220。導體間隙壁220的形成方法包括下列步驟。先於基底200上形成一層導體層(未繪示)。導體層的材質例如是摻雜多晶矽或多晶矽化金屬等。當導體層的材質為摻雜多晶矽時,其形成方法例如是利用化學氣相沈積法形成一層未摻雜多晶矽層後,進行離子植入步驟以形成;或者也可採用臨場(in-situ)植入摻質的方法,利用化學氣相沈積法形成。然後,移除部份導體層。移除部份導體層 的方法例如是非等向性蝕刻法或回蝕法。
接著,於導體間隙壁220之間的基底200中形成源極區222。亦即,於堆疊結構210第一側的導體間隙壁220旁的基底200中形成源極區222。源極區222的形成方法例如是以第一側的導體間隙壁2220為罩幕,進行離子植入製程。植入的摻質可以是N型或P型摻質,其端視元件的設計而定。
請參照圖2D,圖案化導體間隙壁220,而形成浮置閘極224。圖案化導體間隙壁220的方法如下。於基底200上形成一層圖案化光阻層(未繪示)。圖案化光阻層的形成方法例如是先於整個基底200上形成一層光阻材料層,然後進行曝光、顯影而形成之。以圖案化光阻層為罩幕,移除部分第一側的導體間隙壁220,使其成塊狀,並移除各堆疊結構210第二側的導體間隙壁220,其中第二側與第一側相對。之後,移除圖案化光阻層。此浮置閘極224的頂部具有轉角部226。接著,移除部分浮置閘極224,使轉角部226鄰近犧牲層208。亦即,轉角部226高度落於犧牲層208高度間。
然後,於基底200上形成一層材料層228,以填滿堆疊結構210之間的間隙。材料層228的材料例如是氧化矽,其形成方法例如是化學氣相沈積法。
請參照圖2E,移除犧牲層208,並且移除部分介電層214而形成開口230。移除犧牲層208以及部分介電層214的方法例如是濕式蝕刻法或乾式蝕刻法。
請參照圖2F,移除部分的材料層228、部分的絕緣層206以及部分的介電層216而形成開口232。開口232至少暴露出浮置閘極224的轉角部226。移除部分的材料層228、部分的絕緣層206以及部分的介電層216的方法例如是濕式蝕刻法或乾式蝕刻法。此時,在浮置閘極224與導體層204之間的隔離材料層212是作為輔助閘介電層。
請參照圖2G,於基底200上形成抹除閘介電層234。抹除閘介電層234的材質例如是氧化矽。抹除閘介電層234的形成方法例如是化學氣相沈積法。於基底200上形成填滿開口232的抹除閘極236。抹除閘極236的形成方法如下:先於基底200上形成填滿開口232的一層導體層(未繪示),然後移除開口232外的部分導體層。此導體層的材質例如是摻雜多晶矽或多晶矽化金屬等。當導體層的材質為摻雜多晶矽時,其形成方法例如是利用化學氣相沈積法形成一層未摻雜多晶矽層後,進行離子植入步驟以形成;或者也可採用臨場(in-situ)植入摻質的方法,利用化學氣相沈積法形成。移除開口232外的部分導體層的方法例如是回蝕刻法或化學機械研磨法。
請參照圖2H,移除部分的抹除閘介電層234,並移除材料層228。移除部分的抹除閘介電層234以及材料層228的方法例如是濕式蝕刻法或乾式蝕刻法。
然後,於基底200上形成閘間介電層238,此閘間介電層238覆蓋浮置閘極224以及抹除閘極236。閘間介電層238的材質 包括氧化矽/氮化矽/氧化矽。閘間介電層238的形成方法例如是利用化學氣相沉積法依序形成氧化矽層、氮化矽層與另一層氧化矽層。閘間介電層238的材質也可以是氮化矽/氧化矽或其他高介電常數的材質(k>4)。
然後,於浮置閘極224上形成控制閘極240。控制閘極240的材質例如是摻雜多晶矽或多晶矽化金屬等。控制閘極240的形成方法例如是先於基底上形成導體層(未繪示),然後圖案化導體層而形成控制閘極240。導體層的形成方法例如是化學氣相沈積法。
接著,於堆疊結構210第二側旁的基底200中形成汲極區242。汲極區242的形成方法例如是進行離子植入製程。植入的摻質可以是N型或P型摻質,其端視元件的設計而定。源極區222以及汲極區242的摻雜摻質以及摻雜濃度可相同亦可不同。
請參照圖2I,於基底200上形成一層層間絕緣層244。層間絕緣層244的材質例如是氧化矽、磷矽玻璃、硼磷矽玻璃或其他適合之介電材料,其形成方法例如是化學氣相沈積法。然後,於此層間絕緣層244中形成分別電性連接汲極區242的多個插塞246。插塞246的材質例如是鋁、鎢等導體材料。
於層間絕緣層244中形成插塞246的步驟如下。首先移除部分層間絕緣層244以形成暴露汲極區242的開口。接著,於基底200上形成一層填滿開口之導體材料層(未繪示)。之後,利用化學機械研磨法或回蝕刻法移除部分導體材料層,直到暴露出層 間絕緣層244。其中開口的形成方法例如是微影蝕刻技術。
接著,於層間絕緣層244上形成位元線248。位元線248藉由插塞246與汲極區242電性連接。位元線248的材質例如是鋁、鎢、銅等導體材料。位元線248的形成方法例如是在基底200上形成導體層(未繪示),然後圖案化導體層而形成位元線248。導體層的形成方法例如是物理氣相沈積法或化學氣相沈積法。
在本發明的非揮發性記憶體的製造方法中,在X方向(行方向)相鄰的兩記憶胞結構相同且例如是成鏡像配置,共用源極區或汲極區,以及共用控制閘極。而在Y方向(列方向)相鄰的兩記憶胞結構相同,共用源極區、閘介電層、輔助閘極(字元線)、絕緣層、抹除閘極以及控制閘極。因此能提高元件的積集度。
本發明的非揮發性記憶體的製造方法中,所形成的輔助閘極與抹除閘極構成堆疊結構,因此能提高元件的積集度。
在上述的非揮發性記憶體的製造方法中,所形成的輔助閘極下的閘介電層的厚度較薄,在操作記憶胞時,可以使用較小的電壓打開/關閉輔助閘極下方的通道區,亦即可以降低操作電壓。所形成的控制閘極包覆浮置閘極,能夠增加控制閘極與浮置閘極之間所夾的面積,而提高了記憶體元件的耦合率。由於浮置閘極具有轉角部。抹除閘極包覆轉角部,且此轉角部的角度小於或等於90度,藉由轉角部使電場集中,可降低抹除電壓有效率的將電子從浮置閘極拉出,提高抹除資料的速度。
接著,說明本發明的非揮發性記憶體的操作模式,包括 程式化、抹除與資料讀取等操作模式。圖3A為對記憶胞進行程式化操作之一實例的示意圖。圖3B為對記憶胞進行抹除操作之一實例的示意圖。圖3C為對記憶胞進行讀取操作之一實例的示意圖。
請參照圖3A,在進行程式化操作時,於選定記憶胞的輔助閘極WL0施加電壓Vwlp,以於輔助閘極下方的基底中形成通道,電壓Vwlp例如是0.6~1.2伏特。非選定記憶胞的輔助閘極WL1施加0伏特之電壓。於源極區S施加電壓Vsp;於控制閘極CG施加電壓Vcgp;選定記憶胞的抹除閘極EP0以及非選定記憶胞的抹除閘極EP1施加電壓Vegp。電壓Vsp例如是3~7伏特;電壓Vcgp例如是5~9伏特;電壓Vegp例如是3~7伏特。在此種偏壓下,使電子由汲極往源極移動,以源極側熱電子注入的模式,注入選定記憶胞的浮置閘極FG0。由於非選定記憶胞的輔助閘極WL1施加0伏特之電壓,無法形成通道區,電子無法注入非選定記憶胞的浮置閘極FG1,因此非選定記憶胞不會被程式化。
請參照圖3B,在進行抹除操作時,於控制閘極CG施加電壓Vcge;於選定記憶胞的抹除閘極EP0施加電壓Vege;於非選定記憶胞的抹除閘極EP1施加0伏特之電壓。電壓Vege例如是6~12伏特;電壓Vcge例如是-8~0伏特。利用控制閘極CG與抹除閘極EP0的電壓差,引發FN穿隧效應,將儲存於記憶胞的浮置閘極FG0電子拉出並移除。
請參照圖4C,在進行讀取操作時,於選定記憶胞的輔助閘極WL0施加電壓Vcc;於控制閘極CG施加電壓0-Vcc;於選 定記憶胞的抹除閘極EP0施加電壓0-Vcc;於非選定記憶胞的抹除閘極EP1施加電壓0-Vcc。其中,電壓Vcc例如是電源電壓。在上述偏壓的情況下,可藉由偵測記憶胞之通道電流大小,來判斷儲存於記憶胞中的數位資訊。
在本發明的非揮發性記憶體的操作方法中,在進行程式化操作時,對輔助閘極施加低電壓,即可於輔助閘極下方的基底中形成通道,以源極側熱電子注入的模式,將電子寫入浮置閘極。在進行抹除操作時,利用抹除閘極來抹除資料,使電子經由抹除閘介電層移除,可減少電子經過穿隧介電層的次數,進而提高可靠度。此外,由於浮置閘極具有轉角部。抹除閘極包覆轉角部,且此轉角部的角度小於或等於90度,藉由轉角部使電場集中,可有效率的將電子從浮置閘極拉出,提高抹除資料的速度。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100‧‧‧基底
120‧‧‧堆疊閘極結構
122‧‧‧閘介電層
124‧‧‧輔助閘極
126‧‧‧絕緣層
128‧‧‧抹除閘極
130‧‧‧輔助閘介電層
132‧‧‧抹除閘介電層
140‧‧‧浮置閘極
141‧‧‧轉角部
142‧‧‧穿隧介電層
146‧‧‧源極區
148‧‧‧汲極區
150‧‧‧控制閘極
152‧‧‧閘間介電層
160‧‧‧層間絕緣層
162‧‧‧插塞
164‧‧‧位元線
MC‧‧‧記憶胞

Claims (18)

  1. 一種非揮發性記憶體,包括:第一記憶胞,設置於基底上,所述第一記憶胞,包括:堆疊閘極結構,包括依序設置於所述基底上的閘介電層、輔助閘極、絕緣層以及抹除閘極;浮置閘極,設置於所述堆疊閘極結構的第一側的側壁,且所述浮置閘極的頂部具有轉角部,所述抹除閘極包覆所述轉角部;穿隧介電層,設置於所述浮置閘極與所述基底之間;抹除閘介電層,設置於所述抹除閘極與所述浮置閘極之間;輔助閘介電層,設置於所述輔助閘極與所述浮置閘極之間;源極區與汲極區,分別設置於所述堆疊閘極結構與所述浮置閘極兩側的所述基底中,其中所述源極區鄰接所述浮置閘極,所述汲極區鄰接所述堆疊閘極結構的第二側,所述第一側與所述第二側相對;控制閘極,設置於所述源極區與所述浮置閘極上;以及閘間介電層,設置於所述控制閘極與所述浮置閘極之間以及所述控制閘極與所述抹除閘極之間。
  2. 如申請專利範圍第1項所述的非揮發性記憶體,更包括: 第二記憶胞,設置於所述基底上,所述第二記憶胞的結構與所述第一記憶胞的結構相同,且所述第二記憶胞與所述第一記憶胞成鏡像配置,共用所述源極區或所述汲極區。
  3. 如申請專利範圍第2項所述的非揮發性記憶體,其中所述第一記憶胞與所述第二記憶胞共用所述控制閘極,且所述控制閘極填滿所述第一記憶胞與所述第二記憶胞之間的開口。
  4. 如申請專利範圍第1項所述的非揮發性記憶體,更包括:第三記憶胞,設置於所述基底上,所述第三記憶胞的結構與所述第一記憶胞的結構相同,共用所述源極區、所述輔助閘極、所述抹除閘極以及所述控制閘極,且所述控制閘極填滿所述第一記憶胞與所述第三記憶胞之間。
  5. 如申請專利範圍第1項所述的非揮發性記憶體,其中所述穿隧介電層更設置於所述控制閘極與所述源極區之間。
  6. 如申請專利範圍第1項所述的非揮發性記憶體,其中所述輔助閘介電層的厚度大於或等於所述抹除閘介電層的厚度。
  7. 如申請專利範圍第1項所述的非揮發性記憶體,其中所述輔助閘介電層的材質包括氧化矽/氮化矽、氧化矽/氮化矽/氧化矽或氧化矽。
  8. 如申請專利範圍第1項所述的非揮發性記憶體,其中所述絕緣層的材質包括氧化矽。
  9. 如申請專利範圍第1項所述的非揮發性記憶體,其中所述閘間介電層的材質包括氧化矽/氮化矽/氧化矽或氮化矽/氧化矽或其他高介電常數的材質(k>4)。
  10. 如申請專利範圍第1項所述的非揮發性記憶體,其中所述穿隧介電層的材質包括氧化矽,所述穿隧介電層的厚度介於60埃至200埃之間。
  11. 如申請專利範圍第1項所述的非揮發性記憶體,其中所述閘介電層的材質包括氧化矽,所述閘介電層的厚度小於或等於所述穿隧介電層的厚度。
  12. 如申請專利範圍第1項所述的非揮發性記憶體,其中所述抹除閘介電層的材質包括氧化矽,所述抹除閘介電層的厚度介於100埃至180埃之間。
  13. 如申請專利範圍第1項所述的非揮發性記憶體,其中所述轉角部角度小於或等於90度。
  14. 如申請專利範圍第1項所述的非揮發性記憶體,其中所述抹除閘介電層更設置於所述抹除閘極與所述輔助閘極之間。
  15. 一種非揮發性記憶體的製造方法,包括:提供基底;於所述基底上形成至少二堆疊結構,各所述堆疊結構由所述基底起依序包括閘介電層、輔助閘極、絕緣層以及犧牲層;於所述堆疊結構側壁形成輔助閘介電層;於所述堆疊結構之間的所述基底上形成穿隧介電層; 於所述堆疊結構的第一側的側壁形成浮置閘極,其中所述浮置閘極的頂部具有轉角部,所述轉角部鄰近所述犧牲層;於所述基底上形成材料層,填滿所述堆疊結構之間的間隙;移除所述犧牲層後,移除部分的所述材料層、部分的所述絕緣層以及部分的所述輔助閘介電層,以形成至少暴露出所述浮置閘極的所述轉角部的開口;至少於所述浮置閘極的所述轉角部上形成抹除閘介電層;於所述基底上形成填滿所述開口的抹除閘極,其中所述抹除閘極包覆所述浮置閘極的所述轉角部;移除所述材料層;於所述浮置閘極及所述抹除閘極上形成閘間介電層;以及於所述浮置閘極上形成控制閘極。
  16. 如申請專利範圍第15項所述的非揮發性記憶體的製造方法,其中於所述堆疊結構第一側的側壁形成所述浮置閘極的步驟包括:於所述堆疊結構的所述第一側的側壁形成導體間隙壁;以及圖案化所述導體間隙壁,以形成所述浮置閘極。
  17. 如申請專利範圍第16項所述的非揮發性記憶體的製造方法,其中於所述堆疊結構的所述第一側的側壁形成所述導體間隙壁的步驟包括:於所述基底上形成導體層;以及對所述導體層進行非等向性蝕刻製程。
  18. 如申請專利範圍第16項所述的非揮發性記憶體的製造方法,更包括:於所述導體間隙壁之間的基底中形成源極區;以及於所述堆疊結構的第二側的所述基底中形成汲極區,所述第一側與所述第二側相對。
TW104119099A 2015-06-12 2015-06-12 非揮發性記憶體及其製造方法 TWI605572B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW104119099A TWI605572B (zh) 2015-06-12 2015-06-12 非揮發性記憶體及其製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW104119099A TWI605572B (zh) 2015-06-12 2015-06-12 非揮發性記憶體及其製造方法

Publications (2)

Publication Number Publication Date
TW201644037A true TW201644037A (zh) 2016-12-16
TWI605572B TWI605572B (zh) 2017-11-11

Family

ID=58056000

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104119099A TWI605572B (zh) 2015-06-12 2015-06-12 非揮發性記憶體及其製造方法

Country Status (1)

Country Link
TW (1) TWI605572B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI665784B (zh) * 2017-04-27 2019-07-11 台灣積體電路製造股份有限公司 半導體裝置及其製造方法
TWI696273B (zh) * 2019-05-15 2020-06-11 力晶積成電子製造股份有限公司 具有輔助閘的快閃記憶體暨其製作方法
TWI823398B (zh) * 2022-03-30 2023-11-21 物聯記憶體科技股份有限公司 非揮發性記憶體元件

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI665784B (zh) * 2017-04-27 2019-07-11 台灣積體電路製造股份有限公司 半導體裝置及其製造方法
TWI696273B (zh) * 2019-05-15 2020-06-11 力晶積成電子製造股份有限公司 具有輔助閘的快閃記憶體暨其製作方法
US10892341B2 (en) 2019-05-15 2021-01-12 Powerchip Semiconductor Manufacturing Corporation Flash memory with assistant gate and method of fabricating the same
TWI823398B (zh) * 2022-03-30 2023-11-21 物聯記憶體科技股份有限公司 非揮發性記憶體元件

Also Published As

Publication number Publication date
TWI605572B (zh) 2017-11-11

Similar Documents

Publication Publication Date Title
US9159843B2 (en) Semiconductor device and method of manufacturing the same
US10644011B1 (en) Non-volatile memory
KR101731202B1 (ko) 자가 정렬 플로팅 게이트 및 소거 게이트를 갖는 비휘발성 메모리 셀, 및 그를 제조하는 방법
US9859291B2 (en) Non-volatile memory and manufacturing method thereof
US9761596B2 (en) Non-volatile memory and manufacturing method thereof
KR101996745B1 (ko) 고밀도 분리형 게이트 메모리 셀
JP2008251825A (ja) 半導体記憶装置の製造方法
JP2005223340A (ja) 自己整列スプリットゲート型の不揮発性半導体メモリ素子、及びその製造方法
CN106328653B (zh) 非易失性存储器及其制造方法
WO2009104688A1 (ja) 不揮発性記憶装置およびその製造方法
TWI605572B (zh) 非揮發性記憶體及其製造方法
JP6786440B2 (ja) 半導体装置およびその製造方法
TWI700819B (zh) 非揮發性記憶體及其製造方法
US7408219B2 (en) Nonvolatile semiconductor memory device
TWI594247B (zh) 非揮發性記憶體及其抹除方法
KR100654359B1 (ko) 비휘발성 메모리 소자 제조 방법
TW201635558A (zh) 非揮發性記憶體
US10504913B2 (en) Method for manufacturing embedded non-volatile memory
TWM513458U (zh) 非揮發性記憶體
US20240162315A1 (en) Non-volatile memory device
US20240162316A1 (en) Non-volatile memory device and method for manufacturing the same
TW201630163A (zh) 非揮發性記憶體及其製造方法
JP2007506275A (ja) 不揮発性メモリ装置を製造する方法及びそれによって得られるメモリ装置
JP2024070258A (ja) 不揮発性メモリ装置およびその製造方法
CN118019335A (zh) 非挥发性存储器元件及其制造方法