TW201617780A - 用於追蹤電力領域狀態之電力追蹤埠 - Google Patents
用於追蹤電力領域狀態之電力追蹤埠 Download PDFInfo
- Publication number
- TW201617780A TW201617780A TW104120607A TW104120607A TW201617780A TW 201617780 A TW201617780 A TW 201617780A TW 104120607 A TW104120607 A TW 104120607A TW 104120607 A TW104120607 A TW 104120607A TW 201617780 A TW201617780 A TW 201617780A
- Authority
- TW
- Taiwan
- Prior art keywords
- power
- domains
- tracking
- modules
- integrated circuit
- Prior art date
Links
- 238000000034 method Methods 0.000 claims description 13
- 239000000523 sample Substances 0.000 abstract description 6
- 230000008859 change Effects 0.000 description 9
- 239000003990 capacitor Substances 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 239000000700 radioactive tracer Substances 0.000 description 5
- 230000002093 peripheral effect Effects 0.000 description 4
- 101100494367 Mus musculus C1galt1 gene Proteins 0.000 description 2
- 101150035415 PLT1 gene Proteins 0.000 description 2
- 206010041347 Somnambulism Diseases 0.000 description 2
- 230000001105 regulatory effect Effects 0.000 description 2
- 230000001419 dependent effect Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3296—Power saving characterised by the action undertaken by lowering the supply or operating voltage
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/418—Total factory control, i.e. centrally controlling a plurality of machines, e.g. direct or distributed numerical control [DNC], flexible manufacturing systems [FMS], integrated manufacturing systems [IMS] or computer integrated manufacturing [CIM]
- G05B19/41885—Total factory control, i.e. centrally controlling a plurality of machines, e.g. direct or distributed numerical control [DNC], flexible manufacturing systems [FMS], integrated manufacturing systems [IMS] or computer integrated manufacturing [CIM] characterised by modeling, simulation of the manufacturing system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3243—Power saving in microcontroller unit
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/327—Logic synthesis; Behaviour synthesis, e.g. mapping logic, HDL to netlist, high-level language to RTL or netlist
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2119/00—Details relating to the type or aim of the analysis or the optimisation
- G06F2119/06—Power analysis or power optimisation
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P90/00—Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
- Y02P90/02—Total factory control, e.g. smart factories, flexible manufacturing systems [FMS] or integrated manufacturing systems [IMS]
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Geometry (AREA)
- Manufacturing & Machinery (AREA)
- Evolutionary Computation (AREA)
- Quality & Reliability (AREA)
- Automation & Control Theory (AREA)
- Power Sources (AREA)
- Debugging And Monitoring (AREA)
- Microcomputers (AREA)
Abstract
本發明揭示一種包含於具有多個電力領域之一系統(例如,一微控制器系統)中的電力追蹤埠,其包含輸出指示該等電力領域狀態之數位信號的一電力追蹤埠。若每一電力領域獨立於該系統中之其他電力領域,則每一電力領域可在該電力追蹤埠中具有其自身的一組電力追蹤接腳,該等電力追蹤接腳至少部分在該系統之外。若一電力領域具有多個狀態,則可使用多個接腳來指示該多個狀態。在一些實施方案中,該電力追蹤埠可包含用於提供效能位準信號之效能位準接腳。該電力追蹤埠可耦合至在該系統之外之一電力分析器的電力追蹤探針,該等電力追蹤探針用於產生電力追蹤。
Description
本發明大體上係關於用於產生具有可組態電力領域之系統之電力追蹤的硬體。
一些現代微控制器系統係組織於電力領域中。微控制器系統之一電力管理器可基於一電力領域中之一或多個模組(例如,周邊設備)的狀態而改變該電力領域之一電力組態。一電力領域內之每一模組可獨立於該電力領域中之其他模組或其他電力領域中之其他模組而切斷。例如,當一發射緩衝器為淨空時,一通用非同步接收器/發射器(USART)可保持喚醒且接著在任務完成時自動切斷。若微控制器系統能夠「夢遊」,則模組可經喚醒以在回到休眠狀態之前執行任務。在一些系統中,電力領域可為層級式的,使得若一更高位準電力領域接通,則一電力領域將接通,即使該電力領域不具有現用模組。
由於所有上述原因,在不追蹤電力領域狀態的情況下,調試具有可組態電力領域之微控制器系統是困難的。此外,電力領域無法使用習知晶片上調試系統來儀測,這是因為此等調試系統通常要求微控制器系統中之所有電力領域同時現用。
一種包含於具有多個電力領域之一系統(例如,一微控制器系統)
中的電力追蹤埠,其包含輸出指示該等電力領域狀態之數位信號的一電力追蹤埠。若每一電力領域獨立於系統中之其他電力領域,則每一電力領域可在電力追蹤埠中具有其自身的一組電力追蹤接腳,該等電力追蹤接腳至少部分在系統之外。若一電力領域具有多個狀態,則可使用多個接腳來指示該多個狀態。在一些實施方案中,電力追蹤埠可包含用於提供效能位準信號之效能位準接腳。該電力追蹤埠可耦合至在系統之外之一電力分析器的電力追蹤探針,該等電力追蹤探針用於產生電力追蹤。
在一些實施方案中,一積體電路裝置包括:一或多個模組,其指派至該裝置之複數個電力領域之一或多者;一電力管理單元,其耦合至該一或多個模組且經組態以藉由接通或切斷該一或多個模組而改變該複數個電力領域之狀態,且產生指示經改變之狀態的信號;及一電力追蹤埠,其耦合至該電力管理器單元且包含針對每一電力領域用於載送一或多個信號的一或多個電力追蹤輸出,其中該一或多個電力追蹤輸出至少部分在裝置之外。
一種產生電力追蹤之方法,其包括:將一積體電路裝置之一或多個模組指派至該裝置之複數個電力領域之一或多者;藉由接通或切斷該一或多個模組來改變該複數個電力領域之電力狀態;產生指示經改變之電力狀態的一或多個信號;及將該一或多個信號施加至該裝置之一電力追蹤埠的一或多個電力追蹤輸出。
其他實施方案係關於方法、電路與系統。
用於追蹤電力領域狀態之電力追蹤埠的特定實施方案可提供下列優點之一或多者。該電力追蹤埠容許具有多個獨立電力領域之一系統(例如,一微控制器系統)的調試。將一電力追蹤埠整合至該系統中可消除對用於量測電力消耗之昂貴的外部電力量測設備的需求。
100‧‧‧微控制器系統
102‧‧‧恒處在現用領域
104‧‧‧電力領域
106‧‧‧電力領域
108‧‧‧電力領域
110‧‧‧電力管理器單元
112‧‧‧即時計數器
114‧‧‧或閘
116‧‧‧時脈控制器
118‧‧‧事件控制器
120‧‧‧模組
122‧‧‧模組
124‧‧‧模組
126‧‧‧模組
128‧‧‧直接記憶體存取模組
130‧‧‧處理器
132‧‧‧降壓電壓調節器
134‧‧‧開關-電容器電壓調節器
136‧‧‧電力追蹤埠
200‧‧‧電力追蹤介面
201‧‧‧封裝
202‧‧‧電力追蹤探針
204‧‧‧電力追蹤接腳
206‧‧‧效能位準接腳
208‧‧‧時脈接腳
400‧‧‧程序
402‧‧‧步驟
404‧‧‧步驟
406‧‧‧步驟
圖1係具有一電力追蹤埠之一實例微控制器系統的一方塊圖。
圖2圖解說明一實例電力追蹤介面。
圖3係圖解說明在圖1之微控制器系統中用於執行一電力-行走任務之一硬體序列的一時序圖。
圖4係用於產生電力追蹤信號之一程序的一流程圖。
圖1係具有電力追蹤埠136之一實例微控制器系統100的一方塊圖。在一些實施方案中,微控制器系統100包含恒處在現用領域102、電力領域104(PD0)、電力領域106(PD1)及電力領域108(PD2)。雖然系統100係一微控制器系統,但電力追蹤埠136可與具有多個獨立地可組態電力領域之任何積體電路裝置或系統一起使用。
在一些實施方案中,恒處在現用領域102包含電力管理器單元110、即時計數器(RTC)112及或閘(OR gate)114。恒處在現用領域102恒處於一現用模式。恒處在現用領域102可包含用以降低歸因於恒處於一現用模式而對全部電力消耗所造成之影響的邏輯。
電力管理器單元110控制電力領域104、106、108之電力組態。一電力領域可為(例如)從一相同的電力供應器(例如,在一相同的電壓下)汲取電力之一或多個模組。微控制器系統100可為每一電力領域104、106、108維持一電力組態。一電力組態包含用於一電力領域之一或多個參數,該等參數指定(例如)該電力領域之一更高或更低電壓、用於該電力領域之一時脈是否凍結、特定模組在一降低的電壓之一降低的狀態中是否啟用或停用或操作,等等。改變一電力領域之電力組態可調整一電力領域之電力消耗。在一些實施方案中,電力領域104、106、108之電壓可由電壓調節器132(REG A)及134(REG B)來調節。例如,調節器132可為一高電壓「降壓」電壓調節器且電壓調節器134可為一低電壓開關-電容器電壓調節器。在一些實施方案中,
在電壓調節器之間的切換可基於一所需效能而為自動的,該所需效能可藉由監測電力領域之輸入時脈頻率而量測。當該輸入時脈頻率超過一給定電壓之一最大位準時,電壓調節器可增大電壓或切換至一不同的電壓調節器。
電力領域104包含時脈控制器116、事件控制器118及可執行一或多個任務之模組120、122。例如,模組120、122之一者可為一類比至數位轉換器(ADC)。時脈控制器116可經組態以接收來自模組120、122之對於時脈信號的請求,且將所請求之時脈提供至發出請求之模組。為獲取一時脈信號,一模組請求該時脈信號;否則時脈可經凍結以降低電力消耗。事件控制器118將來自一觸發模組之觸發(事件或請求)取決於該觸發而投送至一適當的模組。電力領域104係在一電力領域層級之底端之一電力領域的一實例,此意指所有更高電力領域取決於電力領域104。實際上,必須在接通電力領域108之前接通電力領域104。一旦接通電力領域108,即接通整個微控制器系統100。
電力領域106包含可執行各種任務之一或多者的兩個模組124、126及直接記憶體存取(DMA)模組128。電力領域108包含處理器130(例如,用於微控制器系統100之一中央處理單元(CPU))。
在操作中,電力管理器單元110可回應於來自微控制器系統100之內部或外部之模組的事件觸發而改變一電力領域之電力組態。例如,電力管理器單元110可導致一電力領域退出一電力節省模式,使得該電力領域之一或多個模組可執行操作。接著,模組可停止產生一事件以將電力領域還原至其先前電力組態,或該模組可產生一新的事件以改變另一領域之電力組態。為執行微控制器系統100之電力感知調試,電力管理器單元110可包含電力追蹤埠136。如參考圖2所描述,電力追蹤埠136可提供指示電力領域104、106、108之狀態的數位信號。
圖2圖解說明將微控制器系統100與電力追蹤探針202耦合的一實例電力追蹤介面200。電力追蹤介面200包含電力追蹤接腳204,電力追蹤接腳204耦合至電力管理器單元110之電力追蹤埠136且至少部分定位在微控制器系統100之封裝201之外。在所展示之實例中,電力追蹤接腳204包含分別用於電力領域PD0、PD1及PD2之PWT2、PWT1及PWT0。每一電力追蹤接腳可提供指示電力領域狀態之一開/關數位信號。若一電力領域具有兩個以上電力狀態,則可添加額外的電力追蹤接腳以指示額外的電力狀態。例如,若在一給定系統中存在3個獨立電力領域,其中該等電力領域之兩者具有2個狀態(開/關)且第三電力領域具有5個狀態,則可能的狀態之總數為20(2×2×5=20)。此一實例系統將包含20個電力追蹤接腳以表示該20個可能狀態。在實例微控制器系統100中,我們具有具層級式電力領域之一單一系統,從而產生電力追蹤埠136中之5個可能狀態及3個接腳。效能位準接腳206(PLT1、PLT0)用於在微控制器系統100現用時追蹤微控制器系統100之效能位準,以指示一效能位準(例如,以指示一高電力或低電力模式)。時脈接腳208(PCLK)可由一電力分析器使用以使電力追蹤同步。
電力追蹤接腳204可耦合至在電力管理器單元110中之邏輯。每次一電力領域處於現用模式,對應電力追蹤接腳之邏輯位準即藉由(例如)提高對應電力追蹤接腳之電壓來改變。例如,若電力領域PD0、PD1為現用且PD2為非現用,則電力追蹤接腳204將輸出數位值PWT2=0、PWT1=1、PWT0=1。該等數位值可由電力追蹤探針202偵測且用於產生微控制器系統100之一電力追蹤。在一些實施方案中,電力追蹤探針202可耦合至在一裝置(例如,一電腦)上運行之一電力分析器應用,該電力分析器應用即時監測微控制器系統100之電力消耗且提供即時資料及一追蹤圖表。
圖3係圖解說明用於在圖1之微控制器系統中執行一電力-行走任務之一硬體序列的一時序圖。圖3之頂端展示在現用或電力行走期間電力領域PD0、PD1與PD2之電力領域狀態。電力行走(亦稱為「夢遊」)在2013年10月1日申請之同在申請中的美國專利申請案第14/043,445號「Configuring Power Domains of A Microcontroller System」中描述。
在所展示之實例中,狀態為現用(ACTIVE)、保持(RET)、開(ON)及現用/電力行走(ACTIVE/POWER WALKING)。在現用狀態中,電力領域經完全供電以執行一任務。在RET狀態中,電力領域維持在一低電力狀態以降低電力消耗。開狀態指示當電壓調節器從一低電壓開關-電容器電壓調節器134(例如,0.9伏)改變為一高電壓降壓電壓調節器132(例如,1.2伏)時從RET狀態至現用狀態的一轉變。在現用/電力行走狀態中,電力領域係現用且執行電力行走,其中電力管理器單元110可取決於來自電力消耗件(例如,模組)之請求而動態地將電力領域PD0、PD1、PD2之一或多者改變為一相關電力組態。
在電力領域狀態之下方係一經調節的電壓圖表,其圖解說明歸因於經調節之電壓的一改變之電力組態的一改變。在該經調節之電壓圖表的下方之我們的圖表圖解說明電力追蹤與效能狀態,其可由電力追蹤接腳PWT2、PWT1、PWT0上之二進位信號的十進位等效量表示。針對此實例組態(3個電力追蹤接腳),圖1中所展示之三個電力領域(PD0、PD1、PD2)為層級式的,此意指PD2依賴於PD1接通,PD1繼而依賴於PD0接通。3個電力追蹤接腳(PWT2、PWT1、PWT0)形成指示處於現用之最高領域的一二進位(十進位)數位:000(0)-系統完全現用;001(1)-恒處在現用接通,而PD0、PD1、PD2切斷;010(2)-恒處在現用且PD0接通,而PD1、PD2切斷;011(3)-恒處在現用,PD1、PD0接通而PD2切斷;及100(4)-所有電力領域接通。由於存在
兩個效能位準接腳PLT0、PLT1,故存在四個可能的效能位準狀態,其可以二進位(十進位)表示為:00(0)、01(1)、10(2)及11(3)。在電力追蹤及效能位準信號之下方為針對電力追蹤接腳PWT2、PWT1、PWT0的輸出信號。
參考圖2與圖3,描述針對電力行走之一實例硬體序列,可藉由該實例硬體序列基於周邊事件選擇性地啟動一周邊模組(即使在模組時脈停止之休眠模式中)。在該實例硬體序列中存在五個階段。該五個階段指示在圖3之頂端以協助讀者理解。
在階段1中,微控制器系統100處於現用狀態且使用降壓電壓調節器132(1.2伏)。在階段1期間之電力追蹤接腳輸出為101(4)且效能位準輸出為10(2)或效能位準2(PL2)。
在階段2中,微控制器系統100處於待用模式(RET狀態),切斷降壓電壓調節器132且接通開關-電容器電壓調節器134(例如,0.9伏)以降低微控制器系統100之電力消耗。在階段2中之電力追蹤輸出為001(1)且效能位準輸出為00(0)或PL0。
在階段3中,一觸發條件發生(例如,一RTC事件)以在電力領域PD0與PD1中執行一任務。此觸發條件由微控制器100在現用狀態中組態以不產生一中斷。該觸發條件觸發一事件至(例如)在電力領域PD0中之模組120。切斷開關-電容器電壓調節器134且接通降壓電壓調節器132,從而導致電力領域PD0、PD1接通且基於事件之組態進入現用狀態。在階段3中之電力追蹤輸出為011(3)且效能位準輸出為10(2)或PL2。
在階段4中,一旦PL2準備好(電壓核心已達到1.2伏),即使用電力行走來執行任務(時脈請求)。在階段4中之電力追蹤輸出為011(3)且效能位準輸出為10(2)或PL2。
在階段5(在此實例序列中之最後階段)中,電力-行走任務完成,
微控制器系統100返回至待用(RET狀態)或將一喚醒(WAKE)信號發送至電力管理器單元110以在PL2之情況下使微控制器100返回至現用狀態。降壓電壓調節器切斷,開關-電容器電壓調節器接通,電力追蹤輸出為001(1)且效能位準輸出為00(0)。
圖4係用於產生電力追蹤信號之一程序400的一流程圖。如參考圖1至圖3所描述,程序400可由微控制器系統100執行。
程序400可藉由判定在系統中之電力領域的狀態而開始(402)。例如,一微控制器系統之一電力管理器單元可藉由切換供應電壓至經指派至電力領域之模組的電壓調節器來組態在微控制器系統中之電力領域。程序400可藉由產生表示電力領域之現用狀態的數位輸出信號而繼續(404)。例如,在電力管理單元中之邏輯可產生指示電力領域狀態之開/關數位信號。程序400可藉由將該等數位信號施加至電力管理器單元之電力追蹤接腳而繼續(406)。若一電力領域可具有兩個以上狀態,則可將額外的接腳添加至用於該電力領域之電力追蹤埠以指示該電力領域之額外狀態。在一些實施方案中,可將效能位準接腳添加至電力管理器單元以指示系統之效能位準。
雖然此文件含有許多具體實施方案細節,但此等細節不應理解為對可主張之範疇的限制,而應作為對特定實施例特有之特徵的描述。在此說明書中在單獨實施例之上下文中描述的特定特徵亦可在一單一實施例中組合地實施。相反地,在一單一實施例之上下文中所描述的各種特徵亦可單獨地或以任何適當的子組合形式在多個實施例中實施。此外,雖然特徵可在上文中描述為在特定組合中起作用乃至最初主張如此,但來自一所主張組合之一或多個特徵可在某些情況中從該組合刪除,且所主張之組合可關於一子組合或一子組合之變動。
100‧‧‧微控制器系統
102‧‧‧恒處在現用領域
104‧‧‧電力領域
106‧‧‧電力領域
108‧‧‧電力領域
110‧‧‧電力管理器單元
112‧‧‧即時計數器
114‧‧‧或閘
116‧‧‧時脈控制器
118‧‧‧事件控制器
120‧‧‧模組
122‧‧‧模組
124‧‧‧模組
126‧‧‧模組
128‧‧‧直接記憶體存取模組
130‧‧‧處理器
132‧‧‧降壓電壓調節器
134‧‧‧開關-電容器電壓調節器
136‧‧‧電力追蹤埠
Claims (17)
- 一種積體電路裝置,其包括:一封裝;一積體電路,其包含於該封裝中且具有指派至電力領域之模組;一電力管理單元,其耦合至該等模組且經組態以藉由調節至該等模組之電力而改變該等電力領域之狀態且產生指示該等經改變之狀態的信號;及一電力追蹤埠,其耦合至該電力管理單元且包含針對該等電力領域用於載送該等信號之電力追蹤輸出,該等電力追蹤輸出至少部分定位在該封裝之外。
- 如請求項1之裝置,其中該電力追蹤埠進一步包括:一或多個效能位準輸出,其用於載送指示一或多個效能位準之一或多個效能位準信號,其中該一或多個效能位準輸出至少部分在該封裝之外。
- 如請求項1之裝置,其中該一或多個效能位準係電力位準。
- 如請求項1之裝置,其進一步包括:一第一電壓調節器,其經組態用於在一第一操作模式期間調節該等電力領域之該等模組的電壓;及一第二電壓調節器,其經組態用於在一第二操作模式期間調節該等電力領域之該等模組的電壓。
- 如請求項1之裝置,其中該裝置係一微控制器系統。
- 如請求項1之裝置,其中該等信號係數位信號。
- 如請求項1之裝置,其中該等電力領域係層級式的。
- 如請求項1之裝置,其中至少一狀態係一電力行走狀態。
- 一種產生電力追蹤之方法,其包括:將一積體電路裝置之模組指派至該積體電路裝置之電力領域;藉由調節至該等模組之電力來改變該等電力領域之電力狀態;產生指示該等經改變之電力狀態的信號;及將該等信號施加至該積體電路裝置之一電力追蹤埠的電力追蹤輸出。
- 如請求項9之方法,其進一步包括:產生用於載送指示該積體電路裝置之一或多個效能位準之一或多個效能位準信號的一或多個效能位準輸出。
- 如請求項9之方法,其中該一或多個效能位準係電力位準。
- 如請求項9之方法,其進一步包括:在該積體電路裝置之一第一操作模式期間調節該等電力領域之該等模組的電壓;及在該積體電路裝置之一第二操作模式期間調節該等電力領域之該等模組的電壓。
- 如請求項9之方法,其中該裝置係一微控制器系統。
- 如請求項9之方法,其中該等信號係數位信號。
- 如請求項9之方法,其中該等電力領域係層級式的。
- 如請求項9之方法,其中至少一狀態係一電力行走狀態。
- 如請求項9之方法,其進一步包括:從該等信號產生一或多個電力追蹤。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/316,625 | 2014-06-26 | ||
US14/316,625 US9684367B2 (en) | 2014-06-26 | 2014-06-26 | Power trace port for tracing states of power domains |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201617780A true TW201617780A (zh) | 2016-05-16 |
TWI621010B TWI621010B (zh) | 2018-04-11 |
Family
ID=54840010
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW104120607A TWI621010B (zh) | 2014-06-26 | 2015-06-25 | 積體電路裝置及產生電力追蹤之方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9684367B2 (zh) |
CN (1) | CN105223915B (zh) |
DE (1) | DE102015211561A1 (zh) |
TW (1) | TWI621010B (zh) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9507406B2 (en) | 2012-09-21 | 2016-11-29 | Atmel Corporation | Configuring power domains of a microcontroller system |
US9323312B2 (en) | 2012-09-21 | 2016-04-26 | Atmel Corporation | System and methods for delaying interrupts in a microcontroller system |
US9383807B2 (en) | 2013-10-01 | 2016-07-05 | Atmel Corporation | Configuring power domains of a microcontroller system |
WO2016184525A1 (en) * | 2015-05-21 | 2016-11-24 | Projoule Gmbh | Apparatus and method for configuring a microcontroller system |
GB2569537B (en) * | 2017-12-18 | 2020-02-26 | Advanced Risc Mach Ltd | A technique for managing power domains in an integrated circuit |
US10948970B2 (en) * | 2018-03-30 | 2021-03-16 | Dialog Semiconductor B.V. | Low power microcontroller |
US11847006B2 (en) * | 2020-01-02 | 2023-12-19 | Texas Instruments Incorporated | Integrated circuit with debugger and arbitration interface |
TWI748366B (zh) * | 2020-03-09 | 2021-12-01 | 慧榮科技股份有限公司 | 電子裝置及相關的控制方法 |
US11119153B1 (en) * | 2020-05-29 | 2021-09-14 | Stmicroelectronics International N.V. | Isolation enable test coverage for multiple power domains |
US11467622B2 (en) * | 2021-02-23 | 2022-10-11 | Texas Instruments Incorporated | Clock oscillator control circuit |
US11842226B2 (en) * | 2022-04-04 | 2023-12-12 | Ambiq Micro, Inc. | System for generating power profile in low power processor |
Family Cites Families (100)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4475134A (en) | 1982-01-08 | 1984-10-02 | Mobil Oil Corporation | Predetermined starting point initiation system |
US4677566A (en) | 1984-10-18 | 1987-06-30 | Burroughs Corporation | Power control network for multiple digital modules |
US4703486A (en) | 1984-12-18 | 1987-10-27 | Advanced Micro Devices, Inc. | Communication data encoder/decoder component system architecture |
JP2748822B2 (ja) | 1993-07-05 | 1998-05-13 | 日本電気株式会社 | 情報処理装置 |
JP3466762B2 (ja) | 1995-03-31 | 2003-11-17 | キヤノン株式会社 | 画像処理装置、画像形成システム、並びに、画像形成装置およびその方法 |
EP0834106B1 (en) | 1995-06-07 | 2000-02-23 | Seiko Epson Corporation | Computer system with video display controller having power saving modes |
US5623234A (en) | 1996-03-04 | 1997-04-22 | Motorola | Clock system |
US6175891B1 (en) | 1997-04-23 | 2001-01-16 | Micron Technology, Inc. | System and method for assigning addresses to memory devices |
JPH11143571A (ja) | 1997-11-05 | 1999-05-28 | Mitsubishi Electric Corp | データ処理装置 |
EP0935195A2 (en) | 1998-02-06 | 1999-08-11 | Analog Devices, Inc. | "An integrated circuit with a high resolution analog-to-digital converter, a microcontroller and high density memory and an emulator for an integrated circuit |
JP3435335B2 (ja) | 1998-03-18 | 2003-08-11 | 株式会社東芝 | クロック同期遅延制御回路及び外部クロックに同期した内部クロックを用いるデバイスを含む装置 |
US6255878B1 (en) | 1998-09-18 | 2001-07-03 | Lsi Logic Corporation | Dual path asynchronous delay circuit |
US6320717B1 (en) | 1998-10-30 | 2001-11-20 | Iomega Corporation | Velocity limited loading of read heads onto disk drive media |
JP4461511B2 (ja) | 1999-06-09 | 2010-05-12 | 株式会社日立製作所 | ディスクアレイ装置及びディスク装置へのデータ読み出し/書き込み方式 |
US6848055B1 (en) | 2000-03-23 | 2005-01-25 | Intel Corporation | Integrated circuit having various operational modes and a method therefor |
JP2001350739A (ja) | 2000-06-07 | 2001-12-21 | Mitsubishi Electric Corp | マイクロコンピュータ |
US6897648B2 (en) | 2000-07-28 | 2005-05-24 | Continental Teves Ag & Co. Ohg | System for transmitting the position of a control element |
DE10106132A1 (de) | 2001-02-10 | 2002-08-14 | Philips Corp Intellectual Pty | Aufwachschaltung für ein elektrisches Gerät |
JP4686065B2 (ja) | 2001-07-05 | 2011-05-18 | 富士通セミコンダクター株式会社 | クロック制御装置およびクロック制御方法 |
US20030177404A1 (en) | 2002-03-14 | 2003-09-18 | Jorgenson Joel A. | Power distribution control system and method for limiting transient current conditions in computer architectures |
DE10215583B4 (de) | 2002-04-10 | 2008-09-11 | Qimonda Ag | Spannungsgeneratorvorrichtung und Steuerverfahren |
KR100506450B1 (ko) | 2003-01-24 | 2005-08-05 | 주식회사 하이닉스반도체 | 불휘발성 강유전체 메모리를 이용한 테스트 모드 제어 장치 |
US6946869B2 (en) | 2003-10-15 | 2005-09-20 | International Business Machines Corporation | Method and structure for short range leakage control in pipelined circuits |
CN100470656C (zh) | 2003-10-31 | 2009-03-18 | 宇田控股有限公司 | 摆动时钟信号的产生方法和产生装置 |
DE102004050393B4 (de) | 2004-10-15 | 2010-09-16 | Infineon Technologies Ag | Kommunikations-Einrichtung, Steuer-Einrichtung und Kommunikations-System |
JP4341594B2 (ja) | 2005-06-30 | 2009-10-07 | セイコーエプソン株式会社 | 情報処理装置及び電力制御方法をコンピュータに実行させるためのプログラム |
US7071859B1 (en) | 2005-06-30 | 2006-07-04 | Sigmatel, Inc. | System and method for scheduling access to an analog-to-digital converter and a microprocessor |
US7574683B2 (en) | 2005-08-05 | 2009-08-11 | John Wilson | Automating power domains in electronic design automation |
US7304514B2 (en) * | 2006-04-06 | 2007-12-04 | Atmel Corporation | Methods and circuits for sensing on-chip voltage in powerup mode |
US7725750B2 (en) | 2006-05-01 | 2010-05-25 | Freescale Semiconductor, Inc. | Method of transitioning between active mode and power-down mode in processor based system |
JP4758311B2 (ja) | 2006-09-14 | 2011-08-24 | Okiセミコンダクタ株式会社 | 非同期データ保持回路 |
US7770142B1 (en) * | 2006-10-30 | 2010-08-03 | Cadence Design Systems, Inc. | Modeling power management for an integrated circuit |
JP4232908B2 (ja) | 2006-12-08 | 2009-03-04 | シャープ株式会社 | データ保持回路および信号処理回路 |
KR100866604B1 (ko) | 2007-01-23 | 2008-11-03 | 삼성전자주식회사 | 전원제어 장치 및 전원제어 방법 |
US7773689B2 (en) | 2007-02-02 | 2010-08-10 | International Business Machines Corporation | Multimodal memory controllers |
US7954078B1 (en) * | 2007-06-29 | 2011-05-31 | Cadence Design Systems, Inc. | High level IC design with power specification and power source hierarchy |
US7391250B1 (en) | 2007-09-02 | 2008-06-24 | United Microelectronics Corp. | Data retention cell and data retention method based on clock-gating and feedback mechanism |
US7958475B2 (en) * | 2007-09-28 | 2011-06-07 | Cadence Design Systems, Inc. | Synthesis of assertions from statements of power intent |
US7908496B2 (en) | 2007-09-29 | 2011-03-15 | Intel Corporation | Systems and methods for communicating voltage regulation information between a voltage regulator and an integrated circuit |
US7514958B1 (en) * | 2007-10-16 | 2009-04-07 | Broadcom Corporation | Integrated circuit having a configurable logic gate |
US8352235B1 (en) * | 2007-10-31 | 2013-01-08 | Cadence Design Systems, Inc. | Emulation of power shutoff behavior for integrated circuits |
US8068433B2 (en) | 2007-11-26 | 2011-11-29 | Microsoft Corporation | Low power operation of networked devices |
JP5104254B2 (ja) | 2007-11-30 | 2012-12-19 | 富士通セミコンダクター株式会社 | 集積回路装置 |
US7839016B2 (en) | 2007-12-13 | 2010-11-23 | Arm Limited | Maintaining output I/O signals within an integrated circuit with multiple power domains |
GB2455744B (en) | 2007-12-19 | 2012-03-14 | Advanced Risc Mach Ltd | Hardware driven processor state storage prior to entering a low power mode |
US9411390B2 (en) | 2008-02-11 | 2016-08-09 | Nvidia Corporation | Integrated circuit device having power domains and partitions based on use case power optimization |
US20090204835A1 (en) | 2008-02-11 | 2009-08-13 | Nvidia Corporation | Use methods for power optimization using an integrated circuit having power domains and partitions |
US8084987B2 (en) * | 2008-02-13 | 2011-12-27 | Active-Semi, Inc. | USB port with smart power management |
US7984317B2 (en) * | 2008-03-24 | 2011-07-19 | Apple Inc. | Hardware-based power management of functional blocks |
US9423846B2 (en) | 2008-04-10 | 2016-08-23 | Nvidia Corporation | Powered ring to maintain IO state independent of the core of an integrated circuit device |
US8762759B2 (en) | 2008-04-10 | 2014-06-24 | Nvidia Corporation | Responding to interrupts while in a reduced power state |
US8607177B2 (en) | 2008-04-10 | 2013-12-10 | Nvidia Corporation | Netlist cell identification and classification to reduce power consumption |
US20110138200A1 (en) | 2008-07-08 | 2011-06-09 | Michio Tomizawa | Terminal device and power saving control method |
US9189048B2 (en) | 2008-09-10 | 2015-11-17 | Apple Inc. | Circuit having a low power mode |
US8040151B2 (en) | 2008-12-19 | 2011-10-18 | Actel Corporation | Programmable logic device with programmable wakeup pins |
US8001433B1 (en) * | 2008-12-30 | 2011-08-16 | Cadence Design Systems, Inc. | Scan testing architectures for power-shutoff aware systems |
US8176453B2 (en) * | 2009-01-23 | 2012-05-08 | Springsoft Usa, Inc. | Power-aware debugging |
US8255722B2 (en) | 2009-03-09 | 2012-08-28 | Atmel Corporation | Microcontroller with clock generator for supplying activated clock signal to requesting module to conserve power |
US8190931B2 (en) | 2009-04-30 | 2012-05-29 | Texas Instruments Incorporated | Power management events profiling |
JP4998519B2 (ja) | 2009-05-29 | 2012-08-15 | 富士通株式会社 | 非同期インタフェース回路及び非同期データ転送方法 |
CN101944527B (zh) | 2009-07-08 | 2012-11-21 | 炬才微电子(深圳)有限公司 | 一种集成电路及其待机控制方法 |
GB2472051B (en) | 2009-07-22 | 2012-10-10 | Wolfson Microelectronics Plc | Power management apparatus and methods |
US8275560B2 (en) | 2009-09-10 | 2012-09-25 | Intel Corporation | Power measurement techniques of a system-on-chip (SOC) |
US20110103391A1 (en) * | 2009-10-30 | 2011-05-05 | Smooth-Stone, Inc. C/O Barry Evans | System and method for high-performance, low-power data center interconnect fabric |
US9465771B2 (en) * | 2009-09-24 | 2016-10-11 | Iii Holdings 2, Llc | Server on a chip and node cards comprising one or more of same |
US20110131427A1 (en) | 2009-12-02 | 2011-06-02 | Jorgenson Joel A | Power management states |
CN201646608U (zh) * | 2010-01-20 | 2010-11-24 | 世福工业股份有限公司 | 车用电力管理模块及车用电力管理装置 |
EP2532117A4 (en) | 2010-02-01 | 2013-08-28 | Hewlett Packard Development Co | DEEP SLEEP MODE MANAGEMENT FOR A NETWORK SWITCH |
WO2011102126A1 (ja) | 2010-02-22 | 2011-08-25 | パナソニック株式会社 | 不揮発性半導体記憶装置及び電子機器 |
KR20110097447A (ko) | 2010-02-25 | 2011-08-31 | 삼성전자주식회사 | 인터럽트 프록시 기능을 구비한 시스템 온 칩 및 그에 따른 인터럽트 프록시 처리방법 |
US8271812B2 (en) | 2010-04-07 | 2012-09-18 | Apple Inc. | Hardware automatic performance state transitions in system on processor sleep and wake events |
US8452997B2 (en) | 2010-04-22 | 2013-05-28 | Broadcom Corporation | Method and system for suspending video processor and saving processor state in SDRAM utilizing a core processor |
JP5875782B2 (ja) | 2010-05-07 | 2016-03-02 | 三星電子株式会社Samsung Electronics Co.,Ltd. | システムオンチップ並びにこれを含む電子装置及び携帯用通信装置 |
US8738937B2 (en) | 2010-07-13 | 2014-05-27 | Intel Corporation | Method and apparatus to limit memory power |
US8719630B2 (en) | 2010-08-23 | 2014-05-06 | Qualcomm Incorporated | Method and apparatus for monitoring interrupts during a power down event at a processor |
DE102010055470B4 (de) | 2010-12-22 | 2017-10-19 | Texas Instruments Deutschland Gmbh | RFID-Transponder und schlüsselloses Fahrzeugzugangssystem |
TWI443495B (zh) | 2011-09-08 | 2014-07-01 | Asustek Comp Inc | 電腦裝置及中央處理器的頻率調整方法 |
US8638080B2 (en) | 2011-09-14 | 2014-01-28 | Texas Instruments Incorporated | Circuits and methods for controlling PWM input of driver circuit |
US8868941B2 (en) | 2011-09-19 | 2014-10-21 | Sonics, Inc. | Apparatus and methods for an interconnect power manager |
US8713340B2 (en) | 2011-10-12 | 2014-04-29 | Lsi Corporation | Method and apparatus for power management control of an embedded memory having sleep and shutdown features |
US9026815B2 (en) | 2011-10-27 | 2015-05-05 | Intel Corporation | Controlling operating frequency of a core domain via a non-core domain of a multi-domain processor |
US9471121B2 (en) | 2011-11-14 | 2016-10-18 | Texas Instruments Incorporated | Microprocessor based power management system architecture |
US8826079B2 (en) | 2011-12-16 | 2014-09-02 | Arm Limited | Data processing apparatus and method for identifying debug events |
WO2013100909A1 (en) | 2011-12-27 | 2013-07-04 | Intel Corporation | Adaptive configuration of non-volatile memory |
US20130170413A1 (en) | 2011-12-28 | 2013-07-04 | Hong Kong Applied Science and Technology Research Institute Company Limited | Methods and systems for power saving controls in mobile broadcast receiver |
KR101692128B1 (ko) | 2012-03-27 | 2017-01-02 | 인텔 코포레이션 | 리프레시 모드들 동안의 메모리 디바이스들에서의 전력 소비의 감소 |
US9323312B2 (en) | 2012-09-21 | 2016-04-26 | Atmel Corporation | System and methods for delaying interrupts in a microcontroller system |
US9507406B2 (en) | 2012-09-21 | 2016-11-29 | Atmel Corporation | Configuring power domains of a microcontroller system |
US9213388B2 (en) | 2012-09-21 | 2015-12-15 | Atmel Corporation | Delaying reset signals in a microcontroller system |
US9213397B2 (en) | 2012-09-21 | 2015-12-15 | Atmel Corporation | Changing power modes of a microcontroller system |
US8958186B2 (en) | 2012-10-02 | 2015-02-17 | Synopsys, Inc. | Mitigating cross-domain transmission of electrostatic discharge (ESD) events |
CN103838892B (zh) * | 2012-11-26 | 2018-06-15 | 恩智浦美国有限公司 | 多电压域电路设计验证方法 |
US8683419B1 (en) * | 2012-11-30 | 2014-03-25 | Cadence Design Systems, Inc. | Power domain crossing interface analysis |
US8791743B1 (en) * | 2013-02-18 | 2014-07-29 | Apple Inc. | Balanced level shifter with wide operation range |
US9207981B2 (en) | 2013-03-15 | 2015-12-08 | Google Inc. | Systems and methods for power awareness in mobile applications |
CN103488136B (zh) * | 2013-08-15 | 2016-09-28 | 中国商用飞机有限责任公司 | 飞机控制板组件系统及其系统架构 |
US9329963B2 (en) * | 2013-09-16 | 2016-05-03 | Advanced Micro Devices, Inc. | Debug apparatus and methods for dynamically switching power domains |
US9262293B2 (en) * | 2013-09-16 | 2016-02-16 | Advanced Micro Devices, Inc. | Debug apparatus and methods for dynamically switching power domains |
US9383807B2 (en) | 2013-10-01 | 2016-07-05 | Atmel Corporation | Configuring power domains of a microcontroller system |
IN2014CH00438A (zh) * | 2014-01-31 | 2015-08-07 | Mentor Graphics Corp |
-
2014
- 2014-06-26 US US14/316,625 patent/US9684367B2/en active Active
-
2015
- 2015-06-23 DE DE102015211561.5A patent/DE102015211561A1/de active Pending
- 2015-06-25 CN CN201510358162.7A patent/CN105223915B/zh active Active
- 2015-06-25 TW TW104120607A patent/TWI621010B/zh active
Also Published As
Publication number | Publication date |
---|---|
CN105223915A (zh) | 2016-01-06 |
TWI621010B (zh) | 2018-04-11 |
US20150378423A1 (en) | 2015-12-31 |
DE102015211561A1 (de) | 2015-12-31 |
US9684367B2 (en) | 2017-06-20 |
CN105223915B (zh) | 2018-05-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI621010B (zh) | 積體電路裝置及產生電力追蹤之方法 | |
US9503058B1 (en) | Relaxation oscillator | |
US10145868B2 (en) | Self-referenced on-die voltage droop detector | |
US9157959B2 (en) | Semiconductor device | |
CA2954044C (en) | Multi-domain heterogeneous process-voltage-temperature tracking for integrated circuit power reduction | |
US9952651B2 (en) | Deterministic current based frequency optimization of processor chip | |
Beldachi et al. | Accurate power control and monitoring in ZYNQ boards | |
US20190086474A1 (en) | Circuitry for testing non-maskable voltage monitor for power management block | |
KR102384904B1 (ko) | 집적 회로들을 위한 전력 관리 시스템 | |
US10361683B2 (en) | Semiconductor integrated circuit | |
US10060966B2 (en) | Method and apparatus for enhancing guardbands using “in-situ” silicon measurements | |
CN106292987A (zh) | 一种处理器掉电时序控制系统及方法 | |
US10127126B2 (en) | Rapid system debugging using finite state machines | |
US10578656B2 (en) | Method and apparatus for monitoring energy consumption | |
Akgün et al. | Power-aware computing systems on FPGAs: a survey | |
Nunez-Yanez et al. | Run-time power and performance scaling with CPU-FPGA hybrids | |
US20130268221A1 (en) | On-chip integrated circuit power measurement cell | |
Moore et al. | Intra-operation Dynamic Voltage Scaling | |
Prabakaran et al. | Significant Parametric Measures for Enhanced and Accurate Energy Management of Embedded Systems |