TW201538261A - 使用時間控制的雷射劃線製程及電漿蝕刻之混合式晶圓切割方法 - Google Patents

使用時間控制的雷射劃線製程及電漿蝕刻之混合式晶圓切割方法 Download PDF

Info

Publication number
TW201538261A
TW201538261A TW104106347A TW104106347A TW201538261A TW 201538261 A TW201538261 A TW 201538261A TW 104106347 A TW104106347 A TW 104106347A TW 104106347 A TW104106347 A TW 104106347A TW 201538261 A TW201538261 A TW 201538261A
Authority
TW
Taiwan
Prior art keywords
semiconductor wafer
mask
laser
femtosecond
integrated circuits
Prior art date
Application number
TW104106347A
Other languages
English (en)
Other versions
TWI642509B (zh
Inventor
Jung-Rae Park
Wei-Sheng Lei
James S Papanu
Brad Eaton
Ajay Kumar
Original Assignee
Applied Materials Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Applied Materials Inc filed Critical Applied Materials Inc
Publication of TW201538261A publication Critical patent/TW201538261A/zh
Application granted granted Critical
Publication of TWI642509B publication Critical patent/TWI642509B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/02Positioning or observing the workpiece, e.g. with respect to the point of impact; Aligning, aiming or focusing the laser beam
    • B23K26/06Shaping the laser beam, e.g. by masks or multi-focusing
    • B23K26/062Shaping the laser beam, e.g. by masks or multi-focusing by direct control of the laser beam
    • B23K26/0622Shaping the laser beam, e.g. by masks or multi-focusing by direct control of the laser beam by shaping pulses
    • B23K26/0624Shaping the laser beam, e.g. by masks or multi-focusing by direct control of the laser beam by shaping pulses using ultrashort pulses, i.e. pulses of 1ns or less
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/02Positioning or observing the workpiece, e.g. with respect to the point of impact; Aligning, aiming or focusing the laser beam
    • B23K26/06Shaping the laser beam, e.g. by masks or multi-focusing
    • B23K26/064Shaping the laser beam, e.g. by masks or multi-focusing by means of optical elements, e.g. lenses, mirrors or prisms
    • B23K26/066Shaping the laser beam, e.g. by masks or multi-focusing by means of optical elements, e.g. lenses, mirrors or prisms by using masks
    • B23K26/0661Shaping the laser beam, e.g. by masks or multi-focusing by means of optical elements, e.g. lenses, mirrors or prisms by using masks disposed on the workpiece
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/18Working by laser beam, e.g. welding, cutting or boring using absorbing layers on the workpiece, e.g. for marking or protecting purposes
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/36Removing material
    • B23K26/362Laser etching
    • B23K26/364Laser etching for making a groove or trench, e.g. for scribing a break initiation groove
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • H01L21/30655Plasma etching; Reactive-ion etching comprising alternated and repeated etching and passivation steps, e.g. Bosch process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3083Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/3086Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31127Etching organic layers
    • H01L21/31133Etching organic layers by chemical means
    • H01L21/31138Etching organic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2101/00Articles made by soldering, welding or cutting
    • B23K2101/36Electric or electronic devices
    • B23K2101/40Semiconductor devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2103/00Materials to be soldered, welded or cut
    • B23K2103/16Composite materials, e.g. fibre reinforced
    • B23K2103/166Multilayered materials
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2103/00Materials to be soldered, welded or cut
    • B23K2103/50Inorganic material, e.g. metals, not provided for in B23K2103/02 – B23K2103/26
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2103/00Materials to be soldered, welded or cut
    • B23K2103/50Inorganic material, e.g. metals, not provided for in B23K2103/02 – B23K2103/26
    • B23K2103/56Inorganic material, e.g. metals, not provided for in B23K2103/02 – B23K2103/26 semiconducting

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Mechanical Engineering (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Inorganic Chemistry (AREA)
  • Dicing (AREA)
  • Laser Beam Processing (AREA)

Abstract

本發明描述切割半導體晶圓的方法,且每個晶圓具有複數個積體電路。在一實施例中,用來切割具有複數個積體電路之半導體晶圓的方法包括在半導體晶圓上形成遮罩,該遮罩包括覆蓋並保護該等積體電路的膜層。該方法亦包括使用時間控制的雷射劃線製程對該遮罩進行圖案化以提供具有縫隙的圖案化遮罩,暴露出該半導體晶圓介在該等積體電路之間的區域。該時間控制雷射劃線製程包括使用雷射束進行劃線,該雷射束具有的模式包含:前導的飛秒雷射部分及尾部的較低強度且較高通量部分。該方法亦包括透過該圖案化遮罩中的縫隙以電漿蝕刻半導體晶圓來切割該等積體電路。

Description

使用時間控制的雷射劃線製程及電漿蝕刻之混合式晶圓切割 方法 【相關申請案之交插引用】
此申請案主張享有2014年2月27號申請之美國專利臨時申請案第61/945,415號的權益,該案內容以引用方式全文併入本案。
本發明實施例是關於半導體處理領域,且尤其是關於切割半導體晶圓的方法,且在每個晶圓上具有複數個積體電路。
在半導體晶圓處理中,會於矽或其他半導體材料所組成的晶圓(亦稱為基板)上形成積體電路。通常使用半導電性、導電性或絕緣性的各種材料層來形成積體電路。利用各種已知的製程來摻雜、沉積及蝕刻該等材料以形成積體電路。每個晶圓經過處理而形成眾多包含積體電路的個別區域,即所謂的晶粒。
在積體電路形成製程之後,接著「切割」晶圓以使各個晶粒彼此分開以進行封裝或以未封裝的形式用於更大的電路中。用於進行晶圓切割的兩種主要技術是劃線法及鋸切法。利用劃線法時,具有鑽石尖頭的劃線器沿著預先形成的劃線在晶圓表面上移動。該等劃線沿著晶粒之間的間距延伸。通常將該等間距稱為「街道」。鑽石劃線器沿著該等街道在晶圓表面中形成淺刮痕。當例如使用滾子施加壓力時,晶圓會沿 著該等劃線而分開。晶圓中破裂作用會順著晶圓基板的晶格結構進行。劃線法可用於厚度約10密耳(mil,千分之一英寸)或更薄的晶圓。針對較厚的晶圓而言,鋸切法會是較佳的切割方法。
利用鋸切法時,以高轉速(rpm)旋轉的鑽石尖頭鋸片接觸晶圓表面並沿著該等街道鋸切該晶圓。將晶圓安置在支撐構件(例如,以膜框架緊箍住的黏性膜)上,並使用鋸片重複地在垂直街道及水平街道上進行切割。使用劃線法或鋸切法的一個問題是會沿著晶粒的切割邊緣形成崩缺(chips)及鑿溝(gouges)。此外,可能形成裂紋(crack),且裂紋可能從晶粒的邊緣擴大到基板內部而使得積體電路不能運作。使用劃線法時,由於僅對方形或矩形晶粒的一側沿結晶結構的方向<110>進行劃線,因此崩缺與裂紋的問題尤為明顯。因此,晶粒的另一側裂開時會產生鋸齒狀的分割線。由於崩缺與裂紋的緣故,晶圓上的晶粒之間通常需留有額外的間距以避免損傷積體電路,例如,使崩缺及裂紋與實際的積體電路保持一段距離。由於需要保持間距,因此無法在標準尺寸的晶圓上形成這麼多的晶粒,並浪費掉晶圓可用來製造電路的實際可用面積。使用鋸片會加劇半導體晶圓上實際可用面積的浪費情形。鋸片的刀刃約15微米厚。正因如此,為了確保鋸片在切割處周圍所造成的裂紋及其他損傷不會傷害積體電路,常需使每個晶粒的電路間相隔三百微米至五百微米。再者,於切割之後,需要確實清洗每個晶粒,藉以去除鋸切製程中所產生的顆粒及其他污染物。
亦可使用電漿切割法,但電漿切割法也有所限制。例如,阻礙實施電漿切割法的其中一個限制便是成本問題。用來對光阻進行圖案化的標準微影操作可能導致實施成本過高。另一個可能阻礙實施電漿切 割法的限制是在沿著街道進行切割時,使用電漿處理常用的金屬(例如,銅)可能引起生產問題或產量限制。
本發明實施例包含用於切割半導體晶圓的方法及設備。
在實施例中,切割具有複數個積體電路之半導體晶圓的方法包括在半導體晶圓上形成遮罩,該遮罩包括覆蓋及保護積體電路的膜層。該方法亦包括使用時間控制的雷射劃線製程對該遮罩進行圖案化以提供具有縫隙的圖案化遮罩,而暴露出該半導體晶圓介在該等積體電路之間的區域。該時間控制的雷射劃線製程包括使用雷射束進行劃線,該雷射束具有一種分佈模式(profile),該分佈模式包括前導的飛秒部分及尾部的較低強度且較高通量部分。該方法亦包括透過該圖案化遮罩中的該等縫隙以電漿蝕刻半導體晶圓來切割該等積體電路。
在另一實施例中,一種用於切割具有複數個積體電路之半導體晶圓的系統包括工廠介面。雷射劃線設備與該工廠介面連接,且該雷射劃線設備包括雷射,該雷射配置成可提供時間控制的雷射束,該時間控制的雷射束具有一分佈模式,該分佈模式包含飛秒部分及皮秒部分。電漿蝕刻腔室與該工廠介面連接。
在另一實施例中,一種切割具有複數個積體電路之半導體晶圓的方法包括在半導體晶圓上形成遮罩,該遮罩包括覆蓋並保護該等積體電路的層。該方法亦包括使用時間控制的雷射劃線製程對該遮罩進行圖案化以提供具有縫隙的圖案化遮罩,而暴露出該半導體晶圓介在該等積體電路之間的區域。該時間控制的雷射劃線製程包括使用雷射束進行劃線,且該雷射束具有一分佈模式,該分佈模式包括飛秒部分及皮秒部 分。該方法亦包括透過該圖案化遮罩中的該等縫隙以電漿蝕刻半導體晶圓來切割該等積體電路。
100‧‧‧流程圖
102‧‧‧操作步驟
104‧‧‧操作步驟
106‧‧‧操作步驟
108‧‧‧操作步驟
202‧‧‧遮罩
204‧‧‧半導體晶圓/基板
206‧‧‧積體電路
207‧‧‧中間街道
208‧‧‧圖案化遮罩
210‧‧‧縫隙
212‧‧‧溝槽
302A‧‧‧側壁
304A‧‧‧側壁
306A‧‧‧側壁
302B‧‧‧強度形狀
304B‧‧‧強度形狀
306B‧‧‧強度形狀
399‧‧‧關係圖
402‧‧‧操作步驟
404‧‧‧操作步驟
406‧‧‧操作步驟
500A‧‧‧通孔
500B‧‧‧通孔
500C‧‧‧通孔
502A‧‧‧明顯損傷狀態
502B‧‧‧減輕或消除損傷狀態
502C‧‧‧無損傷狀態
600‧‧‧街道區域
602‧‧‧頂部部分
604‧‧‧第一二氧化矽層
606‧‧‧第一蝕刻終止層
608‧‧‧第一低介電常數介電層
610‧‧‧第二蝕刻終止層
612‧‧‧第二低介電常數介電層
614‧‧‧第三蝕刻終止層
616‧‧‧無摻雜的矽玻璃
618‧‧‧第一二氧化矽層
620‧‧‧光阻層
622‧‧‧銅金屬層
702‧‧‧遮罩/遮罩層/光阻層
704‧‧‧元件層
706‧‧‧基板
708‧‧‧晶粒黏貼膜
710‧‧‧背膠
712‧‧‧時間控制雷射燒蝕/劃線製程
714‧‧‧溝槽
716‧‧‧穿矽電漿深蝕刻製程
800‧‧‧製程工具
802‧‧‧工廠介面
804‧‧‧裝載鎖定腔室
806‧‧‧群集工具
808‧‧‧蝕刻腔室
810‧‧‧雷射劃線設備
812‧‧‧沈積腔室
814‧‧‧濕式/乾式站
900‧‧‧電腦系統
902‧‧‧處理器
904‧‧‧主記憶體
906‧‧‧靜態記憶體
908‧‧‧網路介面裝置
910‧‧‧視訊顯示單元
912‧‧‧文字數字輸入裝置
914‧‧‧游標控制裝置
916‧‧‧訊號產生裝置
918‧‧‧輔助記憶體
920‧‧‧網路
922‧‧‧軟體
926‧‧‧處理邏輯
930‧‧‧匯流排
932‧‧‧機器可存取之存儲媒體
第1圖為根據本發明實施例的流程圖,該流程圖示出切割含有複數個積體電路之半導體晶圓之方法中的操作步驟。
第2A圖圖示根據本發明實施例進行切割半導體晶圓之方法的期間,在對應於第1圖流程圖中之操作步驟102時,該含有複數個積體電路之半導體晶圓的剖面圖。
第2B圖圖示根據本發明實施例進行切割半導體晶圓之方法的期間,在對應於第1圖流程圖中之操作步驟104時,該包含複數個積體電路之半導體晶圓的剖面圖。
第2C圖圖示根據本發明實施例進行切割半導體晶圓之方法的期間,在對應於第1圖流程圖中之操作步驟108時,該包含複數個積體電路之半導體晶圓的剖面圖。
第3A圖圖示根據本發明實施例使用飛秒雷射、皮秒雷射及時間控制雷射劃線後之矽基板側壁的斜角剖面圖。
第3B圖為根據本發明實施例圖示飛秒雷射、皮秒雷射及時間控制雷射的強度形狀。
第3C圖為根據本發明實施例圖示時間控制雷射之強度與時間的關係圖。
第4圖為根據本發明實施例之流程圖,該流程圖圖示飛秒雷射振盪器發射初始雷射,之後進入雷射脈衝整形器,及最後用於晶圓劃線製程。
第5圖為根據本發明實施例圖示使用飛秒範圍、皮秒範圍及奈秒範圍之雷射脈衝寬度的效果。
第6圖為根據本發明實施例圖示可用於半導體晶圓或基板之街道區域中的材料堆疊剖面圖。
第7A圖至第7D圖為根據本發明實施例圖示切割半導體晶圓之方法中之各個步驟的剖面圖。
第8圖為根據本發明實施例圖示可進行雷射及電漿切割晶圓或基板之工具佈局的方塊圖。
第9圖為根據本發明實施例圖示圖示示例性電腦系統的方塊圖。
本發明描述切割半導體晶圓的方法,每個晶圓上都具有複數個積體電路。在以下說明內容中,舉出諸多具體細節,例如時間控制的雷射劃線方法及電漿蝕刻條件及材料狀況,藉以徹底了解本發明實施例。所屬技術領域中熟悉該項技藝者將理解無需遵從該等具體細節也可實施本發明實施例。在其他情況下,眾所皆知的技術方面(例如積體電路製造)則不加以詳細描述以免不必要地模糊本發明實施例。再者,應理解,圖中所示的各種實施例是做為示範說明之用且未必按比例繪製。
包含初始雷射劃線及後續電漿蝕刻的混合式晶圓或基板切割製程可用來進行晶粒單體化。雷射劃線製程可用於乾淨地去除遮罩層、有機與無機介電層及元件層。當暴露出晶圓或基板,或當晶圓或基板受到部分蝕刻時,則終止該雷射蝕刻製程。隨後可利用該切割製程的電漿蝕刻部分來蝕穿該晶圓或基板的塊體,例如貫穿塊狀單晶矽以進行晶粒 或晶片單體化或切割。更具體言之,一或更多個實施例是關於雷射時間分佈控制以求改善雷射劃線製程。
在此說明,飛秒雷射是用來對矽(Si)晶圓進行劃線,且最終使用電漿蝕刻製程進行晶粒切割。飛秒雷射的時間及空間分佈決定晶圓表面上的劃線形狀。習知的雷射束具有時間性(temporally)的高斯分佈,該分佈的大部份能量強度集中在具有窄頻寬的陡峭強度區域。此種分佈模式能使用窄雷射脈衝寬度進行銳利切割。因此,使用飛秒級雷射具有藉由產生熱致熔融區(thermally effected melting zone)來縮短物質交互作用時間以對抗熱通量傳播的優點。然而,經過顯微機械加工的表面在劃線壁面上呈現微型波紋輪廓。再者,皮秒雷射產生局部平滑的側壁,但可能造成大凹痕並使表面粗糙度變糟。
根據文中所述的一或更多個實施例,雷射束分佈的時間控制用在皮秒雷射及飛秒雷射上皆可取得優勢。其聯合作用可藉由精確/平滑的雷射機械加工處理而用來改善切割表面輪廓。原則上,是由雷射脈衝分佈模式中之前導部分以飛秒雷射束輪廓帶來陡峭且銳利的邊緣切割作用,加上該雷射脈衝分佈模式中之尾部部分以皮秒雷射束輪廓帶來平滑作用而得到該改善效果。在一此種實施例中,切割表面輪廓對於在晶圓切割工具中進行後續製程操作而言是關鍵所在。在實施例中,利用Si晶圓基板上規律且平滑的劃線區段表面來達到電漿蝕刻製程的均勻一致。如此一來,時間控制的雷射脈衝方案能夠在下一個線上電漿蝕刻操作步驟期間改善晶粒切口並影響到高品質生產力。
在實施例中,實施時間控制的雷射劃線製程以提供一或更多個優點,例如但不限於以下優點:(1)在Si基板上提供遮罩塗層/元件層的精確劃線;(2)能夠控制Si基板上之劃線區段的粗糙度;(3)在一個劃 線製程期間達成多個作用效果;及/或(4)在劃線製程期間對雷射脈衝進行時間控制而可同時達成銳利又平滑的切割結果。在實施例中,可使用時間控制的雷射劃線製程以為後續提供均勻且有效的蝕刻製程。利用雷射劃線製程進行規律而平整的表面切割,能夠實現使用電漿蝕刻進行均勻一致的晶粒切割。因此,一或更多個實施例應用雷射機械加工製程來改善最終切割成品的表面粗糙度。
因此,在本發明的一態樣中,時間控制雷射劃線製程與電漿蝕刻製程的組合可用來將半導體晶圓切割成諸多單個的積體電路。第1圖為根據本發明實施例所做的流程圖100,該流程圖100示出在切割含有複數個積體電路之半導體晶圓之方法中的操作步驟。第2A圖至第2C圖圖示根據本發明實施例進行切割半導體晶圓之方法期間,在對應於流程圖100之操作步驟時,該包含複數個積體電路之半導體晶圓的剖面圖。
參閱流程圖100的操作步驟102並對應第2A圖,在半導體晶圓或基板204上形成遮罩202。積體電路206形成在半導體晶圓204的表面上,且遮罩202是由覆蓋並保護積體電路206的層所組成。遮罩202亦覆蓋著形成在各個積體電路206之間的中間街道207。
根據本發明實施例,形成遮罩202的步驟包括形成一膜層,該膜層例如但不限於,光阻層或I-線圖案化層。舉例而言,聚合物層(例如,光阻層)可由適用於微影製程中的材料所組成。在一實施例中,該光阻層是由正光阻材料所組成,正光阻材料可例如,但不限於,248奈米(nm)光阻、193nm光阻、157nm光阻、極紫外線(EUV)光阻或含有重氮萘醌(diazonaphthoquinone)感光劑的酚樹脂基質。在另一實施例中,該光阻層是由負光阻材料所組成,負光阻材料可例如,但不限於,聚-順-異 戊二烯(poly-cis-isoprene)及聚-肉桂酸乙烯酯(poly-vinyl-cinnamate)。
在另一實施例中,形成遮罩202的步驟包括在電漿沈積製程中沈積形成一層。例如,在一此種實施例中,遮罩202是由電漿沈積的鐵氟龍(Teflon)層或鐵氟龍類似物(CF2聚合物)層所組成。在一具體實施例中,是在含有C4F8氣體的電漿沈積製程中沈積該CF2聚合物層。
在另一實施例中,形成遮罩202的步驟包括形成水溶性遮罩層。在實施例中,該水溶性遮罩層易於溶解在水性介質中。例如,在一實施例中,該水溶性遮罩層是由可溶解在鹼性溶液、酸性溶液或去離子水之其中一或更多種溶液中的材料所組成。在實施例中,當該水溶性遮罩層暴露在加熱製程中時,例如在約攝氏50度至160度的範圍間加熱時,該水溶性遮罩層維持其水溶性。例如,在一實施例中,該水溶性遮罩層暴露在雷射與電漿蝕刻切割製程中所使用的腔室條件下之後,該水溶性遮罩層仍可溶於水性溶液中。在一實施例中,該水溶性遮罩層是例如,但不限於,由聚乙烯醇、聚丙烯酸、葡聚糖、聚甲基丙烯酸、聚伸乙亞胺(polyethylene imine)或聚環氧乙烷所組成。在具體實施例中,該水溶性遮罩層在水溶液中具有範圍在約每分鐘1微米至15微米間的蝕刻速度,更明確言之,具有約每分鐘1.3微米的蝕刻速度。
在另一實施例中,形成遮罩202的步驟包括形成UV-固化遮罩層。在實施例中,該遮罩層具有UV光敏感性,UV光可降低該UV-固化層至少約80%的黏性。在一此種實施例中,該UV層是由聚氯乙烯或丙烯酸系材料所組成。在實施例中,該UV-固化層是由具有黏性的一種材料或多種材料堆疊所組成,且當該(等)材料暴露於UV光時,黏性會減 弱。在實施例中,該UV-固化黏膜對約365nm的UV光敏感。在一此種實施例中,此敏感性讓使用LED光進行固化得以實現。
在實施例中,半導體晶圓或基板204是由適合承受製造製程並可在上方適當配置半導體處理層的材料所組成。例如,在一實施例中,半導體晶圓或基板204是由以IV族元素為基礎的材料所組成,該材料例如,但不限於,結晶矽、鍺或矽/鍺。在具體實施例中,提供半導體晶圓204包括提供單晶矽基板。在特定實施例中,單晶矽基板摻有雜原子。在另一實施例中,半導體晶圓或基板204是由III族~V族材料所組成,例如,製造發光二極體(LED)中所用的III族~V族材料基板。
在實施例中,半導體晶圓或基板204上或內部配置有半導體元件陣列以作為積體電路206的一部分。此種半導體元件的實例包括,但不限於,製造在矽基板中且埋於介電層內的記憶元件或互補-金屬-氧化物-半導體(CMOS)電晶體。可在該等元件或電晶體上形成複數個金屬互連線,且該複數個金屬互連線周圍為介電層,及該複數個金屬互連線可用於電性連接該等元件或電晶體以形成積體電路206。形成該等街道207的材料可能與該些用來形成積體電路206的材料相似或相同。例如,街道207可由介電材料層、半導體材料層及金屬層所組成。在一實施例中,該等街道207之中的一或更多個街道包含測試元件,該等測試元件類似於積體電路206的實際元件。
參閱流程圖100的操作步驟104且對應第2B圖,使用時間控制的雷射劃線製程對遮罩202進行圖案化以提供具有縫隙210的圖案化遮罩208,暴露出該半導體晶圓或基板204介在該等積體電路206之間的區域。如此,使用該雷射劃線製程來去除原本形成在該等積體電路206之間的街道207之材料。根據本發明實施例,使用時間控制的雷射劃線製 程對遮罩202進行圖案化的步驟包括形成溝槽212,該等溝槽212部分深入該半導體晶圓204介在該等積體電路206之間的區域中,如第2B圖中所示者。
根據本發明實施例,時間控制的雷射劃線製程包括使用雷射束進行劃線,該雷射束具有一種分佈模式,該分佈模式包括前導的飛秒部分及尾部的較低強度且較高通量部分。在一此種實施例中,該尾部的較低強度且較高通量部分是第二飛秒部分,且該第二飛秒部分比該前導的飛秒部分長。例如,在一具體實施例中,該前導的飛秒部分大約在10飛秒至300飛秒的範圍間,同時該尾部部分大約在300飛秒至999飛秒的範圍間。在另一實施例中,該尾部的較低強度且較高通量部分為皮秒部分。
在一實例中,第3A圖圖示根據本發明實施例使用飛秒雷射(側壁302A)、皮秒雷射(側壁304A)及時間控制雷射(側壁306A)劃線後之矽基板側壁的斜角剖面圖。第3B圖為根據本發明實施例圖示飛秒雷射(強度形狀302B)、皮秒雷射(強度形狀304B)及時間控制雷射(強度形狀306B)的強度形狀。
第3C圖為根據本發明實施例圖示時間控制雷射之強度與時間的關係圖399。參閱關係圖399,在實施例中,使用時間控制雷射包括使用較高峰值/強度的飛秒前導部分來進行離子化以增進材料中的吸收作用,及使用較高脈衝能量/通量(但較低峰值/強度)的尾部部分來提高材料去除/燒蝕速度。
在實施例中,使用飛秒級雷射作為時間控制雷射劃線製程的來源。例如,在實施例中,使用具有可見光譜加紫外線(UV)及紅外線(IR)範圍(總合為寬頻光譜)波長的雷射來提供飛秒級雷射,即,具有飛秒 級(10-15秒)脈衝寬度的雷射。隨後使該飛秒級雷射通過雷射脈衝整形器以提供如上述般具有飛秒部分及皮秒部分之分佈模式的雷射束。在一實施例中,燒蝕作用(ablation)並非(或並非主要)取決於波長,故燒蝕作用適用於複合式膜層,例如適用於遮罩202的膜層、街道207的膜層及可能適用於半導體晶圓或基板204之某部分的膜層。在示例性實施例中,第4圖為流程圖,該流程圖圖示在操作步驟402中,飛秒雷射振盪器發射初始雷射。在操作步驟404,使操作步驟402所產生的飛秒雷射通過雷射脈衝整形器。在操作步驟406,最後將具有已整形之雷射脈衝的雷射束用於晶圓劃線製程中。
在實施例中,再次參閱第3A圖、第3B圖、第3C圖及第4圖,雷射束分佈模式的前導飛秒部分具有低通量(即,低脈衝能量,其為在該脈衝時間分佈輪廓下方的區域)但具有足夠高的強度/峰值而可引發該難以燒蝕之材料的離子化作用。該尾部的脈衝部分具有較低強度/峰值但具有較高通量/脈衝能量以用來提高燒蝕速度。因此,在實施例中,該分佈模式可形容成具有高強度低通量的飛秒前導脈衝(例如,因為脈衝較短,故通量低但仍可提供高強度)。該尾部且較長的飛秒或皮秒部分則為強度較低但通量較高(例如,該脈衝分佈輪廓下方的區域代表各部分的脈衝能量,這可解釋成對於指定光斑尺寸而言具有高通量。在一此種實施例中,該飛秒前導部分具有的峰值/強度高於該較長之飛秒或皮秒尾部的峰值/強度。在實施例中,該較高強度的飛秒前導部分會先使材料離子化,使得該材料較易吸收而有助於進行低強度但較高通量的尾部部分燒蝕作用。
第5圖為根據本發明實施例圖示使用飛秒範圍、皮秒範圍及奈秒範圍之雷射脈衝寬度的效果。參閱第5圖,相較於較長的脈衝寬度而 言(例如,使用奈秒處理的通孔500A呈現明顯損傷狀態502A),藉著使用可提供飛秒範圍雷射及皮秒範圍雷射的雷射束分佈模式,可減輕或消除熱損傷的問題(例如,使用飛秒處理的通孔500C可使損傷減小到無損傷狀態502C)。如第5圖所示,在形成通孔500C期間,可能因缺少低的能量再耦合作用(如在500B/502B的皮秒級雷射燒蝕中所見般)或熱平衡(如在奈秒級雷射燒蝕中所見般)而得以減輕或消除損傷。
雷射參數的選擇(例如,光束分佈模式)是建立成功雷射劃線及切割製程的關鍵,而成功的雷射劃線及切割製程可減少崩缺、微裂紋及脫層,而可達成乾淨的雷射劃線切口。雷射劃線切口越乾淨,用來進行最終晶粒切割的蝕刻製程會越平滑順暢。在半導體元件晶圓中,通常在晶圓上會配置許多不同厚度且由不同材料種類(例如,導體、絕緣體、半導體)所形成的功能性膜層。此等材料可包括,但不限於,有機材料(例如,聚合物)、金屬或無機介電質(例如,二氧化矽及氮化矽)。
介於配置在晶圓或基板上之各個積體電路之間的街道可包含與積體電路本身相似或相同的膜層。例如,第6圖為根據本發明實施例圖示可用於半導體晶圓或基板之街道區域中的材料堆疊剖面圖。
參閱第6圖,街道區域600包括矽基板的頂部部分602、第一二氧化矽層604、第一蝕刻終止層606、第一低介電常數介電層608(例如,例如,介電層608的介電常數小於二氧化矽的介電常數4.0)、第二蝕刻終止層610、第二低介電常數介電層612、第三蝕刻終止層614、無摻雜的矽玻璃(USG)層616、第二二氧化矽層618及光阻層620,且圖示出該等層的相對厚度。銅金屬層622配置在第一蝕刻終止層606與第三蝕刻終止層614之間且貫穿第二蝕刻終止層610。在具體實施例中,第一蝕刻終止層606、第二蝕刻終止層610及第三蝕刻終止層614是由氮化矽所 形成,同時,低介電常數介電層608及低介電常數介電層612是由摻雜碳的氧化矽材料所形成。
在習知的雷射照射(例如,奈秒級照射)下,依據光吸收作用及燒蝕機制而定,街道600的該等材料行為表現可能相當不同。例如,在一般條件下,所有市場上可取得的雷射波長皆能實質穿透介電層(例如,二氧化矽)。相較之下,金屬、有機材料(例如,低介電常數材料)及矽極容易與光子耦合,對於奈秒級雷射照射的反應尤為明顯。在實施例中,使用時間控制的劃線製程先燒蝕二氧化矽層,隨後燒蝕低介電常數材料層及銅層,藉以對二氧化矽層、低介電常數材料層及銅層進行圖案化。
該劃線製程可僅進行單趟(single path),或進行多趟,但在實施例中,該劃線製程較佳進行1趟至2趟。在一實施例中,該工件中的劃線深度約在5微米至50微米深的範圍間,較佳約在10微米至20微米深的範圍間。在實施例中,在元件/矽之交界處測得所產生的雷射束切口寬度(kerf width)約在2微米至15微米的範圍間,但在矽晶圓劃線/切割製程中,該雷射束的切口寬度較佳約在6微米至10微米的範圍間。
雷射參數可加以選擇以帶來益處和優點,例如提供足夠高的雷射強度以達到使無機介電質(例如,二氧化矽)離子化並使在直接燒蝕無機介電層之前因下方層損傷所造成的脫層和崩缺情形減至最少。又,參數可經過選擇以提供在工業應用上有意義的製程產量且具有精確控制的燒蝕寬度(例如,切口寬度)及深度。在實施例中,時間控制適用於提供該等優點。
現參閱流程圖100的操作步驟106,進行遮罩開孔後的中間清洗步驟。在實施例中,該遮罩開孔後的清洗步驟為電漿式清洗製程。在 第一實例中,如以下所述般,該電漿式清洗製程對於自該等縫隙210中露出基板204的區域具有反應性。在反應性電漿式清洗製程的例子中,由於反應性電漿式清洗步驟對基板204而言至少某種程度上有如蝕刻劑,因此該清洗製程本身可能在基板204中形成溝槽212或使溝槽212擴大。在第二個不同的實例中,亦如以下所述般,該電漿式清洗製程不會與該等縫隙210中所露出的基板204之區域發生反應。
根據第一實施例,電漿式清洗製程對於基板204的暴露區域具有反應性,因此在該清洗製程期間,該等暴露區域會部分受到蝕刻。在一此種實施例中,Ar或其他不反應性氣體(或其混合物)混合SF6以用於進行高偏壓電漿處理來清潔劃線開口。在高偏壓功率下使用Ar加SF6的混合氣體進行電漿處理來轟擊遮罩開口區域可清潔該等遮罩開口區域。在該反應性突破(breakthrough)製程中,來自Ar及SF6兩者的物理轟擊及加上SF6及F離子所造成的化學蝕刻作用有助於清潔遮罩開口區域。該方法可適用於光阻或電漿沈積鐵氟龍(Teflon)遮罩202,突破處理會造成遮罩厚度相當均勻地縮減及溫和的Si蝕刻作用。然而,此種突破蝕刻製程對於水溶性遮罩材料而言可能不是最適合的製程。
根據第二實施例,電漿式清洗製程不會與基板204的暴露區域發生反應,因此在該清洗製程期間,該等暴露區域不會受到蝕刻或僅受到可忽略不計的蝕刻。在一此實施例中,僅使用不反應性氣體電漿清洗。例如,使用Ar或其他不反應性氣體(或其混合物)進行高偏壓電漿處理以進行遮罩壓縮(mask condensation)及用來清洗劃線開口。該方法可適用於水溶性遮罩或用於較薄的電漿沈積鐵氟龍202。在另一個此種實施例中,使用各自獨立的遮罩凝結步驟及劃線溝槽清洗步驟,例如先進行Ar或不反應氣體(或其混合物)高偏壓電漿處理以用來進行遮罩壓 縮,及之後進行雷射劃線溝槽的Ar+SF6電漿清洗。此實施例可能適用在當遮罩材料太厚而導致Ar-清洗無法充分進行溝槽清洗的情況中。對於較薄遮罩的清洗效率提高,但遮罩蝕刻速度則大幅降低,且在後續的矽深蝕刻製程中幾乎沒有耗損遮罩。在又另一個此種實施例中,進行三步驟式清洗:(a)用來進行遮罩壓縮的Ar或不反應氣體(或其混合物)高偏壓電漿處理;(b)雷射劃線溝槽的Ar+SF6高偏壓電漿清洗;及(c)用來進行遮罩壓縮的Ar或不反應氣體(或其混合物)高偏壓電漿處理。根據本發明的另一實施例,電漿清洗的操作步驟包括先使用反應性電漿清洗處理,例如操作步驟106之第一態樣中所描述者。如參照操作步驟106之第二態樣所描述般,先進行該反應性電漿清洗處理,隨後進行不反應性電漿清洗處理。
參閱流程圖100的操作步驟108及對應的第2C圖,透過該圖案化遮罩208中的該等縫隙210來蝕刻半導體晶圓204以切割該等積體電路206。根據本發明實施例,蝕刻半導體晶圓204的步驟包括蝕刻該等最初使用時間控制雷射劃線製程所形成的溝槽212以最終完全蝕刻貫穿半導體晶圓204,如第2C圖所示。
在實施例中,蝕刻半導體204的步驟包括使用電漿蝕刻製程。在一實施例中,使用矽穿孔型(through-silicon via type)的蝕刻製程。例如,在具體實施例中,半導體晶圓204之材料的蝕刻速度大於每分鐘25微米。超高密度電漿源可用於該晶粒切割製程中的電漿蝕刻部分。適用於進行此種電漿蝕刻製程的製程腔室實例是Applied Centura® SilviaTM蝕刻系統(該系統可購自位在美國加州桑尼維爾市的應用材料公司)。該Applied Centura® SilviaTM蝕刻系統結合了電容射頻(RF)耦合與感應射頻耦合,電容射頻(RF)耦合與感應射頻耦合之結合所提供的 離子密度及離子能量獨立控制遠勝於單獨使用電容耦合(甚至利用磁力提升來加以改善後)所能做到的控制。此結合能使該離子密度與該離子能量有效地分拆開來,而在無需使用可能具有損害性之高直流(DC)偏壓位準的情況下得以獲得相對高密度的電漿(甚至是在極低壓力下亦然)。如此可得到格外寬廣的製程容許範圍。然而也可使用任何能夠蝕刻矽的電漿蝕刻腔室。在示例性的實施例中,使用矽深蝕刻製程以比約40%之習知矽蝕刻速度要大的蝕刻速度來蝕刻單晶矽基板或晶圓204,同時維持實質精確的輪廓控制及實質上無扇貝扭曲(scallop-free)的側壁。在具體實施例中使用矽穿孔型的蝕刻製程。該蝕刻製程是以反應性氣體所形成的電漿為基礎,該反應性氣體通常是氟系氣體,例如SF6、C4F8、CHF3、XeF2或任何能夠以相對快之蝕刻速度來蝕刻矽的其他反應物氣體。在實施例中,如第2C圖所示,在進行該切割製程之後,去除該遮罩層208。
在另一實施例中,配合第2C圖所描述的電漿蝕刻操作步驟採用習知的博式(Bosch-type)沈積/蝕刻/沈積製程來蝕穿該基板204。一般而言,博式製程是由三個子操作步驟所組成:沈積、方向性轟擊蝕刻及等向性化學蝕刻,且重複運行多回合(循環)的博式製程,直到蝕穿矽。然而,由於使用博式製程,側壁表面呈現粗糙的扇貝狀結構。這是由於雷射劃線製程所產生的開放式溝槽比微影定義蝕刻製程所得到的溝槽還要粗糙所造成的特殊結果。此粗糙的晶粒邊緣導致晶粒破裂強度比預期要低。此外,博式製程中的沈積子步驟生成富含氟的鐵氟龍型有機膜以保護該已經過蝕刻的側壁,而當蝕刻前線前進時,並不會從側壁上去除該有機膜(通常只會定期去除非等向性蝕刻溝槽底部上的此類聚合物)。因此,在經過非等向性博式電漿蝕刻操作步驟之後,該等積體電 路處於已單體化的形式。隨後,在實施例中,實施等向性的化學濕蝕刻或電漿蝕刻,藉著溫和地從側壁上蝕除薄薄一層的基板(例如,矽)以使側壁變得平滑。在實施例中,該蝕刻步驟的等向性部分是基於用NF3與CF4之組合物所形成的電漿作為蝕刻劑來進行側壁平滑處理。並且使用較高的偏壓功率,例如1000瓦。在實施例中,使用由NF3與CF4之組合物所形成之電漿作為蝕刻劑以使側壁平滑的優點在於具有較低的等向蝕刻速度(~0.15微米/分鐘),因此該平滑處理更易受控制。施加該高偏壓功率來達到相對高的方向性蝕刻速度,藉以蝕刻掉側壁上的脊線或凸緣。
因此,再次參閱流程圖100及第2A圖至第2C圖,可使用時間控制劃線製程初步燒蝕,藉以燒穿遮罩層、燒穿晶圓街道(包括金屬層)並部分燒蝕至矽基板中來進行晶圓切割。隨後例用後續的穿矽電漿深蝕刻製程來完成晶粒切割。以下根據本發明之實施例,配合第7A圖至第7D圖來說明可進行切割的材料堆疊之具體實例。
參閱第7A圖,可用於混合式雷射燒蝕及電漿蝕刻切割方法中的材料堆疊包括遮罩層702、元件層704及基板706。該遮罩層、元件層及基板配置在晶粒黏貼膜702上,且該晶粒黏貼膜貼於背膠710。在實施例中,遮罩層702是水溶性層,例如以上在遮罩202相關描述內容中所述的水溶性層。元件層704包括配置在一或更多個金屬層(例如,銅層)上方的無機介電層(例如,二氧化矽)及一或更多個低介電常數介電層(例如,摻雜碳的氧化物層)。元件層704亦包括配置在積體電路之間的街道,該等街道包含與該等積體電路相同或相似的膜層。基板706為塊狀單晶矽基板。
在實施例中,將塊狀單晶矽基板706貼於晶粒黏貼膜708之前,先從該塊狀單晶矽基板706的背側使單晶矽基板706薄化。可使用背側研磨製程來進行該薄化步驟。在一實施例中,塊狀單晶矽基板706經薄化而達到範圍在約50微米至100微米的厚度。需重點強調的是,在實施例中,是在進行雷射燒蝕及電漿蝕刻切割製程之前,先進行該薄化步驟。在實施例中,光阻層702具有約5微米的厚度,及元件層704的厚度在約2微米至3微米的範圍間。在實施例中,晶粒黏貼膜708(或任何能夠使該已薄化或薄的晶圓或基板與背膠710接合的適當替代品)具有約20微米的厚度。
參閱第7B圖,使用時間控制雷射劃線製程712對遮罩702、元件層704及一部分的基板706進行圖案化,藉以在基板706中形成溝槽714。參閱第7C圖,利用穿矽電漿深蝕刻製程(through-silicon deep plasma etch process)716以向下擴大溝槽714至該晶粒黏貼膜708,而暴露出該晶粒黏貼膜708的頂部並切割該矽基板706。在進行穿矽電漿深蝕刻製程716期間,利用遮罩層702保護該元件層704。
參閱第7D圖,該切割製程可進一步包括對該晶粒黏貼膜708進行圖案化,以暴露出該背膠710的頂部並切割該晶粒黏貼膜708。在實施例中,是利用雷射製程或蝕刻製程來切割晶粒黏貼膜。進一步實施例可包括隨後從背膠710上取下該基板706的已切開部分(例如,個別的積體電路)。在一實施例中,已切開的晶粒黏貼膜708保留在該基板706之已切開部分的背側上。其他實施例亦包括去除該元件層704上的遮罩層702。於替代實施例中,在基板706薄度小於約50微米的情況中,使用時間控制雷射燒蝕製程712便可完全切割基板706,而無需使用附加的電漿製程。
可將單一個製程工具配置成用來進行混合式雷射串列(其包含時間控制雷射燒蝕製程及電漿蝕刻切割製程)中的多個操作步驟或所有操作步驟。例如,第8圖為根據本發明實施例圖示用來進行雷射與電漿切割晶圓或基板的工具佈局方塊圖。
參閱第8圖,製程工具800包含工廠介面802(FI),且工廠介面802連接有複數個裝載鎖定腔室804。群集工具806與工廠介面802連接。群集工具806包含一或更多個電漿蝕刻腔室,例如電漿蝕刻腔室808。雷射劃線設備810亦與工廠介面802連接。如第8圖所示,在一實施例中,製程工具800的總佔地面積為約3500毫米(3.5公尺)乘以約3800毫米(3.8公尺)。
在實施例中,雷射劃線設備810配置有雷射,該雷射可提供時間控制的雷射束,且該雷射束具有包含飛秒部分及皮秒部分的分佈模式。在一此種實施例中,該雷射是配置用來提供具有以前導飛秒部分及尾部皮秒部分為基礎之分佈模式的雷射束。在一實施例中,該雷射是配置用來提供具有以較高強度飛秒部分及較低強度皮秒部分為基礎之分佈模式的雷射束。在一實施例中,該雷射是配置用來提供具有以較高強度之前導飛秒部分及較低強度之尾端皮秒部分為基礎之分佈模式的雷射束。在實施例中,該雷射劃線設備包含飛秒雷射振盪器及雷射脈衝整形器。在實施例中,該雷射適用於進行混合式雷射及蝕刻切割製程中的雷射燒蝕部分,例如以上所述的雷射燒蝕製程。在一實施例中,雷射劃線設備810中亦可包含可移動平台,該可移動平台是配置用以相對於該雷射來移動晶圓或基板(或,晶圓或基板的載具)。在具體實施例中,該雷射亦可移動。如第8圖所示,在一實施例中,雷射劃線設備810的總佔地面積可為約2240毫米乘以約1270毫米。
在實施例中,該一或更多個電漿蝕刻腔室808是配置用於透過圖案化遮罩中的該等縫隙來蝕刻晶圓或基板以切割複數個積體電路。在一此種實施例中,該一或更多個電漿蝕刻腔室808是配置用來進行矽深蝕刻製程。在具體實施例中,該一或更多個電漿蝕刻腔室808為購自位在美國加州桑尼維爾市(Sunnyvale,CA,USA)之應用材料公司的Applied Centura® SilviaTM蝕刻系統。該蝕刻腔室可特別設計成可用來進行矽深蝕刻以用於切割位在單晶矽基板或晶圓上或位在單晶矽基板或晶圓內的積體電路。在實施例中,電漿蝕刻腔室808中包含高密度電漿源以有助於提供高的矽蝕刻速度。在實施例中,群集工具806為製程工具800的一部分,群集工具806中包含超過一個的蝕刻腔室而能使該單體化或切割製程達到高製造產量。
工廠介面802可為介在群集工具806與具有雷射劃線設備810之外部製造設施之間的適當大氣端口。工廠介面802可包括具有手臂或刀刃的機器人以用於將晶圓(或晶圓載具)從儲存單元(例如,前開式晶圓盒)傳送至群集工具806或雷射劃線設備810之任意一者或兩者中。
群集工具806可包括其他適用於進行切割方法中之功能的腔室。例如,在一實施例中包含沈積腔室812,來取代附加的蝕刻腔室。沈積腔室812可配置用來在進行晶圓或基板的雷射劃線之前,先在元件層或基板上或上方沈積遮罩。在一此種實施例中,沈積腔室812適用於沈積光阻層。在其他實施例中可包含濕式/乾式站814,來取代附加的蝕刻腔室。該濕式/乾式站可適合在基板或晶圓的雷射劃線與電漿蝕刻切割製程之後,用來清洗殘留物及碎片或用來去除遮罩。在實施例中亦可包括測量站以作為製程工具800的其中一部件。
可採用電腦程式產品或軟體形式來提供本發明實施例,該電腦程式產品或軟體可包括儲存有指令的機器可讀取之媒體,可使用該等指令來編輯電腦系統(或其他電子裝置)以進行根據本發明實施例所做之製程。在一實施例中,該電腦系統與參照第8圖所描述的製程工具800連接。機器可讀取之媒體包括任何以機器(例如,電腦)可讀形式來儲存或傳遞資訊的機構。例如,機器可讀取之媒體(例如,電腦可讀取之媒體)包括機器(例如,電腦)可讀取之存儲媒體(例如,唯獨記憶體(ROM)、隨機存取記憶體(RAM)、磁碟存儲媒體、光學存儲媒體、快閃記憶元件,等等)、機器(例如,電腦)可讀取之傳遞媒體(電子、光學、聲音或其他形式的傳播訊號,例如,紅外線訊號、數位訊號,等等),等等。
第9圖圖示以電腦系統900之示範形式呈現的機器示圖,在電腦系統900中可執行一組指令以使該機器進行文中所述方法中的任意一或更多種方法。在替代實施例中,該機器可連接(網路連線)至區域網路(LAN)、內部網路、外部網路或其他網際網路中的其他機器。該機器可在客戶-伺服器網路環境中以伺服器或客戶端機器的容量運作,或在同儕(分散式)網路環境中作為對等機。該機器可為個人電腦(PC)、平板電腦、機上盒(STB)、個人數位助理(PDA)、行動電話、網頁設備(web appliance)、伺服器、網路路由器、切換器或橋接器,或任何能夠(連續或不連續)執行指令集以指定機器將採取之行動的機器。此外,雖然圖中僅示出單個機器,但「機器」一詞亦應視為包括由複數個機器(例如,電腦)所形成的任意集合,該等機器可個別或聯合執行一組或複數組指令以進行文中所述方法其中的任一或更多種方法。
示例性的電腦系統900包括處理器902、主記憶體904(例如,唯讀記憶體(ROM)、快閃記憶體、動態隨機存取記憶體(DRAM,例如, 同步動態隨機存取記憶體(SDRAM)或Rambus DRAM,等等)、靜態記憶體906(例如,快閃記憶體、靜態隨機存取記憶體(SRAM),等等)及輔助記憶體918(例如,數據存儲裝置),該等元件透過匯流排930互相通訊。
處理器902代表一或更多個通用處理裝置,例如,微處理器、中央處理單元或諸如此類者。更明確言之,處理器902可為複雜指令集計算(CISC)微處理器、精簡指令集計算(RISC)微處理器、極長指令字(VLIW)微處理器、用於實行其他指令集的處理器或用來實施多種指令集之組合的處理器。處理器902亦可為一或更多個特用處理裝置,例如特定應用積體電路(ASIC)、現場可程式化閘陣列(FPGA)、數位訊號處理器(DSP)、網路處理器或諸如此類者。處理器902配置成可執行處理邏輯926以用於進行文中所述的操作步驟。
電腦系統900可進一步包括網路介面裝置908。電腦系統900亦可包括視訊顯示單元910(例如,液晶顯示器(LCD)、發光二極體顯示器(LED)或陰極射線管(CRT))、文字數字輸入裝置912(例如,鍵盤)、游標控制裝置914(例如,滑鼠)及訊號產生裝置916(例如,揚聲器)。
輔助記憶體918可包括機器可存取之存儲媒體(或更明確言之為電腦可讀取之存儲媒體)932,在機器可存取之存儲媒體932上儲存一或更多組指令(例如,軟體922)以具體實現本發明所述方法或功能之其中任意一或更多種方法或功能。利用電腦系統900執行軟體922期間,軟體922亦可完全或至少部分地駐留在主記憶體904內及/或駐留在處理器902內,主記憶體904及處理器902亦構成機器可讀取之存儲媒體。可進一步透過網路介面裝置908在網路920上傳送或接收軟體922。
雖然示例性實施例中示出該機器可存取之存儲媒體932是單個媒體,但「機器可讀取之存儲媒體」一詞應視為包括單個媒體或複數 個媒體(例如,集中式或分散式資料庫,及/或關聯式的快取記憶體或伺服器),該單個媒體或複數個媒體中儲存了該一或更多組指令。「機器可讀取之存儲媒體」一詞亦應視為包括任何能夠儲存或編碼指令集的媒體以使機器執行指令而令該機器進行本發明方法中的任意一或更多種方法。因此,「機器可讀取之存儲媒體」一詞應視為包括,但不限於,固態記憶體以及光學及磁性媒體。
根據本發明實施例,機器可存取之存儲媒體上儲存有指令,該等指令可使資料處理系統進行切割具有複數個積體電路之半導體晶圓的方法。該方法包括在該半導體晶圓上形成遮罩,該遮罩是由覆蓋並保護該等積體電路的膜層所形成。隨後使用時間控制的雷射劃線製程對該遮罩進行圖案化以提供具有縫隙的圖案化遮罩,暴露出該半導體晶圓介在該等積體電路之間的區域。該時間控制的雷射劃線製程包括使用雷射束進行劃線,該雷射束具有一分佈模式,該分佈模式具有前導的飛秒部分及尾部的較低強度且較高通量部分。隨後透過該圖案化遮罩中的該等縫隙以電漿蝕刻該半導體晶圓來切割該等積體電路。
因此,本發明已揭示使用時間控制雷射劃線製程及電漿蝕刻的混合式晶圓切割方法。
100‧‧‧流程圖
102‧‧‧操作步驟
104‧‧‧操作步驟
106‧‧‧操作步驟
108‧‧‧操作步驟

Claims (20)

  1. 一種切割一半導體晶圓的方法,其中該半導體晶圓包含複數個積體電路,該方法包括以下步驟:在該半導體晶圓上形成一遮罩,該遮罩包括一層,該層覆蓋並保護該等積體電路;使用一時間控制的雷射劃線製程對該遮罩進行圖案化以提供一具有縫隙的圖案化遮罩,暴露出該半導體晶圓介在該等積體電路之間的區域,其中該時間控制的雷射劃線製程包括使用一雷射束進行劃線,該雷射束具有一分佈模式,該分佈模式包括:一前導的飛秒部分及一尾部的較低強度且較高通量部分;及透過該圖案化遮罩中的該等縫隙以電漿蝕刻該半導體晶圓來切割該等積體電路。
  2. 如請求項1所述之方法,其中該尾部的較低強度且較高通量部分是一第二飛秒部分,且該第二飛秒部分比該前導的飛秒部分長。
  3. 如請求項1所述之方法,其中該尾部的較低強度且較高通量部分是一皮秒部分。
  4. 如請求項1所述之方法,其中使用該雷射劃線製程對該遮罩進行圖案化的步驟包括在該半導體晶圓介於該等積體電路之間的該等區域內形成溝槽,及其中電漿蝕刻該半導體晶圓的步驟包括擴大該等溝槽以形成對應的溝槽擴大部分。
  5. 如請求項4所述之方法,其中該等溝槽各自具有一寬度,及其中該等對應的溝槽擴大部分各自具有該寬度。
  6. 如請求項1所述之方法,其中在該半導體晶圓上形成該遮罩的步驟包括形成一水溶性遮罩層。
  7. 如請求項1所述之方法,進一步包括:在使用該時間控制的雷射劃線製程對該遮罩進行圖案化之後及在透過該等縫隙以電漿蝕刻該半導體晶圓之前,使用一電漿製程清洗該半導體晶圓的該等暴露區域。
  8. 一種用於切割一半導體晶圓的系統,其中該半導體晶圓包含複數個積體電路,該系統包括:一工廠介面;一雷射劃線設備,該雷射劃線設備與該工廠介面連接,且該雷射劃線設備包括一雷射,該雷射是配置用來提供一時間控制的雷射束,該時間控制的雷射束具有一分佈模式,該分佈模式包括一飛秒部分及一皮秒部分;及一電漿蝕刻腔室,該電漿蝕刻腔室與該工廠介面連接。
  9. 如請求項8所述之系統,其中該雷射是配置用來提供具有該分佈模式的該雷射束,且該分佈模式包括一前導的飛秒部分及一尾部的皮秒部分。
  10. 如請求項8所述之系統,其中該雷射是配置用來提供具有該分佈模式的該雷射束,且該分佈模式包括一較高強度的飛秒部分及一較低強度的皮秒部分。
  11. 如請求項8所述之系統,其中該雷射是配置用來提供具有該分佈模式的該雷射束,且該分佈模式包括一前導的較高強度飛秒部分及一尾部的較低強度皮秒部分。
  12. 如請求項8所述之系統,其中該雷射劃線設備包括一飛秒雷射振盪器及一雷射脈衝整形器。
  13. 一種切割一半導體晶圓的方法,其中該半導體晶圓包含複 數個積體電路,該方法包括以下步驟:在該半導體晶圓上形成一遮罩,該遮罩包括一層,該層覆蓋並保護該等積體電路;使用一時間控制的雷射劃線製程對該遮罩進行圖案化以提供一具有縫隙的圖案化遮罩,暴露出該半導體晶圓介在該等積體電路之間的區域,其中該時間控制的雷射劃線製程包括使用一雷射束進行劃線,該雷射束具有一分佈模式,該分佈模式包括一飛秒部分及一皮秒部分;及透過該圖案化遮罩中的該等縫隙以電漿蝕刻該半導體晶圓來切割該等積體電路。
  14. 如請求項13所述之方法,其中使用具有該分佈模式之該雷射束進行劃線的步驟包括:使用一雷射束進行劃線,且該雷射束具有一前導的飛秒雷射部分及一尾部的皮秒部分。
  15. 如請求項14所述之方法,其中該尾部的皮秒部分是一尾部的較低密度且較高通量部分。
  16. 如請求項13所述之方法,其中此用該雷射劃線製程對該遮罩進行圖案化的步驟包括在該半導體晶圓介於等積體電路之間的該等區域內形成溝槽,及其中電漿蝕刻該半導體晶圓的步驟包括擴大該等溝槽以形成對應的溝槽擴大部分。
  17. 如請求項16所述之方法,其中該等溝槽各自具有一寬度,及其中該等對應的溝槽擴大部分各自具有該寬度。
  18. 如請求項13所述之方法,其中在該半導體晶圓上形成該遮罩的步驟包括形成一水溶性遮罩層。
  19. 如請求項18所述之方法,進一步包括以下步驟: 在電漿蝕刻該半導體晶圓之後,使用一水溶液去除該水溶性遮罩層。
  20. 如請求項13所述之方法,進一步包括以下步驟:在使用該時間控制的雷射劃線製程對該遮罩進行圖案化之後及在透過該等縫隙以電漿蝕刻該半導體晶圓之前,使用一電漿製程清洗該半導體晶圓的該等暴露區域。
TW104106347A 2014-02-27 2015-02-26 使用時間控制的雷射劃線製程及電漿蝕刻之混合式晶圓切割方法與系統 TWI642509B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201461945415P 2014-02-27 2014-02-27
US61/945,415 2014-02-27
US14/265,139 2014-04-29
US14/265,139 US20150243559A1 (en) 2014-02-27 2014-04-29 Hybrid wafer dicing approach using temporally-controlled laser scribing process and plasma etch

Publications (2)

Publication Number Publication Date
TW201538261A true TW201538261A (zh) 2015-10-16
TWI642509B TWI642509B (zh) 2018-12-01

Family

ID=53882928

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104106347A TWI642509B (zh) 2014-02-27 2015-02-26 使用時間控制的雷射劃線製程及電漿蝕刻之混合式晶圓切割方法與系統

Country Status (3)

Country Link
US (1) US20150243559A1 (zh)
TW (1) TWI642509B (zh)
WO (1) WO2015130575A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI725049B (zh) * 2015-09-02 2021-04-21 荷蘭商Asml荷蘭公司 製造隔膜總成之方法及用於euv微影之隔膜總成
TWI821164B (zh) * 2016-12-12 2023-11-11 日商迪思科股份有限公司 晶圓的加工方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107782714A (zh) * 2016-08-24 2018-03-09 中国科学院光电研究院 一种激光脉宽包括皮秒和纳秒两者规格的激光诱导等离子体光谱分析设备
CN110545948B (zh) * 2017-05-15 2022-02-25 Lpkf激光电子股份公司 借助激光诱导的深度蚀刻来加工、尤其分割基板的方法
US11158540B2 (en) * 2017-05-26 2021-10-26 Applied Materials, Inc. Light-absorbing mask for hybrid laser scribing and plasma etch wafer singulation process
KR20210049250A (ko) * 2019-10-24 2021-05-06 삼성디스플레이 주식회사 기판 가공 장치 및 기판 가공 방법

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060108327A1 (en) * 2004-11-23 2006-05-25 Chng Kiong C Method of manufacturing a microstructure
WO2010091093A1 (en) * 2009-02-03 2010-08-12 Abbott Cardiovascular Systems Inc. Improved laser cutting process for forming stents
EP2253413A1 (en) * 2009-05-15 2010-11-24 National University of Ireland Galway Method for laser ablation
US8642448B2 (en) * 2010-06-22 2014-02-04 Applied Materials, Inc. Wafer dicing using femtosecond-based laser and plasma etch
KR20140018183A (ko) * 2010-09-16 2014-02-12 레이디안스, 아이엔씨. 적층 재료의 레이저 기반 처리
US9129904B2 (en) * 2011-06-15 2015-09-08 Applied Materials, Inc. Wafer dicing using pulse train laser with multiple-pulse bursts and plasma etch
US8859397B2 (en) * 2012-07-13 2014-10-14 Applied Materials, Inc. Method of coating water soluble mask for laser scribing and plasma etch

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI725049B (zh) * 2015-09-02 2021-04-21 荷蘭商Asml荷蘭公司 製造隔膜總成之方法及用於euv微影之隔膜總成
TWI821164B (zh) * 2016-12-12 2023-11-11 日商迪思科股份有限公司 晶圓的加工方法

Also Published As

Publication number Publication date
TWI642509B (zh) 2018-12-01
WO2015130575A1 (en) 2015-09-03
US20150243559A1 (en) 2015-08-27

Similar Documents

Publication Publication Date Title
JP6577514B2 (ja) 水溶性ダイアタッチフィルムを用いたレーザ・プラズマエッチングウェハダイシング
JP6642937B2 (ja) フェムト秒レーザ及びプラズマエッチングを用いたウェハダイシング
TWI659461B (zh) 使用具有藉由真空層疊之遮罩應用的混成雷射與電漿蝕刻方法之晶圓切割
JP6513082B2 (ja) ダイの破壊強度を高め、側壁を平滑化するためのレーザスクライビング及びプラズマエッチング
KR102365042B1 (ko) 높은 다이 파괴 강도 및 매끈한 측벽을 위한 레이저 스크라이빙 및 플라즈마 에칭
TWI775464B (zh) 切割包含複數個積體電路之半導體晶圓的系統
TWI644350B (zh) 藉由雷射劃線及電漿蝕刻混合手段以寬切口進行晶圓分割
US9076860B1 (en) Residue removal from singulated die sidewall
US8975163B1 (en) Laser-dominated laser scribing and plasma etch hybrid wafer dicing
US8951819B2 (en) Wafer dicing using hybrid split-beam laser scribing process with plasma etch
TWI646593B (zh) 使用混合式雷射劃線及電漿蝕刻方式切割晶圓伴隨著用以增進遮罩蝕刻抗性的遮罩電漿處理
TWI642509B (zh) 使用時間控制的雷射劃線製程及電漿蝕刻之混合式晶圓切割方法與系統
KR102303589B1 (ko) 마스크리스 하이브리드 레이저 스크라이빙 및 플라즈마 에칭 웨이퍼 다이싱 프로세스
US9721839B2 (en) Etch-resistant water soluble mask for hybrid wafer dicing using laser scribing and plasma etch
TW201517154A (zh) 用於切割具有厚鈍化聚合物層之晶圓的方法以及設備
KR20180120281A (ko) 회전 빔 레이저 스크라이빙 프로세스 및 플라즈마 식각 프로세스를 사용하는 하이브리드 웨이퍼 다이싱 접근법
JP2021515986A (ja) マルチパスレーザスクライビングプロセスとプラズマエッチングプロセスを使用したハイブリッドウエハダイシングアプローチ
TW201517152A (zh) 用於使用雷射刻劃及電漿蝕刻之晶圓切割的交替遮蔽及雷射刻劃方法
JP7470104B2 (ja) 中間ブレークスルー処理を用いたハイブリッドレーザスクライビング及びプラズマエッチング手法を使用するウエハダイシング