TW201212748A - Electronic device and circuit board - Google Patents

Electronic device and circuit board Download PDF

Info

Publication number
TW201212748A
TW201212748A TW100124463A TW100124463A TW201212748A TW 201212748 A TW201212748 A TW 201212748A TW 100124463 A TW100124463 A TW 100124463A TW 100124463 A TW100124463 A TW 100124463A TW 201212748 A TW201212748 A TW 201212748A
Authority
TW
Taiwan
Prior art keywords
connector
setting area
processing circuit
signal
signal processing
Prior art date
Application number
TW100124463A
Other languages
English (en)
Other versions
TWI434630B (zh
Inventor
Huai-Yuan Feng
Ching-Gu Pan
Yan-Bin Luo
Hua Wu
Shang-Yi Lin
Original Assignee
Mediatek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mediatek Inc filed Critical Mediatek Inc
Publication of TW201212748A publication Critical patent/TW201212748A/zh
Application granted granted Critical
Publication of TWI434630B publication Critical patent/TWI434630B/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0286Programmable, customizable or modifiable circuits
    • H05K1/0295Programmable, customizable or modifiable circuits adapted for choosing between different types or different locations of mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0286Programmable, customizable or modifiable circuits
    • H05K1/029Programmable, customizable or modifiable circuits having a programmable lay-out, i.e. adapted for choosing between a few possibilities
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/04Assemblies of printed circuits
    • H05K2201/049PCB for one component, e.g. for mounting onto mother PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09954More mounting possibilities, e.g. on same place of PCB, or by using different sets of edge pads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10189Non-printed connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10689Leaded Integrated Circuit [IC] package, e.g. dual-in-line [DIL]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Evolutionary Computation (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Architecture (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Combinations Of Printed Boards (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Pinball Game Machines (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Description

201212748 六、發明說明: 【發明所屬之技術領域】 本發明係關於電路板之佈局設計,尤指具有複數種連接器設置 區(connectorplacement site)之共佈局(co_iayout)設計的電路板 的電子裝置以及其相關電路板。 【先前技術】 在傳統的視sfl處理糸統(video processing system )中,苹也匕特 疋功能的區塊是以不同的晶片(chip)來實作,例如,在某一個晶 片上整合(integrate) —縮放控制器(scaiar),而在另一個晶片上整 合—時序控制器(timing controller)。因此,縮放控制器與時序控制 器的輸出介面(outputinterface)(亦即連接器(connector乃也會分 開設置’故而造成生產成本無可避免地增加。 近年來,由於將縮放控制器與時序控制器整合於單一晶片上的 技術曰益普及,所以需要有一種承载有同時將縮放控制器與時序控 制器整合其中之單一晶片的創新電路板佈局設計。 【發明内容】 有鑑於此’本發明提供一種電子裝置以及電路板。 本發明提供一種電子裝置,包含積體電路、電路板以及連接器。 201212748 積體電路包含第-訊號處理電路、第二訊號處理電路以及介面多工 器:介面多工器具有第一輸入埠、第二輸入蜂以及輸出淳,其中, :亥第輸人埠電性連接至關—訊號處理電路,該第二輸入蜂電性 連接至該第―賴;處理桃,以及該輸出埠紐連接至該第一輸入 “第輸入埠,電路板承載該積體電路,該電路板包含複數個 連接器設置區’該複數個連接器設置區包含至少—第—連接器設置 區和至少1二連接ϋ設置區,其中,該至少—第—連接器設置區 專用於該第5fl號處理電路,以及該至少一第二連接器設置區專用 於=第二輯處理電路的,射該複數個連接麟置區與該介面多 工=該細軸為彼此電性φ接;以及連接器安裝於該複數個連 接态设置區之中一連接器設置區。 ”本發㈣提供-觀子裝置,包含積體電路、電路板以及連接 ,。積體電路包含第—訊號處理電路、第二訊號處理電路以及介面 =器該"面多工器具有第一輸入蟑、第二輸入槔以及輸出琿, 土其中’該第—輸入埠電性連接至該第一訊號處理電路,該第二輸入 :、接至°亥第一5孔號處理電路,以及該輸出埠電性連接至該第 、—輸入埠或該第二輸人崞;電路板承載該積體電路,該電路板包含 ^數個連接器設置區、至少—組被動元件設置區以及複數條訊號走 1二中複數個連接器設置區包含至少一第一連接器設置區和至 ^第-連接器設置區,其中,該至少一第一連接器設置區皆專用 T第-峨處理電路與該第二訊號處理電路其巾之—訊號處理電 、及該至乂一第二連接器設置區皆專用於該第一訊號處理電路 201212748 與該第二訊號處理電路盆φ „. ^ 中^減/德條第一穩走線以及複數條第三訊號走線,其 數條第-職走線使該第—連接器設置區與職料形成 電性串接,該絲條第二訊齡線韻第—連姑設㈣與該複數 Γ皮動兀=置_成電性串接,以及該複數條第三職走線使該 、-連接|5設置d與該概個被動元件設置轉成電料接丨以及 連接器安裝於該第-連接!I設置區。 本發明再提供-觀路板,包含積體電路設置區、複數個連接 器。又置區以及複數條訊號走線,其中,複數個連接綠置區包含第 -連接II設置區與-第二連接器設置區,分別對應於不_複數個 連接器型式;以及複數條訊歧線包含複數條第—減走線以及複 數條第二訊號走線,其巾,魏數條第—訊鼓線電性連接於該積 體電路設置區與該第-連接器設置區之間,以及該複數條第二訊號 走線電性連接於該第一連接器設置區與該第二連接器設置區之間, 其中該積體電路設置區、該第一連接器設置區以及該第二連接器設 置區係經由該複數條第一訊號走線與該複數條第二訊號走線而彼此 電性串接。 本發明還提供一種電路板,包含積體電路設置區、複數個連接 器設置區、至少一組被動元件設置區以及複數條訊號走線。其中, 6 201212748 複數個連接敗包含第-連姑設與第二連接器設置區, 分別對應料_複數個連接器型式;至少—組被航件設置區設 置於該第-連接ϋ設置區_第二連難設置區之間;減複數條 訊號走線’包含複祕第—贱雜、概條第二喊走線以及複 數條第二峨走線,其巾’該複數條第—訊號走線電性連接於該積 體電U區無第-連接II設置區之間,該複數條第二訊號走線 電性連接於該組被動元件設置區與該第—連接器設置區之間,以及 4複數條第三訊號走線紐連接於雜被動元件設置區與該第二連 接器設置區之間。 π本發明提出的電子裝置與魏板可實縣财同_縮放控制 讀時序控制整合其巾的單U的電路板的創新佈局設計,大 幅提昇電路板的使用靈活性和訊號傳輸品質。 【實施方式】 —在說明書及後續的中請專利範圍當中使用了某些詞彙來指稱特 疋轉。所屬賴巾具有通常知識者應可轉,製造商可能會用不 同的名詞來稱呼同-個元件。本說明書及後續的巾請專利範圍並不 以名稱的差異來作為區分元件的方式,而是以元件在舰上的差昱 來作為區分轉則。麵篇說明書及_輯求項當巾戦及的/包 括」和「包含」係為-開放式的用語,故應轉成「包含但不限定 =」。以外’「耦接」一詞在此係包含任何直接及間接的電氣連接手 段。間接的電氣連接手段包括通過其他裝置進行連接。 201212748 以下滅ί棘伽實施的較佳實施例。以下實補伽來例舉 ,闡釋本發明之技術特徵’並_來_本發_齡。本發明保護 範圍當視躺的㈣專鄕騎衫鱗。 '、 本么月使複數個連接器設置區定義於同一個電路板(例如,印 刷電路幻上,並可專用於(dedieatedt。)同一晶片,該同一晶片 中整合了複數個訊號處理電路(signal ρ__ d祕)。依據該複 數個訊號處職財所翻喊處理,將對應於所選用訊號處 理電路的連接料裝在板上所定狀餘贿接綠置區中的 -個連難設置區。然而’在需要_另—個訊麵理電路的情形 下可使用具有硬數個連接器設置區之相同佈局設計的電路板,以 允。午=對應於所選㈣訊賊理電路的—鱗接器安裝在該電路板 上所疋義之複數個連接器設置區中的另一個連接器設置區。簡而言 之,本發騎提出之電路板能夠献不同應用的需求,進而增加了 電路板於使用上的靈活性(flexMity)。進一步的技術細節將詳細地 說明如下。 請參閱第1圖’第!圖為本發明電路板之第_種佈局設計的實 施例的方塊示意圖1路板(例如,印刷電路板)議具有一積體 電路設置區102、複數個連接器設置區以及複數條訊號走線。其中, 該複數個連接器設置區包含至少—第—連接器設置區⑴4_1與至少 一第二連接ϋ設 1G6J,該複數條減走線包含複數條第一訊 201212748 號走線108__1〜108一5與複數條第二訊號走線11〇J〜11〇_5。積體 電路α又置區102具有複數個連接節點(c〇nnecti〇nn〇de) 1〇3,例如 複數個烊塾(pad)或複數個錢通孔同樣地, 第一連接器設置區104_1具有複數個連接節點1〇5,例如複數個鍍 通孔,以及第二連接器設置區丨⑽—丨具有複數個連接節點1〇7,例 如複數個鑛通孔。第一汛號走線1〇8_1〜1〇8_5係電性連接於積體電 路設置區1〇2與第-連接器設置區1〇4J之間,以及第二訊號走線 110一1〜110一5係電性連接於第一連接器設置區與第二連接器 设置區106_1之間。如第1圖所示,積體電路設置區1〇2、第一連 接器設置區104一1以及第二連接器設置區丨⑽—丨係經由第一訊號走 線108__1〜1〇8_5與第二訊號走線11〇j〜11〇—5而彼此電性串接 (electrically connected in series)。值得注意的是’第1圖所示之複 數個連接ϋ設置區的數量以及第丨圖所示之複數條訊號走線的數量 僅供說明之用,並非用來作為本發明的限制條件。 積體電路設置區102係定義為允許一積體電路(例如,晶片) 安裝於其上,以及該複數個連接器設置區係定義為允許具有一特定 連接器型式(connectortype)的一連接器安裝於該複數個連接器設 置區中的一個連接器設置區之上,其中,該複數個連接器設置區包 含第一連接器設置區104一1與第二連接器設置區106J,舉例來說, 第一連接器設置區1〇4_1與第二連接器設置區係對應於不同 的連接器型式,亦即不同的介面型式,例如,基於 貫際設計需求,安裝於第一連接器設置區104_1/第二連接器設置區 201212748 106一1的連接器可為一迷你型低電壓差動訊號(mini Low Voltage Differential Signa卜 mini-LVDS)介面、一嵌入式點對點(Embedded Point-Point Interface ’ EPI)介面、一點對點迷你型低電壓差動訊號 (PointtoPointmini-LVDS,PPML)介面、一進階迷你型低電壓差 動訊號(AdvancedPPML)介面、一校準驅動控制器(Calibration Driver Controller ’ CalDriCon )介面、一低電壓差動訊號(Low Voltage Differential Signal,LVDS)介面、一 ν-by-One 介面或是一内顯示 蟑(Internal DisplayPort,IDP )介面。 請參閱第2圖,第2圖為本發明使用第1圖所示電路板1〇〇所 實作之電子裝置(electronicdevice)的第一實施例的方塊示意圖。 聯合參閱第1圖及第2圖,電子裝置200包含一積體電路202、第1 圖所示之電路板100,以及一連接器204。積體電路202可為安裝於 電路板100所定義之積體電路設置區102上的一個系統單晶片 (system-on- a-chip,S0C),且積體電路202包含第一訊號處理電路 212、第二訊號處理電路214以及介面多工器(interface multiplexer)216。第一訊號處理電路212與第二訊號處理電路214 係用以進行不同的訊號處理操作,舉例來說,第一訊號處理電路212 可以是一個縮放控制器,該縮放控制器用來處理欲顯示之視訊資 料,或是可以包含縮放控制器和訊框速率轉換(frame-rate conversion,FRC)電路,其中,縮放控制器用來處理欲顯示之視訊 資料’ FRC電路用來將一輸入視訊流(video stream)的訊框速率調 整至另一不同訊框速率。第二訊號處理電路214可以是一時序控制 10 201212748 :用來依據第-訊號處理電路212的輪出以驅動—顯示器面板 (dl:panel),其中,顯示器面板可例如—液晶顯示器(㈣ :「a;:D)面板。由於熟習技藝者可輕易地瞭解縮放控 制益、訊框速率轉換電路以及時序控制器的相關 此便不再f述。 ’ 介面多工器2!6具有第一輸入物、第二輸入蜂打以及一輸 出痒。其中第一輸入埠P1電性連接至第一訊號處理電路212,第二 ^入埠P2電性連接至第二訊號處理電路214,該輸料伽以電性 連接至第-輸人物轉二輸人埠p2。在本實施财,可僅由介 面多工ϋ216所電性連接的一些連接節點(例如,鑛通孔或焊 103來代表該輸出埠。 在此實施财,第驗刚」鱗祕第—訊號處 理電路212 ’以及第二連接器設置區觸—〗料麟第二訊號處理 電路214 ’換言之’若一連接器安裝於第一連接器設置區104J之 上,則所安裝之連接ϋ會作為第—訊號處理電路212的—輸出介 面,同樣地,若一連接器安裝於第二連接器設置區1〇6—丨之上,則 所安裝之連接.器會作為第二訊號處理電路214的—輸出介面。 在-特定應用使用由積體電路2〇2所實作之内部時序控制器 (internal timing controller),亦即第二訊號處理電路214以驅動—外 部顯示面板(extemaldiSplaypanel)(圖未示)的情形下,控制介面 11 201212748 ^工^ 216以使其輸出琿電性連接至第二輸入璋打,因 ΓΤ電路214之輪出可由積體電路如被傳送至該外部 =了滿足該特定應用之需求,連接器綱係安裝於專用於第一 ==路214的第二連接器設置區⑽」之上,如2 =04與該外部顯示面板之間的適當齡(eable)連接,第 輸出便可由積體電路2。2被傳送至該外』 ’在此情形下’第一連接器設置區1041並 未女裝任何連接器於其上。 -丄 在一特定應用使用-外部時序控制器(exteraaiti_g c〇H)科是積㈣路加財作之⑽日_彻(亦即第 理電路214)以驅動一外部顯示面板(圖未示)的另一情 形下控制"面多工益216以使其輸出璋電性連接至第一輸入淳 P卜因而允許第-訊號處理電路212之輸出可由積體電路 部時序控制器以供進—步的處理。請參閱第3圖,第3圖 為本發明使用第i圖所示電路板1〇〇所實作之電子裝置的第二實施 例的方塊示意圖。聯合參闡筮 包含第2圖所示之積體電路第22圖第^圖及第3圖,電子裝置300 ^ 电塔202、第1圖所示之電路板100,以及- =3〇4 ^為了滿足特定應用之需求,連接器綱係安裝於專用 於第:訊號處理電路212的第—連接器設置區KMJ之上,如此一 二、,由連接裔3。4與該外部時序控制器之間的適當麟連接,第 磁處理電路212之輸出便可由積體電路搬被傳送至該外部時 序控制器’其中’該外部時序控制器可安裝於另—電路板上。值得 12 201212748 注意的是’在此情形下’第二連接器設置區l〇6j並未安裝任何連 接器於其上。 在上述複數個實施例中,專用於第一訊號處理電路212的第— 連接器設置區104—1會比專用於第二訊號處理電路214的第二連接 器》又置區106_1更為罪近積體電路202,然而,以上僅供範例說明。 在-設計變化中,第二連接ϋ設置區1G6J可比第—連接器設置區 104一1更為靠近積體電路202。第4圖為本發明電路板之第二種佈局 設計的實施例的方塊示意圖,其中電路板彻的佈局設計係與第丄 圖所示電路板1〇〇的佈局設計相似,而主要的差異在於:專用於第 二訊號處理電路214的第二連接ϋ設置區綱—丨會比專用於第一訊 號處理電路2i2的第-連接器設置區1〇4J更為靠近積體電路設置 區 102 〇 請連同第4圖來參閱第5圖與第6圖。第5圖為本發明使用第 4圖所示電路板所實作之電子褒置的第一實施例的方塊示意 圖’以及第6®為本發明使㈣4圖所示f路板·所實作之電子 裝置的第二實施例的方塊示意圖。在—特定應用使用積體電路观 所實作之内部時序控制器,亦即第二訊號處理電路214以驅動一外 部顯不面板(圖未示)的情形下,控制電子裝置·的介面多工器 216以使其輸出埠電性連接至第二輸入埠P2 ,以及連接器204係安 裝於專用於第二訊號處理電路214的第二連接器設置區觸」之 在特疋應用使用外σ|5時序控制器而不是積體電路观所實 13 201212748 作之内部時序控制器(亦即第二訊號處理電路2l4) 以驅動一外部 顯示面板(圖未示)的另一情形下,控制電子裝置6〇〇的介面多工 器216以使其輸出埠電性連接至第一輸入埠P1,以及連接器304係 安裂於專用於第-訊號處理電路212的第一連接器設置區既i之 上0 關於母一個電路板100/400的佈局設計,只有一個專用於第一 訊號處理電路212的連接器設置區與一個專用於第二訊號處理電路 214的連接器設置區會被定義在電路板1〇〇/4〇〇上,然而,以上僅供 範例s兒明,並非用來作為本發明的限制。第7圖為本發明電路板之 第二種佈局設計的實施例的方塊示意圖。電路板(例如,印刷電路 板)700具有一積體電路設置區7〇2、複數個連接器設置區以及複數 條汛號走線。其中,該複數個連接器設置區包含連接器設置區7〇4 1 〜7〇4_4,該複數條訊號走線包含複數條第一訊號走線7〇6j〜 706—5、複數條第二訊號走線708j〜7〇8—5、複數條第三訊號走線 710—1〜710_5以及複數條第四訊號走線712—1〜712一5。其中,複數 條第一訊號走線706_1〜706一5電性連接於積體電路設置區702與連 接器設置區704一1之間’複數條第二訊號走線7〇8_1〜7〇8一5電性連 接於連接器設置區704一1與連接器設置區7〇4_2之間,複數條第三 訊號走線710一1〜710一5電性連接於連接器設置區7〇4_2與連接器設 置區704—3之間’複數條第四訊號走電性連接於連 接器設置區704一3與連接器設置區7〇4_4之間。積體電路設置區702 具有複數個連接節點703,例如複數個悍墊或複數個鍍通孔。同樣 14 201212748 地’連接器設置區7〇4_卜7〇4 一4之中的每-個連接器設置區皆具有 複數個連接節點705 ’例如複數個鍍通孔。如第7圖所示,積體電 路設置區702與連接器設置區704—1〜704_4係經由第一訊號走線 706—^706—5、第三訊號走線708—卜观一5、第三訊號走線71〇—i 〜710一5以及第四訊號走線712一 1〜712_5而彼此電性串接。 值得注意的是’連接器設置區704_1〜704—4包含一個以上的專 用於第一訊號處理電路212與第二訊號處理電路214之中至少其一 的連接器設置區。舉例來說,連接器設置區704j〜7〇4一2係皆專用 於第一訊號處理電路212,但卻分別對應於不同的連接器型式(亦 即不同的介面型式),以及連接器設置區7〇4_3〜7〇4—4係皆專用於 第二訊號處理電路214,但卻分別對應於不同的連接器型式(亦即 不同的介面型式)。由於電路板700支援多種連接器型式以供第一訊 號處理電路212與弟一訊號處理電路214之中任一個訊號處理電路 來使用’因此可大幅提昇電路板700的使用靈活性,換言之,經由 適當地女裝於電路板佈局設計所定義之連接器設置區7〇4 1〜 704-4中一連接器設置區上的目標連接器(target connector ),使用 電路板700來承載積體電路2〇2的合成電子裝置便可滿足一特定應 用之需求。 在一設計變化中,連接器設置區7〇4_1〜704_2皆專用於第二訊 號處理電路2U ’但卻分別韻於不同的連接器型式,以及連接器 設置區704一3〜704一4皆專用於第一訊號處理電路212,但卻分別對 201212748 應於不同的連接器型式,因而可實現支援多種連接器型式以供第一 訊號處理電路212與第二訊號處理電路214之中任一個訊號處理電 路來使用的相似目的。 在另一設計變化中,連接器設置區704-1〜704_4中的一個連接 器設置區係可專用於第一訊號處理電路212與第二訊號處理電路 214之中的一個訊號處理電路,以及其他剩餘的複數個連接器設置 區係皆專用於第一訊號處理電路212與第二訊號處理電路214之中 的另一個訊號處理電路,但卻分別對應於不同的連接器型式,因而 可貫現支援多種連接器型式以供第一訊號處理電路212與第二訊號 處理電路214之中的一個訊號處理電路來使用的相似目的。 再者’由於熟習技藝者可經由閱讀上文所述之電子裝置勘、勘、 5〇0以及_的相關說明而輕易地瞭解所有可能使用第7圖所示電 路板700來實作之電子裝置的相關功能與操作,故在此便省略相關 描述以簡化說明。 如弟3圖所示你女衮於比第二連接器設置區 更為靠近積體電路202的第-連接器設置區綱-丨之上,以及第二 連接器設置區1G6J並未錄任何連接辦其上。當第—訊號處理 電路212經由賴器3〇4以產生一輸出至一外部處理電路時,其中 該外部處理電路可例如〜卜部時序控繼,外_第二連接哭% 區礙」會經由第二訊號走線11QJ〜乳⑽電性連接至内 -連接器設置區刚J ’因此,第二連設置區觸—丨可降低第 201212748 訊號處理電路212之輸出的訊號傳輸品^ ( signal transmission quality)。其中’該第二連接器設置區祕」並未提供連接器安装之 用’但部電性連接至安裝了連接器3〇4的第一連接器設置區⑽」。 同樣地,關於第5圖所示之實施例,連接器2〇4係安裝於比第一連 接器設置區1〇4一 1更為靠近積體電路2〇2的第二連接器設置區 1〇6」之上’以及第—連接驗置區1G4—1並未安裝任何連接器於 其上。當第二訊號處理電路214經由連接器綱以產生一輸出至— 外部裝置時’其中’該外部裝置可例如—外觸示面板,外側的第 -連接器設置區刚」會經由第二訊號走線11GJ〜11()—5而電性連 接至内側的第二連接器設置區」,因此,第—連接器設置區 顺_1可降低第二訊號處理電路叫之輸出的訊號傳輸品[其中, 第-連接器設題104—1並未提供連接器安裝之用,但卻躲連接 至安名了連接器204的第二連接II設置區觸」。本發明因而提供 了種可避免不希望得到之訊號退化⑽㈣如抑-細〇n)的改良 電路板佈局設計。 靖翏閱第 『昂㈣為本發明電路板之第四種佈局設計的 施例的方塊示意圖。電路板(例如,印刷電路板)_包含一積 ,路設置區802、複數個連接器設置區、至少一組被動元件以及: 走線。其中,該複數瓣接器設包含至少 器設置區綱―1與至少—第二連接器設置區806」,該至少一組: =件L 3 π置於第—連接器設置區綱」與第二連接器設置區 J之間的至少—組被動元件設置區_—1〜气5,該複數條 17 201212748 號走線包含概條第—訊號練⑽」〜⑽―5、複數條第二訊號走 線8U_1〜812—5及複數條第三訊號走線似一卜似―5。積體電路 又置區8〇2八有複數個連接節點8〇3,例如複數個焊塾或複數個鍍 、同樣也_連接器設置區804—1具有複數個連接節點8〇5, 例如複數個錢通孔;第二連接綠置區具有複數個連接節點 807 ’例如複數個鍍通孔;以及被動元件設置區籠—卜職—5之中 的每-個被動tl件設置區皆具有複數個連接節點,,例如複數個 鍍通孔。如第8圖所示,第一訊號走線議一卜⑽―5係電性連接於 積體電路設置區802與第一連接器設置區8〇4J之間,第二訊號走 線812—1〜812_5係電性連接於第一連接器設置區與該組被動 元件設置區8G8_1〜8G8__5之間,以及第三訊號走線814—丨〜⑽―5 係電性連接於該組被動元件設置區8〇8j〜8〇8-5與第二連接器設 置區806—1之間。值得注意的是,第8圖所示之複數個連接器設置 區的數量、複數條走_數量,α及複數個被動元件設置區的數量 僅供範例說明之用,並非用來作為本發明的限制條件。 積體電路設置區802的功能係與積體電路設置區102的功能相 同,此外,包含第一連接器設置區804J與第二連接器設置區806^ 的複數個連接器設置區的功能,係與包含第一連接器設置區工 與第二連接器設置區106一 1的複數個連接器設置區的功能相同,因 此,在此省略進一步的描述以簡化說明。關於被動元件設置區8〇8j 〜808—5之中的每一個被動元件設置區,其係定義為允許—被動元 件(例如’零歐姆電阻(zero-ojunresister))安裝於其上。 201212748 請參閱第9圖’第9圖為本發明使用第8圖所示電路板8〇〇所 實作之電子裝置的第一實施例的方塊示意圖。聯合參閱第8圖和第 9圖,電子裝置900包含積體電路202、第8圖所示之電路板800、 女裝於第二連接器設置區806一1上的連接器204,以及分別安裝在 被動元件設置區808一 1〜808_5之上的複數個被動元件9〇2_1〜 902一5(例如’零歐姆電阻)。在本實施例中,第一連接器設置區804」 係專用於第一訊號處理電路212,以及第二連接器設置區8〇6J係 專用於第二訊號處理電路214。在一特定應用使用積體電路2〇2所 實作之内部時序控制器,亦即第二訊號處理電路214以驅動一外部 顯示面板(圖未示)的情形下,控制介面多工器216以使其輸出埠 電性連接至第二輸入埠P2,因此,連接器2〇4便安裝在專用於第二 訊號處理電路214的第二連接器設置區8〇6j之上,以允許第二訊 號處理電路2M與該外部顯示面板之間的訊號傳輸。第9圖所示之 電子裝置900的硬體組態係與第2圖所示之電子裝置2〇〇的硬體組 態相似’而彼此之間主要的差異在於:第二連接脸置區祕」、 第一連接器設置區804—1以及積體電路設置區8〇2是經由第一訊號 走線810—1〜810—5、第二訊號走線812—卜犯^、所安裝之被動元 件902—1〜902’以及第二訊號走線⑽—丄〜⑽」而彼此電性串接。 在-特定應驗用-外部時序_⑽不是積體電路撕所實作之 内部時序控制n (亦即第二訊號處理電路214)以驅動—外部顯示 面板(圖未示)的另—情形下,控制介面多工器216以使其輸出埠 電! 生連接至第-輸入埠Η,因而允許第一訊號處理電路212之輸出 201212748 可由積體電路202被傳送至該外部時序控制器以供進一步的處理。 請參閱第10圖,帛10圖為本發明使用第8圖所示電路板8〇〇所實 作之電子裝置的第二實施例的方塊示意圖。請聯合參閱第8圖、第 9圖及第10 ,為了滿足特定應用之需求’連接器3〇4係安裳於專 用於第一訊號處理電路212的第一連接器設置區8〇4j之上。值得 注意的是,被動元件設置區808一1〜808一5並未安裝任何連接器於其 上,換言之,被動元件設置區8〇8__1〜808一5之中的每一個被動元件 設置區係為開路(open circuit ),如此一來’第二連接器設置區8〇U 會與安裝連接器304的第一連接器設置區8Q4J彼此隔離 (isolated),因而可避免由第二連接器設置區806」所造成之不想要 的訊號退化。 ’ 在第9圖與第1〇圖所示之上述複數個實施例中,專用於第一訊 號處理電路212的第-連接器設置區8〇4J會比專用於第二訊號處 理電路2H的第二連接器設置區8〇6J更為靠近積體電路2〇2,然 而’此僅作A範例說明之用,在一設計變化中,第二連接器設置區 806—1可以比第一連接器設置區謝」1為靠近積體電路搬。第 11圖為本發明電路板之第五種佈局設計的實施方塊示意圖。電 路板1100具有與第8圖所示之電路板_相似的佈局設計,而彼此 之間主要的差異在於:第二連接器設置區806_1會比第一連接器設 置區804一1更為靠近積體電路設置區8〇2。 請連同第11圖來參閱第I2圖與第I3圖。第I2圖為本發明使 20 201212748 用第11圖所不電路板U00所實作之電子裝置的第一實施例的方塊 不意圖’以及第13圖為本發明使用第u圖所示電路板13〇〇所實作 之電子裝置的第二實施綱方塊示意圖。在—蚊顧使用積體電 路2〇2所見作之内部時序控制器,亦即第二訊號處理電路別以驅 動-外部顯7F面板(圖未示;)的情形下,控制電子裝置謂的介面 多工益216以使其輸出埠電性連接至第二輸入埠p2,以及連接器2〇4 係安裝於專用於第二訊號處理電路214的第二連接器設置區 之上。在-特定應用使用一外部時序控制器而不是積體電路2〇2所 實作之内部時序控制器(亦即第二訊號處理電路214) 以驅動一外 4顯示面板(圖未示)的另一的情形下,控制電子裝置12〇〇的介面 多工器216以使其輸出埠電性連接至第一輸入埠ρι,以及連接器3〇4 係安裝於專驗第-訊號處理電路212的第—連接器設置區綱」 之上。關於第13圖所示之電子裝置13〇〇,被動元件設置區 808_5刀別具有被動元件902」〜9〇2—5安裝於其上,然而,關於 第12圖所示之電子褒置1200,被動元件設置區808_ _1〜808_5並沒 有任何連接ϋ钱於其上,因而可提雜號傳輸品質。 舉例來說’在定義帛一連接器設置區8〇4_1與第二連接器設置 區806—1之中何者應該要設置於比較靠近積體電路設置區觀的位 置時,可料脑型式及/或干擾紐(inteifei__tole_e)納入 考二。睛考慮以下情形:第-連接ϋ設置區804—1與第二連接器設 置區806一1之中的一個連接器設置區係被定義來允許安裝一 連接器’以及第—連接器設綱J與第二連接ϋ設置區806 } 21 201212748 之中的另一個連接器設置區係被定義來允許安裝一 mini-LVDS連接 器’由於mini-LVDS連接器比較容易受到干擾所影響,亦即 mini-LVDS連接器的抗雜訊能力較差,故相較於被定義來允許安裝 LVDS連接器的連接器設置區,被定義來允許安裝mini-LVDS連接 器的連接器設置區會更為靠近積體電路設置區802。 考慮下述另一種情形:第一連接器設置區8〇4_1與第二連接器 設置區806—1之中的一個連接器設置區係被定義來允許安裝具有一 第一連接器形狀的一第一連接器,以及第一連接器設置區8〇4j與 第二連接器設置區806一 1之中的另一個連接器設置區係被定義來允 許安裝具有一第二連接器形狀的一第二連接器。若將該第一連接器 安裝於較為靠近積體電路設置區802的連接器設置區,則會比將該 第連接器女裝於遠離積體電路設置區802的連接器設置區來得簡 單’故相較於被定義來允許安裝具有該第二連接器形狀之該第二連 接器的連接設置區’被定義來允許安裝具有該帛—連接器形狀之 該第-連接㈣連接ϋ設置區會更為靠近積體電路設置區観。 關於每-個電路板_⑽〇的佈局設計,只有一個專用於第— 訊號處理電路212的連接器設置區與一個專用於第二訊號處理電路 214的連接器設置區會被定義在電路板㈣⑽〇,然&,以上僅供 範例說明’並非用來作為本發明的限制。第14圖為本發明電路板之 第六種佈局輯的實施例的方塊示意圖。電路板(例如,印刷電路 板)刚具有—積體電路設置區i術、複數個連接器設置區、複數 22 201212748 組被動元件設置區以及複數條訊號走線。其中,該複數個連接器設 置區包含連接器設置區1404_1〜1404_4,該複數組被動元件設置區 包含被動元件設置區1406_1〜1406_5、1408_1〜1408_5與141〇_1 〜1410_5,該複數條訊號走線包含複數條第一訊號走線1412 j〜 1412一5、複數條第二訊號走線l414j〜1414_5、複數條第三訊號 走線1416_1〜1416—5、複數條第四訊號走線1418_1〜1418_5、複數 條第五訊號走線1420_1〜1420_5、複數條第六訊號走線1422_1〜 1422—5以及複數條第七訊號走線1424_1〜1424_5,其中,複數條第 一訊號走線1412_1〜1412_5電性連接於積體電路設置區14〇2與連 接器設置區1404一1之間,複數條第二訊號走線1414_1〜1414_5電 性連接於連接器設置區1404_1與被動元件設置區1406_1〜1406 5 之間,複數條第三訊號走線1416一1〜1416_5電性連接於連接器設置 區1404_2與被動元件設置區14〇6_1〜14〇6_5之間,複數條第四訊 號走線1418_1〜1418一5電性連接於連接器設置區丨4〇4_;2與被動元 件設置區1408一 1〜1408—5之間’複數條第五訊號走線142〇j〜 .I420-5電性連接於連接器設置區1404_3與被動元件設置區14〇8_1 〜M〇8_5之間、複數條第六訊號走線i422_l〜1422 5電性連接於 連接器設置區1404_3與被動元件設置區1410—1〜1410 5之間,以 及複數條第七訊號走線1424_1〜1424_5電性連接於連接器設置區 14〇4_4與被動元件設置區141〇_1〜141〇_5之間。 積體電路設置區1402具有複數個連接節點14〇3,例如複數個 焊墊或複數個鍍通孔。同樣地,連接器設置區14〇4J〜14〇4 4之中 23 201212748 的每個連接心又置區皆具有複數個連接節點⑽$,例如複數個鑛 通孔’以及被動元件設置區1406j〜14〇6_5、剛」〜i4〇8—5及 1410_1〜1彻—5皆具有複數個連接節點剛,例如複數個鏡通孔。 值得注意的是,連接ϋ設魏刚」〜14()4_4包含―_上的相 於第-訊號處理電路m與第二訊號處理電路叫之中至少一個訊 號處理電路的連接器設置區,舉例來說,連接器設置區顺—卜 1404_2係皆專第—訊號處理電路212,但卻分別對應於不同的 連接器型式(亦即不_介面型式),以及連接器設置區i4〇4—3〜 1404_4係皆專用於第二訊號處理電路214,但卻分別對應於不同的 連接器型式(亦即不同的介面型式)。在—設計變化中,連接器設置 區14〇4_1〜1404—2係皆專用於第二訊號處理電路214,但卻分別對 應於不同的連接器型式(亦即不同的介面型式),以及連接器設置區 1404—3〜1404—4係皆專用於第一訊號處理電路212,但卻分別對應 於不同的連接器型式(亦即不同的介面型式)。在另一設計變化中, 連接器設置區1404—1〜1404_2之中的-個連接器設置區係專用於 第一訊號處理電路212與第二訊號處理電路214之中的一個訊號處 理電路,以及連接器設置區1404—1〜1404一2之中其他剩餘的連接器 設置區係皆專用於第一訊號處理電路212與第二訊號處理電路214 之中的另一個訊號處理電路而分別對應於不同的連接器型式(亦即 不同的介面型式)。 再者’由於熟習技藝者可經由閱Ί買上文所述之複數個電子裝置 900、1000、1200以及1300的相關說明而輕易地瞭解所有可能使用 24 201212748 第14圖所示電路板1400來實作之電子裝置的相關功能與操作,故 在此便省略相關描述以簡化說明。 值得注意的是,定義於同一電路板的複數個連接器設置區可對 應於不同的連接器型式,以及具有不同連接器型式的複數個連接器 可有不同數量的連接接腳(connectionpin)。為使電路板佈局設計上 的複數個連接器設置區僅經由如第1圖、第4圖及第7圖所示之複 數條訊號走線,或是經由如第8圖、第u圖及第14圖所示之複數 個被動元件設置區與複數條訊號走線的一個組合,以成功地支援不 同的連接ϋ型式,可配置該複數個連接II設置區中的每-個連接器 設置區具有朗支援輯㈣接g型式的連難_ ( e_ctkJ° Pin number )之中最大連接接腳數相同的連接節點數量。簡而言之, 基於安裝在該連接綠置區上的連接器之連接器型式,定義於一連 接器設置區的-部份或所有的連接節點可麟實際訊號傳輸。 以上所述僅林發日狀雛實施例,驗树日种請專利範圍 所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。 【圖式簡單說明】 第1圖為本發明電路板之第-種佈局設計的實施例的方塊示意 圖0 ^ 第2圖為本發明使用第1圖所示雷敗 — $ wr桃板所實作之電子裝置 一貫施例的方塊示意圖。 25 201212748 第3圖為本發明使用第1圖所示電路板所實作之電子裝置的第 二實施例的方塊示意圖。 第4圖為本發明電路板之第二種佈局設計的實施例的方塊示音 圖。 第5圖為本發明使用第4圖所示電路板所實作之電子裝置的第 一實施例的方塊示意圖。 第6圖為本發明使用第4圖所示電路板所實作之電子裝置的第 二實施例的方塊示意圖。 第7圖為本發明電路板之第三種佈局設計的實施例的方塊示意 圖。 第8圖為本發明電路板之第四種佈局設計的實施例的方塊示意 圖。 第9圖為本發明使用第8圖所示電路板所實作之電子衆置的第 一實施例的方塊示意圖。 第10圖為本發明使用第8圖所示電路板所實作之電子裝置的第 二實施例的方塊示意圖。 第11圖為本發明電路板之第五種佈局設計的實施例的方塊示 意圖。 第12圖為本發明使用第11圖所示電路板所實作之電子裝置、的 第一實施例的方塊示意圖。 第13圖為本發明使用第11圖所示電路板所實作之電子裝置的 第二實施例的方塊示意圖。 第14圖為本發明電路板之第六種佈局設計的實施例的方塊示 26 201212748 意圖。 【主要元件符號說明】 電路板 積體電路設置區 連接節點 連接器設置區 100、400、700、800、1100、1400 102、702、802、1402 103 、 105 、 107 、 703 、 705 、 803 、 104 1 、 106 1 、 704 1 、 704 2 、 704 3 、 704 4 、 804 1 、 806 1 、 1404 1 、 1404 2 、 1404 3 、 1404 4 訊號走線 108 卜 108 2、108 3、108 4、108 5、 110 卜 110 2、110 3、110 4、110 5、 706 1 、 706 2 、 706 3 、 706 4 、 706 5 、 708 卜 708 2、708 3、708 4、708 5、 7ΠΜ、710 2、710 3、710 4、710 5、 712 卜 712 2、712 3、712 4、712 5、 810_1、810_2、810_3、810_4、810_5、 « 一 一 812 卜 812 2、812 3、812 4、812 5、 814 1、814 2、814 3、814 4、814 5、 1412 卜 1412 2 、 1412 3 、 1412 4 、 1412 5 、 1414 卜 1414 2 、 1414 3 、 1414 4、1414 5、1416 1、1416 2、 1416 3 、 1416 4 、 1416 5 、 1418 1 、 1418 2 、 1418 3 、 1418 4 、 1418 5 、 27 201212748 1420 1420_ 1422_ 1424 200、 1000 卜 1420 2 、 1420 3 、 1420 4 、 5、1422 卜 1422 2、1422 3、 4、1422 5、1424 卜 1424 2、 3、1424 4、1424 5 300、500、600、900、 電子裝置 、1200 、 1300 28

Claims (1)

  1. 201212748 七、申請專利範圍: 1. 一種電子裝置,包含: 一積體電路,包含: 一第一訊號處理電路; 一苐一訊*7虎處理電路;以及 一介面多工器,具有-第—輪人蟑、_第二輸人埠以及一輸出 :中料-輪人埠電性連接至料-減處理電路, 輸人埠電性連接至該第二訊號處理電路,以及該輸出 蜂用以電性連接至該第—輸人琿或該第二輸入埠; 一電路板,承載該積體電路,該電路板包含. 複數個連接器設置區,包含:至少-第-連接器設置區和至 =^二連接器設置區,其中,該至少—第-連接器設3 :=該第一訊號處理電路’以及該至少-第二輪 驗該第二訊號處理電路,其中該複數個連接! :與該介面多工器之該輸騎係為彼此電性串接;, 及 > 一連接器’安裝於該複油連料設置區之卜連接器設置區 圍第^項所述之電子裝置’其中_ =第該連接器係安裝於該第-連接器設置區4 ”第-連知設置S縣安餘魄㈣於其上。 3. 如申請專利範圍第1項所述之電子裝 置,其中該複數個連接器設 29 201212748 ΐ區^^1於該第—訊號處理電路的減個第—連接器設置 複數個第-連接器L輪入和該連接11係安裝於該 一,盥拉 °》置區之中—連姑設,以及該複數個第 紅其關餘的連接器設置區無第二連接器 0 °。並未女裝任何連接器於其上。 4. 1項所述之電子裝置,其f該第,處理電 路縣一視訊處理電路,以及該第二訊號處理電路係為-時序控 5. 如申請專利範圍第4項所述之電子裝置,其中該第—連接器設置 區比該第二連接器設置區更為靠近該積體電路。 6. 如申請專利範圍第4項所述之電子裝置,其㈣第二連接器設置 區比该第一連接器設置區更為靠近該積體電路。 7·如申請專利麵第1項所述之電子裝置’其巾該電路板另包含: 複數條訊號走線’該複數條訊號走線包含複數條第一訊號走線以 及複數條第二訊號走線,其中,該複數條第—訊號走線電性 連接於該第一連接器設置區與該介面多工器的該輸出埠之 間,以及該複數條第二訊號走線電性連接於該第一連接器設 置區與該第二連接器設置區之間,其中該介面多工器的該輸 出埠、該第一連接器設置區以及該第二連接器設置區係經由 201212748 該複數條第-訊號走線與該複數條第二訊號走線而彼此電性 串接。 8.如申請專利範圍第丨項所述之電子裝置,其中該電路板另包含: 、'且被動tlU區,设置於該第—連接器設置區與該第二連接 益设置區之間; 複數條訊號走線’該複數條訊號走線包含複數條第一訊號走線、 複數條第二訊號走線以及複數條第三訊號走線,其中,該複 數條第-訊號规雜連接_第_連翻設置區與該介面 多工器的該輸出埠之間’該複數條第二訊號走線電性連接於 4第-連接ϋ設置區與該組被動元件設置區之間,以及該複 雜第二喊走線電性連接於該第二連接器設置區與該組被 動元件設置區之間;以及 複數個被動元件,該複數個被動元件分別安裝於該複數個被動元 件設置區;以及該介面多玉器_輸出埠、該第—連接器設 置區以及該第二連接H設置區她由魏油被動耕、該 複數條第-訊號走線、該複數條第二訊號走線以及該複數條 第三訊號走線而彼此電性串接。 9·如申請專利範圍f 8項所述之電子裳置,其中該複數個被動元件 中的每一被動元件係為一零歐姆電阻。 10. —種電子裝置,包含: 31 201212748 一積體電路,包含: 一第一訊號處理電路; 一第二訊號處理電路;以及 一介面多1,具有—第一輸入蟑、-第二輸入埠以及-輸 出埠’其中’該第-輸入琿電性連接至該第一訊號處理電 路’該第二輸人埠電性連接至該第二訊號處理電路 ,以及 該輸出璋電性連接至該第一輸入谭或該第二輸入蜂; 一電路板,承載該積體電路,該電路板包含: 複數個連接㈣,包含:至少—第—連接器設置區和至 少-第二連接器設置區,其中,該至少一第一連接器設置 區白專用於該第-訊號處理電路與該第二訊號處理電路其 中之-訊號處理電路,以及該至少一第二連接器設置區皆 專用於該第-訊5虎處理電路與該第二訊號處理電路其中之 另一訊號處理電路; 少、’、被動元件&置區’②置於該第—連接器設置區與該第二 、—連接器設置區之間’且未安裳任何被動元件於其上;以及 複數條^虎走線’ 5亥複數條訊號走線包含:複數條第一訊號走 線複數1W第一讯號走線以及複數條第三訊號走線,其中, 該複數條第-訊號走線使該第一連接器設置區與該輸出淳形 成電性串接’該複數條第二訊號走線使該第一連接器設置區 與該複數個被動元件設置區形成電性串接,以及該複數條第 -减走線使該第二連懸設置區與該複數麵動元件設置 區形成電性串接;以及 32 201212748 一連接器,安農於該第一連接器設置區。 11·=請專利範圍第〗〇項所述之電子裝置,其中該輸出埠係電性 連接至料-輸人埠’該連接器係絲於卿—連妓設置區, 以及及第—連接置區並未安裝任何連接器於其上,其中,今 器設置區專用於該第—訊號處理電路,該第二連接= 置區專用於該第二訊號處理電路。 。 12·如申凊專利範圍第10項所述之電子裝詈,苴由4认· 連接㈣IΜ ☆ U针裝置’其中該輸出埠係電性 以料L 連接11係安裝於該第一連接器設置區, Μ -連脑設並未安裝任何連接S於其上,並中,該 接器設置區專用於該第二訊號處理電路,該第二連_ 置區專用於該第-訊號處理電路。 按一 1G項输電繼,其巾輸個連接器 口又。旻數個第-連接器設置區與複數個第二 電路板包含複數組被動元件設置區,而每-組被動元 牛叹置區倾置於該複數個連接时置區巾兩摘連接器 區之間。 ^申請專利範圍第H)項所述之電子裝置,其中該第一訊號處理 如路係為視況處理電路,以及該第二訊號處理電路 控制器。 33 201212748 15. —種電路板,包含: 一積體電路設置區; 複數個連接器設置區,包含:一第一連接器設置區與一第二連接 益設置區’分別對應於不同的複數個連接器型式;以及 複數條訊號走線,包含:複數條第一訊號走線以及複數條第二訊 5虎走線,其中,該複數條第一訊號走線電性連接於該積體電 路°又置區與該第一連接器設置區之間,以及該複數條第二訊 號走線電性連接於該第一連接器設置區與該第二連接器設置 區之間,其中該積體電路設置區、該第一連接器設置區以及 該第一連接器設置區係經由該複數條第一訊號走線與該複數 條第—訊號走線而彼此電性串接。 此一種電路板,包含: 一積體電路設置區; 複數。個^接器設置區,包含:一第一連接器設置區與一第二連接 器設置區’分別對應於不關複數個連接器型式; 至少-組被動元件設置區’設置於該第—連接器設與該第二 連接器設置區之間;以及 、复數條磁走線’包含·複數條第—訊號走線、複數條第二訊號 走線以及複數條第二訊號走線,其中,該複數條第一訊號走 線電性連接於該積體電路設置區與該第一連接器設置區之 1該複數條帛—5峨走線紐連接於触觀元件設置區 34 201212748 與該第一連接器設置區之間,以及該複數條第三訊號走線電 性連接於該組被動元件設置區與該第二連接器設置區之間。 八、圖式: 35
TW100124463A 2010-07-16 2011-07-11 電子裝置與電路板 TWI434630B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US36492610P 2010-07-16 2010-07-16
US13/041,442 US8665606B2 (en) 2010-07-16 2011-03-07 Electronic device having circuit board with co-layout design of multiple connector placement sites and related circuit board thereof

Publications (2)

Publication Number Publication Date
TW201212748A true TW201212748A (en) 2012-03-16
TWI434630B TWI434630B (zh) 2014-04-11

Family

ID=44903498

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100124463A TWI434630B (zh) 2010-07-16 2011-07-11 電子裝置與電路板

Country Status (4)

Country Link
US (2) US8665606B2 (zh)
EP (1) EP2408280B1 (zh)
CN (2) CN104640346B (zh)
TW (1) TWI434630B (zh)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8665606B2 (en) * 2010-07-16 2014-03-04 Mediatek Inc. Electronic device having circuit board with co-layout design of multiple connector placement sites and related circuit board thereof
AU2012223202B2 (en) 2011-03-02 2016-07-21 Stratacache, Inc. Translucent digital display system
GB2495607B (en) * 2011-10-11 2014-07-02 Lg Display Co Ltd Liquid crystal display device and driving method thereof
US9881528B2 (en) 2011-10-13 2018-01-30 Manufacturing Resources International, Inc. Transparent liquid crystal display on display case
KR101987191B1 (ko) * 2012-08-31 2019-09-30 엘지디스플레이 주식회사 액정 디스플레이 장치와 이의 구동방법
US8964118B2 (en) * 2013-04-12 2015-02-24 Shenzhen China Star Optoelectronics Technology Co., Ltd. Display signal processing system, circuit board, and liquid crystal display
US9633366B2 (en) 2014-06-16 2017-04-25 Manufacturing Resources International, Inc. System for tracking and analyzing display case usage
US9500896B2 (en) 2014-06-16 2016-11-22 Manufacturing Resources International, Inc. Cooling system for liquid crystal display
US9535293B2 (en) 2014-06-16 2017-01-03 Manufacturing Resources International, Inc. Sealed transparent liquid crystal display assembly
US10649273B2 (en) 2014-10-08 2020-05-12 Manufacturing Resources International, Inc. LED assembly for transparent liquid crystal display and static graphic
US9832847B2 (en) 2014-10-09 2017-11-28 Manufacturing Resources International, Inc. System for decreasing energy usage of a transparent LCD display case
US10182665B2 (en) 2014-10-15 2019-01-22 Manufacturing Resources International, Inc. System and method for preventing damage to products
CN104331133B (zh) * 2014-11-07 2018-02-06 浪潮(北京)电子信息产业有限公司 一种硬盘背板和硬盘存储系统
US9763333B2 (en) * 2015-03-09 2017-09-12 Cooper Technologies Company Shared resistor pad bypass
CN105516753B (zh) * 2015-12-02 2018-09-18 深圳市华星光电技术有限公司 液晶电视装置及系统
JP2019513251A (ja) 2016-03-02 2019-05-23 マニュファクチャリング・リソーシズ・インターナショナル・インコーポレーテッド 透明ディスプレイを備える自動販売機
US10692407B2 (en) 2016-07-08 2020-06-23 Manufacturing Resources International, Inc. Mirror having an integrated electronic display
CN106535472B (zh) * 2017-01-12 2019-08-02 郑州云海信息技术有限公司 一种pcb及信号传输系统
DE102018100450A1 (de) * 2018-01-10 2019-07-11 Huf Hülsbeck & Fürst Gmbh & Co. Kg Leiterplatte zur Verbindung mit einer Matrix von Kontaktstiften von elektrischen Steckern
US10880514B2 (en) * 2018-11-27 2020-12-29 Hisense Visual Technology Co., Ltd. Method and TV set for transmitting image data
US11924966B1 (en) * 2021-07-09 2024-03-05 Innovium, Inc. Reconfigurable circuit devices

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5192999A (en) * 1991-04-25 1993-03-09 Compuadd Corporation Multipurpose computerized television
JP3332443B2 (ja) * 1993-01-18 2002-10-07 キヤノン株式会社 情報処理装置および情報処理方法
US20030002541A1 (en) * 2001-06-07 2003-01-02 Fowler Michael L. Mid-connect architecture with point-to-point connections for high speed data transfer
KR100846459B1 (ko) * 2001-12-26 2008-07-16 삼성전자주식회사 통합형 커넥터를 갖는 액정표시모듈과 이를 구비하는액정표시장치
US7516272B2 (en) * 2003-03-28 2009-04-07 Emc Corporation Midplane-independent implementations of data storage system enclosures
CN100346388C (zh) * 2004-06-08 2007-10-31 友达光电股份有限公司 液晶显示器的数字图像信号处理装置
US7362589B2 (en) 2005-01-18 2008-04-22 Hewlett-Packard Development Company, L.P. Circuit board adapted to couple to different types of add-in cards
US20070038794A1 (en) * 2005-08-10 2007-02-15 Purcell Brian T Method and system for allocating a bus
CN101038732A (zh) * 2006-03-16 2007-09-19 奇景光电股份有限公司 整合型图像控制芯片组
CN100561455C (zh) * 2006-09-01 2009-11-18 鸿富锦精密工业(深圳)有限公司 高速差分信号传输硬件架构
US7941053B2 (en) * 2006-10-19 2011-05-10 Emcore Corporation Optical transceiver for 40 gigabit/second transmission
CN101636040B (zh) 2008-07-21 2011-12-14 鸿富锦精密工业(深圳)有限公司 印刷电路板
WO2010050555A1 (ja) * 2008-10-31 2010-05-06 オリンパスメディカルシステムズ株式会社 超音波観測装置
US8665606B2 (en) * 2010-07-16 2014-03-04 Mediatek Inc. Electronic device having circuit board with co-layout design of multiple connector placement sites and related circuit board thereof

Also Published As

Publication number Publication date
US20120014080A1 (en) 2012-01-19
CN102340923A (zh) 2012-02-01
EP2408280B1 (en) 2013-11-20
CN104640346A (zh) 2015-05-20
US9183340B2 (en) 2015-11-10
TWI434630B (zh) 2014-04-11
EP2408280A2 (en) 2012-01-18
CN104640346B (zh) 2018-02-09
US8665606B2 (en) 2014-03-04
US20140137065A1 (en) 2014-05-15
CN102340923B (zh) 2015-04-01
EP2408280A3 (en) 2012-11-28

Similar Documents

Publication Publication Date Title
TW201212748A (en) Electronic device and circuit board
CN108269540B (zh) 移位寄存器和包括该移位寄存器的显示装置
JP2007012937A5 (zh)
JP2016527530A (ja) ファブリック封入ライトアレイおよび衣類に画像を表示するシステム
TW201413689A (zh) 顯示驅動架構及其訊號傳遞方法、顯示裝置及其製造方法
TW200428321A (en) Display device
WO2014190583A1 (zh) 一种显示装置及其制造方法
US20140146025A1 (en) Method for controlling signal value on gate line, gate driving circuit and display device
JP2004133428A (ja) 表示装置
US6052171A (en) Liquid crystal display with electrically connected integrated circuits and opposite voltage line between input and output wirings
CN101493590A (zh) 电子模块、电性连接器及其配置方法
US20190348396A1 (en) Modular voltage regulators
JP2006080167A (ja) 半導体装置
JP2002287655A (ja) 表示装置
US20090201053A1 (en) Layout structure of source driver and method thereof
CN102238324A (zh) 电子设备
JP5274651B2 (ja) Cogパネルシステム構成
KR102454150B1 (ko) 칩온필름 및 이를 구비한 표시장치
CN203117228U (zh) 集成电路测试连接装置
TW201906514A (zh) 訊號傳輸裝置及包含其之顯示裝置
WO2021022522A1 (zh) 显示装置及电子设备
KR20000075227A (ko) 차동 신호 배선 방법 및 차동 신호 배선을 갖는 인쇄회로기판이 실장된 액정 표시 장치
JP2011248218A (ja) 表示装置
TW594323B (en) Liquid crystal system conductive line structure
KR102195804B1 (ko) 전원 공급 모듈 및 이를 적용한 표시장치