CN104640346B - 电子装置与电路板 - Google Patents

电子装置与电路板 Download PDF

Info

Publication number
CN104640346B
CN104640346B CN201510090308.4A CN201510090308A CN104640346B CN 104640346 B CN104640346 B CN 104640346B CN 201510090308 A CN201510090308 A CN 201510090308A CN 104640346 B CN104640346 B CN 104640346B
Authority
CN
China
Prior art keywords
setting area
connector
signal
connector setting
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510090308.4A
Other languages
English (en)
Other versions
CN104640346A (zh
Inventor
冯怀元
潘青谷
骆彦彬
吴骅
林尚毅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Inc
Original Assignee
MediaTek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MediaTek Inc filed Critical MediaTek Inc
Publication of CN104640346A publication Critical patent/CN104640346A/zh
Application granted granted Critical
Publication of CN104640346B publication Critical patent/CN104640346B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0286Programmable, customizable or modifiable circuits
    • H05K1/0295Programmable, customizable or modifiable circuits adapted for choosing between different types or different locations of mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0286Programmable, customizable or modifiable circuits
    • H05K1/029Programmable, customizable or modifiable circuits having a programmable lay-out, i.e. adapted for choosing between a few possibilities
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/04Assemblies of printed circuits
    • H05K2201/049PCB for one component, e.g. for mounting onto mother PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09954More mounting possibilities, e.g. on same place of PCB, or by using different sets of edge pads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10189Non-printed connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10689Leaded Integrated Circuit [IC] package, e.g. dual-in-line [DIL]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Architecture (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Combinations Of Printed Boards (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Pinball Game Machines (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Abstract

本发明提供一种电子装置,包含:集成电路、电路板以及连接器;其中,集成电路包含:第一信号处理电路、第二信号处理电路以及接口复用器;电路板装载该集成电路,电路板包含:多个连接器设置区;以及连接器安装于多个连接器设置区之中一连接器设置区。本发明提出的电子装置与电路板可实现装载有同时整合缩放控制器与时序控制器的单一芯片的电路板创新布局设计,大幅提升电路板的使用灵活性和信号传输质量。

Description

电子装置与电路板
技术领域
本发明有关于电路板的布局设计,尤其有关于具有多种连接器设置区(connectorplacement site)的共布局(co-layout)设计电路板的电子装置以及其相关电路板。
背景技术
在传统的视频处理系统(video processing system)中,某些特定功能的区块是以不同的芯片(chip)来实现,例如,在某一个芯片上整合(integrate)缩放控制器(scalar),而在另一个芯片上整合时序控制器(timing controller)。因此,缩放控制器与时序控制器的输出接口(output interface)(亦即连接器(connector))也会分开设置,故而造成生产成本无可避免地增加。
近年来,由于将缩放控制器与时序控制器整合在单一芯片上的技术日益普及,所以需要有一种装载有同时整合缩放控制器与时序控制器的单一芯片的创新电路板布局设计。
发明内容
有鉴于此,本发明提供一种电子装置以及电路板。
本发明提供一种电子装置,包含集成电路、电路板以及连接器。集成电路包含第一信号处理电路、第二信号处理电路以及接口复用器,接口复用器具有第一输入端口、第二输入端口以及输出端口,其中,该第一输入端口电性连接至该第一信号处理电路,该第二输入端口电性连接至该第二信号处理电路,以及该输出端口电性连接至该第一输入端口或该第二输入端口;电路板装载该集成电路,该电路板包含多个连接器设置区,该多个连接器设置区包含至少一个第一连接器设置区和至少一个第二连接器设置区,其中,该至少一个第一连接器设置区专属于该第一信号处理电路,以及该至少一个第二连接器设置区专属于该第二信号处理电路,其中该多个连接器设置区与该接口复用器的该输出端口为彼此电性串接;以及连接器安装于该多个连接器设置区之中的一个连接器设置区,其中,当所述连接器安装在所述第一连接器设置区,所述连接器输出所述第一信号处理电路的信号,当所述连接器安装在所述第二连接器设置区,所述连接器输出所述第二信号处理电路的信号。
本发明另提供一种电子装置,包含集成电路、电路板以及连接器。集成电路包含第一信号处理电路、第二信号处理电路以及接口复用器,接口复用器具有一第一输入端口、第二输入端口以及输出端口,其中,该第一输入端口电性连接至该第一信号处理电路,该第二输入端口电性连接至该第二信号处理电路,以及该输出端口电性连接至该第一输入端口或该第二输入端口;电路板装载该集成电路,该电路板包含多个连接器设置区、至少一组无源元件设置区以及多条信号走线;其中,该多个连接器设置区包含至少一个第一连接器设置区和至少一个第二连接器设置区,其中,该至少一个第一连接器设置区皆专属于该第一信号处理电路与该第二信号处理电路其中的一个信号处理电路,以及该至少一个第二连接器设置区皆专属于该第一信号处理电路与该第二信号处理电路其中的另一个信号处理电路;该至少一组无源元件设置区设置于该第一连接器设置区与该第二连接器设置区之间,且未安装任何无源元件于其上;以及该多条信号走线包含多条第一信号走线、多条第二信号走线以及多条第三信号走线,其中,该多条第一信号走线使该第一连接器设置区与该输出端口形成电性串接,该多条第二信号走线使该第一连接器设置区与该多个无源元件设置区形成电性串接,以及该多条第三信号走线使该第二连接器设置区与该多个无源元件设置区形成电性串接;以及连接器安装于该第一连接器设置区其中,当所述连接器安装在所述第一连接器设置区,所述连接器输出所述第一信号处理电路的信号,当所述连接器安装在所述第二连接器设置区,所述连接器输出所述第二信号处理电路的信号。
本发明再提供一种电路板,包含集成电路设置区、多个连接器设置区以及多条信号走线。其中,多个连接器设置区包含第一连接器设置区与第二连接器设置区,分别对应于不同的多个连接器类型;一接口复用器,具有第一输入端口、第二输入端口以及输出端口,不同信号处理电路通过该接口复用器的第一输入端口及第二输入端口分别电性连接该第一连接器设置区与第二连接器设置区,其中,当连接器安装在所述第一连接器设置区,所述连接器输出所述第一信号处理电路的信号,当所述连接器安装在所述第二连接器设置区,以及多条信号走线包含多条第一信号走线以及多条第二信号走线,其中,该多条第一信号走线电性连接于该集成电路设置区与该第一连接器设置区之间,以及该多条第二信号走线电性连接于该第一连接器设置区与该第二连接器设置区之间,其中该集成电路设置区、该第一连接器设置区以及该第二连接器设置区为通过该多条第一信号走线与该多条第二信号走线而彼此电性串接。
本发明还提供一种电路板,包含集成电路设置区、多个连接器设置区、至少一组无源元件设置区以及多条信号走线。其中,多个连接器设置区包含第一连接器设置区与第二连接器设置区,分别对应于不同的多个连接器类型;一接口复用器,具有第一输入端口、第二输入端口以及输出端口,不同信号处理电路通过该接口复用器的第一输入端口及第二输入端口分别电性连接该第一连接器设置区与第二连接器设置区,其中,当连接器安装在所述第一连接器设置区,所述连接器输出所述第一信号处理电路的信号,当所述连接器安装在所述第二连接器设置区,所述连接器输出所述第二信号处理电路的信号,至少一组无源元件设置区设置于该第一连接器设置区与该第二连接器设置区之间;以及多条信号走线,包含多条第一信号走线、多条第二信号走线以及多条第三信号走线,其中,该多条第一信号走线电性连接于该集成电路设置区与该第一连接器设置区之间,该多条第二信号走线电性连接于该组无源元件设置区与该第一连接器设置区之间,以及该多条第三信号走线电性连接于该组无源元件设置区与该第二连接器设置区之间。
本发明提供的电子装置与电路板可实现装载有同时整合缩放控制器与时序控制器的单一芯片的电路板创新布局设计,大幅提升电路板的使用灵活性和信号传输质量。
附图说明
图1为本发明电路板的第一种布局设计实施例的方块示意图。
图2为本发明使用图1所示电路板100所实现的电子装置的第一实施例的方块示意图。
图3为本发明使用图1所示电路板100所实现的电子装置的第二实施例的方块示意图。
图4为本发明电路板的第二种布局设计实施例的方块示意图。
图5为本发明使用图4所示电路板400所实现的电子装置的第一实施例的方块示意图。
图6为本发明使用图4所示电路板400所实现的电子装置的第二实施例的方块示意图。
图7为本发明电路板的第三种布局设计实施例的方块示意图。
图8为本发明电路板的第四种布局设计实施例的方块示意图。
图9为本发明使用图8所示电路板800所实现的电子装置的第一实施例的方块示意图。
图10为本发明使用图8所示电路板800所实现的电子装置的第二实施例的方块示意图
图11为本发明电路板的第五种布局设计实施例的方块示意图。
图12为本发明使用图11所示电路板1100所实现的电子装置的第一实施例的方块示意图。
图13为本发明使用图11所示电路板1300所实现的电子装置的第二实施例的方块示意图。
图14为本发明电路板的第六种布局设计实施例的方块示意图。
具体实施方式
在说明书及权利要求当中使用了某些词汇来指称特定组件。所属技术领域的技术人员应可理解,制造商可能会用不同名词来称呼同一个组件。本说明书及权利要求并不以名称的差异作为区分组件的方式,而是以组件在功能上的差异作为区分准则。在通篇说明书及权利要求中所提及的“包括”为开放式用语,故应解释成“包括但不限定于”。“大致”为指在可接受的误差范围内,本领域技术人员能够在一定误差范围内解决所述技术问题,基本达到所述技术效果。此外,“耦接”一词在此包括任何直接及间接的电性连接手段。
以下描述为本发明实施的较佳实施例。以下实施例仅用来例举阐释本发明的技术特征,并非用来限制本发明的范畴。本发明保护范围当以后附的权利要求范围为准。
本发明使多个连接器设置区定义于同一个电路板(例如,印刷电路板)上,并可专属于(dedicated to)同一个芯片,该同一个芯片中整合了多个信号处理电路(signalprocessing circuit)。根据该多个信号处理电路中所选用信号处理电路,将对应于所选用信号处理电路的连接器安装在电路板上所定义的多个连接器设置区中的一个连接器设置区。然而,在需要选用另一个信号处理电路的情形下,可使用具有多个连接器设置区的相同布局设计的电路板,以允许将对应于所选用该信号处理电路的一个连接器安装在该电路板上所定义的多个连接器设置区中的另一个连接器设置区。简而言之,本发明所提出的电路板能够满足不同应用的需求,进而增加了电路板在使用上的灵活性(flexibility)。进一步的技术细节将详细地说明如下。
请参阅图1,图1为本发明电路板的第一种布局设计实施例的方块示意图。电路板(例如,印刷电路板)100具有集成电路设置区102、多个连接器设置区以及多条信号走线。其中,该多个连接器设置区包含至少一个第一连接器设置区104_1与至少一个第二连接器设置区106_1,该多条信号走线包含多条第一信号走线108_1~108_5与多条第二信号走线110_1~110_5。集成电路设置区102具有多个连接节点(connection node)103,例如多个焊盘(pad)或多个镀通孔(plated through hole)。同样地,第一连接器设置区104_1具有多个连接节点105,例如多个镀通孔;以及第二连接器设置区106_1具有多个连接节点107,例如多个镀通孔。第一信号走线108_1~108_5电性连接于集成电路设置区102与第一连接器设置区104_1之间,以及第二信号走线110_1~110_5电性连接于第一连接器设置区104_1与第二连接器设置区106_1之间。如图1所示,集成电路设置区102、第一连接器设置区104_1以及第二连接器设置区106_1为通过第一信号走线108_1~108_5与第二信号走线110_1~110_5而彼此电性串接(electrically connected in series)。值得注意的是,图1所示的多个连接器设置区的数量以及图1所示的多条信号走线的数量仅供说明所用,并非用来作为本发明的限制条件。
集成电路设置区102定义为允许集成电路(例如,芯片)安装于其上,以及该多个连接器设置区定义为允许具有特定连接器类型(connector type)的连接器安装于该多个连接器设置区中的一个连接器设置区之上,其中,该多个连接器设置区包含第一连接器设置区104_1与第二连接器设置区106_1,举例来说,第一连接器设置区104_1与第二连接器设置区106_1为对应于不同的连接器类型,亦即不同的接口类型(interface type),例如,基于实际设计需求,安装于第一连接器设置区104_1/第二连接器设置区106_1的连接器可为迷你低电压微分信号(mini Low Voltage Differential Signal,mini-LVDS)接口、嵌入式点对点接口(Embedded Point-Point Interface,EPI)、点对点迷你低电压微分信号(Pointto Point mini-LVDS,PPML)接口、先进迷你低电压微分信号(Advanced PPML)接口、校准驱动控制器(Calibration Driver Controller,CalDriCon)接口、低电压微分信号(LowVoltage Differential Signal,LVDS)接口、V-by-One接口或是内部显示端口(InternalDisplay Port,iDP)接口。
请参阅图2,图2为本发明使用图1所示电路板100所实现的电子装置(electronicdevice)的第一实施例的方块示意图。联合参阅图1及图2,电子装置200包含集成电路202、图1所示的电路板100,以及连接器204。集成电路202可为安装于电路板100所定义的集成电路设置区102上的一个片上系统(system-on-a-chip,SOC),且集成电路202包含第一信号处理电路212、第二信号处理电路214以及接口复用器(interface multiplexer)216。第一信号处理电路212与第二信号处理电路214用于进行不同的信号处理操作,举例来说,第一信号处理电路212可以是一个缩放控制器,该缩放控制器用来处理欲显示的视频数据,或是可以包含缩放控制器和帧速率转换(frame-rate conversion,FRC)电路,其中,缩放控制器用来处理欲显示的视频数据,FRC电路用来将一个输入视频流(video stream)的帧速率调整至另一个不同帧速率。第二信号处理电路214可以是时序控制器,用来根据第一信号处理电路212的输出驱动显示器面板(display panel),其中,显示器面板可例如液晶显示器(liquid crystal display,LCD)面板。由于所述领域的技术人员可轻易地了解缩放控制器、帧速率转换电路以及时序控制器的相关操作与功能,故在此不再详述。
接口复用器216具有第一输入端口P1、第二输入端口P2以及输出端口。其中第一输入端口P1电性连接至第一信号处理电路212,第二输入端口P2电性连接至第二信号处理电路214,该输出端口用于电性连接至第一输入端口P1或第二输入端口P2。在本实施例中,可仅由接口复用器216所电性连接的一些连接节点(例如,镀通孔或焊盘)103来代表该输出端口。
在此实施例中,第一连接器设置区104_1专属于第一信号处理电路212,以及第二连接器设置区106_1专属于第二信号处理电路214,换言之,若连接器安装在第一连接器设置区104_1上,则所安装的连接器会作为第一信号处理电路212的输出接口,同样地,若连接器安装在第二连接器设置区106_1上,则所安装的连接器会作为第二信号处理电路214的输出接口。
在特定应用使用由集成电路202所实现的内部时序控制器(internal timingcontroller),亦即第二信号处理电路214以驱动外部显示面板(external display panel)(图未示)的情形下,控制接口复用器216以使其输出端口电性连接至第二输入端口P2,因而允许第二信号处理电路214的输出可由集成电路202被传输至该外部显示面板。为了满足该特定应用的需求,连接器204安装在专属于第二信号处理电路214的第二连接器设置区106_1上,这样,通过连接器204与该外部显示面板之间的适当缆线(cable)连接,第二信号处理电路214的输出便可由集成电路202被传输至该外部显示面板。值得注意的是,在此情形下,第一连接器设置区104_1并未安装任何连接器于其上。
在特定应用使用外部时序控制器(external timing controller)而不是集成电路202所实现的内部时序控制器(亦即第二信号处理电路214)以驱动外部显示面板(图未示)的另一种情形下,控制接口复用器216以使其输出端口电性连接至第一输入端口P1,因而允许第一信号处理电路212的输出可由集成电路202被传输至该外部时序控制器以供进一步的处理。请参阅图3,图3为本发明使用图1所示电路板100所实现的电子装置的第二实施例的方块示意图。联合参阅图1、图2及图3,电子装置300包含图2所示的集成电路202、图1所示的电路板100,以及连接器304。为了满足特定应用的需求,连接器304安装在专属于第一信号处理电路212的第一连接器设置区104_1上,这样,通过连接器304与该外部时序控制器之间的适当缆线连接,第一信号处理电路212的输出便可由集成电路202被传输至该外部时序控制器,其中,该外部时序控制器可安装于另一电路板上。值得注意的是,在此情形下,第二连接器设置区106_1并未安装任何连接器于其上。
在上述多个实施例中,专属于第一信号处理电路212的第一连接器设置区104_1会比专属于第二信号处理电路214的第二连接器设置区106_1更为靠近集成电路202,然而,以上仅供示例说明所用。在一个设计变化中,第二连接器设置区106_1可比第一连接器设置区104_1更为靠近集成电路202。图4为本发明电路板的第二种布局设计实施例的方块示意图,其中电路板400的布局设计与图1所示电路板100的布局设计相似,而主要的差异在于:专属于第二信号处理电路214的第二连接器设置区106_1会比专属于第一信号处理电路212的第一连接器设置区104_1更为靠近集成电路设置区102。
请联合图4来参阅图5与图6。图5为本发明使用图4所示电路板400所实现的电子装置的第一实施例的方块示意图,以及图6为本发明使用图4所示电路板400所实现的电子装置的第二实施例的方块示意图。在特定应用使用集成电路202所实现的内部时序控制器,亦即第二信号处理电路214以驱动外部显示面板(图未示)的情形下,控制电子装置500的接口复用器216以使其输出端口电性连接至第二输入端口P2,以及连接器204为安装在专属于第二信号处理电路214的第二连接器设置区106_1上。在特定应用使用外部时序控制器而不是集成电路202所实现的内部时序控制器(亦即第二信号处理电路214)以驱动外部显示面板(图未示)的另一种情形下,控制电子装置600的接口复用器216以使其输出端口电性连接至第一输入端口P1,以及连接器304为安装在专属于第一信号处理电路212的第一连接器设置区104_1上。
关于每一个电路板100/400的布局设计,只有一个专属于第一信号处理电路212的连接器设置区与一个专属于第二信号处理电路214的连接器设置区会被定义在电路板100/400上,然而,以上仅供示例说明,并非用来作为本发明的限制。图7为本发明电路板的第三种布局设计实施例的方块示意图。电路板(例如,印刷电路板)700具有集成电路设置区702、多个连接器设置区以及多条信号走线。其中,该多个连接器设置区包含连接器设置区704_1~704_4,该多条信号走线包含多条第一信号走线706_1~706_5、多条第二信号走线708_1~708_5、多条第三信号走线710_1~710_5以及多条第四信号走线712_1~712_5。其中,多条第一信号走线706_1~706_5电性连接于集成电路设置区702与连接器设置区704_1之间,多条第二信号走线708_1~708_5电性连接于连接器设置区704_1与连接器设置区704_2之间,多条第三信号走线710_1~710_5电性连接于连接器设置区704_2与连接器设置区704_3之间,多条第四信号走线712_1~712_5电性连接于连接器设置区704_3与连接器设置区704_4之间。集成电路设置区702具有多个连接节点703,例如多个焊盘或多个镀通孔。同样地,连接器设置区704_1~704_4中的每一个连接器设置区皆具有多个连接节点705,例如多个镀通孔。如图7所示,集成电路设置区702与连接器设置区704_1~704_4为通过第一信号走线706_1~706_5、第二信号走线708_1~708_5、第三信号走线710_1~710_5以及第四信号走线712_1~712_5而彼此电性串接。
值得注意的是,连接器设置区704_1~704_4包含一个以上的专属于第一信号处理电路212与第二信号处理电路214之中至少一个的连接器设置区。举例来说,连接器设置区704_1~704_2为皆专属于第一信号处理电路212,但却分别对应于不同的连接器类型(亦即不同的接口类型),以及连接器设置区704_3~704_4为皆专属于第二信号处理电路214,但却分别对应于不同的连接器类型(亦即不同的接口类型)。由于电路板700支持多种连接器类型以供第一信号处理电路212与第二信号处理电路214中任一个信号处理电路来使用,因此可大幅提升电路板700的使用灵活性,换言之,通过适当地安装在电路板布局设计所定义的连接器设置区704_1~704_4中的一个连接器设置区上的目标连接器(targetconnector),使用电路板700来装载集成电路202的合成电子装置便可满足特定应用的需求。
在一个设计变化中,连接器设置区704_1~704_2皆专属于第二信号处理电路214,但却分别对应于不同的连接器类型,以及连接器设置区704_3~704_4皆专属于第一信号处理电路212,但却分别对应于不同的连接器类型,因而可实现支持多种连接器类型以供第一信号处理电路212与第二信号处理电路214中任一个信号处理电路来使用的相似目的。
在另一个设计变化中,连接器设置区704_1~704_4中的一个连接器设置区为专属于第一信号处理电路212与第二信号处理电路214之中的一个信号处理电路,且其他剩余的多个连接器设置区为皆专属于第一信号处理电路212与第二信号处理电路214之中的另一个信号处理电路,但却分别对应于不同的连接器类型,因而可实现支持多种连接器类型以供第一信号处理电路212与第二信号处理电路214之中的一个信号处理电路来使用的相似目的。
另外,由于所属领域的技术人员可通过阅读上文所述的电子装置200、300、500以及600的相关说明而轻易地了解所有可能使用图7所示电路板700来实现的电子装置的相关功能与操作,故在此便省略相关描述以简化说明。
如图3所示,连接器304为安装在比第二连接器设置区106_1更为靠近集成电路202的第一连接器设置区104_1上,以及第二连接器设置区106_1并未安装任何连接器于其上。当第一信号处理电路212通过连接器304产生输出至外部处理电路时,其中,该外部处理电路可例如外部时序控制器,外侧的第二连接器设置区106_1会通过第二信号走线110_1~110_5而电性连接至内侧的第一连接器设置区104_1,因此,第二连接器设置区106_1可降低第一信号处理电路212的输出的信号传输质量(signal transmission quality)。其中,该第二连接器设置区106_1并未提供连接器安装的作用,但却电性连接至安装了连接器304的第一连接器设置区104_1。同样地,关于图5所示的实施例,连接器204为安装在比第一连接器设置区104_1更为靠近集成电路202的第二连接器设置区106_1上,以及第一连接器设置区104_1并未安装任何连接器于其上。当第二信号处理电路214通过连接器204以产生输出至外部装置时,其中,该外部装置可例如外部显示面板,外侧的第一连接器设置区104_1会通过第二信号走线110_1~110_5而电性连接至内侧的第二连接器设置区106_1,因此,第一连接器设置区104_1可降低第二信号处理电路214的输出的信号传输质量。其中,第一连接器设置区104_1并未提供连接器安装的作用,但却电性连接至安装了连接器204的第二连接器设置区106_1。本发明因而提供了一种可避免不希望得到的信号退化(signal degra-dation)的改良电路板布局设计。
请参阅图8,图8为本发明电路板的第四种布局设计实施例的方块示意图。电路板(例如,印刷电路板)800包含集成电路设置区802、多个连接器设置区、至少一组无源元件以及多条信号走线。其中,该多个连接器设置区包含至少一个第一连接器设置区804_1与至少一个第二连接器设置区806_1、该至少一组无源元件包含设置于第一连接器设置区804_1与第二连接器设置区806_1之间的至少一组无源元件设置区808_1~808_5,该多条信号走线包含多条第一信号走线810_1~810_5、多条第二信号走线812_1~812_5及多条第三信号走线814_1~814_5。集成电路设置区802具有多个连接节点803,例如多个焊盘或多个镀通孔。同样地,第一连接器设置区804_1具有多个连接节点805,例如多个镀通孔;第二连接器设置区806_1具有多个连接节点807,例如多个镀通孔;以及无源元件设置区808_1~808_5之中的每一个无源元件设置区皆具有多个连接节点809,例如多个镀通孔。如图8所示,第一信号走线810_1~810_5电性连接于集成电路设置区802与第一连接器设置区804_1之间,第二信号走线812_1~812_5电性连接于第一连接器设置区804_1与该组无源元件设置区808_1~808_5之间,以及第三信号走线814_1~814_5电性连接于该组无源元件设置区808_1~808_5与第二连接器设置区806_1之间。值得注意的是,图8所示的多个连接器设置区的数量、多条走线的数量,以及多个无源元件设置区的数量仅供示例说明之用,并非用来作为本发明的限制条件。
集成电路设置区802的功能与集成电路设置区102的功能相同,此外,包含第一连接器设置区804_1与第二连接器设置区806_1的多个连接器设置区的功能,与包含第一连接器设置区104_1与第二连接器设置区106_1的多个连接器设置区的功能相同,因此,在此省略进一步的描述以简化说明。关于无源元件设置区808_1~808_5之中的每一个无源元件设置区,其定义为允许一个无源元件(例如,零欧姆电阻(zero-ohm resister))安装于其上。
请参阅图9,图9为本发明使用图8所示电路板800所实现的电子装置的第一实施例的方块示意图。联合参阅图8和图9,电子装置900包含集成电路202、图8所示的电路板800、安装于第二连接器设置区806_1上的连接器204,以及分别安装在无源元件设置区808_1~808_5上的多个无源元件902_1~902_5(例如,零欧姆电阻)。在本实施例中,第一连接器设置区804_1专属于第一信号处理电路212,以及第二连接器设置区806_1专属于第二信号处理电路214。在特定应用使用集成电路202所实现的内部时序控制器,亦即第二信号处理电路214以驱动外部显示面板(图未示)的情形下,控制接口复用器216以使其输出端口电性连接至第二输入端口P2,因此,连接器204便安装在专属于第二信号处理电路214的第二连接器设置区806_1上,以允许第二信号处理电路214与该外部显示面板之间的信号传输。图9所示的电子装置900的硬件配置为与图2所示的电子装置200的硬件配置相似,而彼此之间主要的差异在于:第二连接器设置区806_1、第一连接器设置区804_1以及集成电路设置区802是通过第一信号走线810_1~810_5、第二信号走线812_1~812_5、所安装的无源元件902_1~902,以及第三信号走线814_1~814_5而彼此电性串接。
在特定应用使用外部时序控制器而不是集成电路202所实现的内部时序控制器(亦即第二信号处理电路214)以驱动外部显示面板(图未示)的另一种情形下,控制接口复用器216以使其输出端口电性连接至第一输入端口P1,因而允许第一信号处理电路212的输出可由集成电路202被传输至该外部时序控制器以供进一步的处理。请参阅图10,图10为本发明使用图8所示电路板800所实现的电子装置的第二实施例的方块示意图。请联合参阅图8、图9及图10,为了满足特定应用的需求,连接器304安装在专属于第一信号处理电路212的第一连接器设置区804_1上。值得注意的是,无源元件设置区808_1~808_5并未安装任何连接器于其上,换言之,无源元件设置区808_1~808_5中的每一个无源元件设置区为断路(open circuit),这样,第二连接器设置区806_1会与安装连接器304的第一连接器设置区804_1彼此隔离(isolated),因而可避免由第二连接器设置区806_1所造成的不需要的信号退化。
在图9与图10所示的上述多个实施例中,专属于第一信号处理电路212的第一连接器设置区804_1会比专属于第二信号处理电路214的第二连接器设置区806_1更为靠近集成电路202,然而,以上仅供示例说明所用。在一个设计变化中,第二连接器设置区806_1可以比第一连接器设置区804_1更为靠近集成电路202。图11为本发明电路板的第五种布局设计实施例的方块示意图。电路板1100具有与图8所示的电路板800相似的布局设计,而彼此之间主要的差异在于:第二连接器设置区806_1会比第一连接器设置区804_1更为靠近集成电路设置区802。
请联合图11来参阅图12与图13。图12为本发明使用图11所示电路板1100所实现的电子装置的第一实施例的方块示意图,以及图13为本发明使用图11所示电路板1300所实现的电子装置的第二实施例的方块示意图。在特定应用使用集成电路202所实现的内部时序控制器,亦即第二信号处理电路214以驱动外部显示面板(图未示)的情形下,控制电子装置1200的接口复用器216以使其输出端口电性连接至第二输入端口P2,以及连接器204为安装在专属于第二信号处理电路214的第二连接器设置区806_1上。在特定应用使用外部时序控制器而不是集成电路202所实现的内部时序控制器(亦即第二信号处理电路214)以驱动外部显示面板(图未示)的另一种情形下,控制电子装置1200的接口复用器216以使其输出端口电性连接至第一输入端口P1,以及连接器304为安装在专属于第一信号处理电路212的第一连接器设置区804_1上。关于图13所示的电子装置1300,无源元件设置区808_1~808_5分别具有无源元件902_1~902_5安装于其上,然而,关于图12所示的电子装置1200,无源元件设置区808_1~808_5并没有任何连接器安装于其上,因而可提升信号传输质量。
举例来说,在定义第一连接器设置区804_1与第二连接器设置区806_1中何者应该要设置在比较靠近集成电路设置区802的位置时,可将连接器类型及/或干扰容限(interference tolerance)加入考虑。请考虑以下情形:第一连接器设置区804_1与第二连接器设置区806_1中的一个连接器设置区被定义来允许安装LVDS连接器,以及第一连接器设置区804_1与第二连接器设置区806_1中的另一个连接器设置区被定义来允许安装mini-LVDS连接器,由于mini-LVDS连接器比较容易受到干扰所影响,亦即mini-LVDS连接器的抗噪声能力较差,故相较于被定义来允许安装LVDS连接器的连接器设置区,被定义来允许安装mini-LVDS连接器的连接器设置区会更为靠近集成电路设置区802。
考虑下述另一种情形:第一连接器设置区804_1与第二连接器设置区806_1中的一个连接器设置区被定义来允许安装具有第一连接器形状的第一连接器,以及第一连接器设置区804_1与第二连接器设置区806_1中的另一个连接器设置区为被定义来允许安装具有第二连接器形状的第二连接器。若将该第一连接器安装在较为靠近集成电路设置区802的连接器设置区,则会比将该第一连接器安装在远离集成电路设置区802的连接器设置区来得简单,故相较于被定义来允许安装具有该第二连接器形状的该第二连接器的连接器设置区,被定义来允许安装具有该第一连接器形状的该第一连接器的连接器设置区会更为靠近集成电路设置区802。
关于每一个电路板800/1100的布局设计,只有一个专属于第一信号处理电路212的连接器设置区与一个专属于第二信号处理电路214的连接器设置区会被定义在电路板800/1100,然而,以上仅供示例说明,并非用来作为本发明的限制。图14为本发明电路板的第六种布局设计实施例的方块示意图。电路板(例如,印刷电路板)1400具有集成电路设置区1402、多个连接器设置区、多组无源元件设置区以及多条信号走线。其中,该多个连接器设置区包含连接器设置区1404_1~1404_4,该多组无源元件设置区包含无源元件设置区1406_1~1406_5、1408_1~1408_5与1410_1~1410_5,该多条信号走线包含多条第一信号走线1412_1~1412_5、多条第二信号走线1414_1~1414_5、多条第三信号走线1416_1~1416_5、多条第四信号走线1418_1~1418_5、多条第五信号走线1420_1~1420_5、多条第六信号走线1422_1~1422_5以及多条第七信号走线1424_1~1424_5,其中,多条第一信号走线1412_1~1412_5电性连接于集成电路设置区1402与连接器设置区1404_1之间,多条第二信号走线1414_1~1414_5电性连接于连接器设置区1404_1与无源元件设置区1406_1~1406_5之间,多条第三信号走线1416_1~1416_5电性连接于连接器设置区1404_2与无源元件设置区1406_1~1406_5之间,多条第四信号走线1418_1~1418_5电性连接于连接器设置区1404_2与无源元件设置区1408_1~1408_5之间,多条第五信号走线1420_1~1420_5电性连接于连接器设置区1404_3与无源元件设置区1408_1~1408_5之间、多条第六信号走线1422_1~1422_5电性连接于连接器设置区1404_3与无源元件设置区1410_1~1410_5之间,以及多条第七信号走线1424_1~1424_5电性连接于连接器设置区1404_4与无源元件设置区1410_1~1410_5之间。
集成电路设置区1402具有多个连接节点1403,例如多个焊盘或多个镀通孔。同样地,连接器设置区1404_1~1404_4中的每一个连接器设置区皆具有多个连接节点1405,例如多个镀通孔,以及无源元件设置区1406_1~1406_5、1408_1~1408_5及1410_1~1410_5皆具有多个连接节点1407,例如多个镀通孔。
值得注意的是,连接器设置区1404_1~1404_4包含一个以上的专属于第一信号处理电路212与第二信号处理电路214中至少一个信号处理电路的连接器设置区,举例来说,连接器设置区1404_1~1404_2皆专属于第一信号处理电路212,但却分别对应于不同的连接器类型(亦即不同的接口类型),以及连接器设置区1404_3~1404_4皆专属于第二信号处理电路214,但却分别对应于不同的连接器类型(亦即不同的接口类型)。在一个设计变化中,连接器设置区1404_1~1404_2皆专属于第二信号处理电路214,但却分别对应于不同的连接器类型(亦即不同的接口类型),以及连接器设置区1404_3~1404_4皆专属于第一信号处理电路212,但却分别对应于不同的连接器类型(亦即不同的接口类型)。在另一个设计变化中,连接器设置区1404_1~1404_2之中的一个连接器设置区专属于第一信号处理电路212与第二信号处理电路214中的一个信号处理电路,以及连接器设置区1404_1~1404_2中的其他剩余连接器设置区皆专属于第一信号处理电路212与第二信号处理电路214中的另一个信号处理电路,而分别对应于不同的连接器类型(亦即不同的接口类型)。
另外,由于所属领域的技术人员可通过阅读上文所述的多个电子装置900、1000、1200以及1300的相关说明而轻易地了解所有可能使用图14所示电路板1400来实现的电子装置的相关功能与操作,故在此便省略相关描述以简化说明。
值得注意的是,定义于同一个电路板的多个连接器设置区可对应于不同的连接器类型,以及具有不同连接器类型的多个连接器可有不同数量的连接引脚(connectionpin)。为使电路板布局设计上的多个连接器设置区仅通过如图1、图4及图7所示的多条信号走线,或是通过如图8、图11及图14所示的多个无源元件设置区与多条信号走线的一个组合,以成功地支持不同的连接器类型,可配置该多个连接器设置区中的每一个连接器设置区具有与所支持的所有连接器类型的连接引脚数(connection pin number)之中最大连接引脚数相同的连接节点数量。简而言之,基于安装在该连接器设置区上的连接器的连接器类型,定义在连接器设置区的一部份或所有的连接节点可用于实际信号传输。
本发明虽以较佳的实施例揭露如上,然而并非用于限定本发明的范畴,任何所属技术领域的技术人员,在不脱离本发明的精神和范围内,可做些许的替换与更改,本发明的权利范围应以权利要求以及其等同变形为准。

Claims (16)

1.一种电子装置,包含:
集成电路,包含:第一信号处理电路;第二信号处理电路;以及接口复用器,具有第一输入端口、第二输入端口以及输出端口,其中,该第一输入端口电性连接至该第一信号处理电路,该第二输入端口电性连接至该第二信号处理电路,以及该输出端口电性连接至该第一输入端口或该第二输入端口;
电路板,装载该集成电路,该电路板包含多个连接器设置区,该多个连接器设置区包含至少一个第一连接器设置区和至少一个第二连接器设置区,其中,该至少一个第一连接器设置区专属于该第一信号处理电路,以及该至少一个第二连接器设置区专属于该第二信号处理电路,其中该多个连接器设置区与该接口复用器的该输出端口为彼此电性串接;以及
连接器,安装于该多个连接器设置区之中的一个连接器设置区,其中,当所述连接器安装在所述第一连接器设置区,所述连接器输出所述第一信号处理电路的信号,当所述连接器安装在所述第二连接器设置区,所述连接器输出所述第二信号处理电路的信号。
2.如权利要求1所述的电子装置,其特征在于,该连接器为安装于该第一连接器设置区,以及该第二连接器设置区并未安装任何连接器于其上。
3.如权利要求1所述的电子装置,其特征在于,该多个连接器设置区包含专属于该第一信号处理电路的多个第一连接器设置区,该输出端口为电性连接至该第一输入端口,该连接器为安装于该多个第一连接器设置区之中的一个连接器设置区,以及该多个第一连接器设置区之中其他剩余的连接器设置区与该第二连接器设置区并未安装任何连接器于其上。
4.如权利要求1所述的电子装置,其特征在于,该第一信号处理电路为视频处理电路,以及该第二信号处理电路为时序控制器。
5.如权利要求4所述的电子装置,其特征在于,该第一连接器设置区比该第二连接器设置区更靠近该集成电路。
6.如权利要求4所述的电子装置,其特征在于,该第二连接器设置区比该第一连接器设置区更靠近该集成电路。
7.如权利要求1所述的电子装置,其特征在于,该电路板另包含:
多条信号走线,该多条信号走线包含多条第一信号走线以及多条第二信号走线,其中,该多条第一信号走线电性连接于该第一连接器设置区与该接口复用器的该输出端口之间,以及该多条第二信号走线电性连接于该第一连接器设置区与该第二连接器设置区之间,其中该接口复用器的该输出端口、该第一连接器设置区以及该第二连接器设置区为通过该多条第一信号走线与该多条第二信号走线而彼此电性串接。
8.如权利要求1所述的电子装置,其特征在于,该电路板另包含:
一组无源元件设置区,设置于该第一连接器设置区与该第二连接器设置区之间;
多条信号走线,该多条信号走线包含多条第一信号走线、多条第二信号走线以及多条第三信号走线,其中,该多条第一信号走线电性连接于该第一连接器设置区与该接口复用器的该输出端口之间,该多条第二信号走线电性连接于该第一连接器设置区与该组无源元件设置区之间,以及该多条第三信号走线电性连接于该第二连接器设置区与该组无源元件设置区之间;以及
多个无源元件,该多个无源元件分别安装于该组无源元件设置区;以及该接口复用器的该输出端口、该第一连接器设置区以及该第二连接器设置区为通过该多个无源元件、该多条第一信号走线、该多条第二信号走线以及该多条第三信号走线而彼此电性串接。
9.如权利要求8所述的电子装置,其特征在于,该多个无源元件中的每个无源元件为零欧姆电阻。
10.一种电子装置,包含:
集成电路,包含:第一信号处理电路;第二信号处理电路;以及接口复用器,具有一第一输入端口、第二输入端口以及输出端口,其中,该第一输入端口电性连接至该第一信号处理电路,该第二输入端口电性连接至该第二信号处理电路,以及该输出端口电性连接至该第一输入端口或该第二输入端口;
电路板,装载该集成电路,该电路板包含多个连接器设置区、至少一组无源元件设置区以及多条信号走线;其中,该多个连接器设置区包含至少一个第一连接器设置区和至少一个第二连接器设置区,其中,该至少一个第一连接器设置区皆专属于该第一信号处理电路与该第二信号处理电路其中的一个信号处理电路,以及该至少一个第二连接器设置区皆专属于该第一信号处理电路与该第二信号处理电路其中的另一个信号处理电路;该至少一组无源元件设置区,设置于该第一连接器设置区与该第二连接器设置区之间,且未安装任何无源元件于其上;以及该多条信号走线包含多条第一信号走线、多条第二信号走线以及多条第三信号走线,其中,该多条第一信号走线使该第一连接器设置区与该输出端口形成电性串接,该多条第二信号走线使该第一连接器设置区与该至少一组无源元件设置区形成电性串接,以及该多条第三信号走线使该第二连接器设置区与该多个无源元件设置区形成电性串接;以及
连接器,安装于该第一连接器设置区,其中,当所述连接器安装在所述第一连接器设置区,所述连接器输出所述第一信号处理电路的信号,当所述连接器安装在所述第二连接器设置区,所述连接器输出所述第二信号处理电路的信号。
11.如权利要求10所述的电子装置,其特征在于,该输出端口为电性连接至该第一输入端口,其中,该连接器为安装于该第一连接器设置区,以及该第二连接器设置区并未安装任何连接器于其上,该第一连接器设置区专属于该第一信号处理电路,该第二连接器设置区专属于该第二信号处理电路。
12.如权利要求10所述的电子装置,其特征在于,该输出端口为电性连接至该第二输入端口,其中,该第一连接器设置区专属于该第二信号处理电路,该第二连接器设置区专属于该第一信号处理电路。
13.如权利要求10所述的电子装置,其特征在于,该多个连接器设置区包含多个第一连接器设置区与多个第二连接器设置区;以及该电路板包含多组无源元件设置区,而每一组无源元件设置区为设置于该多个连接器设置区中两个相邻连接器设置区之间。
14.如权利要求10所述的电子装置,其特征在于,该第一信号处理电路为视频处理电路,以及该第二信号处理电路为时序控制器。
15.一种电路板,包含:
集成电路设置区;
多个连接器设置区,包含:第一连接器设置区与第二连接器设置区,分别对应于不同的多个连接器类型;
一接口复用器,具有第一输入端口、第二输入端口以及输出端口,不同信号处理电路通过该接口复用器的第一输入端口及第二输入端口分别电性连接该第一连接器设置区与第二连接器设置区,其中,当连接器安装在所述第一连接器设置区,所述连接器输出第一信号处理电路的信号,当所述连接器安装在所述第二连接器设置区,所述连接器输出第二信号处理电路的信号;以及
多条信号走线,包含:多条第一信号走线以及多条第二信号走线,其中,该多条第一信号走线电性连接于该集成电路设置区与该第一连接器设置区之间,以及该多条第二信号走线电性连接于该第一连接器设置区与该第二连接器设置区之间,其中该集成电路设置区、该第一连接器设置区以及该第二连接器设置区为通过该多条第一信号走线与该多条第二信号走线而彼此电性串接,该多条第一信号走线使该第一连接器设置区与该输出端口形成电性串接。
16.一种电路板,包含:
集成电路设置区;
多个连接器设置区,包含:第一连接器设置区与第二连接器设置区,分别对应于不同的多个连接器类型;
一接口复用器,具有第一输入端口、第二输入端口以及输出端口,不同信号处理电路通过该接口复用器的第一输入端口及第二输入端口分别电性连接该第一连接器设置区与第二连接器设置区,其中,当连接器安装在所述第一连接器设置区,所述连接器输出第一信号处理电路的信号,当所述连接器安装在所述第二连接器设置区,所述连接器输出第二信号处理电路的信号;
至少一组无源元件设置区,设置于该第一连接器设置区与该第二连接器设置区之间;以及
多条信号走线,包含:多条第一信号走线、多条第二信号走线以及多条第三信号走线,其中,该多条第一信号走线电性连接于该集成电路设置区与该第一连接器设置区之间,该多条第二信号走线电性连接于该组无源元件设置区与该第一连接器设置区之间,以及该多条第三信号走线电性连接于该组无源元件设置区与该第二连接器设置区之间。
CN201510090308.4A 2010-07-16 2011-07-12 电子装置与电路板 Active CN104640346B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US36492610P 2010-07-16 2010-07-16
US61/364,926 2010-07-16
US13/041,442 2011-03-07
US13/041,442 US8665606B2 (en) 2010-07-16 2011-03-07 Electronic device having circuit board with co-layout design of multiple connector placement sites and related circuit board thereof
CN201110193822.2A CN102340923B (zh) 2010-07-16 2011-07-12 电子装置与电路板

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201110193822.2A Division CN102340923B (zh) 2010-07-16 2011-07-12 电子装置与电路板

Publications (2)

Publication Number Publication Date
CN104640346A CN104640346A (zh) 2015-05-20
CN104640346B true CN104640346B (zh) 2018-02-09

Family

ID=44903498

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201110193822.2A Active CN102340923B (zh) 2010-07-16 2011-07-12 电子装置与电路板
CN201510090308.4A Active CN104640346B (zh) 2010-07-16 2011-07-12 电子装置与电路板

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201110193822.2A Active CN102340923B (zh) 2010-07-16 2011-07-12 电子装置与电路板

Country Status (4)

Country Link
US (2) US8665606B2 (zh)
EP (1) EP2408280B1 (zh)
CN (2) CN102340923B (zh)
TW (1) TWI434630B (zh)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8665606B2 (en) * 2010-07-16 2014-03-04 Mediatek Inc. Electronic device having circuit board with co-layout design of multiple connector placement sites and related circuit board thereof
US9514661B2 (en) * 2011-03-02 2016-12-06 Stratacache, Inc. Translucent digital display system
GB2495607B (en) * 2011-10-11 2014-07-02 Lg Display Co Ltd Liquid crystal display device and driving method thereof
US9881528B2 (en) 2011-10-13 2018-01-30 Manufacturing Resources International, Inc. Transparent liquid crystal display on display case
KR101987191B1 (ko) * 2012-08-31 2019-09-30 엘지디스플레이 주식회사 액정 디스플레이 장치와 이의 구동방법
US8964118B2 (en) * 2013-04-12 2015-02-24 Shenzhen China Star Optoelectronics Technology Co., Ltd. Display signal processing system, circuit board, and liquid crystal display
US9535293B2 (en) 2014-06-16 2017-01-03 Manufacturing Resources International, Inc. Sealed transparent liquid crystal display assembly
US9500896B2 (en) 2014-06-16 2016-11-22 Manufacturing Resources International, Inc. Cooling system for liquid crystal display
US9633366B2 (en) 2014-06-16 2017-04-25 Manufacturing Resources International, Inc. System for tracking and analyzing display case usage
US10649273B2 (en) 2014-10-08 2020-05-12 Manufacturing Resources International, Inc. LED assembly for transparent liquid crystal display and static graphic
US9832847B2 (en) 2014-10-09 2017-11-28 Manufacturing Resources International, Inc. System for decreasing energy usage of a transparent LCD display case
US10182665B2 (en) 2014-10-15 2019-01-22 Manufacturing Resources International, Inc. System and method for preventing damage to products
CN104331133B (zh) * 2014-11-07 2018-02-06 浪潮(北京)电子信息产业有限公司 一种硬盘背板和硬盘存储系统
US9763333B2 (en) * 2015-03-09 2017-09-12 Cooper Technologies Company Shared resistor pad bypass
CN105516753B (zh) * 2015-12-02 2018-09-18 深圳市华星光电技术有限公司 液晶电视装置及系统
CA3015367A1 (en) 2016-03-02 2017-09-08 Manufacturing Resources International, Inc. Vending machine having a transparent display
JP2019527849A (ja) 2016-07-08 2019-10-03 マニュファクチャリング・リソーシズ・インターナショナル・インコーポレーテッド 一体型電子ディスプレイを有するミラー
CN106535472B (zh) * 2017-01-12 2019-08-02 郑州云海信息技术有限公司 一种pcb及信号传输系统
DE102018100450A1 (de) * 2018-01-10 2019-07-11 Huf Hülsbeck & Fürst Gmbh & Co. Kg Leiterplatte zur Verbindung mit einer Matrix von Kontaktstiften von elektrischen Steckern
US10880514B2 (en) * 2018-11-27 2020-12-29 Hisense Visual Technology Co., Ltd. Method and TV set for transmitting image data
US11924966B1 (en) * 2021-07-09 2024-03-05 Innovium, Inc. Reconfigurable circuit devices

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5192999A (en) * 1991-04-25 1993-03-09 Compuadd Corporation Multipurpose computerized television
JP3332443B2 (ja) * 1993-01-18 2002-10-07 キヤノン株式会社 情報処理装置および情報処理方法
US20030002541A1 (en) * 2001-06-07 2003-01-02 Fowler Michael L. Mid-connect architecture with point-to-point connections for high speed data transfer
KR100846459B1 (ko) * 2001-12-26 2008-07-16 삼성전자주식회사 통합형 커넥터를 갖는 액정표시모듈과 이를 구비하는액정표시장치
US7516272B2 (en) * 2003-03-28 2009-04-07 Emc Corporation Midplane-independent implementations of data storage system enclosures
CN100346388C (zh) * 2004-06-08 2007-10-31 友达光电股份有限公司 液晶显示器的数字图像信号处理装置
US7362589B2 (en) 2005-01-18 2008-04-22 Hewlett-Packard Development Company, L.P. Circuit board adapted to couple to different types of add-in cards
US20070038794A1 (en) * 2005-08-10 2007-02-15 Purcell Brian T Method and system for allocating a bus
CN101038732A (zh) * 2006-03-16 2007-09-19 奇景光电股份有限公司 整合型图像控制芯片组
CN100561455C (zh) * 2006-09-01 2009-11-18 鸿富锦精密工业(深圳)有限公司 高速差分信号传输硬件架构
US7941053B2 (en) * 2006-10-19 2011-05-10 Emcore Corporation Optical transceiver for 40 gigabit/second transmission
CN101636040B (zh) 2008-07-21 2011-12-14 鸿富锦精密工业(深圳)有限公司 印刷电路板
JPWO2010050555A1 (ja) * 2008-10-31 2012-03-29 オリンパスメディカルシステムズ株式会社 超音波観測装置
US8665606B2 (en) * 2010-07-16 2014-03-04 Mediatek Inc. Electronic device having circuit board with co-layout design of multiple connector placement sites and related circuit board thereof

Also Published As

Publication number Publication date
US20120014080A1 (en) 2012-01-19
TW201212748A (en) 2012-03-16
TWI434630B (zh) 2014-04-11
EP2408280A2 (en) 2012-01-18
CN104640346A (zh) 2015-05-20
US8665606B2 (en) 2014-03-04
CN102340923B (zh) 2015-04-01
EP2408280A3 (en) 2012-11-28
US9183340B2 (en) 2015-11-10
US20140137065A1 (en) 2014-05-15
EP2408280B1 (en) 2013-11-20
CN102340923A (zh) 2012-02-01

Similar Documents

Publication Publication Date Title
CN104640346B (zh) 电子装置与电路板
CN103149388B (zh) 集成电路测试连接装置和方法
CN104143315A (zh) 一种降低led显示系统电磁干扰的方法及led显示系统
CN105096810A (zh) 一种驱动部件及显示装置
CN109683836A (zh) 一种兼容多种显示协议硬件接口的驱动装置
US20170163928A1 (en) Modular system for controlling a liquid crystal display
CN108446004A (zh) 电路装置、电子设备挖矿机和服务器
KR20220064032A (ko) 디스플레이 장치, 구동 회로 및 구동 방법
TWI614644B (zh) 具有觸控螢幕的螢幕單元
CN102065631B (zh) 具有高速差分信号布线结构的印刷电路板
CN204441665U (zh) 转换用连接器装置
CN203117228U (zh) 集成电路测试连接装置
CN116136831A (zh) 一种能够驱动多种显示器的主板
CN202771345U (zh) Pxi背板和便携式pxi机箱
JP5561585B2 (ja) ユニット収容装置、ユニット、システム、ユニット収容装置の製造方法及びユニット制御方法。
Kempainen Low-voltage differential signaling (lvds)
CN107273323A (zh) 一种USB Type‑C转接多媒体接口的装置
KR100864976B1 (ko) 액정표시장치
CN105783611A (zh) 一种基于vpx标准的弹载高速背板
CN101404149B (zh) 一种dvi-i及vga接口电路
CN111739460A (zh) 显示控制装置和显示系统
US20130132623A1 (en) Method for Interconnecting Modules for High Speed Bidirectional Communications
CN109388602A (zh) 电子装置、逻辑芯片与逻辑芯片的通讯方法
CN204205225U (zh) HDMI与DisplayPort转换模块
CN220107824U (zh) 一种集成于lvds线束的直流-直流转换器转换电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant