TW201105037A - Level shifting circuit - Google Patents

Level shifting circuit Download PDF

Info

Publication number
TW201105037A
TW201105037A TW098125994A TW98125994A TW201105037A TW 201105037 A TW201105037 A TW 201105037A TW 098125994 A TW098125994 A TW 098125994A TW 98125994 A TW98125994 A TW 98125994A TW 201105037 A TW201105037 A TW 201105037A
Authority
TW
Taiwan
Prior art keywords
signal
level
circuit
input
node
Prior art date
Application number
TW098125994A
Other languages
English (en)
Other versions
TWI408901B (zh
Inventor
Chien-Ting Chan
Original Assignee
Wintek Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wintek Corp filed Critical Wintek Corp
Priority to TW098125994A priority Critical patent/TWI408901B/zh
Priority to US12/839,759 priority patent/US8018266B2/en
Publication of TW201105037A publication Critical patent/TW201105037A/zh
Application granted granted Critical
Publication of TWI408901B publication Critical patent/TWI408901B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • H03K19/018521Interface arrangements of complementary type, e.g. CMOS

Description

201105037 六、發明說明: 【發明所屬之技術領域】 本發明是有關於一種位準移位電路(Level shifting Circuit),且特別是有關於一種應用電容耦合效應來產生 位準低於接地位準之輸出電壓訊號。 【先前技術】 在現有之技術中,位準移位電路(Levei shifting Circuit)電路係已存在,並已廣泛地使用在各種應用環境 φ中。請參照第1A及第1B圖,其第1A及第1B圖分別繪示 傳統位準移位電路之位準提升移位單元及位準降低移位 單元的電路圖。舉一個常見的例子來說,位準提升移位單 元1係包括兩組反相器A與B及電晶體T1與T2。電晶體 T1及T2分別回應於輸出訊號3〇及輸出反相訊號s〇B提供 高電壓訊號HV至反相器A及反相器B。 反相器A及β分別受控於位準切換於高訊號電壓vdd 及接地電壓Vg間之輸入訊號si及輸入反相訊號siB,提 φ 供位準切換於高電壓訊號HV及接地電壓Vg之輪出訊號 SoB及輸出反相訊號So’其中高電壓訊號HV之位準係高 於高訊號電壓Vdd之位準。如此,位準移位單元1可根據 位準介於高電壓Vdd及接地電壓Vg間之輸入訊號Si產生 位準介於高電壓HV及接地電壓Vg間之輸出訊號So。 相似於位準提升移位單元1,位準降低移位單元1’係 用以根據輸出訊號So與輸出反相訊號So’進行位準降低操 作,以產生位準介於高電壓HV及低電壓LV間之輸出訊號 So’。換言之,傳統可同時提升輸入訊號Si之高訊號位準 201105037、 (等於南電壓Vdd)為高電墨Hv及降低輸人訊號以之低訊 號位準(等於接地—⑻為低電壓1^之位㈣位電路f 由兩級分別包括6個電晶體之位準提升移位單元丨及位準 降低移位單tlI來實現。這樣—來,將使得傳统移位暫存 器之成本較高。 【發明内容】 .本發明係有關於—種位準移位電路(LeVel Shifting Circuit) ’其應用電容回應於輸入反相訊號之下降緣 (Fal 1 ing Edge)產生控制訊號決定輸出訊號是否等於低電 壓’並應用兩級反相器串接產生另一控制訊號決定輸出訊 號是否等於高電壓。如此,相較於傳統位準移位電路,本 發明相關之位準移位電路具有電路元件較少、電路結構簡 單及成本較低之優點。 根據本發明提出一種位準移位電路’其根據輸入訊號 及輸入反相訊號產生輸出訊號。位準移位電路包括驅動電 路重置電路、輕合電路及輸出級電路。驅動電路受控於 輸入訊說在第一期間中控制第一驅動訊號具有高電壓位 準’在第二期間中控制第一驅動訊號具有參考電壓位準。 重置電路党控於第一驅動訊號在第一期間中重置第二驅 動訊號具有參考電壓位準。耦合電路受控於輸入反相訊號 之下降緣(Fai iing Edge),在第二期間中控制第二驅動訊 號具有低電壓耦合位準。輸出級電路受控於第一及第二驅 動訊號在第二期間中控制輸出訊號具有高電壓位準並受 控於第一及第二驅動訊號,在第一期間中控制輸出訊號具 有低電壓位準。 201105037 暴 *ν J 瓤 為讓本發明之上述内容能更明顯易懂,下文特舉—較 佳實施例’並配合所附圖式,作詳細說明如下: 【實施方式】 本實施例之位準移位電路(Level Shifting Circuit) 應用電容回應於輸入反相訊號之下降緣(Falling Edge)產 生控制訊號決定輸出訊號是否等於低電壓,並應用兩級反 相器串接產生另一控制訊號決定輸出訊號是否等於高電 壓。 • 請參照第2圖,其繪示依照本發明實施例之位準移位 電路的電路圖。位準移位電路2根據輸入訊號Sin及輪入 反相訊號SinB產生輸出訊號Sout。舉例來說,輪入訊號 Sin及輸入反相訊號SinB之位準係切換於高電壓位準 及接地位準VG之間,而輸出訊號Sout之位準切換於高電 壓位準HV與低電壓位準LV之間。 位準移位電路2包括驅動電路DC、重置電路rc、私 合電路CC及輸出級電路0C。驅動電路DC受控於輸入訊號 • Sin,以在期間TP1中控制驅動訊號SCI具有高電壓位準 VDD,並在期間TP2中控制驅動訊號SCI具有參考電壓位 準VG。在一個例子中,驅動電路DC包括節點NT1、開關 SW1及反相器IV1。節點NT1上具有驅動訊號SCI。 開關SW1例如以P型金氧半(P-type Metal Oxide Semiconductor,PM0S)電晶體來實現,其之源極(Source) 接收高電壓訊號HV,汲極(Drain)耦接至節點NT1,閘極 (Gate)耦接至節點NT3以接收控制訊號SC3。反相器ϊνι 例如為互補金氧半(Complementary Metal Oxide 201105037
Semiconductor,COMS)反相器,其之輸入端係接收輸入訊 號Sin ’輸出端耦接至節點NT1以提供控制訊SCI。反相 器IV1之高電源輸入端係耦接至節點NT1,低電源輸入端 係接收位準等於參考電壓位準VG之電壓訊號。 重置電路RC受控於驅動訊號SCI ’在該期間TP1中重 置驅動訊號SC2具有參考電壓位準VG。在一個例子中,重 置電路RC包括節點NT2及開關SW2。節點NT2上具有驅動 訊號SC2。開關SW2例如由N型金氧半(N-type Metal Oxide Semiconductor ’ NM0S)電晶體來實現’其之汲極耦接至節 點NT2,源極接收位準等於參考電壓位準VG之電壓訊號, 開極耦接至節點NT1以接收驅動訊號SCI。 耦合電路CC受控於輸入反相訊號SinB之下降緣 CFalling Edge),在期間TP2中控制驅動訊號SC2具有低 電壓耦合位準LCL。在一個例子中,耦合電路CC包括電容 C’其之第一端接收輸入反相訊號SinB,第二端耦接至節 點 NT2。 輸出級電路0C受控於驅動訊號SCI及SC2,在期間 TP2中控制輸出訊號s〇ut具有高電壓位準HV,並受控於 驅動訊號SCI及SC2,在期間TP1中控制輸出訊號Sout具 有低電壓位準LV。在一個例子中,輸出級電路0C包括節 .點NT3、開關SW3及反相器IV2。 節點NT3上具有驅動訊號SC3。開關SW3例如以NM0S 電晶體來實現,其之汲極耦接至節點NT2,源極接收位準 等於低電壓位準LV之電壓訊號,閘極耦接至節點NT2以 接收驅動訊號SC2。反相器IV2例如為CMOS反相器,其之 201105037 輸入端耦接至節點NT1以接收驅動訊號SCI,輸出端係提 供輸出訊號Sout。反相器IV2之南電源輸入端係接收位準 等於高電壓位準HV之電壓訊號,低電源輸入端係耦接至 節點NT3。 请參照第3圖’其繪示乃第2圖之位準移位電路的相 關訊號時序圖。在期間TP1中,輸入訊號Sin具有參考電 壓位準VG ’而輸入反相訊號SinB具有高電壓位準VDD。 如此’開關SW1為導通’反相器IV對應地提供具有高電 φ壓位準HV之驅動訊號SCI導通開關SW2,使得驅動訊號 SC2具有參考電壓位準VG。此時開關SW3受控於具有參考 電壓位準VG之驅動訊號導通,使得控制訊號SC3具有低 電壓位準LV。反相器INV2回應於具有高電壓位準HV之驅 動訊號SCI產生具有低電壓位準LV之輸出訊號Sout。 在期間TP1與TP2間之時點上,輸入訊號SinB係觸 發由高電壓位準VDD切換至參考電壓位準VG之訊號下降 緣(Falling Edge)。此時電容c係回應於輸入訊號SinB •之此訊號下降緣耦合一差值電壓至節點NT2,使驅動訊號 SC2之位準由參考電壓位準VG下降至低電壓耦合位準 LCL °舉例來說,此差值電壓接近輸入反相訊號SinB之高 訊號位準(等於高電壓位準VDD)與低訊號位準(等於參考 電壓位準VG)之差值的絕對值。舉例來說,若高電壓位準 VDD與參考電壓位準VG分別為5伏特(ν〇η,”及〇v,則 此差值電壓接近5伏特,而低電壓耦合位準lCL接近_5V。 在期間TP2中,輸入訊號具有高電壓位準。 如此,反相器ινι對應地提供具有參考電壓位準VG之驅 201105037 . * sci以關閉開關sw2,使得驅動訊號之位準維 持在低電壓耦合位準LCL,以對應地關閉開關SW3。反相 益IV2對應地提供具有高電壓位準HV之輸出訊號s〇ut。 另外’此時節點NT3為實質上浮接(Floating),控制訊號 SC3例如接近高電壓位準HV,以關閉開關SW1。 請參照第4A及第4B圖,其繪示乃第2圖之位準移位 電路的相關訊號時序圖。舉例來說,高電壓位準VDD等於 伏特(Volt),高電壓位準HV及低電壓位準LV分別為1〇 伏特及-5伏特。在一個例子中’位準移位電路2之操作係 包括兩個時序期間TP1及TP2。依照前述模擬條件係可模 擬得到位準切換於10V與-5V間之輸出訊號Sout。 根據以上敘述可知,在僅設置有7個電晶體(反相器 IV1及IV2為包括一個NM〇s及一個PM0S之CMOS反相器) 與1個電容之電路結構下’本實施例之位準移位電路2可 回應於位準切換於高電壓位準VDD及參考電壓位準VG之 輪入訊號Sin及輸入反相訊號SinB產生位準切換於高電 壓位準HV與低電壓位準LV之輸出訊號Sout。 本實施例之位準移位電路應用電容來回應於輪入反 相訊號之下降緣,以產生控制訊號決定輸出訊號是否等於 低電壓。本實施例之位準移位電路更應用兩級反相器串接 產生另一控制訊號決定輸出訊號是否等於高電壓。如此, 相較於傳統位準移位電路,本發明相關之位準移位電路具 有電路元件較少、電路結構簡單及成本較低之優點。 綜上所述’雖然本發明已以一較佳實施例揭露如上, 然其並非用以限定本發明。本發明所屬技術領域中具有通 201105037 常知識者,在不脫離本發明之精神和範圍内,當可作各種 之更動與潤飾。因此,本發明之保護範圍當視後附之申請 專利範圍所界定者為準。 【圖式簡單說明】 第1A及第1B圖分別繪示傳統位準移位電路之位準提 升移位單元及位準降低移位單元的電路圖。 第2圖其繪示依照本發明實施例之位準移位電路的電 路圖。 φ 第3圖繪示乃第2圖之位準移位電路的相關訊號時序 圖。 第4A圖及第4B圖繪示乃第2圖之位準移位電路的相 關訊號時序圖。 【主要元件符號說明】 1、:位準提升移位單元 Γ:位準降低移位單元 A、B、IV1、IV2 :反相器 • ΤΙ、T2 :電晶體 2 :位準移位電路 DC :驅動電路 RC :重置電路 CC :耦合電路 0C :輸出級電路 SW卜 SW2、SW3 :開關 C :電容

Claims (1)

  1. 201105037 ., 1 TT-/W-/囂 七、申請專利範圍: 1. 一種位準移位電路(Level Shifting Circuit), 根據一輸入訊號及一輸入反相訊號產生一輸出訊號,該位 準移位電路包括: 一驅動電路,受控於該輸入訊號,在一第一期間中控 制一第一驅動訊號具有一高電壓位準,在一第二期間中控 制該第一驅動訊號具有一參考電壓位準; 一重置電路,受控於該第一驅動訊號,在該第一期間 中重置一第二驅動訊號具有該參考電壓位準; 一耦合電路,受控於該輸入反相訊號之下降緣 (Falling Edge),在該第二期間中控制該第二驅動訊號具 有一低電壓耦合位準;以及 一輸出級電路,受控於該第一及該第二驅動訊號,在 該第二期間中控制該輸出訊號具有該高電壓位準,並受控 於該第一及該第二驅動訊號,在該第一期間中控制該輸出 訊號具有一低電壓位準。 2. 如申請專利範圍第1項所述之位準移位電路,其 中該驅動電路包括: 一第一節點; 一第一開關,第一輸入端接收一高電壓訊號,第二輸 入端耦接至該第一節點,該第一開關受控於一第三控制訊 號,在該第一期間中提供該高電壓訊號至該第一節點,該 高電壓訊號具有該高電壓位準;及 一第一反相器,受控於該輸入訊號,在該第一期間中 提供該第一節點上之該高電壓訊號做為該第一控制訊 201105037 i wju〇jr/\ 號,並在該第二期間中提供具有該參考電壓位準之一參考 電壓做為該第一控制訊號。 3. 如申請專利範圍第2項所述之位準移位電路,其 中該輸出級電路包括: 一第二節點; 一第二開關,第一輸入端接收一低電壓訊號,第二輸 入端耦接至該第二節點,該第二開關受控於該第一控制訊 號,在該第二期間中提供該低電壓訊號至該第二節點,該 書低電壓訊號具有該低電壓位準;及 一第二反相器,受控於該第一控制訊號,在該第一期 間中提供該高電壓訊號做為該輸出訊號,並在該第二期間 中提供該第二節點上之該低電壓訊號做為該輸出訊號。 4. 如申請專利範圍第3項所述之位準移位電路,其 中該第二節點上具有該第三驅動訊號,用以控制該第一開 關進行操作。 5. 如申請專利範圍第1項所述之位準移位電路,其 • 中該重置電路包括: 一節點,該節點上具有該第二驅動訊號;及 一開關,第一輸入端耦接至該節點,第二輸入端接收 一參考電壓訊號,該開關係受控於該第一驅動訊號,在該 第一期間中提供該參考電壓訊號做為該第二驅動訊號,其 中該參考電壓訊號具有該參考電壓位準。 6. 如申請專利範圍第5項所述之位準移位電路,其 中該耦合電路包括: 一電容,第一端接收該輸入反相訊號,第二端耦接至 11 201105037 . 1 vv η. 該節點,回應於該輸入反相訊號之下降緣,該電容係耦合 一差值電壓至該節點,使該第二驅動訊號之位準由該參考 電壓位準下降至該低電壓耦合位準。 7.如申請專利範圍第6項所述之位準移位電路,其 中該差值電壓接近該輸入訊號與該輸入反相訊號之差值 的絕對值。
    12
TW098125994A 2009-07-31 2009-07-31 位準移位電路 TWI408901B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW098125994A TWI408901B (zh) 2009-07-31 2009-07-31 位準移位電路
US12/839,759 US8018266B2 (en) 2009-07-31 2010-07-20 Level shifting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW098125994A TWI408901B (zh) 2009-07-31 2009-07-31 位準移位電路

Publications (2)

Publication Number Publication Date
TW201105037A true TW201105037A (en) 2011-02-01
TWI408901B TWI408901B (zh) 2013-09-11

Family

ID=43526415

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098125994A TWI408901B (zh) 2009-07-31 2009-07-31 位準移位電路

Country Status (2)

Country Link
US (1) US8018266B2 (zh)
TW (1) TWI408901B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5404235B2 (ja) * 2009-08-03 2014-01-29 三菱電機株式会社 振幅変換回路
CN103578560B (zh) * 2012-08-10 2016-12-21 瀚宇彩晶股份有限公司 移位寄存器及其电压调整电路与电压调整方法
KR20140080606A (ko) 2012-12-12 2014-07-01 삼성전자주식회사 유기 금속 착물, 이를 이용한 유기 전계 발광 소자 및 표시 장치
US9100010B2 (en) * 2013-08-14 2015-08-04 Texas Instruments Incorporated Cascoded H-bridge pre-driver
US9466978B2 (en) * 2013-08-30 2016-10-11 Taiwan Semiconductor Manufacturing Company, Ltd. Electrostatic discharge protection for level-shifter circuit
US10243562B2 (en) * 2017-02-28 2019-03-26 International Business Machines Corporation Level-shifting circuit for non-complementary logic
TWI638520B (zh) * 2018-01-22 2018-10-11 佑華微電子股份有限公司 具有重置與栓鎖功能的電位轉換器

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3183699B2 (ja) * 1992-03-13 2001-07-09 沖電気工業株式会社 半導体記憶装置
JP2797844B2 (ja) * 1992-06-17 1998-09-17 三菱電機株式会社 半導体集積回路
JP3850264B2 (ja) * 2001-10-29 2006-11-29 株式会社ルネサステクノロジ 半導体装置
US20070182448A1 (en) * 2006-01-20 2007-08-09 Oh Kyong Kwon Level shifter for flat panel display device
TWI351006B (en) * 2007-02-02 2011-10-21 Ind Tech Res Inst Level shifter for gate driver

Also Published As

Publication number Publication date
TWI408901B (zh) 2013-09-11
US20110025398A1 (en) 2011-02-03
US8018266B2 (en) 2011-09-13

Similar Documents

Publication Publication Date Title
TW201105037A (en) Level shifting circuit
WO2017219824A1 (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
US20170193887A1 (en) Shift register, a gate line driving circuit, an array substrate and a display apparatus
WO2009084269A1 (ja) 半導体装置及び表示装置
US6885723B2 (en) Shift-register circuit
US8233584B2 (en) Shift register
WO2018233316A1 (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
US10270363B2 (en) CMOS inverter circuit that suppresses leakage currents
JP5467454B2 (ja) ブートストラップ回路及びレベルシフト回路並びにワード線駆動回路
TW201530521A (zh) 移位暫存器及其控制方法
JP5093895B2 (ja) レベルシフタ回路
JP3179350B2 (ja) レベルシフト回路
CN101989855B (zh) 电平移位电路
JP4869569B2 (ja) 表示装置
JP6406947B2 (ja) 集積回路装置、表示パネルドライバ、表示装置、及び昇圧方法
JP2009260832A (ja) 半導体装置
TWI223498B (en) Amplitude conversion circuit
US20080024188A1 (en) Junction field effect transistor level shifting circuit
TWI231648B (en) High output voltage transfer apparatus
KR100943708B1 (ko) 레벨 시프트 회로
JP3386661B2 (ja) 出力バッファ
JP2008053976A (ja) 半導体装置
JP4588436B2 (ja) レベルシフタ回路
TWI337007B (en) Level shift circuit with voltage pulling and voltage-pulling circuit thereof
JP2001044819A (ja) 高電圧出力インバーター

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees